KR20110056549A - 확인 응답 패킷 전송과 수신을 위한 시스템 및 방법 - Google Patents

확인 응답 패킷 전송과 수신을 위한 시스템 및 방법 Download PDF

Info

Publication number
KR20110056549A
KR20110056549A KR1020117008798A KR20117008798A KR20110056549A KR 20110056549 A KR20110056549 A KR 20110056549A KR 1020117008798 A KR1020117008798 A KR 1020117008798A KR 20117008798 A KR20117008798 A KR 20117008798A KR 20110056549 A KR20110056549 A KR 20110056549A
Authority
KR
South Korea
Prior art keywords
packet
interval
approximately
time interval
processing
Prior art date
Application number
KR1020117008798A
Other languages
English (en)
Other versions
KR101241274B1 (ko
Inventor
찬펭 지아
큉지앙 티안
데이비드 조나단 줄리안
Original Assignee
콸콤 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 콸콤 인코포레이티드 filed Critical 콸콤 인코포레이티드
Publication of KR20110056549A publication Critical patent/KR20110056549A/ko
Application granted granted Critical
Publication of KR101241274B1 publication Critical patent/KR101241274B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1854Scheduling and prioritising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B2001/6908Spread spectrum techniques using time hopping

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Communication Control (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

통신 방법은 데이터 패킷을 수신하는 단계; 상기 데이터 패킷을 처리하는 단계; 및 제1 정의된 간격 내에 데이터 패킷의 처리가 완료되는 경우에는 대략적으로 제1 정의된 시간 간격의 끝에서 ack 패킷을 전송하거나, 또는 제1 정의된 간격 내에 데이터 패킷의 처리가 완료되지 않고 제2 정의된 간격 내에 완료되는 경우에는 대략적으로 제2 정의된 시간 간격의 끝에서 ack 패킷을 전송하는 단계를 포함한다. 다른 통신 방법은 데이터 패킷을 전송하는 단계; 데이터 패킷의 전송으로부터 대략적으로 제1 정의된 시간 간격의 끝에서 ack 패킷에 대한 채널을 스캔하는 단계; 및 ack 패킷이 제1 정의된 간격 내에 수신되지 않은 경우 데이터 패킷의 전송으로부터 대략적으로 제2 정의된 시간 간격의 끝에서 ack 패킷에 대한 채널을 스캔하는 단계를 포함한다.

Description

확인 응답 패킷 전송과 수신을 위한 시스템 및 방법{SYSTEM AND METHOD FOR ACKNOWLEDGEMENT PACKET TRANSMITTING AND RECEIVING}
35 U.S.C.§119 규정 하의 우선권 주장
본 특허출원은 2008년 9월 19일자로 출원되고 발명의 명칭이 "SYSTEMS AND METHOD FOR ACKNOWLEDGEMENT PACKET TRANSMITTING AND RECEIVING"이고, 본 명세서의 양수인에게 양수되고, 본 명세서에 참조로써 명백히 통합되는 미국 가출원 번호 제61/098,606호를 우선권으로 주장한다.
본 명세서는 일반적으로 통신 시스템들에 관한 것이며, 더 상세하게는, 확인 응답 패킷 전송과 수신을 위한 시스템 및 방법에 관한 것이다.
많은 통신 시스템들에서는, 소스 노드로부터 목적 노드까지의 데이터 패킷의 전송은 소스 노드로 데이터 패킷의 인증과 성공적인 수신의 후자의 알림을 제공하기 위한 목적 노드에 의해 송신되는 확인 응답 패킷("ack 패킷")을 요구할 수 있다. 이러한 방법으로 소스 노드는 데이터 패킷의 전송에 관한 피드백을 수신한다. 응답하는 ack 패킷들의 요구는 상위 계층 애플리케이션들의 서비스 품질(quality of service, QOS) 필요조건을 충족시키기 위한 패킷 재전송 구조를 구현하기 위하여 일부 통신 시스템에서 필요로 될 수 있다.
이전 통신 시스템들에서 소스 노드가 데이터 패킷을 전송한 후에, 소스 노드는 목적 노드로부터의 ack 패킷에 대하여 단지 한 번 채널을 스캔한다. ack 패킷을 수신하지 않은 경우, 최대 허용되는 재전송의 횟수가 충족되었는지 아닌지에 따라, 그 다음에 소스 노드는 목적 노드로 데이터 패킷의 재전송을 스케줄링하거나 또는 실패된 전송으로 데이터 패킷을 표시할 것이다. 이러한 시스템들에서 재전송 레이트 또는 실패된 전송들의 횟수는 채널 조건들에 아주 많이 의존할 것이고, 이는 소스 노드와 목적 노드 사이의 통신 세션의 QoS에 아마 부정적인 영향을 미칠 것이다.
본 명세서의 일 양상은 제1 패킷을 수신하는 단계; 상기 제1 패킷을 처리하는 단계; 그리고 상기 제1 패킷의 처리가 제1 정의된 간격 내에 완료되는 경우 대략적으로 상기 제1 정의된 간격의 끝에서 제2 패킷을 전송하거나, 또는 상기 제1 패킷의 처리가 상기 제1 정의된 간격 내에 완료되지 않고 제2 정의된 간격 내에 완료되는 경우 대략적으로 상기 제2 정의된 간격의 끝에서 상기 제2 패킷을 전송하는 단계를 포함하는 통신 방법에 관한 것이다. 다른 양상에서, 상기 제1 정의된 간격은 상기 제1 패킷을 수신하기 위한 제1 추정된 듀레이션(duration) 또는 상기 제1 패킷을 처리하기 위한 제2 추정된 듀레이션의 적어도 하나에 기초할 수 있다. 또 다른 양상에서, 상기 제1 패킷은 프리앰블(preamble) 또는 페이로드 중 적어도 하나를 포함한다. 또 다른 양상에서, 상기 제2 패킷은 상기 제1 패킷을 수신하는 단계, 상기 제1 패킷을 처리하는 단계, 또는 상기 제1 패킷을 인증하는 단계 중 적어도 하나를 지시하는 메시지 또는 프리앰블 중 적어도 하나를 포함한다.
다른 양상에서, 상기 제1 정의된 간격과 상기 제2 정의된 간격의 차이는 지원되는 동시 통신 링크들에 기반할 수 있다. 또 다른 양상에서, 수신기는 상기 제1 패킷을 수신하기 위하여 대략적으로 패킷 수신 사이클의 시작시에 사용 가능하게 되고, 전력을 보존하기 위하여 상기 수신기가 상기 제1 패킷의 수신을 완료한 후에는 사용 불가하게 된다. 또 다른 양상에서, 전송기는 상기 제2 패킷을 전송하기 위하여 대략적으로 상기 제1 또는 제2 정의된 시간 간격의 끝에서 사용 가능하게 될 수 있고, 그 다음에 전력을 보존하기 위하여 상기 전송기가 상기 제2 패킷의 전송을 완료한 후에는 사용 불가하게 될 수 있다.
본 명세서의 다른 양상은 제1 패킷을 전송하는 단계; 상기 제1 패킷의 전송부터 대략적으로 제1 정의된 간격의 끝에서 상기 제2 패킷에 대한 채널을 스캔하는 단계; 그리고 상기 제1 정의된 간격 내에 상기 제2 패킷이 수신되지 않은 경우 상기 제1 패킷의 전송으로부터 대략적으로 제2 정의된 시간 간격의 끝에서 상기 제2 패킷에 대한 채널을 스캔하는 단계를 포함하는 다른 통신 방법에 관한 것이다. 다른 양상에서, 상기 제1 정의된 간격은 상기 제1 패킷을 전송하는 단계에 대한 응답하여 상기 제2 패킷을 수신하는 단계에 대하여 추정된 듀레이션에 기반할 수 있다. 또 다른 양상에서, 상기 제1 패킷은 프리앰블 또는 페이로드 중 적어도 하나를 포함한다. 또 다른 양상에서, 상기 제1 정의된 간격과 상기 제2 정의된 간격 사이의 차이는 지원되는 동시 통신 링크들에 기반할 수 있다.
다른 양상에서, 전송기는 상기 제1 패킷을 전송하기 위하여 대략적으로 패킷 전송 사이클의 시작시에 사용 가능할 수 있고, 전력을 보존하기 위하여 상기 전송기는 상기 제1 패킷의 전송을 완료한 후에는 사용 불가할 수 있다. 또 다른 양상에서, 수신기는 상기 제2 패킷에 대한 스캔을 하기 위하여 대략적으로 상기 제1 또는 제2 정의된 시간 간격의 끝에서 사용 가능할 수 있고, 그 다음에 전력을 보존하기 위하여 상기 수신기가 상기 제1 스캔, 제2 스캔의 수행, 또는 상기 제2 패킷의 수신을 완료한 후에는 사용 불가할 수 있다. 또 다른 양상에서, 여기서 설명된 상기 수신 또는 전송 엘리먼트들은 약 20% 이상의 부분 스펙트럼, 약 500 MHz 이상의 스펙트럼, 또는 약 20% 이상의 부분 스펙트럼 및 약 500 MHz 이상 스펙트럼을 갖는 신호를 수신하기 위하여 구성될 수 있다. 본 명세서에서 사용되는 문구 "a", "b", 또는 "c" 중 적어도 하나의 사용은 "a", 또는 "b", 또는 "c", 또는 이들의 임의의 조합을 의미할 것이다.
다른 양상들에서, 본 명세서의 장점들과 신규한 특징들은 첨부한 도면들과 관련하여 고려될 때 명세서의 다음의 상세한 설명으로부터 분명해질 것이다.
도 1은 본 명세서의 일 양상에 따른 예시적인 통신 시스템의 블록도를 도시한다.
도 2는 본 명세서의 다른 양상에 따라 확인 응답 패킷 전송 및 수신의 예시적인 방법의 타이밍도를 도시한다.
도 3은 본 명세서의 다른 양상에 따라 패킷을 전송하고 응답 패킷을 수신하는 예시적인 방법의 흐름도를 도시한다.
도 4는 본 명세서의 다른 양상에 따라 패킷을 수신하고 응답 패킷을 전송하는 예시적인 방법의 흐름도를 도시한다.
도 5는 본 명세서의 다른 양상에 따른 예시적인 통신 장치의 블록도를 도시한다.
도 6은 본 명세서의 다른 양상에 따른 다른 예시적인 통신 장치의 블록도를 도시한다.
도 7은 본 명세서의 다른 양상에 따른 또 다른 예시적인 통신 장치의 블록도를 도시한다.
도 8a-d는 본 명세서의 다른 양상에 따라 다양한 펄스 변조 기술들의 타이밍도들을 도시한다.
도 9는 본 명세서의 다른 양상에 따라 다양한 채널들을 통해 서로 간에 통신하는 다양한 통신 디바이스들의 블록도를 도시한다.
본 명세서의 다양한 양상들이 아래에서 도시된다. 본 명세서의 교시들은 매우 다양한 형태들로 실시될 수 있고 본 명세서의 개시되는 임의의 특정한 구조, 기능, 또는 둘 모두는 단지 대표적인 것임을 분명히 해야 한다. 본 명세서에서의 교시들에 기반하여 당업자는, 본 명세서에 개시된 양상이 임의의 다른 양상들과 독립적으로 구현될 수 있고, 이러한 양상들의 둘 이상이 다양한 방법들로 결합될 수 있음을 인식해야만 한다. 예를 들어, 본 명세서에서 설명된 많은 수의 양상들을 사용하여 방법이 실행될 수 있거나 또는 장치가 구현될 수 있다. 게다가, 본 명세서에서 설명된 양상들 중 하나 이상 외에 또는 이에 부가하여 다른 구조, 기능 또는 구조 및 기능을 사용하여 이러한 장치가 구현될 수 있고, 이러한 방법이 실행될 수 있다.
위의 개념들의 일부의 예시로서, 일부 양상들에서, 본 명세서는 데이터 패킷을 수신하는 단계; 상기 데이터 패킷을 처리하는 단계; 그리고 상기 데이터 패킷의 처리가 상기 제1 정의된 간격 내에 완료되는 경우 대략적으로 상기 제1 정의된 간격의 끝에서 ack 패킷을 전송하거나, 또는 상기 데이터 패킷의 처리가 상기 제1 정의된 간격 내에 완료되지 않지만, 상기 제2 정의된 시간 간격 내에 완료되는 경우 대략적으로 제2 정의된 시간 간격의 끝에서 상기 ack 패킷을 전송하는 단계를 포함하는 통신 방법에 관한 것이다. 다른 통신 방법은 데이터 패킷을 전송하는 단계; 상기 데이터 패킷의 전송으로부터 대략적으로 제1 정의된 간격의 끝에서 ack 패킷에 대한 채널을 스캔하는 단계; 그리고 상기 제1 정의된 간격 내에 상기 ack 패킷이 수신되지 않은 경우 상기 데이터 패킷의 전송으로부터 대략적으로 제2 정의된 시간 간격의 끝에서 ack 패킷에 대한 채널을 스캔하는 단계를 수반한다.
도 1은 본 명세서의 양상에 따른 예시적인 통신 시스템(100)의 블록도를 도시한다. 통신 시스템(100)은 소스 통신 디바이스(102), 그리고 통신 매체(106)를 통해 소스 통신 디바이스(102)에 통신적으로 커플링되는 목적 통신 디바이스(104)를 포함한다. 통신 디바이스들(102 및 104)은 각각 통신 매체(106)로서 서로에게 패킷들을 송신할 수 있는 임의의 디바이스 일 수 있다. 이러한 예에서, 목적 통신 디바이스(104)로의 데이터(또는 제어) 패킷의 송신을 개시하기 때문에 통신 디바이스(102)는 "소스"이다. 소스 통신 디바이스(102)로부터 데이터 패킷을 수신하고, 하나 이상의 정의된 조건들에 기반하여 소스 통신 디바이스(102)에게 응답 패킷을 다시 송신하기 때문에 통신 디바이스(104)는 "목적"이다. 통신 매체(106)는 유선 매체, 무선 매체, 또는 이들의 조합과 같은, 소스 및 목적 디바이스들 사이에서 통신될 수 있는 임의의 매체일 수 있다.
아래에서 더 상세히 논의될 바와 같이, 소스 통신 디바이스(102)는 패킷을 목적 통신 디바이스(104)로 전송하고, 목적 통신 디바이스(104)부터의 응답 패킷을 수신하기 위한 두 가능한 오버랩하지 않는 스캔들(S1 및 S2)을 스케줄링한다. 제1 스캔(S1)은 패킷의 전송으로부터 대략적으로 제1 정의된 시간 간격(T1)의 끝에서 스케줄링되고, 제2 스캔(S2)은 패킷의 전송 후인 대략적으로 제2 정의된 시간 간격 (T2)의 끝에서 스케줄링된다. 제2 정의된 간격(T2)은 제1 시간 간격(T1)보다 긴 길이를 가진다(예컨대, T2>T1).
소스 통신 디바이스(102)가 제1 스캔(S1) 동안 응답 패킷을 수신한다면, 소스 통신 디바이스(102)는 제2 스캔(S2)을 수행하지 않을 수 있다. 그러나 소스 통신 디바이스(102)가 제1 스캔(S1) 동안 응답 패킷을 수신하지 않는다면, 소스 통신 디바이스(102)는 제2 스캔(S2)을 수행한다. 소스 통신 디바이스(102)가 제1 및 제2 스캔들(S1 및 S2) 모두 동안에 응답 패킷을 수신하지 않는다면, 소스 통신 디바이스(102)는 패킷의 재전송을 스케줄링할 수 있거나 또는 실패된 전송과 같이 패킷을 표시할 수 있다.
목적 통신 디바이스(104)는 차례로 소스 통신 디바이스(102)로부터 패킷을 수신하고, 패킷을 인증하기 위하여 패킷을 처리한다. 목적 통신 디바이스(104)가 제1 시간 간격(T1) 내에 패킷의 인증 및 처리를 완료한 경우, 목적 통신 디바이스(104)는 소스 통신 디바이스(102)에게 대략적으로 제1 시간 간격(T1)의 끝에서 응답 패킷을 전송한다. 반면, 목적 통신 디바이스(104)가 제1 시간 간격(T1) 내에 패킷의 인증과 처리를 완료하지 않고, 제2 시간 간격(T2) 내에 패킷의 인증과 처리를 완료한 경우, 목적 통신 디바이스(104)는 소스 통신 디바이스(102)에게 대략적으로 제2 시간 간격(T2)의 끝에서 응답 패킷을 전송한다. 목적 통신 디바이스(102)가 제2 시간 간격(T2) 내에 수신된 패킷을 인증하고 처리하는 데에 실패한 경우, 목적 통신 디바이스(104)는 소스 통신 디바이스(102)에게 응답 패킷을 송신하지 않을 수 있다. 이러한 개념들은 아래에서 더 상세히 설명된다.
도 2는 본 명세서의 다른 양상에 따라 확인 응답 패킷 전송 및 수신의 예시적인 방법의 타이밍도를 도시한다. 타이밍도에서 도시된 바와 같이, 데이터 패킷 및 가능한 응답 패킷의 전송은 도면에서 수직 점선에 의해 도시된, 패킷 전송(또는 수신) 사이클 내에 성취될 수 있다. 비록 타이밍도에서 두 정의된 패킷 전송 사이클들이 도시되지만, 소스와 목적 디바이스들 사이의 실제 통신 세션에는 많은 다른 것들이 존재할 수 있다. 타이밍도의 상단부는 소스 통신 디바이스(102)의 동작들을 도시하고, 도면의 하단부는 목적 통신 디바이스(104)의 동작들을 도시한다. 예시에서, 제1(왼쪽) 패킷 전송 사이클은 소스 통신 디바이스(102)에 의하여 수행되는 제2 스캔(S2) 동안에 목적 통신 디바이스(104)가 응답 패킷(예컨대, ack 패킷)을 소스 통신 디바이스(102)에게 전송하는 상황을 도시하기 위하여 이용된다. 제2(오른쪽) 패킷 전송 사이클은 소스 통신 디바이스(102)에 의하여 수행되는 제1 스캔(S1) 동안에 목적 통신 디바이스(104)가 응답 패킷을 소스 통신 디바이스(102)에게 전송하는 상황을 도시하기 위해 이용된다.
타이밍도가 도시하는 바와 같이, 제1 패킷 전송 사이클에서, 소스 통신 디바이스(102)는 목적 통신 디바이스(104)에게 패킷을 전송함으로써 시작한다. 예시된 바와 같이, 패킷은 프리앰블과 페이로드를 포함할 수 있다. 전송 전달 지연 후에, 목적 통신 디바이스(104)는 소스 통신 디바이스(102)로부터 패킷을 수신한다. 패킷을 한번 수신하면, 목적 통신 디바이스(104)는 패킷을 인증하기 위하여 패킷의 처리를 시작한다. 패킷의 전송으로부터 대략적으로 정의된 시간 간격(T1)의 끝에서 소스 통신 디바이스(102)는 목적 통신 디바이스(104)로부터 응답 패킷을 수신하기 위한 시도를 위해서 채널의 제1 스캔(S1)을 수행한다. 예시에서, 목적 통신 디바이스(104)는 제1 시간 간격(T1) 내에 패킷의 인증 및 처리를 완료하지 않는다. 따라서, 목적 통신 디바이스(104)는 소스 통신 디바이스(102)에 의해 수행되는 제1 스캔(S1) 동안에 응답 패킷을 송신하지 않는다.
제1 스캔(S1) 동안에 응답 패킷을 수신하지 않은 데에 대한 응답으로, 소스 통신 디바이스(102)는 목적 통신 디바이스(104)부터 응답 패킷을 수신하기 위한 시도를 위해서 채널의 제2 스캔(S2)을 수행한다. 예시에서, 목적 통신 디바이스(104)는 제2 시간 간격(T2) 내에 패킷의 인증과 처리를 완료한다. 따라서 목적 통신 디바이스(104)는 소스 통신 디바이스(102)에 의해 수행되는 제2 스캔(S2) 동안에 응답 패킷을 송신한다. 이러한 경우 소스 통신 디바이스(102)는 응답 패킷을 수신한다. 응답 패킷은 또한 프리앰블과 데이터를 가지는 페이로드를 포함할 수 있는 ack 패킷일 수 있다. 데이터는 소스 통신 디바이스(102)부터의 패킷이 수신, 처리, 및/또는 인증되었다고 지시할 수 있다.
대략적으로 제2 패킷 전송 사이클의 시작에서, 소스 통신 디바이스(102)는 목적 통신 디바이스(104)에게 다른 패킷을 송신한다. 전송 전달 지연 후에, 목적 통신 디바이스(104)는 소스 통신 디바이스(102)로부터 패킷을 수신한다. 패킷을 수신하면, 목적 통신 디바이스(104)는 패킷을 인증하기 위하여 패킷을 처리하는 단계를 시작한다. 패킷의 전송 후인 대략적으로 제1 정의된 시간(T1)의 끝에서, 소스 통신 디바이스(102)는 목적 통신 디바이스(104)로부터 응답 패킷을 수신하기 위한 시도를 위해서 채널의 제1 스캔(S1)을 수행한다. 예시에서, 목적 통신 디바이스(104)는 제1 시간 간격(T1) 내에 패킷의 인증과 처리를 완료한다. 따라서 목적 통신 디바이스(104)는 소스 통신 디바이스(102)에 의해 수신되는 제1 스캔(S1) 동안에 응답 패킷을 송신한다.
제1 정의된 시간 간격(T1)은 데이터 패킷의 전송에 응답하여 응답 패킷을 수신하기 위해 소스 목적 디바이스에 대하여 추정된 최소 시간에 기반할 수 있다. 제2 정의된 시간 간격(T2)은 데이터 패킷의 전송에 응답하여 응답 패킷을 수신하기 위해 소스 목적 디바이스에 대하여 추정된 최대 시간에 기반할 수 있다. 예를 들어, 제1 정의된 시간 간격(T1)은 하나의 통신 링크가 지원될 때의 추정과 같을 수 있다. 반면에 제2 정의된 시간 간격은 동시 링크들의 최대 수가 지원될 때의 추정과 같을 수 있다. 이러한 시간 간격들(T1 및 T2)은 디바이스들 사이의 두-방향 전달 지연에 기반할 수 있고, 그리고 목적 통신 디바이스에 의한 데이터 패킷의 수신과 처리와 연관된 지연에 기반할 수 있다.
도 3은 본 명세서의 다른 양상에 따라 소스 통신 디바이스(102)에 의해 수행되는 패킷의 전송 및 응답 패킷의 수신의 예시적인 방법(300)의 흐름도를 도시한다. 방법(300)에 따라, 대략적으로 패킷 전송 사이클의 시작에서 소스 통신 디바이스(102)는 목적 통신 디바이스(104)로 데이터 패킷을 전송하기 위한 목적으로 자신의 전송기(302)를 사용 가능하게 한다(블록 302). 전송기가 사용 가능하게 된 후에, 소스 통신 디바이스(102)는 목적 통신 디바이스로 패킷을 전송한다(블록 304). 패킷을 전송한 후에, 소스 통신 디바이스(102)는 전력을 더 보존하기 위하여 전송기를 사용 불가하게 한다(블록 306). 이러한 때에, 소스 통신 디바이스(102)는 제1 및 제2 정의된 시간 간격들(T1 및 T2)의 시작을 표시하기 위하여 타이머를 개시한다.
대략적으로 제1 정의된 시간 간격(T1)의 끝에서 소스 통신 디바이스(102)는 목적 통신 디바이스(104)로부터의 응답 패킷에 대한 채널의 제1 스캔(S1)을 수행하기 위하여 자신의 수신기를 사용 가능하게 한다(블록 308). 그 다음에 소스 통신 디바이스(102)는 응답 패킷이 수신되었는지의 여부를 결정한다(블록 310). 블록 310에서 응답 패킷이 수신된 것으로 결정되면, 소스 통신 디바이스(102)는 다음 전송 새로운 패킷 사이클을 대기한다(블록 318). 반면 블록 310에서 응답 패킷이 수신되지 않은 것으로 결정되면, 소스 통신 디바이스(102)는 대략적으로 제2 정의된 시간 간격의 끝에서 목적 통신 디바이스(104)로부터의 응답 패킷에 대한 채널의 제2 스캔(S2)을 수행하기 위하여 자신의 수신기를 사용 가능하게 한다(블록 312).
소스 통신 디바이스(102)는 그 다음에 응답 패킷이 수신되었는지 여부를 다시 결정한다(블록 314). 블록 314에서 응답 패킷이 수신된 것으로 결정되면, 소스 통신 디바이스(102)는 다음 전송 새로운 패킷 사이클을 대기한다(블록 318). 반면 블록 314에서 응답 패킷이 수신되지 않은 것으로 결정되면, 소스 통신 디바이스(102)는 패킷을 재전송하기 위해 다음 패킷 전송 사이클을 대기할 수 있거나(블록 316), 실패된 전송으로 패킷을 간단하게 표시할 수 있다.
도 4는 본 명세서의 다른 양상에 따라 목적 통신 디바이스(104)에 의하여 수행되는 패킷의 수신 및 응답 패킷의 전송의 예시적인 방법(400)의 흐름도를 도시한다. 방법(400)에 따르면, 대략적으로 패킷 수신 사이클의 시작에서, 목적 통신 디바이스(104)는 소스 통신 디바이스(102)로부터의 데이터 패킷을 수신하는 목적을 위해 자신의 수신기를 사용 가능하게 한다(블록 402). 이러한 때에, 목적 통신 디바이스(104)는 대략적으로 패킷 수신 사이클의 시작부터 시간(T3)을 추적하기 위해 타이머를 개시한다. 수신기가 사용 가능하게 된 후, 목적 통신 디바이스(104)는 소스 통신 디바이스(102)로부터의 패킷을 수신한다(블록 404). 패킷을 수신한 후, 목적 통신 디바이스(104)는 전력을 더 보존하기 위하여 자신의 수신기를 사용 불가하게 한다(블록 406). 그 다음에, 목적 통신 디바이스(104)는 패킷을 인증하기 위한 시도로서 패킷을 처리한다(블록 408).
그 다음에 목적 통신 디바이스(104)는 수신된 패킷이 인증되었는지의 여부를 결정한다(블록 410). 만약 블록 410에서 수신된 패킷이 인증되지 않은 것으로 결정된 경우, 목적 통신 디바이스(104)는 다음 패킷 수신 사이클을 대기한다(블록 420). 반면에 만약 블록 410에서 수신된 패킷이 인증된 것으로 결정한 경우, 목적 통신 디바이스(104)는 그 다음에 시간 간격(T3)이 제1 정의된 시간 간격(T1)보다 짧은지의 여부를 결정한다(예를 들어, T3 < T1?)(블록 412). 만약 시간 간격(T3)이 시간 간격(T1)보다 짧은 것으로 결정하면, 목적 통신 디바이스(104)는 대략적으로 제1 정의된 시간 간격(T1)의 끝에서 자신의 전송기를 사용 가능하게 하고 그리고 소스 통신 디바이스(102)에 응답 패킷을 전송한다(블록 414). 그 후, 목적 통신 디바이스(104)는 다음 패킷 수신 사이클을 대기한다(블록 420).
반면에 만약 블록 412에서 목적 통신 디바이스(104)가 시간 간격(T3)이 시간 간격(T1)보다 큰 것으로 결정하면, 그 다음에 디바이스(104)는 시간 간격(T3)이 제2 정의된 시간 간격(T2)보다 작은지의 여부를 결정한다(예를 들어, T3 < T2?)(블록 416). 만약 시간 간격(T3)이 시간 간격(T2)보다 짧은 것으로 결정되면, 목적 통신 디바이스(104)는 대략적으로 제2 정의된 시간 간격(T2)의 끝에서 자신의 전송기를 사용 가능하게 하고 그리고 소스 통신 디바이스(102)에 응답 패킷을 전송한다(블록 418). 그 후, 목적 통신 디바이스(104)는 다음 패킷 수신 사이클을 대기한다(블록 420). 반면에 만약 블록 416에서 시간 간격(T3)이 시간 간격(T2)보다 큰 것으로 결정하면, 목적 통신 디바이스(104)는 다음 패킷 수신 사이클을 대기하는 것으로 바로 진행한다(블록 420).
도 5는 본 명세서의 다른 양상에 따른 예시적인 통신 장치(500)의 블록도를 도시한다. 통신 장치(500)는 앞서 설명된 목적 통신 디바이스의 일 예시적인 구현일 수 있다. 통신 장치(500)는 패킷 수신 모듈(502), 패킷 처리 모듈(504), 그리고 패킷 전송 모듈(506)을 포함한다. 패킷 수신 모듈(502)은 패킷을 소스 통신 디바이스로부터 수신하도록 구성된다. 패킷 처리 모듈(504)은 수신된 패킷을 처리하도록 구성된다. 패킷 전송 모듈(506)은 패킷 처리 모듈(504)이 제1 정의된 시간 간격 내에 수신된 패킷의 처리를 완료하면 대략적으로 제1 정의된 시간 간격의 끝에서 소스 통신 디바이스에게 응답 패킷을 전송하거나; 또는 패킷 처리 모듈(504)이 제1 정의된 시간 간격 내에 수신된 패킷의 처리를 완료하지 않았으나, 제2 정의된 시간 간격 내에 수신된 패킷의 처리를 완료하면 제2 정의된 시간 간격의 끝에서 대략적으로 소스 통신 디바이스에게 응답 패킷을 전송하도록 구성된다.
도 6은 본 명세서의 다른 양상에 따른 다른 예시적인 통신 장치(600)의 블록도를 도시한다. 통신 장치(600)는 앞서 설명된 소스 통신 디바이스의 일 예시적인 구현일 수 있다. 통신 장치(600)는 채널 스캔 모듈(602)과 패킷 전송 모듈(604)을 포함한다. 패킷 전송 모듈(604)은 목적 통신 디바이스에게 패킷을 전송하도록 구성된다. 채널 스캔 모듈(602)은 패킷 전송 모듈(604)에 의하여 패킷의 전송으로부터 제1 정의된 간격의 끝에서 대략적으로 목적 통신 디바이스로부터의 응답 패킷에 대한 채널을 스캔하고; 그리고 만약 응답 패킷이 제1 정의된 시간 간격 내에 수신되지 않으면 패킷 전송 모듈(604)에 의하여 패킷의 전송으로부터 제2 정의된 시간 간격의 끝에서 대략적으로 응답 패킷에 대한 채널을 스캔하도록 구성된다.
도 7은 본 명세서의 다른 양상에 따른 예시적인 통신 장치(700)의 블록도를 도시한다. 통신 장치(700)는 앞서 설명된 소스 및/또는 목적 통신 디바이스의 일 예시적인 구현일 수 있다. 특히, 통신 디바이스(700)는 안테나(702), Tx/Rx 고립 디바이스(704), 수신기(706), 패킷 처리 모듈(708), 데이터 싱크(710), 데이터 소스(712), 패킷 생성 모듈(714), 전송기(716), 그리고 제어기(718)를 포함한다.
소스 통신 디바이스로서의 역할에서, 목적 통신 디바이스로 전송되는 데이터는 데이터 소스(712)에서 생성되고 그리고 패킷 생성 모듈(714)에 제공된다. 결국, 패킷 생성 모듈(714)은 목적 통신 디바이스로의 전송을 위한 데이터를 통합하여 데이터 패킷을 형성한다. 패킷 생성 모듈(714)은 무선 매체를 통한 전송을 위해 패킷을 구성하는 데이터 패킷을 전송기(716)에 제공한다(예를 들어, 데이터 인코드, 인터리브, 채널 인코드, 변조, 상향-변환, 등). 그 다음에 전송기는 무선 매체로 전달을 위하여 Tx/Rx 고립 디바이스(704)를 통해 안테나(702)로 구성된 데이터 패킷을 송신한다. 데이터 소스(712)는 접촉-감지 디스플레이와 같은 사용자 인터페이스, 데이터를 생성하는 로봇의 또는 기계의 디바이스, 슈(shoe), 의료 디바이스, 마이크로 폰과 같은 트랜스듀서를 포함하는, 헤드셋과 같은 오디오 디바이스, 마우스 또는 트랙볼과 같은 포인팅 디바이스, RISC 프로세서, 키보드, 마이크로 제어기, 마이크로 프로세서, 센서 등일 수 있다.
제어기(718)는 패킷을 전송하는 목적을 위하여 대략적으로 패킷 전송 사이클의 시작에서 전송기(716)를 사용 가능하게 할 수 있다. 제어기(718)는 전송기가 패킷의 전송을 완료함에 대한 응답으로 전송기(716)를 사용 불가하게 할 수 있다. 패킷의 전송 후에, 제어기(718)는 패킷의 전송으로부터 하나 이상의 가능한 시간 간격들에서 채널을 스캔하는 목적을 위하여 타이머를 개시할 수 있다. 패킷의 전송으로부터 대략적으로 제1 정의된 시간 간격(T1)의 끝에서, 제어기(718)는 목적 통신 디바이스로부터 응답 패킷의 수신에 대한 채널의 제1 스캔(S1)을 수행하기 위하여 수신기(706)를 사용 가능하게 할 수 있다. 제1 스캔(S1) 동안 응답 패킷이 수신되면, 제어기(718)는 전력을 보존하기 위하여 수신기(706)를 사용 불가하게 한다. 수신기(706)는 수신된 신호로부터 응답 패킷을 추출하기 위한 필요한 기능을 수행할 수 있다(예를 들어, 필터, 증폭, 하향변환, 채널 디코드, 디-인터리브, 데이터 디코드 등). 수신기(706)는, 응답 패킷으로부터 데이터를 추출하고 그리고 이에 관한 부가적인 사용을 위하여 데이터 싱크(710)로 데이터를 제공하는 패킷 처리 모듈(708)로 응답 패킷을 제공한다.
제1 스캔(S1) 동안 응답 패킷이 수신되지 않는 경우, 제어기(718)는 전력을 보존하기 위하여 제1 스캔(S1)이 완료된 후에 수신기(716)를 사용 불가하게 한다. 패킷의 전송으로부터 대략적으로 제2 정의된 시간 간격(T2)의 끝에서, 제어기(718)는 목적 통신 디바이스로부터 응답 패킷의 수신에 대한 채널의 제2 스캔(S2)을 수행하기 위하여 수신기(706)를 다시 사용 가능하게 할 수 있다. 제2 스캔(S2) 동안에 응답 패킷이 수신되면 제어기(718)는 전력을 보존하기 위하여 수신기(706)를 사용 불가하게 한다. 응답 패킷은 패킷 처리 모듈(708)에 의하여 처리될 수 있고, 그리고 응답 패킷으로부터 추출된 데이터는 이에 관한 부가적인 사용을 위하여 데이터 싱크(710)로 제공될 수 있다.
목적 통신 디바이스로서의 역할에서, 제어기(718)는 소스 통신 디바이스로부터 패킷을 수신하기 위해 대략적으로 패킷 수신 사이클의 시작에서 수신기(706)를 사용 가능하게 할 수 있다. 소스 통신 디바이스로부터 패킷을 수신하는 것에 응답하여, 제어기(718)는 전력을 보존하기 위하여 수신기(706)를 사용 불가하게 하고, 그리고 대략적으로 제1 또는 제2 정의된 시간 간격(T1 또는 T2)의 끝에서 소스 통신 디바이스로 응답 패킷을 전송하는 목적을 위하여 타이머를 개시한다. 수신된 패킷은 패킷을 인증하기 위하여 패킷을 처리하는 패킷 처리 모듈(708)에 제공된다. 패킷을 인증한 후에, 패킷 처리 모듈(708)은 패킷의 부가적인 사용을 위하여 데이터 싱크로 추출된 데이터를 송신하고, 그리고 패킷의 처리가 완료됨을 제어기(718)에 알린다. 데이터 싱크(710)는 하나 이상의 발광 다이오드(LED), 디스플레이와 같은, 사용자 인터페이스, 수신된 데이터에 응답하는 로봇의 또는 기계의 디바이스, 슈(shoe), 의료 디바이스, 스피커와 같은 트랜스듀서를 포함하는, 헤드셋과 같은, 오디오 디바이스, RISC 프로세서, 마이크로 제어기, 마이크로 프로세서 등일 수 있다.
그 다음에 제어기(718)는 타이머의 개시로부터 경과된 시간이 제1 정의된 시간 간격(T1)보다 짧은지의 여부를 결정한다. 경과된 시간이 짧은 경우, 제어기(718)는 패킷 생성 모듈(714)이 응답 패킷을 생성하도록 지시하고, 그리고 대략적으로 제1 정의된 시간 간격(T1)의 끝에서 소스 목적 디바이스로 응답 패킷을 전송하기 위하여 전송기(716)를 사용 가능하게 한다. 반면에 제어기(718)가 타이머의 개시로부터 경과된 시간이 제1 정의된 시간 간격(T1)보다는 길지만, 제2 정의된 시간 간격(T2)보다 짧은 것으로 결정한 경우, 제어기(718)는 패킷 생성 모듈(714)이 응답 패킷을 생성하도록 지시하고, 그리고 대략적으로 제2 정의된 시간 간격 (T2)의 끝에서 소스 목적 디바이스로 응답 패킷을 전송하기 위하여 전송기(716)를 사용 가능하게 한다.
도 8a는 여기서 설명된 임의의 통신 시스템들, 디바이스들, 그리고 장치들에서 사용될 수 있는 펄스 변조의 예시로서 상이한 펄스 반복 주파수(PRF)를 가지고 정의된 상이한 채널들(채널들 1 및 2)을 도시한다. 상세하게, 채널(1)에 대한 펄스들은 펄스-대-펄스 지연 기간(802)에 상응하는 펄스 반복 주파수(PRF)를 갖는다. 역으로, 채널(2)에 대한 펄스들은 펄스-대-펄스 지연 기간(804)에 상응하는 펄스 반복 주파수(PRF)를 갖는다. 그러므로 이러한 기술은 두 채널 사이의 펄스 충돌들의 비교적 낮은 가능성(likelihood)을 가진 의사-직교(pseudo-orthogonal) 채널들을 정의하는데 사용될 수 있다. 특히, 펄스 충돌들의 낮은 가능성은 펄스들에 대하여 낮은 듀티 사이클의 사용을 통해 달성될 수 있다. 예를 들어, 펄스 반복 주파수들(PRF)의 적절한 선택을 통해, 주어진 채널에 대한 실질적으로 모든 펄스들은 임의의 다른 채널에 대한 펄스들과 상이한 시간들에서 전송될 수 있다.
주어진 채널에 대하여 정의된 펄스 반복 주파수(PRF)는 상기 채널들에 의해 지원되는 데이터 레이트 또는 레이트에 의존할 수 있다. 예를 들어, 매우 낮은 데이터 레이트들을 지원하는 채널(예를 들어, 약 초당 몇 킬로 바이트 또는 Kbps)은 상응하는 낮은 펄스 반복 주파수(PRF)를 사용할 수 있다. 역으로, 비교적 높은 데이터 레이트들을 지원하는 채널(예를 들어, 약 초당 몇 메가 바이트 또는 Mbps)은 상응하는 높은 펄스 반복 주파수(PRF)를 사용할 수 있다.
도 8b는 여기서 설명된 임의의 통신 시스템들에서 사용될 수 있는 변조의 예시로서 상이한 펄스 위치들 또는 오프셋들을 가지고 정의된 상이한 채널들(채널들 1 및 2)을 도시한다. 채널(1)에 대한 펄스들은 제1 펄스 오프셋에 따른 선(806)에 의하여 표현되는 바와 같은 시간 포인트에 생성된다(예를 들어, 도시되지 않은, 주어진 시간 포인트에 대하여). 역으로, 채널 2에 대한 펄스들은 제2 펄스 오프셋에 따른 선(808)에 의하여 표현되는 바와 같은 시간 포인트에 생성된다. (화살표들 (810)로 표현된 바와 같이) 펄스들 사이의 펄스 오프셋 차이를 고려해볼 때, 이러한 기술은 두 채널들 사이의 펄스 충돌들의 가능성을 감소시키기 위하여 사용될 수 있다. 채널들에 대하여 정의된 임의의 다른 시그널링 파라미터들(예를 들어, 여기서 설명된 바와 같은)과 디바이스들 간의 타이밍의 정확함(예를 들어, 클록 드리프트(clock drift))에 의존하여, 상이한 펄스 오프셋들의 사용은 직교 또는 의사-직교 채널들을 제공하기 위하여 사용될 수 있다.
도 8c는 여기서 설명된 임의의 통신 시스템들에서 사용될 수 있는 상이한 타이밍 호핑(hopping) 시퀀스들 변조를 가지고 정의된 상이한 채널들(채널들 1 및 2)을 도시한다. 예를 들어, 채널 2에 대한 펄스들(814)이 다른 시간 호핑 시퀀스에 따른 시간들에서 생성될 수 있는 반면 채널(1)에 대한 펄스들(812)이 하나의 시간 호핑 시퀀스에 따른 시간들에서 생성될 수 있다. 디바이스들 간의 타이밍의 정확성과 사용되는 특정 시퀀스들에 따라, 이러한 기술은 직교 또는 의사-직교 채널들을 제공하기 위하여 사용될 수 있다. 예를 들어, 타임 호핑된 펄스 위치들은 이웃한 채널들로부터 반복 펄스 충돌들의 가능성을 감소시키기 위하여 주기적이지 않을 수 있다.
도 8d는 여기서 설명된 임의의 통신 시스템들에서 사용될 수 있는 펄스 변조의 예시로서 상이한 시간 슬롯들을 가지고 정의된 상이한 채널들을 도시한다. 채널(L1)에 대한 펄스들은 특정한 시간 인스턴스들(instances)에서 생성된다. 유사하게, 채널(L2)에 대한 펄스들은 다른 시간 인스턴스들에서 생성된다. 동일한 방식으로, 채널(L3)에 대한 펄스는 또 다른 시간 인스턴스들에서 생성된다. 일반적으로, 상이한 채널들에 관련된 시간 인스턴스들은 동시에 일어나지 않을 수 있거나 또는 다양한 채널들 간의 간섭을 감소시키기 위하여 또는 제거하기 위하여 직교할 수 있다.
다른 기술들은 펄스 변조 방식들에 따라 채널들을 정의하기 위하여 사용될 수 있다고 인식되어야 한다. 예를 들어, 채널은 상이하게 확산하는 의사-랜덤 넘버 시퀀스들, 또는 일부 다른 적합한 파라미터 또는 파라미터들에 기반하여 정의될 수 있다. 게다가, 채널은 둘 이상의 파라미터들의 조합에 기반하여 정의될 수 있다.
도 9는 본 명세서의 다른 양상에 따른 다양한 채널들을 통해 서로 통신하는 다양한 초광대역(UWB) 통신 디바이스들의 블록도를 도시한다. 예를 들어, UWB 디바이스 1(902)은 두 공존하는 UWB 채널들(1 및 2)을 통하여 UWB 디바이스 2(904)와 통신한다. UWB 디바이스(902)는 단일한 채널(3)을 통하여 UWB 디바이스 3(906)과 통신한다. 그리고 결과적으로, UWB 디바이스 3(906)은 단일한 채널(4)을 통하여 UWB 디바이스 4(908)와 통신한다. 다른 구성들이 가능하다. 통신 디바이스들은 많은 상이한 애플리케이션들을 위하여 사용될 수 있으며, 예들 들어, 헤드셋, 마이크로폰, 생체 측정 센서, 심박동수 모니터, 계보기, EKG 디바이스, 시계, 슈, 원격 제어기, 스위치, 타이어 압력 모니터, 또는 다른 통신 디바이스들에서, 활용될 수 있다. 의료 디바이스는 스마트 밴드-에이드, 센서들, 바이탈 사인 모니터들 등을 포함할 수 있다. 여기서 설명된 통신 디바이스는 감지하는 자동차의, 운동의, 그리고 생리적(의료의) 반응들에 대한 것과 같은, 감지하는 애플리케이션의 임의의 타입에서 사용될 수 있다.
개시물의 상기 양상들의 임의의 것은 많은 상이한 디바이스들에서 구현될 수 있다. 예를 들어, 앞서 설명된 바와 같은 의료 애플리케이션들뿐 아니라, 본 명세서의 양상들은 헬스와 피트니스 애플리케이션들에 적용될 수 있다. 부수적으로 본 명세서의 양상들은 애플리케이션들의 상이한 타입들에 대한 입장에서 활용될 수 있다. 여기서 설명된 바와 같은 명세서의 임의의 양상들을 통합할 수 있는 다른 다수의 애플리케이션들이 존재한다.
본 명세서의 다양한 양상들은 위에서 설명되어 진다. 여기에서의 교시들은 널리 다양한 형태로 실시될 수 있고, 임의의 특정한 구조, 기능, 또는 여기서 설명된 둘 모두 단지 대표적인 것임이 분명하다. 여기에서의 교시들에 기반하여 당업자는 여기서 개시된 양상들이 임의의 다른 양상들과 독립적으로 구현될 수 있고, 그리고 이러한 양상들 중 둘 이상을 다양한 방법들로 조합될 수 있다고 인식하여야 한다. 예를 들어, 여기서 설명한 많은 양상들을 사용하여 장치가 구현될 수 있거나 또는 방법이 실행될 수 있다. 게다가, 본 명세서에서 설명된 양상들 중 하나 이상 외에 또는 부가하여 다른 구조, 기능, 또는 구조 및 기능을 사용하여 이러한 장치가 구현될 수 있거나 또는 이러한 방법이 실시될 수 있다. 앞선 개념들의 일부 예로서, 일부 양상들에서 공존하는 채널들은 펄스 반복 주파수들에 기반하여 확립될 수 있다. 일부 양상들에서 공존하는 채널들은 펄스 위치나 오프셋들에 기반하여 확립될 수 있다. 일부 양상들에서 공존하는 채널들은 시간 호핑 시퀀스들에 기반하여 확립될 수 있다. 일부 양상들에서 공존하는 채널들은 펄스 반복 주파수들, 펄스 위치들 또는 오프셋들, 그리고 시간 호핑 시퀀스들에 기반하여 확립될 수 있다.
당업자들은 정보와 신호들이 임의의 다양한 상이한 기술들과 기법들을 사용하여 표현될 수 있다고 이해할 것이다. 예를 들어, 앞선 설명을 통하여 참조될 수 있는 데이터, 명령들, 커맨드들, 정보, 신호들, 비트들, 심볼들, 및 칩들은 전압들, 전류들, 전자기파들, 자기장들 또는 입자들, 광학적 장들 또는 입자들, 또는 이들의 임의의 조합에 의하여 표현될 수 있다.
나아가 당업자들은 여기서 개시된 양상들과 관련하여 설명된 다양한 실례가 되는 논리 블록들, 모듈들, 프로세서들, 수단, 회로들, 및 알고리즘 단계들은 전자적인 하드웨어(예를 들어, 디지털 구현, 아날로그 구현, 또는 둘의 조합, 이는 소스 코딩 또는 일부 다른 기술을 사용하여 디자인됨), 지시들을 통합하는 디자인 코드 또는 프로그램의 다양한 형태(이는 편의상 "소프트웨어" 또는 "소프트웨어 모듈"과 같이 여기서 지칭될 수 있음), 또는 둘의 조합들로서 구현될 수 있다고 인식한다. 하드웨어와 소프트웨어의 상호교환가능성을 명확히 도시하기 위하여, 다양한 실례가 되는 컴포넌트들, 블록들, 모듈들, 회로들, 및 단계들은 자신들의 기능에 관하여 일반적으로 앞서 설명된다. 이러한 기능이 하드웨어 또는 소프트웨어로 구현되는지의 여부는 전체적인 시스템상에 부여된 디자인 제약들과 특정한 애플리케이션에 달려있다. 당업자는 다양한 방법들로 설명된 기능을 각각의 특정 애플리케이션에 대하여 구현할 수 있으나, 그러나 이러한 구현 결정들이 본 명세서의 범위로부터의 일탈을 야기하는 것으로 해석되어서는 안 된다.
여기서 개시된 양상들과 관련한 다양한 예시적인 논리적 블록들, 모듈들, 그리고 회로들은 집적 회로("IC"), 액세스 단말, 또는 액세스 포인트에 의하여 수행되거나 또는 내에서 구현될 수 있다. IC는 범용 프로세서, 디지털 신호 처리기(DSP), 주문형 집적회로(ASIC), 필드 프로그램어블 게이트 어레이(FPGA), 또는 다른 프로그램어블 논리 장치, 이산 게이트 또는 트랜지스터 로직, 이산 하드웨어 컴포넌트들, 전기적 컴포넌트들, 광학적 컴포넌트들, 기계적 컴포넌트들, 또는 여기서 설명된 기능들을 구현하도록 설계된 것들의 임의의 조합을 포함할 수 있고, 그리고 IC 내에, IC의 외부에, 또는 둘 다 존재하는 지시들 또는 코드들을 실행할 수 있다. 범용 프로세서는 마이크로프로세서일 수 있으나, 그러나 대안적으로, 프로세서는 임의의 종래의 프로세서, 제어기, 마이크로제어기, 또는 상태 머신일 수 있다. 또한 프로세서는, 예를 들어, DSP와 마이크로 프로세서의 조합, 다수의 마이크로 프로세서들, DSP 코어와 관련된 하나 이상의 마이크로 프로세서들, 또는 임의의 다른 구성과 같은, 컴퓨팅 디바이스들의 조합으로서 구현될 수 있다.
임의의 개시된 처리 단계들의 계층 또는 임의의 특정한 순서는 간단한 접근의 예시라고 이해된다. 설계 참조들에 기반하여, 처리에서 과정들의 계층이나 특정한 순서는 본 명세서의 범위 내에 남아있는 동안에 재배치될 수 있다고 이해된다. 동반하는 방법 청구항들은 샘플 순서들의 다양한 단계들의 엘리먼트들을 나타내고, 그리고 제시된 계층 또는 특정한 순서에 제한되는 것을 의미하는 것은 아니다.
여기서 개시된 양상들과 관련하여 설명된 알고리즘 또는 방법의 단계들은 하드웨어에서, 프로세서에 의해 실행되는 소프트웨어 모듈에서, 또는 이 둘의 조합에서 실시될 수 있다. 소프트웨어 모듈(예를 들어, 실행가능한 명령들 그리고 관계된 데이터를 포함) 및 다른 데이터는 RAM 메모리, 플래시 메모리, ROM 메모리, EPROM 메모리, EEPROM 메모리, 레지스터들, 하드 디스크, 제거가능한 디스크, CD-ROM, 또는 기술 분야에서 알려진 컴퓨터-판독가능한 저장 매체의 임의의 다른 형태와 같은 데이터 메모리에 상주할 수 있다. 샘플 저장 매체는 예를 들어, 컴퓨터/프로세서(편의상, 여기서 "프로세서"와 같이 지칭될 수 있음)와 같은, 저장 매체로부터 정보를 읽을 수 있고 그리고 저장매체에 정보를 쓸 수 있는 프로세서와 같은, 기계에 커플링될 수 있다. 샘플 저장 매체는 프로세서에 통합될 수 있다. 프로세서 및 저장 매체는 ASIC에 상주할 수 있다. ASIC는 사용자 장비에 속할 수 있다. 대안적으로, 프로세서와 저장 매체는 사용자 장비 내의 이산 컴포넌트로서 상주할 수 있다. 게다가, 일부 양상들에서 임의의 적합한 컴퓨터-프로그램 물건은 본 명세서의 양상들 중 하나 이상에 관한 코드들을 포함하는 컴퓨터-판독가능 매체를 포함할 수 있다. 일부 양상들에서는 컴퓨터 프로그램 물건은 패키징 재료들을 포함할 수 있다.
본 발명이 다양한 양상들과 관련하여 설명되었지만, 본 발명은 추가의 변경들을 할 수 있는 것으로 이해될 것이다. 이러한 애플리케이션은 본 발명에서 보유하는 기술 범위 내의 알려진 그리고 관례적인 실행들의 범위 내에 있는 것과 같이 본 명세서로부터 벗어나는 것을 포함하는, 본 발명의 원리들은, 일반적으로, 본 발명의 이어지는 적용들, 사용들, 임의의 변화들을 커버하고자 의도된다.

Claims (47)

  1. 통신 방법으로서,
    제1 패킷을 수신하는 단계;
    상기 제1 패킷을 처리하는 단계;
    상기 제1 패킷의 처리가 제1 정의된 시간 간격 내에 완료되는 경우 대략적으로 상기 제1 정의된 간격의 끝에서 제2 패킷을 전송하는 단계; 및
    상기 제1 패킷의 처리가 상기 제1 정의된 간격 내에 완료되지 않고 제2 정의된 시간 간격 내에 완료되는 경우 대략적으로 상기 제2 정의된 간격의 끝에서 상기 제2 패킷을 전송하는 단계
    를 포함하는, 통신 방법.
  2. 제1항에 있어서,
    상기 제1 정의된 간격은 상기 제1 패킷을 수신하기 위한 제1 추정된 듀레이션(duration) 또는 상기 제1 패킷을 처리하기 위한 제2 추정된 듀레이션의 적어도 하나에 기초하는, 통신 방법.
  3. 제1항에 있어서,
    상기 제1 패킷은 프리앰블(preamble) 또는 페이로드 중 적어도 하나를 포함하는, 통신 방법.
  4. 제1항에 있어서,
    상기 제2 패킷은 상기 제1 패킷을 수신하는 단계, 상기 제1 패킷을 처리하는 단계, 또는 상기 제1 패킷을 인증하는 단계 중 적어도 하나를 지시하는 메시지 또는 프리앰블 중 적어도 하나를 포함하는, 통신 방법.
  5. 제1항에 있어서,
    상기 제1 정의된 간격과 상기 제2 정의된 간격 간의 차이는 지원되는 동시 통신 링크들에 기반하는, 통신 방법.
  6. 제1항에 있어서,
    상기 제1 패킷을 수신하는 단계에 대한 응답으로 수신기를 사용 가능하지 않게 하는 단계를 더 포함하는, 통신 방법.
  7. 제1항에 있어서,
    상기 제2 패킷을 전송하는 단계에 대한 응답으로 전송기를 사용 가능하지 않게 하는 단계를 더 포함하는, 통신 방법.
  8. 통신 장치로서,
    제1 패킷을 수신하기 위하여 적응되는 수신기;
    상기 제1 패킷을 처리하기 위하여 적응되는 처리 모듈; 및
    전송기를 포함하고, 상기 전송기는
    상기 제1 패킷의 처리가 제1 정의된 시간 간격 내에 완료되는 경우, 대략적으로 상기 제1 정의된 간격의 끝에서 제2 패킷을 전송; 하거나
    상기 제1 패킷의 처리가 상기 제1 정의된 간격 내에 완료되지 않고 제2 정의된 시간 간격 내에 완료되는 경우, 대략적으로 상기 제2 정의된 간격의 끝에서 상기 제2 패킷을 전송하기 위하여 적응되는, 통신 장치.
  9. 제8항에 있어서,
    상기 제1 정의된 간격은 상기 제1 패킷을 수신하기 위한 제1 추정된 듀레이션 또는 상기 제1 패킷을 처리하기 위한 제2 추정된 듀레이션 중 적어도 하나에 기초하는, 통신 장치.
  10. 제8항에 있어서,
    상기 제1 패킷은 프리앰블 또는 페이로드 중 적어도 하나를 포함하는, 통신 장치.
  11. 제8항에 있어서,
    상기 제2 패킷은 상기 제1 패킷의 수신, 상기 제1 패킷의 처리, 또는 상기 제1 패킷의 인증 중 적어도 하나를 지시하는 메시지 또는 프리앰블 중 적어도 하나를 포함하는, 통신 장치
  12. 제8항에 있어서,
    상기 제1 정의된 간격과 상기 제2 정의된 간격 간의 차이는 상기 수신기 또는 전송기 중 적어도 하나에 의해 지원되는 동시 통신 링크들에 기반하는, 통신 장치.
  13. 제8항에 있어서,
    상기 제1 패킷을 수신하는 상기 수신기에 대한 응답으로 상기 수신기를 사용 가능하지 않도록 적응되는 제어기를 더 포함하는, 통신 장치.
  14. 제8항에 있어서,
    상기 제2 패킷의 전송에 대한 응답으로 상기 전송기를 사용 가능하지 않도록 적응되는 제어기를 더 포함하는, 통신 장치.
  15. 통신 장치로서,
    제1 패킷을 수신하기 위한 수단;
    상기 제1 패킷을 처리하기 위한 수단; 및
    제2 패킷을 전송하기 위한 수단을 포함하고, 상기 제2 패킷을 전송하기 위한 수단은,
    상기 제1 패킷의 처리가 제1 정의된 시간 간격 내에 완료되는 경우, 상기 제1 정의된 간격; 또는
    상기 제1 패킷의 처리가 상기 제1 정의된 간격 내에 완료되지 않고 제2 정의된 시간 간격 내에 완료되는 경우, 상기 제2 정의된 간격의 끝에서 대략적으로 제2 패킷을 전송하는, 통신 장치.
  16. 제15항에 있어서,
    상기 제1 정의된 간격은 상기 제1 패킷을 수신하기 위한 제1 추정된 듀레이션 또는 상기 제1 패킷을 처리하기 위한 제2 추정된 듀레이션의 적어도 하나에 기초하는, 통신 장치.
  17. 제15항에 있어서,
    상기 제1 패킷은 프리앰블 또는 페이로드 중 적어도 하나를 포함하는, 통신 장치.
  18. 제15항에 있어서,
    상기 제2 패킷을 생성하기 위한 수단을 더 포함하며, 상기 제2 패킷을 생성하기 위한 수단은 상기 제1 패킷의 수신, 상기 제1 패킷의 처리, 또는 상기 제1 패킷의 인증 중 적어도 하나를 지시하는 제2 패킷 내의 정보를 제공하기 위하여 적응되는, 통신 장치.
  19. 제15항에 있어서,
    상기 제1 정의된 간격과 상기 제2 정의된 간격의 차이는 상기 수신 수단 또는 전송 수단 중 적어도 하나에 의하여 지원되는 동시 통신 링크들에 기반하는, 통신 장치.
  20. 제15항에 있어서,
    상기 제1 패킷을 수신하는 수신 수단에 대한 응답으로 상기 수신 수단을 사용 가능하지 않게 하기 위한 수단을 더 포함하는, 통신 장치.
  21. 제15항에 있어서,
    상기 제2 패킷을 전송하는 전송 수단에 대한 응답으로 상기 전송 수단을 사용 가능하지 않게 하기 위한 수단을 더 포함하는, 통신 장치.
  22. 통신을 위한 컴퓨터 프로그램 물건으로서,
    제1 패킷을 수신하고;
    상기 제1 패킷을 처리하고; 그리고
    제2 패킷을 전송하기 위해 실행 가능한 명령들로 인코딩되는 컴퓨터 판독가능 매체를 포함하고, 상기 제2 패킷을 전송하는 것은,
    상기 제1 패킷의 처리가 제1 정의된 시간 간격 내에 완료되는 경우 상기 제1 정의된 간격; 또는
    상기 제1 패킷의 처리가 상기 제1 정의된 간격 내에 완료되지 않고 제2 정의된 시간 간격 내에 완료되는 경우 상기 제2 정의된 간격의 끝에서 대략적으로 전송하는, 통신을 위한 컴퓨터 프로그램 물건.
  23. 헤드셋으로서,
    제1 패킷을 수신하기 위하여 적응되는 수신기;
    상기 제1 패킷을 처리하기 위하여 적응되는 처리 모듈;
    전송기; 및
    상기 제1 패킷에 보유되는 데이터에 기반하여 소리를 생성하도록 적응되는 트랜스듀서를 포함하고, 상기 전송기는
    상기 제1 패킷의 처리가 제1 정의된 시간 간격 내에 완료되는 경우 대략적으로 상기 제1 정의된 시간 간격의 끝에서 제2 패킷을 전송하거나; 또는
    상기 제1 패킷의 처리가 상기 제1 정의된 간격 내에 완료되지 않고 제2 정의된 시간 간격 내에 완료되는 경우 대략적으로 상기 제2 정의된 시간 간격의 끝에서 상기 제2 패킷을 전송하기 위하여 적응되는, 헤드셋.
  24. 시계로서,
    제1 패킷을 수신하기 위하여 적응되는 수신기;
    상기 제1 패킷을 처리하기 위하여 적응되는 처리 모듈;
    전송기; 및
    상기 제1 패킷에 보유되는 데이터에 기반하여 지시를 생성하도록 적응되는 사용자 인터페이스를 포함하고, 상기 전송기는
    상기 제1 패킷의 처리가 제1 정의된 시간 간격 내에 완료되는 경우 대략적으로 상기 제1 정의된 간격의 끝에서 제2 패킷을 전송; 또는
    상기 제1 패킷의 처리가 상기 제1 정의된 간격 내에 완료되지 않고 제2 정의된 시간 간격 내에 완료되는 경우 대략적으로 상기 제2 정의된 간격의 끝에서 상기 제2 패킷을 전송하기 위하여 적응되는, 시계.
  25. 감지하는 디바이스로서,
    제1 패킷을 수신하기 위하여 적응되는 수신기;
    상기 제1 패킷을 처리하기 위하여 적응되는 처리 모듈;
    전송기; 및
    감지된 데이터를 생성하도록 조정되는 센서―상기 제2 패킷은 상기 감지된 데이터를 포함함―를 포함하고, 상기 전송기는
    상기 제1 패킷의 처리가 제1 정의된 시간 간격 내에 완료되는 경우 대략적으로 상기 제1 정의된 간격의 끝에서 제2 패킷을 전송하거나; 또는
    상기 제1 패킷의 처리가 상기 제1 정의된 간격 내에 완료되지 않고 제2 정의된 시간 간격 내에 완료되는 경우 대략적으로 상기 제2 정의된 간격의 끝에서 상기 제2 패킷을 전송하기 위하여 적응되는, 감지하는 디바이스.
  26. 통신 방법으로서,
    제1 패킷을 전송하는 단계;
    상기 제1 패킷의 전송으로부터 대략적으로 제1 정의된 시간 간격의 끝에서 제2 패킷에 대한 채널을 스캔하는 단계; 및
    상기 제2 패킷이 상기 제1 정의된 간격 내에 수신되지 않은 경우 상기 제1 패킷의 전송으로부터 대략적으로 제2 정의된 시간 간격의 끝에서 상기 제2 패킷에 대한 채널을 스캔하는 단계
    를 포함하는, 통신 방법.
  27. 제26항에 있어서,
    상기 제1 정의된 간격은 상기 제1 패킷을 전송하는 단계에 대한 응답으로서 상기 제2 패킷의 수신에 대하여 추정된 듀레이션에 기반하는, 통신 방법.
  28. 제26항에 있어서,
    상기 제1 패킷은 프리앰블 또는 페이로드 중 적어도 하나를 포함하는, 통신 방법.
  29. 제26항에 있어서,
    상기 제1 정의된 간격과 상기 제2 정의된 간격 사이의 차이는 지원되는 동시 통신 링크들에 기반하는, 통신 방법.
  30. 제26항에 있어서,
    상기 제1 패킷을 전송하는 단계에 대한 응답으로 전송기를 사용 가능하지 않게 하는 단계를 더 포함하는, 통신 방법.
  31. 제26항에 있어서,
    상기 제1 스캔의 완료, 상기 제2 스캔의 완료, 또는 상기 제2 패킷의 수신 중 적어도 하나에 대한 응답으로 수신기를 사용 가능하지 않게 하는 단계를 더 포함하는, 통신 방법.
  32. 통신 장치로서,
    제1 패킷을 전송하기 위하여 적응되는 전송기; 및
    수신기를 포함하고, 상기 수신기는
    상기 제1 패킷의 전송으로부터 대략적으로 제1 정의된 시간 간격의 끝에서 제2 패킷에 대한 채널을 스캔하고; 그리고
    상기 제2 패킷이 상기 제1 정의된 간격 내에 수신되지 않은 경우 상기 제1 패킷의 전송으로부터 대략적으로 제2 정의된 시간 간격의 끝에서 상기 제2 패킷에 대한 채널을 스캔하기 위하여 적응되는, 통신 장치.
  33. 제32항에 있어서,
    상기 제1 정의된 간격은 상기 제1 패킷의 전송에 응답하여 상기 제2 패킷의 수신에 대한 추정된 듀레이션에 기반하는, 통신 장치.
  34. 제32항에 있어서,
    상기 제1 패킷은 프리앰블 또는 페이로드 중 적어도 하나를 포함하는, 통신 장치.
  35. 제32항에 있어서,
    상기 제1 정의된 간격과 상기 제2 정의된 간격 간의 차이는 상기 수신기 또는 전송기 중 적어도 하나에 의하여 지원되는 동시 통신 링크들에 기반하는, 통신 장치.
  36. 제32항에 있어서,
    상기 전송기가 상기 제1 패킷을 전송하는 것에 응답하여 상기 전송기를 사용 가능하지 않게 적응되는 제어기를 더 포함하는, 통신 장치.
  37. 제32항에 있어서,
    상기 수신기가 상기 제1 스캔을 완료하거나, 상기 제2 스캔을 완료하거나, 또는 상기 제2 패킷을 수신하는 것 중 적어도 하나에 응답하여 상기 수신기를 사용 가능하지 않게 적응되는 제어기를 더 포함하는, 통신 장치.
  38. 통신 장치로서,
    제1 패킷을 전송하기 위한 수단; 및
    상기 제1 패킷의 전송으로부터 대략적으로 제1 정의된 시간 간격의 끝에서 제2 패킷에 대한 채널을 스캔하기 위한 수단을 포함하고,
    상기 스캔 수단은 상기 제2 패킷이 상기 제1 정의된 간격 내에서 수신되지 않은 경우 상기 제1 패킷의 전송으로부터 대략적으로 제2 정의된 시간 간격의 끝에서 상기 제2 패킷에 대한 채널을 스캔하기 위하여 적응되는, 통신 장치.
  39. 제38항에 있어서,
    상기 제1 정의된 간격은 상기 제1 패킷의 전송에 응답하여 상기 제2 패킷의 수신에 대하여 추정된 듀레이션에 기반하는, 통신 장치.
  40. 제38항에 있어서,
    상기 제1 패킷은 프리앰블 또는 페이로드 중 적어도 하나를 포함하는, 통신 장치.
  41. 제38항에 있어서,
    상기 제1 정의된 간격과 상기 제2 정의된 간격 간의 차이는 상기 스캔 수단 또는 전송 수단 중 적어도 하나에 의하여 지원되는 동시 통신 링크들에 기반하는, 통신 장치.
  42. 제38항에 있어서,
    상기 전송 수단이 상기 제1 패킷을 전송하는 것에 응답하여 상기 전송 수단을 사용 불가하게 하기 위한 수단을 더 포함하는, 통신 장치.
  43. 제38항에 있어서,
    상기 스캔 수단이 상기 제1 스캔을 완료하거나, 상기 제2 스캔을 완료하거나, 또는 상기 제2 패킷을 수신하는 것 중 적어도 하나에 응답하여 상기 스캔 수단을 사용 불가하게 하기 위한 수단을 더 포함하는, 통신 장치.
  44. 통신을 위한 컴퓨터 프로그램 물건으로서,
    제1 패킷을 전송하고;
    상기 제1 패킷의 전송으로부터 대략적으로 제1 정의된 시간 간격의 끝에서 제2 패킷에 대한 채널을 스캔하고; 그리고
    상기 제2 패킷이 상기 제1 정의된 간격 내에 수신되지 않은 경우 상기 제1 패킷의 전송으로부터 대략적으로 제2 정의된 시간 간격의 끝에서 상기 제2 패킷에 대한 채널을 스캔하기 위하여 실행 가능한 명령들로 인코딩되는 컴퓨터 판독가능 매체를 포함하는, 통신을 위한 컴퓨터 프로그램 물건.
  45. 헤드셋으로서,
    제1 패킷을 전송하기 위하여 적응되는 전송기;
    수신기; 및
    제2 패킷에 보유된 데이터에 기반하여 소리를 생성하기 위하여 적응되는 트랜스듀서를 포함하고, 상기 수신기는
    상기 제1 패킷의 전송으로부터 대략적으로 제1 정의된 간격의 끝에서 상기 제2 패킷에 대한 채널을 스캔하고; 그리고
    상기 제2 패킷이 상기 제1 정의된 간격 내에 수신되지 않은 경우 상기 제1 패킷의 전송으로부터 대략적으로 제2 정의된 시간 간격의 끝에서 상기 제2 패킷에 대한 채널을 스캔하기 위하여 적응되는, 헤드셋.
  46. 시계로서,
    제1 패킷을 전송하기 위하여 적응되는 전송기;
    수신기; 및
    제2 패킷에 보유된 데이터에 기반하여 지시를 생성하기 위하여 적응되는 트랜스듀서를 포함하고, 상기 수신기는
    상기 제1 패킷의 전송으로부터 대략적으로 제1 정의된 간격의 끝에서 상기 제2 패킷에 대한 채널을 스캔하고; 그리고
    상기 제2 패킷이 상기 제1 정의된 간격 내에 수신되지 않은 경우 상기 제1 패킷의 전송으로부터 대략적으로 제2 정의된 시간 간격의 끝에서 상기 제2 패킷에 대한 채널을 스캔하기 위하여 적응되는, 시계.
  47. 감지하는 디바이스로서,
    제1 패킷을 전송하기 위하여 적응되는 전송기;
    수신기; 및
    감지된 데이터를 생성하기 위하여 적응되는 센서―상기 제1 패킷은 상기 감지된 데이터를 포함함―를 포함하고, 상기 수신기는
    상기 제1 패킷의 전송으로부터 대략적으로 제1 정의된 간격의 끝에서 제2 패킷에 대한 채널을 스캔; 및
    상기 제2 패킷이 상기 제1 정의된 간격 내에 수신되지 않은 경우 상기 제1 패킷의 전송으로부터 대략적으로 제2 정의된 시간 간격의 끝에서 상기 제2 패킷에 대한 상기 채널을 스캔하기 위하여 적응되는, 감지하는 디바이스.
KR1020117008798A 2008-09-19 2009-01-28 확인 응답 패킷 전송과 수신을 위한 시스템 및 방법 KR101241274B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US9860608P 2008-09-19 2008-09-19
US61/098,606 2008-09-19
US12/247,935 2008-10-08
US12/247,935 US8755388B2 (en) 2008-09-19 2008-10-08 System and method for acknowledgement packet transmitting and receiving
PCT/US2009/032262 WO2010033260A1 (en) 2008-09-19 2009-01-28 System and method for acknowledgement packet transmitting and receiving

Publications (2)

Publication Number Publication Date
KR20110056549A true KR20110056549A (ko) 2011-05-30
KR101241274B1 KR101241274B1 (ko) 2013-03-15

Family

ID=42037664

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020117008798A KR101241274B1 (ko) 2008-09-19 2009-01-28 확인 응답 패킷 전송과 수신을 위한 시스템 및 방법

Country Status (7)

Country Link
US (2) US8755388B2 (ko)
EP (1) EP2353246B1 (ko)
JP (2) JP5231647B2 (ko)
KR (1) KR101241274B1 (ko)
CN (1) CN102160317B (ko)
TW (1) TW201014255A (ko)
WO (1) WO2010033260A1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8755388B2 (en) * 2008-09-19 2014-06-17 Qualcomm Incorporated System and method for acknowledgement packet transmitting and receiving
US20140023047A1 (en) * 2012-07-17 2014-01-23 Intel Mobile Communications GmbH Communication device and method for controlling packet generation
WO2014196968A1 (en) * 2013-06-05 2014-12-11 Intel Corporation Techniques for simultaneous transmitting and receiving of packets in a wireless local area network
KR102128076B1 (ko) * 2013-12-20 2020-06-30 삼성전자주식회사 신호 전송 방법 및 이를 수행하는 장치
US11088807B2 (en) * 2014-05-30 2021-08-10 Apple Inc. Application-level acknowledgements
CN113810871B (zh) * 2021-07-28 2023-06-16 中联重科股份有限公司 用于吊钩倾角检测装置的通信方法及吊钩倾角检测装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6073266A (en) 1997-04-16 2000-06-06 Ericsson, Inc. Cebus data link layer proxy
US6275488B1 (en) * 1999-11-17 2001-08-14 Motorola, Inc. Variable rate spread spectrum communication method and apparatus
US7065068B2 (en) * 1999-12-29 2006-06-20 Motorola, Inc. Multi channel stop and wait ARQ communication method and apparatus
KR100525384B1 (ko) * 2000-10-31 2005-11-02 엘지전자 주식회사 무선 통신 시스템에서의 패킷 재전송 제어 방법
DE60104113T2 (de) 2001-08-22 2004-10-28 Matsushita Electric Industrial Co., Ltd., Kadoma Übertragungsverfahren und Übertragungsgerät mit Mehrkanal-ARQ
CN1165129C (zh) 2002-05-16 2004-09-01 武汉汉网高技术有限公司 多拒绝自动请求重传arq方法
EP1760927B1 (en) 2003-08-14 2020-04-08 Panasonic Corporation Time monitoring of packet retransmissions during soft handover
US20070097987A1 (en) 2003-11-24 2007-05-03 Rey Jose L Feedback provision using general nack report blocks and loss rle report blocks
US7631239B2 (en) 2003-12-29 2009-12-08 Electronics And Telecommunications Research Institute Method for retransmitting packet in mobile communication system and computer-readable medium recorded program thereof
JP4453491B2 (ja) 2004-08-16 2010-04-21 富士通株式会社 移動局
US7882412B2 (en) 2004-10-05 2011-02-01 Sanjiv Nanda Enhanced block acknowledgement
US8787344B2 (en) 2006-08-30 2014-07-22 Qualcomm Incorporated Method and apparatus for ACKCH with repetition in orthogonal systems
JP2008099171A (ja) 2006-10-16 2008-04-24 Nec Infrontia Corp 無線データ通信装置
US8054796B2 (en) 2006-12-08 2011-11-08 Nokia Corporation Uplink acknowledgment channel in wireless communication
US7733843B1 (en) 2007-08-21 2010-06-08 Rockwell Collins, Inc. Media access for communication system
US8755388B2 (en) * 2008-09-19 2014-06-17 Qualcomm Incorporated System and method for acknowledgement packet transmitting and receiving

Also Published As

Publication number Publication date
US20100165869A1 (en) 2010-07-01
WO2010033260A1 (en) 2010-03-25
KR101241274B1 (ko) 2013-03-15
JP2012503422A (ja) 2012-02-02
CN102160317B (zh) 2014-03-05
EP2353246A1 (en) 2011-08-10
US8755388B2 (en) 2014-06-17
EP2353246B1 (en) 2017-08-30
JP5631961B2 (ja) 2014-11-26
JP2013128274A (ja) 2013-06-27
US8306032B2 (en) 2012-11-06
TW201014255A (en) 2010-04-01
JP5231647B2 (ja) 2013-07-10
US20100074366A1 (en) 2010-03-25
CN102160317A (zh) 2011-08-17

Similar Documents

Publication Publication Date Title
KR101241274B1 (ko) 확인 응답 패킷 전송과 수신을 위한 시스템 및 방법
US8527016B2 (en) Wireless device communication with multiple peripherals
KR101378388B1 (ko) 펄스들의 버스트들을 포함하는 프레임의 전송 및 검출을 위한 시스템 및 방법
PL1845649T3 (pl) Sposób i urządzenie do nadawania i odbioru raportu stanu w systemie komunikacji mobilnej
TW201707409A (zh) 一種資訊傳輸的方法及裝置
JP2016529862A5 (ko)
US11258722B2 (en) Telegram splitting transmission method for bidirectional networks
CN114175546A (zh) 用于调度未授权nr中的配置的授权的重传的方法
KR20160017029A (ko) 디지털 무선 통신
US20190036834A1 (en) Telegram splitting transmission method for bidirectional networks
EP2311187A1 (en) System and method of controlling power consumption in response to volume control
CN111786749B (zh) 数据传输的方法和装置
KR101214137B1 (ko) 데이터를 전송하기 위한 방법 및 장치, 및 통신 시스템
US9112587B2 (en) Transmitting/receiving device and method for transmitting data in a radio network
WO2012030097A3 (ko) 무선 통신 시스템에서 단말이 릴레이 노드로 ack/nack 신호를 송신하는 방법 및 이를 위한 장치
JP5752059B2 (ja) 通信装置
JP2006279948A (ja) データを送信する方法、電気通信システム、信号を送受信するように意図された装置、及び送信されるパルス系列
CN107947831A (zh) 跳频频点生成方法及跳频通信方法
JP2022161669A (ja) 通信システム、無線端末及び無線通信方法
WO2009054396A1 (ja) 無線通信システム、基地局装置および移動局装置
KR20110067967A (ko) 무선 통신 시스템에서의 프레임 송수신 방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20151230

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20161229

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20171228

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee