KR20110049937A - 디스플레이 드라이버, 이의 동작 방법, 및 이를 포함하는 디스플레이 장치 - Google Patents

디스플레이 드라이버, 이의 동작 방법, 및 이를 포함하는 디스플레이 장치 Download PDF

Info

Publication number
KR20110049937A
KR20110049937A KR1020090106712A KR20090106712A KR20110049937A KR 20110049937 A KR20110049937 A KR 20110049937A KR 1020090106712 A KR1020090106712 A KR 1020090106712A KR 20090106712 A KR20090106712 A KR 20090106712A KR 20110049937 A KR20110049937 A KR 20110049937A
Authority
KR
South Korea
Prior art keywords
display
driver
display panel
reset signal
response
Prior art date
Application number
KR1020090106712A
Other languages
English (en)
Inventor
김상훈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020090106712A priority Critical patent/KR20110049937A/ko
Priority to US12/881,394 priority patent/US20110109597A1/en
Priority to CN2010105308203A priority patent/CN102054425A/zh
Publication of KR20110049937A publication Critical patent/KR20110049937A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

디스플레이 드라이버는 이미지 데이터를 디스플레이 패널에 디스플레이하는 도중에 인가된 하드웨어 리셋 신호에 응답하여 블랭킹 데이터를 N-프레임 동안 상기 디스플레이 패널로 출력한다.
디스플레이 드라이버, 하드웨어 리셋, 잔상

Description

디스플레이 드라이버, 이의 동작 방법, 및 이를 포함하는 디스플레이 장치 {Display driver, method thereof, and display device having the same}
본 발명의 개념에 따른 실시 예는 디스플레이 드라이버에 관한 것으로, 특히 디스플레이 패널에서 발생하는 잔상을 제거할 수 있는 디스플레이 드라이버, 이의 동작방법, 및 상기 디스플레이 드라이버를 포함하는 디스플레이 장치에 관한 것이다.
이미지 데이터를 디스플레이 패널에 디스플레이하는 도중에 하드웨어 리셋 신호가 인가될 때, 디스플레이 오프와 파워 오프를 거치지 않고 모든 신호들이 초기화되기 때문에 상기 디스플레이 패널에 잔상이 생기거나 또는 디스플레이 드라이버는 순간적인 불안정 상태가 되어 누설(leakage)가 발생할 수 있다.
본 발명이 이루고자 하는 기술적인 과제는 이미지 데이터를 디스플레이 패널에 디스플레이하는 도중에 하드웨어 리셋 신호 인가될 때 일정한 프레임 동안 블랭킹 데이터를 상기 디스플레이 패널로 출력함으로써 상기 디스플레이 패널에 발생할 수 있는 잔상을 제거할 수 있는 디스플레이 드라이버, 이의 동작방법, 및 상기 디스플레이 드라이버를 포함하는 디스플레이 장치를 제공하는 것이다.
본 발명의 실시 예에 따른 디스플레이 드라이버의 동작 방법은 이미지 데이터를 디스플레이 패널로 공급하는 단계; 및 상기 이미지 데이터를 상기 디스플레이 패널로 공급하는 도중에 인가된 리셋 신호에 응답하여 블랭킹 데이터를 상기 디스플레이 패널로 공급하는 단계를 포함한다.
상기 블랭킹 데이터는 상기 리셋 신호에 응답하여 생성된 블랭킹 인에이블 신호에 응답하여, N(N은 자연수)-프레임 동안 상기 디스플레이 패널로 공급된다.
상기 블랭킹 데이터는 동일한 레벨을 갖는 데이터 세트이다. 상기 디스플레이 드라이버의 동작 방법은 상기 블랭킹 데이터를 상기 디스플레이 패널로 공급한 후, 슬립 데이터를 상기 디스플레이 패널로 공급하는 단계를 더 포함한다.
본 발명의 실시 예에 따른 디스플레이 드라이버는 게이트 드라이버; 및 상기 게이트 드라이버와 함께 이미지 데이터를 디스플레이 패널에 디스플레이하기 위한 소스 드라이버를 포함한다.
상기 소스 드라이버는, 상기 이미지 데이터를 상기 디스플레이 패널로 공급하는 도중에 인가된 리셋 신호에 응답하여, 블랭킹 데이터를 상기 디스플레이 패널로 공급한다.
상기 소스 드라이버는 상기 리셋 신호에 응답하여 생성된 블랭킹 인에이블 신호에 응답하여 상기 블랭킹 데이터를 N(N은 자연수)-프레임 동안 상기 디스플레 이 패널로 공급한다.
상기 디스플레이 드라이버는 파워 온 리셋 신호에만 응답하여 초기화될 수 있고, 상기 소스 드라이버의 동작과 상기 게이트 드라이버의 동작을 제어할 수 있는 FSM(Finite State Machine)을 더 포함한다.
상기 디스플레이 드라이버는 파워 온 리셋 신호 또는 제1리셋 신호에 응답하여 초기화될 수 있고 상기 소스 드라이버의 동작과 상기 게이트 드라이버의 동작을 제어하기 위한 디스플레이 컨트롤 레지스터와, 상기 파워 온 리셋 신호 또는 상기 제1리셋 신호에 응답하여 초기화될 수 있고, 상기 소스 드라이버, 상기 게이트 드라이버, 또는 상기 디스플레이 패널 중에서 적어도 하나로 공급되는 전원을 제어할 수 있는 파워 컨트롤 레지스터를 더 포함한다.
상기 디스플레이 드라이버는 하드웨어 리셋 신호와 상기 블랭킹 데이터를 상기 디스플레이 패널로 공급된 후 생성된 제2리셋 신호를 수신하는 AND게이트와, 디스플레이 상태 지시 신호에 응답하여, 상기 AND게이트의 출력 신호 또는 하이 레벨 신호를 상기 제1리셋 신호로서 출력하기 위한 선택기를 더 포함한다.
상기 선택기는, 상기 블랭킹 데이터가 상기 디스플레이 패널로 완전히 공급되었는지 여부를 지시하는 상기 디스플레이 상태 지시신호에 응답하여, 상기 AND게이트의 출력 신호 또는 상기 하이 레벨 신호를 상기 제1리셋 신호로서 출력한다.
본 발명의 실시 예에 따른 디스플레이 장치는 디스플레이 패널; 및 상기 디스플레이 패널로 데이터를 공급하기 위한 디스플레이 드라이버를 포함한다.
상기 디스플레이 드라이버는 디스플레이 온 상태에서 생성된 리셋 신호에 응 답하여 블랭킹 데이터를 N-프레임 동안 상기 디스플레이 패널로 공급한다.
본 발명의 실시 예에 따른 디스플레이 시스템은 디스플레이 장치; 및 상기 디스플레이 장치의 동작을 제어하기 위한 프로세서를 포함한다.
상기 디스플레이 장치는 디스플레이 패널; 및 상기 디스플레이 패널로 상기 프로세서로부터 출력된 데이터를 공급하기 위한 디스플레이 드라이버를 포함한다.
상기 디스플레이 드라이버는 디스플레이 온 상태에서 상기 프로세서로부터 출력된 리셋 신호에 응답하여 블랭킹 데이터를 상기 디스플레이 패널로 공급한다.
상기 디스플레이 드라이버는 상기 리셋 신호에 응답하여 생성된 블랭킹 인에이블 신호에 응답하여 상기 블랭킹 데이터를 N(N은 자연수)-프레임 동안 상기 디스플레이 패널로 공급한다. 상기 디스플레이 드라이버는 상기 블랭킹 데이터를 상기 디스플레이 패널로 공급한 후, 슬립 데이터를 상기 디스플레이 패널로 공급한다.
본 발명의 실시 예에 따른 디스플레이 드라이버와 이를 포함하는 장치는 이미지 데이터를 디스플레이 패널에 디스플레이하는 도중에 하드웨어 리셋 신호가 인가되더라도 일정한 프레임 동안 블랭킹 데이터를 상기 디스플레이 패널로 출력함으로써, 상기 디스플레이 패널에서 발생할 수 있는 잔상을 제거할 수 있는 효과가 있다.
본 명세서 또는 출원에 개시되어 있는 본 발명의 개념에 따른 실시 예들에 대해서 특정한 구조적 내지 기능적 설명들은 단지 본 발명의 개념에 따른 실시 예 를 설명하기 위한 목적으로 예시된 것으로, 본 발명의 개념에 따른 실시 예들은 다양한 형태로 실시될 수 있으며 본 명세서 또는 출원에 설명된 실시 예들에 한정되는 것으로 해석되어서는 아니된다.
본 발명의 개념에 따른 실시 예는 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있으므로 특정 실시 예들을 도면에 예시하고 본 명세서 또는 출원에 상세하게 설명하고자 한다. 그러나, 이는 본 발명의 개념에 따른 실시 예를 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
제1 및/또는 제2 등의 용어는 다양한 구성 요소들을 설명하는데 사용될 수 있지만, 상기 구성 요소들은 상기 용어들에 의해 한정되어서는 안된다. 상기 용어들은 하나의 구성 요소를 다른 구성 요소로부터 구별하는 목적으로만, 예컨대 본 발명의 개념에 따른 권리 범위로부터 이탈되지 않은 채, 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소는 제1 구성요소로도 명명될 수 있다.
어떤 구성요소가 다른 구성요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성요소가 다른 구성요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에" 와 "바로 ~사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.
본 명세서에서 사용한 용어는 단지 특정한 실시 예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 명세서에서, "포함하다" 또는 "가지다" 등의 용어는 설시된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 명세서에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시 예를 설명함으로써, 본 발명을 상세히 설명한다.
도 1은 본 발명의 실시 예에 따른 디스플레이 시스템(10)의 블락도를 나타낸다. 도 1을 참조하면, 디스플레이 시스템(10)은 호스트(20), 디스플레이 드라이버 (30), 및 디스플레이 패널(또는 디스플레이 모듈; 60)을 포함할 수 있다.
디스플레이 시스템(10)은 PC, 노트 PC, 넷북, PDA, PMP, e-북, 또는 이동 전화기와 같은 이동 통신 장치, 또는 디스플레이 패널을 포함하는 다양한 디스플레이 장치들일 수 있다.
호스트(20)는 CPU와 같은 프로세서로 구현될 수 있으며, 디스플레이 드라이버(30)의 동작을 제어하기 위한 다수의 제어신호들(CTRL) 및/또는 명령(command)을 출력할 수 있다.
디스플레이 드라이버(30)는 타이밍 컨트롤러(40), 소스 드라이버(47), 게이트 드라이버(49), 및 파워 공급 블락(51)을 포함한다. 디스플레이 드라이버(30)는 하나의 칩으로 제작되어 패키징(packaging)될 수 있다. 또는, 실시 예에 따라 타이밍 컨트롤러(40), 소스 드라이버(47), 및 게이트 드라이버(49)는 각각 다른 칩으로 제잘될 수 있다.
디스플레이 드라이버(30)는 이미지 데이터를 디스플레이 패널(60)로 공급하는 도중에 호스트(20)로부터 출력된 하드웨어 리셋 신호(HWRST)에 응답하여 N(N은 자연수) 프레임(frame) 동안 블랭킹 데이터를 디스플레이 패널(60)로 공급할 수 있다.
상기 이미지 데이터는 호스트(20)로부터 출력된 데이터로서 디스플레이 패널 (60)에 정지 영상 또는 동 영상을 디스플레이하기 위한 데이터를 의미할 수 있다.
상기 블랭킹 데이터는 동일한 레벨, 예컨대 다수의 그레이 스케일(gray scale) 전압들 중에서 최소 레벨 또는 최대 레벨을 갖는 데이터 세트를 의미할 수 있다.
타이밍 컨트롤러(40)는 리셋 제어 회로(31), 리셋 신호 발생회로(33), FSM (Finite State Machine; 35), 제1컨트롤 로직(39), 디스플레이 컨트롤 레지스터 (41), 제2컨트롤 로직(43), 및 파워 컨트롤 레지스터(45)를 포함할 수 있다.
도 1에서는 타이밍 컨트롤러(40)가 소스 드라이버(47) 또는 게이트 드라이버 (49)와 분리되어 있는 것으로 도시되었으나, 실시 예에 따라 타이밍 컨트롤러(40)의 적어도 일부는 소스 드라이버(47) 또는 게이트 드라이버(49)에 구현될 수 있다.
디스플레이 온 상태에서, 이미지 데이터가 디스플레이 패널(60)로 공급되는 도중에 호스트(20)로부터 발생한 하드웨어 리셋 신호(HWRST)가 수신될 때, 타이밍 컨트롤러(40)는 하드웨어 리셋 신호(HWRST) 또는 제1리셋 신호(New_RST)에 응답하여 소스 드라이버(47)와 게이트 드라이버(49)와 파워 공급 블락(51)의 동작을 제어할 수 있는 각 레지스터(41과 45)를 초기화할 수 있다.
리셋 제어 회로(31)는 호스트(20)로부터 출력된 하드웨어 리셋 신호(HWRST) 와 디스플레이 상태 지시신호(DOS)에 따라 AND게이트(31-1)의 출력신호 또는 하이레벨, 예컨대 데이터 1을 제1리셋 신호(New_RST)로서 출력한다. 여기서 하이 레벨이란 전원 전압을 의미할 수 있다.
리셋 제어 회로(31)는 AND게이트(31-1), 및 선택기(31-3)를 포함한다.
AND게이트(31-1)는 호스트(20)로부터 출력된 하드웨어 리셋 신호(HWRST)와 제2리셋 신호(Gen_RST)를 수신하여 논리 연산 후 연산 결과를 출력한다.
제2리셋 신호(Gen_RST)는 도 3과 도 4에 도시된 바와 같이 디스플레이 온 상태에서 이미지 데이터를 디스플레이 패널(60)로 공급하는 도중에 하드웨어 리셋 신 호(HWRST)가 인가될 때 N-프레임 동안 블랭킹 데이터를 디스플레이 패널(60)로 공급된 후에 생성되는 신호이다.
선택기(31-3)는 디스플레이 상태 지시신호(DOS)에 따라 AND 게이트(31-1)의 출력신호 또는 하이 레벨 예컨대, 데이터 1을 제1리셋 신호(New_RST)로 출력한다.
선택기(31-3)는 멀티플렉서로 구현될 수 있다.
디스플레이 드라이버(30)가 이미지 데이터를 디스플레이 패널(60)로 공급하는 도중에 호스트(20)로부터 출력된 하드웨어 리셋 신호(HWRST)가 수신되는 경우, N 프레임 동안 블랭킹 데이터가 디스플레이 패널(60)에 공급될 때까지 디스플레이 상태 지시신호(DOS)는 하이 레벨을 유지함으로써 AND게이트(31-1)의 출력 신호가 제1리셋 신호(New_RST)로서 출력되지 않도록 블락킹 또는 마스킹한다.
도 3과 도 4에 도시된 바와 같이, 상기 N 프레임 동안 상기 블랭킹 데이터가 디스플레이 패널(60)로 공급된 후, 디스플레이 상태 지시신호(DOS)는 로우 레벨로 천이한다. 따라서 선택기(31-3)는 AND게이트(31-1)의 출력 신호를 제1리셋 신호 (New_RST)로서 출력한다.
이미지 데이터가 디스플레이 패널(60)로 공급되는 상태가 아닌 상태(예컨대, 슬립 인 상태 또는 파워 온 상태)에서 디스플레이 드라이버(30)가 하드웨어 리셋 신호(HWRST)를 수신하는 경우, 디스플레이 상태 지시신호(DOS)는 로우 레벨을 유지하므로 선택기(31-3)는 AND게이트(31-1)의 출력신호를 제1리셋 신호(New_RST)로서 출력된다. 이때, 제2리셋 신호(Gen_RST)는 하이 레벨을 유지하므로 AND게이트(31-1)는 하드웨어 리셋 신호(HWRST)와 동일한 신호를 출력한다.
리셋 신호 발생회로(33)는 제1리셋 신호(New_RST)와 파워 온 리셋 신호(POR)에 응답하여 각 레지스터(41과 45)를 리셋할 수 있다.
리셋 신호 발생회로(33)는 AND게이트로 구현될 수 있다.
FSM(35)은 미리 정의된 시퀀스를 디스플레이 드라이버(40)로 제공하기 위해 사용된다. 예컨대, 호스트(20)로부터 출력된 제어신호 또는 명령어에 따라 디스플레이 패널(60)이 디스플레이 온(Display On) 상태, 블랭킹 디스플레이(Blanking Display) 상태, 또는 슬립 인(Sleep in) 상태를 수행하도록 제어한다. 디스플레이 온 상태는 이미지 데이터가 디스플레이 패널(60)로 공급되는 동작 상태(또는 모드)를 나타내고, 블랭킹 디스플레이 상태는 블랭킹 데이터가 디스플레이 패널(60)로 공급되는 동작 상태(또는 모드)를 나타내고, 슬립 인 상태는 디스플레이 패널(60)의 슬립 상태(또는 모드)를 나타낸다.
FSM(35)은 조합 논리 회로(37), 및 복수의 레지스터들(36)을 포함한다.
조합 논리 회로(37)는 복수의 레지스터들(36)로부터 출력된 상태 정보와 호스트(20)로부터 출력된 제어 신호(또는 명령)에 응답하여 디스플레이 패널(60)의 동작 상태를 제어하기 위한 상태 제어 신호들을 복수의 레지스터(36)로 출력한다.
복수의 레지스터들(36)은 조합 논리 회로(37)로부터 출력된 상태 제어 신호들에 응답하여 제1컨트롤 로직(39)의 동작 및/또는 제2컨트롤 로직(43)의 동작을 제어할 수 있다.
복수의 레지스터들(36) 각각은 D-플립플롭으로 구현될 수 있으며, 복수의 레지스터들(36)은 파워 온 리셋 신호(POR)에만 응답하여 초기화될 수 있다. 즉, FSM (35)은 파워 온 리셋 신호(POR)에만 응답하여 초기화될 수 있다.
제1컨트롤 로직(39)은 호스트(20)로부터 출력되는 제어 신호(또는 명령)와 FSM(35)으로부터 출력되는 상태 제어 신호들에 응답하여 소스 드라이버(47)의 동작과 게이트 드라이버(49)의 동작을 제어하기 위한 제어 신호들을 출력한다.
디스플레이 컨트롤 레지스터(41)는 제1컨트롤 로직(39)으로부터 출력된 제어 신호들과 클락 신호(CLK)에 응답하여 소스 드라이버(47)의 동작과 게이트 드라이버 (49)의 동작을 제어하기 위한 정보를 저장할 수 있다.
디스플레이 컨트롤 레지스터(41)는 적어도 하나의 D-플립플롭으로 구현될 수 있으며, 리셋 신호 발생 회로(33)의 출력 신호가 로우 레벨일 때 초기화될 수 있다.
제2컨트롤 로직(43)은 호스트(20)로부터 출력되는 제어신호(또는 명령)와 FSM(35)으로부터 출력되는 상태 제어 신호들에 응답하여 소스 드라이버(47), 게이트 드라이버(49), 또는 디스플레이 패널(60) 중에서 적어도 하나로 공급되는 전원을 제어하기 위한 파워 제어신호들을 출력한다.
파워 컨트롤 레지스터(45)는 제2컨트롤 로직(43)으로부터 출력된 파워 제어 신호들과 클락 신호에 응답하여 소스 드라이버(47), 게이트 드라이버(49), 또는 디스플레이 패널(60) 중에서 적어도 하나로 공급되는 전원을 제어하기 위한 정보를 저장할 수 있다.
파워 컨트롤 레지스터(45)는 적어도 하나의 D-플립플롭으로 구현될 수 있으며, 리셋 신호 발생 회로(33)의 출력 신호가 로우 레벨일 때 초기화될 수 있다.
소스 드라이버(47)는 디스플레이 컨트롤 레지스터(41)로부터 출력된 정보와 파워 공급 블락(51)으로부터 출력되는 전압에 응답하여 디스플레이 패널(60)에 구현된 복수의 데이터 라인들(또는 소스 라인들)을 구동하여 이미지 데이터, 블랭킹 데이터, 또는 슬립 데이터를 디스플레이 패널(60)로 공급한다.
소스 드라이버(47)는, 타이밍 컨트롤러(40)의 제어 하에, 이미지 데이터가 디스플레이 패널(60)로 공급되는 도중에 호스트(20)로부터 하드웨어 리셋 신호 (HWRST)가 인가된 경우, 상기 이미지 데이터 대신에 N-프레임 동안 블랭킹 데이터를 디스플레이 패널(60)로 공급한다.
게이트 드라이버(49)는 디스플레이 컨트롤 레지스터(41)로부터 출력된 정보와 파워 공급 블락(51)으로부터 출력되는 전압에 응답하여 디스플레이 패널(60)에 구현된 복수의 게이트 라인들(또는 스캔 라인들)을 순차적으로 구동한다.
파워 공급 블락(51)은 파워 컨트롤 레지스터(45)에 저장된 정보에 기초하여 소스 드라이버(47), 게이트 드라이버(49), 또는 디스플레이 패널(60) 중에서 적어도 하나로 공급되는 전원을 제어한다.
평판 디스플레이 패널로 구현될 수 있는 디스플레이 패널(60)은 복수의 데이터 라인들, 복수의 게이트 라인들, 및 상기 복수의 데이터 라인들과 상기 복수의 게이트 라인들의 교차점들에 형성된 복수의 픽셀들을 포함한다.
소스 드라이버(47)가 블랭킹 데이터를 디스플레이 패널(60)에 공급하는 경우, 상기 복수의 픽셀들 각각에 구현된 스토리지 커패시터에는 동일한 레벨을 갖는 신호가 저장되므로, 이미지 데이터가 디스플레이 패널(60)로 공급되는 도중에 하드 웨어 리셋 신호(HWRST)가 인가되더라도 상기 블랭킹 데이터에 의하여 디스플레이 패널(60)에는 잔상이 남지 않는다.
도 2는, 디스플레이 온 상태 이외의 상태에서 하드웨어 리셋 신호가 인가될 때, 도 1에 도시된 디스플레이 드라이버의 동작을 제어하기 위한 제어 신호들의 타이밍 도를 나타낸다.
도 1과 도 2를 참조하여 디스플레이 온 상태 이외의 상태에서 디스플레이 드라이버(30)의 동작을 설명하면 다음과 같다.
하드웨어 리셋 신호(HWRST)는 호스트(20)로부터 출력되는 신호이다. VSYNC는 수직 동기 신호를 나타낸다.
디스플레이 패널(60)의 상태(STATE)는 호스트(20)로부터 출력된 슬립 아웃 (Sleep Out) 명령에 따라 슬립 인(Sleep In) 상태에서 파워 온(Power On) 상태로 천이된다. 따라서 디스플레이 드라이버(30)는 파워 온 시퀀스를 수행한다.
파워 온(Power On) 상태에서 하드웨어 리셋 신호(HWRST)가 발생하는 경우, AND 게이트(31-1)는 하드웨어 리셋 신호(HWRST와 실질적으로 동일한 신호를 출력한다. 따라서, 선택기(31-3)는 AND 게이트(31-1)의 출력 신호를 제1리셋 신호 (New_RST)를 출력한다. 따라서, 리셋 신호 발생 회로(33)는 하이 레벨을 갖는 파워 온 리셋 신호(POR)와 제1리셋 신호(New_RST)에 응답하여 디스플레이 컨트롤 레지스터(41)와 파워 컨트롤 레지스터(45)를 초기화할 수 있는 신호를 생성한다.
이때, 하드웨어 리셋 신호(HWRST)는 로우 액티브이다.
디스플레이 온 상태 이외의 상태에서, 하드웨어 리셋 신호(HWRST)가 발생할 때, 디스플레이 패널(60)은 하드웨어 리셋 신호(HWRST)가 발생함과 거의 동시에 제1리셋 신호(New_RST)를 생성한다. 따라서, 디스플레이 패널(60)은 슬립 인 상태로 진입한다.
도 3은, 디스플레이 온 상태에서 하드웨어 리셋 신호가 인가될 때, 도 1에 도시된 디스플레이 드라이버의 동작을 제어하기 위한 제어 신호들의 타이밍 도를 나타낸다.
도 1과 도 3을 참조하면, 디스플레이 온 상태에서 하드웨어 리셋 신호 (HWRST)가 호스트(20)로부터 디스플레이 드라이버(30)로 인가되면, 디스플레이 드라이버(30)는 N-프레임 동안 블랭킹 데이터를 디스플레이 패널(60)로 공급하다.
이때, 디스플레이 상태 지지 신호(DOS)는 상기 블랭킹 데이터가 디스플레이 패널(60)로 공급되는 동안 하이 레벨을 유지한다. 따라서, 선택기(31-3)는 하이 레벨을 갖는 신호를 제1리셋 신호(New_RST)로서 리셋 신호 발생 회로(33)로 출력하므로, 리셋 신호 발생 회로(33)는 하이 레벨을 갖는 파워 온 리셋 신호(POR)와 하이 레벨을 갖는 제1리셋 신호(New_RST)에 응답하여 하이 레벨을 갖는 신호를 디스플레이 컨트롤 레지스터(41)와 파워 컨트롤 레지스터(45)로 출력한다. 따라서, 디스플레이 컨트롤 레지스터(41)와 파워 컨트롤 레지스터(45)는 초기화되지 않는다.
N-프레임이 지난 후에 디스플레이 상태 지지 신호(DOS)는 로우 레벨로 천이한다. 디스플레이 상태 지지 신호(DOS)가 로우 레벨로 천이한 후 제2리셋 신호 (Gen_RST)는 도 3에 도시된 바와 같이 소정의 시간 동안만 로우 레벨을 유지한 후 다시 하이 레벨로 천이한다.
따라서, 선택기(31-3)는 AND 게이트(31-1)의 출력 신호를 제1리셋 신호 (New_RST)로서 출력하므로, 리셋 신호 발생 회로(33)는 파워 온 리셋 신호(POR)와 제1리셋 신호(New_RST)에 응답하여 디스플레이 컨트롤 레지스터(41)와 파워 컨트롤 레지스터(45)를 초기화할 수 있는 신호를 출력한다.
즉, 디스플레이 드라이버(30)는 하드웨어 리셋 신호(HWRST)가 생성된 후 N 프레임 이후에 제1리셋 신호(New_RST)를 생성하고, 상기 N 프레임 동안 블랭킹 데이터를 디스플레이 패널(60)로 공급한다. 따라서, 디스플레이 온 상태에서 하드웨어 리셋 신호(HWRST)가 생성되더라도 디스플레이 패널(60)로 블랭킹 데이터가 N 프레임 동안 공급되므로 디스플레이 패널(60)에서 발생할 수 있는 잔상은 제거된다.
도 4는, 디스플레이 온 상태에서 하드웨어 리셋 신호가 인가될 때, 도 1에 도시된 디스플레이 드라이버로부터 디스플레이 패널로 출력되는 데이터와 상기 디스플레이 드라이버의 동작을 제어하기 위한 제어 신호들의 타이밍 도를 나타낸다.
도 1, 도 3, 및 도 4를 참조하면, 노멀 데이터 또는 노멀 이미지 데이터가 디스플레이 패널(60)로 공급되는 디스플레이 온 상태에서 하드웨어 리셋 신호 (HWRST)가 디스플레이 드라이버(30)로 인가되면, 디스플레이 드라이버(30)의 제어 블락(미 도시)은 하드웨어 리셋 신호(HWRST)에 응답하여 블랭킹 인에이블 신호 (BLK_EN)를 하이 레벨로 활성화시킨다. 블랭킹 인에이블 신호(BLK_EN)가 활성화 상태를 유지하는 동안 디스플레이 드라이버(30)는 블랭킹 데이터(또는 블랭킹 이미지)를 디스플레이 패널(60)로 공급한다.
동일한 그레이스케일 전압(예컨대, 화이트 레벨을 갖는 전압 또는 블랙 레벨 을 갖는 전압)을 갖는 블랭킹 데이터는 디스플레이 패널(60)에 구현된 모든 데이터 라인들로 공급된다.
블랭킹 인에이블 신호(BLK_EN)가 활성화 상태를 유지하는 구간은 N 프레임일 수 있다.
디스플레이 패널(60)은 블랭킹 데이터를 디스플레이 패널(60)로 공급한 후 슬립 데이터, 즉, 가장 낮은 계조 전압 레벨을 갖는 신호를 디스플레이 패널(60)에 구현된 모든 데이터 라인들로 공급된다. 따라서, 디스플레이 패널(60)은 슬립 인 상태로 진입하고 디스플레이는 오프된다.
도 5는 도 1에 도시된 디스플레이 시스템의 동작을 설명하기 위한 플로우차트이다.
도 1부터 도 5를 참조하면, 호스트(20)에 의하여 생성된 하드웨어 리셋 신호 (HWRST)는 디스플레이 드라이버로 인가된다(S10).
타이밍 컨트롤러(40)는 디스플레이 상태 지시 신호(DOS)에 따라 각 레지스터 (41과 45)를 언제 초기화시킬 것인지를 판단한다(S20).
도 2를 참조하여 설명한 바와 같이, 디스플레이 상태 지시 신호(DOS)는 디스플레이 온 상태에서 하이 레벨을 유지하고 그외의 상태에서는 로우 레벨을 유지하므로, 디스플레이 패널(60)의 파워 온 상태에서 하드웨어 리셋 신호(HWRST)가 인가된 경우, 리셋 신호 발생 회로(33)는 각 레지스터(41과 45)를 하드웨어 리셋 신호 (HWRST)가 인가됨과 동시에 초기화시킬 수 있다(S22). 따라서, 디스플레이 패널 (60)은 슬립 인 상태로 진입한다. 따라서. 디스플레이 드라이버(30)는 슬립 데이터 를 디스플레이 패널(60)로 공급하고(S40), 디스플레이 패널(60)로 공급되는 전원을 차단할 수 있다(S50).
그러나, 도 3과 도 4를 참조하여 설명한 바와 같이, 디스플레이 온 상태에서 하드웨어 리셋 신호(HWRST)가 인가될 때, 디스플레이 드라이버(30)는 N 프레임 동안 블랭킹 데이터를 디스플레이 패널(60)로 공급한다(S20). 그리고, 디스플레이 드라이버(30)는 디스플레이 드라이버(30)는 슬립 데이터를 디스플레이 패널(60)로 공급하고(S40), 디스플레이 패널(60)로 공급되는 전원을 차단할 수 있다(S50).
S40단계와 S50단계는 디스플레이 패널(60)의 슬립 인 상태를 의미한다.
본 발명은 도면에 도시된 일 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 것을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 상세한 설명이 제공된다.
도 1은 본 발명의 실시 예에 따른 디스플레이 시스템의 블락도를 나타낸다.
도 2는, 디스플레이 온 상태 이외의 상태에서 하드웨어 리셋 신호가 인가될 때, 도 1에 도시된 디스플레이 드라이버의 동작을 제어하기 위한 제어 신호들의 타이밍 도를 나타낸다.
도 3은, 디스플레이 온 상태에서 하드웨어 리셋 신호가 인가될 때, 도 1에 도시된 디스플레이 드라이버의 동작을 제어하기 위한 제어 신호들의 타이밍 도를 나타낸다.
도 4는, 디스플레이 온 상태에서 하드웨어 리셋 신호가 인가될 때, 도 1에 도시된 디스플레이 드라이버로부터 디스플레이 패널로 출력되는 데이터와 상기 디스플레이 드라이버의 동작을 제어하기 위한 제어 신호들의 타이밍 도를 나타낸다.
도 5는 도 1에 도시된 디스플레이 시스템의 동작을 설명하기 위한 플로우차트이다.

Claims (10)

  1. 이미지 데이터를 디스플레이 패널로 공급하는 단계; 및
    상기 이미지 데이터를 상기 디스플레이 패널로 공급하는 도중에 인가된 리셋 신호에 응답하여 블랭킹 데이터를 상기 디스플레이 패널로 공급하는 단계를 포함하는 디스플레이 드라이버의 동작 방법.
  2. 제1항에 있어서, 상기 블랭킹 데이터는,
    상기 리셋 신호에 응답하여 생성된 블랭킹 인에이블 신호에 응답하여, N(N은 자연수)-프레임 동안 상기 디스플레이 패널로 공급되는 디스플레이 드라이버의 동작 방법.
  3. 게이트 드라이버; 및
    상기 게이트 드라이버와 함께 이미지 데이터를 디스플레이 패널에 디스플레이하기 위한 소스 드라이버를 포함하며,
    상기 소스 드라이버는,
    상기 이미지 데이터를 상기 디스플레이 패널로 공급하는 도중에 인가된 리셋 신호에 응답하여, 블랭킹 데이터를 상기 디스플레이 패널로 공급하는 디스플레이 드라이버.
  4. 제3항에 있어서, 상기 소스 드라이버는,
    상기 리셋 신호에 응답하여 생성된 블랭킹 인에이블 신호에 응답하여 상기 블랭킹 데이터를 N(N은 자연수)-프레임 동안 상기 디스플레이 패널로 공급하는 디스플레이 드라이버.
  5. 제3항에 있어서, 상기 디스플레이 드라이버는,
    파워 온 리셋 신호 또는 제1리셋 신호에 응답하여 초기화될 수 있고 상기 소스 드라이버의 동작과 상기 게이트 드라이버의 동작을 제어하기 위한 디스플레이 컨트롤 레지스터; 및
    상기 파워 온 리셋 신호 또는 상기 제1리셋 신호에 응답하여 초기화될 수 있고, 상기 소스 드라이버, 상기 게이트 드라이버, 또는 상기 디스플레이 패널 중에서 적어도 하나로 공급되는 전원을 제어할 수 있는 파워 컨트롤 레지스터를 더 포함하는 디스플레이 드라이버.
  6. 제5항에 있어서, 상기 디스플레이 드라이버는,
    하드웨어 리셋 신호와 상기 블랭킹 데이터를 상기 디스플레이 패널로 공급된 후 생성된 제2리셋 신호를 수신하는 AND게이트; 및
    디스플레이 상태 지시 신호에 응답하여, 상기 AND게이트의 출력 신호 또는 하이 레벨 신호를 상기 제1리셋 신호로서 출력하기 위한 선택기를 더 포함하는 디스플레이 드라이버.
  7. 제6항에 있어서, 상기 선택기는,
    상기 블랭킹 데이터가 상기 디스플레이 패널로 완전히 공급되었는지 여부를 지시하는 상기 디스플레이 상태 지시신호에 응답하여, 상기 AND게이트의 출력 신호 또는 상기 하이 레벨 신호를 상기 제1리셋 신호로서 출력하는 디스플레이 드라이버.
  8. 디스플레이 패널; 및
    상기 디스플레이 패널로 데이터를 공급하기 위한 디스플레이 드라이버를 포함하며,
    상기 디스플레이 드라이버는,
    디스플레이 온 상태에서 생성된 리셋 신호에 응답하여 블랭킹 데이터를 N-프레임 동안 상기 디스플레이 패널로 공급하는 디스플레이 장치.
  9. 제8항에 있어서, 상기 디스플레이 드라이버는,
    파워 온 리셋 신호에만 응답하여 초기화될 수 있고, 상기 디스플레이 드라이버의 동작 상태를 제어하기 위한 FSM(Finite State Machine)을 더 포함하는 디스플레이 장치.
  10. 디스플레이 장치; 및
    상기 디스플레이 장치의 동작을 제어하기 위한 프로세서를 포함하며,
    상기 디스플레이 장치는,
    디스플레이 패널; 및
    상기 디스플레이 패널로 상기 프로세서로부터 출력된 데이터를 공급하기 위한 디스플레이 드라이버를 포함하며,
    상기 디스플레이 드라이버는,
    디스플레이 온 상태에서 상기 프로세서로부터 출력된 리셋 신호에 응답하여 블랭킹 데이터를 상기 디스플레이 패널로 공급하는 디스플레이 시스템.
KR1020090106712A 2009-11-06 2009-11-06 디스플레이 드라이버, 이의 동작 방법, 및 이를 포함하는 디스플레이 장치 KR20110049937A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020090106712A KR20110049937A (ko) 2009-11-06 2009-11-06 디스플레이 드라이버, 이의 동작 방법, 및 이를 포함하는 디스플레이 장치
US12/881,394 US20110109597A1 (en) 2009-11-06 2010-09-14 Display driver, method of operating the same, and display device including the same
CN2010105308203A CN102054425A (zh) 2009-11-06 2010-11-02 显示驱动器、操作显示驱动器的方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090106712A KR20110049937A (ko) 2009-11-06 2009-11-06 디스플레이 드라이버, 이의 동작 방법, 및 이를 포함하는 디스플레이 장치

Publications (1)

Publication Number Publication Date
KR20110049937A true KR20110049937A (ko) 2011-05-13

Family

ID=43958693

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090106712A KR20110049937A (ko) 2009-11-06 2009-11-06 디스플레이 드라이버, 이의 동작 방법, 및 이를 포함하는 디스플레이 장치

Country Status (3)

Country Link
US (1) US20110109597A1 (ko)
KR (1) KR20110049937A (ko)
CN (1) CN102054425A (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201519208A (zh) * 2013-11-01 2015-05-16 Novatek Microelectronics Corp 顯示器驅動裝置及顯示器驅動方法
EP3657367B1 (en) * 2015-06-30 2021-09-29 Huawei Technologies Co., Ltd. Method for unlocking screen by using fingerprint and terminal
KR20170124684A (ko) * 2016-05-02 2017-11-13 삼성디스플레이 주식회사 표시장치 및 그의 구동방법
KR102552006B1 (ko) * 2016-11-22 2023-07-05 주식회사 엘엑스세미콘 데이터 구동 장치 및 이를 포함하는 디스플레이 장치

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1246467B (it) * 1990-10-22 1994-11-19 St Microelectronics Srl Macchina a stati finiti per sistemi affidabili di computazione e regolazione
KR0147491B1 (ko) * 1995-05-17 1998-12-01 김주용 엘씨디 전원 순차 제어장치
US7698573B2 (en) * 2002-04-02 2010-04-13 Sharp Corporation Power source apparatus for display and image display apparatus
JP3870862B2 (ja) * 2002-07-12 2007-01-24 ソニー株式会社 液晶表示装置およびその制御方法、ならびに携帯端末
JP3901048B2 (ja) * 2002-07-24 2007-04-04 日本ビクター株式会社 アクティブマトリクス型液晶表示装置
CN100444235C (zh) * 2005-09-30 2008-12-17 群康科技(深圳)有限公司 液晶显示器及其驱动方法
CN101364390B (zh) * 2007-08-10 2012-07-04 奇美电子股份有限公司 平面显示器
CN100580761C (zh) * 2007-12-20 2010-01-13 友达光电股份有限公司 液晶显示装置及可衰减其残影的方法
CN101546529B (zh) * 2008-03-28 2011-06-15 群康科技(深圳)有限公司 液晶显示装置

Also Published As

Publication number Publication date
US20110109597A1 (en) 2011-05-12
CN102054425A (zh) 2011-05-11

Similar Documents

Publication Publication Date Title
US9214130B2 (en) Display device and mobile terminal
CN110164350B (zh) 对支持可变帧模式的显示装置进行操作的方法和显示装置
US8692758B2 (en) Display device and mobile terminal using serial data transmission
KR101385206B1 (ko) 게이트 드라이버, 그 구동 방법 및 이를 구비하는 표시장치
US10872555B2 (en) Display drive circuit
EP2743910B1 (en) Display device and driving method thereof
JP5984040B2 (ja) 電子ディスプレイのための時間的および空間的にオーバーラップした更新を処理するための方法および装置
CN108172177B (zh) 数据驱动器
EP2889860B1 (en) Organic light emitting diode display device and method of driving the same
KR102218606B1 (ko) 표시 패널 모듈, 이를 구비하는 유기 발광 표시 장치 및 유기 발광 표시 장치의 구동 방법
KR100910683B1 (ko) 듀얼 디스플레이 컨트롤러 사이의 인공물이 없는 전환을제공하는 시스템 및 그 방법
KR20120130355A (ko) 타이밍 컨트롤러 및 이를 포함하는 표시 장치
US9941018B2 (en) Gate driving circuit and display device using the same
US9996312B2 (en) Display driver, display system and microcomputer
KR20130112178A (ko) 잔상 제거 대상 위치 설정 방법, 유기 발광 표시 장치 및 이의 구동 방법
KR20160053444A (ko) 표시 장치 및 표시 장치의 구동 방법
CN112309303A (zh) 显示装置
KR20110089730A (ko) 단일 칩 디스플레이 구동회로, 이를 포함하는 디스플레이 장치 및 디스플레이 시스템
KR20110049937A (ko) 디스플레이 드라이버, 이의 동작 방법, 및 이를 포함하는 디스플레이 장치
US20180130433A1 (en) Control device, display device, control method, and control program
KR20130027094A (ko) 디스플레이 드라이버, 이의 동작 방법, 및 상기 디스플레이 드라이버를 포함하는 영상 신호 처리 시스템
CN104347026A (zh) 具动态调整输出的显示驱动方法及其显示装置
CN110955352A (zh) 触控面板显示器及触控面板显示器的控制方法
WO2017035383A1 (en) Data pattern-based charge sharing for display panel systems
CN106297682B (zh) 显示装置与其栅极驱动方法

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid