KR20100115339A - 씨오티 구조 액정표시장치 및 그 제조방법 - Google Patents

씨오티 구조 액정표시장치 및 그 제조방법 Download PDF

Info

Publication number
KR20100115339A
KR20100115339A KR1020100100504A KR20100100504A KR20100115339A KR 20100115339 A KR20100115339 A KR 20100115339A KR 1020100100504 A KR1020100100504 A KR 1020100100504A KR 20100100504 A KR20100100504 A KR 20100100504A KR 20100115339 A KR20100115339 A KR 20100115339A
Authority
KR
South Korea
Prior art keywords
substrate
alignment layer
forming
key
alignment
Prior art date
Application number
KR1020100100504A
Other languages
English (en)
Other versions
KR101054326B1 (ko
Inventor
김웅권
김동국
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020100100504A priority Critical patent/KR101054326B1/ko
Publication of KR20100115339A publication Critical patent/KR20100115339A/ko
Application granted granted Critical
Publication of KR101054326B1 publication Critical patent/KR101054326B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1337Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)

Abstract

본 발명은 액정표시장치에 관한 것으로, 어레이기판에 컬러필터가 구성된 COT구조의 액정표시장치에 관한 것이다.
특히, 컬러필터가 구성된 하부기판과 상부기판을 합착하는데 필요한 합착 마진(align margin)을 최소화하기 위해, 상부 기판의 주변으로 합착키를 형성하는 것을 특징으로 하며 더욱이, 합착키(align key)는 배향막을 형성하는 공정에서 동시에 진행된다.
이와 같이 하면, 상. 하부 기판을 합착하는 공정에서 합착 마진을 최소화하여 더 나아가 액정 마진 증가를 고려하지 않아도 되는 장점이 있다.

Description

씨오티 구조 액정표시장치 및 그 제조방법{LCD with color-filter on TFT and method of fabricating of the same}
본 발명은 액정표시장치에 관한 것으로 특히, COT(color filter on TFT)구조의 액정표시장치 및 그 제조방법에 관한 것이다.
일반적으로, 액정표시장치는 액정분자의 광학적 이방성과 복굴절 특성을 이용하여 화상을 표현하는 것으로, 전계가 인가되면 액정의 배열이 달라지고 달라진 액정의 배열 방향에 따라 빛이 투과되는 특성 또한 달라진다.
일반적으로, 액정표시장치는 전계 생성 전극이 각각 형성되어 있는 두 기판을 두 전극이 형성되어 있는 면이 마주 대하도록 배치하고 두 기판 사이에 액정 물질을 주입한 다음, 두 전극에 전압을 인가하여 생성되는 전기장에 의해 상기 액정 분자를 움직이게 함으로써, 이에 따라 달라지는 빛의 투과율에 의해 화상을 표현하는 장치이다.
도 1은 종래에 따른 액정표시장치를 개략적으로 나타낸 도면이다.
도시한 바와 같이, 일반적인 컬러 액정표시장치(11)는 서브 컬러필터(8)와 각 서브 컬러필터(8)사이에 구성된 블랙 매트릭스(6)를 포함하는 컬러필터(7)와 상기 컬러필터(7)의 상부에 증착된 공통전극(18)이 형성된 상부기판(5)과, 화소영역(P)이 정의되고 화소영역에는 화소전극(17)과 스위칭소자(T)가 구성되며, 화소영역(P)의 주변으로 어레이배선이 형성된 하부기판(22)과, 상부기판(5)과 하부기판(22) 사이에는 액정(14)이 충진되어 있다.
상기 하부기판(22)은 어레이기판(array substrate)이라고도 하며, 스위칭 소자인 박막트랜지스터(T)가 매트릭스형태(matrix type)로 위치하고, 이러한 다수의 박막트랜지스터(TFT)를 교차하여 지나가는 게이트 배선(13)과 데이터 배선(15)이 형성된다.
이때, 상기 화소영역(P)은 상기 게이트 배선(13)과 데이터 배선(15)이 교차하여 정의되는 영역이며, 상기 화소영역(P)상에는 전술한 바와 같이 투명한 화소전극(17)이 형성된다.
상기 화소전극(17)은 인듐-틴-옥사이드(indium-tin-oxide : ITO)와 같이 빛의 투과율이 비교적 뛰어난 투명 도전성금속을 사용한다.
상기 화소전극(17)과 병렬로 연결된 스토리지 캐패시터(C)가 게이트 배선(13)의 상부에 구성되며, 스토리지 캐패시터(C)의 제 1 전극으로 게이트 배선(13)의 일부를 사용하고, 제 2 전극으로 소스 및 드레인 전극과 동일층 동일물질로 형성된 아일랜드 형상의 소스/드레인 금속층(30)을 사용한다.
이때, 상기 소스/드레인 금속층(30)은 화소 전극(17)과 접촉되어 화소전극의 신호를 받도록 구성된다.
그런데, 전술한 바와 같이 상부 컬러필터 기판(5)과 하부 어레이기판(22)을 합착하여 액정패널을 제작하는 경우에는, 컬러필터 기판(5)과 어레이기판(22)의 합착 오차에 의한 빛샘 불량 등이 발생할 확률이 매우 높다.
따라서, 이러한 문제를 해결하기 위해 근래에는 어레이기판에 컬러필터를 구성하는 COT(color filter on TFT)구조가 제안되었다.
도 2는 종래에 따른 COT구조의 액정표시장치의 구성을 개략적으로 도시한 확대 단면도이다.
도시한 바와 같이, 종래에 따른 COT 구조의 액정표시장치(100)는 어레이기판(110)과, 어레이기판(110)과는 실런트(180)를 통해 합착되는 상부 기판(150)으로 구성된다.
상기 어레이기판(110)은 기판 면에 게이트 전극(112)과 액티브층(120)과 소스 전극(122)과 드레인 전극(124)을 포함하는 박막트랜지스터(T)가 구성되고 도시하지는 않았지만, 상기 박막트랜지스터(T)를 중심으로 수직하게 교차하여 화소 영역(P)을 정의하는 게이트 배선 및 데이터 배선(114,미도시)이 구성된다.
상기 게이트 배선(114)의 일 끝단에는 게이트 패드(116)가 구성되고, 상기 데이터 배선(미도시)의 일 끝단에는 데이터 패드(미도시)가 구성된다.
상기 박막트랜지스터(T)및 어레이 배선이 구성된 기판(110)의 전면에는 적,녹,청 컬러필터(128a,128b,미도시)와 블랙매트릭스(130)가 구성되는데, 상기 컬러필터(128a,128b,미도시)는 화소 영역(P)에 대응하여 구성되고, 상기 블랙 매트릭스(130)는 박막트랜지스터(T)의 채널영역(CH)에 대응하여 구성된다.
상기 적, 녹, 청 컬러 필터(128a,128b,미도시)의 상부에는 상기 드레인 전극(124)과 접촉하는 투명한 화소 전극(134)이 구성된다.
전술한 화소 전극(134)의 상부에는 폴리이미드(polyimide)를 도포하여, 제 1 배향막(136)을 형성한다.
전술한 바와 같이 구성된 어레이기판(110)에 대응하는 상부 기판(150)의 일면에는 공통 전극(152)과 공통 전극의 상부에는 제 2 배향막(154)을 형성한다.
전술한 구성에서, 제 1 기판(110)과 제 2 기판(150)을 실런트(180)를 통해 합착하는 공정중 합착 불량시, 상기 실런트(180)가 배향막(154 또는 136)과 접촉하게 되면 실터짐 불량이 발생할 수 있다.
따라서, 상기 실런트(180)와 배향막은 충분한 이격거리(S1)를 두고 구성해야 하는데 이러한 경우에는, 이격거리는 공정 마진을 포함한 것이며, 포함된 마진만큼 상기 제 1 기판(110)과 제 2 기판(150)사이에 주입되는 액정량이 증가하게 되므로 액정 마진(LC margin)이 증가하여 비용면에서 제품의 경쟁력을 저하 하는 문제가 있다.
본 발명은 전술한 바와 같은 문제를 해결하기 위한 목적으로 제안된 것으로,
본 발명은 COT 구조 액정표시장치용 상부기판에 배향막을 형성하는 PI공정에서 기판의 주변에 합착키를 동시에 형성하는 것을 특징으로 한다.
이와 같이 하면, 배향막의 에지(edge)와 실런트(sealant) 사이의 거리를 최소화 할 수 있으므로, 액정마진의 증가를 방지할 수 있고 합착 불량을 미연에 방지할 수 있다.
전술한 목적을 달성하기 위한 본 발명에 따른 액정표시장치는 실런트(sealant)를 통해 합착된 제 1 기판과 제 2 기판과; 제 2 기판과 마주보는 제 1 기판의 일면에 서로 수직 교차하여 화소 영역을 정의하면서 구성된 게이트 배선과 데이터 배선과; 상기 게이트 배선과 데이터 배선의 교차지점에 구성된 스위칭 소자와; 상기 화소 영역에 구성된 컬러필터와; 상기 컬러필터의 상부에 위치하고, 상기 스위칭 소자와 접촉하는 투명한 화소 전극과; 상기 화소 전극이 구성된 기판의 상부에 위치하고, 상기 실런트와는 이격 거리를 두고 구성된 제 1 배향막과; 상기 제 1 기판과 마주 보는 제 2 기판의 일면에 구성된 공통 전극과; 상기 공통 전극의 상부에 실런트와 이격거리를 두고 인쇄된 제 2 배향막과; 상기 제 2 배향막과 동일층에 구성된 합착키(align key)를 포함한다.
이때, 상기 합착키가 구성된 부분의 제 2 기판은 공정이 완료된 후 제거되는 것이 특징이다.
또한, 상기 합착키는 상기 제 2 배향막과 동일물질 또는 안료가 포함된 수지를 인쇄하여 구성된 것이거나, 또는 상기 제 2 배향막을 형성하는 배향물질 또는 색상을 가지는 잉크를 잉크젯(ink jet)방식으로 떨어뜨려 구성된 것이 특징이다.
또한, 상기 제 2 기판에 구성된 합착키에 대응하는 제 1 기판의 일면에, 상기 게이트 배선 또는 데이터 배선과 동일층 동일물질로 구성된 합착키를 포함한다.
본 발명에 따른 액정표시장치 제조 방법은, 제 1 기판과 제 2 기판을 준비하는 단계와; 제 2 기판과 마주보는 제 1 기판의 일면에 서로 수직하게 교차하여 화소 영역을 정의하는 게이트 배선과 데이터 배선을 형성하는 단계와; 상기 게이트 배선과 데이터 배선의 교차지점에 스위칭 소자를 형성하는 단계와; 상기 화소 영역에 컬러필터를 형성하는 단계와; 상기 컬러필터의 상부에, 상기 스위칭 소자와 접촉하는 투명한 화소 전극을 형성하는 단계와; 상기 화소 전극이 구성된 기판의 상부에 제 1 배향막을 형성하는 단계와; 상기 제 1 기판과 마주 보는 제 2 기판의 일면에 공통 전극을 형성하는 단계와; 상기 공통 전극의 상부에 제 2 배향막을 형성하는 단계와; 상기 제 2 기판의 외곽에 위치하고, 상기 제 2 배향막과 동일층에 합착키(align key)를 형성하는 단계와; 상기 제 1 기판과 제 2 기판 사이에 실런트를 재개하여 합착하는 단계를 포함한다.
이때, 상기 합착키가 구성된 부분의 제 2 기판은 공정이 완료된 후 제거되는 것이 특징이다.
또한, 상기 합착키는 상기 제 2 배향막과 동일물질 또는 안료가 포함된 수지를 인쇄하여 구성되거나, 또는 상기 제 2 배향막을 형성하는 배향물질 또는 색상을 띠는 잉크를 잉크젯(ink jet)방식으로 떨어뜨려 형성한 것이 특징이다.
또한, 상기 제 2 기판에 구성된 합착키에 대응하는 제 1 기판의 일면에, 상기 게이트 배선 또는 데이터 배선과 동일층 동일물질로 합착키를 형성하는 단계를 포함한다.
전술한 바와 같이 제작된 본 발명에 따른 COT 액정표시장치는 상부 기판과 하부 기판을 실런트(sealant)를 통해 합착하는 공정에서, 실런트와 배향막 에지간의 거리를 최소화 할 수 있어 액정마진을 최소화 할 수 있는 효과가 있으며, 이러한 효과로 인해 비용을 줄일 수 있으므로 제품의 경쟁력을 개선하는 효과가 있다.
도 1은 일반적인 액정표시장치의 구성을 개략적으로 도시한 분해 사시도이고,
도 2는 종래에 따른 COT구조 액정표시장치의 구성을 개략적으로 도시한 단면도이고,
도 3은 본 발명에 따른 COT구조 액정표시장치의 구성을 개략적으로 제 1 단면도이고,
도 4는 본 발명에 따른 COT구조 액정표시장치의 구성을 도시한 제 2 단면도이다.
이하 첨부한 도면을 참조하여, 본 발명에 따른 바람직한 실시예를 설명한다.
-- 실시예 --
도 3은 본 발명에 따른 COT 구조 액정표시장치의 구성을 개략적으로 도시한 단면도이다.
도시한 바와 같이, COT구조 액정표시장치(LP)는 액정(미도시)을 사이에 두고 제 1 기판(200)과 제 2 기판(250)을 합착하여 구성한다.
상기 제 1 기판(200)에는 컬러필터를 포함하는 박막트랜지스터 어레이부(AP)를 구성하고, 제 1 기판(200)의 주변에 제 1 합착키(202)를 구성한다.
이때, 상기 제 1 합착키(202)는 상기 박막트랜지스터 어레이부(AP)를 형성하는 공정중, 전극 및 배선을 형성하는 공정에서 동일층 동일물질로 형성하면 된다.
상기 제 1 기판(200)과 마주보는 제 2 기판(205)의 일면에는 공통 전극(252)과 배향막(254)을 구성한다.
상기 배향막(254)을 인쇄방식으로 구성하는 경우에는, 배향막(254)을 인쇄하는 인쇄판에 합착키 형상의 패턴을 더욱 구성하여, 배향막을 형성하는 공정과 동시에 기판(200)의 외곽에 원하는 형상의 제 2 합착키(256)를 구성할 수 있다.
이때, 상기 제 2 합착키(256)부분에는 배향막 뿐 아니라 색깔이 있는 수지를 사용할 수 있다. 즉 인쇄판에 배향막(254)과 상기 색깔이 있는 수지를 바른 후 기판에 인쇄하는 방식을 사용하면 된다.
또한, 잉크젯(ink jet)방식을 이용하여 합착키(256)가 형성될 부분에 배향막을 떨어뜨리고 굳히는 방식으로 합착키를 형성할 수 있다.
전술한 바와 같이 배향막 및 안료를 포함하는 수지를 이용하여 합착키를 형성하는 방법 이외에, 레이저빔(laser beam)을 조사하여 글라스의 일부를 녹이는 공정으로 합착키를 마킹(marking)할 수 있다.
이하, 도 4를 참조하여 전술한 바와 같은 합착키를 포함하는 COT 구조의 액정표시장치의 구성을 설명한다.
도 4는 본 발명에 따른 C0T 구조 액정표시장치의 구성을 개략적으로 도시한 단면도이다.
본 발명에 따른 COT구조 액정표시장치(LP)는 실제로 영상이 나오는 표시영역(DA)과, 표시영역을 둘러싼 비표시영역(NDA)으로 정의된 상부 기판(350)과 하부기판(300)을 합착하여 구성한다.
상기 표시 영역(DA)은 액정표시장치(LP)의 크기 및 해상도에 따라 수십만개에서 수백만개의 화소(P)로 구성된다.
상기 하부 기판(300)에는 상기 각 화소(P)마다 일 방향으로 게이트 배선(304)이 구성되고 이와 수직한 방향으로 데이터 배선(미도시)을 구성하고, 상기 게이트 배선(304)과 데이터 배선(미도시)이 교차되는 부분마다 박막트랜지스터(T)를 구성하며, 상기 박막트랜지스터(T)는 게이트 전극(302)과 액티브층(320)과 소스 전극(322)과 드레인 전극(324)을 포함한다.
상기 게이트 배선(304)의 끝단에는 게이트 패드(306)를 구성하고, 상기 데이터 배선(미도시)의 끝단에는 데이터 패드(미도시)를 구성한다.
상기 다수의 화소(P)에 적색, 녹색, 청색 컬러필터(328a,328b,미도시)를 순차 구성하고, 상기 박막트랜지스터(T)에 대응하여 블랙매트릭스(320)가 구성된다.
상기 컬러필터(328a,328b,미도시)의 상부에는 상기 각 화소(P)마다 독립적으로 패턴하여 화소 전극(334)을 구성하며, 상기 화소 전극(334)을 드레인 전극(324)과 접촉하도록 하여 드레인 전극(324)으로 부터 화소 전압을 입력받도록 한다.
상기 소스 및 드레인 전극(322,324)이 구성된 기판(300)의 전면에 보호막(PL)과 제 1 배향막(336)을 형성한다.
전술한 구성 중 박막트랜지스터(T)를 구성하는 각 전극 및 배선을 형성하는 공정에서 제 1 합착키(400)를 형성할 수 있다.
전술한 바와 같이 구성된 하부 기판(300)에 대응하는 상부 기판(350)에는 공통 전극과, 공통 전극(352)의 상부에는 제 2 배향막(354)과 동시에 합착키(align key, 356)를 구성한다.
상기 제 2 배향막(354)을 인쇄방식으로 구성하는 경우에는, 제 2 배향막(354)을 인쇄하는 인쇄판에 합착키 형상의 패턴을 더욱 구성하여, 제 2 배향막을 형성하는 공정과 동시에 기판(300)의 외곽에 원하는 형상의 제 2 합착키(356)를 구성할 수 있다.
이때, 상기 제 2 합착키(356)부분에는 배향막 뿐 아니라 색깔이 있는 수지를 사용할 수 있다. 즉 인쇄판에 상기 제 2 배향막(354)과 상기 색깔이 있는 수지를 바른 후 기판에 인쇄하는 방식을 사용하면 된다.
또한, 잉크젯(ink jet)방식을 이용하여 합착키(356)가 형성될 부분에 배향물질을 떨어뜨리고 굳히는 방식으로 합착키를 형성할 수 있다. 또한 배향물질 이외에도 색깔이 있는 잉크를 떨어뜨려 합착키(356)를 형성할 수도 있다.
전술한 바와 같이 배향물질을 이용하여 합착키를 형성하는 방법 이외에, 레이저빔(laser beam)을 조사하여 글라스의 일부를 녹이는 공정으로 합착키를 마킹(marking)할 수 있다.
상기 상부 기판(350)과 하부 기판(300)은 합착 공정시 제 1 합착키(400)와 제 2 합착키(356)를 CCD 카메라를 이용하여 정확히 얼라인한 후 합착공정을 진행한다. 이때, 상기 실런트(380)와 배향막(354 및 346)사이의 이격거리(S2)는 최소화 될 수 있다.
상기 합착 공정이 완료된 후, 상기 게이트 패드 전극 및 데이터 패드전극(306, 미도시)을 노출하기 위해, 상기 합착키(356)가 구성된 상부기판의 일부는 제거된다.
이하, 상기 하부기판의 제조공정을 단계별로 설명한다.
제 1 단계 : 기판(300) 상에 게이트 배선(304)과 게이트 전극(302)을 형성한 후, 기판(300)의 전면에 게이트 절연막(GI)을 형성한다.
제 2 단계 : 상기 게이트 전극(302)에 대응하는 게이트 절연막(GI)상에 액티브층(320)과 오믹 콘택층(OC)을 형성한다.
이때, 액티브층(320)은 비정질 실리콘(a-Si:H)으로 형성하고, 오믹 콘택층(OC)은 불순물이 포함된 비정질 실리콘(n+ 또는 p+ a-Si:H)으로 형성한다.
제 3 단계 : 오믹 콘택층(OC)의 상부에 이격된 소스 전극(322)과 드레인 전극(324)과, 상기 소스 전극(322)과 접촉하는 데이터 배선(미도시)을 형성한다.
제 4 단계 : 소스 및 드레인 전극(322,324)이 형성된 기판(300)의 전면에 질화 실리콘(SiNX)과 산화 실리콘(SiO2)을 포함하는 무기절연물질 그룹 중 선택된 하나를 증착하여 보호막(PL)을 형성한다.
제 5 단계 : 컬러필터(328a,328b)를 형성하고, 블랙매트릭스(330)를 형성한다.
제 6 단계 : 블랙매트릭스(330)가 형성된 기판(300)의 전면에 평탄화막(PL)을 형성한다.
평탄화막(PL)은 벤조사이클로부텐(BCB)과 아크릴(acryl)계 수지(resin)를 포함하는 투명한 유기물질 그룹 중 선택된 하나를 도포하여 형성한다.
제 7 단계 : 컬러필터(328a,328b)에 대응하는 평탄화막(PL)의 상부에 화소 전극(334)을 형성하고, 화소 전극(334)의 상부에 배향막(336)을 형성한다.
전술한 단계로 컬러필터를 포함하는 어레이기판인 하부기판을 형성할 수 있다.
전술한 바와 같이 형성되는 COT구조 액정표시장치는, 상부 기판과 하부 기판을 실런트(sealant)를 통해 합착하는 공정에서 실런트와 배향막 에지간의 거리(S2)를 최소화 할 수 있어 액정마진을 최소화 할 수 있는 장점이 있다.
200 : 제 1 기판 202 : 제 1 합착키
250 : 제 2 기판 252 : 공통 전극
254 : 배향막 256 : 제 2 합착키

Claims (10)

  1. 실런트(sealant)를 통해 합착된 제 1 기판과 제 2 기판과;
    제 2 기판과 마주보는 제 1 기판의 일면에 서로 수직 교차하여 화소 영역을 정의하면서 구성된 게이트 배선과 데이터 배선과;
    상기 게이트 배선과 데이터 배선의 교차지점에 구성된 스위칭 소자와;
    상기 화소 영역에 구성된 컬러필터와;
    상기 컬러필터의 상부에 위치하고, 상기 스위칭 소자와 접촉하는 투명한 화소 전극과;
    상기 화소 전극이 구성된 기판의 상부에 위치하고, 상기 실런트와는 이격 거리를 두고 구성된 제 1 배향막과;
    상기 제 1 기판과 마주 보는 제 2 기판의 일면에 구성된 공통 전극과;
    상기 공통 전극의 상부에 실런트와 이격거리를 두고 인쇄된 제 2 배향막과;
    상기 제 2 배향막과 동일층에 구성된 합착키(align key)를
    포함하는 씨.오.티(COT) 구조 액정표시장치.
  2. 제 1 항에 있어서,
    상기 합착키가 구성된 부분의 제 2 기판은 공정이 완료된 후 제거되는 씨.오.티(COT) 구조 액정표시장치.
  3. 제 1 항에 있어서,
    상기 합착키는 상기 제 2 배향막과 동일물질 또는 안료가 포함된 수지를 인쇄하여구성한 씨.오.티(COT) 구조 액정표시장치.
  4. 제 1 항에 있어서,
    상기 합착키는 상기 제 2 배향막을 형성하는 배향물질 또는 색상을 가지는 잉크를 잉크젯(ink jet)방식으로 떨어뜨려 구성된 씨.오.티(COT) 구조 액정표시장치.
  5. 제 1 항에 있어서,
    상기 제 2 기판에 구성된 합착키에 대응하는 제 1 기판의 일면에, 상기 게이트 배선 또는 데이터 배선과 동일층 동일물질로 구성된 합착키를 더욱 포함하는 씨.오.티(COT) 구조 액정표시장치.
  6. 제 1 기판과 제 2 기판을 준비하는 단계와;
    제 2 기판과 마주보는 제 1 기판의 일면에 서로 수직하게 교차하여 화소 영역을 정의하는 게이트 배선과 데이터 배선을 형성하는 단계와;
    상기 게이트 배선과 데이터 배선의 교차지점에 스위칭 소자를 형성하는 단계와;
    상기 화소 영역에 컬러필터를 형성하는 단계와;
    상기 컬러필터의 상부에, 상기 스위칭 소자와 접촉하는 투명한 화소 전극을 형성하는 단계와;
    상기 화소 전극이 구성된 기판의 상부에 제 1 배향막을 형성하는 단계와;
    상기 제 1 기판과 마주 보는 제 2 기판의 일면에 공통 전극을 형성하는 단계와;
    상기 공통 전극의 상부에 제 2 배향막을 형성하는 단계와;
    상기 제 2 기판의 외곽에 위치하고, 상기 제 2 배향막과 동일층에 합착키(align key)를 형성하는 단계와;
    상기 제 1 기판과 제 2 기판 사이에 실런트를 재개하여 합착하는 단계
    를 포함하는 씨.오.티(COT) 구조 액정표시장치 제조방법.
  7. 제 6 항에 있어서,
    상기 합착키가 구성된 부분의 제 2 기판은 공정이 완료된 후 제거되는 씨.오.티(COT) 구조 액정표시장치 제조방법.
  8. 제 6 항에 있어서,
    상기 합착키는 상기 제 2 배향막과 동일물질 또는 안료가 포함된 수지를 인쇄하여 구성한 씨.오.티(COT) 구조 액정표시장치 제조방법.
  9. 제 6 항에 있어서,
    상기 합착키는 상기 제 2 배향막을 형성하는 배향물질 또는 색상을 띠는 잉크를 잉크젯(ink jet)방식으로 떨어뜨려 형성하는 씨.오.티(COT) 구조 액정표시장치 제조방법.
  10. 제 6 항에 있어서,
    상기 제 2 기판에 구성된 합착키에 대응하는 제 1 기판의 일면에, 상기 게이트 배선 또는 데이터 배선과 동일층 동일물질로 합착키를 형성하는 단계를 포함하는 씨.오.티(COT) 구조 액정표시장치 제조방법.
KR1020100100504A 2010-10-14 2010-10-14 씨오티 구조 액정표시장치 및 그 제조방법 KR101054326B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100100504A KR101054326B1 (ko) 2010-10-14 2010-10-14 씨오티 구조 액정표시장치 및 그 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100100504A KR101054326B1 (ko) 2010-10-14 2010-10-14 씨오티 구조 액정표시장치 및 그 제조방법

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020030086272A Division KR101301515B1 (ko) 2003-12-01 2003-12-01 씨오티 구조 액정표시장치 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR20100115339A true KR20100115339A (ko) 2010-10-27
KR101054326B1 KR101054326B1 (ko) 2011-08-04

Family

ID=43134257

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100100504A KR101054326B1 (ko) 2010-10-14 2010-10-14 씨오티 구조 액정표시장치 및 그 제조방법

Country Status (1)

Country Link
KR (1) KR101054326B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109491154A (zh) * 2018-12-29 2019-03-19 厦门天马微电子有限公司 显示面板、显示装置及其制造方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100855884B1 (ko) * 2001-12-24 2008-09-03 엘지디스플레이 주식회사 액정표시장치용 얼라인 키

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109491154A (zh) * 2018-12-29 2019-03-19 厦门天马微电子有限公司 显示面板、显示装置及其制造方法

Also Published As

Publication number Publication date
KR101054326B1 (ko) 2011-08-04

Similar Documents

Publication Publication Date Title
EP3690529B1 (en) Liquid crystal display panel
US7436472B2 (en) Liquid crystal display device and method with color filters having overcoat layer thereover formed on substrate except for fourth color filter formed on the overcoat layer
KR101001520B1 (ko) 횡전계 방식 액정 표시 장치 및 그 제조 방법
KR20070009761A (ko) 액정표시장치와 그 제조방법
KR20040053677A (ko) 액정표시장치용 어레이기판과 그 제조방법
KR20130067443A (ko) 액정표시소자 및 그 제조방법
KR20070089352A (ko) 씨오티 구조의 액정표시장치와 그 제조방법
KR100752950B1 (ko) 씨오티구조 액정표시장치 및 그 제조방법
KR20050067623A (ko) 횡전계 방식의 액정표시장치 및 그 제조방법
KR101380784B1 (ko) 액정표시장치의 제조방법
JP2008158169A (ja) 液晶表示パネル及びその製造方法
KR100780831B1 (ko) 표시소자
KR102067964B1 (ko) 액정표시장치 및 이의 제조방법
KR101054326B1 (ko) 씨오티 구조 액정표시장치 및 그 제조방법
KR101301515B1 (ko) 씨오티 구조 액정표시장치 및 그 제조방법
KR100603669B1 (ko) 액정표시장치 및 그 제조방법
KR101024642B1 (ko) 액정표시패널 및 그 제조방법
US20200050036A1 (en) Display device
KR20100060380A (ko) 액정표시장치
KR101212162B1 (ko) 듀얼 뷰 표시 장치와 그 제조 방법
WO2006114933A1 (ja) 液晶表示装置
KR20160055365A (ko) 표시 패널 및 이의 제조 방법
KR20080062945A (ko) 수평전계방식 액정표시소자 및 그 제조방법
KR102419748B1 (ko) 균일한 셀갭을 가진 액정표시소자
KR101258084B1 (ko) 액정표시소자 및 그 제조방법

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150629

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160630

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190617

Year of fee payment: 9