KR20100097873A - 화소 및 이를 이용한 유기전계발광 표시장치 - Google Patents

화소 및 이를 이용한 유기전계발광 표시장치 Download PDF

Info

Publication number
KR20100097873A
KR20100097873A KR1020090016732A KR20090016732A KR20100097873A KR 20100097873 A KR20100097873 A KR 20100097873A KR 1020090016732 A KR1020090016732 A KR 1020090016732A KR 20090016732 A KR20090016732 A KR 20090016732A KR 20100097873 A KR20100097873 A KR 20100097873A
Authority
KR
South Korea
Prior art keywords
transistor
power supply
period
emission control
organic light
Prior art date
Application number
KR1020090016732A
Other languages
English (en)
Other versions
KR101040816B1 (ko
Inventor
정보용
김금남
Original Assignee
삼성모바일디스플레이주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성모바일디스플레이주식회사 filed Critical 삼성모바일디스플레이주식회사
Priority to KR1020090016732A priority Critical patent/KR101040816B1/ko
Priority to US12/615,204 priority patent/US7936322B2/en
Publication of KR20100097873A publication Critical patent/KR20100097873A/ko
Application granted granted Critical
Publication of KR101040816B1 publication Critical patent/KR101040816B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명은, 구동 트랜지스터의 문턱전압을 보상할 수 있도록 한 화소에 관한 것이다.
본 발명의 화소는, 고전위 화소전원인 제1 전원과 저전위 화소전원인 제2 전원 사이에 접속된 유기 발광 다이오드와, 상기 유기 발광 다이오드와 상기 제2 전원 사이에 접속되며 게이트 전극이 제1 노드에 접속되는 제1 트랜지스터와, 상기 제1 트랜지스터의 일 전극과 데이터선 사이에 접속되며 게이트 전극이 주사선에 접속되는 제2 트랜지스터와, 상기 제1 트랜지스터의 다른 전극과 상기 제1 노드 사이에 접속되며 게이트 전극이 상기 주사선에 접속되는 제3 트랜지스터와, 상기 제1 트랜지스터와 상기 제2 전원 사이에 접속되며 게이트 전극이 발광 제어선에 접속되는 제4 트랜지스터와, 상기 유기 발광 다이오드와 상기 제1 트랜지스터 사이에 접속되며 게이트 전극이 상기 발광 제어선에 접속되는 제5 트랜지스터와, 상기 제1 노드와 상기 제2 전원 사이에 접속된 커패시터를 포함하며, 상기 제1 내지 제5 트랜지스터는 N형 트랜지스터로 구현됨을 특징으로 한다.

Description

화소 및 이를 이용한 유기전계발광 표시장치{Pixel and Organic Light Emitting Display Device Using the Same}
본 발명은 구동 트랜지스터의 문턱전압을 보상할 수 있도록 한 화소 및 이를 이용한 유기전계발광 표시장치에 관한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 개발되고 있다. 평판 표시장치로는 액정 표시장치(Liquid Crystal Display Device), 전계방출 표시장치(Field Emission Display Device), 플라즈마 표시패널(Plasma Display Panel) 및 유기전계발광 표시장치(Organic Light Emitting Display Device) 등이 있다.
평판표시장치 중 유기전계발광 표시장치는 전자와 정공의 재결합에 의하여 빛을 발생하는 유기 발광 다이오드(Organic Light Emitting Diode : OLED)들을 이용하여 화상을 표시한다. 이러한 유기전계발광 표시장치는 빠른 응답속도를 가짐과 동시에 낮은 소비전력으로 구동된다.
일반적으로, 유기전계발광 표시장치는 화소들 각각에 포함되는 구동 트랜지스터를 이용하여 유기 발광 다이오드로 흐르는 전류량을 제어하면서 계조를 표현한다. 이 경우, 화소들 각각에 포함된 구동 트랜지스터의 문턱전압 편차에 의하여 불균일한 휘도의 영상이 표시되는 문제점이 있다.
따라서, 본 발명의 목적은 구동 트랜지스터의 문턱전압을 보상할 수 있도록 한 화소 및 이를 이용한 유기전계발광 표시장치를 제공하는 것이다.
이와 같은 목적을 달성하기 위하여 본 발명의 제1 측면은 고전위 화소전원인 제1 전원과 저전위 화소전원인 제2 전원 사이에 접속된 유기 발광 다이오드와, 상기 유기 발광 다이오드와 상기 제2 전원 사이에 접속되며 게이트 전극이 제1 노드에 접속되는 제1 트랜지스터와, 상기 제1 트랜지스터의 일 전극과 데이터선 사이에 접속되며 게이트 전극이 주사선에 접속되는 제2 트랜지스터와, 상기 제1 트랜지스터의 다른 전극과 상기 제1 노드 사이에 접속되며 게이트 전극이 상기 주사선에 접속되는 제3 트랜지스터와, 상기 제1 트랜지스터와 상기 제2 전원 사이에 접속되며 게이트 전극이 발광 제어선에 접속되는 제4 트랜지스터와, 상기 유기 발광 다이오드와 상기 제1 트랜지스터 사이에 접속되며 게이트 전극이 상기 발광 제어선에 접속되는 제5 트랜지스터와, 상기 제1 노드와 상기 제2 전원 사이에 접속된 커패시터를 포함하며, 상기 제1 내지 제5 트랜지스터는 N형 트랜지스터로 구현됨을 특징으로 하는 화소를 제공한다.
여기서, 상기 화소가 선택되는 수평기간의 제1 기간 동안 상기 주사선 및 상기 발광 제어선으로 각각 하이레벨의 주사신호 및 하이레벨의 발광 제어신호가 공 급되고, 상기 제1 기간에 후속되는 제2 기간 동안 상기 주사선 및 상기 발광 제어선으로 각각 하이레벨의 주사신호 및 로우레벨의 발광 제어신호가 공급되며, 상기 제2 기간에 후속되는 제3 기간 동안 상기 하이레벨의 주사신호의 공급이 중단되고 상기 발광 제어신호의 전압레벨이 하이레벨로 천이될 수 있다.
본 발명의 제2 측면은, 다수의 화소들이 구비된 표시부를 포함하며, 상기 화소들 각각은, 고전위 화소전원인 제1 전원과 저전위 화소전원인 제2 전원 사이에 접속된 유기 발광 다이오드와, 상기 유기 발광 다이오드와 상기 제2 전원 사이에 접속되며 게이트 전극이 제1 노드에 접속되는 제1 트랜지스터와, 상기 제1 트랜지스터의 일 전극과 상기 데이터선 사이에 접속되며 게이트 전극이 상기 주사선에 접속되는 제2 트랜지스터와, 상기 제1 트랜지스터의 다른 전극과 상기 제1 노드 사이에 접속되며 게이트 전극이 상기 주사선에 접속되는 제3 트랜지스터와, 상기 제1 트랜지스터와 상기 제2 전원 사이에 접속되며 게이트 전극이 발광 제어선에 접속되는 제4 트랜지스터와, 상기 유기 발광 다이오드와 상기 제1 트랜지스터 사이에 접속되며 게이트 전극이 상기 발광 제어선에 접속되는 제5 트랜지스터와, 상기 제1 노드와 상기 제2 전원 사이에 접속된 커패시터를 포함하는 유기전계발광 표시장치를 제공한다.
여기서, 상기 제1 내지 제5 트랜지스터는 N형 트랜지스터로 구현될 수 있다.
또한, 상기 표시부에는 상기 제2 전원을 공급하는 전원공급선이 메쉬형태로 배치될 수 있다.
이와 같은 본 발명의 화소 및 이를 이용한 유기전계발광 표시장치에 따르면, 비교적 적은 수의 트랜지스터로 화소회로를 구성하면서, 구동 트랜지스터의 문턱전압을 보상함과 아울러 화질 및 소비전력 특성을 향상시킬 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 보다 상세히 설명하기로 한다.
도 1은 본 발명의 실시예에 의한 유기전계발광 표시장치를 개략적으로 도시한 블럭도이다.
도 1을 참조하면, 본 발명의 실시예에 의한 유기전계발광 표시장치는 타이밍 제어부(10), 주사 구동부(20), 데이터 구동부(30) 및 표시부(40)를 포함한다.
타이밍 제어부(10)는 외부로부터 공급되는 동기신호들에 대응하여 주사 구동제어신호(SCS) 및 데이터 구동제어신호(DCS)를 생성한다. 타이밍 제어부(10)에서 생성된 주사 구동제어신호(SCS)는 주사 구동부(20)로 공급되고, 데이터 구동제어신호(DCS)는 데이터 구동부(30)로 공급된다. 또한, 타이밍 제어부(10)는 외부로부터 공급되는 데이터(Data)를 데이터 구동부(30)로 공급한다.
주사 구동부(20)는 타이밍 제어부(10)로부터 공급되는 주사 구동제어신호(SCS)에 대응하여 주사신호 및 발광 제어신호를 생성하고, 이를 주사선들(S1 내 지 Sn) 및 발광 제어선들(E1 내지 En)로 순차적으로 공급한다. 주사선들(S1 내지 Sn)로 주사신호가 공급되면 행 단위로 화소들(50)이 순차적으로 선택된다. 그리고, 발광 제어선들(E1 내지 En)로 발광 제어신호가 공급되면 화소들(50)의 발광이 제어된다.
데이터 구동부(30)는 타이밍 제어부(10)로부터 공급되는 데이터 구동제어신호(DCS) 및 데이터(Data)에 대응하여 데이터신호를 생성하고, 이를 데이터선들(D1 내지 Dm)로 공급한다. 데이터선들(D1 내지 Dm)로 공급된 데이터신호는 주사신호에 의해 선택된 화소들(50)로 전달된다.
표시부(40)는 주사선들(S1 내지 Sn), 발광 제어선들(E1 내지 En) 및 데이터선들(D1 내지 Dm)의 교차부에 위치되며, 각각 유기 발광 다이오드(미도시)를 구비하는 다수의 화소들(50)을 포함한다.
화소들(50) 각각은 자신이 위치된 수평라인 및 수직라인에 위치된 주사선(S), 발광제어선(E) 및 데이터선(D)과 접속되어 이들로부터 각각 주사신호, 발광 제어신호 및 데이터신호를 공급받는다. 이와 같은 화소들(50)은 데이터신호에 대응하는 휘도로 발광한다.
또한, 화소들(50)은 전원공급부(미도시) 등으로부터 고전위 화소전원(ELVDD, 이하, 제1 전원) 및 저전위 화소전원(ELVSS, 이하, 제2 전원)을 공급받아 구동된다.
단, 본 발명에서 화소들(50)은 유기 발광 다이오드의 캐소드 전극과 제2 전원(ELVSS) 사이에 접속되며, N형 트랜지스터들 및 커패시터로 구성된 화소회로를 포함한다.
화소회로가 전술한 바와 같이 유기 발광 다이오드의 캐소드 전극과 제2 전원(ELVSS) 사이에 접속되며 N형 트랜지스터들 및 커패시터로 구성되는 경우, 제1 전원(ELVDD)은 표시부(40)에 전면적으로 공급되고, 제2 전원(ELVSS)은 표시부(40) 내에 라인형태로 형성된 전원공급선(PL)에 의해 각 화소들(50)로 공급될 수 있다. 특히, 제2 전원(ELVSS)의 전압이 화소(50)의 발광 휘도에 영향을 미치는 경우, 전원공급선(PL)이 표시부(40)에 메쉬형태로 배치됨으로써, 제2 전원(ELVSS)의 전압강하가 최소화되도록 할 수 있다.
이와 같은 화소들(50)의 구성 및 동작에 대한 상세한 설명은 후술하기로 한다.
도 2는 도 1에 도시된 화소의 일례를 도시한 회로도이다.
도 2를 참조하면, 본 발명의 일 실시예에 의한 화소(50)는 구동전류에 대응하는 휘도의 빛을 생성하기 위한 유기 발광 다이오드(OLED)와, 유기 발광 다이오드(OLED)에 흐르는 구동전류를 제어하기 위한 화소회로(52)를 포함한다.
유기 발광 다이오드(OLED)는 제1 전원(ELVDD)과 제2 전원(ELVSS) 사이에 접속되어 화소회로(52)에 의해 제어되는 구동전류에 대응하는 휘도로 발광한다.
이를 위해, 유기 발광 다이오드(OLED)의 애노드 전극은 제1 전원(ELVDD)에 접속되고, 캐소드 전극은 화소회로(52)를 경유하여 제2 전원(ELVSS)에 접속된다.
화소회로(52)는 유기 발광 다이오드(OLED)와 제2 전원(ELVSS) 사이에 접속되 어 화소(50)의 발광기간 동안 데이터 신호에 대응하는 구동전류가 유기 발광 다이오드(OLED)에 흐르도록 제어한다.
이를 위해, 화소회로(52)는 N형 트랜지스터로 구현된 제1 내지 제5 트랜지스터(M1 내지 M5)와, 커패시터(C1)를 구비한다.
제1 트랜지스터(M1)는 유기 발광 다이오드(OLED)와 제2 전원(ELVSS) 사이에 접속되어, 발광기간 동안 흐르는 구동전류의 양을 제어한다.
이를 위해, 제1 트랜지스터(M1)의 드레인 전극은 제5 트랜지스터(M5)를 경유하여 유기 발광 다이오드(OLED)에 접속되고, 소스 전극은 제4 트랜지스터(M4)를 경유하여 제2 전원(ELVSS)에 접속된다. 그리고, 제1 트랜지스터(M1)의 게이트 전극은 제1 노드(N1)에 접속된다.
이와 같은 제1 트랜지스터(M1)는 제1 노드(N1)의 전압에 대응하여 구동전류의 양을 제어한다.
제2 트랜지스터(M2)는 데이터선(Dm)과 제1 트랜지스터(M1)의 일 전극 사이에 접속되어, 화소(50)로 데이터신호가 인가되는 데이터 프로그래밍 기간 동안 데이터신호를 화소(50) 내로 전달한다.
이를 위해, 제2 트랜지스터(M2)의 드레인 전극은 제1 트랜지스터(M1)의 소스 전극에 접속되고, 소스 전극은 데이터선(Dm)에 접속된다. 그리고, 제2 트랜지스터(M2)의 게이트 전극은 주사선(Sn)에 접속된다.
이와 같은 제2 트랜지스터(M2)는 주사선(Sn)으로부터 하이레벨의 주사신호가 공급되는 주사기간 동안 턴-온되어, 주사기간 내의 적어도 데이터 프로그래밍 기간 동안 데이터선(Dm)으로부터 공급되는 데이터신호를 제1 트랜지스터(M1)의 소스 전극에 전달한다. 이때, 제1 트랜지스터(M1)의 소스 전극에 전달된 데이터신호는 제1 트랜지스터(M1)와 제3 트랜지스터(M3)를 통해 제1 노드(N1)로 전달된다.
제3 트랜지스터(M3)는 제1 트랜지스터(M1)의 다른 전극(제2 트랜지스터(M2)가 접속된 전극의 반대편 전극)과 제1 노드(N1) 사이에 접속되어, 데이터 프로그래밍 기간 동안 제1 트랜지스터(M1)를 다이오드 연결시킨다.
이를 위해, 제3 트랜지스터(M3)의 드레인 전극은 제1 트랜지스터(M1)의 드레인 전극에 접속되고, 소스 전극은 제1 트랜지스터(M1)의 게이트 전극이 접속되는 제1 노드(N1)에 접속된다. 여기서, 드레인 전극과 소스 전극은 두 전극에 인가되는 전압의 상대적 크기에 의해 바뀔 수 있음은 물론이다. 그리고, 제3 트랜지스터(M3)의 게이트 전극은 주사선(Sn)에 접속된다.
이와 같은 제3 트랜지스터(M3)는 주사기간 동안 턴-온되어, 제1 트랜지스터(M1)를 다이오드 연결시킨다. 한편, 제3 트랜지스터(M3)는 주사기간 중 데이터 프로그래밍 기간에 앞서, 제5 트랜지스터(M5)와 함께 턴-온되는 초기화 기간 동안에는 제1 노드(N1)를 초기화시키는 전압을 제1 노드(N1)로 전달한다.
제4 트랜지스터(M4)는 제1 트랜지스터(M1)와 제2 전원(ELVSS) 사이에 접속되어, 발광기간 동안 제1 트랜지스터(M1)에 의해 제어되는 구동전류가 제2 전원(ELVSS)으로 흐를 수 있도록 한다.
이를 위해, 제4 트랜지스터(M4)의 드레인 전극은 제1 트랜지스터(M1)의 소스 전극에 접속되고, 소스 전극은 제2 전원(ELVSS)에 접속된다. 그리고, 제4 트랜지스 터(M4)의 게이트 전극은 발광 제어선(En)에 접속된다.
이와 같은 제4 트랜지스터(M4)는 발광 제어선(En)으로 로우레벨의 발광 제어신호가 공급되는 동안 턴-오프 상태를 유지하고, 발광 제어신호의 전압레벨이 하이레벨로 천이되는 발광기간 동안 턴-온되어 구동전류가 흐르는 전류패스가 형성되도록 한다.
제5 트랜지스터(M5)는 유기 발광 다이오드(OLED)와 제1 트랜지스터(M1) 사이에 접속되어, 발광기간 동안 구동전류가 흐르는 전류패스가 형성되도록 한다.
이를 위해, 제5 트랜지스터(M5)의 드레인 전극은 유기 발광 다이오드(OLED)의 캐소드 전극에 접속되고, 소스 전극은 제1 트랜지스터(M1)의 드레인 전극에 접속된다. 그리고, 제5 트랜지스터(M5)의 게이트 전극은 발광 제어선(En)에 접속된다.
이와 같은 제5 트랜지스터(M5)는 발광 제어선(En)으로 로우레벨의 발광 제어신호가 공급되는 동안 턴-오프 상태를 유지하고, 발광 제어신호의 전압레벨이 하이레벨로 천이되는 발광기간 동안 턴-온되어 구동전류가 흐르는 전류패스가 형성되도록 한다. 한편, 제5 트랜지스터(M5)는 주사기간 중 데이터 프로그래밍 기간에 앞선 초기화 기간 동안에는 제1 노드(N1)를 초기화시키는 전압이 제1 전원(ELVDD)으로부터 제1 노드(N1)로 전달되도록 턴-온된다. 이에 대한 상세한 설명은 후술하기로 한다.
커패시터(C1)는 제1 노드(N1)와 제2 전원(ELVSS) 사이에 접속되어, 데이터 프로그래밍 기간 동안 공급되는 데이터신호 및 제1 트랜지스터(M1)의 문턱전압에 대응되는 전압을 충전한다.
이하에서는, 도 2에 도시된 화소로 입력되는 입력신호의 파형을 도시한 도 3의 파형도를 도 2와 결부하여, 도 2에 도시된 화소의 동작을 상세히 설명하기로 한다. 편의상, 도 3에서는 화소가 선택되는 한 수평기간 동안 화소로 입력되는 주사신호 및 발광 제어신호의 파형을 도시하기로 한다.
도 2 및 도 3을 참조하면, 화소(50)는, 하이레벨의 주사신호(SS)가 공급되는 주사기간 중 발광 제어신호(EMI)가 하이레벨을 유지하는 제1 기간(t1) 동안 초기화되고, 주사기간 중 로우레벨의 발광 제어신호(EMI)가 공급되는 제2 기간(t2) 동안 데이터신호를 프로그래밍하며, 주사신호(SS)의 공급이 중단된 이후 발광 제어신호(EMI)가 하이레벨로 천이되어 이를 유지하는 제3 기간(t3) 동안 발광한다.
보다 구체적으로, 화소(50)가 선택되는 수평기간의 제1 기간(t1) 동안 주사선(Sn) 및 발광 제어선(En)으로부터 각각 하이레벨의 주사신호(SS) 및 하이레벨의 발광 제어신호(EMI)가 공급된다.
이와 같은 제1 기간(t1) 동안에는 제1 전원(ELVDD)으로부터 각각 발광 제어신호(EMI) 및 주사신호(SS)에 의해 턴-온된 제5 트랜지스터(M5) 및 제3 트랜지스터(M3)를 경유하여 제1 노드(N1)로 전달되는 전압에 의해 제1 노드(N1)가 초기화된다. 이때, 제1 노드(N1)로 전달되는 전압은 데이터신호의 계조전압 중 최고전압보다 제1 트랜지스터(M1)의 문턱전압 이상 높은 전압이 되도록 설계될 수 있다.
이후, 제1 기간(t1)에 후속되는 제2 기간(t2) 동안 주사선(Sn) 및 발광 제어 선(En)으로부터 각각 하이레벨의 주사신호(SS) 및 로우레벨의 발광 제어신호(EMI)가 공급된다.
이와 같은 제2 기간(t2) 동안 로우레벨의 발광 제어신호(EMI)에 의해 제4 트랜지스터(M4) 및 제5 트랜지스터(M5)는 턴-오프 상태를 유지한다. 그리고, 하이레벨의 주사신호(SS)에 의해 제2 트랜지스터(M2) 및 제3 트랜지스터(M3)는 턴-온 상태를 유지한다.
제2 트랜지스터(M2)가 턴-온 상태를 유지하면, 주사기간 중 적어도 제2 기간(t2) 동안 데이터선(Dm)으로 공급되는 데이터신호가 제1 내지 제3 트랜지스터(M1 내지 M3)를 통해 제1 노드(N1)로 전달된다.
이때, 제3 트랜지스터(M3)의 턴-온에 의해 제1 트랜지스터(M1)가 다이오드 연결 상태를 유지하므로, 제1 노드(N1)에는 데이터신호의 전압과 함께 제1 트랜지스터(M1)의 문턱전압이 전달된다. 즉, 제2 기간(t2) 동안 제1 노드(N1)에는 데이터신호의 전압(이하, Vdata)과 제1 트랜지스터(M1)의 문턱전압(이하, Vth)의 합전압인 Vdata+Vth가 전달된다.
따라서, 제2 기간(t2) 동안 커패시터(C1)에는 Vdata+Vth-ELVSS(ELVSS는 제2 전원의 전압) 만큼의 전압이 충전되고, 이는 이후의 발광기간(즉, 제3 기간(t3)) 동안 유지된다.
이후, 제2 기간(t2)에 후속되는 제3 기간(t3) 동안 하이레벨의 주사신호(SS)의 공급이 중단되고, 발광 제어신호(EMI)의 전압레벨이 다시 하이레벨로 천이된다.
이와 같은 제3 기간(t3) 동안 제2 트랜지스터(M2) 및 제3 트랜지스터(M3)는 턴-오프 상태를 유지하고, 제4 트랜지스터(M4) 및 제5 트랜지스터(M5)는 턴-온 상태를 유지한다.
그러면, 제4 트랜지스터(M4) 및 제5 트랜지스터(M5)의 턴-온에 의해, 제1 전원(ELVDD)으로부터 유기 발광 다이오드(OLED), 제5 트랜지스터(M5), 제1 트랜지스터(M1) 및 제4 트랜지스터(M4)를 경유하여 제2 전원(ELVSS)으로 향하는 전류패스가 형성된다.
이때, 제1 트랜지스터(M1)의 게이트 전극과 소스 전극 사이의 전압차는 커패시터(C1)에 의해 제2 기간(t2) 동안 충전된 Vdata+Vth-ELVSS로 유지된다. 따라서, 제3 기간(t3) 동안 전류패스를 통해 흐르는 구동전류는 제1 트랜지스터(M1)의 문턱전압이 상쇄된 Vdata-ELVSS에 대응하는 크기를 가지게 된다. 이때, 제2 전원(ELVSS)의 전원공급선을 표시부 내에 메쉬형태로 배치함에 의하여 각 화소(50)에 균일한 ELVSS를 전달할 수 있다.
전술한 바와 같은 본 발명의 화소(50)에 의하면, 구동 트랜지스터, 즉, 제1 트랜지스터(M1)의 문턱전압을 보상함으로써, 구동 트랜지스터의 문턱전압 편차와 무관하게 균일한 영상을 표시하여 화질을 개선할 수 있다.
또한, 전술한 화소(50)의 화소회로(52)는 비교적 적은 수의 N형 트랜지스터로 구성됨과 아울러 별도의 초기화 전원을 구비하지 않으면서도, 주사신호(SS)와 발광 제어신호(EMI)의 타이밍 조절에 의해 제1 노드(N1)의 전압을 초기화하는 초기화 동작을 수행할 수 있다.
이에 의해, 구동 트랜지스터의 문턱전압 보상을 위한 다이오드 연결시, 현재 프레임의 데이터신호가 이전 프레임의 데이터신호와 무관하게 안정적으로 화소(50) 내로 프로그래밍될 수 있다.
또한, 전술한 화소(50)에 의하면, 발광 제어신호(EMI)에 의해 데이터 프로그래밍 기간 동안 화소(50)의 발광을 방지하고, 발광기간의 지속시간을 제어하는 등 화소(50)의 발광을 용이하게 제어할 수 있다. 이에 따라, 소비전력 특성을 향상시킴과 아울러, 화면이 흐릿하게 보이는 블러링(Bluring) 현상을 방지할 수 있다.
본 발명의 기술 사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 지식을 가진 자라면 본 발명의 기술 사상의 범위 내에서 다양한 변형예가 가능함을 이해할 수 있을 것이다.
도 1은 본 발명의 실시예에 의한 유기전계발광 표시장치를 개략적으로 도시한 블럭도이다.
도 2는 도 1에 도시된 화소의 일례를 도시한 회로도이다.
도 3은 도 2에 도시된 화소로 입력되는 입력신호의 파형을 도시한 파형도이다.
<도면의 주요 부분에 대한 부호의 설명>
40: 표시부 50: 화소
52: 화소회로

Claims (12)

  1. 고전위 화소전원인 제1 전원과 저전위 화소전원인 제2 전원 사이에 접속된 유기 발광 다이오드와,
    상기 유기 발광 다이오드와 상기 제2 전원 사이에 접속되며, 게이트 전극이 제1 노드에 접속되는 제1 트랜지스터와,
    상기 제1 트랜지스터의 일 전극과 데이터선 사이에 접속되며, 게이트 전극이 주사선에 접속되는 제2 트랜지스터와,
    상기 제1 트랜지스터의 다른 전극과 상기 제1 노드 사이에 접속되며, 게이트 전극이 상기 주사선에 접속되는 제3 트랜지스터와,
    상기 제1 트랜지스터와 상기 제2 전원 사이에 접속되며, 게이트 전극이 발광 제어선에 접속되는 제4 트랜지스터와,
    상기 유기 발광 다이오드와 상기 제1 트랜지스터 사이에 접속되며, 게이트 전극이 상기 발광 제어선에 접속되는 제5 트랜지스터와,
    상기 제1 노드와 상기 제2 전원 사이에 접속된 커패시터를 포함하며,
    상기 제1 내지 제5 트랜지스터는 N형 트랜지스터로 구현됨을 특징으로 하는 화소.
  2. 제1항에 있어서,
    상기 화소가 선택되는 수평기간의 제1 기간 동안 상기 주사선 및 상기 발광 제어선으로 각각 하이레벨의 주사신호 및 하이레벨의 발광 제어신호가 공급되고,
    상기 제1 기간에 후속되는 제2 기간 동안 상기 주사선 및 상기 발광 제어선으로 각각 하이레벨의 주사신호 및 로우레벨의 발광 제어신호가 공급되며,
    상기 제2 기간에 후속되는 제3 기간 동안 상기 하이레벨의 주사신호의 공급이 중단되고 상기 발광 제어신호의 전압레벨이 하이레벨로 천이되는 화소.
  3. 제2항에 있어서,
    상기 제1 기간 동안 상기 제1 전원으로부터 상기 제5 트랜지스터 및 상기 제3 트랜지스터를 경유하여 상기 제1 노드로 전달되는 전압에 의해 상기 제1 노드가 초기화되는 화소.
  4. 제2항에 있어서,
    상기 제2 기간 동안 상기 데이터선으로부터 공급되는 데이터신호가 상기 제1 내지 제3 트랜지스터를 통해 상기 제1 노드에 전달되는 화소.
  5. 제4항에 있어서,
    상기 제2 기간 동안 상기 제3 트랜지스터의 턴-온에 의해 상기 제1 트랜지스터가 다이오드 연결 상태를 유지하는 화소.
  6. 제2항에 있어서,
    상기 제3 기간 동안 상기 제4 트랜지스터와 상기 제5 트랜지스터의 턴-온에 의해 상기 제1 전원으로부터 상기 유기 발광 다이오드를 경유하여 상기 제2 전원으로 향하는 전류패스가 형성되는 화소.
  7. 제1항에 있어서,
    상기 제1 트랜지스터의 일 전극은 소스 전극이고, 상기 제1 트랜지스터의 다른 전극은 드레인 전극인 화소.
  8. 다수의 화소들이 구비된 표시부를 포함하며, 상기 화소들 각각은,
    고전위 화소전원인 제1 전원과 저전위 화소전원인 제2 전원 사이에 접속된 유기 발광 다이오드와,
    상기 유기 발광 다이오드와 상기 제2 전원 사이에 접속되며, 게이트 전극이 제1 노드에 접속되는 제1 트랜지스터와,
    상기 제1 트랜지스터의 일 전극과 상기 데이터선 사이에 접속되며, 게이트 전극이 상기 주사선에 접속되는 제2 트랜지스터와,
    상기 제1 트랜지스터의 다른 전극과 상기 제1 노드 사이에 접속되며, 게이트 전극이 상기 주사선에 접속되는 제3 트랜지스터와,
    상기 제1 트랜지스터와 상기 제2 전원 사이에 접속되며, 게이트 전극이 발광 제어선에 접속되는 제4 트랜지스터와,
    상기 유기 발광 다이오드와 상기 제1 트랜지스터 사이에 접속되며, 게이트 전극이 상기 발광 제어선에 접속되는 제5 트랜지스터와,
    상기 제1 노드와 상기 제2 전원 사이에 접속된 커패시터를 포함하는 유기전계발광 표시장치.
  9. 제8항에 있어서,
    상기 제1 내지 제5 트랜지스터는 N형 트랜지스터로 구현됨을 특징으로 하는 유기전계발광 표시장치.
  10. 제8항에 있어서,
    상기 화소들 각각은, 상기 주사선 및 상기 발광 제어선으로부터 각각,
    상기 화소들이 선택되는 수평기간의 제1 기간 동안 하이레벨의 주사신호 및 하이레벨의 발광 제어신호를 공급받고,
    상기 제1 기간에 후속되는 제2 기간 동안 하이레벨의 주사신호 및 로우레벨의 발광 제어신호를 공급받으며,
    상기 제2 기간에 후속되는 제3 기간 동안 상기 하이레벨의 주사신호의 공급이 중단되고 전압레벨이 하이레벨로 천이된 상기 발광 제어신호를 공급받는 유기전계발광 표시장치.
  11. 제8항에 있어서,
    상기 제1 트랜지스터의 일 전극은 소스 전극이고, 상기 제1 트랜지스터의 다 른 전극은 드레인 전극인 유기전계발광 표시장치.
  12. 제8항에 있어서,
    상기 표시부에는 상기 제2 전원을 공급하는 전원공급선이 메쉬형태로 배치된 유기전계발광 표시장치.
KR1020090016732A 2009-02-27 2009-02-27 화소 및 이를 이용한 유기전계발광 표시장치 KR101040816B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020090016732A KR101040816B1 (ko) 2009-02-27 2009-02-27 화소 및 이를 이용한 유기전계발광 표시장치
US12/615,204 US7936322B2 (en) 2009-02-27 2009-11-09 Pixel and organic light emitting display device using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090016732A KR101040816B1 (ko) 2009-02-27 2009-02-27 화소 및 이를 이용한 유기전계발광 표시장치

Publications (2)

Publication Number Publication Date
KR20100097873A true KR20100097873A (ko) 2010-09-06
KR101040816B1 KR101040816B1 (ko) 2011-06-13

Family

ID=42666856

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090016732A KR101040816B1 (ko) 2009-02-27 2009-02-27 화소 및 이를 이용한 유기전계발광 표시장치

Country Status (2)

Country Link
US (1) US7936322B2 (ko)
KR (1) KR101040816B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200019253A (ko) * 2017-07-11 2020-02-21 선전 차이나 스타 옵토일렉트로닉스 세미컨덕터 디스플레이 테크놀로지 컴퍼니 리미티드 Amoled 픽셀 구동 회로 및 픽셀 구동 방법
KR20200019254A (ko) * 2017-07-06 2020-02-21 선전 차이나 스타 옵토일렉트로닉스 세미컨덕터 디스플레이 테크놀로지 컴퍼니 리미티드 Amoled 픽셀 구동 회로 및 픽셀 구동 방법

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2040248A3 (en) * 2007-09-20 2010-07-28 LG Display Co., Ltd. Pixel driving method and apparatus for organic light emitting device
KR101710656B1 (ko) 2010-08-02 2017-02-28 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR20120028426A (ko) * 2010-09-14 2012-03-23 삼성모바일디스플레이주식회사 유기 발광 표시 장치 및 그것의 구동 방법
EP3404646B1 (en) * 2011-05-28 2019-12-25 Ignis Innovation Inc. Method for fast compensation programming of pixels in a display
CN102654976B (zh) * 2012-01-12 2014-12-24 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN102708794B (zh) * 2012-02-27 2014-10-15 京东方科技集团股份有限公司 像素单元驱动电路、像素单元驱动方法及像素单元
CN103236237B (zh) * 2013-04-26 2015-04-08 京东方科技集团股份有限公司 一种像素单元电路及其补偿方法、以及显示装置
CN104318902B (zh) * 2014-11-19 2017-05-31 上海天马有机发光显示技术有限公司 有机发光显示器的像素电路及驱动方法、有机发光显示器
WO2016141777A2 (en) 2016-01-13 2016-09-15 Shanghai Jing Peng Invest Management Co., Ltd. Display device and pixel circuit thereof
US10311782B2 (en) * 2016-06-15 2019-06-04 Apple Inc. Light-emitting diode display with reduced leakage
US10475391B2 (en) 2018-03-26 2019-11-12 Sharp Kabushiki Kaisha TFT pixel threshold voltage compensation circuit with data voltage applied at light-emitting device
US10504431B2 (en) 2018-03-27 2019-12-10 Sharp Kabushiki Kaisha TFT pixel threshold voltage compensation circuit with light-emitting device initialization
US11996035B2 (en) 2021-03-11 2024-05-28 Boe Technology Group Co., Ltd. Pixel circuit and method for driving same, display panel, and display device
KR20240057510A (ko) 2022-10-24 2024-05-03 삼성디스플레이 주식회사 표시 패널

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100497247B1 (ko) * 2003-04-01 2005-06-23 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
KR100570696B1 (ko) * 2004-06-16 2006-04-12 삼성에스디아이 주식회사 발광 표시 장치 및 그 구동방법
KR100683772B1 (ko) * 2005-05-13 2007-02-15 삼성에스디아이 주식회사 유기 발광 표시장치
KR20070071524A (ko) * 2005-12-30 2007-07-04 엘지.필립스 엘시디 주식회사 유기발광다이오드 표시소자의 구동방법 및 장치
KR101202039B1 (ko) 2006-06-27 2012-11-16 엘지디스플레이 주식회사 유기전계발광표시장치의 화소 회로
KR101295876B1 (ko) 2007-01-17 2013-08-12 엘지디스플레이 주식회사 유기 발광다이오드 표시장치 및 그 구동방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200019254A (ko) * 2017-07-06 2020-02-21 선전 차이나 스타 옵토일렉트로닉스 세미컨덕터 디스플레이 테크놀로지 컴퍼니 리미티드 Amoled 픽셀 구동 회로 및 픽셀 구동 방법
KR20200019253A (ko) * 2017-07-11 2020-02-21 선전 차이나 스타 옵토일렉트로닉스 세미컨덕터 디스플레이 테크놀로지 컴퍼니 리미티드 Amoled 픽셀 구동 회로 및 픽셀 구동 방법

Also Published As

Publication number Publication date
KR101040816B1 (ko) 2011-06-13
US20100220086A1 (en) 2010-09-02
US7936322B2 (en) 2011-05-03

Similar Documents

Publication Publication Date Title
KR101040816B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR101040893B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR100873078B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치 및 그의구동방법
KR101008482B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
US8786587B2 (en) Pixel and organic light emitting display using the same
KR100812003B1 (ko) 유기전계발광 표시장치
KR100739334B1 (ko) 화소와 이를 이용한 유기전계발광 표시장치 및 그의구동방법
US8937615B2 (en) Pixel and organic light emitting display using the same
KR101056302B1 (ko) 유기전계발광 표시장치
TWI550576B (zh) 具有像素之有機發光顯示器及其驅動方法
US8797369B2 (en) Organic light emitting display
KR101008438B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR100952836B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR100922065B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR100646989B1 (ko) 유기 발광 표시장치와 그의 구동방법
KR20100059318A (ko) 유기전계발광 표시장치 및 그의 구동방법
KR20110042516A (ko) 유기전계발광 표시장치 및 그의 구동방법
KR20090128683A (ko) 유기전계발광 표시장치
KR20090059384A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR102345423B1 (ko) 유기발광표시장치 및 그의 구동방법
KR101928018B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR100812037B1 (ko) 유기전계발광 표시장치
KR20140140272A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR20120014716A (ko) 유기 전계발광 표시장치 및 그의 구동방법
US20140071176A1 (en) Organic light emitting display device and driving method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140530

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150601

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee