KR20100077705A - 디스플레이 및 그의 통신 방법 - Google Patents

디스플레이 및 그의 통신 방법 Download PDF

Info

Publication number
KR20100077705A
KR20100077705A KR1020080135727A KR20080135727A KR20100077705A KR 20100077705 A KR20100077705 A KR 20100077705A KR 1020080135727 A KR1020080135727 A KR 1020080135727A KR 20080135727 A KR20080135727 A KR 20080135727A KR 20100077705 A KR20100077705 A KR 20100077705A
Authority
KR
South Korea
Prior art keywords
signal
frame
rule
timing controller
source driver
Prior art date
Application number
KR1020080135727A
Other languages
English (en)
Inventor
소순만
Original Assignee
주식회사 동부하이텍
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 동부하이텍 filed Critical 주식회사 동부하이텍
Priority to KR1020080135727A priority Critical patent/KR20100077705A/ko
Priority to TW098143218A priority patent/TW201025239A/zh
Priority to CN200910247088A priority patent/CN101770739A/zh
Priority to US12/648,224 priority patent/US20100164939A1/en
Publication of KR20100077705A publication Critical patent/KR20100077705A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 디스플레이 및 그의 통신 방법을 제공한다. 이 디스플레이는, 프레임의 시작을 알리는 신호(GSP) 대신에 프레임을 인식 가능한 규칙을 GSP와 다른 신호에 반영하여 전송하는 타이밍 콘트롤러 및 타이밍 콘트롤러로부터 전송된 다른 신호를 수신하고, 수신된 다른 신호에 반영된 규칙을 검사하여, 프레임을 인식하는 소스 드라이버를 구비하는 것을 특징으로 한다. 그러므로, 프레임의 시작이나 변경을 알리는 신호(GSP) 자체 대신에 프레임의 시작이나 변경을 알 수 있도록 GSP 신호 이외의 신호의 일정한 규칙을 반영하여 소스 드라이버로 전송하고, 소스 드라이버에서는 이 규칙을 이용하여 프레임의 시작이나 변경을 알 수 있으므로, 라인과 핀을 추가하는 등 소스 드라이버에서 프레임의 시작이나 변경을 알기 위해서 하드웨어 리소스의 변경이나 하드웨어 리소스를 추가할 필요성을 제거할 수 있도록 하는 효과를 갖는다.
디스플레이, 타이밍 콘트롤러, 소스 드라이버, 프레임, GSP

Description

디스플레이 및 그의 통신 방법{Display and communicating method of the display}
본 발명은 칩 온 글래스(COG:Chip on Glass)용, 칩 온 필름(COF:Chip on Film)용 또는 테이프 캐리어 패키지(TCP:Tape Carrier Package)용 타이밍 제어부(Timing Controller)와 소스 드라이버(Source Driver)를 포함하는 디스플레이에 관한 것으로서, 특히, 디스플레이 및 그의 통신 방법에 관한 것이다.
텔레비전이나 모니터 등 디스플레이의 해상도가 점차 높아짐에 따라 더 많은 데이터의 전송을 요하게 되었다. 이에 따라 높은 전송 속도로 데이터를 전송할 때, 타이밍 콘트롤러(controller)부와 칼럼(column) 구동 집적 회로인 소스 드라이버(source driver) 사이의 데이터 신호를 전송하는 배선에서 전자기파 간섭(EMI:Electromagnetic interference) 또는 고주파 간섭(RFI) 등이 가장 많이 발생된다. 이러한 간섭의 방출을 줄이기 위해, RSDS(Reduced Swing Differential Signaling) 또는 mini-LVDS(Low Voltage Differential Signaling) 같은 소 신호(small signal) 차동 전송 방식이 널리 사용되고 있다.
한편, 타이밍 콘트롤러에서 전송되며 프레임의 시작을 알리는 게이트 스타트 펄스(GSP:Gate Start Pulsse)는 게이트 드라이버(Gate Driver)에 관련된 부분에는 꼭 필요하다. 그러나, 데이터를 구동하는 소스 드라이버에서 GSP는 필요하지 않다. 그럼에도 불구하고, 화면의 질을 향상시키기 위해서 옵셋을 번갈아 가며 인가하여 줄이는 기능을 사용할 때나, 그 밖의 상황에서 소스 드라이버가 프레임을 인식하는 신호를 요구할 때가 있다. 이로 인해, 소스 드라이버에 GSP를 제공하기 위해, 일반적으로 인쇄 회로 기판(PCB) 라인을 추가하고, 소스 드라이버에 핀(PIN)을 할당하는 등 하드웨어 리소스(resource)가 요구되는 문제점이 있다.
본 발명이 이루고자 하는 기술적 과제는, 하드웨어의 도움없이 소스 드라이버에서 프레임의 변경이나 시작을 인식할 수 있는 디스플레이 및 그의 통신 방법을 제공하는 데 있다.
상기 기술적 과제를 이루기 위한 본 발명에 의한 디스플레이는, 프레임의 시작을 알리는 신호(GSP) 대신에 상기 프레임을 인식 가능한 규칙을 GSP와 다른 신호에 반영하여 전송하는 타이밍 콘트롤러 및 상기 타이밍 콘트롤러로부터 전송된 상기 다른 신호를 수신하고, 수신된 상기 다른 신호에 반영된 상기 규칙을 검사하여, 상기 프레임을 인식하는 소스 드라이버로 구성되는 것이 바람직하다.
또한, 상기 기술적 과제를 이루기 위해, 소스 드라이버와 타이밍 컨트롤러를 갖는 디스플레이의 본 발명에 의한 통신 방법은, 프레임의 시작을 알리는 신호(GSP)를 상기 전송하는 대신에 상기 프레임을 인식 가능한 규칙을 GSP와 다른 신호에 반영하여 소스 드라이버로 전송하는 단계 및 상기 타이밍 콘트롤로부터 전송된 상기 다른 신호를 수신하고, 수신된 상기 다른 신호에 반영된 상기 규칙을 검사하여, 상기 프레임을 인식하는 단계로 이루어지는 것이 바람직하다.
본 발명에 의한 디스플레이 및 그의 통신 방법은 프레임의 시작이나 변경을 알리는 신호(GSP) 자체 대신에 프레임의 시작이나 변경을 알 수 있도록 GSP 신호 이외의 신호의 일정한 규칙을 반영하여 소스 드라이버로 전송하고, 소스 드라이버에서는 이 규칙을 이용하여 프레임의 시작이나 변경을 알 수 있으므로, 라인과 핀을 추가하는 등 소스 드라이버에서 프레임의 시작이나 변경을 알기 위해서 하드웨어 리소스의 변경이나 하드웨어 리소스를 추가할 필요성을 제거할 수 있도록 하는 효과를 갖는다.
이하, 본 발명의 실시예에 의한 디스플레이 및 그 디스플레이의 통신 방법을 첨부된 도면들을 참조하여 다음과 같이 설명한다.
도 1은 본 발명에 의한 디스플레이의 개략적인 블럭도를 나타낸다.
도 2는 본 발명에 의한 디스플레이의 통신 방법을 설명하기 위한 플로우차트이다.
도 1에 도시된 본 발명에 의한 디스플레이는 타이밍 제어부(timing controller)(10)와 다수개의 소스 드라이버(source driver)(20)들을 갖는다.
도 1에 도시된 본 발명에 의한 디스플레이 및 그의 통신 방법은 소스 드라이버(20)와 타이밍 콘트롤러(10) 간의 통신에 관련된다. 따라서, 게이트 드라이버 및 디스플레이 패널에 대해서는 다음과 같이 간단히 설명한다.
비록, 도 1에 도시되지는 않았지만 디스플레이는 게이트 드라이버(gate driver)(또는, 로우 구동 회로)와 디스플레이 패널을 더 마련할 수 있다.
타이밍 콘트롤러(10)는 게이트 드라이버와 소스 드라이버(20)들을 제어하고, 게이트 드라이버와 소스 드라이버(20)는 디스플레이 패널을 구동시키는 역할을 한 다. 디스플레이 패널은 게이트 드라이버로부터 제공되는 주사 신호(R1 내지 Rn) 및 소스 드라이버(20)로부터 제공되는 데이터 신호(C1 내지 Cm)에 따라 화상을 표시하는 부분으로써, TFT-LCD(TFT Liquid Crystal Display), STN-LCD, 또는 FLCD(강유전성 액정 화면) 등과 같은 LCD 패널, PDP(Plasma Display Panel) 패널 또는 OLED(Organic Luminescence Electro Display) 패널, FED 등과 같이, 타이밍 제어부(10)와 디스플레이 구동 집적 회로(DDI) 사이에서 사용 가능한 각종 디스플레이 패널이 될 수 있다.
타이밍 콘트롤러(10)는 소스 드라이버(20)를 제어하기 위한 각종 제어 신호와 데이터를 소스 드라이버(20)로 전송할 수 있다. 제어 신호로서, 데이터의 시작을 알리는 신호(이하, DIO라 한다), 소스 드라이버(20)가 타이밍 콘트롤러(10)로부터 전송된 데이터를 래치하도록 하는 래치 인에이블 신호(이하, TP1라 한다) 및 타이밍 콘트롤러(10)로부터 소스 드라이버(20)로 전송되는 데이터의 극성을 알리는 신호(이하, POL이라 한다)가 있다.
한편, 소스 드라이버(20)는 타이밍 콘트롤러(10)로부터 동기된 데이터와 제어 신호를 받는다. 타이밍 콘트롤러(10)와 소스 드라이버(20)의 인터페이스 방식이 RSDS인 경우 데이터의 시작을 알리는 신호는 DIO로 받고, 인터페이스 방식이 mini-LVDS인 경우 데이터 라인을 통해 들어온다.
타이밍 콘트롤러(10)로부터 소스 드라이버(20)간에 통신을 위해 전송되는 신호의 해석 규칙에 대해서는 이미 서로 약속되어 있다.
타이밍 콘트롤러(10)는 프레임의 시작을 알리는 신호(GSP:Gate Strart Pulse)를 소스 드라이버(20)로 전송하는 대신에 프레임을 인식 가능한 규칙을 GSP가 아닌 다른 신호(이하, 제1 신호라 함)에 반영하여 소스 드라이버(20)로 전송한다(제100 단계). 예를 들어, 본 발명에 의하면 타이밍 콘트롤러(10)는 규칙을 제1 신호의 블랭크(blank) 구간(time)에 반영한 후에, 규칙이 반영된 제1 신호를 소스 드라이버(20)로 전송할 수 있다.
제100 단계 후에, 소스 드라이버(20)는 타이밍 콘트롤러(10)로부터 전송된 제1 신호를 수신하고, 수신된 제1 신호에 반영된 규칙을 검사하여, 검사된 결과에 따라 프레임을 인식한다(제200 단계). 여기서의 프레임의 인식이란, 프레임의 시작을 인식하는 것을 의미할 수도 있고, 프레임의 변경을 인식하는 것을 의미할 수도 있다. 만일, 블랭크 구간에 규칙이 반영되어 있다면, 소스 드라이버(20)는 블랭크 구간에 내재되어 있는 제1 규칙을 해석하여 프레임을 인식한다.
본 발명에 의하면, 제1 신호의 블랭크 구간에 규칙을 반영하여 전송하는 제100 단계 및 제1 신호의 블랭크 구간을 조사하여 프레임을 인식하는 제200 단계의 본 발명에 의한 실시예들에 대해 다음과 같이 설명한다.
도 3은 도 2에 도시된 제200 단계에 대한 본 발명의 일 실시예(200A)를 설명하기 위한 플로우차트이다. 도 4는 도 3에 도시된 본 발명의 일 실시예의 이해를 돕기 위한 파형도들을 나타낸다.
먼저, 본 발명의 일 실시예에 의하면, 제100 단계를 수행하기 위해, 타이밍 콘트롤러(10)는 제1 신호의 블랭크 구간에 DIO의 삽입 여부로 규칙을 반영하고, 규칙이 반영된 제1 신호를 소스 드라이버(20)로 전송한다. 즉, 도 4에 도시된 바와 같이 타이밍 콘트롤러(10)는 DIO(30)의 후미에 데이터(DO)(32)를 삽입하여 전송하는데, 블랭크 구간에 DIO를 삽입하지 않는 규칙을 반영한다.
전술한 본 발명의 일 실시예에 따라 정해진 규칙이 반영된 제1 신호가 전송될 경우, 제200 단계를 수행하기 위해, 소스 드라이버는 DIO의 삽입 여부로 정해진 규칙을 반영한 제1 신호를 수신하고, 제1 신호의 블랭크 구간에 DIO가 존재하는가를 판단한다(제210 단계).
결국, 전술한 본 발명의 제1 실시예에 의하면, 소스 드라이버(20)는 블랭크 구간을 계속 검사하여 DIO가 일정기간 들어오지 않다가 다시 들어올 때, 프레임이 바뀐 것을 인식할 수 있다(제212 단계). 타이밍 콘트롤러(10)와 소스 드라이버(20)간의 인터페이스 방식이 mini-LVDS 경우 데이터를 데이터 라인(D0)을 통해 내부에서 인식하는 리셋 신호를 DIO로 인식하면 된다.
마찬가지로 블랭크 구간에 DIO를 삽입하지 않는 규칙을 정한 것처럼 TPI나 POL등 교번되는 신호등이 블랭크 구간에 "고" 또는 "저" 논리 레벨을 유지하는 규칙을 정해서 제1 신호를 인식하게 할 수도 있다.
도 5는 도 2에 도시된 제200 단계에 대한 본 발명의 다른 실시예(200B)를 설명하기 위한 플로우차트이다. 도 6은 본 발명의 다른 실시예의 이해를 돕기 위한 파형도들을 나타낸다.
본 발명의 다른 실시예에 의하면, 타이밍 콘트롤러(10)가 소스 드라이버(20)를 제어하기 위한 제어 신호가 제1 신호가 된다. 이 경우, 타이밍 콘트롤러(10)는 블랭크 구간에서 제어 신호를 변화시켜 규칙을 반영한 후, 규칙이 반영된 제1 신호 를 소스 드라이버(20)로 전송한다. 여기서, 제어 신호는 TP1일 수도 있고, POL일 수도 있다. 예를 들어, 제어 신호의 변화란, 제어 신호의 레벨 변화를 의미할 수 있다.
예를 들어, 도 6에 도시된 바와 같이, 프레임이 변경될 경우 타이밍 콘트롤러(10)는 TP1의 블랭크 구간에서 일정한 시간 동안 "고" 논리 레벨(40)이 유지되도록 TPI를 변화시킨다. 또는, 타이밍 콘트롤러(10)는 POL이 블랭크 구간에서 일정한 시간 동안 "고" 논리 레벨(42)을 유지하도록 POL을 변화시킨다.
전술한 본 발명의 다른 실시예에 따라 정해진 규칙이 반영된 제1 신호가 전송될 경우, 소스 드라이버(20)는 타이밍 콘트롤러(10)로부터 전송된 제어 신호(TP1 및 POL)가 블랭크 구간에서 변화되어 있는가를 판단한다(제220 단계).
만일, 제어 신호가 블랭크 구간에서 변화되어 있다고 판단되면, 소스 드라이버(20)는 타이밍 컨트롤러(10)로부터 전송된 신호의 프레임이 변경된 것으로 인식한다(제222 단계). 즉, 소스 드라이버(20)는 수신된 제어 신호중 TP1과 POL가 도 6에 도시된 바와 같이 블랭크 구간에 "고" 논리 레벨을 갖는다면, 프레임이 변경되는 것으로 인식한다.
결국, 전술한 본 발명에 의한 다른 실시예에 의하면, 블랭크 구간에 TP1이나 POL의 폭을 도 6에 도시된 바와 같이 데이터 구동 구간 동안의 통상적으로 들어오는 것과는 달리, 일정 클럭(Clock) 이상 "고" 논리 레벨(40, 42)로 유지하도록 하여, 소스 드라이버(20)에서 이를 체크하여 프레임의 변경을 인식할 수 있도록 한다.
도 7은 도 2에 도시된 제200 단계에 대한 본 발명의 또 다른 실시예(200C)를 설명하기 위한 플로우차트이다. 도 8은 본 발명의 또 다른 실시예의 이해를 돕기 위한 파형도들을 나타낸다.
본 발명의 또 다른 실시예에 의하면, 블랭크 구간에서 제어 신호들을 조합하여 규칙을 결정하고, 결정된 규칙을 반영한 제1 신호를 전송한다. 즉, 제1 신호는 타이밍 콘트롤러(10)가 소스 드라이버(20)를 제어하기 위한 제어 신호이다. 이러한 제어 신호들로서, 전술한 바와 같이, TP1 및 POL이 있다. 예를 들어, 도 8에 도시된 바와 같이, 타이밍 콘트롤러는 블랭크 구간에서 TPI의 미리 결정된 논리 레벨이 유지되는 동안 POL이 들어오는 횟수에 의해 규칙을 결정하고, 결정된 규칙이 반영된 제어 신호를 소스 드라이버(20)로 전송한다
전술한 본 발명의 또 다른 실시예에 따라 정해진 규칙이 반영된 제1 신호가 전송될 경우, 소스 드라이버(20)는 타이밍 콘트롤러(10)로부터 전송된 제어 신호가 블랭크 구간에서 조합되어 있는가를 판단한다(제230 단계). 예를 들어, 도 6에 도시된 바와 같이 블랭킨 구간에서, 규칙으로서 TP1이 "고" 논리 레벨(50)인 동안 "고" 논리 레벨을 갖는 POL신호가 2회 발생(52 및 54)되는가를 판단한다.
만일, 제어 신호가 블랭크 구간에서 조합되어 있다고 판단되면, 소스 드라이버(20)는 타이밍 컨트롤러(10)로부터 전송된 신호의 프레임이 변경된 것으로 인식한다.
결국, 전술한 본 발명의 또 다른 실시예에 의하면, TP1과 POL을 서로 조합하여 블랭크 구간에 TP1가 "고" 논리 레벨로 유지되는 동안 POL이 두 번 들어오는 경 우 즉, POL이 두 번 정도 "고" 논리 레벨을 가지면, 소스 드라이버(20)는 프레임의 변경을 인식할 수 있다.
전술한 본 발명에 의한 디스플레이의 통신 방법에서, 소스 드라이버(20)가 프레임의 시작이나 변경을 인식할 수 있도록, 타이밍 콘트롤러(10)에서 정해진 규칙은 미리 소스 드라이버(20)로 전송된다. 즉, 타이밍 제어부(10)와 소스 드라이버(20)는 사전에 프레임을 인식시키기 위해 어떠한 방식으로 규칙을 정할 것인가에 대해 서로 알고 있다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 명백할 것이다.
도 1은 본 발명에 의한 디스플레이의 개략적인 블럭도를 나타낸다.
도 2는 본 발명에 의한 디스플레이의 통신 방법을 설명하기 위한 플로우차트이다.
도 3은 도 2에 도시된 제200 단계에 대한 본 발명의 일 실시예를 설명하기 위한 플로우차트이다.
도 4는 도 3에 도시된 본 발명의 일 실시예의 이해를 돕기 위한 파형도들을 나타낸다.
도 5는 도 2에 도시된 제200 단계에 대한 본 발명의 다른 실시예를 설명하기 위한 플로우차트이다.
도 6은 본 발명의 다른 실시예의 이해를 돕기 위한 파형도들을 나타낸다.
도 7은 도 2에 도시된 제200 단계에 대한 본 발명의 또 다른 실시예를 설명하기 위한 플로우차트이다.
도 8은 본 발명의 또 다른 실시예의 이해를 돕기 위한 파형도들을 나타낸다.
* 도면의 주요부분에 대한 부호의 설명
10 : 타이밍 콘트롤러 20 : 소스 드라이버

Claims (16)

  1. 프레임의 시작을 알리는 신호(GSP) 대신에 상기 프레임을 인식 가능한 규칙을 GSP와 다른 신호에 반영하여 전송하는 타이밍 콘트롤러; 및
    상기 타이밍 콘트롤러로부터 전송된 상기 다른 신호를 수신하고, 수신된 상기 다른 신호에 반영된 상기 규칙을 검사하여, 상기 프레임을 인식하는 소스 드라이버를 구비하는 것을 특징으로 하는 디스플레이.
  2. 소스 드라이버와 타이밍 컨트롤러를 갖는 디스플레이의 통신 방법에 있어서,
    프레임의 시작을 알리는 신호(GSP)를 상기 전송하는 대신에 상기 프레임을 인식 가능한 규칙을 GSP와 다른 신호에 반영하여 소스 드라이버로 전송하는 단계; 및
    상기 타이밍 콘트롤로부터 전송된 상기 다른 신호를 수신하고, 수신된 상기 다른 신호에 반영된 상기 규칙을 검사하여, 상기 프레임을 인식하는 단계를 구비하는 것을 특징으로 하는 디스플레이의 통신 방법.
  3. 제2 항에 있어서, 상기 규칙을 통해 상기 프레임의 시작을 인식하는 것을 특징으로 하는 디스플레이의 통신 방법.
  4. 제2 항에 있어서, 상기 규칙을 통해 상기 프레임의 변경을 인식하는 것을 특 징으로 하는 디스플레이의 통신 방법.
  5. 제2 항에 있어서 상기 규칙을 상기 다른 신호의 블랭크 구간에 반영하는 것을 특징으로 하는 디스플레이의 통신 방법.
  6. 제5 항에 있어서, 상기 다른 신호의 블랭크 구간에 상기 데이터의 시작을 알리는 신호(DIO)의 삽입 여부로 상기 규칙을 반영하여, 상기 다른 신호를 전송하는 것을 특징으로 하는 디스플레이의 통신 방법.
  7. 제6 항에 있어서, 상기 프레임을 인식하는 단계는
    상기 타이밍 컨트롤로부터 전송된 상기 다른 신호의 상기 블랭크 구간에 상기 DIO가 존재하는가를 판단하는 단계; 및
    상기 블랭크 구간을 계속 검사하여 DIO가 일정 기간 들어오지 않다가 다시 들어올 때, 상기 프레임이 변경된 것으로 인식하는 단계를 구비하는 것을 특징으로 하는 디스플레이의 통신 방법.
  8. 제5 항에 있어서, 상기 다른 신호는 상기 타이밍 콘트롤러가 상기 소스 드라이버를 제어하기 위한 제어 신호이고, 상기 블랭크 구간에서 상기 제어 신호를 변화시켜 상기 규칙을 반영하여, 상기 다른 신호를 전송하는 것을 특징으로 하는 디스플레이의 통신 방법.
  9. 제8 항에 있어서, 상기 제어 신호는 상기 소스 드라이버가 데이터를 래치하도록 하는 래치 인에이블 신호(TP1)인 것을 특징으로 하는 디스플레이의 통신 방법.
  10. 제8 항에 있어서, 상기 제어 신호는 상기 타이밍 콘트롤러로부터 상기 소스 드라이버로 전송되는 데이터의 극성을 알리는 신호(POL)인 것을 특징으로 하는 디스플레이의 통신 방법.
  11. 제8 항에 있어서, 상기 프레임을 인식하는 단계는
    상기 타이밍 콘트롤러로부터 전송된 상기 제어 신호가 상기 블랭크 구간에서 변화되어 있는가를 판단하는 단계; 및
    상기 제어 신호가 상기 블랭크 구간에서 변화되어 있다고 판단되면, 상기 타이밍 컨트롤러로부터 전송된 신호의 프레임이 변경된 것으로 인식하는 단계를 구비하는 것을 특징으로 하는 디스플레이의 통신 방법.
  12. 제8 항에 있어서, 상기 변화는 상기 제어 신호의 레벨의 변화인 것을 특징으로 하는 디스플레이의 통신 방법.
  13. 제5 항에 있어서, 상기 다른 신호는 상기 타이밍 콘트롤러가 상기 소스 드라 이버를 제어하기 위한 제어 신호이고, 상기 블랭크 구간에서 상기 제어 신호들의 조합에 의해 상기 규칙을 반영하여 상기 다른 신호를 전송하는 것을 특징으로 하는 디스플레이의 통신 방법.
  14. 제13 항에 있어서, 상기 제어 신호중 래치 인에이블 신호(TP1)와 데이터의 극성을 알리는 신호(POL)를 조합하여 상기 규칙을 결정하는 것을 특징으로 하는 디스플레이의 통신 방법.
  15. 제14 항에 있어서, 상기 규칙은 상기 TPI의 미리 결정된 논리 레벨이 유지되는 동안 상기 POL이 들어오는 횟수로 결정되는 것을 특징으로 하는 디스플레이의 통신 방법.
  16. 제13 항에 있어서, 상기 프레임을 인식하는 단계는
    상기 타이밍 콘트롤러로부터 전송된 제어 신호가 상기 블랭크 구간에서 조합되어 있는가를 판단하는 단계; 및
    상기 조합되어 있다고 판단되면, 상기 타이밍 컨트롤러로부터 전송된 신호의 프레임이 변경된 것으로 인식하는 단계를 구비하는 것을 특징으로 하는 디스플레이의 통신 방법.
KR1020080135727A 2008-12-29 2008-12-29 디스플레이 및 그의 통신 방법 KR20100077705A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020080135727A KR20100077705A (ko) 2008-12-29 2008-12-29 디스플레이 및 그의 통신 방법
TW098143218A TW201025239A (en) 2008-12-29 2009-12-16 Display and communication method thereof
CN200910247088A CN101770739A (zh) 2008-12-29 2009-12-25 显示器及其通信方法
US12/648,224 US20100164939A1 (en) 2008-12-29 2009-12-28 Display and communication method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080135727A KR20100077705A (ko) 2008-12-29 2008-12-29 디스플레이 및 그의 통신 방법

Publications (1)

Publication Number Publication Date
KR20100077705A true KR20100077705A (ko) 2010-07-08

Family

ID=42284341

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080135727A KR20100077705A (ko) 2008-12-29 2008-12-29 디스플레이 및 그의 통신 방법

Country Status (4)

Country Link
US (1) US20100164939A1 (ko)
KR (1) KR20100077705A (ko)
CN (1) CN101770739A (ko)
TW (1) TW201025239A (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10089941B2 (en) 2015-01-13 2018-10-02 Novatek Microelectronics Corp. Liquid crystal display apparatus, source driver and method for controlling polarity of driving signals thereof
TWI547935B (zh) * 2015-01-13 2016-09-01 聯詠科技股份有限公司 液晶顯示器、源極驅動器以及其驅動信號極性的控制方法
US10593285B2 (en) * 2017-03-28 2020-03-17 Novatek Microelectronics Corp. Method and apparatus of handling signal transmission applicable to display system
CN108898986B (zh) * 2018-07-27 2021-08-20 京东方科技集团股份有限公司 显示方法及显示装置
CN110060632A (zh) * 2019-05-10 2019-07-26 深圳市华星光电技术有限公司 显示器驱动系统及显示器驱动方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200734743A (en) * 2006-03-15 2007-09-16 Novatek Microelectronics Corp Method of transmitting data signals and control signals using a signal data bus and related apparatus

Also Published As

Publication number Publication date
TW201025239A (en) 2010-07-01
CN101770739A (zh) 2010-07-07
US20100164939A1 (en) 2010-07-01

Similar Documents

Publication Publication Date Title
KR101872430B1 (ko) 액정표시장치 및 그 구동 방법
KR102176504B1 (ko) 표시장치와 그 구동방법
US10074339B2 (en) Receiver circuit and operating method of the same
US10249258B2 (en) Display interface device and data transmission method thereof
US8421722B2 (en) Method of transmitting data from timing controller to source driving device in LCD
US10229646B2 (en) Liquid crystal display driving system and method
CN111210775B (zh) 显示设备及其驱动方法
KR102489597B1 (ko) 디스플레이 인터페이스 장치
US20130002621A1 (en) Display device and driving circuit
KR20100077705A (ko) 디스플레이 및 그의 통신 방법
KR20050078981A (ko) 평판 패널 디스플레이 및 평판 패널 디스플레이의 소스드라이버
US9508321B2 (en) Source driver less sensitive to electrical noises for display
US20020060661A1 (en) Liquid crystal display device
US20140354606A1 (en) Display Device for Displaying Images
US20130009917A1 (en) Source Driver Array and Driving Method, Timing Controller and Timing Controlling Method, and LCD Driving Device
US8610656B2 (en) Method for generating frame-start pulse signals inside source driver chip of LCD device
US7250932B2 (en) Device for driving a liquid crystal display
KR102395214B1 (ko) 디스플레이 인터페이스 장치 및 그의 데이터 전송 방법
CN1900779B (zh) 液晶显示器
KR20160092146A (ko) 표시패널 및 이를 포함하는 표시장치
KR100619161B1 (ko) 액정표시장치의 구동회로
KR100425091B1 (ko) 표시 소자의 제어 데이터 전송 장치
US11847990B2 (en) Display device
TW202341120A (zh) 亮度補償方法、平面顯示裝置及資訊處理裝置
KR20000052178A (ko) 액정표시장치 구동 시스템

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid