KR20100003276A - 디지털 방송 송신기 및 그의 스트림 처리 방법 - Google Patents

디지털 방송 송신기 및 그의 스트림 처리 방법 Download PDF

Info

Publication number
KR20100003276A
KR20100003276A KR1020090118776A KR20090118776A KR20100003276A KR 20100003276 A KR20100003276 A KR 20100003276A KR 1020090118776 A KR1020090118776 A KR 1020090118776A KR 20090118776 A KR20090118776 A KR 20090118776A KR 20100003276 A KR20100003276 A KR 20100003276A
Authority
KR
South Korea
Prior art keywords
byte
parity
symbol
initialization
stream
Prior art date
Application number
KR1020090118776A
Other languages
English (en)
Other versions
KR101183208B1 (ko
Inventor
박의준
권용식
지금란
장용덕
정해주
김준수
유정필
정진희
김종훈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Publication of KR20100003276A publication Critical patent/KR20100003276A/ko
Application granted granted Critical
Publication of KR101183208B1 publication Critical patent/KR101183208B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/06Demodulator circuits; Receiver circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/238Interfacing the downstream path of the transmission network, e.g. adapting the transmission rate of a video stream to network bandwidth; Processing of multiplex streams
    • H04N21/2383Channel coding or modulation of digital bit-stream, e.g. QPSK modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • H03K19/21EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • H03M13/151Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
    • H03M13/1515Reed-Solomon codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/25Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
    • H03M13/253Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM] with concatenated codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/25Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
    • H03M13/256Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM] with trellis coding, e.g. with convolutional codes and TCM
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2933Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using a block and a convolutional code
    • H03M13/2936Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using a block and a convolutional code comprising an outer Reed-Solomon code and an inner convolutional code
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/37Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
    • H03M13/39Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
    • H03M13/41Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H40/00Arrangements specially adapted for receiving broadcast information
    • H04H40/18Arrangements characterised by circuits or components specially adapted for receiving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H60/00Arrangements for broadcast applications with a direct linking to broadcast information or broadcast space-time; Broadcast-related systems
    • H04H60/02Arrangements for generating broadcast information; Arrangements for generating broadcast-related information with a direct linking to broadcast information or to broadcast space-time; Arrangements for simultaneous generation of broadcast information and broadcast-related information
    • H04H60/07Arrangements for generating broadcast information; Arrangements for generating broadcast-related information with a direct linking to broadcast information or to broadcast space-time; Arrangements for simultaneous generation of broadcast information and broadcast-related information characterised by processes or methods for the generation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • H04L1/0065Serial concatenated codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03178Arrangements involving sequence estimation techniques
    • H04L25/03248Arrangements for operating in conjunction with other apparatus
    • H04L25/03286Arrangements for operating in conjunction with other apparatus with channel-decoding circuitry
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/01Equalisers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/236Assembling of a multiplex stream, e.g. transport stream, by combining a video stream with other content or additional data, e.g. inserting a URL [Uniform Resource Locator] into a video stream, multiplexing software data into a video stream; Remultiplexing of multiplex streams; Insertion of stuffing bits into the multiplex stream, e.g. to obtain a constant bit-rate; Assembling of a packetised elementary stream
    • H04N21/23611Insertion of stuffing data into a multiplex stream, e.g. to obtain a constant bitrate
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/434Disassembling of a multiplex stream, e.g. demultiplexing audio and video streams, extraction of additional data from a video stream; Remultiplexing of multiplex streams; Extraction or processing of SI; Disassembling of packetised elementary stream
    • H04N21/4346Disassembling of a multiplex stream, e.g. demultiplexing audio and video streams, extraction of additional data from a video stream; Remultiplexing of multiplex streams; Extraction or processing of SI; Disassembling of packetised elementary stream involving stuffing data, e.g. packets or bytes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/438Interfacing the downstream path of the transmission network originating from a server, e.g. retrieving encoded video stream packets from an IP network
    • H04N21/4382Demodulation or channel decoding, e.g. QPSK demodulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/455Demodulation-circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Multimedia (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mathematical Physics (AREA)
  • Algebra (AREA)
  • General Physics & Mathematics (AREA)
  • Pure & Applied Mathematics (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

수신 성능이 향상된 디지털 방송 송수신 시스템 및 그의 신호처리방법이 개시된다. 본 디지털 방송 송신기는, 소정의 위치에 스터프 바이트(Stuff byte)가 삽입되어 있는 전송 스트림을 랜덤화하는 랜덤화부; 랜덤화부에서 출력된 데이터에 포함되어 있는 스터프 바이트를 소정의 기지(Known) 데이터로 대체하는 스터프 바이트 교환부; 스터프 바이트 교환부에서 출력된 데이터에 대해 RS 인코딩을 수행하는 RS 인코딩부; RS 인코딩부에서 출력된 데이터에 대해 인터리빙을 수행하는 인터리빙부; 인터리빙부에서 출력된 데이터에 대해 트렐리스 인코딩을 수행하는 트렐리스 인코딩부; RS 인코딩부에서 출력된 데이터와 트렐리스 인코딩부에서 출력된 데이터에 기초하여 패리티를 생성하고 생성된 패리티를 상기 트렐리스 인코딩부로 입력하는 RS 패리티 생성부; 및 트렐리스 인코딩부에서 출력된 데이터에 대해 변조를 수행하고 RF 업컨버팅을 수행하는 변조 및 RF부를 포함한다. 따라서, 수신측에서 수신된 신호로부터 기지데이터를 검출하여 동기 및 등화에 사용함으로써 열악한 멀티패스 채널에서 디지털 방송 수신 성능이 향상될 수 있다.
Figure P1020090118776
ATSC VSB, 스터프바이트, 기지데이터, 디지털 방송 송수신 시스템

Description

디지털 방송 송신기 및 그의 스트림 처리 방법{Digital broadcasting ㅅtransmission device and processing method thereof}
본 발명은 디지털 방송 송신기 및 그의 스트림 처리방법에 관한 것으로, 보다 상세하게는 VSB(Vestigial Side Bands) 데이터 스트림에 기지(Known) 데이터(Supplementary Reference Sequence: "SRS"라고도 함)를 삽입함으로써 수신 시스템의 수신 성능을 향상시킬 수 있는 디지털 방송 송신기 및 그의 스트림처리방법에 관한 것이다.
미국향 지상파 디지털 방송 시스템인 ATSC(Advanced Television Systems Committee) VSB 방식은 단일 반송파(Single Carrier) 방식이며 312 세그먼트 단위로 필드 동기신호(field sync)가 사용되고 있다.
도 1은 일반적인 미국향 지상파 디지털 방송 시스템으로서 ATSC DTV 규격에 따른 송수신기를 나타낸 블럭도이다.
도 1의 디지털 방송 송신기는 MPEG-2(Moving Picture Experts Group) 전송 스트림(Transport Stream : TS)을 랜덤화시키는 랜덤화부(Randomizer: 110), 전송과정에서 채널 특성에 의해 발생하는 비트 에러를 정정하기 위해 전송 스트림에 리 드 솔로몬 패리티 바이트를 추가하는 리드 솔로몬(Reel-Solomon: 이하 'RS'라 함) 인코딩부(Encoder: 120), RS 인코딩된 데이터를 소정 패턴에 따라 인터리빙을 수행하는 인터리빙부(Interleaver: 130) 및 인터리빙된 데이터에 대해 2/3 비율로 트렐리스 인코딩을 수행하여 8 레벨 심볼로 맵핑을 수행하는 트렐리스 인코딩부 (140)를 포함하여, MPEG-2 전송 스트림에 대해 에러 정정 부호화를 수행한다.
또한, 디지털 방송 송신기는 에러 정정 부호화된 데이터에 대해 세그먼트 동기신호(Segment Sync) 및 필드 동기신호(field Sync)를 삽입하는 다중화부(MUX: 150), 및 세그먼트 동기신호와 필드 동기신호가 삽입된 데이터 심볼에 소정의 DC 값을 부가하여 파일럿 톤을 삽입하고 펄스 성형하여 VSB 변조를 수행하고 RF 채널 대역의 신호로 변환(up-converting)하여 전송하는 변조 및 RF부(Modulator/RF up-convertor: 160)를 포함한다.
따라서, 디지털 방송 송신기는 MPEG-2 전송 스트림을 데이터 랜덤화하고, 랜덤화된 데이터를 외부호화기(Outer coder)인 RS 인코더(120)를 통해 외부호화 하고, 부호화된 데이터는 인터리빙부(130)를 통해 데이터를 분산시킨다. 또한, 인터리빙된 데이터를 12심볼 단위로 트렐리스 인코딩부(140)를 통해 내부호화 하고, 내부호화 된 데이터를 8 레벨 심볼로 맵핑을 한 후 필드 동기신호와 세그먼트 동기신호를 삽입하고, 파일럿 톤을 삽입하여 VSB 변조를 하고 RF 신호로 변환하여 전송하게 된다.
한편, 도 1의 디지털 방송 수신기는 채널을 통해 수신된 RF 신호를 기저 신호로 변환하는 튜너(Tuner/IF)(210), 변환된 기저신호에 대해 동기검출 및 복조를 수행하는 복조부(220), 복조된 신호에 대해 멀티패스에 의해 발생된 채널 왜곡을 보상하는 등화부(230), 등화된 신호에 대해 에러를 정정하고 심볼 데이터로 복호하는 트렐리스 디코딩부(Trellis decoder: 230), 디지털 방송 송신기의 인터리빙부(130)에 의해 분산된 데이터를 재 정렬하는 디인터리빙부(240), 에러를 정정하는 RS 디코딩부(RS decoder: 250), RS 디코딩부(250)를 통해 정정된 데이터를 역 랜덤화(derandomize)하여 MPEG-2 전송 스트림을 출력하는 역랜덤화부(Derandomizer: 260)를 포함한다.
따라서, 도 1의 디지털 방송 수신기는 디지털 방송 송신기의 역 과정으로 RF 신호를 기저 대역으로 변환(Down-converting)하고, 변환된 신호를 복조 및 등화한 후 채널 디코딩을 수행하여 원 신호를 복원한다.
도 2는 미국향 디지털 방송(8-VSB) 시스템의 세그먼트 동기신호 및 필드 동기신호가 삽입된 VSB 데이터 프레임을 나타낸다. 도시된 바와 같이, 1개의 프레임은 2개의 필드로 구성되며 1개의 필드는 첫번째 세그먼트인 1개의 필드 동기신호 세그먼트(field sync segment)와 312 개의 데이터 세그먼트로 구성된다. 또한, VSB 데이터 프레임에서 1개의 세그먼트는 MPEG-2 패킷 하나에 대응되며, 1개의 세그먼트는 4 심볼의 세그먼트 동기신호(segment sync)와 828 개의 데이터 심볼로 구성된다.
도 2에서 동기신호인 세그먼트 동기신호와 필드 동기신호는 디지털 방송 수신기 측에서 동기 및 등화를 위해 사용된다. 즉, 필드 동기신호 및 세그먼트 동기신호는 디지털 방송 송신기 및 수신기 사이에 이미 알려진 데이터로서 수신기 측에 서 등화를 수행할 때 기준 신호(Reference Signal)로서 사용된다.
도 1에 도시한 바와 같은 미국향 지상파 디지털 방송 시스템의 VSB 방식은 단일 반송파(Single carrier) 방식으로서 이는 도플러를 갖는 멀티패스 페이딩 채널 환경에 취약한 단점을 가지고 있다. 따라서, 수신기의 성능은 이러한 멀티패스를 제거하기 위한 등화기의 성능에 크게 좌우된다.
그러나, 도 2에 도시된 바와 같은 기존의 전송 프레임에 따르면, 등화기의 기준 신호가 되는 필드 동기신호는 313 세그먼트마다 한번씩 나타나므로 한 프레임의 신호에 비해 상당히 빈도가 낮아서 등화 성능이 저하되는 단점이 있다.
즉, 기존의 등화기를 사용하여 상기와 같이 적은 양의 기지 데이터를 이용하여 채널을 추정하고 멀티패스를 제거하여 수신 신호를 등화하는 것은 용이하지 않다. 이로 인해 종래의 디지털 방송 수신기는 열악한 채널 환경, 특히 도플러 페이딩 채널 환경에서 수신성능이 저하되는 문제점이 있다.
따라서, 본 발명의 목적은 이미 알려진 데이터(Known Data)를 부가한 전송 신호를 생성하여 송신하여, 수신기의 수신 성능을 향상시킬 수 있는 디지털 방송 송신기 및 그의 스트림 처리방법을 제공하는데 있다.
상기 목적을 달성하기 위한 본 발명의 일 실시 예에 따른 디지털 방송 송신기는, 기지 데이터를 포함하는 스트림을 인코딩하는 RS 인코딩부, 상기 인코딩된 스트림을 인터리빙하는 인터리빙부, 상기 인터리빙된 스트림을 트렐리스 인코딩하며, 상기 스트림 내에 포함된 초기화 바이트 부분에서 내부 메모리들을 리셋하는 트렐리스 인코딩부 및 상기 내부 메모리들의 리셋에 의해 상기 스트림의 적어도 일부가 변경되면, 변경된 부분에 대응되는 패리티를 정정하는 RS 패리티 생성부를 포함한다. 여기서, 상기 초기화 바이트는, 상기 기지 데이터의 전단에 배치되어 상기 내부 메모리의 저장값이 기설정된 값으로 초기화되도록 정해진 바이트가 될 수 있다.
그리고, 상기 RS 패리티 생성부는, 상기 스트림을 임시 저장하며, 상기 초기화 바이트 중 적어도 일부를 새로운 값으로 대체하는 패킷 버퍼 및 상기 새로운 값으로 대체된 부분에 대하여 RS 인코딩하여 패리티를 생성하는 RS 인코더를 포함한다.
그리고, 상기 RS 패리티 생성부는, 상기 트렐리스 인코딩부로부터 초기화 심볼을 입력받아 심볼-바이트 변환하는 심볼-바이트 변환기, 상기 심볼-바이트 변환기에서 변환된 초기화 바이트를 디인터리빙하여 상기 패킷 버퍼에 제공하는 디인터리버, 상기 RS 인코더에서 생성된 패리티를 인터리빙하는 인터리버, 상기 인터리빙된 패리티를 바이트-심볼 변환하는 바이트-심볼 변환기를 더 포함할 수 있다.
그리고, 상기 RS 패리티 생성부는, 상기 트렐리스 인코딩부로부터 초기화 심볼을 입력받아, 심볼-바이트 변환 및 인터리빙된 바이트 값으로 매핑하여 상기 패킷 버퍼로 제공하는 바이트 맵퍼, 상기 RS 인코더에서 생성된 패리티를 인터리빙 및 바이트-심볼 변환된 심볼 값으로 맵핑하는 심볼 맵퍼를 더 포함할 수도 있다.
또한, 상기 인터리빙부는, 상기 초기화 바이트 및 기지 데이터가 제1 방향으로 배열된 구조의 스트림을, 상기 초기화 바이트 및 기지 데이터가 상기 제1 방향과 수직한 제2 방향으로 배열되도록 인터리빙할 수도 있다.
그리고, 상기 트렐리스 인코딩부는, 제1 메모리, 상기 제1 메모리와 연결되며, 제어 신호에 따라 기존 입력 신호 및 상기 제1 메모리에 저장된 값 중 하나를 출력하는 제1 먹스, 상기 제1 먹스의 출력과 상기 제1 메모리에 저장된 값을 가산하여 출력하는 제1 가산기, 제2 메모리, 상기 제2 메모리와 연결되어, 상기 제2 메모리의 값이 쉬프트되는 제3 메모리, 상기 제어 신호에 따라 상기 기존 입력 신호 및 상기 제3 메모리에 저장된 값 중 하나를 출력하는 제2 먹스 및 상기 제2 먹스의 출력과 상기 제3 메모리에 저장된 값을 가산하여 상기 제2 메모리로 제공하는 제2 가산기를 구비한 트렐리스 인코더를 포함할 수 있다.
한편, 상기 트렐리스 인코딩부의 출력의 평균 DC 값은 0에 가까운 성질을 가질 수 있다.
본 발명의 일 실시 예에 따른 디지털 방송 송신기의 스트림 처리 방법은, 기지 데이터를 포함하는 스트림을 인코딩하는 제1 인코딩 단계, 상기 인코딩된 스트림을 인터리빙하는 인터리빙 단계, 트렐리스 인코더가 상기 인터리빙된 스트림을 트렐리스 인코딩하며, 상기 스트림 내에 포함된 초기화 바이트 부분에서 내부 메모리들을 리셋하는 단계 및 상기 내부 메모리들의 리셋에 의해 상기 스트림의 적어도 일부가 변경되면, 변경된 부분에 대응되는 패리티를 정정하는 패리티 정정 단계를 포함할 수 있다. 그리고, 상기 초기화 바이트는, 상기 기지 데이터의 전단에 배치 되어 상기 내부 메모리의 저장값이 기설정된 값으로 초기화되도록 정해진 바이트일 수 있다.
여기서, 상기 패리티 정정 단계는, 상기 스트림을 임시 저장하며, 상기 초기화 바이트 중 적어도 일부를 새로운 값으로 대체하는 단계 및 상기 새로운 값으로 대체된 부분에 대하여 RS 인코딩하여 패리티를 생성하는 제2 인코딩 단계를 포함할 수 있다.
그리고, 상기 패리티 정정 단계는, 초기화 심볼을 입력받아 심볼-바이트 변환하는 단계, 상기 심볼-바이트 변환된 초기화 바이트를 디인터리빙하는 단계, 상기 제2 인코딩 단계에 의해 생성된 패리티를 인터리빙하는 단계, 상기 인터리빙된 패리티를 바이트-심볼 변환하는 단계를 더 포함할 수 있다.
여기서, 상기 패리티 정정 단계는, 초기화 심볼을 입력받아, 심볼-바이트 변환 및 인터리빙된 바이트 값으로 매핑하는 단계, 상기 제2 인코딩 단계에 의해 생성된 패리티를 인터리빙 및 바이트-심볼 변환된 심볼 값으로 맵핑하는 단계를 더 포함할 수도 있다.
한편, 상기 인터리빙 단계는, 상기 초기화 바이트 및 기지 데이터가 제1 방향으로 배열된 구조의 스트림을, 상기 초기화 바이트 및 기지 데이터가 상기 제1 방향과 수직한 제2 방향으로 배열되도록 인터리빙할 수 있다.
그리고, 상기 트렐리스 인코더의 출력의 평균 DC 값은 0에 가까운 성질을 가질 수 있다.
이상에서는 본 발명의 바람직한 실시예에 대해서 도시하고 설명하였으나, 본 발명은 상술한 특정의 실시예에 한정되지 아니하며, 청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 기술분야에서 통상의 지식을 가진 자라면 누구든지 다양한 변형 실시가 가능한 것은 물론이고, 그와 같은 변경은 청구범위 기재의 범위 내에 있게 된다.
본 발명에 따르면, 디지털 방송 송신기에서 MPEG-2 전송 스트림 패킷에 스터프 바이트를 생성하여 삽입하고, 삽입된 스터프 바이트를 기지데이터로 대체하여 전송하며, 디지털 방송 수신기에서 수신된 신호에서 기지데이터를 검출하여 동기 및 등화에 사용함으로써 열악한 멀티패스 채널에서 디지털 방송 수신 성능이 향상될 수 있다.
또한, 기지데이터의 시퀀스를 수신기의 동기 및 등화를 위해 적절한 양 및 패턴으로 삽입되도록 조절하여 등화기의 동작 성능을 개선시키고 디지털 방송 수신 성능이 향상될 수 있다.
이하에서는 도면을 참조하여 본 발명을 보다 상세하게 설명한다.
도 3은 일반적인 MPEG-2 전송 스트림 패킷의 구조를 나타내는 도면이다. 도 3를 참조하면, 일반적인 MPEG-2 전송 스트림은 4 바이트의 TS 헤더 부분과 184 바이트의 적응 필드(adaptation field) 또는 통상의 데이터(payload data)로 구성된다.
도 4는 본 발명에 따라 스터프바이트가 추가된 적응 필드(adaptation field) 를 포함하는 MPEG-2 전송 스트림 패킷의 구조를 나타내는 도면이다. 도 4를 참조하면, 본 발명에 따른 MPEG-2 전송 스트림은 4 바이트의 헤더 부분과 "n" 바이트의 적응 필드와 "184-n" 바이트의 통상의 데이터(payload data)로 구성된다. 적응 필드 중 2 바이트는 적응 필드의 길이에 대한 정보를 포함한 적응 필드 헤더(AF Header)이고 적응 필드 헤더 뒤에 정보를 담지 않고 단순히 공간만을 차지하는 스터프 바이트가 삽입될 수 있다. 적응 필드의 유무는 전송 스트림의 TS 헤더내의 적응 필드 제어(adaptation field control) 비트의 값에 의해 정해진다.
본 발명에서는 도 4에 도시된 데이터 포맷과 같이 전송 스트림의 적응 필드에 스터프 바이트(stuff byte)가 삽입된 형태의 MPEG-2 TS 패킷이 송신기의 입력으로 이용된다.
도 5는 본 발명의 송신 시스템을 구현하기 위해 SRS가 삽입될 전송 스트림의 구조를 예시한 도면이다. 여기서, 설명의 편의를 위해 전송스트림의 동기 바이트(Sync byte) 다음의 3 바이트를 노멀 헤더(Normal Header), 적응 필드의 처음 2바이트를 AF(adaptation field) 헤더(Header)로 명명한다.
도 5a는 SRS를 이용하는 VSB 시스템에 기본 형태의 MPEG-2 패킷 데이터의 구조로서, 동기신호인 1 바이트와 3 바이트의 PID(Packet Identity)로 구성된 노멀 헤더부분, 스터프 바이트의 위치에 대한 정보를 포함하는 2 바이트의 적응 필드 헤더(AF Header), 및 소정 길이(N)의 바이트로 구성된 스터프 바이트를 포함하며, 이외의 바이트는 전송하고자 하는 통상의 데이터(Payload Data)인 노멀 스트림으로 구성된다. 스터프 바이트의 시작 위치는 고정되어 있으므로 바이트의 위치에 대한 정보는 스터프 바이트의 길이에 대한 정보로 표현된다. 스터프 바이트 길이(stuffing bytes length) N은 1부터 27까지 사용될 수 있다.
또한, 도 5b-5e는 SRS를 효과적으로 사용하기 위해 적응 필드 내에 PCR, OPCR, splice_count 등 다른 정보가 들어 있는 형태의 패킷 구조를 도시한다. 이 경우에도 적응 필드는 그 크기가 항상 일정하도록 구성된다. AF헤더와 PCR, OPCR, splice_count 등의 정보 이외의 부분이 SRS가 삽입될 정보를 담지 않는 스터프 바이트이다.
도 6은 본 발명의 일 실시예에 따른 디지털 방송 송신 시스템을 나타내는 블럭도이다.
도 6을 참조하면, 디지털 방송 송신기는 랜덤화부(610), 스터프바이트교환부(620), RS인코딩부(630), 인터리빙부(640), 트렐리스인코딩부(650), RS 패리티 생성부(660), 다중화부(670) 및 제어부(680)를 포함한다.
랜덤화부(610)는 할당된 채널 공간의 활용도를 높이기 위해 입력된 MPEG-2 전송 스트림 데이터를 랜덤화한다. 랜덤화부(610)에 입력되는 데이터는 도 5와 같이 통상적인 데이터(payload data)를 포함하지 않는 소정 바이트 길이의 스터프 바이트(Stuff byte)를 소정의 위치에 삽입하여 구성한 데이터 포맷을 가진다.
스터프바이트교환부(620)는 송신측과 수신측 간에 미리 약속된 소정의 패턴을 갖는 특정 시퀀스인 기지 데이터를 생성할 수 있으며, 랜덤화된 데이터의 스터프 바이트 위치에서 스터프 바이트를 기지데이터로 대체한다. 기지데이터는 그 패턴이 송수신되는 일반적인 데이터(payload data)와 구별되므로 용이하게 검출할 수 있어 수신측의 동기 및 등화에 이용된다.
RS 인코딩부(630)는 채널에 의해 발생하는 오류를 정정하기 위해 스터프바이트교환부(620)에 의해 스터프 바이트가 교환된 패킷 데이터에 대해 RS 인코딩을 수행하여 소정 바이트의 패리티를 부가한다.
인터리빙부(640)는 RS인코딩부(630)에서 출력된 패리티가 추가된 패킷에 대해 소정의 패턴으로 데이터 인터리빙을 수행한다.
트렐리스 인코딩부(650)는 인터리빙부(640)에서 출력된 데이터를 심볼로 변환하고 2/3 비율의 트렐리스 부호화를 통해 심볼 맵핑을 수행한다. 여기서, 트렐리스 인코딩부(650)는 기지데이터의 시작점에서 자체 메모리 소자에 임시 저장된 값을 특정한 값으로 초기화하고 트렐리스 부호화를 수행한다. 메모리 소자 저장 값을 예를 들면 "00" 상태로 만들어 초기화한다. 또한, 트렐리스 인코딩부(650)는 그 메모리를 초기화하는 값을 RS 패리티 생성부(660)로 입력하고 RS 패리티 생성부에서 생성된 새로운 패리티를 입력받아 그 패리티로 대응하는 기존 패리티를 대체한다.
RS 패리티 생성부(660)는 트렐리스 인코딩부(650)로부터 입력받은 메모리를 초기화시키는 값을 이용하여 RS 인코딩부(630)로부터 입력받은 MPEG-2 패킷에 대해 RS 인코딩을 수행하여 패리티를 생성하고 생성된 패리티를 트렐리스 인코딩부로 보낸다.
제어부(680)는 스터프바이트교환부(620)에 스터프 바이트의 위치 정보와 그 위치에서 대체될 기지 데이터를 보낸다.
또한, 제어부(680)는 RS 패리티 생성부(660)로 입력되는 187 바이트 단위의 패킷 중 초기화를 위해 사용된 부분을 포함하는 초기화 패킷의 위치정보를 RS 패리티 생성부에 보내 그 초기화 패킷만이 사용될 수 있도록 제어한다. 한편, 설계의 편의를 위해서 스터프 바이트가 27보다 작게 사용되더라도 스터프 바이트가 27 또는 26개가 사용되는 것으로 가정하고 그에 해당하는 33 개 또는 32개의 초기화 패킷을 RS 패리티 생성부의 입력으로 사용할 수 있다. 이 경우 변경되지 않은 패리티가 있더라도 문제가 발생하지 않는다.
또한, 제어부(680)는 트렐리스 인코딩부(650)에 초기화 영역 및 대체되어야 할 패리티 영역을 알려 주는 신호를 입력한다. 트렐리스 인코딩부는 이 신호를 이용하여 메모리 초기화를 수행하고 RS 패리티 생성부(660)에서 생성된 패리티를 입력받아 기존 패리티를 대체한다.
다중화부(670)는 트렐리스 인코딩부(650)에 의해 심볼로 변환된 데이터에 도 2의 데이터 포맷과 같이 세그먼트 단위로 세그먼트 동기신호를 삽입하고 필드 단위로 필드 동기신호를 삽입한다.
한편, 변조 및 RF부(미도시)는 파일럿신호가 삽입된 신호를 펄스 성형(Pulse shaping)하고 중간 주파수(Intermediate Frequency) 반송파에 실어 진폭을 변조하는 등 VSB 변조를 수행하고, 변조된 신호를 RF 변환하여 증폭하고 소정의 대역으로 할당된 채널을 통해 전송한다.
이하, 도 6의 트렐리스 인코딩부(650)의 구성과 동작을 상세하게 설명한다.
트렐리스 인코딩부(650)는 제어부(680)로부터 초기화 영역 및 대체할 패리티 영역을 알려 주는 신호를 입력받아 메모리를 초기화하고 메모리의 초기화에 이용한 값을 RS 패리티 생성부(660)로 출력한다. 트렐리스 인코딩부는 피드백 구조를 가지고 있으므로 이전의 메모리 값에 의해 그 출력이 영향을 받는다. 따라서 스터프바이트교환부(620)가 전송 스트림의 스터프 바이트를 특정한 기지 데이터인 SRS(supplementary reference sequence)로 대체하더라도 트렐리스 인코딩부(650)의 메모리 값이 고정되어 있지 않으면 그 메모리 값에 따라 SRS가 여러 가지 형태로 출력될 수 있다. 이러한 문제를 해결하기 위해 스터프 바이트수만큼 SRS가 시작하는 부분에서 트렐리스 인코딩부(650)의 입력 값을 변경하여 트렐리스 인코딩부(650)의 메모리를 초기화한다.
도 7은 본 발명의 실시예에 따라 메모리 상태를 0으로 초기화하도록 동작하는 트렐리스 인코딩부의 한 예를 도시한 도면이다.
트렐리스 인코딩부(650)에 SRS의 시작위치에 존재하는 메모리를 초기화하는 영역(memory initialization region)이 입력되면 제어부의 제어에 따라 initial_sel가 동작하여 MUX는 기존의 트렐리스 인코딩의 입력(X1, X0) 대신에 메모리 상태를 0으로 만드는 새로운 값(X1', X2')(zero forcing input)을 출력한다. 여기서, 트렐리스 인코딩부내의 컨볼루션 인코더(convolutional encoder)의 메모리가 2개이므로 메모리를 초기화하기 위해서는 연속된 2 심볼(symbol) 즉 2*2=4 비트의 입력이 필요하다. 표1은 3개의 메모리 S0,S1,S2의 8가지 상태와 메모리를 0으로 만들기 위한 연속된 두 입력값을 나타낸 것이다.
표 1
Figure 112009074569206-PAT00001
도 7의 트렐리스 인코딩부는 메모리의 초기화를 위해 사용된 X1',X0'을 RS 패리티 생성부(660)로 입력한다. 새로운 입력(X1',X0')이 트렐리스 인코딩부(650)의 입력으로 사용되므로 값(X1,X0)을 포함하는 MPEG-2 패킷의 패리티는 부정확한 패리티가 된다. 정확한 패리티를 형성하기 위해서는 트렐리스 인코딩부(650)가 기존의 입력(X1,X0) 대신 새로운 입력(X1',X0')을 이용해서 패리티를 구성해야 한다. 이러한 패리티의 생성은 RS 패리티 생성부(660)를 통해 이루어진다. RS 패리티 생성부(660)에 의해 새로 생성된 패리티는 트렐리스 인코딩부(650)로 보내지고 트렐리스 인코딩부(650)는 기존 패리티를 새로 생성된 패리티로 대체한다.
도 8은 RS 패리티 생성부의 구성의 일예를 도시한다. RS 패리티 생성부(800)는 심볼-바이트 변환기(810), 데이터 디인터버(820), 패킷 버퍼(830), RS 인코더(840), 데이터 인터리버(850), 바이트-심볼 변환기(860)를 포함한다.
심볼-바이트 변환기(810)는 트렐리스 인코딩부(650)로부터 2 비트로 이루어 진 초기화 심볼(initialization symbol)를 입력받아 ATSC Digital Television Standard"(document A/53)의 D.2 바이트-심볼 테이블(Byte to symbol table)과 역으로 동작하는 심볼-바이트 변환(symbol to byte conversion)을 수행한다.
데이터 디인터리버(820)는 심볼-바이트 변환된 값을 디인터리빙한 후 패킷 버퍼에 입력한다.
패킷 버퍼(830)는 데이터 디인터리버(820)의 출력과 RS 인코딩부(630)로부터 출력되는 187 바이트 단위의 초기화 영역을 포함하는 패킷을 임시 저장한다. 패킷 버퍼는 기존의 초기화 영역에 있는 값을 새로운 값으로 대체한다. 이 때 대체되는 입력은 1 바이트가 다 이용되는 것이 아니라 초기화에 사용되는 바이트의 중 상위 4비트만 대체된다. RS 인코더(840)는 패킷버퍼의 출력을 RS 인코딩하여 패리티를 부가한다. 여기서 RS 인코더에서 생성된 패리티는 데이터 인터리버를 통과한다. 그 출력은 "ATSC Digital Television Standard"(document A/53)의 D.2 table의 바이트-심볼 변환(Byte to symbol conversion)되어 트렐리스 인코딩부(650)에 입력으로 사용된다.
도 9는 인터리버와 디인터리버의 동작에서 발생하는 지연(delay)의 문제를 해결한 고속으로 동작하는 다른 패리티 생성부를 도시한다. 도 9의 패리티 생성부는 바이트 맵퍼(910), 패킷 버퍼(920), RS 인코더(930) 및 심볼 맵퍼(940)을 포함한다.
바이트 맵퍼(910)은 트렐리스 인코딩부로부터 입력된 초기화 심볼을 도 8의 심볼-바이트 변환 및 데이터 인터리빙을 수행한 값으로 바로 맵핑하여 패킷 버퍼로 출력한다. 패킷 버퍼(920)는 바이트 맵퍼의 출력과 RS 인코딩부로부터 출력되는 187 바이트 단위의 초기화 영역을 포함하는 패킷을 임시 저장한다. 이 패킷 버퍼에서 데이터 대체가 수행된 후 그 출력은 RS 인코더(930)에서 RS 인코딩된 후 심볼 매퍼(940)를 거쳐 빠른 속도로 트렐리스 인코딩부에 입력된다. 심볼 맵퍼(940)는 도 8의 인터리버와 바이트-심볼 변환기의 동작을 동시에 수행한다.
도 10 내지 14는 본 발명의 동작을 설명하기 위한 데이터 포맷을 나타내는 도면이다.
먼저, 도 10은 인터리빙부(640)의 인터리빙 동작에 의한 전송 스트림의 SRS 영역의 변화를 설명하기 위한 도면이다.
인터리빙에 의해 RS 인코딩부(630)에서 출력되는 207개의 패킷에 존재하는 SRS를 위한 스터프 바이트는 52 세그먼트 단위로 반복적으로 나타난다. 인터리빙에 의해 스터프 바이트가 가로 방향으로 배열된다. 여기서, 첫 번째 가로줄이 첫 번째 스터프 바이트, 두번째 가로줄이 두 번째 스터프 바이트, N번째 가로줄이 N번째 스터프 바이트에 해당한다. 도 2에 도시된 바와 같이 VSB 프레임은 필드 동기 세그먼트( field sync) 뒤에 312개의 데이터 세그먼트가 존재한다. 즉 312/52=6이므로 필드 동기 세그먼트 뒤에 52 세그먼트 단위로 6개의 동일한 SRS 가 나타난다.
도 11은 스터프 바이트의 길이가 27인 경우 RS 인코딩부의 출력에서 본 SRS 영역(SRS Area), 초기화 영역(Initialization Area), 초기화 패킷의 RS 패리티(initialization packet RS parity)를 도시한다. 초기화 패킷 RS 패리티(initialization packet RS parity)는 초기화 영역(Initialization Area)에 대응 하는 패리티로서, 트렐리스 인코더의 초기화에 따라 새로운 패리티로 대체되어야 할 패리티를 나타낸다. 도 10에 도시된 바와 같이 52 바이트 중 밑에 있는 부분이 인터리빙후 먼저 나타나는 부분이므로 이 부분이 초기화 영역이 된다.
스터프 바이트는 1개부터 27개까지 SRS를 위해 사용될 수 있고 N개의 스터프 바이트가 SRS를 위해 이용되면 도 11에서 N개까지의 초기화 영역에 해당하는 패리티가 초기화 패킷 RS 패리티(initialization packet RS parity)가 된다.
예를 들어 설명하면 스터프 바이트가 1개 사용되면 도 11에 도시된 바와 같이 첫번째 스터프 바이트(stuffing byte)의 초기화 영역(Initialization Area)는 7 바이트의 크기를 가지고, 이 초기화 영역을 포함하는 7개의 패킷(52,1,2,3,4,5,6)이 초기화에 이용된다. 두 번째 스터프 바이트의 초기화 영역(Initialization Area)은 8 바이트의 크기를 가지고 52,1,2,3,4,5,6,7 패킷이 초기화에 이용된다.
도시된 바와 같이, 스터프 바이트가 첫 번째 스터프 바이트부터 N번째 스터프 바이트까지 N개가 SRS를 형성하는 데 사용되면 52,1,2,3,...,N+4,N+5 패킷이 초기화 영역(Initialization Area)을 포함하는 패킷에 해당한다. 즉, N+6개 패킷의 패리티가 초기화 영역(Initialization Area)을 포함하고 그 패리티가 초기화 패킷 RS 패리티(initialization packet RS parity)가 되어 추후 대체된다. N=27인 경우 52,1,2,3,...,31,32 패킷의 패리티, 즉 33개의 패리티가 초기화 패킷 RS 패리티( initialization packet RS parity)가 된다.
한편, ATSC에서 사용되는 TCM 엔코더는 12심볼 단위로 트렐리스 인코딩을 수행하므로 완전히 초기화하기 위해서는 12개의 TCM 엔코더를 초기화해야 한다. 그러 나, 케쥬얼티(Causality)로 인해 첫 번째부터 5번째 스터프 바이트까지는 순서대로 각각 7,8,9,10,11개의 TCM 엔코더만을 초기화시킬 수 있다. 그 이외 SRS로 사용되는 스터프 바이트는 12개의 엔코더를 모두 초기화하는데 사용될 수 있다. 이 갯수는 도 11에 있는 각 스터프 바이트의 초기화 영역(initialization area)의 크기와 같다. 도 11에서 각 바이트(byte)의 4 심볼(1 심볼을 구성하는데 2 비트가 사용됨)가 동일한 TCM 엔코더를 통과하므로 한 바이트는 한 TCM 엔코더를 초기화 할 수 있다. 위에서 언급했듯이 2개의 심볼 즉 2*2=4비트만으로 초기화가 가능하므로 초기화 위치 중 MSB 4 비트만 초기화에 사용되고 LSB 4 비트는 SRS를 구성하는 데 사용된다.
도 12는 도 11의 RS 인코딩부의 출력이 데이터 인터리빙부를 거친 후의 데이터 포맷을 나타낸다. 52,1,2,...,31,32번째 패킷, 즉 33개의 패킷만이 27 길이의 스터프 바이트의 초기화 영역 이후에 그 패킷에 해당하는 패리티가 나타난다.
한편, 전술한 바와 같이 트렐리스 인코딩부는 이전 메모리 값에 의해 그 출력과 다음 메모리 상태가 영향을 받는다. 즉, 이전 입력이 바뀌게 되면 초기화를 위해 사용돼야 할 입력이 변경된다. 만약 초기화 영역에 해당하는 패킷의 패리티가 초기화 영역보다 먼저 오게 되면 새로 생성된 패리티에 의해 그전에 트렐리스 인코딩부(650)의 메모리를 초기화하기 위해 사용했던 입력 값이 변경된다. 이 경우, 초기화가 수행되지 않거나, 초기화 수정 값을 이용하여 정확한 패리티를 생성할 수 없다. 따라서, 도 12와 같이 초기화 패킷의 패리티가 초기화 영역 보다 먼저 나타나지 않도록 하기 위해서는 스터프 바이트의 최대 사용 개수는 27이 된다.
위와 같은 이유로 트렐리스 인코딩부(650)는 첫 번째 스터프 바이트를 7개까지 초기화할 수 있다. 나머지 5개 스터프 바이트는 초기화 위치가 47,48,49,50,51 번째 패킷에 존재하는 데 이 패킷 모두 대체돼야 할 패리티가 초기화 위치보다 먼저 오기 때문에 초기화에 이용할 수 없다.
도 13은 52 세그먼트 단위로 반복되는 TS 패킷의 구조를 나타내는 도면이다. 도 13에서는 SRS를 위해 스터프 바이트가 27개 사용된 경우 RS 인코딩부의 출력의 형태를 보여 준다. 스터프 바이트가 27개 보다 작게 사용되면 그 줄어든 영역에 해당하는 부분 만큼 초기화 패킷 RS 패킷(Initialization packet RS parity)도 줄어들게 된다. 초기화 되지 않는 부분은 SRS로 사용되지 않기 때문에 다른 용도로 사용할 수 있다. 이 도면에서 PCR을 15번째 패킷을 통해 전달하면 도 5에서와 같이 PCR이 6 바이트공간을 차지하므로 SRS자리의 1바이트를 침범한다. 이 경우 그 자리는 SRS로 사용하지 않고 앞 5 바이트와 함께 총 6 바이트가 PCR전송에 사용한다.
도 14는 SRS를 생성하기 위해 스터프 바이트 교환부에 입력되는 SRS 패턴의 바이트 값의 예를 도시한다. 도 14의 패턴 바이트 값은 SRS 패턴 메모리(미도시)에 저장되어 있고 그 값들은 트렐리스 인코딩부를 통과한 후 유사 잡음(pseudo noise)와 유사한 스펙트럼을 가지며 평균 DC(direct current)값이 0에 가깝게 되는 성질을 갖는다. 스터프 바이트가 27개 이내로 사용되면 그 갯수 만큼 대체되어 삽입된다. 예를 들어 스터프 바이트가 10개 사용되면 도면 중 10개 부분까지만 대체되는 것과 같은 방식으로 SRS가 생성된다. 초기화 영역(Initialization area)는 하위 4 비트가 SRS에 이용된다. 상위 4비트는 임의의 값이 들어갈 수 있다. 또 초기화가 되지 않는 부분에는 임의의 어떤 값도 들어갈 수 있다. 그러나 PCR이 사용되면 PCR이 그대로 전달되도록 PCR위치에서는 다른 값이 들어갈 수 없다.
도 15는 본 발명의 디지털방송 수신기의 블록도이다.
도 15의 디지털 방송 수신기는 복조부(1510), 등화부(1520), 비터비 디코딩부(1530), 디인터리빙부(1540), RS디코딩부(1550), 역랜덤화부(1560) 및 제어부(1570)를 포함하며, 도 6의 디지털 방송 송신기의 역 과정으로 동작하여 수신된 신호를 복호한다.
튜너부(Tuner/IF)(미도시)가 채널을 통해 수신된 RF 신호를 기저대역 신호로 변환하고, 복조부(1510)가 변환된 기저대역 신호에 대해 동기 검출 및 복조를 수행한다.
등화부(1520)는 복조된 신호로부터 채널의 멀티패스에 의한 채널왜곡을 보상한다. 또한, 등화부(1520)는 제어부로부터 기지 데이터를 입력받아 채널 왜곡 보상에 이용한다.
비터비디코딩부(Viterbi decoder)(1530)는 등화부(1520)에서 등화된 신호로부터 에러를 정정하고 디코딩을 수행한다.
데이터 디인터리빙부(Deinterleaver)(1540)는 송신기의 인터리빙부에 의해 분산된 데이터를 재 정렬한다.
디인터리빙된 데이터는 RS디코딩부(1550)를 통해 에러가 정정되며, RS디코딩부(1550)를 통해 정정된 데이터는 역랜덤화부(1560)를 통해 역 랜덤화(derandomize)되어 MPEG-2 전송 스트림의 데이터가 복원된다.
한편, 제어부(1570)는 SRS 구간과 SRS가 가지는 값을 등화기에 보내 주어 성능 개선에 이용한다. SRS 구간과 SRS가 가지는 값은 모드에 따라 결정되며 이 모드는 정해져 있을 수도 있고 송신기에서 모드 신호를 보낼 수 있다. 송신기가 모드 신호가 보내는 경우는 제어기에서 모드 신호를 검출하여 모드에 해당하는 SRS 구간과 SRS가 가지는 값을 등화기에 보낸다. 정해진 값을 가지는 SRS를 구성하기 위해서는 그 입력이 도 14와 같이 특정한 값으로 결정되어야 한다. 성능을 개선하기 위해 비터비 디코더 또는 RS 디코더는 SRS 부분을 디코딩 출력 대신 제어기로부터 정확한 값을 받아 이용한다.
도 16은 본 발명의 디지털 송신기의 다른 실시예를 도시한다.
도 16의 송신기는 RS 인코딩부의 선형 코딩 특성을 이용한 시스템으로 RS 패리티 생성부(1660)는 입력으로 초기화 심볼만 이용한다. 초기화 이외 187 바이트에 대해서는 입력이 0으로 간주하고 패리티를 출력한다.
도 17은 이러한 동작을 수행하기 위한 형태의 트렐리스 인코딩부(1650)를 나타낸다. 메모리를 초기화하기 필요한 새로운 입력 비트와 초기화 영역에 원래 입력으로 사용한 입력 비트를 배타적 논리합(exclusive OR)하여 RS 패리티 생성부(1660)에 보낸다. RS 패리티 생성부는 이 값만을 이용해 패리티를 생성하고, 이 생성된 패리티와 대체될 원래 입력으로 들어온 패리티와 배타적 논리합(exclusive OR)하여 그 값을 이용한다. 이렇게 동작하면 그 전술한 초기화에 따라 변경된 패리티를 대체하는 데 이용된 패리티와 동일한 패리티 입력이 되어 동일한 동작을 수행할 수 있다.
도 18은 본 발명에 따른 디지털 방송 송신 방법을 설명하기 위한 흐름도이다.
먼저, 랜덤화부(610)는 전송스트림을 입력받아 랜덤화를 수행한다(S100).
제어부(680)의 제어에 따라 스터프 바이트 교환부(620)에서 랜덤화부(610)에 의해 랜덤화된 전송스트림에 포함되어 있는 스터프 바이트 영역에 기지 데이터를 삽입한다(S110).
인코딩부(630)에서 기지 데이터가 삽입된 전송스트림이 입력되면, 전송스트림의 패킷에 포함되어 있는 패리티영역에 패리티를 부가하는 RS 인코딩을 수행한다(S120).
* 인터리빙부(640)에서 RS인코딩부(630)에서 출력된 패리티가 추가된 패킷에 대해 소정의 패턴으로 데이터 인터리빙을 수행한다(S130).
트렐리스 인코딩부(650)에서 기지데이터의 시작점에서 자체 메모리 소자에 임시 저장된 값을 특정한 값으로 초기화하고 트렐리스 부호화를 수행한다(S140).
RS 패리티 생성부(660)에서 트렐리스 인코딩부(650)로부터 입력받은 메모리를 초기화 하는데 사용되는 값을 이용하여 RS 인코딩부(630)로부터 입력받은 MPEG-2 패킷에 대해 RS 인코딩을 수행하여 패리티를 생성하고 생성된 패리티를 트렐리스 인코딩부로 보낸다(S150).
다중화부(670)에서 트렐리스 인코딩부(650)에 의해 심볼로 변환된 데이터에 도 2의 데이터 포맷과 같이 세그먼트 단위로 세그먼트 동기신호를 삽입하고 필드 단위로 필드 동기신호를 삽입한다(S160).
* 한편, 변조 및 RF부(미도시)는 파일럿신호가 삽입된 신호를 펄스 성형(Pulse shaping)하고 중간 주파수(Intermediate Frequency) 반송파에 실어 진폭을 변조하는 등 VSB 변조를 수행하고, 변조된 신호를 RF 변환하여 증폭하고 소정의 대역으로 할당된 채널을 통해 전송한다(S170).
도 19는 본 발명에 따른 디지털 방송 수신 방법을 설명하기 위한 흐름도이다.
튜너부(Tuner/IF)(미도시)가 채널을 통해 수신된 RF 신호를 베이스밴드 신호로 변환하고, 복조부(1510)가 변환된 베이스밴드 신호에 대해 동기 검출 및 복조를 수행한다(S200).
등화부(1520)에서 복조된 신호로 부터 채널왜곡을 보상하고 수신된 심볼의 상호 간섭을 제거하여 등화를 수행한다(S210).
비터비디코딩부(Viterbi decoder)(1530)에서 등화된 신호로부터 에러를 정정하고 디코딩을 수행한다(S220).
데이터 디인터리빙부(Deinterleaver)(1540)에서 송신기의 인터리빙부에 의해 분산된 데이터를 재 정렬한다(S230).
디인터리빙된 데이터는 RS디코딩부(1550)를 통해 에러가 정정되며(S240), RS디코딩부(1550)를 통해 정정된 데이터는 역랜덤화부(1560)를 통해 역 랜덤화(derandomize)되어 MPEG-2 전송 스트림의 데이터가 복원된다(S250).
또한, 이상에서는 본 발명의 바람직한 실시 예에 대하여 도시하고 설명하였지만, 본 발명은 상술한 특정의 실시 예에 한정되지 아니하며, 청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 기술분야에서 통상의 지식을 가진자에 의해 다양한 변형실시가 가능한 것은 물론이고, 이러한 변형실시들은 본 발명의 기술적 사상이나 전망으로부터 개별적으로 이해되어져서는 안될 것이다.
도 1은 일반적인 미국향 디지털 방송(ATSC VSB) 시스템의 송수신시스템을 나타낸 블럭도,
도 2는 ATSC VSB 데이터 프레임 구조를 나타내는 도면,
도 3는 일반적인 MPEG-2 전송 스트림 패킷의 구조를 나타내는 도면,
도 4는 본 발명에 따라 적응 필드를 포함하는 MPEG-2 전송 스트림 패킷의 구조를 나타내는 도면,
도 5는 본 발명에 따라 스터프 바이트가 추가된 적응 필드를 포함하는 MPEG-2 전송 스트림 패킷의 다양한 데이터 포맷을 나타내는 도면,
도 6은 본 발명의 일 실시예에 따른 디지털 방송 송신기를 나타내는 블럭도,
도 7은 본 발명의 일 실시예에 따른 디지털 방송 송신기의 트렐리스 코딩부의 구조도,
도 8은 본 발명의 일 실시예에 따른 디지털 방송 송신기의 RS 패킷 생성부의 구조도,
도 9는 본 발명의 일 실시예에 따른 디지털 방송 송신기의 RS 패킷 생성부의 구현예,
도 10은 본 발명에 따른 인터리빙부의 SRS 구간 동작을 설명하기 위한 도면,
도 11은 본 발명에 따른 인터리빙부의 입력 프레임을 나타내는 도면,
도 12는 본 발명에 따른 인터리빙부의 출력 프레임을 나타내는 도면,
도 13은 본 발명에 따른 인터리빙부의 반복 구조의 입력 프레임을 나타내는 도면,
도 14는 본 발명의 스터프바이트교환부의 입력 프레임을 나타내는 도면,
도 15는 발명의 일 실시예에 따른 디지털 방송 수신기를 나타내는 블럭도,
도 16은 발명의 다른 실시예에 따른 디지털 방송 송신기를 나타내는 블럭도,
도 17은 도 16의 송신 시스템에 이용되는 트렐리스 코딩부의 구조도,
도 18은 본 발명의 일 실시예에 따른 디지털 방송 송신기의 동작 설명에 제공되는 흐름도, 그리고
도 19은 본 발명의 일 실시예에 따른 디지털 방송 수신기의 동작 설명에 제공되는 흐름도이다.
* 도면의 주요부분에 대한 부호의 설명 *
620 : 랜덤화부 620 : 스터프바이트교환부
630 : RS인코딩부 640 : 인터리빙부
650 : 트렐리스인코딩부 660 : RS 패리티 생성부
670 : 다중화부 680 : 제어부

Claims (13)

  1. 기지 데이터를 포함하는 스트림을 인코딩하는 RS 인코딩부;
    상기 인코딩된 스트림을 인터리빙하는 인터리빙부;
    상기 인터리빙된 스트림을 트렐리스 인코딩하며, 상기 스트림 내에 포함된 초기화 바이트 부분에서 내부 메모리들을 리셋하는 트렐리스 인코딩부; 및,
    상기 내부 메모리들의 리셋에 의해 상기 스트림의 적어도 일부가 변경되면, 변경된 부분에 대응되는 패리티를 정정하는 RS 패리티 생성부;를 포함하며,
    상기 초기화 바이트는, 상기 기지 데이터의 전단에 배치되어 상기 내부 메모리의 저장값이 기설정된 값으로 초기화되도록 정해진 바이트인 것을 특징으로 하는 디지털 방송 송신기.
  2. 제1항에 있어서,
    상기 RS 패리티 생성부는,
    상기 스트림을 임시 저장하며, 상기 초기화 바이트 중 적어도 일부를 새로운 값으로 대체하는 패킷 버퍼; 및,
    상기 새로운 값으로 대체된 부분에 대하여 RS 인코딩하여 패리티를 생성하는 RS 인코더;를 포함하는 것을 특징으로 하는 디지털 방송 송신기.
  3. 제2항에 있어서,
    상기 RS 패리티 생성부는,
    상기 트렐리스 인코딩부로부터 초기화 심볼을 입력받아 심볼-바이트 변환하는 심볼-바이트 변환기;
    상기 심볼-바이트 변환기에서 변환된 초기화 바이트를 디인터리빙하여 상기 패킷 버퍼에 제공하는 디인터리버;
    상기 RS 인코더에서 생성된 패리티를 인터리빙하는 인터리버;
    상기 인터리빙된 패리티를 바이트-심볼 변환하는 바이트-심볼 변환기;를 더 포함하는 것을 특징으로 하는 디지털 방송 송신기.
  4. 제2항에 있어서,
    상기 RS 패리티 생성부는,
    상기 트렐리스 인코딩부로부터 초기화 심볼을 입력받아, 심볼-바이트 변환 및 인터리빙된 바이트 값으로 매핑하여 상기 패킷 버퍼로 제공하는 바이트 맵퍼;
    상기 RS 인코더에서 생성된 패리티를 인터리빙 및 바이트-심볼 변환된 심볼 값으로 맵핑하는 심볼 맵퍼;를 더 포함하는 것을 특징으로 하는 디지털 방송 송신기.
  5. 제1항에 있어서,
    상기 인터리빙부는,
    상기 초기화 바이트 및 기지 데이터가 제1 방향으로 배열된 구조의 스트림 을, 상기 초기화 바이트 및 기지 데이터가 상기 제1 방향과 수직한 제2 방향으로 배열되도록 인터리빙하는 것을 특징으로 하는 디지털 방송 송신기.
  6. 제1항에 있어서,
    상기 트렐리스 인코딩부는,
    제1 메모리;
    상기 제1 메모리와 연결되며, 제어 신호에 따라 기존 입력 신호 및 상기 제1 메모리에 저장된 값 중 하나를 출력하는 제1 먹스;
    상기 제1 먹스의 출력과 상기 제1 메모리에 저장된 값을 가산하여 출력하는 제1 가산기;
    제2 메모리;
    상기 제2 메모리와 연결되어, 상기 제2 메모리의 값이 쉬프트되는 제3 메모리;
    상기 제어 신호에 따라 상기 기존 입력 신호 및 상기 제3 메모리에 저장된 값 중 하나를 출력하는 제2 먹스; 및
    상기 제2 먹스의 출력과 상기 제3 메모리에 저장된 값을 가산하여 상기 제2 메모리로 제공하는 제2 가산기를 구비한 트렐리스 인코더를 포함하는 것을 특징으로 하는 디지털 방송 송신기.
  7. 제1항에 있어서,
    상기 트렐리스 인코딩부의 출력의 평균 DC 값은 0에 가까운 성질을 가지는 것을 특징으로 하는 디지털 방송 송신기.
  8. 기지 데이터를 포함하는 스트림을 인코딩하는 제1 인코딩 단계;
    상기 인코딩된 스트림을 인터리빙하는 인터리빙 단계;
    트렐리스 인코더가 상기 인터리빙된 스트림을 트렐리스 인코딩하며, 상기 스트림 내에 포함된 초기화 바이트 부분에서 내부 메모리들을 리셋하는 단계; 및,
    상기 내부 메모리들의 리셋에 의해 상기 스트림의 적어도 일부가 변경되면, 변경된 부분에 대응되는 패리티를 정정하는 패리티 정정 단계;를 포함하며,
    상기 초기화 바이트는, 상기 기지 데이터의 전단에 배치되어 상기 내부 메모리의 저장값이 기설정된 값으로 초기화되도록 정해진 바이트인 것을 특징으로 하는 디지털 방송 송신기의 스트림 처리 방법.
  9. 제8항에 있어서,
    상기 패리티 정정 단계는,
    상기 스트림을 임시 저장하며, 상기 초기화 바이트 중 적어도 일부를 새로운 값으로 대체하는 단계; 및,
    상기 새로운 값으로 대체된 부분에 대하여 RS 인코딩하여 패리티를 생성하는 제2 인코딩 단계;를 포함하는 것을 특징으로 하는 디지털 방송 송신기의 스트림 처리 방법.
  10. 제9항에 있어서,
    상기 패리티 정정 단계는,
    초기화 심볼을 입력받아 심볼-바이트 변환하는 단계;
    상기 심볼-바이트 변환된 초기화 바이트를 디인터리빙하는 단계;
    상기 제2 인코딩 단계에 의해 생성된 패리티를 인터리빙하는 단계;
    상기 인터리빙된 패리티를 바이트-심볼 변환하는 단계;를 더 포함하는 것을 특징으로 하는 디지털 방송 송신기의 스트림 처리 방법.
  11. 제9항에 있어서,
    상기 패리티 정정 단계는,
    초기화 심볼을 입력받아, 심볼-바이트 변환 및 인터리빙된 바이트 값으로 매핑하는 단계;
    상기 제2 인코딩 단계에 의해 생성된 패리티를 인터리빙 및 바이트-심볼 변환된 심볼 값으로 맵핑하는 단계;를 더 포함하는 것을 특징으로 하는 디지털 방송 송신기의 스트림 처리 방법.
  12. 제8항에 있어서,
    상기 인터리빙 단계는,
    상기 초기화 바이트 및 기지 데이터가 제1 방향으로 배열된 구조의 스트림 을, 상기 초기화 바이트 및 기지 데이터가 상기 제1 방향과 수직한 제2 방향으로 배열되도록 인터리빙하는 것을 특징으로 하는 디지털 방송 송신기의 스트림 처리 방법.
  13. 제8항에 있어서,
    상기 트렐리스 인코더의 출력의 평균 DC 값은 0에 가까운 성질을 가지는 것을 특징으로 하는 디지털 방송 송신기의 스트림 처리 방법.
KR1020090118776A 2005-11-25 2009-12-02 디지털 방송 송신기 및 그의 스트림 처리 방법 KR101183208B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US73943005P 2005-11-25 2005-11-25
US60/739,430 2005-11-25

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020080036859A Division KR101158098B1 (ko) 2005-11-25 2008-04-21 수신 성능이 향상된 디지털 방송 송수신기 및 그의신호처리방법

Publications (2)

Publication Number Publication Date
KR20100003276A true KR20100003276A (ko) 2010-01-07
KR101183208B1 KR101183208B1 (ko) 2012-09-21

Family

ID=38276876

Family Applications (9)

Application Number Title Priority Date Filing Date
KR1020060058203A KR100854090B1 (ko) 2005-11-25 2006-06-27 수신 성능이 향상된 디지털 방송 송수신기 및 그의신호처리방법
KR1020080036859A KR101158098B1 (ko) 2005-11-25 2008-04-21 수신 성능이 향상된 디지털 방송 송수신기 및 그의신호처리방법
KR1020090095724A KR101160333B1 (ko) 2005-11-25 2009-10-08 수신 성능이 향상된 디지털 방송 송수신기 및 그의 신호처리방법
KR1020090118774A KR101160334B1 (ko) 2005-11-25 2009-12-02 수신 성능이 향상된 디지털 방송 수신기 및 그의 신호처리방법
KR1020090118775A KR101183209B1 (ko) 2005-11-25 2009-12-02 수신 성능이 향상된 디지털 방송 수신기 및 그의 신호처리방법
KR1020090118777A KR101183210B1 (ko) 2005-11-25 2009-12-02 수신 성능이 향상된 디지털 방송 수신기 및 그의 신호처리방법
KR1020090118779A KR101160335B1 (ko) 2005-11-25 2009-12-02 수신 성능이 향상된 디지털 방송 수신기 및 그의 신호처리방법
KR1020090118773A KR101160336B1 (ko) 2005-11-25 2009-12-02 수신 성능이 향상된 디지털 방송 수신기 및 그의 신호처리방법
KR1020090118776A KR101183208B1 (ko) 2005-11-25 2009-12-02 디지털 방송 송신기 및 그의 스트림 처리 방법

Family Applications Before (8)

Application Number Title Priority Date Filing Date
KR1020060058203A KR100854090B1 (ko) 2005-11-25 2006-06-27 수신 성능이 향상된 디지털 방송 송수신기 및 그의신호처리방법
KR1020080036859A KR101158098B1 (ko) 2005-11-25 2008-04-21 수신 성능이 향상된 디지털 방송 송수신기 및 그의신호처리방법
KR1020090095724A KR101160333B1 (ko) 2005-11-25 2009-10-08 수신 성능이 향상된 디지털 방송 송수신기 및 그의 신호처리방법
KR1020090118774A KR101160334B1 (ko) 2005-11-25 2009-12-02 수신 성능이 향상된 디지털 방송 수신기 및 그의 신호처리방법
KR1020090118775A KR101183209B1 (ko) 2005-11-25 2009-12-02 수신 성능이 향상된 디지털 방송 수신기 및 그의 신호처리방법
KR1020090118777A KR101183210B1 (ko) 2005-11-25 2009-12-02 수신 성능이 향상된 디지털 방송 수신기 및 그의 신호처리방법
KR1020090118779A KR101160335B1 (ko) 2005-11-25 2009-12-02 수신 성능이 향상된 디지털 방송 수신기 및 그의 신호처리방법
KR1020090118773A KR101160336B1 (ko) 2005-11-25 2009-12-02 수신 성능이 향상된 디지털 방송 수신기 및 그의 신호처리방법

Country Status (2)

Country Link
KR (9) KR100854090B1 (ko)
CN (1) CN101310531A (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101144816B1 (ko) * 2009-11-13 2012-05-14 한국전자통신연구원 통신 시스템에서 데이터 수신 장치 및 방법
CN102959891B (zh) * 2012-08-24 2015-07-08 华为技术有限公司 一种信号处理方法、系统以及接收端
US9240916B2 (en) 2013-11-13 2016-01-19 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
WO2016000790A1 (en) * 2014-07-04 2016-01-07 Huawei Technologies Co.,Ltd Tcm transmitter and receiver devices and methods thereof
WO2016072567A1 (ko) 2014-11-06 2016-05-12 엘지전자(주) 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법
KR102110538B1 (ko) * 2018-02-28 2020-05-13 엘지전자 주식회사 신호 처리 장치 및 이를 구비하는 영상표시장치

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970010103B1 (en) * 1994-04-12 1997-06-21 Lg Electronics Inc Partial response trellis decoder for hdtv
JPH10322228A (ja) * 1997-05-16 1998-12-04 Hitachi Ltd 符号化方法および装置、復号化方法および装置、符号化/復号化装置、情報担持方法および媒体、ならびに、情報担持装置
KR100793766B1 (ko) * 2001-06-11 2008-01-10 엘지전자 주식회사 디지털 전송 시스템 및 방법
WO2004043073A1 (en) 2002-11-04 2004-05-21 Koninklijke Philips Electronics N.V. Configuration for implementing enhanced vsb on the studio side
KR100896684B1 (ko) * 2004-01-27 2009-05-14 삼성전자주식회사 수신 성능이 향상된 디지털 방송 송수신 시스템 및 그의신호처리방법
KR100692596B1 (ko) * 2004-05-06 2007-03-13 삼성전자주식회사 수신 성능이 향상된 디지털 방송 송수신 시스템 및 그의신호처리방법
KR100683879B1 (ko) * 2004-05-06 2007-02-15 삼성전자주식회사 수신 성능이 향상된 디지털 방송 송수신 시스템 및 그의신호처리방법
KR100708471B1 (ko) * 2005-05-11 2007-04-18 삼성전자주식회사 수신 성능이 향상된 디지털 방송 송수신기 및 그의신호처리방법

Also Published As

Publication number Publication date
CN101310531A (zh) 2008-11-19
KR101160334B1 (ko) 2012-07-03
KR20090115700A (ko) 2009-11-05
KR20100004081A (ko) 2010-01-12
KR101160336B1 (ko) 2012-06-27
KR20070055317A (ko) 2007-05-30
KR101160333B1 (ko) 2012-06-27
KR20100003277A (ko) 2010-01-07
KR100854090B1 (ko) 2008-08-25
KR20080045100A (ko) 2008-05-22
KR101158098B1 (ko) 2012-06-22
KR20100003275A (ko) 2010-01-07
KR101160335B1 (ko) 2012-06-27
KR101183210B1 (ko) 2012-09-14
KR101183208B1 (ko) 2012-09-21
KR101183209B1 (ko) 2012-09-14
KR20100003274A (ko) 2010-01-07
KR20100004082A (ko) 2010-01-12

Similar Documents

Publication Publication Date Title
JP5084738B2 (ja) 受信性能が向上したデジタル放送送受信機及びその信号処理方法
US7738581B2 (en) Digital broadcasting transmission/reception system capable of improving receiving and equalizing performance and signal processing method thereof
KR101183208B1 (ko) 디지털 방송 송신기 및 그의 스트림 처리 방법

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150828

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20160830

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170830

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180830

Year of fee payment: 7