KR20090093049A - 플라즈마 디스플레이 패널 및 그 제조방법 - Google Patents

플라즈마 디스플레이 패널 및 그 제조방법

Info

Publication number
KR20090093049A
KR20090093049A KR1020080018358A KR20080018358A KR20090093049A KR 20090093049 A KR20090093049 A KR 20090093049A KR 1020080018358 A KR1020080018358 A KR 1020080018358A KR 20080018358 A KR20080018358 A KR 20080018358A KR 20090093049 A KR20090093049 A KR 20090093049A
Authority
KR
South Korea
Prior art keywords
substrate
film
panel
plasma display
black
Prior art date
Application number
KR1020080018358A
Other languages
English (en)
Inventor
김경구
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020080018358A priority Critical patent/KR20090093049A/ko
Publication of KR20090093049A publication Critical patent/KR20090093049A/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/44Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J9/00Apparatus or processes specially adapted for the manufacture, installation, removal, maintenance of electric discharge tubes, discharge lamps, or parts thereof; Recovery of material from discharge tubes or lamps
    • H01J9/20Manufacture of screens on or from which an image or pattern is formed, picked up, converted or stored; Applying coatings to the vessel
    • H01J9/205Applying optical coatings or shielding coatings to the vessel of flat panel displays, e.g. applying filter layers, electromagnetic interference shielding layers, anti-reflection coatings or anti-glare coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/44Optical arrangements or shielding arrangements, e.g. filters or lenses
    • H01J2211/444Means for improving contrast or colour purity, e.g. black matrix or light shielding means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/44Optical arrangements or shielding arrangements, e.g. filters or lenses
    • H01J2211/446Electromagnetic shielding means; Antistatic means

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Electromagnetism (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널 및 그 제조방법에 관한 것이다.
본 발명은 제 1 기판 상에, 어드레스 전극과, 제 1 유전체, 및 형광체가 구비된 제 1 패널; 및 격벽을 사이에 두고 상기 제 1 패널과 합착되며, 제 2 기판 상에 복수 개의 투명 전극, 버스 전극, 흑색막, 제 2 유전체 및 보호막이 구비된 제 2 패널을 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.
따라서, 본 발명에 의하면 플라즈마 디스플레이 패널의 버스 전극 또는 전자파 차폐막 상에 과산화은 또는 황화은이 얇은 막으로 형성되어, 패널의 컨트라스트를 높일 수 있다.

Description

플라즈마 디스플레이 패널 및 그 제조방법{Plasma display panel and method for manufacturing the same}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 플라즈마 디스플레이 패널의
멀티 미디어 시대의 도래와 함께 더 세밀하고, 더 크고, 더욱 자연색에 가까운 색을 표현해줄 수 있는 디스플레이 장치의 등장이 요구되고 있다. 그런데, 40인치 이상의 큰 화면을 구성하기에는 현재의 CRT(Cathode Ray Tube)는 한계가 있어서, LCD(Liquid Crystal Display)나 PDP(Plasma Display Panel) 및 프로젝션 TV(Television) 등이 고화질 영상의 분야로 용도확대를 위해 급속도로 발전하고 있다.
PDP는 자체 발광형인 CRT와 비교하여 10cm 이하로 얇게 제작될 수 있고, 평면의 대화면(60~80 inch)제작이 손쉬울 뿐 아니라 스타일(style)이나 디자인(design)면에서 종래 CRT와는 명확히 구별이 된다. PDP는 얇고 가벼우며, 자체 발광형으로 박진감, 현장감 있는 화상 구현이 가능하고, 구조가 간단하며 대화면 평면 디스플레이(display)를 쉽게 제작할 수 있어, 일찍부터 HDTV(High Definition Television)의 적격 판정을 받아왔다.
플라즈마 디스플레이 패널은 어드레스 전극을 구비한 하부 패널과, 서스테인 전극쌍을 구비한 상부 패널과 격벽으로 정의되는 방전셀을 가지며, 방전셀 내에는 형광체를 구비하여 이루어진다. 상기 상판과 하판 사이의 방전 공간 내에서 방전을 일으키며, 이 때 발생된 자외선이 형광체에 입사되어 가시광선이 발생하고, 상기 가시광선에 의하여 화면이 표시된다.
여기서, 상부 패널의 서스테인 전극쌍은 한 쌍의 투명 전극과 버스 전극으로 이루어진다. 투명 전극은 저항이 높으므로, 도전율이 높은 버스 전극을 형성하여 상기 투명 전극에 의한 전압 강하를 줄인다. 그러나, 버스 전극은 Ag(은)를 주재료로 하므로 소성 후에 특유의 백색 광택을 나타내므로, 패널의 컨트라스트를 저하시키는 원인이 된다. 이러한 문제점을 해결하기 위하여 투명 전극과 버스 전극 사이에 저융점 유리와 흑색 안료 등으로 이루어진 블랙 매트릭스를 형성하여 컨트라스트 저하 문제를 해결하였다. 그러나, 블랙 매트릭스를 별도로 형성하면 공정이 복잡해지고 비용 또는 증가하는 문제점이 있다.
또한, 상술한 문제점은 전자파 차폐막에서도 존재한다. 즉, 플라즈마 디스플레이 패널 등은 구동 과정에서 인체에 유해한 전자파 등이 발생하므로, 이를 차단하기 위하여 화상이 표시되는 패널의 전면에 전면필터가 구비되기도 한다.
전면필터는 글래스형 또는 필름형으로 형성되어, 전자파(EMI, ElectroMagnetic Interference)와 근적외선(NIR, Near Infrared Rays)을 차폐하고 색보정 및 외부에서 입사되는 빛의 반사를 방지하는 역할 등을 한다.
글래스형의 전면필터 중 전자파 차폐막의 구성을 설명하면 다음과 같다.
전자파 차폐막은 베이스 글래스(glass) 상에 도전성 물질이 메쉬(mesh) 형상 등으로 구비되어 이루어진다. 여기서, 도전성 물질로는 전기 전도도가 우수하고 가격이 저렴한 Ag가 널리 쓰이는데, 상술한 바와 같이 소성 공정 후에 특유의 광택으로 인하여 패널의 컨트라스트 저하가 발생한다.
본 발명은 상술한 문제점을 해결하기 위한 것으로서, 본 발명의 목적은 버스 전극 및/또는 전자파 차폐막이 흑색을 나타내어 컨트라스트가 향상된 플라즈마 디스플레이 패널 및 그 제조방법을 제공하는 것이다.
본 발명의 다른 목적은, 플라즈마 디스플레이 패널의 버스 전극 및/또는 전자파 차폐막 상에 흑색층을 간단한 공정과 저렴한 비용으로 제조하는 것이다.
상술한 문제점을 해결하기 위하여 본 발명은 제 1 기판 상에, 어드레스 전극과, 제 1 유전체, 및 형광체가 구비된 제 1 패널; 및 격벽을 사이에 두고 상기 제 1 패널과 합착되며, 제 2 기판 상에 복수 개의 투명 전극, 버스 전극, 흑색막, 제 2 유전체 및 보호막이 구비된 제 2 패널을 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.
본 발명의 다른 실시 형태에 따르면 제 1 기판 상에, 어드레스 전극과, 제 1 유전체, 및 형광체가 구비된 제 1 패널; 격벽을 사이에 두고 상기 제 1 패널과 합착되며, 제 2 기판 상에 복수 개의 투명 전극, 버스 전극, 제 2 유전체 및 보호막이 구비된 제 2 패널; 및 상기 제 2 기판 상에 구비되고, 도전성 패턴과 흑색막을 포함하는 전자파 차폐막이 구비된 전면필터를 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.
본 발명의 또 다른 실시 형태에 따르면, 제 1 기판 상에, 어드레스 전극과, 제 1 유전체 및 격벽을 형성하는 단계; 상기 격벽에 의하여 구획되는 셀 내에 형광체를 도포하는 단계; 제 2 기판 상에, 복수 개의 투명 전극과 버스 전극과 흑색막과 유전체 및 보호막을 형성하는 단계; 및 상기 제 1 기판과 제 2 기판을 합착하는 단계를 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널의 제조방법을 제공한다.
본 발명의 또 다른 실시 형태에 따르면, 제 1 기판 상에, 어드레스 전극과, 제 1 유전체 및 격벽을 형성하는 단계; 상기 격벽에 의하여 구획되는 셀 내에 형광체를 도포하는 단계; 제 2 기판 상에, 복수 개의 투명 전극과 버스 전극과 유전체 및 보호막을 형성하는 단계; 상기 제 1 기판과 제 2 기판을 합착하는 단계; 및 상기 제 2 기판 상에, 도전성 패턴과 흑색막을 포함하는 전자파 차폐막이 구비된 전면필터를 형성하는 단계를 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널의 제조방법을 제공한다.
상술한 본 발명에 따른 플라즈마 디스플레이 패널 및 그 제조방법의 일실시예의 효과를 설명하면 다음과 같다.
첫째, 플라즈마 디스플레이 패널의 버스 전극 또는 전자파 차폐막 상에, 과산화은 또는 황화은이 얇은 막으로 형성되어, 패널의 컨트라스트를 높일 수 있다.
둘째, 투명 전극과 버스 전극 사이 또는 기판과 전자파 차폐막 사이에 황화은이 얇은 막으로 형성되어, 패널의 컨트라스트를 높일 수 있다.
도 1a는 본 발명에 따른 플라즈마 디스플레이 패널의 일실시예의 방전 셀 구조를 나타낸 사시도이고,
도 1b는 본 발명에 따른 플라즈마 디스플레이 패널의 전면 패널의 일실시예를 나타낸 도면이고,
도 1c는 본 발명에 따른 플라즈마 디스플레이 패널의 전자파 차폐막의 일실시예를 나타낸 도면이고,
도 2는 본 발명에 따른 플라즈마 디스플레이 패널의 구동 장치와 연결부를 나타낸 도면이고,
도 3은 일반적인 테이프 캐리어 패키지의 기판 배선 구조를 나타낸 도면이고,
도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 또 다른 실시예를 모식적으로 나타낸 도면이고,
도 5a 내지 도 5n은 본 발명에 따른 플라즈마 디스플레이 패널의 제조방법의 일실시예를 나타낸 도면이고,
도 6은 본 발명에 따른 플라즈마 디스플레이 패널의 다른 실시예를 나타낸 도면이고,
도 7은 본 발명에 따른 플라즈마 디스플레이 패널의 전면필터의 다른 실시예를 나타낸 도면이다.
<도면의 주요 부분에 대한 부호의 설명>
20 : 전자파 차폐막 22 : 도전성 패턴
24, 185 : 흑색막 30 : 베이스 글래스
110 : 배면 기판 120 : 어드레스 전극
130 : 하판 유전체 140 : 격벽
150a, 150b, 150c : 형광체 160 : 방전 가스
170 : 전면 기판 180a, 180b : 투명 전극
180a', 180b' : 버스 전극 190 : 상판 유전체
195 : 보호막 220 : 패널
230 : 구동 기판 240 : TCP
241 : 구동 드라이버 칩 242 : 연성 기판
243 : 배선 250 : FPC
260 : 방열판
본 발명의 다른 목적, 특성 및 이점들은 첨부한 도면을 참조한 실시예들의 상세한 설명을 통해 명백해질 것이다.
이하, 상기 목적이 구체적으로 실현될 수 있는 본 발명의 바람직한 실시예가 첨부된 도면을 참조하여 설명된다.
첨부된 도면에서는 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타냈으며, 도면에 나타난 각 층간의 두께 비가 실제 두께 비를 나타내는 것은 아니다.
본 발명에 따른 플라즈마 디스플레이 패널은, 상부 패널과 하부 패널이 격벽을 사이에 두고 합착되어 이루어진다. 먼저, 도 1a 및 도 1b를 참조하여 본 발명에 따른 플라즈마 디스플레이 패널의 일실시예를 설명한다.
도 1a에 도시되어 있는 바와 같이, 본 발명의 플라즈마 디스플레이 패널은 전면기판(170) 상에 일방향으로 통상 ITO(Indium Tin Oxide)로 이루어진 한 쌍의 투명전극(180a, 180b)과 버스전극(180a', 180b')으로 구성되는 서스테인 전극쌍이 형성된다. 그리고, 서스테인 전극쌍을 덮으면서 전면기판(170) 전면에 유전체(190)와 보호막(195)이 순차적으로 형성되어 이루어진다.
전면 기판(170)은 디스플레이 기판용 글라스의 밀링(milling) 및 클리닝(cleaning) 등의 가공을 통하여 형성된다. 여기서, 투명 전극(180a, 180b)은 ITO(Indium-Tin-Oxide) 또는 SnO2 등을, 스퍼터링(sputtering)에 의한 포토에칭(photoetching)법 또는 CVD에 의한 리프트 오프(lift-off)법 등으로 형성된 것이다. 그리고, 버스 전극(180a', 180b')은 Ag(은)을 포함하여 이루어진다.
그리고, 상기 버스 전극(180a', 180') 상에 흑색막(185)이 형성되어 있다. 도 1을 참조하면, 상기 흑색막(185)은 오존(O3)을 처리하여 상기 버스 전극(180a', 180')의 Ag를 산화시킨 것으로서, Ag2O2(과산화은)을 포함하여 이루어진다. 또한, 버스 전극(180a', 180') 내의 Ag가 황(S)과 반응하여 황화은(Ag2S)을 형성하여, 흑색막(185)을 형성할 수도 있다. 이 때, 상기 흑색막(185)는 패널의 컨트라스트를 향상시키기 위한 것이므로, 나노 미터 정도의 두께로 형성되면 충분하다. 여기서, 도시된 바와 같이 흑색막(185)이 버스 전극(180a', 180')의 표면을 감싸고 있는데, 공정 상의 한계점으로 인하여 투명 전극(180a, 180b)과 접하는 표면에는 적은 양이 형성될 수 있다.
그리고, 투명 전극(180a, 180b)과 버스 전극(180a', 180b')과 흑색막(185)이 형성된 전면 기판(170) 상에는 유전체(190)가 형성된다. 여기서, 유전체(190)는 투명한 저융점 유리를 포함하여 이루어지며, 구체적인 조성은 후술한다. 그리고, 유전체(190) 상에는 산화 마그네슘 등으로 이루어진 보호막이 형성되어, 방전시 (+) 이온의 충격으로부터 유전체를 보호하고, 2차 전자 방출을 증가시키기도 한다.
한편, 배면기판(110)의 일면에는 상기 서스테인 전극쌍과 교차하는 방향을 따라 어드레스 전극(120)이 형성되고, 이 어드레스 전극(120)을 덮으면서 배면기판(110)의 전면에 백색 유전체(130)가 형성된다. 여기서, 어드레스 전극(120)은 Ag(은)을 포함하여 이루어진다.
백색 유전체(130)는 인쇄법 또는 필름 라미네이팅(laminating) 방법에 의하여 도포된 후, 소성 공정을 통하여 완성된다.
그리고, 백색 유전층(130) 위로 각 어드레스 전극(120) 사이에 배치되도록 격벽(140)이 형성된다. 그리고, 격벽(140)은 스트라이프형(stripe-type), 웰형(well-type), 또는 델타형(delta-type)일 수 있다.
격벽(140)은, 모상 유리와 다공성 필러를 포함하여 이루어진다. 모상 유리로서 유연계 모상 유리와 무연계 모상 유리가 있다. 유연계 모상 유리는 ZnO, PbO 및 B2O3 등을 포함하여 이루어지고, 무연계 모상 유리는 ZnO, B2O3, BaO, SrO 및 CaO 등으로 이루어진다. 그리고, 필러로서, SiO2, Al2O3 등의 산화물이 포함된다.
그리고, 도시되지 않았으나 격벽 (140) 상에는 블랙 탑이 형성될 수도 있다. 그리고, 각각의 격벽(140) 사이에 적색(R), 녹색(G), 청색(B)의 형광체층(150a, 150b, 150c)이 형성된다. 배면기판(110) 상의 어드레스 전극(120)과 전면기판(110) 상의 서스테인 전극쌍이 교차하는 지점이 각각 방전셀을 구성하는 부분이 된다.
그리고, 상기 전면기판(170)과 배면기판(110)이 격벽(140)을 사이에 두고 접합되는데, 기판의 외곽에 구비된 실링재를 통하여 접합된다. 또한, 도시되지는 않았으나 전면 기판에는 전면 필터가 구비된다. 전면 필터는 전자파 차폐막, 근적외선 차폐막, 색보정막 및 반사방지막 등으로 이루어지며, 필름형 또는 글래스 형으로 이루어질 수 있다.
도 1c는 본 발명에 따른 플라즈마 디스플레이 패널의 전자파 차폐막의 일실시예를 나타낸 도면이다. 도시된 바와 같이, 전면 패널과 배면 패널이 격벽을 사이에 두고 합착되어 있으며, 전면 기판(170) 상에는 전면 필터가 구비되어 있다. 여기서, 전면 필터는 베이스 글래스(30) 상에 도전성 패턴(22)이 형성되어 있고, 상기 도전성 패턴(22) 상에는 흑색막(24)가 형성되어 있다.
여기서, 도전성 패턴(22)는 도전성 물질(Ag 등)이 패터닝되어 형성되는데, 도전성 물질 외에 글래스 프릿이 포함된다. 글래스 프릿으로는 SiO2-Al2O3-ZnO 계열의 유리를 사용할 수 있고, 도전성 패턴(22)은 패널의 개구율을 저하시키지 않기 위하여 선폭이 10~30 ㎛(마이크로 미터)로 형성된다. 또한, 도전성 패턴(22)을 150~500 마이크로미터 이격되어 배열되는 것이 바람직하고, 더욱 바람직하게는 300마이크로미터 정도로 이격되게 패터닝한다. 그리고, 흑색막(24)는 Ag2O2 또는 Ag2S 등이 포함되어 있으며, 상기 도전성 패턴(22)을 감싸고 형성된다. 이 때, 흑색막(24)는 나노 미터의 두께이면 충분하다.
그리고, 상부 패널과 하부 패널은 구동 장치와 연결되어 있다.
도 2는 본 발명에 따른 플라즈마 디스플레이 패널의 구동 장치와 연결부를 나타낸 도면이다. 이하에서, 도 2를 참조하여 상술한 구조의 패널과 구동 장치의 연결부를 설명한다.
도시된 바와 전체 플라즈마 디스플레이 장치는, 패널(220)과, 상기 패널(220)에 구동 전압을 공급하는 구동 기판(230)과, 상기 패널(220)의 각각의 셀에 대한 전극들과 상기 구동 기판(230)을 연결하는 연성 기판의 일종인 테이프 캐리어 패키지(Tape carrier package, 이하 TCP라 함)(240)로 이루어진다. 여기서, 패널(220)은 상술한 바와 같이 전면 기판과 배면 기판 및 격벽을 포함하여 이루어진다.
그리고, 상기 패널(220)과 상기 TCP(240)의 전기적, 물리적 연결 및 상기 TCP(240)와 구동 기판(230)의 전기적, 물리적 연결은 이방성 전도 필름(Anisotropic conductive film, 이하 ACF라 함)을 사용한다. ACF는 금(Au)을 코팅한 니켈(Ni)의 볼(ball)을 이용하여 만든 전도성 수지 필름이다.
도 3은 일반적인 테이프 캐리어 패키지의 기판 배선 구조를 나타낸 도면이다.
도시된 바와 같이, TCP(240)는 패널(220)과 구동 기판(230) 사이의 결선을 담당하면서, 구동 드라이버 칩이 탑재되어 있다. TCP(340)는 연성 기판(342) 상에 밀집 배치된 배선(343)과, 상기 배선(343)과 연결되면서 상기 구동 기판(330)으로부터 전력을 제공받아 패널(320)의 특정 전극에 제공하는 구동 드라이버 칩(341)로 이루어져 있다. 여기서, 구동 드라이버 칩(341)은 작은 수의 전압과 구동 제어 신호들을 인가 받아 높은 전력의 많은 신호들을 교번하면서 출력하는 구조를 가지므로, 상기 구동 기판(330) 측과 연결되는 배선은 수가 작고, 상기 패널(320)측과 연결되는 배선은 수가 많다. 따라서, 상기 구동 기판(330)측 공간을 활용하여 상기 구동 드라이버 칩(341)의 배선을 연결하는 경우도 있으므로, 상기 배선(343)은 상기 구동 드라이버 칩(341)의 중심을 경계로 구분되지 않을 수도 있다.
도 4는 본 발명에 따른 플라즈마 디스플레이 장치의 또 다른 실시예를 모식적으로 나타낸 도면이다.
본 실시예에서, 패널(320)은 구동 장치와 FPC(Flexible printed circuit, 이하 FPC라 함)(350)를 통하여 연결된다. 여기서, FPC(350)는 polymide를 이용하여 내부에 패턴을 형성한 필름이다. 그리고, 본 실시예에서도 FPC(350)와 패널(320)은 ACF를 통하여 연결된다. 또한, 본 실시예에서 구동 기판(330)은 PCB 회로인 것은 당연하다.
여기서, 구동 장치는 데이타 드라이터와 스캔 드라이버와 서스테인 드라이버 등으로 이루어진다. 여기서, 데이타 드라이버는 어드레스 전극에 연결되어 데이터 펄스를 인가한다. 그리고, 스캔 드라이버는 스캔 전극에 연결되어 상승 램프 파형(Ramp-up), 하강 램프 파형(Ramp-down), 스캔 펄스(scan) 및 서스테인 펄스를 공급한다. 또한, 서스테인 드라이버는 공통 서스테인 전극에 서스테인 펄스와 DC 전압을 인가한다.
그리고, 플라즈마 디스플레이 패널은 리셋 기간, 어드레스 기간 및 서스테인 기간으로 나뉘어 구동된다. 리셋 기간에는 스캔 전극들에 상승 램프 파형(Ramp-up)이 동시에 인가된다. 그리고, 어드레스 기간에는 부극성 스캔 펄스(scan)가 스캔 전극들에 순차적으로 인가되며, 동시에 스캔 펄스와 동기되어 어드레스 전극들에 정극성의 데이터펄스가 인가된다. 또한, 서스테인 기간에는 스캔 전극들과 서스테인 전극들에 교번적으로 서스테인 펄스(sus)가 인가된다.
도 5a 내지 5n은 본 발명에 따른 플라즈마 디스플레이 패널의 제조방법의 일실시예를 나타낸 도면이다. 도 5a 내지 5n을 참조하여 본 발명에 따른 플라즈마 디스플레이 패널의 제조방법의 일실시예를 설명하면 다음과 같다.
먼저, 도 5a에 도시된 바와 같이 전면 기판(170) 상에 투명 전극(180a, 180b)과 버스 전극(180a', 180b')을 형성한다. 여기서, 전면 기판(170)은 디스플레이 기판용 글래스 또는 소다라임 유리를 밀링(milling) 및 클리닝(cleaning)하여 제조된다. 그리고, 투명 전극(180a)은 ITO 또는 SnO2 등을, 스퍼터링에 의한 포토에칭법(photoetching) 또는 CVD에 의한 리프트 오프(lift-off)법 등으로 형성한다.
이어서, 버스 전극(180a', 180')을 Ag을 포함한 재료를, 스크린 인쇄법 또는 감광성 페이스트법 등으로 형성한다.
이어서, 도 5b에 도시된 바와 같이, 상기 버스 전극 상에 흑색막(185)을 형성한다. 이 때, 오존을 처리하여 버스 전극(180a', 180')의 표면을 산화시킨다. 구체적으로 플라즈마 상태의 오존을 버스 전극(180a', 180')에 도포하면, 버스 전극(180a', 180') 내의 Ag와 반응하여 흑색의 Ag2O2(과산화은)을 형성한다. 오존의 처리 방법은, 플라즈마 상태의 오존을 상기 버스 전극(180a', 180')의 표면에 분사하거나, 코팅하는 방법 등이 있다. 이 때, 반응식은 아래와 같다.
6Ag + 2O3 -> 3Ag2O2
상술한 공정을 통하여 버스 전극의 표면에 흑색층(185)을 형성한다. 이 때, 반응하지 않은 오존(182)이 잔존할 수 있으므로, 이를 제거하면 도 5c에 도시된 같이 흑색층(185) 만이 남게 된다.
그리고, 흑색층(185)으로는 과산화은 외에 황화은(Ag2S)을 형성할 수도 있다. 즉, 황(S)을 버스 전극(180a', 180')에 도포하면, 버스 전극(180a', 180') 내의 Ag와 반응하여 흑색의 Ag2S(황화은)을 형성한다. 이 때, 반응식은 아래와 같다.
2Ag + S -> Ag2S
그리고, 반응 후에 잔여 황(S)를 제거해야 함은 당연하다.
이어서, 도 5d에 도시된 바와 같이 투명 전극(180a)과 버스 전극(180b)과 흑색막(185)이 형성된 전면 기판(170) 상에, 상판 유전체(190)를 형성한다. 여기서, 유전체(190)는 저융점 유리 등을 포함한 재료를 스크린 인쇄법이나 코팅법 또는 그린 시트를 라미네이팅하는 방법 등으로 적층하고 소성한다.
이어서, 도 5e에 도시된 바와 같이 유전체(190) 상에 보호막(195)을 증착한다. 보호막(195)은 산화 마그네슘 등으로 이루어지고, 실리콘 등을 도펀트로 포함할 수 있다. 여기서, 보호막(195)은 화학적 기상 증착(CVD)법, 전자빔(E-beam)법, 이온 도금(Ion-plating)법, 졸겔법 및 스퍼터링법 등으로 형성될 수 있다.
그리고, 도 5f에 도시된 바와 같이, 배면 기판(110) 상에 어드레스 전극(120)을 형성한다. 여기서, 배면 기판(110)은 디스플레이 기판용 글래스 또는 소다리임 유리를 밀링(milling) 또는 클리닝(cleaning) 등의 가공을 통하여 형성한다. 이어서, 배면 기판(110) 상에 어드레스 전극(120)을 형성한다. 어드레스 전극(120)은 은(Ag) 등을 스크린 인쇄법, 감광성 페이스트법 또는 스퍼터링 후 포토에칭법 등으로 형성할 수 있다.
또한, 어드레스 전극(120)은 범용 도전성 금속과 귀금속을 재료로 하여 형성할 수 있으며, 구체적인 공정은 상술한 버스 전극의 경우와 같다.
그리고, 도 5g에 도시된 바와 같이 어드레스 전극(120)이 형성된 배면 기판(110) 상에 유전체(130)를 형성한다. 상기 유전체(130)는 저융점 유리와 TiO2 등의 필러를 포함한 재료를 스크린 인쇄법 또는 그린 시트의 라미네이팅 등의 방법으로 형성한다. 여기서, 하판 유전체(130)는 플라즈마 디스플레이 패널의 휘도를 증가시키기 위하여 백색을 나타내는 것이 바람직하다. 공정의 간략화를 위하여, 하판 유전체(130)와 어드레스 전극(120)을 하나의 공정에서 소성할 수도 있다.
이어서, 도 5h 내지 5j에 도시된 바와 각각의 방전 셀을 구분하기 위한 격벽을 형성한다.
먼저, 격벽 재료를 준비하는데, 용매와 분산제와 모상 유리 및 다공성 필러를 혼합하고, 밀링하여 준비한다. 여기서, 모상유리로서 유연계 모상 유리와 무연계 모상 유리가 있다. 유연계 모상 유리는 ZnO, PbO 및 B2O3 등을 포함하여 이루어지고, 무연계 모상 유리는 ZnO, B2O3, BaO, SrO 및 CaO 등으로 이루어진다. 그리고, 필러로서, SiO2, Al2O3 등의 산화물을 사용한다.
도 5h에 도시된 바와 같이, 하판 유전체(130) 상에 격벽 재료(140a)를 도포한다. 격벽 재료의 도포는 스프레이 코팅(spray coating)법, 바(bar) 코팅법, 스크린 프린팅(screen printing)법, 그린시트법 등의 방법으로 수행될 수 있는데, 바람직하게는 그린트로 제조되어 라미네이팅될 수 있다.
그리고, 격벽 재료(140a)의 패터닝은 샌딩, 식각(etching) 및 감광성 공법 등이 가능하다. 이하에서 식각 공법을 상세히 설명한다.
먼저, 도 5i에 도시된 바와 같이 격벽 재료(140a) 상에 DFR(dry film resist)(155)를 소정 간격으로 형성한다. 여기서, DFR(155)는 격벽이 형성될 위치에 형성하는 것이 바람직하다. 그리고, 격벽 재료를 패터닝하여 격벽(140)을 형성한다. 즉, 식각액을 DFR의 상부에서 분사하면, DFR(155)이 구비되지 않은 부분의 격벽 재료가 점차 식각되어 격벽(140)의 형태로 패터닝된다.
그리고, DFR(155)을 제거하고, 세정공정을 통하여 식각액을 제거한 후 소성 공정을 거치면 도 5j에 도시된 바와 같이 격벽(140) 구조가 완성된다. 여기서, 격벽(140)은 스트라이브 타입, 웰 타입, 델타 타입 등으로 형성될 수 있음은 상술한 바와 같다.
이어서, 도 5k에 도시된 바와 같이 상기 하판 유전층(130) 중 방전 공간에 접하는 면과, 격벽의 측면에 형광체(150a, 150b, 150c)를 도포한다. 형광체는 각각의 방전셀에 따라 R,G,B의 형광체가 차례로 도포되는데, 스크린 인쇄법이나 감광성 페이스트법으로 도포된다.
그리고, 상부 패널을 격벽을 사이에 두고 하부 패널과 접합하고 실링한 후, 내부의 불순물 등을 배기한 후 방전 가스(160)를 주입한다.
이하에서, 상부 패널과 하부 패널의 실링 공정을 상세히 설명한다.
실링 공정은 스크린 인쇄법, 디스펜싱법 등으로 수행된다.
스크린 인쇄법은 패터닝된 스크린을 소정 간격 유지하여 기판 위에 놓고, 실링재 형성에 필요한 페이스트를 압착, 전사시켜서 원하는 형상의 실링재를 인쇄하는 방법이다. 스크린 인쇄법은 생산 설비가 간단하고, 재료의 이용 효율이 높은 장점이 있다.
그리고, 디스펜싱법은 스크린 마스크 제작에 사용되는 CAD 배선 데이터를 이용하여, 후막 페이스트를 공기 압력을 이용하여 기판 상에 직접 토출하여 실링재를 형성하는 방법이다. 디스펜싱법은 마스크의 제작비용이 절감되고, 후막의 형상에 큰 자유도를 가질 수 있는 장점이 있다.
도 5l는 플라즈마 디스플레이 패널의 전면 기판과 후면 기판을 합착하는 공정을 나타낸 도면이고, 도 5m는 도 5l의 A-A'의 단면도이다.
도시된 바와 같이, 도시된 바와 같이, 전면 기판(170) 또는 배면 기판(110) 상에 실링재(600)가 도포된다. 구체적으로, 기판의 최외곽에서 소정 간격을 두고 동시에 인쇄되거나 디스펜싱되어 도포된다.
이어서, 상기 실링재(600)를 소성한다. 소성 과정에서, 실링재(600)에 포함된 유기물이 제거되고, 전면 기판(170)과 배면 기판(110)이 합착된다. 그리고, 이러한 소성 공정에서 실링재(600)의 폭이 넓어지고 높이가 낮아질 수 있다. 본 실시예에서는 실링재(600)가 인쇄 또는 도포되었으나, 실링 테이프의 형태로 형성되어 전면 기판 또는 배면 기판에 접착하여 사용할 수도 있다.
그리고, 에이징 공정을 통하여 소정 온도에서 보호막 등의 특성을 향상시킨다.
그리고, 도 5n에 도시된 바와 같이 전면 기판 상에 전면 필터를 합착한다. 이 때, 전면 필터는 전자파 차폐막, 근적외선 차폐막, 색보정막 및 반사방지막 등으로 이루어진다.
전면 필터는, 필름형 또는 글래스 형으로 이루어질 수 있다. 글래스형 전면필터는 외부의 충격으로부터 전면 기판이 손상되는 것을 방지할 수 있는 장점이 있고, 필름형 전면필터는 두께가 얇고 무게가 상대적으로 가벼운 장점이 있다. 또한, 패널의 전면 기판 상에 직접 형성할 수도 있다.
도 5n은 본 발명에 따른 플라즈마 디스플레이 패널에 전자파 차폐막이 형성된 구조를 간략히 나타낸 도면이다. 본 실시예에서는 전자파 차폐막이 글래스 타입으로 제조되었으며, 베이스 글래스(30) 상에 Ag 등을 포함한 물질이 패터닝되어 전자파 차폐막(20)을 이룬다. 상기 전자파 차폐막(20) 내에는 도전성 물질 외에 글래스 프릿이 포함되어, 소성 공정에서 베이스 글래스(30)와의 합착을 용이하게 한다.
글래스 프릿으로는 SiO2-Al2O3-ZnO 계열의 유리를 사용할 수 있고, 도전성 패턴은 패널의 개구율을 저하시키지 않기 위하여 선폭이 10~30 ㎛(마이크로 미터)로 형성된다. 또한, 도전성 패턴을 150~500 마이크로미터 이격되어 배열되는 것이 바람직하고, 더욱 바람직하게는 300마이크로미터 정도로 이격되게 패터닝한다.
도 6은 본 발명에 따른 플라즈마 디스플레이 패널의 다른 실시예를 나타낸 도면이다. 본 실시예는 흑색막(185)이 투명 전극과 버스 전극 사이에 형성된 것을 특징으로 한다. 즉, 상술한 실시예에서 버스 전극(180a', 180b') 형성 후에 흑색막(185)를 형성하면, 패널의 내부 방향으로 흑색막(185)이 많이 형성되고, 패널의 외부 즉, 표시면을 향한 방향으로는 흑색막이 많이 형성되지 않는다.
따라서, 본 실시예에서는 도시된 바와 같이 투명 전극(180a, 180b) 과 버스 전극(180a', 180b') 사이에 흑색막을 형성하여, 결과적으로 흑색막이 패널의 표시면을 향하게 함으로써 패널의 컨트라스트를 직접 향상시킬 수 있다.
이 때, 투명 전극(180a, 180b)의 형성 후에, 오존 플라즈마(O3) 또는 황(S)을 도포하고, 이어서 버스 전극 재료를 도포한다. 그리고, 상기 오존 플라즈마(O3) 또는 황(S)이 버스 전극 재료 내의 Ag와 반응하여, Ag2O2 또는 Ag2S를 이루어, 흑색의 산화막(185)이 제조된다. 그리고, 세정 공정을 거쳐서 반응하지 않은 오존(O3) 또는 황(S)을 제거한다.
상술한 실시예들에서 버스 전극의 주변에 흑색막을 형성하여, 별도의 블랙 매트릭스 없이도 패널의 컨트라스트 저하를 방지할 수 있다.
도 7은 전자파 차폐막이 도전성 패턴과 흑색막을 포함하는 전면 필터의 다른 실시예를 나타낸 도면이다. 여기서, 도전성 패턴(22)과 베이스 글래스(30)의 사이에 흑색막(24)가 형성된다. 도전성 패턴(22)과 흑색막(24)의 구체적인 조성 및 제조방법은 상술한 바와 같다. 그리고, 전자파 차폐막은 글래스 타입의 전면필터의 형태로 도시되었으나, 전면 기판(170) 상에 직접 형성될 수도 있다. 이 때, 흑색막(24)는 도전성 패턴(22)의 표면에 얇은 박막으로 형성되면 충분하다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술 사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 실시예에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의하여 정해져야 한다.
본 발명에 따른 플라즈마 디스플레이 패널 및 그 제조방법은, 블랙 매트릭스를 사용하지 않고도 패널의 컨트라스트가 향상된다.

Claims (17)

  1. 제 1 기판 상에, 어드레스 전극과, 제 1 유전체, 및 형광체가 구비된 제 1 패널; 및
    격벽을 사이에 두고 상기 제 1 패널과 합착되며, 제 2 기판 상에 복수 개의 투명 전극, 버스 전극, 흑색막, 제 2 유전체 및 보호막이 구비된 제 2 패널을 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서, 상기 흑색막은,
    상기 버스 전극의 표면에 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서, 상기 흑색막은,
    상기 투명 전극과 버스 전극 사이에 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 2 항 또는 제 3 항에 있어서, 상기 흑색막은,
    Ag2O2 또는 Ag2S를 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 1 기판 상에, 어드레스 전극과, 제 1 유전체, 및 형광체가 구비된 제 1 패널;
    격벽을 사이에 두고 상기 제 1 패널과 합착되며, 제 2 기판 상에 복수 개의 투명 전극, 버스 전극, 제 2 유전체 및 보호막이 구비된 제 2 패널; 및
    상기 제 2 기판 상에 구비되고, 도전성 패턴과 흑색막을 포함하는 전자파 차폐막이 구비된 전면필터를 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 5 항에 있어서, 상기 흑색막은,
    상기 도전성 패턴의 표면에 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제 5 항에 있어서, 상기 흑색막은,
    상기 제 2 기판과 상기 도전성 패턴 사이에 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제 6 항 또는 제 7 항에 있어서, 상기 흑색막은,
    Ag2O2 또는 Ag2S를 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  9. 제 5 항에 있어서,
    상기 제 2 기판 상에 구비된 베이스 필름을 더 포함하고,
    상기 전자파 차폐막은 상기 베이스 필름 상에 구비된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  10. 제 5 항에 있어서,
    상기 제 2 기판 상에 구비된 베이스 글래스를 더 포함하고,
    상기 전자파 차폐막은 상기 베이스 글래스 상에 구비된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  11. 제 1 기판 상에, 어드레스 전극과, 제 1 유전체 및 격벽을 형성하는 단계;
    상기 격벽에 의하여 구획되는 셀 내에 형광체를 도포하는 단계;
    제 2 기판 상에, 복수 개의 투명 전극과 버스 전극과 흑색막과 유전체 및 보호막을 형성하는 단계; 및
    상기 제 1 기판과 제 2 기판을 합착하는 단계를 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널의 제조방법.
  12. 제 11 항에 있어서, 상기 흑색막을 형성하는 단계는,
    상기 버스 전극의 표면에 오존을 가하여, Ag2O2 막을 형성하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 제조방법.
  13. 제 11 항에 있어서, 상기 흑색막을 형성하는 단계는,
    상기 버스 전극의 표면에 황을 가하여, Ag2S 막을 형성하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 제조방법.
  14. 제 11 항에 있어서, 상기 흑색막을 형성하는 단계는,
    상기 투명 전극 상에 황을 코팅하는 단계; 및
    상기 코팅된 황 상에 버스 전극을 형성하여, 상기 황과 상기 버스 전극 내의 Ag을 반응시키는 단계를 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널의 제조방법.
  15. 제 1 기판 상에, 어드레스 전극과, 제 1 유전체 및 격벽을 형성하는 단계;
    상기 격벽에 의하여 구획되는 셀 내에 형광체를 도포하는 단계;
    제 2 기판 상에, 복수 개의 투명 전극과 버스 전극과 유전체 및 보호막을 형성하는 단계;
    상기 제 1 기판과 제 2 기판을 합착하는 단계; 및
    상기 제 2 기판 상에, 도전성 패턴과 흑색막을 포함하는 전자파 차폐막이 구비된 전면필터를 형성하는 단계를 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널의 제조방법.
  16. 제 15 항에 있어서, 상기 전면필터를 형성하는 단계는,
    상기 제 2 기판 상에, 은을 포함한 도전막을 패터닝하는 단계; 및
    상기 도전성 패턴 상에 황 또는 오존을 가하여 상기 은을 산화사키는 단계를 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널의 제조방법.
  17. 제 15 항에 있어서, 상기 전면필터를 형성하는 단계는,
    상기 제 2 기판 상에, 황을 코팅하는 단계; 및
    상기 황 상에, 은이 포함된 도전성 물질을 패터닝하여, 상기 황과 은을 반응시키는 단계를 포함하여 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널의 제조방법.
KR1020080018358A 2008-02-28 2008-02-28 플라즈마 디스플레이 패널 및 그 제조방법 KR20090093049A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080018358A KR20090093049A (ko) 2008-02-28 2008-02-28 플라즈마 디스플레이 패널 및 그 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080018358A KR20090093049A (ko) 2008-02-28 2008-02-28 플라즈마 디스플레이 패널 및 그 제조방법

Publications (1)

Publication Number Publication Date
KR20090093049A true KR20090093049A (ko) 2009-09-02

Family

ID=41301576

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080018358A KR20090093049A (ko) 2008-02-28 2008-02-28 플라즈마 디스플레이 패널 및 그 제조방법

Country Status (1)

Country Link
KR (1) KR20090093049A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220149340A (ko) 2021-04-30 2022-11-08 조광아이엘아이주식회사 고압 안전-릴리프 밸브

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220149340A (ko) 2021-04-30 2022-11-08 조광아이엘아이주식회사 고압 안전-릴리프 밸브

Similar Documents

Publication Publication Date Title
US7923931B2 (en) Plasma display panel and related technologies including method for manufacturing the same
US20090026952A1 (en) Phosphor paste and plasma display panel using the same
KR101387531B1 (ko) 터치 스크린을 구비한 플라즈마 디스플레이 패널 및 그제조 방법
KR20090093049A (ko) 플라즈마 디스플레이 패널 및 그 제조방법
US8022629B2 (en) Plasma display panel and method for manufacturing the same
US20080231186A1 (en) Plasma display panel, method for manufacturing the same, and related technologies
KR20090093048A (ko) 플라즈마 디스플레이 패널 및 그 제조방법
KR20090097649A (ko) 플라즈마 디스플레이 패널 및 그 제조 방법
KR20090075411A (ko) 플라즈마 디스플레이 패널 및 그 제조방법
KR20090093051A (ko) 플라즈마 디스플레이 패널 및 그 제조방법
KR20090093050A (ko) 플라즈마 디스플레이 패널 및 그 제조방법
US7876045B2 (en) Plasma display panel having barrier ribs with pigments with different mixing ratios
KR20090072191A (ko) 플라즈마 디스플레이 패널 및 그 제조방법
KR20090076549A (ko) 플라즈마 디스플레이 패널 및 그 제조방법
US20080297049A1 (en) Plasma display panel and method for fabricating the same
KR20090093453A (ko) 플라즈마 디스플레이 패널 및 그의 제조방법
KR20100109827A (ko) 플라즈마 디스플레이 패널 및 그 제조 방법
KR20100092586A (ko) 플라즈마 디스플레이 패널 및 그 제조 방법
KR20100065490A (ko) 플라즈마 디스플레이 패널 및 그 제조 방법
KR20090099831A (ko) 플라즈마 디스플레이 패널 및 그 제조 방법
KR20090097648A (ko) 플라즈마 디스플레이 패널 및 그 제조 방법
KR20090093454A (ko) 플라즈마 디스플레이 패널 및 그의 제조방법
KR20090109781A (ko) 플라즈마 디스플레이 패널 및 그 제조 방법
KR20090128117A (ko) 플라즈마 디스플레이 패널 및 그 제조방법
KR20090091937A (ko) 플라즈마 디스플레이 패널 및 그 제조 방법

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination