KR20090038065A - Method for manufcturing phase change memory device - Google Patents

Method for manufcturing phase change memory device Download PDF

Info

Publication number
KR20090038065A
KR20090038065A KR1020070103345A KR20070103345A KR20090038065A KR 20090038065 A KR20090038065 A KR 20090038065A KR 1020070103345 A KR1020070103345 A KR 1020070103345A KR 20070103345 A KR20070103345 A KR 20070103345A KR 20090038065 A KR20090038065 A KR 20090038065A
Authority
KR
South Korea
Prior art keywords
phase change
material layer
change material
memory device
ion implantation
Prior art date
Application number
KR1020070103345A
Other languages
Korean (ko)
Inventor
이동렬
이금범
이민용
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020070103345A priority Critical patent/KR20090038065A/en
Publication of KR20090038065A publication Critical patent/KR20090038065A/en

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/231Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • H10N70/8828Tellurides, e.g. GeSbTe

Abstract

A method for manufacturing a phase change memory device is provided to prevent the deterioration of interfacial property between the thin film and the phase change material layer by protecting tellurium(Te) on a phase change material layer surface. A phase change material layer is made of a chalcogenides, and is made of the germanium - antimony - tellurium(Ge-Sb-Te, GST). A hard mask pattern(24) is formed on the top of the phase change material layer, and is made of the conductive film, such as the TiN film. The hard mask pattern is used as the upper electrode of the phase change memory device, and the phase change material layer pattern(23A) is formed by etching the phase change material layer. A photoresist is coated on the front of the result from the phase change material pattern. A buffer layer(25) is formed on the side wall of the phase change material layer pattern by processing the exposure process and the developing process.

Description

상변화 메모리 장치의 제조방법{METHOD FOR MANUFCTURING PHASE CHANGE MEMORY DEVICE}Manufacturing method of phase change memory device {METHOD FOR MANUFCTURING PHASE CHANGE MEMORY DEVICE}

본 발명은 반도체 소자의 제조기술에 관한 것으로, 더욱 상세하게는 상변화 메모리 장치(Phase Change Memory device)의 제조방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a manufacturing technology of a semiconductor device, and more particularly, to a method of manufacturing a phase change memory device.

최근에 차세대 비휘발성 메모리 장치로서, 상변화 메모리 장치가 제안되었다. 상변화 메모리 장치는 재료가 갖는 결정상태에 따라 그 저항값이 바뀌는 상변화 물질(phase change material)을 사용하여 적절한 조건의 전류 또는 전압의 인가방법을 통하여 재료가 갖는 결정 상태를 제어하는 방법으로 정보를 저장하고 재료의 결정상태에 따른 저항값의 변화로부터 저장된 정보의 종류를 판독하는 방식을 취한다.Recently, a phase change memory device has been proposed as a next generation nonvolatile memory device. A phase change memory device is a method of controlling a crystal state of a material through a method of applying a current or voltage under an appropriate condition using a phase change material whose resistance value changes according to the crystal state of the material. It stores the data and reads the type of stored information from the change of the resistance value according to the crystal state of the material.

도 1은 종래기술에 따른 상변화 메모리 장치를 도시한 단면도이다. 1 is a cross-sectional view illustrating a phase change memory device according to the prior art.

도 1을 참조하여, 종래기술에 따른 상변화 메모리 장치의 제조방법을 살펴보면, 기판(11)상에 하부전극(12)을 형성한 후, 하부전극(12) 상에 상변화물질층(13) 을 형성한다. 이때, 상변화물질층(13)은 게르마늄-안티몬-텔루늄(Ge-Sb-Te, GST)를 사용하여 형성한다. Referring to FIG. 1, a method of manufacturing a phase change memory device according to the related art is described. After forming a lower electrode 12 on a substrate 11, the phase change material layer 13 on the lower electrode 12 is described. To form. In this case, the phase change material layer 13 is formed using germanium-antimony-tellurium (Ge-Sb-Te, GST).

이어서, 상변화물질층(13) 상에 하드마스크패턴(14)을 형성한 후, 하드마스크패턴(14)을 식각장벽(etch barrier)으로 상변화물질층(13)을 식각하여 상변화 메모리 장치를 형성한다.Subsequently, after the hard mask pattern 14 is formed on the phase change material layer 13, the phase change material layer 13 is etched using the hard mask pattern 14 as an etch barrier. To form.

상술한 종래기술에서는 상변화물질층(13)을 식각하기 위하여 할로겐(halogen)가스를 사용하는데 할로겐가스와 상변화물질층(13)을 구성하는 원소 즉, 게르마늄(Ge), 안티몬(Sb), 텔루늄(Te)의 반응성 차이로 인하여 안티몬(Sb)이 외부로 확산(out diffusion)되고, 이러한 안티몬이 외확산으로 인하여 상변화물질층(13) 표면에 텔루늄(Te)이 축적(pile up)되는 현상이 발생한다. In the above-described prior art, a halogen gas is used to etch the phase change material layer 13. The elements constituting the halogen gas and the phase change material layer 13, that is, germanium (Ge), antimony (Sb), Antimony (Sb) is diffused out due to the difference in the reactivity of the tellurium (Te), and due to the external diffusion of the antimony (Te) accumulated in the surface of the phase change material layer (13) (pile) Teile up (pile up) ) Occurs.

이러한 안티몬(Sb)의 외확산 및 텔루늄(Te)의 축적은 상변화물질층(13)의 격자구조 또는 조성의 변화를 유발하여 상변화물질층의 전기적인 특성을 열화시키는 문제점이 있다. 또한, 상변화물질층 표면에 축적된 텔루늄(Te)은 고저항소스(high resist source)로 작용하는 문제점이 있으며, 후속 상변화물질층(13)을 덮는 실리콘산화막 형성과정에서 상변화물질층(13)과 실리콘산화막간의 계면특성을 열화시켜 실리콘산화막에 크랙(crack)을 발생시키는 문제점이 있다. The external diffusion of the antimony (Sb) and the accumulation of tellurium (Te) cause a change in the lattice structure or composition of the phase change material layer 13, thereby deteriorating the electrical characteristics of the phase change material layer. In addition, there is a problem that tellurium (Te) accumulated on the surface of the phase change material layer acts as a high resistive source, and the phase change material layer is formed during the formation of the silicon oxide film covering the subsequent phase change material layer 13. There is a problem in that cracks are generated in the silicon oxide film by deteriorating the interface property between the silicon oxide film and the silicon oxide film.

본 발명은 상기한 종래기술의 문제점을 해결하기 위한 것으로, 상변화물질층을 식각하는 과정에서 발생하는 식각손상으로 인하여 상변화물질층의 전기적인 특성이 열화되는 것을 방지할 수 있는 상변화 메모리 소자의 제조방법을 제공하는데 그 목적이 있다.The present invention is to solve the above problems of the prior art, a phase change memory device that can prevent the electrical characteristics of the phase change material layer from deteriorating due to the etching damage generated in the process of etching the phase change material layer Its purpose is to provide a method of manufacturing.

또한, 본 발명은 상변화물질층의 표면에 텔루늄(Te)이 축적되는 것을 방지할수 있는 상변화 메모리 소자의 제조방법을 제공하는데 다른 목적이 있다.Another object of the present invention is to provide a method of manufacturing a phase change memory device capable of preventing the accumulation of tellurium (Te) on the surface of the phase change material layer.

상기 목적을 달성하기 위한 일 측면에 따른 본 발명의 상변화 메모리 장치의 제조방법은 하부전극 상에 상변화물질층을 형성하는 단계; 상기 상변화물질층 상에 하드마스크패턴을 형성하는 단계; 상기 하드마스크패턴을 식각장벽으로 상기 상변화물질층을 식각하여 상변화물질층패턴을 형성하는 단계 및 상기 상변화물질층 식각시 발생한 식각손상(etch damage)를 큐어링(curing)하는 단계를 포함한다. According to an aspect of the present invention, there is provided a method of manufacturing a phase change memory device, the method including: forming a phase change material layer on a lower electrode; Forming a hard mask pattern on the phase change material layer; Forming a phase change material layer pattern by etching the phase change material layer using the hard mask pattern as an etch barrier, and curing etch damage generated during the phase change material layer etching. do.

상기 큐어링하는 단계는, 상기 상변화물질층을 구성성분 중 어느 하나를 이온주입하여 실시할 수 있다. 이때, 상기 상변화물질층은 게르마늄-안티몬-텔루늄(Ge-Sb-Te, GST)을 포함하고, 상기 이온주입은 안티몬(Sb)을 사용하여 실시할 수 있다. The curing may be performed by ion implanting any one of the components of the phase change material layer. In this case, the phase change material layer may include germanium-antimony-tellurium (Ge-Sb-Te, GST), and the ion implantation may be performed using antimony (Sb).

또한, 상기 큐어링하는 단계는, 상기 하드마스크패턴 측벽에 완충막을 형성 한 후에 진행할 수도 있으며, 상기 완충막은 포토레지스트로 형성할 수 있다. The curing may be performed after the buffer film is formed on the sidewalls of the hard mask pattern, and the buffer film may be formed of a photoresist.

상기 이온주입시 도즈량은 상기 상변화물질층패턴의 전체부피 대비 5%보다 작은 도즈량을 사용할 수 있으며, 상기 상변화물질층패턴에서 상변화가 발생하는 영역의 부피 대비 15%보다 작은 도즈량을 사용할 수 있다. The dose may be less than 5% of the total volume of the phase change material layer pattern, and the dose amount less than 15% of the volume of the region where phase change occurs in the phase change material layer pattern. Can be used.

상기 완충막을 형성하지 않은 경우, 상기 이온주입은 0°~ 9°범위의 이온주입 각도로 실시할 수 있으며, 상기 완충막을 형성한 경우, 상기 이온주입은 0°~ 5°범위의 이온주입 각도로 실시할 수 있다. When the buffer membrane is not formed, the ion implantation may be performed at an ion implantation angle in the range of 0 ° to 9 °. When the buffer membrane is formed, the ion implantation is at an ion implantation angle in the range of 0 ° to 5 °. It can be carried out.

상기 이온주입시 Rp타겟은 상기 기판과 접하는 상기 상변화물질층패턴의 하부면으로부터 상변화물질층패턴의 총 높이 대비 50%를 넘지않도록 실시할 수 있으며, 상기 이온주입시 5KeV ~ 100KeV 범위의 이온주입 에너지를 사용하여 실시할 수 있다.When the ion implantation, the Rp target may be performed so as not to exceed 50% of the total height of the phase change material layer pattern from the lower surface of the phase change material layer pattern contacting the substrate, and the ion may be in the range of 5KeV to 100KeV. This can be done using implanted energy.

상기 이온주입 후, 주입된 불순물을 활성화시키기 위한 열처리단계를 더 실시할 수 있다. After the ion implantation, a heat treatment step for activating the implanted impurities may be further performed.

상기 상변화물질층을 식각하는 단계는, 비활성기체와 할로겐가스가 혼합된 가스를 사용하여 실시할 수 있으며, 상기 비활성기체는 아르곤을 포함하고, 상기 할로겐가스는 CL2 또는 CHF3을 포함할 수 있다. The etching of the phase change material layer may be performed using a gas in which an inert gas and a halogen gas are mixed, the inert gas may include argon, and the halogen gas may include CL 2 or CHF 3 . have.

상기 하드마스크패턴은 도전막 예컨대, 티타늄질화막으로 형성할 수 있다. The hard mask pattern may be formed of a conductive film, for example, a titanium nitride film.

본 발명은 상변화물질층을 식각하는 과정에서 발생하는 상변화물질층의 식각손상을 큐어링함으로써, 상변화물질층의 전기적인 특성이 변화하는 것을 방지할 수 있는 효과가 있다. 이를 통하여 상변화물질층 표면에 텔루늄(Te)이 축적되는 것을 방지하여 상변화물질층에 접하는 박막과 상변화물질층 사이의 계면특성이 열화되는 것을 방지할 수 있는 효과가 있다.The present invention has the effect of preventing the electrical properties of the phase change material layer from changing by curing the etch damage of the phase change material layer generated in the process of etching the phase change material layer. This prevents the accumulation of tellurium (Te) on the surface of the phase change material layer, thereby preventing deterioration of interfacial properties between the thin film contacting the phase change material layer and the phase change material layer.

이하 본 발명이 속하는 기술분야에서 통상의 지식을 가진자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 본 발명의 가장 바람직한 실시예를 첨부도면을 참조하여 설명하기로 한다.Hereinafter, the most preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art may easily implement the technical idea of the present invention.

도 2a 내지 도 2b는 본 발명의 실시예에 따른 상변화 메모리 장치의 제조방법을 도시한 공정단면도이다.2A through 2B are cross-sectional views illustrating a method of manufacturing a phase change memory device according to an exemplary embodiment of the present invention.

도 2a에 도시된 바와 같이, 소정의 구조물이 구비된 기판(21)에 하부전극(22)을 형성한다. 이때, 하부전극(22)은 TiN, WN, TiAlN 및 TiW로 이루어진 그룹에서 선택된 어느 하나로 형성할 수 있다.As shown in FIG. 2A, the lower electrode 22 is formed on the substrate 21 having a predetermined structure. In this case, the lower electrode 22 may be formed of any one selected from the group consisting of TiN, WN, TiAlN, and TiW.

다음으로, 하부전극(22) 상에 상변화물질층(23)을 형성한다. 이때, 상변화물질층(23)은 칼코겐화합물을 사용하여 형성할 수 있다. 여기서, 상변화물질층(23)에 사용가능한 칼코켄화합물은 게르마늄-안티몬-텔루늄, 비소-안티몬-텔루늄, 주석-안티몬-텔루늄, 주석-인듐-안티몬-텔루늄, 비소-게르마늄-안티몬-텔루늄, 탄탈륨, 니오브 내지 바나듐 등과 같은 5A족 원소-안티몬-텔루늄, 텅스텐, 몰리브덴, 내지 크 롬 등과 같은 6A족 원소-안티몬-텔루늄, 5A족 원소-안티몬-셀렌, 또는 6A족 원소-안티몬-셀렌 등을 포함한다. 바람직하게는, 상변화물질층(23)으로 게르마늄-안티몬-텔루늄(Ge-Sb-Te, GST)을 사용한다.Next, a phase change material layer 23 is formed on the lower electrode 22. In this case, the phase change material layer 23 may be formed using a chalcogenide compound. Here, the chalcogenide compounds usable in the phase change material layer 23 are germanium-antimony-tellurium, arsenic-antimony-tellurium, tin-antimony-tellurium, tin-indium-antimony-tellurium, arsenic-germanium- Group 5A elements-antimony-tellurium, tantalum, niobium to vanadium, etc.-Group 6A elements, such as antimony-tellurium, tungsten, molybdenum, to chromium-antimony-tellurium, group 5A elements-antimony-selenium, or group 6A Element-antimony-selenium and the like. Preferably, germanium-antimony-tellurium (Ge-Sb-Te, GST) is used as the phase change material layer 23.

다음으로, 상변화물질층(23) 상에 하드마스크패턴(24)을 형성한다. 이때, 하드마스크패턴(24)은 도전막 예컨대, 티타늄질화막으로 형성할 수 있으며, 상변화 메모리 장치의 상부전극으로 작용한다.Next, a hard mask pattern 24 is formed on the phase change material layer 23. In this case, the hard mask pattern 24 may be formed of a conductive film, for example, a titanium nitride film, and serves as an upper electrode of the phase change memory device.

도 2b에 도시된 바와 같이, 하드마스크패턴(24)을 식각장벽으로 상변화물질층(23)을 식각하여 상변화물질층패턴(23A)을 형성한다. 이때, 식각공정은 비활성가스와 할로겐가스가 혼합된 혼합가스를 사용하여 실시할 수 있다. 여기서, 비활성가스로는 아르곤가스를 사용할 수 있으며, 할로겐가스로는 CL2 또는 CHF3을 사용할 수 있다.As shown in FIG. 2B, the phase change material layer 23 is etched using the hard mask pattern 24 as an etch barrier to form the phase change material layer pattern 23A. In this case, the etching process may be performed using a mixed gas of inert gas and halogen gas. Here, argon gas may be used as the inert gas, and CL 2 or CHF 3 may be used as the halogen gas.

여기서, 할로겐가스와 상변화물질층(23)을 구성하는 원소 즉, 게르마늄(Ge), 안티몬(Sb), 텔루늄(Te)의 반응성 차이로 인하여 안티몬(Sb)이 외부로 확산(out diffusion)되고, 이러한 안티몬(Sb)의 외확산으로 인하여 상변화물질층패턴(23A) 표면에 텔루늄(Te)이 축적(pile up)되는 현상이 발생한다. Here, antimony (Sb) out diffuses due to a difference in reactivity between the elements constituting the halogen gas and the phase change material layer 23, that is, germanium (Ge), antimony (Sb), and tellurium (Te). In addition, due to the external diffusion of the antimony (Sb), tellurium (Te) is accumulated on the surface of the phase change material layer pattern 23A.

도 2c에 도시된 바와 같이, 상변화물질층패턴(23A) 측벽에 완충막(25)을 형성한다. 이때, 완충막(25)은 후속 상변화물질층패턴(23A)의 식각손상을 큐어링하기 위한 이온주입공정시 이온주입완충막으로 작용하며, 포토레지스트(photo resist)로 형성할 수 있다. As illustrated in FIG. 2C, a buffer layer 25 is formed on sidewalls of the phase change material layer pattern 23A. In this case, the buffer layer 25 may act as an ion implantation buffer layer during the ion implantation process to cure the etching damage of the subsequent phase change material layer pattern 23A, and may be formed of a photoresist.

여기서, 완충막(25)을 형성하는 방법은 상변화물질층패턴(23A)을 포함하는 결과물 전면에 포토레지스트를 도포한 후, 하드마스크패턴(24)과 동일한 마스크를 사용하여 노광 및 현상공정을 진행함으로써, 상변화물질층패턴(23A) 측벽에 완충막(25)을 형성할 수 있다. Here, the buffer film 25 is formed by applying a photoresist on the entire surface of the resultant material including the phase change material layer pattern 23A, and then performing exposure and development processes using the same mask as the hard mask pattern 24. By proceeding, the buffer film 25 may be formed on the sidewalls of the phase change material layer pattern 23A.

한편, 후속 이온주입공정시 이온주입 각도와 같은 공정조건을 조절하여 상변화물질층패턴(23A)내 원하는 위치에 불순물 이온주입이 가능할 경우 완충막(25) 형성공정을 생략할 수도 있다. Meanwhile, in the subsequent ion implantation process, when the impurity ion implantation is possible at a desired position in the phase change material layer pattern 23A by adjusting the process conditions such as the ion implantation angle, the buffer film 25 forming process may be omitted.

다음으로, 식각공정시 발생한 상변화물질층패턴(23A) 식각손상을 큐어링한다. 이때, 큐어링공정은 상변화물질층패턴(23A)을 형성하는 과정에서 외부로 확산되어 손실된 안티몬(Sb)을 이온주입공정을 통하여 보상해주는 방법으로 실시할 수 있다. 이를 통하여 상변화물질층패턴(23A)내 손실된 안티몬(Sb)을 보상해주고, 안티몬(Sb)의 외확산으로 인하여 상변화물질층패턴 표면에 텔루늄(Te)이 축적(pile up)되는 현상을 해소할 수 있다. 즉, 큐어링공정을 통하여 상변화물질층패턴(23A)의 변형된 격자구조 또는 조성의 변화를 최초 상태로 복구할 수 있다.Next, the etch damage of the phase change material layer pattern 23A generated during the etching process is cured. At this time, the curing process may be performed by a method of compensating for the antimony (Sb) lost by diffusion to the outside in the process of forming the phase change material layer pattern (23A) through the ion implantation process. This compensates for the loss of antimony (Sb) in the phase change material layer pattern 23A, and due to external diffusion of antimony (Sb), tellurium (Te) accumulates on the surface of the phase change material layer pattern. Can be solved. In other words, the modified lattice structure or composition of the phase change material layer pattern 23A may be restored to an initial state through a curing process.

여기서, 식각손상을 큐어링하기 위한 이온주입공정시 안티몬(Sb)의 도즈량은 식각공정시 손실된 안티몬은 충분히 보상해 줄 수 있도록 상변화물질층패턴(23A)의 전체부피 대비 5%보다 작은 도즈량을 사용하여 실시할 수 있으며, 도면의 'A'와 같이 하부전극(22)에서 전달되는 줄열(joule heating)에 의하여 상변화물질층패턴(23A)내 상변화가 발생하는 영역의 부피 대비 15%보다 작은 도즈량을 사용하여 실시할 수 있다. Here, the dose of antimony (Sb) during the ion implantation process to cure the etch damage is less than 5% of the total volume of the phase change material layer pattern 23A to sufficiently compensate for the antimony lost during the etching process. It can be carried out using the dose amount, and as compared to the volume of the region where the phase change occurs in the phase change material layer pattern 23A by joule heating transmitted from the lower electrode 22 as shown in 'A' of the figure. It can be carried out using a dose of less than 15%.

또한, 이온주입공정은 상변화물질층패턴(23A)의 측벽에 완충막(25)을 형성하지 않은 경우, 0°~ 9°범위의 이온주입 각도로 실시할 수 있으며, 상변화물질층패턴(23A)의 측벽에 완충막(25)을 형성한 경우, 0°~ 5°범위의 이온주입 각도로 실시할 수 있다.In addition, when the buffer layer 25 is not formed on the sidewall of the phase change material layer pattern 23A, the ion implantation process may be performed at an ion implantation angle in the range of 0 ° to 9 °, and the phase change material layer pattern ( When the buffer film 25 is formed on the sidewall of 23A), it may be performed at an ion implantation angle in the range of 0 ° to 5 °.

또한, 이온주입공정시 Rp타겟은 기판(21)과 접하는 상변화물질층패턴(23A)의 하부면으로부터 상변화물질층패턴(23A)의 총 높이 대비 50%보다 낮도록 실시하는 것이 바람직하다. 예를 들어, 기판(21)과 상변화물질층패턴(23A)이 접하는 하부면을 시점으로, 상변화물질층패턴(23A)의 총 높이가 1000Å일 경우, Rp타겟의 위치는 상변화물질층패턴(23A) 하부면으로부터 500Å 높이를 넘지 않도록 조절하는 것이 바람직하다. 이는 상변화물질층패턴(23A)에서 실질적으로 상변화가 발생하는 영역(하부전극과 상변화물질층패턴이 접하는 영역)을 집중적으로 큐어링하기 위함이다. 이를 위하여 이온주입시 5KeV ~ 100KeV 범위의 이온주입 에너지를 사용하여 이온주입공정을 실시할 수 있다. In addition, in the ion implantation process, the Rp target may be performed to be lower than 50% of the total height of the phase change material layer pattern 23A from the bottom surface of the phase change material layer pattern 23A in contact with the substrate 21. For example, when the bottom surface of the substrate 21 and the phase change material layer pattern 23A is in contact with each other and the total height of the phase change material layer pattern 23A is 1000 μs, the position of the Rp target is the phase change material layer. It is preferable to adjust so as not to exceed 500 micrometers height from the lower surface of pattern 23A. This is to intensively cure the region (phase contact between the lower electrode and the phase change material layer pattern) where the phase change occurs in the phase change material layer pattern 23A. For this purpose, the ion implantation process may be performed using ion implantation energy in the range of 5KeV to 100KeV.

여기서, Rp타겟은 이온주입대상층 예컨대, 상변화물질층패턴(23A)에서 주입된 불순물 예컨대, 안티몬(Sb)의 농도가 가장높은 위치를 말한다.Here, the Rp target refers to a position where the concentration of impurities, such as antimony (Sb), injected from the ion implantation target layer, for example, the phase change material layer pattern 23A, is the highest.

다음으로, 완충막(25)을 제거한 후, 상변화물질층패턴(23A)에 주입된 안티몬을 활성화시키기 위한 열처리공정을 실시한다. 이때, 열처리는 급속열처리방법(Rapid Thermai Annealing, RTA), 퍼니스열처리방법(furnace annealing) 및 레이져열처리방법(laser annealing)으로 이루어진 그룹으로부터 선택된 어느 한 방법을 사용하여 실시할 수 있다.Next, after the buffer film 25 is removed, a heat treatment process for activating antimony injected into the phase change material layer pattern 23A is performed. At this time, the heat treatment may be carried out using any one method selected from the group consisting of a rapid heat treatment method (Rapid Thermai Annealing (RTA), a furnace annealing method and a laser annealing method.

한편, 상변화 메모리 장치를 완성하기 위한 후속 층간절연막 형성공정 또는 금속배선공정과 같은 후속 공정시 상변화물질층패턴(23A)에 주입된 안티몬(Sb)을 활성화시킬 수 있는 충분한 열에너지가 제공될 경우, 상술한 열처리과정을 생략할 수도 있다.On the other hand, when sufficient thermal energy is provided to activate the antimony (Sb) injected into the phase change material layer pattern 23A in a subsequent process such as a subsequent interlayer insulating film forming process or a metal wiring process to complete the phase change memory device. The above heat treatment process may be omitted.

다음으로, 도면에 도시하지는 않았지만, 상변화물질층패턴(23A) 및 하드마스크패턴(24)을 덮는 절연막을 형성하고, 절연막의 일부를 식각하여 상부전극 즉, 하드마스크패턴(24)을 전기적으로 연결하는 배선공정을 실시하여 상변화 메모리 장치를 완성할 수 있다.Next, although not shown, an insulating film covering the phase change material layer pattern 23A and the hard mask pattern 24 is formed, and a portion of the insulating film is etched to electrically connect the upper electrode, that is, the hard mask pattern 24. A phase change memory device can be completed by performing a wiring process for connecting.

이와 같이, 본 발명은 상변화물질층을 식각하는 과정에서 발생하는 상변화물질층의 식각손상을 큐어링함으로써, 상변화물질층의 전기적인 특성이 변화하는 것을 방지할 수 있다. 이를 통하여 상변화물질층 표면에 텔루늄(Te)이 축적되는 것을 방지하여 상변화물질층에 접하는 박막과 상변화물질층 사이의 계면특성이 열화되는 것을 방지할 수 있는 효과가 있다.As described above, the present invention can prevent the electrical properties of the phase change material layer from being changed by curing the etching damage of the phase change material layer generated in the process of etching the phase change material layer. This prevents the accumulation of tellurium (Te) on the surface of the phase change material layer, thereby preventing deterioration of interfacial properties between the thin film contacting the phase change material layer and the phase change material layer.

본 발명의 기술 사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기 실시예는 그 설명을 위한 것이며, 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술분야의 통상의 전문가라면 본 발명의 기술사상의 범위내의 다양한 실시예가 가능함을 이해할 수 있을 것이다.Although the technical spirit of the present invention has been described in detail according to the above preferred embodiment, it should be noted that the above embodiment is for the purpose of description and not of limitation. In addition, those skilled in the art will appreciate that various embodiments within the scope of the technical idea of the present invention are possible.

도 1은 종래기술에 따른 상변화 메모리 장치를 도시한 단면도. 1 is a cross-sectional view showing a phase change memory device according to the prior art.

도 2a 내지 도 2c는 본 발명의 실시예에 따른 상변화 메모리 장치의 제조방법을 도시한 공정단면도.2A to 2C are cross-sectional views illustrating a method of manufacturing a phase change memory device according to an embodiment of the present invention.

*도면 주요 부분에 대한 부호 설명** Description of symbols on the main parts of the drawings *

21 : 기판 22 : 하부전극21 substrate 22 lower electrode

23 : 상변화물질층 24 : 하드마스크패턴23: phase change material layer 24: hard mask pattern

25 : 완충막25: buffer membrane

Claims (16)

하부전극 상에 상변화물질층을 형성하는 단계;Forming a phase change material layer on the lower electrode; 상기 상변화물질층 상에 하드마스크패턴을 형성하는 단계;Forming a hard mask pattern on the phase change material layer; 상기 하드마스크패턴을 식각장벽으로 상기 상변화물질층을 식각하여 상변화물질층패턴을 형성하는 단계; 및Etching the phase change material layer using the hard mask pattern as an etch barrier to form a phase change material layer pattern; And 상기 상변화물질층 식각시 발생한 식각손상(etch damage)를 큐어링(curing)하는 단계;Curing an etch damage generated during the phase change material layer etching; 를 포함하는 상변화 메모리 장치의 제조방법.Method of manufacturing a phase change memory device comprising a. 제1항에 있어서,The method of claim 1, 상기 큐어링하는 단계는, 상기 상변화물질층을 구성성분 중 어느 하나를 이온주입하여 실시하는 상변화 메모리 장치의 제조방법.The curing may be performed by ion implanting one of the components into the phase change material layer. 제2항에 있어서,The method of claim 2, 상기 큐어링하는 단계는, 상기 하드마스크패턴의 측벽에 완충막을 형성한 후 진행하는 상변화 메모리 장치의 제조방법.The curing may be performed after forming a buffer film on the sidewall of the hard mask pattern. 제3항에 있어서,The method of claim 3, 상기 완충막은 포토레지스트로 형성하는 상변화 메모리 장치의 제조방법.And the buffer film is formed of a photoresist. 제2항에 있어서,The method of claim 2, 상기 이온주입시 도즈량은 상기 상변화물질층패턴의 전체부피 대비 5%보다 작은 상변화 메모리 장치의 제조방법.The ion implantation dose is less than 5% of the total volume of the phase change material layer pattern manufacturing method of a phase change memory device. 제2항에 있어서,The method of claim 2, 상기 이온주입시 도즈량은 상기 상변화물질층패턴에서 상변화가 발생하는 영역의 부피 대비 15%보다 작은 상변화 메모리 장치의 제조방법.The dose of the ion implantation method of the phase change memory device of less than 15% of the volume of the region where the phase change occurs in the phase change material layer pattern. 제2항에 있어서,The method of claim 2, 상기 이온주입시 0°~ 9°범위의 이온주입 각도로 실시하는 상변화 메모리 장치의 제조방법.A method of manufacturing a phase change memory device, wherein the ion implantation is performed at an ion implantation angle in a range of 0 ° to 9 °. 제3항에 있어서,The method of claim 3, 상기 이온주입시 0°~ 5°범위의 이온주입 각도로 실시하는 상변화 메모리 장치의 제조방법.A method of manufacturing a phase change memory device, wherein the ion implantation is performed at an ion implantation angle in a range of 0 ° to 5 °. 제2항에 있어서,The method of claim 2, 상기 이온주입시 Rp타겟은 상기 기판과 접하는 상기 상변화물질층패턴의 하부면으로부터 상기 상변화물질층패턴의 총 높이 대비 50%보다 낮도록 실시하는 상변화 메모리 장치의 제조방법.And the Rp target is lower than 50% of the total height of the phase change material layer pattern from a lower surface of the phase change material layer pattern in contact with the substrate. 제2항에 있어서,The method of claim 2, 상기 이온주입시 5KeV ~ 100KeV 범위의 이온주입 에너지를 사용하여 실시하는 상변화 메모리 장치의 제조방법.The method of manufacturing a phase change memory device using the ion implantation energy in the range of 5KeV ~ 100KeV during the ion implantation. 제2항에 있어서,The method of claim 2, 상기 이온주입 후, 열처리하는 단계를 더 포함하는 상변화 메모리 장치의 제조방법.And implanting a heat treatment after the ion implantation. 제2항 내지 제11항 중 어느 한 항에 있어서,The method according to any one of claims 2 to 11, wherein 상기 상변화물질층은 게르마늄-안티몬-텔루늄(Ge-Sb-Te, GST)을 포함하고, 상기 이온주입시 안티몬(Sb)을 사용하여 실시하는 하는 상변화 메모리 장치의 제조방법.The phase change material layer includes germanium-antimony-tellurium (Ge-Sb-Te, GST), and the method of manufacturing a phase change memory device using the antimony (Sb) during the ion implantation. 제1항에 있어서,The method of claim 1, 상기 상변화물질층을 식각하는 단계는 비활성기체와 할로겐가스가 혼합된 가스를 사용하여 실시하는 상변화 메모리 장치의 제조방법.And etching the phase change material layer using a gas in which an inert gas and a halogen gas are mixed. 제13항에 있어서,The method of claim 13, 상기 비활성기체는 아르곤을 포함하고, 상기 할로겐가스는 Cl2 또는 CHF3을 포함하는 상변화 메모리 장치의 제조방법.The inert gas comprises argon, the halogen gas comprises Cl 2 or CHF 3 The method of manufacturing a phase change memory device. 제1항에 있어서,The method of claim 1, 상기 하드마스크패턴은 도전막으로 형성하는 상변화 메모리 장치의 제조방 법. The hard mask pattern is a method of manufacturing a phase change memory device to form a conductive film. 제1항에 있어서,The method of claim 1, 상기 하드마스크패턴은 티타늄질화막으로 형성하는 상변화 메모리 장치의 제조방법.The hard mask pattern is formed of a titanium nitride film manufacturing method of a phase change memory device.
KR1020070103345A 2007-10-15 2007-10-15 Method for manufcturing phase change memory device KR20090038065A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070103345A KR20090038065A (en) 2007-10-15 2007-10-15 Method for manufcturing phase change memory device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070103345A KR20090038065A (en) 2007-10-15 2007-10-15 Method for manufcturing phase change memory device

Publications (1)

Publication Number Publication Date
KR20090038065A true KR20090038065A (en) 2009-04-20

Family

ID=40762368

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070103345A KR20090038065A (en) 2007-10-15 2007-10-15 Method for manufcturing phase change memory device

Country Status (1)

Country Link
KR (1) KR20090038065A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9318699B2 (en) 2012-01-18 2016-04-19 Micron Technology, Inc. Resistive memory cell structures and methods
US11574956B2 (en) 2020-09-16 2023-02-07 Samsung Electronics Co., Ltd. Semiconductor device including data storage material pattern

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9318699B2 (en) 2012-01-18 2016-04-19 Micron Technology, Inc. Resistive memory cell structures and methods
US9419056B2 (en) 2012-01-18 2016-08-16 Micron Technology, Inc. Resistive memory cell structures and methods
US9935154B2 (en) 2012-01-18 2018-04-03 Micron Technology, Inc. Resistive memory cell structures and methods
US10147763B2 (en) 2012-01-18 2018-12-04 Micron Technology, Inc. Resistive memory cell structures and methods
US10622408B2 (en) 2012-01-18 2020-04-14 Micron Technology, Inc. Resistive memory cell structures and methods
US11574956B2 (en) 2020-09-16 2023-02-07 Samsung Electronics Co., Ltd. Semiconductor device including data storage material pattern

Similar Documents

Publication Publication Date Title
KR100655796B1 (en) Phase-changeable memory device and method of manufacturing the same
US7022555B2 (en) Methods of forming a semiconductor memory device
KR100880667B1 (en) Memory cell having sidewall spacer for improved homogeneity
KR100852233B1 (en) Method of fomring a vertical diode and method of manufacturing a phase-change memory device using the same
US20100163828A1 (en) Phase change memory devices and methods for fabricating the same
GB2431043A (en) Phase changeable memory cells
US20070034905A1 (en) Phase-change memory device and its methods of formation
JP2007524242A (en) Semiconductor device and manufacturing method of semiconductor device
US8759808B2 (en) Phase-change memory cell
US6204173B1 (en) Multiple implantation and grain growth method
WO2022142647A1 (en) Multi-layer phase change memory device
KR100920836B1 (en) Phase-Change Memory Device and Fabrication Method Thereof
KR20090038065A (en) Method for manufcturing phase change memory device
US11121316B2 (en) Symmetric tunable PCM resistor for artificial intelligence circuits
KR20000042876A (en) Method for forming gate electrode of semiconductor device
US20080237562A1 (en) Phase change memory devices and fabrication methods thereof
US20100197111A1 (en) Method of manufacturing memory device and method of manufacturing phase-change memory device using the same
KR20090021762A (en) Method of manufacturing a phase-change memory device
KR101069657B1 (en) Manufacturing Method of Phase Change Random Access Memory Device
US20100159636A1 (en) Method of forming phase change layer and method of manufcturing phase change memory device using the same
KR101033484B1 (en) Fabrication Method of Phase-Change Random Access Memory Device
KR101046243B1 (en) Phase change memory device manufacturing method
CN115020335B (en) Method for forming semiconductor structure
US11930724B2 (en) Phase change memory cell spacer
US20230157185A1 (en) Phase change memory gaps

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid