KR20080110232A - Liquid crystal display and driving method of thereof - Google Patents

Liquid crystal display and driving method of thereof Download PDF

Info

Publication number
KR20080110232A
KR20080110232A KR1020070058725A KR20070058725A KR20080110232A KR 20080110232 A KR20080110232 A KR 20080110232A KR 1020070058725 A KR1020070058725 A KR 1020070058725A KR 20070058725 A KR20070058725 A KR 20070058725A KR 20080110232 A KR20080110232 A KR 20080110232A
Authority
KR
South Korea
Prior art keywords
frame frequency
liquid crystal
image
frequency
input
Prior art date
Application number
KR1020070058725A
Other languages
Korean (ko)
Inventor
정종훈
정창수
김현승
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070058725A priority Critical patent/KR20080110232A/en
Publication of KR20080110232A publication Critical patent/KR20080110232A/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/064Adjustment of display parameters for control of overall brightness by time modulation of the brightness of the illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/0653Controlling or limiting the speed of brightness adjustment of the illumination source

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

A liquid crystal display and a driving method thereof are provided to prevent flicker which is generated when turning on a plurality of lamp in order. A scanning inverter operates the lamps according to the lamp scanning frequency. An image detection part(131) analyzes the input image and detects the static images and moving picture input or not. A frame frequency detecting part(132) detects the frame frequency(FF) of the input image. If the input image is a static image, and the frame frequency is below 60Hz, a first inverter controller(134) promptly turning on the lamps under the n times of the frame frequency.

Description

액정표시장치 및 그 구동방법{LIQUID CRYSTAL DISPLAY AND DRIVING METHOD OF THEREOF}Liquid crystal display and its driving method {LIQUID CRYSTAL DISPLAY AND DRIVING METHOD OF THEREOF}

도 1은 일반적인 액티브 매트릭스 타입의 액정표시장치의 픽셀 등가 회로도.1 is a pixel equivalent circuit diagram of a general active matrix liquid crystal display device.

도 2는 스캐닝 백라이트 블링킹 방식을 설명하기 위한 램프 파형도.2 is a ramp waveform diagram for explaining a scanning backlight blinking scheme.

도 3은 프레임 주파수가 60Hz 미만인 정지영상에서의 플리커 발생을 설명하기 위한 도면.3 is a diagram for describing flicker generation in still images having a frame frequency of less than 60 Hz.

도 4는 본 발명의 실시예에 따른 액정표시장치의 블럭도.4 is a block diagram of a liquid crystal display according to an embodiment of the present invention.

도 5는 도 4의 인버터 제어기의 상세 블럭도.5 is a detailed block diagram of the inverter controller of FIG.

도 6은 도 5의 영상 검출부의 일 예시도.6 is an exemplary view of the image detector of FIG. 5.

도 7은 도 5의 수직 동기신호 조정부의 일 예시도. FIG. 7 is an exemplary diagram of a vertical synchronization signal adjusting unit of FIG. 5. FIG.

도 8은 2 배로 체배된 램프 스캐닝 주파수에 의해 점멸되는 램프들의 파형 예시도.8 is an exemplary waveform diagram of lamps flashing by a doubled ramp scanning frequency.

도 9는 도 5에 도시된 인버터 제어기의 제어과정을 설명하기 위한 흐름도.9 is a flowchart illustrating a control process of the inverter controller shown in FIG. 5.

도 10은 프레임 주파수가 60Hz 미만인 정지영상에서의 패널 스캐닝과 램프 스캐닝을 보여주는 도면.10 shows panel scanning and lamp scanning in still images with a frame frequency of less than 60 Hz.

< 도면의 주요 부분에 대한 부호의 설명 ><Description of Symbols for Main Parts of Drawings>

111: 시스템 113: 타이밍 콘트롤러111: system 113: timing controller

114: 감마전압 공급회로 115: 데이터 구동회로114: gamma voltage supply circuit 115: data driving circuit

116: 액정표시패널 117: 게이트 구동회로116: liquid crystal display panel 117: gate driving circuit

118: 백 라이트 120: 인버터118: backlight 120: inverter

121: 인버터 제어기 131: 영상 검출부121: inverter controller 131: image detector

132: 프레임 주파수 검출부 133: 수직 동기신호 검출부132: frame frequency detector 133: vertical sync signal detector

134: 제1 인버터 제어부 135: 제2 인버터 제어부134: first inverter control unit 135: second inverter control unit

136: 멀티플렉서136: multiplexer

본 발명은 액정표시장치에 관한 것으로, 특히 액정표시패널의 스캔방향을 따라 다수의 램프들을 순차적으로 점멸시킬 때 발생 되는 플리커를 줄이도록 한 액정표시장치 및 그 구동방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal display device, and more particularly, to a liquid crystal display device and a driving method thereof to reduce flicker generated when a plurality of lamps are sequentially flashed along the scanning direction of the liquid crystal display panel.

액정표시장치는 비디오 신호에 대응하여 액정층에 인가되는 전계를 통해 액정층의 광투과율을 제어함으로써 화상을 표시한다. 이러한 액정표시장치는 소형 및 박형화와 저 소비전력의 장점을 가지는 평판 표시장치로서, 노트북 PC와 같은 휴대용 컴퓨터, 사무 자동화 기기, 오디오/비디오 기기 등으로 이용되고 있다. 이 러한 구성을 가지는 액정표시장치는 박형, 저소비 전력이라는 특징에 의해, 음극선관(CRT)를 빠르게 대체하고 있다.The liquid crystal display displays an image by controlling the light transmittance of the liquid crystal layer through an electric field applied to the liquid crystal layer corresponding to the video signal. The liquid crystal display is a flat panel display having advantages of small size, thinness, and low power consumption, and is used as a portable computer such as a notebook PC, office automation equipment, audio / video equipment, and the like. The liquid crystal display having such a configuration is rapidly replacing the cathode ray tube (CRT) due to its thin and low power consumption.

특히, 액정셀마다 스위칭소자가 형성된 액티브 매트릭스(Active Matrix) 타입의 액정표시장치는 스위칭소자의 능동적인 제어가 가능하기 때문에 동영상 구현에 유리하다. 이러한 액티브 매트릭스 타입의 액정표시장치에 사용되는 스위칭소자로는 도 1과 같이 주로 박막트랜지스터(Thin Film Transistor; 이하 "TFT"라 한다)가 이용되고 있다.In particular, an active matrix type liquid crystal display device in which switching elements are formed in each liquid crystal cell is advantageous in implementing a moving picture because active switching of the switching elements is possible. As the switching element used in the active matrix liquid crystal display device, a thin film transistor (hereinafter referred to as TFT) is mainly used as shown in FIG. 1.

도 1을 참조하면, 액티브 매트릭스 타입의 액정표시장치는, 디지털 입력 데이터를 감마기준전압을 기준으로 아날로그 데이터 전압으로 변환하여 데이터라인(DL)에 공급함과 동시에 스캔펄스를 게이트라인(GL)에 공급하여 액정셀(Clc)을 충전시킨다. 이를 위해, TFT의 게이트전극은 게이트라인(GL)에 접속되고, 소스전극은 데이터라인(DL)에 접속되며, 그리고 TFT의 드레인전극은 액정셀(Clc)의 화소전극과 스토리지 캐패시터(Cst)의 일측 전극에 접속된다. 액정셀(Clc)의 공통전극에는 공통전압(Vcom)이 공급된다. 스토리지 캐패시터(Cst)는 TFT가 턴-온될 때 데이터라인(DL)으로부터 인가되는 데이터전압을 충전하여 액정셀(Clc)의 전압을 일정하게 유지하는 역할을 한다. 스캔펄스가 게이트라인(GL)에 인가되면 TFT는 턴-온(Turn-on)되어 소스전극과 드레인전극 사이의 채널을 형성하여 데이터라인(DL) 상의 전압을 액정셀(Clc)의 화소전극에 공급한다. 이때 액정셀(Clc)의 액정분자들은 화소전극과 공통전극 사이의 전계에 의하여 배열이 바뀌면서 입사광을 변조하게 된다. Referring to FIG. 1, an active matrix type liquid crystal display converts digital input data into an analog data voltage based on a gamma reference voltage and supplies it to the data line DL and simultaneously supplies scan pulses to the gate line GL. The liquid crystal cell Clc is charged. To this end, the gate electrode of the TFT is connected to the gate line GL, the source electrode is connected to the data line DL, and the drain electrode of the TFT is connected to the pixel electrode of the liquid crystal cell Clc and the storage capacitor Cst. It is connected to one electrode. The common voltage Vcom is supplied to the common electrode of the liquid crystal cell Clc. The storage capacitor Cst charges a data voltage applied from the data line DL when the TFT is turned on, thereby maintaining a constant voltage of the liquid crystal cell Clc. When the scan pulse is applied to the gate line GL, the TFT is turned on to form a channel between the source electrode and the drain electrode so that the voltage on the data line DL is applied to the pixel electrode of the liquid crystal cell Clc. Supply. At this time, the liquid crystal molecules of the liquid crystal cell Clc modulate the incident light by changing the arrangement by the electric field between the pixel electrode and the common electrode.

이와 같은 액정표시장치는 수동 발광 소자로서, 액정표시패널의 후면에 일정 간격으로 이격되어 배치된 백라이트용 램프들을 이용하여 화면의 휘도를 조절한다. Such a liquid crystal display device is a passive light emitting device, and adjusts the brightness of the screen by using backlight lamps spaced at regular intervals on the rear surface of the liquid crystal display panel.

한편, 액정표시장치에서는 액정의 느린 응답특성과 액정의 유지특성으로 인해 동화상 구현시 화면이 흐릿하게 보이는 모션 블러링(Motion Bluring) 현상이나 화상의 윤곽이 끌리는 것처럼 보이는 테일링 현상이 나타난다. 이러한 동화상의 화질저하는 액정의 응답속도가 1 프레임기간(16.7ms)보다 빠른 경우에도 완전히 해소되기가 어렵다.On the other hand, in a liquid crystal display, due to the slow response characteristics of the liquid crystal and the retention characteristics of the liquid crystal, a motion blurring phenomenon in which a screen is blurred when a moving image is implemented, or a tailing phenomenon in which an outline of an image appears to be drawn may appear. Such degradation in image quality is difficult to be completely solved even when the response speed of the liquid crystal is faster than one frame period (16.7 ms).

액정의 느린 응답특성과 유지특성에 의한 동화상의 표시품질 저하를 줄이기 위하여, 종래 '스캐닝 백라이트 블링킹 방식(Scanning Back Light Blinking System)'이 제안된 바 있다. In order to reduce the display quality deterioration due to the slow response and retention characteristics of the liquid crystal, a conventional scanning back light blinking system has been proposed.

스캐닝 백라이트 블링킹 방식은 도 2에 도시된 바와 같이, 수직 동기신호(Vsync)의 라이징 에지들 사이의 기간으로 정의되는 한 프레임(Frame) 기간 동안 다수의 램프들(Lamp1 내지 Lampk)을 일정 시간 간격으로 순차적으로 점멸시키는 방식을 말한다. 이러한 스캐닝 백라이트 블링킹 방식을 적용하면, 액정표시장치는 스캔 방향을 따라 순차적으로 점멸되는 다수의 램프들(Lamp1 내지 Lampk)에 의해 한 프레임 기간 중 일부 기간 동안에는 빛을 방출하고 나머지 기간에는 빛을 차단함으로써 준 임펄스 방식으로 구동하게 된다. 따라서, 액정 고유의 특성에 의한 동화상의 표시품질 저하는 준 임펄스 방식으로 구동되는 스캐닝 백라이트 블링킹 방식에 의해 방지된다. 스캐닝 백라이트 블링킹 방식에서, 1 초 동안의 프레임 수를 의미하는 프레임 주파수와 1초 동안의 동일한 램프의 점/소등 수를 의미하는 램 프 스캐닝 주파수는 동일하게 설정된다.In the scanning backlight blinking scheme, as shown in FIG. 2, a plurality of lamps Lamp1 to Lampk are fixed at a predetermined time interval during a frame period defined as a period between rising edges of the vertical synchronization signal Vsync. It is a way to flash sequentially. When the scanning backlight blinking method is applied, the liquid crystal display emits light during a part of one frame period and blocks light during the remaining period by a plurality of lamps Lamp1 to Lampk which are sequentially flashed along the scanning direction. As a result, it is driven in a quasi-impulse manner. Therefore, the display quality deterioration due to the inherent characteristics of the liquid crystal is prevented by the scanning backlight blinking method driven by the quasi-impulse method. In the scanning backlight blinking scheme, the frame frequency representing the number of frames for one second and the lamp scanning frequency representing the number of points / lights of the same lamp for one second are set to be the same.

그런데, 스캐닝 백라이트 블링킹 방식은 상술한 바와 같이 동화상의 표시품질 향상에는 큰 효과가 있으나, 정지화상에 적용될 때는 오히려 플리커를 유발하여 표시품질을 저하시키는 요인이 될 수 있다. 특히, 이 정지화상에서의 플리커는 60 Hz 이상의 프레임 주파수에 동기되는 디지털 비디오 데이터들이 입력될 때는 쉽게 인지되지 않지만, 60 Hz 미만의 프레임 주파수에 동기되는 디지털 비디오 데이터들이 입력될 때는 확연히 인지된다. 왜냐하면, 스캐닝 백라이트 블링킹 방식에서, 1 초 동안의 프레임 수를 의미하는 프레임 주파수와 1초 동안의 동일한 램프의 점/소등 수를 의미하는 램프 스캐닝 주파수는 동일하게 설정되기 때문이다. 예를 들어, 입력 디지털 비디오 데이터들이 75 Hz의 프레임 주파수에 동기되어 입력될 때에는 도 3의 (a)와 같이, 동일한 램프가 이전 프레임에서 점등되었다가 소등된 후, 다음 프레임에서 다시 점등될 때까지 소요되는 시간은 1/75 초인 반면, 입력 디지털 비디오 데이터들이 50 Hz의 프레임 주파수에 동기되어 입력될 때에는 도 3의 (b)와 같이, 1/50 초로 1/75 초에 비해 상대적으로 길다. 실험에 의하면, 동일한 램프의 점등에서 재점등까지 걸리는 시간이 1/60초를 초과하는 경우에는 램프의 점멸이 사람의 눈에 쉽게 플리커로 인지됨을 알 수 있었다.By the way, the scanning backlight blinking method has a great effect on improving the display quality of a moving image as described above, but when applied to a still image, it may cause a flicker to deteriorate the display quality. In particular, the flicker in this still picture is not easily recognized when digital video data synchronized to a frame frequency of 60 Hz or higher is input, but is clearly recognized when digital video data synchronized to a frame frequency of 60 Hz or lower is input. This is because, in the scanning backlight blinking scheme, the frame frequency representing the number of frames for one second and the lamp scanning frequency representing the number of dots / turnout of the same lamp for one second are set to be the same. For example, when input digital video data is input in synchronization with a frame frequency of 75 Hz, as shown in FIG. 3 (a), the same lamp is turned on in the previous frame and then turned off, and then turned on again in the next frame. While the time required is 1/75 seconds, when the input digital video data is input in synchronization with a frame frequency of 50 Hz, as shown in FIG. 3B, it is 1/50 seconds, which is relatively longer than 1/75 seconds. According to the experiment, when the time from the lighting of the same lamp to the re-lighting exceeds 1/60 seconds, it can be seen that the blinking of the lamp is easily recognized as flicker by the human eye.

결과적으로, 종래 액정표시장치는 입력 디지털 비디오 데이터들의 화상속성(동화상/정지화상)이나 프레임 주파수에 관계없이 램프 스캐닝 주파수를 프레임 주파수와 동일하게 하여 스캐닝 백라이트 블링킹 방식으로 램프들을 구동함으로써 상술한 바와 같이 프레임 주파수가 60 Hz 미만의 정지화상에서 플리커를 유발하는 문 제점이 있었다.As a result, the conventional liquid crystal display device drives the lamps by the scanning backlight blinking method by setting the lamp scanning frequency equal to the frame frequency irrespective of the image attribute (video / still image) or frame frequency of the input digital video data. Similarly, there was a problem that caused flicker in still images with a frame frequency of less than 60 Hz.

따라서, 본 발명의 목적은 액정표시패널의 스캔방향을 따라 다수의 램프들을 순차적으로 점멸시킬 때 정지화상에서 발생되는 플리커를 방지하도록 한 액정표시장치 및 그 구동방법을 제공하는 데 있다.Accordingly, an object of the present invention is to provide a liquid crystal display device and a driving method thereof to prevent flicker generated in a still image when a plurality of lamps are sequentially flashed along the scanning direction of the liquid crystal display panel.

상기 목적을 달성하기 위하여, 본 발명의 실시예에 따라 액정표시패널의 스캔방향을 따라 다수의 램프들을 순차적으로 점멸하는 액정표시장치는, 램프 스캐닝 주파수에 따라 상기 램프들을 구동하기 위한 스캐닝 인버터; 입력영상을 분석하여 정지영상과 동영상 입력여부를 검출하는 영상 검출부; 상기 입력영상의 프레임 주파수를 검출하는 프레임 주파수 검출부; 및 상기 입력영상이 정지영상이고 상기 프레임 주파수가 60Hz 미만일 때 상기 램프 스캐닝 주파수를 상기 프레임 주파수에 비해 n(n은 2 이상의 정수) 배 체배하여 상기 램프들의 점멸속도를 빠르게 하는 제1 인버터 제어부를 구비한다.In order to achieve the above object, according to an embodiment of the present invention, a liquid crystal display which sequentially flashes a plurality of lamps along a scanning direction of a liquid crystal display panel, includes: a scanning inverter for driving the lamps according to a lamp scanning frequency; An image detection unit for analyzing whether the still image and the moving image are input by analyzing the input image; A frame frequency detector for detecting a frame frequency of the input image; And a first inverter controller to increase the flashing speed of the lamps by multiplying n (n is an integer of 2 or more) times the lamp scanning frequency when the input image is a still image and the frame frequency is less than 60 Hz. do.

본 발명의 실시예에 따른 액정표시장치는 상기 프레임 주파수 검출부에서 생성된 제어신호에 응답하여 상기 제1 인버터 제어부로 공급되는 수직 동기신호를 조정하는 수직동기신호 조정부를 더 구비하고; 상기 제1 인버터 제어부는 상기 조정된 수직 동기신호와 상기 60Hz 미만의 프레임 주파수를 이용하여 한 프레임 동안 상기 램프들이 n(n은 2 이상의 정수)번 점멸되도록 상기 인버터를 제어한다.The liquid crystal display according to the embodiment of the present invention further comprises a vertical synchronous signal adjusting unit for adjusting the vertical synchronous signal supplied to the first inverter control unit in response to the control signal generated by the frame frequency detector; The first inverter controller controls the inverter such that the lamps flash n times (n is an integer of 2 or more) for one frame by using the adjusted vertical synchronization signal and the frame frequency below 60 Hz.

상기 수직동기신호 조정부는, 상기 제어신호가 입력되는 베이스 단자, 상기 수직 동기신호를 공급하는 입력단에 접속된 콜렉터 단자, 및 접지와 접속된 에미터 단자를 가지는 트랜지스터; 및 상기 콜렉터 단자와 상기 트랜지스터의 입력단 사이에 접속되는 출력 노드를 구비한다.The vertical synchronization signal adjusting unit may include a transistor having a base terminal to which the control signal is input, a collector terminal connected to an input terminal for supplying the vertical synchronization signal, and an emitter terminal connected to ground; And an output node connected between the collector terminal and the input terminal of the transistor.

상기 제어신호는 상기 입력영상이 정지영상이고 상기 프레임 주파수가 60Hz 미만일 때 하이 논리 상태로 유지된다.The control signal is maintained in a high logic state when the input image is a still image and the frame frequency is less than 60 Hz.

본 발명의 실시예에 따른 액정표시장치는 상기 입력영상이 동영상이거나 60Hz 이상의 프레임 주파수를 갖는 정지영상인 경우, 상기 램프 스캐닝 주파수를 상기 프레임 주파수와 동일하게 유지하여 상기 램프들의 점멸을 제어하는 제2 인버터 제어부를 더 구비한다.In the liquid crystal display according to the embodiment of the present invention, when the input image is a moving image or a still image having a frame frequency of 60 Hz or more, the second display panel controls the blinking of the lamps by maintaining the lamp scanning frequency equal to the frame frequency. It further comprises an inverter control unit.

상기 목적을 달성하기 위하여 본 발명의 실시예에 따라 액정표시패널의 스캔방향을 따라 다수의 램프들을 순차적으로 점멸하는 액정표시장치의 구동방법은, 입력영상을 분석하여 정지영상과 동영상 입력여부를 검출하는 단계; 상기 입력영상의 프레임 주파수를 검출하는 단계; 상기 입력영상이 정지영상이고 상기 프레임 주파수가 60Hz 미만일 때 상기 램프 스캐닝 주파수를 상기 프레임 주파수에 비해 n(n은 2 이상의 정수) 배 체배하는 단계; 및 상기 체배된 램프 스캐닝 주파수에 따라 상기 램프들을 구동하여 상기 램프들의 점멸속도를 빠르게 하는 단계를 포함한다.In order to achieve the above object, a driving method of a liquid crystal display device which sequentially flashes a plurality of lamps along a scanning direction of a liquid crystal display panel according to an embodiment of the present invention detects whether a still image and a moving image are input by analyzing an input image. Making; Detecting a frame frequency of the input image; Multiplying the ramp scanning frequency by n (n is an integer of 2 or more) compared to the frame frequency when the input image is a still image and the frame frequency is less than 60 Hz; And driving the lamps according to the multiplied lamp scanning frequency to increase the flashing speed of the lamps.

상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부한 도면들을 참조한 본 발명의 바람직한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects and advantages of the present invention in addition to the above object will become apparent from the description of the preferred embodiment of the present invention with reference to the accompanying drawings.

이하, 도 4 내지 도 10을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described with reference to FIGS. 4 to 10.

도 4는 본 발명의 실시예에 따른 액정표시장치의 블럭도이다.4 is a block diagram of a liquid crystal display according to an exemplary embodiment of the present invention.

도 4를 참조하면, 본 발명의 실시예에 따른 액정표시장치는 m×n 개의 액정셀들(Clc)이 매트릭스 타입으로 배열되고 m 개의 데이터라인들(D1 내지 Dm)과 n 개의 게이트라인들(G1 내지 Gn)이 교차되며 그 교차부에 TFT가 형성된 액정표시패널(116)과, 액정표시패널(116)의 구동전압을 발생하기 위한 DC-DC 변환기(119)와, 아날로그 감마보상전압을 발생하는 감마전압 공급회로(114)와, 액정표시패널(116)의 데이터라인들(D1 내지 Dm)에 데이터를 공급하는 데이터 구동회로(115)와, 게이트라인들(G1 내지 Gn)에 스캔신호를 공급하는 게이트 구동회로(117)와, 데이터 구동회로(115)와 게이트 구동회로(117)를 제어하기 위한 타이밍 콘트롤러(113)와, 입력 영상의 속성과 프레임 주파수에 따라 액정표시패널의 스캔방향을 따라 다수의 램프들을 순차적으로 점멸하기 위한 램프 스캐닝 주파수를 조정하는 인버터 제어기(121)와, 조정된 램프 스캐닝 주파수에 따라 백 라이트(118)를 구동시키는 인버터(120)와, 인버터(120)의 구동에 의해 액정표시패널(116)에 빛을 조사하는 백라이트(118)를 구비한다. Referring to FIG. 4, in the liquid crystal display according to the exemplary embodiment, m × n liquid crystal cells Clc are arranged in a matrix type, and m data lines D1 to Dm and n gate lines ( G1 to Gn) intersect, and a TFT is formed at the intersection thereof, a DC-DC converter 119 for generating a driving voltage of the liquid crystal display panel 116, and an analog gamma compensation voltage is generated. The scan signal is applied to the gamma voltage supply circuit 114, the data driver circuit 115 to supply data to the data lines D1 to Dm of the liquid crystal display panel 116, and the gate lines G1 to Gn. The scanning direction of the liquid crystal display panel according to the attributes and the frame frequency of the input image and the timing controller 113 for controlling the gate driving circuit 117 to be supplied, the data driving circuit 115, and the gate driving circuit 117. Lamp scanning for flashing multiple lamps sequentially accordingly Light is irradiated to the liquid crystal display panel 116 by the inverter controller 121 for adjusting the wave number, the inverter 120 for driving the backlight 118 according to the adjusted lamp scanning frequency, and the drive of the inverter 120. The backlight 118 is provided.

액정표시패널(116)은 두 장의 유리기판 사이에 액정층이 형성된다. 이 액정표시패널(116)은 m 개의 데이터라인들(D1 내지 Dm)과 n 개의 게이트라인들(G1 내지 Gn)이 교차 구조에 의해 매트릭스 형태로 배치된 m×n 개의 액정셀들(Clc)을 포함한다. In the liquid crystal display panel 116, a liquid crystal layer is formed between two glass substrates. The liquid crystal display panel 116 includes m × n liquid crystal cells Clc in which m data lines D1 to Dm and n gate lines G1 to Gn are arranged in a matrix by a cross structure. Include.

액정표시패널(116)의 하부 유리기판에는 데이터라인들(D1 내지 Dm), 게이트라인들(G1 내지 Gn), TFT들, TFT에 접속된 액정셀(Clc)의 화소전극들 및 스토리지 커패시터(Cst) 등이 형성된다. 액정표시패널(116)의 상부 유리기판 상에는 블랙매트릭스, 컬러필터 및 공통전극등이 형성된다. 공통전극은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서 화소전극과 함께 하부 유리기판 상에 형성된다. 액정표시패널(116)의 상부 유리기판과 하부 유리기판 상에는 광축이 직교하는 편광판이 부착되고 액정과 접하는 내면에 액정의 프리틸트각을 설정하기 위한 배향막이 형성된다. The lower glass substrate of the liquid crystal display panel 116 includes data lines D1 to Dm, gate lines G1 to Gn, TFTs, pixel electrodes of the liquid crystal cell Clc connected to the TFT, and a storage capacitor Cst. ) Is formed. A black matrix, a color filter, a common electrode, and the like are formed on the upper glass substrate of the liquid crystal display panel 116. The common electrode is formed on the upper glass substrate in a vertical electric field driving method such as twisted nematic (TN) mode and vertical alignment (VA) mode, and a horizontal electric field such as IPS (In Plane Switching) mode and FFS (Fringe Field Switching) mode. The driving method is formed on the lower glass substrate together with the pixel electrode. On the upper glass substrate and the lower glass substrate of the liquid crystal display panel 116, a polarizing plate having an optical axis orthogonal to each other is attached, and an alignment layer for setting the pretilt angle of the liquid crystal is formed on the inner surface which is in contact with the liquid crystal.

시스템(111)은 인터페이스회로(미도시)를 통해 공급되는 아날로그 영상 데이터를 액정표시패널(116)의 해상도에 부합되는 디지털 비디오 데이터(Ri,Gi,Bi)로 변환한다. 시스템(111)은 인터페이스회로로부터의 영상 데이터를 이용하여 복합 영상신호를 추출하고, 추출된 복합 영상신호를 이용하여 액정표시패널(116)의 해상도에 맞는 수평 동기신호(Hsync), 수직 동기신호(Vsync), 데이터 인에이블 신호(DE) 및 도트 클럭(DCLK)을 생성한다. 그리고, 시스템(111)은 VCC 전압을 DC-DC 변환기(119)에 공급하고, 인버터 직류입력전압(Vinv)을 인버터(120)에 공급한다. The system 111 converts analog image data supplied through an interface circuit (not shown) into digital video data Ri, Gi, and Bi corresponding to the resolution of the liquid crystal display panel 116. The system 111 extracts the composite video signal using the image data from the interface circuit, and uses the extracted composite video signal to match the horizontal sync signal Hsync and the vertical sync signal according to the resolution of the liquid crystal display panel 116. Vsync), a data enable signal DE, and a dot clock DCLK. The system 111 supplies a VCC voltage to the DC-DC converter 119 and supplies an inverter DC input voltage Vinv to the inverter 120.

DC-DC 변환기(119)는 시스템(111)으로부터 입력되는 VCC 전압을 이용하여 VDD 전압, VCOM 전압, VGH 전압, VGL 전압을 발생한다. VCOM 전압은 액정셀(Clc)의 공통전극에 공급되는 전압이다. VGH 전압은 TFT의 문턱전압 이상으로 설정된 스캔펄스의 하이논리전압으로써 게이트 구동회로(117)에 공급되고, VGL 전압은 TFT의 오프전압으로 설정된 스캔펄스의 로우논리전압으로써 게이트 구동회로(117)에 공급된다. The DC-DC converter 119 generates a VDD voltage, a VCOM voltage, a VGH voltage, and a VGL voltage using the VCC voltage input from the system 111. The VCOM voltage is a voltage supplied to the common electrode of the liquid crystal cell Clc. The VGH voltage is supplied to the gate driving circuit 117 as the high logic voltage of the scan pulse set above the threshold voltage of the TFT, and the VGL voltage is supplied to the gate driving circuit 117 as the low logic voltage of the scan pulse set to the OFF voltage of the TFT. Supplied.

감마전압 공급회로(114)는 DC-DC 변환기(119)로부터의 VDD 전압과 기저전압(GND)으로 설정되는 VSS 전압을 분압하여 디지털 비디오 데이터(Ri, Gi, Bi)의 각 계조에 대응하는 아날로그 감마보상전압들을 발생한다. The gamma voltage supply circuit 114 divides the VDD voltage from the DC-DC converter 119 and the VSS voltage set as the base voltage GND to analog to the respective gray levels of the digital video data Ri, Gi, and Bi. Generate gamma compensation voltages.

데이터 구동회로(115)는 타이밍 콘트롤러(113)로부터의 데이터 제어신호(DDC)에 응답하여 디지털 비디오 데이터(Ri, Gi, Bi)를 감마전압 공급회로(114)로부터의 아날로그 감마보상전압으로 변환하고, 그 아날로그 감마보상전압을 데이터전압으로써 액정표시패널(116)의 데이터라인들(D1 내지 Dm)에 공급한다. The data driving circuit 115 converts the digital video data Ri, Gi, Bi into an analog gamma compensation voltage from the gamma voltage supply circuit 114 in response to the data control signal DDC from the timing controller 113. The analog gamma compensation voltage is supplied to the data lines D1 to Dm of the liquid crystal display panel 116 as a data voltage.

게이트 구동회로(117)는 타이밍 콘트롤러(113)로부터의 게이트 제어신호(GDC)에 응답하여 게이트전압(VGH, VGL)의 스캔펄스를 발생하고 그 스캔펄스를 게이트라인들(G1 내지 Gn)에 순차적으로 공급하여 데이터신호가 공급되는 액정표시패널(116)의 수평라인을 선택한다.The gate driving circuit 117 generates scan pulses of the gate voltages VGH and VGL in response to the gate control signal GDC from the timing controller 113, and sequentially scans the scan pulses to the gate lines G1 to Gn. Selects a horizontal line of the liquid crystal display panel 116 to which a data signal is supplied.

타이밍 콘트롤러(113)는 시스템(111)으로부터의 디지털 비디오 데이터(Ri, Gi, Bi)를 액정표시패널(116)에 맞게 재정렬하여 데이터 구동회로(115)에 공급하고 타이밍 제어신호들(Vsync, Hsync, DCLK, DE)를 이용하여 게이트 구동회로(117)와 데이터 구동회로(115)를 제어하기 위한 제어신호(DDC, GDC)를 발생한다. 게이트 제어신호(DDC)에는 게이트 스타트 펄스(Gate Start Pulse : GSP), 게이트 쉬프트 클럭(Gate Shift Clock : GSC), 게이트 출력 신호(Gate Output Enable : GOE) 등이 포함되며, 데이터 제어신호(DDCS)에는 소스 스타트 펄스(Source Start Pulse : SSP), 소스 쉬프트 클럭(Source Shift Clock : SSC), 소스 출력 신호(Source Output Enable : SOE) 및 극성신호(Polarity : POL) 등이 포함된다.The timing controller 113 realigns the digital video data Ri, Gi, and Bi from the system 111 to the liquid crystal display panel 116 to supply the data driving circuit 115 to the timing driving signals Vsync and Hsync. And control signals DDC and GDC for controlling the gate driving circuit 117 and the data driving circuit 115 by using the DCLK and DE. The gate control signal DDC includes a gate start pulse (GSP), a gate shift clock (GSC), a gate output signal (GOE), and a data control signal (DDCS). This includes a source start pulse (SSP), a source shift clock (SSC), a source output signal (SOE), and a polarity signal (POL).

백 라이트(118)는 액정표시패널(116)의 하부에 액정표시패널(116)과 중첩되게 설치되는 다수의 직하형 램프들을 구비한다. 이 백 라이트(118)에 사용되는 램프는 냉음극형광램프(Cold Cathode Fluorescent; CCFL), 외부전극형광램프(External Electrode Flouscent; EEFL), 열음극형광램프(Heat Cathode Fluorescent; HCFL) 중 어느 하나일 수 있다. 램프들은 인버터(120)의 구동에 의해 액정표시패널(110)의 스캔 방향에 따라 순차적으로 점멸함으로써 액정표시패널(116)로 빛을 조사하게 된다.The backlight 118 includes a plurality of direct type lamps disposed below the liquid crystal display panel 116 so as to overlap the liquid crystal display panel 116. The lamp used for the backlight 118 may be any one of a Cold Cathode Fluorescent (CCFL), an External Electrode Flouscent (EEFL), and a Heat Cathode Fluorescent (HCFL). have. The lamps are sequentially flashed according to the scanning direction of the liquid crystal display panel 110 by driving the inverter 120 to irradiate light to the liquid crystal display panel 116.

인버터(120)는 스위칭부(미도시)를 통해 외부로부터 공급되는 직류 신호를 교류 신호로 변환하고, 변압부(미도시)를 통해 저압의 교류신호를 고압의 교류신호로 승압한 후 램프들로 공급한다. 이 인버터(120)는 시스템(111)으로부터 구동전압(Vinv)을 공급받고 인버터 제어기(121)의 제어하에 구동됨으로써 램프들의 점멸 속도를 프레임 주파수보다 빠르게 하거나, 동일하게 할 수 있다.Inverter 120 converts a DC signal supplied from the outside through a switching unit (not shown) into an AC signal, and boosts the low-voltage AC signal to a high-voltage AC signal through a transformer (not shown). Supply. The inverter 120 receives the driving voltage Vinv from the system 111 and is driven under the control of the inverter controller 121 to make the flashing speed of the lamps faster than or equal to the frame frequency.

인버터 제어기(121)는 시스템(111)으로부터의 디지털 비디오 데이터(Ri,Gi,Bi)를 참조하여 입력 영상이 동영상인지 또는 정지영상인지를 검출한다. 인버터 제어기(121)는 시스템(111)으로부터의 수직 동기신호(Vsync)를 카운트하여 입력 영상의 프레임 주파수를 검출한다. 인버터 제어기(121)는 입력 영상이 정지영상이고 프레임 주파수가 60Hz 미만일 때는 액정표시패널(116)의 스캔방향을 따라 다수의 램프들을 순차적으로 점멸하기 위한 램프 스캐닝 주파수를 2배로 체배하여 램프들의 점멸속도를 프레임 주파수에 비해 n(n은 2이상의 정수)배 빠르게 한다. 그리고, 인버터 제어기(121)는 입력 영상이 동영상이거나, 정지영상의 프레임 주파수가 60Hz 이상일 때는 램프 스캐닝 주파수를 프레임 주파수와 동일하게 하여 램프들의 점멸속도를 프레임 주파수에 동기 시킨다. 이러한 인버터 제어기(121)에 대해서는 도 5 내지 도 8을 참조하여 상세히 설명하기로 한다.The inverter controller 121 refers to the digital video data Ri, Gi, Bi from the system 111 and detects whether the input image is a moving image or a still image. The inverter controller 121 counts the vertical synchronization signal Vsync from the system 111 to detect the frame frequency of the input image. When the input image is a still image and the frame frequency is less than 60 Hz, the inverter controller 121 doubles the lamp scanning frequency for sequentially blinking a plurality of lamps along the scanning direction of the liquid crystal display panel 116, thereby causing the lamps to blink. Is n times n (n is an integer greater than or equal to 2) times the frame frequency. When the input image is a video or the frame frequency of the still image is 60 Hz or more, the inverter controller 121 synchronizes the flashing speed of the lamps to the frame frequency by making the lamp scanning frequency the same as the frame frequency. The inverter controller 121 will be described in detail with reference to FIGS. 5 to 8.

도 5는 인버터 제어기의 상세 블럭도이고, 도 6은 도 5의 영상 검출부의 일 예를 나타내는 도면이며, 도 7은 도 5의 수직 동기신호 조정부의 일 예를 나타내는 도면이다. 또한, 도 8은 2 배로 체배된 램프 스캐닝 주파수에 의해 점멸되는 램프들의 파형 예시도이다.FIG. 5 is a detailed block diagram of the inverter controller, FIG. 6 is a diagram illustrating an example of the image detector of FIG. 5, and FIG. 7 is a diagram illustrating an example of the vertical synchronization signal adjuster of FIG. 5. 8 is an exemplary waveform diagram of lamps flashing by a lamp scanning frequency multiplied by 2 times.

도 5를 참조하면, 인버터 제어기(121)는 입력 디지털 비디오 데이터(Ri,Gi,Bi)를 참조하여 입력 영상이 동영상인지 또는 정지영상인지를 검출하는 영상 검출부(131)와, 입력되는 수직 동기신호(Vsync)를 카운트하여 입력 영상의 프레임 주파수(FF)를 검출하는 프레임 주파수 검출부(132)와, 입력 영상이 정지영상이고 프레임 주파수가 60Hz 미만인 경우 프레임 주파수 검출부(132)에서 생성되는 제어신호(DS)에 응답하여 정지영상 수직 동기신호(Vsync(SI))를 조정하는 수직 동기신호 조정부(133)와, 변조된 수직 동기신호(MVsync(SI))와 프레임 주파수(FF)를 이용하여 프레임 주파수(FF)에 비해 램프 스캐닝 주파수를 2 배로 체배하는 제1 인버터 제어부(134)와, 입력 영상이 동영상이거나 정지영상의 프레임 주파수가 60Hz 이상인 경우 램프 스캐닝 주파수를 프레임 주파수와 동일하게 제어하는 제2 인버터 제어부(135)와, 프레임 주파수 검출부(132)로부터의 제어신호(DS)에 응답하여 제1 및 제2 인버터 제어부(134,135)의 출력 신호들 중 어느 하나를 선택하는 멀티플렉서(136 : 이하, "MUX"라 함)를 구비한다.Referring to FIG. 5, the inverter controller 121 refers to the input digital video data Ri, Gi, and Bi, and an image detector 131 for detecting whether an input image is a moving image or a still image, and an input vertical synchronization signal. A frame frequency detector 132 that counts (Vsync) to detect the frame frequency (FF) of the input image, and a control signal DS generated by the frame frequency detector 132 when the input image is a still image and the frame frequency is less than 60 Hz. Frame sync using the vertical sync signal adjusting unit 133 for adjusting the still image vertical sync signal Vsync (SI), and the modulated vertical sync signal MVsync (SI) and the frame frequency FF. The first inverter controller 134 multiplying the lamp scanning frequency by FF) and the lamp scanning frequency is equal to the frame frequency when the input image is a video or the frame frequency of the still image is 60 Hz or more. And a multiplexer for selecting any one of output signals of the first and second inverter controllers 134 and 135 in response to the control signal DS from the second inverter controller 135 and the frame frequency detector 132. 136: hereinafter referred to as "MUX".

영상 검출부(131)는 입력 디지털 비디오 데이터(Ri,Gi,Bi)를 참조하여 입력 영상이 동영상인지 또는 정지영상인지를 검출한다. 이를 위해, 영상 검출부(131)는 도 6과 같이 제1 및 제2 프레임 메모리(131a,131b)와 비교부(131c)를 구비한다.The image detector 131 detects whether the input image is a moving picture or a still image with reference to the input digital video data Ri, Gi, and Bi. To this end, the image detector 131 includes first and second frame memories 131a and 131b and a comparator 131c as shown in FIG. 6.

제1 및 제2 프레임 메모리(131a,131b)는 픽셀 클럭에 맞추어 디지털 비디오 데이터(Ri,Gi,Bi)를 프레임 단위로 교대로 저장하고 저장된 데이터(Ri,Gi,Bi)를 교대로 출력하여 비교부(131c)에 이전 프레임 데이터 즉, n-1 번째 프레임 데이터(Fn)를 공급한다. The first and second frame memories 131a and 131b alternately store digital video data Ri, Gi, and Bi in frame units according to a pixel clock, and alternately output and compare the stored data Ri, Gi, and Bi. The previous frame data, that is, the n-1 th frame data Fn, is supplied to the unit 131c.

비교부(131c)는 데이터 입력버스라인(131d)으로부터의 n 번째 프레임 데이터(Fn)와 제1 및 제2 프레임 메모리(131a,131b)로부터의 n-1 번재 프레임 데이터(Fn-1)를 비교하고 그 비교결과에 기초하여 입력 영상이 동영상인지 또는 정지영상인지를 검출한다. 비교부(131c)는 검출의 정확성을 기하기 위하여, 인접하여 연속적으로 공급되는 프레임 데이터들 간의 비교 누적치를 이용할 수 있다.The comparing unit 131c compares the n th frame data Fn from the data input bus line 131d with the n-1 th frame data Fn-1 from the first and second frame memories 131a and 131b. Based on the comparison result, it is detected whether the input image is a moving image or a still image. The comparator 131c may use a comparison cumulative value between adjacent frame data continuously supplied to ensure accuracy of detection.

영상 검출부(131)는 검출된 동영상과 정지영상에 따라 입력 수직 동기주파수(Vsync)를 동영상 수직 동기주파수(Vsync(MI))와 정지영상수직 동기주파수(Vsync(SI))로 분류하여 출력한다. The image detector 131 classifies and outputs the input vertical sync frequency Vsync into the video vertical sync frequency Vsync (MI) and the still image vertical sync frequency Vsync (SI) according to the detected video and the still image.

한편, 영상 검출부(131)는 도 6에 도시된 것 이외에도 공지의 다른 영상 검출 방법을 이용할 수도 있다.The image detector 131 may use other known image detection methods in addition to those shown in FIG. 6.

프레임 주파수 검출부(132)는 입력 영상이 정지영상이고 프레임 주파수가 60Hz 미만인 경우 정지영상 수직 동기신호(Vsync(SI))를 카운트하여 입력 영상의 프레임 주파수(FF)를 검출한다. 이를 위해, 프레임 주파수 검출부(132)는 에지 검출기와 카운터를 구비할 수 있다. 에지 검출기는 정지영상 수직 동기신호(Vsync(SI))의 라이징 에지들을 검출하거나 또는 폴링 에지들을 검출하여 카운터로 공급한다. 카운터는 검출된 라이징 에지들 또는 폴링 에지들을 1 초 동안 카운트하여 입력 정지 영상의 프레임 주파수(FF)를 검출한다.When the input image is a still image and the frame frequency is less than 60 Hz, the frame frequency detector 132 counts the still image vertical synchronization signal Vsync (SI) to detect the frame frequency FF of the input image. To this end, the frame frequency detector 132 may include an edge detector and a counter. The edge detector detects rising edges of the still image vertical sync signal Vsync (SI) or detects falling edges and supplies them to the counter. The counter counts the detected rising edges or falling edges for one second to detect the frame frequency FF of the input still image.

이러한 프레임 주파수 검출부(132)는 정지영상 수직 동기신호(Vsync(SI))를 조정하기 위한 제어신호(DS)를 생성하여 검출된 프레임 주파수(FF)와 함께 수직 동기신호 조정부(133)로 공급한다. 그리고, 프레임 주파수 검출부(132)는 영상 검출부(131)로부터의 정지영상 수직 동기신호(Vsync(SI))를 연계하여 수직 동기신호 조정부(133)와 제2 인버터 제어부(135)로 공급한다.The frame frequency detector 132 generates a control signal DS for adjusting the still image vertical sync signal Vsync (SI) and supplies the same to the vertical sync signal adjuster 133 along with the detected frame frequency FF. . The frame frequency detector 132 supplies a still image vertical sync signal Vsync (SI) from the image detector 131 to the vertical sync signal adjuster 133 and the second inverter controller 135.

수직 동기신호 조정부(133)는 입력 영상이 정지영상이고 프레임 주파수가 60Hz 미만인 경우 프레임 주파수 검출부(132)에서 생성되는 제어신호(DS)에 응답하여 정지영상 수직 동기신호(Vsync(SI))를 조정한다. 이를 위해, 수직 동기신호 조정부(133) 도 7과 같이 제어신호(DS)가 입력되는 베이스 단자(B), 정지영상 수직 동기신호(Vsync(SI))를 공급하는 입력단에 접속된 콜렉터 단자(C), 및 접지(GND)와 접속된 에미터 단자(E)를 가지는 바이폴라 정크션 트랜지스터(Biplor Junction Transistor; 이하 "BJT"라 한다)와, 콜렉터 단자(C)와 입력단 사이에 접속되는 출력 노드(n)를 구비한다.The vertical synchronization signal adjusting unit 133 adjusts the still image vertical synchronization signal Vsync (SI) in response to the control signal DS generated by the frame frequency detector 132 when the input image is a still image and the frame frequency is less than 60 Hz. do. To this end, as shown in FIG. 7, the vertical synchronizing signal adjusting unit 133 has a base terminal B to which the control signal DS is input, and a collector terminal C connected to an input terminal for supplying a still image vertical synchronizing signal Vsync (SI). ) And a bipolar junction transistor (hereinafter referred to as "BJT") having an emitter terminal E connected to ground GND, and an output node connected between the collector terminal C and an input terminal ( n).

도 8과 같이 제어신호(DS)는 60Hz 미만의 정지영상에 대응하여 저 전위에서 고 전위로 그 논리상태가 반전된다. BJT는 제어신호(DS)가 저 전위 상태일 때는 턴 오프 상태를 유지하다가 제어신호(DS)가 고 전위 상태로 반전되는 시점에 동기하여 턴 온 된다. BJT가 턴 온 되면, 정지영상 수직 동기신호(Vsync(SI))는 입력에 상관없이 저 전위의 논리상태를 유지하게 된다. 결과적으로, 수직 동기신호 조정부(133)는 60Hz 미만의 정지영상이 입력되면 BJT의 턴 온에 의해 도 8과 같은 변조 수직 동기신호(MVsync(SI))를 출력 노드(n)를 통해 출력한다. 출력된 변조 수직 동기신호(MVsync(SI))는 프레임 주파수 검출부(132)로부터의 프레임 주파수(FF)와 함께 제1 인버터 제어부(134)로 공급된다.As shown in FIG. 8, the control signal DS is inverted from its low potential to a high potential in response to a still image of less than 60 Hz. The BJT maintains a turn-off state when the control signal DS is in the low potential state, and then turns on in synchronization with the time when the control signal DS is inverted to the high potential state. When the BJT is turned on, the still image vertical synchronization signal Vsync (SI) maintains a low potential logic state regardless of the input. As a result, the vertical synchronization signal adjusting unit 133 outputs the modulation vertical synchronization signal MVsync (SI) as shown in FIG. 8 through the output node n by turning on the BJT when a still image of less than 60 Hz is input. The output modulated vertical synchronization signal MVsync (SI) is supplied to the first inverter controller 134 together with the frame frequency FF from the frame frequency detector 132.

제1 인버터 제어부(134)는 변조된 수직 동기신호(MVsync(SI))가 입력되면 램프들을 스캐닝하기 위한 램프 스캐닝 주파수를 프레임 주파수(FF) 대비 2배로 체배한다. 예를 들어, 제1 인버터 제어부(134)는 프레임 주파수(FF)가 40Hz 이면 램프 스캐닝 주파수를 80Hz로, 프레임 주파수(FF)가 50Hz 이면 램프 스캐닝 주파수를 100Hz로 높인다. 램프 스캐닝 주파수는 램프 점멸 속도 즉, 플리커의 발생 속도와 연관성이 매우 크므로, 제1 인버터 제어부(134)는 램프 스캐닝 주파수를 높여 사람의 눈으로 인지할 수 없을 정도로 플리커의 발생 속도를 높인다. 실험에 의하면, 상술한 바와 같이 램프 스캐닝 주파수를 프레임 주파수(FF) 대비 2배 이상으로 체배하면 램프 점멸에 의한 플리커는 시인되지 않음을 알 수 있었다.When the modulated vertical synchronization signal MVsync (SI) is input, the first inverter controller 134 multiplies the lamp scanning frequency for scanning lamps by twice the frame frequency FF. For example, the first inverter controller 134 increases the lamp scanning frequency to 80 Hz when the frame frequency FF is 40 Hz, and increases the lamp scanning frequency to 100 Hz when the frame frequency FF is 50 Hz. Since the lamp scanning frequency is very related to the lamp blinking speed, that is, the flicker generation speed, the first inverter controller 134 increases the lamp scanning frequency to increase the flicker generation rate that cannot be recognized by the human eye. According to the experiment, it can be seen that when the lamp scanning frequency is multiplied more than twice the frame frequency FF as described above, the flicker due to the lamp flickering is not recognized.

따라서, 60Hz 미만의 정지영상에 대응하여, 인버터(120)는 이러한 체배된 램프 스캐닝 주파수에 따라 구동되어 도 8에 도시된 바와 같이 한 프레임 내에서 램 프들의 점멸 빈도를 프레임 주파수 대비 2 배로 높임으로써, 종래 60Hz 미만의 정지영상에서 나타나던 플리커를 효과적으로 제거할 수 있게 된다. Accordingly, in response to a still image of less than 60 Hz, the inverter 120 is driven according to the multiplied ramp scanning frequency to increase the flashing frequency of the lamps in a frame by twice the frame frequency as shown in FIG. 8. In addition, it is possible to effectively remove the flicker that appeared in the still image of less than 60Hz conventionally.

한편, 입력 영상이 동영상이거나 정지영상의 프레임 주파수가 60Hz 이상인 경우에 대응하여, 제2 인버터 제어부(135)는 영상 검출부(131)로부터의 동영상 수직 동기신호(Vsync(MI)), 프레임 주파수 검출부(132)로부터의 정지영상 수직 동기신호(Vsync(SI)), 및 프레임 주파수 검출부(132)로부터의 프레임 주파수(FF)를 이용하여 도 2와 같이 램프 스캐닝 주파수를 프레임 주파수(FF)와 동일하게 제어한다. 예를 들어, 제2 인버터 제어부(135)는 동영상의 프레임 주파수(FF)가 40Hz, 80Hz 이면 램프 스캐닝 주파수를 각각 40Hz, 80Hz에 동기시키고, 정지영상의 프레임 주파수(FF)가 80Hz 이면 램프 스캐닝 주파수를 80Hz에 동기시킨다. 이와 같이, 동영상 또는 60Hz 이상의 정지영상에서 램프 스캐닝 주파수를 프레임 주파수(FF)에 동기시키는 이유는, 동영상의 경우 프레임 주파수(FF)가 60Hz 미만이더라도 상대적으로 정지영상에 비해 플리커가 쉽게 시인되지 않으며, 정지영상이더라도 프레임 주파수(FF)가 60Hz 이상인 경우에는 램프의 점멸 빈도가 프레임 주파수에 동기되어 빨라지므로 또한, 플리커가 쉽게 시인되지 않기 때문이다. On the other hand, when the input image is a moving picture or the frame frequency of the still image is 60Hz or more, the second inverter controller 135 is a video vertical synchronization signal (Vsync (MI)) from the image detector 131, the frame frequency detector ( The lamp scanning frequency is controlled to be the same as the frame frequency FF by using the still image vertical synchronization signal Vsync (SI) from the 132 and the frame frequency FF from the frame frequency detector 132 as shown in FIG. 2. do. For example, the second inverter controller 135 synchronizes the lamp scanning frequency to 40 Hz and 80 Hz when the frame frequency FF of the video is 40 Hz and 80 Hz, and the lamp scanning frequency when the frame frequency FF of the still image is 80 Hz. Is synchronized to 80Hz. As such, the reason for synchronizing the lamp scanning frequency to the frame frequency (FF) in a moving image or a still image of 60 Hz or more is that the flicker is not easily recognized in comparison with a still image even when the frame frequency (FF) is less than 60 Hz. This is because the flickering frequency of the lamp is faster in synchronization with the frame frequency when the frame frequency FF is 60 Hz or more, even if it is an image.

MUX(136)는 프레임 주파수 검출부(132)로부터의 제어신호(DS)에 응답하여 제1 및 제2 인버터 제어부(134,135)의 출력 신호들을 선택적으로 출력한다. 다시말해, MUX(136)는 60Hz 미만의 정지영상에 대응하여 제어신호(DS)가 고 전위 상태로 입력되면 제1 인버터 제어부(134)의 출력단을 인버터(120)의 입력단에 연결하고, 동영상 또는 60Hz 이상의 정지영상에 대응하여 제어신호(DS)가 저 전위 상태로 입 력되면 제2 인버터 제어부(135)의 출력단을 인버터(120)의 입력단에 연결한다.The MUX 136 selectively outputs output signals of the first and second inverter controllers 134 and 135 in response to the control signal DS from the frame frequency detector 132. In other words, when the control signal DS is input in a high potential state in response to a still image of less than 60 Hz, the MUX 136 connects an output terminal of the first inverter controller 134 to an input terminal of the inverter 120. When the control signal DS is input to the low potential state in response to a still image of 60 Hz or more, the output terminal of the second inverter controller 135 is connected to the input terminal of the inverter 120.

도 9는 도 5에 도시된 인버터 제어기의 제어과정을 설명하기 위한 흐름도이며, 도 10은 프레임 주파수가 60Hz 미만인 정지영상에서의 패널 스캐닝과 램프 스캐닝을 보여주는 도면이다.FIG. 9 is a flowchart illustrating a control process of the inverter controller shown in FIG. 5. FIG. 10 is a diagram illustrating panel scanning and lamp scanning in a still image having a frame frequency of less than 60 Hz.

도 9를 참조하면, 인버터 제어기(121)는 입력 디지털 비디오 데이터(Ri,Gi,Bi)를 이용하여 입력 영상이 동영상인지 또는 정지영상인지를 판단한다.(S91) Referring to FIG. 9, the inverter controller 121 determines whether the input image is a moving image or a still image using the input digital video data Ri, Gi, and Bi (S91).

S91 단계에서의 판단결과, 입력 영상의 속성이 정지영상이면 인버터 제어기(121)는 입력되는 수직 동기신호(Vsync)를 카운트하여 입력 영상의 프레임 주파수를 검출한다.(S92)As a result of the determination in step S91, if the attribute of the input image is a still image, the inverter controller 121 counts an input vertical synchronization signal Vsync to detect a frame frequency of the input image.

인버터 제어기(121)는 검출된 프레임 주파수가 60Hz 미만인지를 판단한다.(S93)The inverter controller 121 determines whether the detected frame frequency is less than 60 Hz. (S93)

S93 단계에서의 판단결과, 검출된 정지영상의 프레임 주파수가 60Hz 미만인 경우, 인버터 제어기(121)는 정지영상의 수직 동기신호를 입력되는 수직 동기신호와 다르게 조정한다.(S94) As a result of the determination in step S93, when the detected frame frequency of the still image is less than 60Hz, the inverter controller 121 adjusts the vertical synchronization signal of the still image differently from the input vertical synchronization signal (S94).

인버터 제어기(121)는 변조된 수직 동기신호와 프레임 주파수를 이용하여 램프 스캐닝 주파수를 프레임 주파수에 대비 2 배로 체배한다.(S95)The inverter controller 121 multiplies the lamp scanning frequency by twice the frame frequency using the modulated vertical synchronization signal and the frame frequency.

한편, 인버터 제어기(121)는 S91 단계에서의 판단결과 입력 영상의 속성이 동영상이거나, 또는 S93 단계에서의 판단결과 검출된 정지영상의 프레임 주파수가 60Hz 이상인 경우에는 램프 스캐닝 주파수를 프레임 주파수와 동일하게 동기시킨 다.(S96)On the other hand, if the attribute of the input image is a moving image or the frame frequency of the still image detected as a result of the determination in step S91 is 60Hz or more, the inverter controller 121 sets the lamp scanning frequency to be equal to the frame frequency. (S96)

인버터 제어기(121)는 입력 영상의 속성 및 프레임 주파수에 따라, 프레임 주파수 대비 2 배로 체배된 램프 스캐닝 주파수, 또는 프레임 주파수와 동일하게 동기되는 램프 스캐닝 주파수를 선택적으로 인버터에 공급하여 백 라이트의 램프들을 구동시킨다.(S97) 다시 말해, 인버터 제어기(121)는 프레임 주파수가 60Hz 미만의 정지영상이 입력되면, 도 10과 같이 패널을 스캐닝하기 위한 프레임 주파수에 비해 램프를 스캐닝하기 위한 램프 스캐닝 주파수를 2배로 높임으로써, 램프들의 점멸 속도를 2배로 높인다. 또한, 인버터 제어기(121)는 동영상 또는 프레임 주파수가 60Hz 이상의 정지영상이 입력되면, 램프 스캐닝 주파수를 프레임 주파수에 동일하게 동기시킴으로써, 램프들의 점멸 속도를 패널 스캐닝 속도와 일치시킨다.The inverter controller 121 selectively supplies a lamp scanning frequency multiplied by 2 times the frame frequency, or a lamp scanning frequency synchronized with the frame frequency, to the inverter according to the property of the input image and the frame frequency to provide lamps of the backlight. In other words, when a still image having a frame frequency of less than 60 Hz is input, the inverter controller 121 sets a lamp scanning frequency of 2 to scan a lamp as compared to the frame frequency for scanning a panel as shown in FIG. 10. By doubling, the lamp's blink rate is doubled. In addition, the inverter controller 121 synchronizes the lamp scanning frequency with the frame frequency when the moving picture or the frame frequency is 60Hz or more, thereby matching the flashing speed of the lamps with the panel scanning speed.

상술한 바와 같이, 본 발명에 따른 액정표시장치 및 그 구동방법은 입력영상을 분석하여 정지영상과 동영상 입력여부를 검출함과 아울러 입력영상의 프레임 주파수를 검출하여, 입력영상이 정지영상이고 프레임 주파수가 60Hz 미만일 때 램프 스캐닝 주파수를 프레임 주파수 대비 2 배 체배하여 램프들의 점멸속도를 빠르게 함으로써, 종래 60Hz 미만의 정지영상에서 나타나던 플리커를 효과적으로 제거할 수 있다.As described above, the liquid crystal display device and the driving method thereof according to the present invention analyze the input image to detect whether the still image and the moving image are input, and also detect the frame frequency of the input image, so that the input image is the still image and the frame frequency. When is less than 60Hz by multiplying the lamp scanning frequency twice the frame frequency to increase the flashing speed of the lamps, it is possible to effectively remove the flicker that appeared in the still image below the conventional 60Hz.

나아가, 본 발명에 따른 액정표시장치 및 그 구동방법은 입력영상이 동영상이거나, 또는 60Hz 미만의 프레임 주파수를 갖는 정지영상일 때 램프 스캐닝 주파 수를 프레임 주파수에 동일하게 동기시켜 램프들을 구동함으로써, 특히 동영상에서의 모션 블러링 현상을 효과적으로 제거할 수 있다.Furthermore, the liquid crystal display and the driving method thereof according to the present invention drive the lamps by synchronizing the lamp scanning frequency with the frame frequency when the input image is a moving image or a still image having a frame frequency of less than 60 Hz. The motion blur phenomenon in the video can be effectively removed.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 예를 들어, 본 발명의 실시예에서는 램프 스캐닝 주파수를 프레임 주파수 대비 2 배 체배하는 것을 예시하였지만 본 발명의 기술적 사상은 이에 한정되지 않고, n(n은 2 이상의 정수)배 체배하는 것까지 포함함은 물론이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the technical spirit of the present invention. For example, in the exemplary embodiment of the present invention, the lamp scanning frequency is multiplied by 2 times the frame frequency, but the technical idea of the present invention is not limited thereto, and the present invention includes n (n is an integer of 2 or more) times. Of course. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.

Claims (8)

액정표시패널의 스캔방향을 따라 다수의 램프들을 순차적으로 점멸하는 액정표시장치에 있어서, A liquid crystal display device which sequentially blinks a plurality of lamps along a scanning direction of a liquid crystal display panel, 램프 스캐닝 주파수에 따라 상기 램프들을 구동하기 위한 스캐닝 인버터; A scanning inverter for driving the lamps according to a lamp scanning frequency; 입력영상을 분석하여 정지영상과 동영상 입력여부를 검출하는 영상 검출부; An image detection unit for analyzing whether the still image and the moving image are input by analyzing the input image; 상기 입력영상의 프레임 주파수를 검출하는 프레임 주파수 검출부; 및 A frame frequency detector for detecting a frame frequency of the input image; And 상기 입력영상이 정지영상이고 상기 프레임 주파수가 60Hz 미만일 때 상기 램프 스캐닝 주파수를 상기 프레임 주파수에 비해 n(n은 2 이상의 정수) 배 체배하여 상기 램프들의 점멸속도를 빠르게 하는 제1 인버터 제어부를 구비하는 것을 특징으로 하는 액정표시장치.When the input image is a still image and the frame frequency is less than 60Hz, the lamp scanning frequency is multiplied by n (n is an integer of 2 or more) compared to the frame frequency to provide a first inverter control unit to increase the flashing speed of the lamps Liquid crystal display device characterized in that. 제 1 항에 있어서,The method of claim 1, 상기 프레임 주파수 검출부에서 생성된 제어신호에 응답하여 상기 제1 인버터 제어부로 공급되는 수직 동기신호를 조정하는 수직동기신호 조정부를 더 구비하고;A vertical synchronous signal adjusting unit for adjusting a vertical synchronous signal supplied to the first inverter control unit in response to the control signal generated by the frame frequency detecting unit; 상기 제1 인버터 제어부는 상기 조정된 수직 동기신호와 상기 60Hz 미만의 프레임 주파수를 이용하여 한 프레임 동안 상기 램프들이 n(n은 2 이상의 정수)번 점멸되도록 상기 인버터를 제어하는 것을 특징으로 하는 액정표시장치.And the first inverter controller controls the inverter so that the lamps flash n times (n is an integer of 2 or more) for one frame by using the adjusted vertical synchronization signal and the frame frequency less than 60 Hz. Device. 제 2 항에 있어서,The method of claim 2, 상기 수직동기신호 조정부는,The vertical synchronous signal adjusting unit, 상기 제어신호가 입력되는 베이스 단자, 상기 수직 동기신호를 공급하는 입력단에 접속된 콜렉터 단자, 및 접지와 접속된 에미터 단자를 가지는 트랜지스터; 및A transistor having a base terminal to which the control signal is input, a collector terminal connected to an input terminal for supplying the vertical synchronization signal, and an emitter terminal connected to ground; And 상기 콜렉터 단자와 상기 트랜지스터의 입력단 사이에 접속되는 출력 노드를 구비하는 것을 특징으로 하는 액정표시장치.And an output node connected between said collector terminal and an input terminal of said transistor. 제 3 항에 있어서,The method of claim 3, wherein 상기 제어신호는 상기 입력영상이 정지영상이고 상기 프레임 주파수가 60Hz 미만일 때 하이 논리 상태로 유지되는 것을 특징으로 하는 액정표시장치.And the control signal is maintained in a high logic state when the input image is a still image and the frame frequency is less than 60 Hz. 제 1 항에 있어서,The method of claim 1, 상기 입력영상이 동영상이거나 60Hz 이상의 프레임 주파수를 갖는 정지영상인 경우, 상기 램프 스캐닝 주파수를 상기 프레임 주파수와 동일하게 유지하여 상기 램프들의 점멸을 제어하는 제2 인버터 제어부를 더 구비하는 것을 특징으로 하는 액정표시장치.When the input image is a moving image or a still image having a frame frequency of 60Hz or more, a second inverter control unit for controlling the flashing of the lamps by maintaining the lamp scanning frequency equal to the frame frequency further comprises a liquid crystal Display. 액정표시패널의 스캔방향을 따라 다수의 램프들을 순차적으로 점멸하는 액정표시장치의 구동방법에 있어서, A driving method of a liquid crystal display device which sequentially blinks a plurality of lamps along a scanning direction of a liquid crystal display panel, 입력영상을 분석하여 정지영상과 동영상 입력여부를 검출하는 단계;Analyzing whether the still image and the moving image are input by analyzing the input image; 상기 입력영상의 프레임 주파수를 검출하는 단계; Detecting a frame frequency of the input image; 상기 입력영상이 정지영상이고 상기 프레임 주파수가 60Hz 미만일 때 상기 램프 스캐닝 주파수를 상기 프레임 주파수에 비해 n(n은 2 이상의 정수) 배 체배하는 단계; 및Multiplying the ramp scanning frequency by n (n is an integer of 2 or more) compared to the frame frequency when the input image is a still image and the frame frequency is less than 60 Hz; And 상기 체배된 램프 스캐닝 주파수에 따라 상기 램프들을 구동하여 상기 램프들의 점멸속도를 빠르게 하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 구동방법.And driving the lamps according to the multiplied lamp scanning frequency to increase the flashing speed of the lamps. 제 6 항에 있어서,The method of claim 6, 상기 프레임 주파수 검출단계에서 생성된 제어신호를 이용하여 시스템으로부터 공급되는 수직 동기신호를 조정하는 단계를 더 포함하고;Adjusting a vertical synchronization signal supplied from a system by using the control signal generated in the frame frequency detection step; 상기 램프 스캐닝 주파수 체배 단계에서는 상기 조정된 수직 동기신호와 상기 60Hz 미만의 프레임 주파수를 이용하여 상기 램프 스캐닝 주파수를 체배하는 것을 특징으로 하는 액정표시장치의 구동방법.And in the ramp scanning frequency multiplying step, multiply the ramp scanning frequency by using the adjusted vertical synchronization signal and a frame frequency of less than 60 Hz. 제 6 항에 있어서,The method of claim 6, 상기 입력영상이 동영상이거나 60Hz 이상의 프레임 주파수를 갖는 정지영상인 경우, 상기 램프 스캐닝 주파수를 상기 프레임 주파수와 동일하게 유지하여 상기 램프들의 점멸을 제어하는 단계를 더 포함하는 것을 특징으로 하는 액정표시장 치의 구동방법.If the input image is a moving image or a still image having a frame frequency of 60Hz or more, further comprising the step of controlling the flashing of the lamp by maintaining the lamp scanning frequency equal to the frame frequency of the liquid crystal display device Driving method.
KR1020070058725A 2007-06-15 2007-06-15 Liquid crystal display and driving method of thereof KR20080110232A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070058725A KR20080110232A (en) 2007-06-15 2007-06-15 Liquid crystal display and driving method of thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070058725A KR20080110232A (en) 2007-06-15 2007-06-15 Liquid crystal display and driving method of thereof

Publications (1)

Publication Number Publication Date
KR20080110232A true KR20080110232A (en) 2008-12-18

Family

ID=40369170

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070058725A KR20080110232A (en) 2007-06-15 2007-06-15 Liquid crystal display and driving method of thereof

Country Status (1)

Country Link
KR (1) KR20080110232A (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110074353A (en) * 2009-12-24 2011-06-30 엘지디스플레이 주식회사 Liquid crystal display
CN102568411A (en) * 2010-12-08 2012-07-11 乐金显示有限公司 Liquid crystal display and scanning backlight driving method thereof
CN102568410A (en) * 2010-12-08 2012-07-11 乐金显示有限公司 Liquid crystal display and scanning backlight driving method thereof
US9095035B2 (en) 2011-10-07 2015-07-28 Rohm Co., Ltd. Display device, inverter apparatus and method of driving lamps
KR20150086772A (en) * 2014-01-20 2015-07-29 삼성디스플레이 주식회사 Display apparatus and driving method thereof
US9530380B2 (en) 2013-04-22 2016-12-27 Samsung Display Co., Ltd. Display device and driving method thereof
US9613554B2 (en) 2012-09-24 2017-04-04 Samsung Display Co., Ltd. Display driving method and integrated driving apparatus thereof

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110074353A (en) * 2009-12-24 2011-06-30 엘지디스플레이 주식회사 Liquid crystal display
CN102568411A (en) * 2010-12-08 2012-07-11 乐金显示有限公司 Liquid crystal display and scanning backlight driving method thereof
CN102568410A (en) * 2010-12-08 2012-07-11 乐金显示有限公司 Liquid crystal display and scanning backlight driving method thereof
KR101289651B1 (en) * 2010-12-08 2013-07-25 엘지디스플레이 주식회사 Liquid crystal display and scanning back light driving method thereof
KR101289650B1 (en) * 2010-12-08 2013-07-25 엘지디스플레이 주식회사 Liquid crystal display and scanning back light driving method thereof
TWI452566B (en) * 2010-12-08 2014-09-11 Lg Display Co Ltd Liquid crystal display and scanning backlight driving method thereof
CN102568410B (en) * 2010-12-08 2014-10-08 乐金显示有限公司 Liquid crystal display and scanning backlight driving method thereof
US9019194B2 (en) 2010-12-08 2015-04-28 Lg Display Co., Ltd. Display device and driving method to control frequency of PWM signal
US9095035B2 (en) 2011-10-07 2015-07-28 Rohm Co., Ltd. Display device, inverter apparatus and method of driving lamps
US9613554B2 (en) 2012-09-24 2017-04-04 Samsung Display Co., Ltd. Display driving method and integrated driving apparatus thereof
US9530380B2 (en) 2013-04-22 2016-12-27 Samsung Display Co., Ltd. Display device and driving method thereof
KR20150086772A (en) * 2014-01-20 2015-07-29 삼성디스플레이 주식회사 Display apparatus and driving method thereof

Similar Documents

Publication Publication Date Title
TWI459092B (en) Liquid crystal display and scanning back light driving method thereof
KR101289650B1 (en) Liquid crystal display and scanning back light driving method thereof
KR101793284B1 (en) Display Device And Driving Method Thereof
US9019195B2 (en) Apparatus and method for driving backlight using scanning backlight scheme, liquid crystal display device and its driving method using scanning backlight scheme
US7932884B2 (en) Liquid crystal display and driving method thereof
US9202419B2 (en) Liquid crystal display and method of driving the same
US9218772B2 (en) Backlight driver of liquid crystal display device and method of driving the same
CN104680984A (en) Backlight Unit And Liquid Crystal Display Using The Same
JP2005148708A (en) Method and apparatus for driving liquid crystal display
JP2001108962A (en) Liquid crystal display device and driving method therefor
KR20080110232A (en) Liquid crystal display and driving method of thereof
KR20170051795A (en) Liquid crystal display and dimming control method therof
KR101463617B1 (en) Liquid crystal display for automatic control of common voltage and method for driving thereof
US20060279516A1 (en) Liquid crystal display device and method of driving the same
KR20130030877A (en) Liquid crystal display and method of restricting power comsumption thereof
US10262621B2 (en) Display device for mitigation of DC voltage stress, and driving method thereof
KR101818459B1 (en) Driving circuit of liquid crystal device for a smart tv and method for driving the same
KR102276244B1 (en) Display device and method for controlling load thereof
KR101635220B1 (en) Liquid crystal display and driving method thereof
KR20080077723A (en) Display apparatus
KR101245924B1 (en) Liquid Crystal Display
KR101777867B1 (en) Liquid crystal display and driving method thereof
KR20090088775A (en) Lquid crystal display apparatus and driving method thereof
KR20070120824A (en) Lcd and drive method thereof
KR20070003018A (en) Liquid crystal display and controlling method thereof

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination