KR20080097530A - 액정표시장치 및 그 구동방법 - Google Patents
액정표시장치 및 그 구동방법 Download PDFInfo
- Publication number
- KR20080097530A KR20080097530A KR1020070042498A KR20070042498A KR20080097530A KR 20080097530 A KR20080097530 A KR 20080097530A KR 1020070042498 A KR1020070042498 A KR 1020070042498A KR 20070042498 A KR20070042498 A KR 20070042498A KR 20080097530 A KR20080097530 A KR 20080097530A
- Authority
- KR
- South Korea
- Prior art keywords
- liquid crystal
- crystal display
- crystal cells
- pixel data
- blocking
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0823—Several active elements per pixel in active matrix panels used to establish symmetry in driving, e.g. with polarity inversion
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
화질저하를 개선할 수 있는 액정표시장치가 개시된다.
본 발명의 액정표시장치는 액정표시패널과, 액정표시패널의 액정 셀들에 공급되는 화소 데이터 전압의 극성이 수직방향으로 적어도 두개의 액정 셀마다 정극성 및 부극성으로 교번되게 하는 데이터 드라이버와, 데이터 드라이버로부터 출력되는 상기 화소 데이터 전압을 선택적으로 차단시키는 차단회로와, 서로 인접할 뿐만 아니라 동일한 극성을 가지는 액정 셀들 간에 상기 화소 데이터 전압의 충전되는 시간이 동일하도록 상기 차단회로를 제어하는 차단제어회로를 포함하여 이루어진다.
화질, 도트, 인버젼, 차징, 차지쉐어
Description
도 1은 본 발명의 일 실시예에 따른 액정표시장치를 개략적으로 도시한 도면.
도 2a 및 도 2b는 본 발명의 일 실시예에 따른 수직 2도트 인버젼 방식을 나타낸 도면.
도 3은 본 발명의 일 실시예에 따른 액정표시장치의 차단회로 및 차단제어회로를 도시한 도면,
도 4는 본 발명의 일 실시예에 따른 수직 2도트 인버젼 방식으로 구동하는 액정표시장치의 파형도.
주요부분에 대한 부호의 설명>
110 : 액정표시패널 130 : 타이밍 컨트롤러
150 : 데이터 드라이버 151 : 차단회로
170 : 게이트 드라이버 200 : 차단제어회로
211 : 지연기 210 : 제 1 논리 게이트
230 : 제 2 논리 게이트
본 발명은 액정표시장치에 관한 것으로, 특히 화질저하를 개선할 수 있는 액정표시장치 및 그 구동방법에 관한 것이다.
액정표시장치는 비디오 신호에 따라 액정 셀들의 광투과율을 조절하여 화상을 표시하게 된다. 엑티브 매트릭스(Active Matrix) 타입의 액정표시장치는 액정 셀마다 스위칭 소자가 형성되어 동영상을 표시하기에 유리하다. 스위칭 소자로는 주로 박막 트랜지스터(TFT : Thin Film Transistor)가 이용되고 있다.
액정표시장치는 액정표시패널의 액정 셀을 구동하기 위하여 프레임 인버젼 방식(Frame Inversion Method), 라인 인버젼 방식(Line Inversion Method), 컬럼 인버젼 방식(Column Inversion Method) 및 도트 인버젼 방식(Dot Inversion Method)과 같은 인버젼 구동방법이 사용된다.
프레임 인버젼 방식의 액정표시장치는 프레임이 변경될 때마다 액정표시패널에 입력되는 비디오 신호의 극성이 반전된다. 그러나, 프레임 인버젼 방식은 프레임 단위로 플리커가 발생하는 문제점이 있다.
라인 인버젼 방식의 액정표시장치는 액정표시패널의 게이트 라인 및 프레임마다 비디오 신호의 극성이 반전된다. 그러나, 라인 인버젼 방식은 수평방향 화소들 간의 크로스토크가 존재함에 따라 수직라인들 간에 줄무늬 패턴과 같은 플리커가 발행하는 문제점이 있다.
컬럼 인버젼 방식의 액정표시장치는 액정표시패널 상의 데이터 라인 및 프레 임마다 비디오 신호의 극성이 반전된다. 그러나, 컬럼 인버젼 방식은 수직방향 화소들 간에 크로스토크가 존재함에 따라 수직라인들 간에 줄무늬 패턴과 같은 플리커가 발생하는 문제점이 있다.
도트 인버젼 방식 중 1도트 인버젼 방식은 액정 셀들 각각에 수평 및 수직 방향으로 인접하는 액정 셀들 모두 상반된 극성의 비디오 신호가 공급되게 하고, 프레임마다 그 비디오 신호의 극성이 반전된다.
도트 인버젼 방식 중 2도트 인버젼 방식은 2 라인 단위로 수평 및 수직방향으로 인접하는 액정 셀들 모두와 상반된 극성의 비디오 신호가 공급되게 하고, 프레임마다 그 비디오 신호의 극성이 반전된다. 2도트 인버젼 방식은 수평방향으로 인접한 2개의 액정 셀을 기준으로 동일한 극성을 가지고, 수평방항으로 상기 2개의 액정 셀과 인접한 2개의 액정 셀은 상반된 극성을 가진다.
이상에서 설명한 구동방법 중에 2도트 인버젼 방식은 프레임 간에 발생되는 플리커가 서로 상쇄되게 함으로써, 다른 인버젼 방식들에 비하여 뛰어난 화질의 화상을 제공한다.
이상에서 설명한 구동방법 중에 2도트 인버젼 방식은 수평방향으로 2개의 액정 셀마다 극성이 반전되는 수평 2도트 인버젼 방식과, 수직방향으로 2개의 액정 셀마다 극성이 반전되는 수직 2도트 인버젼 방식을 포함한다.
상기 수직 2도트 인버젼 방식에 있어서, 수직방향으로 인접한 액정 셀들은 동일한 극성의 화소 전압을 순차적으로 연이어 충전하기 때문에 차징되는 전압의 불균형이 발생한다. 실제로 정극성(또는 부극성)의 데이터 전압을 먼저 충전하는 제 1 액정 셀 보다 상기 제 1 액정 셀과 인접한 다음 라인의 제 2 액정 셀은 긴 시간동안 정극성(또는 부극성)의 데이터 전압을 충전한다.
예를 들어 동일한 전압레벨의 화소 데이터 전압을 수직방향으로 인접한 두개의 액정 셀들이 순차적으로 충전하는 경우, 제 2 액정 셀에 충전된 전압은 제 1 액정 셀에 충전된 전압보다 높게 된다. 이로 인하여 화상에는 줄무늬가 나타나게 됨은 물론 화질이 저하될 수밖에 없다.
본 발명은 화질 저하를 방지하기에 적합한 액정표시장치 및 그 구동방법을 제공함에 그 목적이 있다.
상기한 목적을 달성하기 위한 본 발명의 일 실시예에 따른 액정표시장치는,
액정표시패널;
상기 액정표시패널의 액정 셀들에 공급되는 화소 데이터 전압의 극성이 수직방향으로 적어도 두개의 액정 셀마다 정극성 및 부극성으로 교번되게 하는 데이터 드라이버;
상기 데이터 드라이버로부터 출력되는 상기 화소 데이터 전압을 선택적으로 차단시키는 차단회로; 및
서로 인접할 뿐만 아니라 동일한 극성을 가지는 액정 셀들 간에 상기 화소 데이터 전압의 충전되는 시간이 동일하도록 상기 차단회로를 제어하는 차단제어회로를 포함하여 이루어진다.
또한, 본 발명에 따른 액정표시장치의 구동방법은,
액정표시패널에서 수직방향으로 적어도 두개 이상의 액정 셀마다 정극성 및 부극성의 화소 데이터 전압을 교번적으로 공급하는 단계;
상기 액정표시패널의 수직방향에서 동일한 극성을 가지는 액정 셀들의 충전시간 사이에서 일정기간 차단구간을 설정하는 단계; 및
상기 설정된 차단구간 동안 상기 액정표시패널의 데이터 라인들에 공급될 화소 데이터 전압을 차단하는 단계를 포함하여 이루어진다.
이하, 첨부한 도면을 참조하여 본 발명을 상세히 설명하도록 한다.
도 1은 본 발명의 일 실시예에 따른 액정표시장치를 개략적으로 도시한 도면이고, 도 2a 및 도 2b는 본 발명의 일 실시예에 따른 수직 2도트 인버젼 방식을 나타낸 도면이다.
도 1에 도시된 바와 같이, 본 발명의 일 실시예에 따른 액정표시장치는 데이터 라인들(D1 내지 Dm)과 게이트 라인들(G1 내지 Gn)이 교차되며 그 교차부에 액정 셀(Clc)을 구동하기 위한 TFT가 형성된 액정표시패널(110)과, 상기 액정표시패널(110)의 데이터 라인들(D1 내지 Dm)에 화소 데이터 전압을 공급하기 위한 데이터 드라이버(150)와, 상기 액정표시패널(110)의 게이트 라인들(G1 내지 Gn)에 스캔펄스를 공급하기 위한 게이트 드라이버(170)를 포함한다.
본 발명의 액정표시장치는 상기 데이터 드라이버(150) 및 게이트 드라이버(170)를 제어하기 위한 타이밍 컨트롤러(130)와, 서로 인접한 액정 셀 중에 같은 극성을 가지는 액정 셀들 간의 차징 전압의 불균형을 개선하기 위한 차단제어회로(200)와, 상기 차단제어회로(200)로부터 입력되는 제어신호(CS)에 응답하여 상기 화소 데이터 전압을 상기 데이터 라인들(D1 내지 Dm)에 차단하는 차단회로(151)를 더 구비한다.
액정표시패널(110)의 데이터 라인들(D1 내지 Dm)과 게이트 라인들(G1 내지 Gn)의 교차부에 형성된 TFT는 게이트 라인들(G1 내지 Gn)으로부터의 스캔펄스에 응답하여 데이트 라인들(D1 내지 Dm) 상의 화소 데이터 전압을 액정 셀(Clc)에 공급하게 된다. 여기서, TFT의 게이트 전극은 게이트 라인들(G1 내지 Gn)에 접속되고, 소스 전극은 데이터 라인들(D1 내지 Dm)에 접속된다. TFT의 드레인 전극은 액정 셀(Clc)의 화소 전극(미도시)에 접속된다. 상기 화소 전극과 대향하는 공통 전극(미도시)에는 공통전압(Vcom)이 공급된다.
액정표시패널(110)의 각 액정 셀(Clc)에는 액정 셀(Clc)에 충전된 전압을 일정하게 유지시키기 위한 스토리지 캐패시터(Cst)가 형성된다.
데이터 드라이버(150)는 일정한 채널 수를 가지는 다수의 데이터 집적회로를 포함한다.
데이터 집적회로는 클럭을 샘플링하기 위한 쉬프트 레지스터, 데이터를 일시저장하기 위한 레지스터, 쉬프트 레지스터로부터의 클럭신호에 응답하여 데이터를 1 라인분씩 저장하고 저장된 1 라인분의 데이터를 동시에 출력하기 위한 래치, 래 치로부터의 디지털 데이터 값들을 아날로그 신호 형태의 화소 데이터 전압들로 변환하는 디지털-아날로그 변환기 등으로 구성된다.
데이터 드라이버(150)는 극성신호(POL)에 응답하여 화소 데이터 전압들의 극성이 수평방향으로 적어도 하나 이상의 액정샐마다 정극성 및 부극성으로 교번되게 한다. 또한, 데이터 드라이버(150)는 극성신호(POL)에 응답하여 화소 데이터 전압들의 극성이 수직방향으로 적어도 두개 이상의 액정샐마다 정극성 및 부극성으로 교번되게 한다.
본 발명은 도 2a 참조하여 수평방향으로 하나의 액정 셀마다 정극성 및 부극성이 교번되고, 수직방향으로 두개의 액정 셀마다 정극성 및 부극성이 교번된다. 또한, 본 발명은 도 2b를 참조하여 프레임마다 모든 액정 셀들이 반전되는 수직 2도트 인버젼 방식을 일 실시예로 설명한다.
이와 같은 데이터 집적회로는 타이밍 컨트롤러(130)의 제어에 의해 데이터 라인들(D1 내지 Dm)로 화소 데이터 전압을 공급한다.
게이트 드라이버(170)는 스캔펄스를 순차적으로 발생하는 쉬프트 레지스터와, 스캔펄스의 전압을 액정 셀(Clc)의 구동에 적합한 레벨로 쉬프트시키기 위한 레벨 쉬프터 등으로 구성된다.
게이트 드라이버(170)는 타이밍 컨트롤러(130)의 제어에 의해 게이트 라인들(G1 내지 Gn)에 순차적으로 스캔펄스를 공급한다.
타이밍 컨트롤러(130)는 수직/수평 동기신호(Vsync, Hsync), 클럭(CLK) 및 데이터 이네이블 신호(DE) 등을 이용하여 상기 데이터 드라이버(150)를 제어하기 위한 데이터 제어신호(DDC)와, 상기 게이트 드라이버(170)를 제어하기 위한 게이트 제어신호(GDC)를 생성한다.
데이터 제어신호(DDC)는 소스 스타트 펄스(SSP), 소스 쉬프트 클럭(SSC), 소스 출력제어신호(SOE) 및 극성신호(POL) 등을 포함한다.
게이트 제어신호(GDC)는 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭(GSC), 게이트 출력신호(GOE) 등을 포함한다.
차단회로(151)는 차단제어회로(200)로부터의 제어신호(CS)에 응답하여, 데이터 라인들(D1 내지 Dm) 간의 전하를 차단시키거나 데이터 드라이버(150)로부터 m개의 화소 데이터 전압을 대응하는 데이터 라인들(D1 내지 Dm)쪽으로 전송한다. 이를 상세히 설명하면, 차단제어신호(CS)가 특정 논리(예를 들면, 고전위 전압, 즉 하이논리)를 가지면, 차단회로(151)는 데이터 라인들(D1 내지 Dm)을 서로 연결시켜 모든 데이터 라인들(D1 내지 Dm)에 해당하는 화소 데이터 전압을 공급한다. 반대로 차단제어신호(CS)가 특정 논리(예를 들면, 저전위 전압, 즉 로우논리)를 가지면, 차단회로(151)는 데이터 라인들(D1 내지 Dm)과 연결을 차단한다.
차단제어회로(200)에는 상기 타이밍 컨트롤러(130)로부터의 소스 출력제어신호(SOE) 및 극성신호(POL)가 입력된다.
차단제어회로(200)는 수직 2도트 인버젼 방식으로 구동되는 액정표시패널(110)에서 서로 인접하고, 동일한 극성을 가지는 액정 셀들 간의 차징 전압의 불균형을 개선하는 역할을 한다.
차단제어회로(200)는 타이밍 컨트롤러(130)로부터 입력된 소스 출력제어신 호(SOE) 및 극성신호(POL)를 이용하여 수직방향으로 동일한 극성을 가지는 액정 셀들 사이의 전압이 유기되도록 한다.
본 발명에서는 수직 2도트 인버젼 방식의 액정표시장치를 한정하여 설명하고 있지만, 이에 한정하지 않고, 수직방향으로 두개 이상의 액정 셀마다 정극성 및 부극성의 화소 데이터 전압이 교번되는 인버젼 방식의 액정표시장치는 모두 적용될 수 있다.
이상에서 설명한 본 발명의 일 실시예에 따른 액정표시장치는 수직 2도트 인버젼 방식에 있어서, 수직방향으로 동일한 극성을 가지는 화소 데이터 전압 사이에서 차지 쉐어 동작이 일어난다. 따라서, 본 발명은 수직방향으로 동일한 극성을 가지는 액정 셀 간의 차징되는 전압의 불균형을 개선할 수 있다.
도 3은 본 발명의 일 실시예에 따른 액정표시장치의 차단회로 및 차단제어회로를 도시한 도면이다.
도 3에 도시된 바와 같이, 본 발명의 일 실시예에 따른 액정표시장치는 차단 회로(151)와, 차단제어회로(200)를 포함한다.
차단회로(151)는 차단제어신호(CS)에 응답하여 데이터 라인들(D1 내지 Dm)의 전하를 차안시키거나 데이터 라인들(D1 내지 Dm)에 대응되는 m개의 화소 데이터 전압을 공급한다. 여기서 상기 화소 데이터 전압은 도시되지 않은 데이터 직접회로로부터 입력된다.
상기 데이터 직접회로는 상세히 도시하지는 않았지만, 데이터 라인(D1 내지 Dm)에 종속적으로 접속된 쉬프트 레지스터와, 래치, 디지털-아날로그 변환기(DAC: disital to analog convertor)를 더 포함한다.
쉬프트 레지스터는 타이밍 컨트롤러로부터 소스 스타트 펄스(SSP)를 소스 쉬프트 클럭신호(SSC)에 따라 쉬프트시켜 샘플링 신호(SCLK)를 발생한다. 또한, 쉬프트 레지스터는 소스 스타트 펄스(SSP)를 쉬프트시켜 다음 단의 쉬프트 레지스터에 캐리신호(CAR)를 전달한다.
래치는 쉬프트 레지스터로부터 입력되는 샘플링신호에 따라 디지털 데이터(R,G,B)를 샘플링하여 저장하고, 타이밍 컨트롤러로부터의 소스 출력제어신호(SOE)에 응답하여 1수평 라인분의 데이터를 동시에 출력한다.
디지털-아날로그 변환기(DAC)는 래치로부터의 디지털 데이터(R,G,B)를 감마전압 세트를 이용하여 아날로그 신호 형태의 화소 데이터 전압으로 변환한다. 여기서, 디지털-아날로그 변환기(DAC)는 극성신호(POL)에 응답하여 컬럼 인버젼, 프레임 인버젼, 1도트 인버젼, 2도트 인버젼 및 3도트 인버젼 등의 인버젼 방식에 따라 데이터의 극성을 변화한다. 본 발명에서는 수직 2도트 인버젼 방식을 일 예로 설명하고 있다.
차단회로(151)는 데이터 라인(D1 내지 Dm) 각각에 연결된 다수의 스위치들(SW1 내지 SWm)을 포함한다.
차단제어회로(200)는 상기 차단회로(151)로부터 데이터 라인(D1 내지 Dm)으로 출력되는 화소 데이터 전압(R.G.B) 중에 수직방향으로 서로 인접할 뿐만 아니라 동일한 극성을 가지는 제 1 라인의 액정 셀들의 다음 라인, 즉 제 2 라인의 액정 셀들의 전하가 일정기간 차단되도록 상기 차단회로(151)를 제어한다.
차단제어회로(200)는 지연기(211), 배타적 부정 논리합 연산하는 제 1 논리 게이트(XNOR, 210) 및 논리곱 연산하는 제 2 논리 게이트(AND, 230)를 포함한다.
지연기(211)는 타이밍 컨트롤러로부터 입력되는 극성신호(POL)를 일정기간 지연하여 출력한다.
제 1 논리 게이트(XNOR, 210)는 상기 지연기(211)의 출력과, 타이밍 컨트롤러로부터 입력되는 극성신호(POL)를 연산한다.
제 2 논리 게이트(AND, 230)는 상기 제 1 논리 게이트(XNOR, 210)로부터의 출력과, 타이밍 컨트롤러로부터 입력되는 소스 출력제어신호(SOE)를 연산한다.
제 2 논리 게이트(AND, 230)로부터 출력되는 제어신호(CS)는 상기 차단회로(151)로부터 출력되는 화소 데이터 전압(R,G,B) 중 수직방향으로 서로 인접하는 액정 셀들 중 후행의 액정 셀들의 전하를 일시적으로 차단시킴으로써, 액정 셀들 간의 차징되는 전압의 불균형을 개선할 수 있다.
도 4는 본 발명의 일 실시예에 따른 수직 2도트 인버젼 방식으로 구동하는 액정표시장치의 파형도이다.
도 4에 도시된 바와 같이, 본 발명의 수직 2도트 인버젼 방식으로 구동하는 액정표시장치는 타이밍 컨트롤러로부터 출력되는 극성신호(POL)가 지연기 및 제 1 논리 게이트(XNOR)로 공급된다.
본 발명의 액정표시장치는 수직방향으로 2개의 액정 셀 단위로 극성이 반전될 뿐만 아니라 수평방향으로 인접한 액정 셀들 간에 서로 다른 극성을 가진다. 또한 액정 셀들의 극성은 프레임마다 반전된다.
상기 극성신호(POL)가 입력된 지연기는 극성신호(POL)를 일정 시간 지연하여 제 1 논리 게이트(XNOR)로 공급한다.
지연기는 원래(지연되지 않은)의 극성신호(POL)와 중첩되지 않은 하나의 소스 출력제어신호(SOE)의 하이펄스(H1)와 중첩될 수 있도록 극성신호(POL)를 지연시킨다.
제 1 논리 게이트(XNOR)는 상기 지연기로부터 출력되는 지연된 극성신호(DPOL)와 타이밍 컨트롤러로부터 입력되는 지연되지 않은 극성신호(POL)를 연산한다. 이때, 제 1 논리 게이트(XNOR)에서 출력되는 펄스는 입력된 소스 출력제어신호(SOE)의 하이펄스와 교번적으로 중첩되도록 출력된다.
제 2 논리 게이트(AND)는 상기 제 1 논리 게이트(XNOR)로부터의 출력펄스와 소스 출력제어신호(SOE)를 연산한다. 이때, 제 2 논리 게이트(AND)에서 출력되는 펄스(CS)는 2 수평주기의 주기를 가지게 된다. 또한, 제 2 논리 게이트(AND)에서 출력되는 펄스(CS)는 상기 소스 출력제어신호(SOE)의 하이펄스와 교번적으로 중첩될 뿐만 아니라 상기 극성신호(POL)와 동일한 펄스 폭을 가진다.
제 2 논리 게이트(AND)로부터 출력되는 제어신호(CS)의 하이구간에서는 동일한 극성을 가지는 액정 셀들 사이의 구간과 중첩된다. 즉, 데이터 라인에는 동일한 극성을 가지는 화소 데이터 전압 사이의 전압이 유기된다.
제어신호(CS)의 하이구간에서는 1 라인 분의 화소 데이터 전압 중에 수직방향으로 동일한 극성을 가지며 서로 인접한 액정 셀 간의 차징되는 전압 편차를 줄이기 위해 후행 액정 셀들의 전압이 일시적으로 유기된다. 즉, 후행의 액정 셀들은 일정기간 화소 데이터 전압이 충전되지 않는 차단구간을 가진다.
제 2 논리 게이트(AND)로부터 출력되는 제어신호(CS)의 로우구간에서는 데이터 라인으로 화소 데이터 전압의 전압레벨은 변동 없이 출력된다.
이상에서 설명한 본 발명의 일 실시예에 따른 액정표시장치는 수직 2도트 인버젼 방식에 있어서, 수직방향으로 동일한 극성을 가지는 화소 데이터 전압 사이에서 차지 쉐어 동작이 일어난다. 따라서, 본 발명에서는 동일한 극성을 가지는 액정 셀 간의 차징되는 전압의 불균형을 개선할 수 있다.
즉, 본 발명에서는 동일한 극성을 가지는 액정 셀 간의 차징되는 전압의 불균형을 개선함으로써, 줄무늬 현상 등의 화질 저하를 개선할 수 있다.
이상에서 살펴본 바와 같이, 본 발명은 수직 2도트 인버젼 방식으로 구동되는 액정표시장치에 있어서, 수직방향으로 서로 인접함과 동시에 동일한 극성을 가지는 액정 셀들 중 후행 액정 셀들의 전하를 차단시킨 후 화소 데이터 전압을 공급함으로써, 전행 액정 셀들 및 후행 액정 셀들 간에 화소 데이터 전압의 차징되는 시간을 동일하게 하여 줄무늬 현상 등의 화질 저하를 개선할 수 있는 효과가 있다.
이상 설명한 내용을 통해 통상의 지식을 가진 자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능할 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
Claims (7)
- 액정표시패널;상기 액정표시패널의 액정 셀들에 공급되는 화소 데이터 전압의 극성이 수직방향으로 적어도 두개의 액정 셀마다 정극성 및 부극성으로 교번되게 하는 데이터 드라이버;상기 데이터 드라이버로부터 출력되는 상기 화소 데이터 전압을 선택적으로 차단시키는 차단회로; 및서로 인접할 뿐만 아니라 동일한 극성을 가지는 액정 셀들 간에 상기 화소 데이터 전압의 충전되는 시간이 동일하도록 상기 차단회로를 제어하는 차단제어회로를 포함하는 것을 특징으로 하는 액정표시장치.
- 제 1 항에 있어서,상기 차단제어회로는 서로 인접하고 동일한 극성을 가지는 전행의 액정 셀들과 후행의 액정 셀들 중 상기 후행의 액정 셀들의 전하가 일정기간 차단된 후 상기 화소 데이터 전압이 공급되도록 상기 차단회로를 제어하는 것을 특징으로 하는 액정표시장치.
- 재 1 항에 있어서,상기 차단제어회로는,극성신호를 제어하여 지연된 극성신호를 생성하는 지연기;상기 지연기로부터의 지연된 극성신호와 상기 극성신호를 배타적 부정 논리합(XNOR) 연산하기 위한 제 1 논리 게이트; 및싱기 제 1 논리 게이트의 출력신호과 소스 출력제어신호를 논리곱(AND) 연산하기 위한 제 2 논리 게이트를 포함하는 것을 특징으로 하는 액정표시장치.
- 제 1 항에 있어서,상기 화소 데이터 전압의 극성이 수직방향으로 두개의 액정 셀마다 정극성 및 부극성으로 교번되는 것을 특징으로 하는 액정표시장치.
- 제 1 항에 있어서,상기 화소 데이터 전압은 프레임마다 액정 셀들의 모든 극성이 반전되는 것을 특징으로 하는 액정표시장치.
- 액정표시패널에서 수직방향으로 적어도 두개 이상의 액정 셀마다 정극성 및 부극성의 화소 데이터 전압을 교번적으로 공급하는 단계;상기 액정표시패널의 수직방향에서 동일한 극성을 가지는 액정 셀들의 충전시간 사이에서 일정기간 차단구간을 설정하는 단계; 및상기 설정된 차단구간 동안 상기 액정표시패널의 데이터 라인들에 공급될 화소 데이터 전압을 차단하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 구동방법.
- 제 6 항에 있어서,상기 액정표시패널은 상기 화소 데이터 전압의 극성이 수직 방향으로 두개의 액정 셀마다 정극성 및 부극성으로 교번되는 것을 특징으로 하는 액정표시장치의 구동방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070042498A KR20080097530A (ko) | 2007-05-02 | 2007-05-02 | 액정표시장치 및 그 구동방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070042498A KR20080097530A (ko) | 2007-05-02 | 2007-05-02 | 액정표시장치 및 그 구동방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20080097530A true KR20080097530A (ko) | 2008-11-06 |
Family
ID=40285313
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020070042498A KR20080097530A (ko) | 2007-05-02 | 2007-05-02 | 액정표시장치 및 그 구동방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20080097530A (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9691341B2 (en) | 2014-09-29 | 2017-06-27 | Samsung Display Co., Ltd. | Data driver and display apparatus including the same |
KR20180021967A (ko) * | 2016-08-22 | 2018-03-06 | 엘지디스플레이 주식회사 | 리셋회로, 표시장치 및 그 구동방법 |
-
2007
- 2007-05-02 KR KR1020070042498A patent/KR20080097530A/ko not_active Application Discontinuation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9691341B2 (en) | 2014-09-29 | 2017-06-27 | Samsung Display Co., Ltd. | Data driver and display apparatus including the same |
KR20180021967A (ko) * | 2016-08-22 | 2018-03-06 | 엘지디스플레이 주식회사 | 리셋회로, 표시장치 및 그 구동방법 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102081135B1 (ko) | 저속 구동이 가능한 표시장치 | |
KR101245944B1 (ko) | 액정패널, 이를 구비한 액정표시장치 및 그 구동 방법 | |
KR101341906B1 (ko) | 액정 표시장치의 구동장치와 그 구동방법 | |
KR101252854B1 (ko) | 액정 패널, 데이터 드라이버, 이를 구비한 액정표시장치 및그 구동 방법 | |
JP4566975B2 (ja) | 液晶表示装置とその駆動方法 | |
KR20050002428A (ko) | 액정표시장치와 그 구동방법 | |
KR20150077807A (ko) | 저속 구동이 가능한 표시장치 | |
KR102268520B1 (ko) | 표시 장치 및 표시 장치의 구동 방법 | |
KR20070109296A (ko) | 액정표시장치와 그 구동방법 | |
KR101278001B1 (ko) | 액정표시장치와 그 구동방법 | |
KR100880942B1 (ko) | 액정표시장치의 구동방법 및 구동장치 | |
KR101174783B1 (ko) | 액정 표시장치의 구동장치 및 구동방법 | |
KR20080026278A (ko) | 데이터 구동 장치 및 그 구동 방법 | |
KR20070069797A (ko) | 액정표시장치와 그 구동방법 | |
KR20080097530A (ko) | 액정표시장치 및 그 구동방법 | |
KR100477598B1 (ko) | 2도트 인버젼 방식의 액정표시기 구동 방법 및 장치 | |
KR100831284B1 (ko) | 액정표시장치의 구동방법 | |
KR101376655B1 (ko) | 액정표시장치의 공통전압 공급 회로 | |
KR102480834B1 (ko) | 저속 구동이 가능한 표시장치 | |
KR101246571B1 (ko) | 2도트 인버젼 방식의 액정표시장치 | |
KR100864975B1 (ko) | 액정표시장치의 구동장치 및 구동방법 | |
KR101467213B1 (ko) | 2도트 인버젼 액정표시장치의 구동 장치 | |
KR101311677B1 (ko) | 액정표시장치와 그 구동방법 | |
KR100680057B1 (ko) | 액정표시장치의 프리차징 방법 및 장치 | |
KR20070030344A (ko) | 액정 표시 장치 및 이의 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |