KR20080069105A - Pdp용 smps 회로 - Google Patents

Pdp용 smps 회로 Download PDF

Info

Publication number
KR20080069105A
KR20080069105A KR1020070006766A KR20070006766A KR20080069105A KR 20080069105 A KR20080069105 A KR 20080069105A KR 1020070006766 A KR1020070006766 A KR 1020070006766A KR 20070006766 A KR20070006766 A KR 20070006766A KR 20080069105 A KR20080069105 A KR 20080069105A
Authority
KR
South Korea
Prior art keywords
voltage
transformer
converter
pdp
supplying
Prior art date
Application number
KR1020070006766A
Other languages
English (en)
Other versions
KR100868053B1 (ko
Inventor
김종해
김돈식
Original Assignee
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기주식회사 filed Critical 삼성전기주식회사
Priority to KR1020070006766A priority Critical patent/KR100868053B1/ko
Publication of KR20080069105A publication Critical patent/KR20080069105A/ko
Application granted granted Critical
Publication of KR100868053B1 publication Critical patent/KR100868053B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
    • H02M3/325Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal
    • H02M3/335Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/33561Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having more than one ouput with independent control
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
    • H02M3/285Single converters with a plurality of output stages connected in parallel
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0032Control circuits allowing low power mode operation, e.g. in standby mode
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0038Circuits or arrangements for suppressing, e.g. by masking incorrect turn-on or turn-off signals, e.g. due to current spikes in current mode control
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명에 따른 PDP용 SMPS 회로는, 1차측에 공급된 전압을 2차측으로 유기시키는 두 개의 제1 및 제2 트랜스포머; 상기 제1 및 제2 트랜스포머의 2차측과 연결되고, 서로 다른 크기의 전압을 공급하는 다수의 DC/DC 컨버터; 상기 제1 트랜스포머의 2차측과 연결되고, 상기 제1 트랜스포머로부터 공급된 전압을 인가받아 일정한 크기의 어드레스 전압을 출력하는 클램프 회로; 및 상기 제1 트랜스포머의 2차측과 연결된 DC/DC 컨버터 중 저전압을 공급하는 DC/DC 컨버터와 연결되고, 상기 DC/DC 컨버터로부터 공급되는 저전압을 인가받아 일정한 크기의 게이트 전압을 출력하는 리니어 레귤레이터부;를 포함한다.
Figure P1020070006766
하나의 트랜스포머, DC/DC 컨버터, 전원인가순서(Power On Sequence)

Description

하나의 트랜스포머를 고려한 PDP용 SMPS 회로{SWITCHING MODE POWER SUPPLY FOR PLASMA DISPLAY PANEL EMPOLYING SINGLE TRANSFORMER}
도 1은 종래의 PDP 전원 시스템의 일 예를 도시한 블록도,
도 2는 일반적인 PDP 전원 시스템의 전원인가순서(Power On Sequence)를 도시한 그래프,
도 3은 종래의 PDP용 SMPS 회로의 회로도,
도 4는 일반적인 PDP 구동방식에 따른 서스테인 전압 출력단과 어드레스 전압 출력단의 부하특성을 나타낸 그래프,
도 5는 본 발명의 제1 실시예에 따른 PDP용 SMPS 회로의 회로도,
도 6은 벅-컨버터의 기본 회로도,
도 7은 도 6의 동작과정을 설명하기 위한 도면,
도 8은 본 발명의 제1 실시예에 따른 PDP용 SMPS 회로의 타이밍도,
도 9는 본 발명의 제2 실시예에 따른 PDP용 SMPS 회로의 회로도,
도 10은 본 발명의 제2 실시예에 따른 PDP용 SMPS 회로의 타이밍도.
<도면의 주요 부호에 대한 설명>
51 : 서스테인 전압용 DC/DC 컨버터
52 : 어드레스 전압용 DC/DC 컨버터
53 : 다수의 저전압용 DC/DC 컨버터
54 : 스텐바이 전압용 DC/DC 컨버터
55 : 구동전압용 DC/DC 컨버터
51a : 제1 정류부 52a : 제2 정류부
53a : 제3 정류부 54a : 제4 정류부
55a : 제5 정류부
본 발명은 플라즈마 디스플레이 패널(Plasma Display Panel, 이하 PDP라 함)을 위한 SMPS(Switching Mode Power Supply) 회로에 관한 것으로, 보다 상세하게는 고전압의 서스테인 전압과 어드레스 전압 및 다수의 저전압을 공급하기 위한 다수의 DC/DC 컨버터를 하나의 트랜스포머를 이용하여 구동시킴으로써 PDP 전원시스템의 전체 크기와 부피를 줄일 수 있으며, 클램프 회로를 사용함으로써 전력변환 효율 및 신뢰성을 향상시킬 수 있는 SMPS 회로에 관한 것이다.
일반적으로 PDP는 페닝(penning) 가스를 방전 현상에 이용한 평판 표시 장치로서, 비교적 높은 압력의 네온(Ne) 또는 헬륨(He) 가스 등을 베이스 기체로 하여 유전체로 피복된 좁은 전극 간에 발생시킨 방전에 의한 발광 형상을 이용한 표시장치이다.
이러한 PDP는 지금까지 표시수단의 주종을 이루어왔던 음극선관에 비해 두께가 얇고 가벼우며 고선명 대형화면의 구현이 가능하다는 장점이 있으며, 플라즈마 방전에 필요한 고전압(Vs, Va, Vset, Vscan 등)을 공급하고, 이미지 프로세싱부, 팬, 오디오 등에 다수의 저전압을 공급하기 위하여 다양한 전압을 발생시키는 다수의 DC/DC 컨버터를 포함하고 있다.
도 1은 종래의 PDP 전원 시스템의 일 예를 도시한 블록도로서, 도 1에서 도시한 바와 같이, 종래의 PDP 전원 시스템은 상용 라인 입력 전원(1)으로부터 90 내지 270Vrms의 입력을 받아 고조파 규제 회피를 위한 PFC(Power Factor Correction ; 2)를 통하여 셋업(set-up) 또는 부스트업(boost-up)되어 약 370~400VDC 직류 전압을 출력하며 이로부터 다수의 DC/DC 컨버터를 거쳐 PDP 구동에 필요한 다양한 전원들을 공급한다.
먼저, 역률 개선을 수행하는 PFC(2)가 PDP용 SMPS의 가장 앞 단에 위치하며 PFC 성능에 있어 우수한 특성을 보이는 부스트 토폴로지(Boost Topology)를 주로 채택하고 있다.
상기 PFC(2)의 출력전압은 고전압의 서스테인(Sustain) 구동 전원 및 어드레스 전원을 공급하는 다수의 DC/DC 컨버터(3~7)와, 다수의 저전압을 공급하는 DC/DC 컨버터(8)로 입력되며, 이때 VS(3)전원의 출력은 서스테인 구동 전원으로 사용되는 동시에 스캔 전압(VSCAN ; 4)과 리셋전압(VSET, VE ; 5, 6)으로 입력된다. 이들 다수의 DC/DC 컨버터로부터 출력되는 전압은 PDP 구동모듈(9)로 입력되어 PDP 장치를 구동시키게 된다.
한편, 도 1은 저전압을 공급하는 DC/DC 컨버터(8)에 의해 저전압이 공급되는 다수의 저전압 소자들을 하나의 Multi(9)로 표시하였다.
도 2는 일반적인 PDP 전원 시스템의 전원인가순서(Power On Sequence)를 도시한 그래프이다.
도 2에 도시한 바와 같이, 도 2에 도시된 순서대로 전원을 인가하여야 하는데, 그 이유는 다음과 같다.
일반적으로 PDP 전원 시스템은 전압이 높고 전류가 작은 특징이 있어 도통 손실에 의한 영향보다 스위칭 손실에 의한 영향이 두드러진다.
또한 PDP의 경우 발광원리상 방전 시 매우 큰 서지성 전류가 흐르게 되므로 서스테인 전압 및 어드레스 전압의 경우 전원 및 구동보드에 다수의 큰 커패시터가 병렬로 부가되어야 하며, PDP의 구동모듈은 수많은 전극에 각각의 필요 전원을 고속 스위칭하여 공급하기 때문에 거의 대부분 반도체를 이용한 스위칭 소자로 구성되어 있다.
이에 따라 스위칭 소자를 보호하고 초기의 전원 인가시 이상 방전을 발생하 지 않게 하기 위해서는 반드시 도 2에 도시된 순서대로 전원을 인가하여야 한다.
따라서, 저전압 계통(신호처리 및 구동용 VCC), 어드레스 계통(Va), 서스테인 계통(Vs)의 순으로 전원을 인가하고, 그 역순으로 전원을 제거하는 것이 일반적이다.
도 3은 종래의 PDP용 SMPS 회로의 회로도로서, 도 3에서 도시한 바와 같이, 서스테인 전압(Vs)과 어드레스 전압(Va), 다수의 저전압(VM) 및 스텐바이 전압(STD_BY)을 공급하기 위한 다수의 DC/DC 컨버터(31~34)를 포함하고 있다. 이때, 상기 스텐바이 전압(STD_BY)은 상기 PDP용 SMPS 회로의 소자들을 구동시키기 위한 구동전압이다.
상기 다수의 DC/DC 컨버터(31~34)는 입력과 출력사이에 전기적인 절연을 위해 세 개의 트랜스포머(T1, T2, T3)가 사용된 절연형 컨버터이며, 이때 서스테인 전압(Vs)을 공급하기 위한 DC/DC 컨버터(31)는 하프-브리지(Half-bridge) 컨버터이고, 어드레스 전압(Va) 및 스텐바이 전압(STD_BY)을 공급하기 위한 DC/DC 컨버터(32, 34)는 플라이백(Flyback) 컨버터이며, 다수의 저전압(VM)을 공급하기 위한 DC/DC 컨버터(33)는 강압형 컨버터인 벅-컨버터(Buck-Converter)이다.
이때, 상기 하프-브리지 컨버터(31)는 스위칭 소자(QA, QM)에 가해지는 전압 스트레스가 입력전압의 크기와 같고 각각의 스위치 구동파형이 반파 대칭인 형태를 갖기 때문에 주로 대용량 컨버터에 적합한 구조로서 폭넓게 활용되고, 이때의 스위칭 소자는 콘트롤러를 통해 펄스 폭 변조(Pulse Wide Modulation; 이하 'PWM' 이라 함) 또는 펄스 주파수 변조(Pulse Frequency Modulation; 이하 'PFM' 이라 함) 방식으로 제어된다.
또한, 상기 플라이백 컨버터(32, 34)는 입출력이 절연되고 가장 부품수가 적은 회로로서 가장 많이 사용되는 컨버터이며, 상기 벅-컨버터(33)는 원하는 전압을 얻기 위해 입력전압을 강압하여 출력하는 컨버터이다.
도 3을 참고로 하여 동작원리를 간단히 살펴 보면, 우선 PFC의 입력전압을 커패시터(Clink)를 이용하여 분압한 후, 콘트롤러에 의해 동작 시비율(Duty Ratio) 또는 동작 주파수가 조정되는 두 스위칭 소자(QA, QM)를 교대로 스위칭하여 변압기(T1)의 2차측으로 구형파 형태의 교류전압을 전달하고, 전달된 교류전압을 하프-브리지 형태의 복수개 다이오드를 통하여 정류한 후, 이를 다시 커패시터(Co)로 평활하여 직류전압(Vs)을 얻게 되고, 피드백 회로는 출력전압(Vs)을 안정화시키게 된다.
이때, 상기 저전압(VM)을 인가받아 구동전압(Vg)를 출력하는 리니어 레귤레이터(Linear regulator)는 상기 PDP 구동모듈(미도시함)에 구비되는 스위칭 수단의 게이트 전압(Vg)을 항상 일정한 크기로 출력한다.
그리고, 스위칭 동작에 사용되는 트랜지스터는 최근에는 대전력용의 MOSFET(산화물 반도체 전계효과 트랜지스터)가 주로 사용된다. 전술한 동작원리는 하프-브리지(31)에 대한 설명이나, 플라이백(32, 34)도 크게 다를 바 없다.
그러나, 종래의 PDP용 SMPS 회로는, 상기와 같이 서스테인 전압(Vs)과 어드레스 전압(Va)을 공급하는 DC/DC 컨버터 각각에 트랜스포머(T1, T2)가 필요하므로, 부품이 차지하는 공간이 증대되어 PDP 전원시스템의 크기와 부피가 전체적으로 커지고 이에 따라 제조원가가 증가하는 문제점이 있었다.
한편, 도 4는 일반적인 PDP 구동방식에 따른 서스테인 전압 출력단과 어드레스 전압 출력단의 부하특성을 나타낸 그래프로서, 도 4의 (a)와 (b)에서 도시한 바와 같이, 서스테인 전압 출력단과 어드레스 전압 출력단의 부하는 16.67ms 주기로 무부하에서 과부하를 반복하는 복잡한 부하특성을 나타내고 있다.
그러나, 도 4의 (c)에서 도시한 바와 같이, PDP 동작시 각 단의 부하특성의 합은 거의 일정하며, 이러한 특성을 이용할 경우, PDP 전원의 최적 전압 제어가 용이하고, 동작 주파수 또는 동작 시비율의 변화가 적어 전력변환효율 및 신뢰성을 향상시킬 수 있게 된다.
하지만, 종래의 PDP용 SMPS 회로는 서스테인 전압(Vs)과 어드레스 전압(Va)을 공급하는 DC/DC 컨버터 각각에 트랜스포머를 사용함으로써, 도 4의 (c)와 같은 특성을 이용할 수 없게 되며, 이로 인해 PDP 전원의 최적 전압 제어가 어려울 뿐 아니라 동작 주파수 또는 동작 시비율의 변화가 심해 전력변환효율 및 신뢰성이 저감되는 문제점이 있었다.
본 발명은 상기 문제점을 해결하기 위하여 제안된 것으로, 하나의 절연형 트 랜스포머를 이용하여 부품이 차지하는 공간을 줄임으로써, PDP 전원시스템의 전체 크기와 부피를 줄일 수 있을 뿐 아니라, 제조원가가 또한 절감할 수 있는 PDP용 SMPS 회로를 제공하는데 그 목적이 있다.
또한, 본 발명은, 하나의 절연형 트랜스포머를 이용함으로써, PDP 전원의 최적 전압 제어를 용이하게 하고, 전력변환효율 및 신뢰성을 향상시킬 수 있는 PDP용 SMPS 회로를 제공하는데 다른 목적이 있다.
아울러, 본 발명은, 다양한 전압을 공급하는 출력단을 하나의 트랜스포머로 통합설계하여도 PDP 전원시스템에서 요구되는 전원인가순서를 만족시킬 수 있는 PDP용 SMPS 회로를 제공하는데 또 다른 목적이 있다.
본 발명의 목적 및 장점들은 하기의 설명에 의해서 이해될 수 있으며, 본 발명의 실시예에 의해 보다 분명하게 알게 될 것이다. 또한, 본 발명의 목적 및 장점들은 특허청구범위에 나타낸 수단 및 그 조합에 의해 실현될 수 있음을 쉽게 알 수 있을 것이다.
상기 목적을 달성하기 위한 본 발명에 따른 PDP용 SMPS 회로는, 1차측에 공급된 전압을 2차측으로 유기시키는 두 개의 제1 및 제2 트랜스포머; 상기 제1 및 제2 트랜스포머의 2차측과 연결되고, 서로 다른 크기의 전압을 공급하는 다수의 DC/DC 컨버터; 상기 제1 트랜스포머의 2차측과 연결되고, 상기 제1 트랜스포머로부터 공급된 전압을 인가받아 일정한 크기의 어드레스 전압을 출력하는 클램프 회로; 및 상기 제1 트랜스포머의 2차측과 연결된 DC/DC 컨버터 중 저전압을 공급하는 DC/DC 컨버터와 연결되고, 상기 DC/DC 컨버터로부터 공급되는 저전압을 인가받아 일정한 크기의 게이트 전압을 출력하는 리니어 레귤레이터부;를 포함한다.
여기서, 상기 DC/DC 컨버터는, 상기 제1 트랜스포머 및 상기 제1 트랜스포머의 2차측 제1 권선에 연결되고 복수개의 다이오드 및 커패시터를 구비한 제1 정류부에서 출력된 전압을 입력전압으로 이용하여 서스테인 전압을 공급하는 것을 특징으로 한다.
또한, 상기 DC/DC 컨버터는, 상기 제1 트랜스포머 및 상기 제1 트랜스포머의 2차측 제3 권선에 연결되고 복수개의 다이오드 및 커패시터를 구비한 제3 정류부에서 출력된 전압을 입력전압으로 이용하여 저전압을 공급하는 것을 특징으로 한다.
그리고, 상기 DC/DC 컨버터는, 상기 제2 트랜스포머 및 상기 제2 트랜스포머의 2차측 제1 권선에 연결되고 다이오드 및 커패시터를 구비한 제4 정류부에서 출력된 전압을 입력전압으로 이용하여 스텐바이 전압을 공급하는 것을 특징으로 한다.
또한, 상기 DC/DC 컨버터는, 상기 제2 트랜스포머 및 상기 제2 트랜스포머의 2차측 제2 권선에 연결되고 다이오드 및 커패시터를 구비한 제5 정류부에서 출력된 전압을 입력전압으로 이용하여 구동전압을 공급하는 것을 특징으로 한다.
또한, 상기 서스테인 전압을 공급하기 위한 DC/DC 컨버터는, 하프 브리지 공진형 컨버터인 것을 특징으로 한다.
이때, 상기 어드레스 전압을 공급하기 위한 클램프 회로는, 상기 서스테인 전압을 분배하는 제1 및 제2 저항; 게이트가 상기 제1 및 제2 저항의 접점과 연결되고, 드레인이 상기 제2 정류부와 연결된 제1 스위칭수단; 일단이 상기 제1 스위칭수단의 게이트와 연결된 제3 저항; 캐소드가 상기 제3 저항의 타단과 연결되고 애노드가 접지된 제1 제너 다이오드; 캐소드가 상기 제3 저항의 일단과 연결되고, 애노드가 상기 제1 스위칭수단의 소스와 연결된 제2 제너 다이오드; 상기 어드레스 전압을 분배하는 제4 및 제5 저항; 일단이 상기 제4 저항과 제5 저항의 접점과 연결되고, 타단이 상기 제1 제너 다이오드의 캐소드와 연결된 커패시터; 및 캐소드가 상기 커패시터의 타단과 연결되고, 애노드가 접지되며, 게이트가 상기 제4 및 제5 저항의 접점과 연결된 제2 스위칭수단;을 포함하는 것을 특징으로 한다.
또한, 상기 저전압을 공급하기 위한 DC/DC 컨버터는 벅-컨버터(Buck-Converter)이며, 상기 스텐바이 전압을 공급하기 위한 DC/DC 컨버터는 플라이백-컨버터(Flyback-Converter)인 것을 특징으로 하고, 상기 구동전원을 공급하기 위한 DC/DC 컨버터는 일단이 상기 스텐바이 전압을 공급하기 위한 DC/DC 컨버터와 연결된 제6 저항; 일단이 상기 제6 저항의 타단과 연결된 제7 저항; 게이트가 상기 제6 및 제7 저항의 접점과 연결되고 소스가 접지 연결된 제3 스위칭 수단; 게이트가 상기 제3 스위칭 수단의 드레인과 연결되고 드레인이 상기 제6 저항과 연결된 제4 스위칭 수단;을 포함하는 것을 특징으로 한다.
아울러, 상기 목적을 달성하기 위한 또 다른 본 발명에 따른 PDP용 SMPS 회로는, 1차측에 공급된 전압을 2차측으로 유기시키는 두 개의 제1 및 제2 트랜스포머; 상기 제1 및 제2 트랜스포머의 2차측과 연결되고, 서로 다른 크기의 전압을 공 급하는 다수의 DC/DC 컨버터; 상기 제1 트랜스포머의 2차측과 연결되고, 상기 제1 트랜스포머로부터 공급된 전압을 인가받아 일정한 크기의 어드레스 전압을 출력하는 클램프 회로; 및 상기 제2 트랜스포머의 2차측과 연결된 DC/DC 컨버터 중 구동전압을 공급하는 DC/DC 컨버터와 연결되고, 상기 DC/DC 컨버터로부터 공급되는 구동전압을 인가받아 일정한 크기의 게이트 전압을 출력하는 리니어 레귤레이터부;를 포함한다.
여기서, 상기 DC/DC 컨버터는, 상기 제1 트랜스포머 및 상기 제1 트랜스포머의 2차측 제1 권선에 연결되고 복수개의 다이오드 및 커패시터를 구비한 제1 정류부에서 출력된 전압을 입력전압으로 이용하여 서스테인 전압을 공급하는 것을 특징으로 한다.
또한, 상기 DC/DC 컨버터는, 상기 제1 트랜스포머 및 상기 제1 트랜스포머의 2차측 제3 권선에 연결되고 복수개의 다이오드 및 커패시터를 구비한 제3 정류부에서 출력된 전압을 입력전압으로 이용하여 저전압을 공급하는 것을 특징으로 한다.
그리고, 상기 DC/DC 컨버터는, 상기 제2 트랜스포머 및 상기 제2 트랜스포머의 2차측 제1 권선에 연결되고 다이오드 및 커패시터를 구비한 제4 정류부에서 출력된 전압을 입력전압으로 이용하여 스텐바이 전압을 공급하는 것을 특징으로 한다.
또한, 상기 DC/DC 컨버터는, 상기 제2 트랜스포머 및 상기 제2 트랜스포머의 2차측 제2 권선에 연결되고 다이오드 및 커패시터를 구비한 제5 정류부에서 출력된 전압을 입력전압으로 이용하여 구동전압을 공급하는 것을 특징으로 한다.
여기서, 상기 서스테인 전압을 공급하기 위한 DC/DC 컨버터는, 하프 브리지 공진형 컨버터인 것을 특징으로 한다.
이때, 상기 어드레스 전압을 공급하기 위한 클램프 회로는, 상기 서스테인 전압을 분배하는 제1 및 제2 저항; 게이트가 상기 제1 및 제2 저항의 접점과 연결되고, 드레인이 상기 제2 정류부와 연결된 제1 스위칭수단; 일단이 상기 제1 스위칭수단의 게이트와 연결된 제3 저항; 캐소드가 상기 제3 저항의 타단과 연결되고 애노드가 접지된 제1 제너 다이오드; 캐소드가 상기 제3 저항의 일단과 연결되고, 애노드가 상기 제1 스위칭수단의 소스와 연결된 제2 제너 다이오드; 상기 어드레스 전압을 분배하는 제4 및 제5 저항; 일단이 상기 제4 저항과 제5 저항의 접점과 연결되고, 타단이 상기 제1 제너 다이오드의 캐소드와 연결된 커패시터; 및 캐소드가 상기 커패시터의 타단과 연결되고, 애노드가 접지되며, 게이트가 상기 제4 및 제5 저항의 접점과 연결된 제2 스위칭수단;을 포함하는 것을 특징으로 한다.
또한, 상기 저전압을 공급하기 위한 DC/DC 컨버터는 벅-컨버터(Buck-Converter)이며, 상기 스텐바이 전압을 공급하기 위한 DC/DC 컨버터는 플라이백-컨버터(Flyback-Converter)인 것을 특징으로 하고, 상기 구동전원을 공급하기 위한 DC/DC 컨버터는 일단이 상기 스텐바이 전압을 공급하기 위한 DC/DC 컨버터와 연결된 제6 저항; 일단이 상기 제6 저항의 타단과 연결된 제7 저항; 게이트가 상기 제6 및 제7 저항의 접점과 연결되고 소스가 접지 연결된 제3 스위칭 수단; 게이트가 상기 제3 스위칭 수단의 드레인과 연결되고 드레인이 상기 제6 저항과 연결된 제4 스위칭 수단;을 포함하는 것을 특징으로 한다.
상술한 목적, 특징 및 장점은 첨부된 도면과 관련된 다음의 상세한 설명을 통하여 보다 분명해 질 것이며, 그에 따라 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 것이다.
또한, 본 발명을 설명함에 있어서 본 발명과 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명을 생략하기로 한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명하기로 한다.
실시예 1
도 5는 본 발명의 제1 실시예에 따른 PDP용 SMPS 회로의 회로도를 나타낸 것으로, 도 5에서 도시한 바와 같이, 실시예 1의 PDP용 SMPS 회로는, 고전압의 서스테인 전압(Vs)과 어드레스 전압(Va), 다수의 저전압(VM), 스텐바이 전압(STD_BY) 및 구동전압(Vg)을 공급하기 위한 다수의 DC/DC 컨버터(51~55)와 두 개의 절연형 트랜스포머(T1, T2)를 포함하고 있다.
여기서, 상기 서스테인 전압(Vs)을 공급하기 위한 DC/DC 컨버터(51)는, 상기 제1 트랜스포머(T1) 및 상기 제1 트랜스포머(T1)의 2차측 제1 권선(NS1)에 연결되 고, 복수개의 다이오드 및 커패시터(Co)를 구비한 제1 정류부(51a)를 포함한다.
이때, DC/DC 컨버터(51)로 플라이백(Flyback), 포워드(Forward), 풀-브리지(Full-bridge) 하프-브리지(Half-bridge) 등의 컨버터를 사용할 수 있다.
그러나, 플라이백 컨버터는 출력 다이오드의 턴오프 시 다이오드의 역회복 특성에 의해서 발생되는 서지성 전류가 스위치의 전류 스트레스를 가중시키며, 또한 트랜스포머의 누설 인덕터와 출력 다이오드 접합 커패시터와의 공진에 의해 다이오드 양단에 출력되는 전압의 +파형과 -파형의 형태가 서로 일치하지 않는 문제점이 발생되므로, 입출력 변환효율이 뛰어나고 소자수가 작아 저가형에 적합하며 스위칭소자의 스트레스가 작아 입출력전압이 안정적인 하프-브리지 공진형 컨버터를 사용하는 것이 바람직하다.
이때, 하프-브리지 공진형 컨버터에 이용되는 스위칭 소자는 콘트롤러를 통해 펄스 폭 변조(Pulse Wide Modulation; 이하 'PWM' 이라 함) 또는 펄스 주파수 변조(Pulse Frequency Modulation; 이하 'PFM' 이라 함) 방식으로 제어되며, 스위칭 동작에 사용되는 스위칭 소자는 대전력용의 MOSFET(산화물 반도체 전계효과 트랜지스터)를 사용하는 것이 바람직하다.
또한, 상기 어드레스 전압(Va)을 공급하기 위해서 클램프 회로(52)가 사용되는데 상기 클램프 회로(52)는, 상기 트랜스포머(T1) 및 상기 트랜스포머(T1)의 2차측 제2 권선(NS2)에 연결되고, 복수개의 다이오드 및 커패시터를 구비한 제2 정류부(52a)에서 출력된 전압을 입력전압으로 이용한다.
이때, 상기 클램프 회로(52)는, 상기 제2 정류부(52a)에서 출력된 전압을 일정한 크기의 전압으로 고정시켜 항상 일정한 크기의 어드레스 전압(Va)을 출력하는 회로로써, 상기 서스테인 전압(Vs)을 분배하는 제1 및 제2 저항(R1, R2)과, 게이트가 상기 제1 및 제2 저항(R1, R2)의 접점과 연결되고, 드레인이 상기 제2 정류부(52a)와 연결된 제1 스위칭수단(Q1)과, 일단이 상기 제1 스위칭수단(Q1)의 게이트와 연결된 제3 저항(R3)과, 캐소드가 상기 제3 저항(R3)의 타단과 연결되고 애노드가 접지된 제1 제너 다이오드(Z1)과, 캐소드가 상기 제3 저항(R3)의 일단과 연결되고, 애노드가 상기 제1 스위칭수단(Q1)의 소스와 연결된 제2 제너 다이오드(Z2)와, 상기 어드레스 전압을 분배하는 제4 및 제5 저항(R4, R5)과, 일단이 상기 제4 저항과 제5 저항(R4, R5)의 접점과 연결되고 타단이 상기 제1 제너 다이오드(Z1)의 캐소드와 연결된 커패시터(Cz) 및 캐소드가 상기 커패시터(Cz)의 타단과 연결되고 애노드가 접지되며 게이트가 상기 제4 및 제5 저항(R4, R5)의 접점과 연결된 제2 스위칭수단(Q2)으로 이루어진다.
이러한 구성으로 이루어진 클램프 회로(52)의 동작은, 상기 서스테인 전압(Va)을 공급하기 위한 DC/DC 컨버터(51)로부터 출력된 서스테인 전압(Vs)을 상기 제1 및 제2 저항(R1, R2)에서 분압한다. 상기 서스테인 전압(Vs)은 선형적으로 증가하고 상기 제1 및 제2 저항(R1, R2)에 의해 분압된 전압이 상기 제1 스위칭 수단(Q1)의 도통전압 이상일 경우 상기 제1 스위칭 수단(Q1)이 상기 분압된 전압에 의해 도통되어 상기 제2 정류부(52a)에 의해 정류된 전압을 어드레스 전압(Va)으로 하여 출력한다. 이때, 상기 어드레스 전압(Va)이 사전에 설정된 일정전압(상기 제2 스위칭 수단(Q2)의 도통전압) 이상으로 증가할 경우 상기 제2 스위칭 수단(Q2)이 도통되어 상기 제2 정류부(52a)로부터 출력되는 전압을 접지시킴에 따라 상기 제1 스위칭 수단(Q1)이 오프 된다. 상기 제1 스위칭 수단(Q1)이 오프 됨에 따라 상기 어드레스 전압(Va)도 감소하게 되고 이에 따라 상기 제2 스위칭 수단(Q2)도 오프고, 상기 서스테인 전압(Vs)이 제1 스위칭 수단(Q1)의 도통전압 이상일 경우 상기 과정을 반복하여 제어함으로써 상기 어드레스 전압(Va)을 항상 일정한 크기로 공급한다.
상기 다수의 저전압을 공급하기 위한 DC/DC 컨버터(53)는, 상기 제1 트랜스포머(T1) 및 상기 제1 트랜스포머(T1)의 2차측 제3 권선(NS3)에 연결되고, 복수개의 다이오드 및 커패시터를 구비한 제3 정류부(53a)에서 출력된 전압을 입력전압으로 이용한다.
상기 다수의 저전압(VM)을 공급하기 위한 DC/DC 컨버터(53)로는 원하는 전압으로 변환할 수 있는 승압형 변압기인 부스트 컨버터 또는 강압형 변압기인 벅-컨버터를 사용할 수 있으나, 본 실시예에서는 강압형 변압기인 벅-컨버터를 사용하였다.
또한, 상기 게이트 전압(Vg)을 공급하기 위한 리니어 레귤레이터(56)는, 상기 DC/DC 컨버터(53)로부터 출력되는 다수의 저전압(VM)을 인가받아 PDP 구동모듈(미도시함)에 구비되는 스위칭 수단의 게이트 전압(Vg)을 항상 일정한 크기로 출력한다.
도 6은 벅-컨버터의 기본 회로도이고 도 7은 도 6의 동작과정을 설명하기 위한 도면으로서, 도 6 및 도 7을 참고로 하여 벅-컨버터의 동작과정을 간단히 설명하면 다음과 같다.
먼저, 스위치 Q가 도통일 때 등가회로는 도 7의 (a)가 되고, 이때 인덕터 전류(i)는 0에서부터 증가하게 되므로 인덕터 L에 에너지가 축적되고, 이에 따라 다이오드 D는 차단된다.
그 다음, 스위치 Q가 차단되면, 등가회로는 도 7의 (b)가 되고 L에 축적된 에너지는 환류 다이오드 D를 통하여 출력측으로 방출된다. 이때 i는 점점 0으로 감소하게 된다.
한편, 스위치 Q가 차단된 상태에서 i가 0이 되면 환류다이오드 D까지 차단되게 되고 이에 따라 도 7의 (c)와 같은 등가회로가 성립된다. 이때에는 출력 커패시터 C로부터 충전된 전하가 출력으로 방전하게 된다.
그리고, 상기 PDP용 SPMS 회로를 구성하는 소자들을 구동시키기 위한 스텐바이 전압(STD_BY)을 공급하기 위한 DC/DC 컨버터(54)는 플라이백-컨버터(Flyback-Converter)로써, 상기 제2 트랜스포머(T2)의 2차측 제1 권선에 연결되고, 다이오드 및 커패시터를 구비한 제4 정류부(54a)에서 출력된 전압을 입력전압으로 이용한다.
또한, 상기 PDP 구동모듈에 구성되는 소자들을 구동시킬 구동전원(D5.3V)을 공급하기 위한 DC/DC 컨버터(55)는, 상기 제2 트랜스포머(T2) 및 상기 제2 트랜스포머(T2)의 2차측 제2 권선에 연결되고, 다이오드 및 커패시터를 구비한 제5 정류부(55a)에서 출력된 전압을 입력전압으로 이용한다.
이때, 상기 구동전원(D5.3V)을 공급하기 위한 DC/DC 컨버터(55)는, 일단이 상기 스텐바이 전압(STD_BY)을 공급하기 위한 DC/DC 컨버터(54)와 연결된 제6 저항(R6)과, 일단이 상기 제6 저항(R6)의 타단과 연결된 제7 저항(R7)과, 게이트가 상기 제6 및 제7 저항(R6, R7)의 접점과 연결되고 소스가 접지 연결된 제3 스위칭 수단(Q3)과, 게이트가 상기 제3 스위칭 수단(Q3)의 드레인과 연결되고 드레인이 상기 제6 저항(R6)과 연결된 제4 스위칭 수단(Q4)으로 이루어진다.
상기 DC/DC 컨버터(55)는 상기 제3 스위칭 수단(Q3)을 도통시키기 위한 하이 레벨(High_level)의 스위칭 전압(PS-ON)이 인가될 경우 상기 제7 저항(R7)을 통해 상기 제3 스위칭 수단(Q3)이 도통되고 상기 도통된 제3 스위칭 수단(Q3)에 의해 상기 제4 스위칭 수단(Q4)이 오프(OFF)되어 구동전원(D5.3V)을 출력하지 않으며, 로우 레벨(Low_lever)의 스위칭 전압(PS_ON)이 인가될 경우 상기 제5 정류부에서 출력된 전압을 제4 스위칭 수단(Q4)가 인가받아 도통됨에 따라 상기 구동전압(D5.3V)을 공급한다.
도 5 내지 도 7과 이들의 동작 타이밍을 나타낸 도 8을 참고로 하여 본 발명의 제1 실시예에 따른 PDP용 SMPS 회로의 동작원리 및 전원인가순서를 간단히 살펴보면 다음과 같다.
PFC로부터 입력된 370~400V의 직류전압은 콘트롤러에 의해 PWM 또는 PFM 방식으로 제어되는 스위칭소자(QA,QM)를 통해 구형파의 교류로 변환되어 제1 및 제2 트랜스포머(T1, T2)의 1차측 코일에 입력되고, 상기 제2 트랜스포머(T2)의 2차측 제1 권선에 연결된 제1 정류부(54a) 및 DC/DC 컨버터(54)에 의해 PDP용 SMPS 회로의 소자들을 동작시키기 위한 스텐바이 전압(STD_BY)이 공급된다.
상기 스텐바이 전압(STD_BY)이 공급된 후 스위칭 전압(PS_ON)이 하이 레벨에서 로우 레벨로 천이될 경우 상기 제4 스위칭 수단(Q4)이 도통되어 구동전압(D5.3V)을 공급하게 된다.
상기 구동전압(D5.3V)이 공급된 후 서스테인 전압(Vs)을 공급하기 위한 신호(VS_ON)가 로우 레벨에서 하이 레벨로 천이 될 경우 상기 제1 트랜스포머(T1)를 통해 전원이 공급되어 DC/DC 컨버터(53)에 의해 저전압 전압(VM)과 15V의 게이트 전압(Vg)이 공급된다.
일정시간이 지난 후 제1 트랜스포머(T1)의 2차측에 전달된 교류전압은 하프-브리지 형태의 제2 정류부(52a)의 복수개 다이오드를 통해 정류된 후 커패시터를 통해 평활화되어 클램프 회로(52)에 입력됨에 따라 60V의 어드레스 전압(Va)이 공급된다.
상기 어드레스 전압(Va)이 공급된 다음, 제1 트랜스포머(T1)의 2차측에 전달된 교류전압은 하프-브리지 형태의 제1 정류부(51a)의 복수개 다이오드를 통해 정류된 후 커패시터(Co)를 통해 평활화되어 약 200V의 서스테인 전압(Vs)이 공급된다.
이때, 상기 어드레스 전압(Va)과 서스테인 전압(Vs)을 공급하기 위한 클램핑 회로(52)와 DC/DC 컨버터(51)에는 상기 제1 트랜스포머(T1)을 통해 인가된 전원이 상기 제2 및 제1 정류부(52a, 51a)를 통해 동시에 인가되지만 상기 어드레스 전압(Va)과 서스테인 전압(Vs)은 공급되어야 할 전압의 크기가 각각 60V와 200V로 서로 다르므로 상기 어드레스 전압(Va)보다 상대적으로 높은 전압을 요구하는 서스테인 전압(Vs)이 늦게 공급된다.
상술한 바와 같이, 도 5에 도시된 제1 실시예의 PDP용 SMPS 회로는 서스테인 전압(Vs), 어드레스 전압(Va), 다수의 저전압(VM) 및 게이트 전압(Vg)을 하나의 절연형 트랜스포머를 사용함으로써 각 DC/DC 컨버터마다 트랜스포머를 필요로 했던 종래보다 부품이 차지하는 공간을 줄일 수 있으며, 이로 인해 PDP 전원시스템의 전체 크기 및 부피를 줄일 수 있을 뿐 아니라, 제조원가가 또한 절감할 수 있는 장점을 가진다.
또한, 본 발명에 따른 제1 실시예의 주 궤환 전압 제어 부분이 서스테인 전압(Vs)에서 이루어지고, 별도의 강압형 변환기들을 사용하여 PDP 전원에 필요한 다수의 저전압(VM) 및 게이트 전압(Vg)을 발생시키는 구조로 되어 있어 다양한 전압 출력단을 하나의 트랜스포머로 통합하여도 도 2에 도시된 전원인가순서를 만족시킬 수 있는 장점을 가진다.
실시예 2
이하, 도 9를 통해 본 발명의 제2 실시예에 따른 PDP용 SMPS 회로에 대하여 설명한다. 다만, 제1 실시예의 구성 중 제2 실시예와 동일한 부분에 대한 설명은 생략하고, 제2 실시예에서 달라지는 구성에 대해서만 상술하기로 한다.
도 9는 본 발명의 제2 실시예에 따른 PDP용 SMPS 회로의 회로도를 나타낸 것으로, 도 9에서 도시한 바와 같이, 제2 실시예에 따른 PDP용 SMPS 회로는, 제1 실시예와 마찬가지로, 하나의 절연형 트랜스포머(T1)을 통해 고전압의 서스테인 전압(Vs)과 어드레스 전압(Va) 및 다수의 저전압(VM)을 공급하고, 또 다른 하나의 절연형 트랜스포머(T2)를 통해 스텐바이 전압(STD_BY)과 구동전압(D5.3V) 및 게이트 전압(Vg)을 공급한다.
이때, 제1 실시예에서 게이트 전압(Vg)을 공급하기 위해 상기 제1 트랜스포머(T1)의 2차측 제3 권선에 연결되어 다수의 저전압(VM)을 출력하기 위한 DC/DC 컨버터(53)에 연결된 리니어 레귤레이터(56)는 상기 제5 정류부(55a)와 연결되어 상기 구동전압(D5.3V)을 공급하기 위한 DC/DC 컨버터(55)로 입력되는 전압을 인가받아 상기 게이트 전압(Vg)을 출력한다. 이때, 상기 리니어 레귤레이터(56)는 상기 구동전압(D5.3V)을 제어신호로 사용함으로써 상기 구동전압(D5.3V)의 하이 또는 로우 레벨 상태에 따라 온/오프 제어된다.
이러한 구성으로 이루어진 본 발명의 제2 실시예에 따른 PDP용 SMPS 회로의 전압인가순서는 이를 나타낸 도 10에 도시한 바와 같이, 상기 구동전압(D5.3V)이 공급되고 공급된 구동전압(D5.3V)에 의해서 온 되어 상기 리니어 레귤레이터(56)의 출력전압인 게이트 전압(Vg)이 출력된다. 이때, 상기 게이트 전압(Vg)은 상기 PDP 구동모듈에 구비되는 소자에 공급되는 전압으로써 상기 서스테인 전압(Vs), 어드레스 전압(Va) 및 저전압(VM)보다 빨리 인가되어도 무관하다.
따라서, 본 발명의 제2 실시예에 따른 PDP용 SMPS 회로는 상기 게이트 전압( Vg)을 출력하기 위해 리니어 레귤레이터(56)를 제2 트랜스포머(T2)와 연결되며 구동전압(D5.3V)을 공급하기 위한 DC/DC 컨버터(55)에 연결시킴으로써, 도 2에 도시된 전원인가순서를 만족시킬 수 있는 장점을 가진다.
이상에서 설명한 본 발명의 바람직한 실시예들은 예시의 목적을 위해 개시된 것이며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 있어 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러가지 치환, 변형 및 변경이 가능할 것이며, 이러한 치환, 변경 등은 이하의 특허청구범위에 속하는 것으로 보아야 할 것이다.
상술한 바와 같이, 본 발명에 의한 PDP용 SMPS는, 하나의 절연형 트랜스포머를 이용하여 서스테인 전압, 어드레스 전압 및 다수의 저전압을 공급함으로써 부품이 차지하는 공간을 줄일 수 있게 됨에 따라, PDP 전원시스템의 전체 크기와 부피를 줄일 수 있을 뿐 아니라, 제조원가가 또한 절감할 수 있는 효과가 있다.
또한, 본 발명은, 하나의 절연형 트랜스포머를 이용함으로써, PDP 전원의 최 적 전압 제어를 용이하게 하고, 전력변환효율 및 신뢰성을 향상시킬 수 있는 효과가 있다.
아울러, 본 발명은, 다양한 전압을 공급하는 출력단을 하나의 트랜스포머로 통합설계하여도 PDP 전원시스템에서 요구되는 전원인가순서를 만족시킬 수 있는 효과가 있다.

Claims (15)

1차측에 공급된 전압을 2차측으로 유기시키는 두 개의 제1 및 제2 트랜스포머;
상기 제1 및 제2 트랜스포머의 2차측과 연결되고, 서로 다른 크기의 전압을 공급하는 다수의 DC/DC 컨버터;
상기 제1 트랜스포머의 2차측과 연결되고, 상기 제1 트랜스포머로부터 공급된 전압을 인가받아 일정한 크기의 어드레스 전압을 출력하는 클램프 회로; 및
상기 제1 트랜스포머의 2차측과 연결된 DC/DC 컨버터 중 저전압을 공급하는 DC/DC 컨버터와 연결되고, 상기 DC/DC 컨버터로부터 공급되는 저전압을 인가받아 일정한 크기의 게이트 전압을 출력하는 리니어 레귤레이터부;
를 포함하는 PDP용 SMPS 회로.
제1항에 있어서,
상기 DC/DC 컨버터는, 상기 제1 트랜스포머 및 상기 제1 트랜스포머의 2차측 제1 권선에 연결되고 복수개의 다이오드 및 커패시터를 구비한 제1 정류부에서 출력된 전압을 입력전압으로 이용하여 서스테인 전압을 공급하는 것을 특징으로 하는 PDP용 SMPS 회로.
제1항에 있어서,
상기 DC/DC 컨버터는, 상기 제1 트랜스포머 및 상기 제1 트랜스포머의 2차측 제3 권선에 연결되고 복수개의 다이오드 및 커패시터를 구비한 제3 정류부에서 출력된 전압을 입력전압으로 이용하여 저전압을 공급하는 것을 특징으로 하는 PDP용 SMPS 회로.
제1항에 있어서,
상기 DC/DC 컨버터는, 상기 제2 트랜스포머 및 상기 제2 트랜스포머의 2차측 제1 권선에 연결되고 다이오드 및 커패시터를 구비한 제4 정류부에서 출력된 전압을 입력전압으로 이용하여 스텐바이 전압을 공급하는 것을 특징으로 하는 PDP용 SMPS 회로.
제1항에 있어서,
상기 DC/DC 컨버터는, 상기 제2 트랜스포머 및 상기 제2 트랜스포머의 2차측 제2 권선에 연결되고 다이오드 및 커패시터를 구비한 제5 정류부에서 출력된 전압을 입력전압으로 이용하여 구동전압을 공급하는 것을 특징으로 하는 PDP용 SMPS 회로.
1차측에 공급된 전압을 2차측으로 유기시키는 두 개의 제1 및 제2 트랜스포머;
상기 제1 및 제2 트랜스포머의 2차측과 연결되고, 서로 다른 크기의 전압을 공급하는 다수의 DC/DC 컨버터;
상기 제1 트랜스포머의 2차측과 연결되고, 상기 제1 트랜스포머로부터 공급된 전압을 인가받아 일정한 크기의 어드레스 전압을 출력하는 클램프 회로; 및
상기 제2 트랜스포머의 2차측과 연결된 DC/DC 컨버터 중 구동전압을 공급하는 DC/DC 컨버터와 연결되고, 상기 DC/DC 컨버터로부터 공급되는 구동전압을 인가받아 일정한 크기의 게이트 전압을 출력하는 리니어 레귤레이터부;
를 포함하는 PDP용 SMPS 회로.
제6항에 있어서,
상기 DC/DC 컨버터는, 상기 제1 트랜스포머 및 상기 제1 트랜스포머의 2차측 제1 권선에 연결되고 복수개의 다이오드 및 커패시터를 구비한 제1 정류부에서 출력된 전압을 입력전압으로 이용하여 서스테인 전압을 공급하는 것을 특징으로 하는 PDP용 SMPS 회로.
제6항에 있어서,
상기 DC/DC 컨버터는, 상기 제1 트랜스포머 및 상기 제1 트랜스포머의 2차측 제3 권선에 연결되고 복수개의 다이오드 및 커패시터를 구비한 제3 정류부에서 출력된 전압을 입력전압으로 이용하여 저전압을 공급하는 것을 특징으로 하는 PDP용 SMPS 회로.
제6항에 있어서,
상기 DC/DC 컨버터는, 상기 제2 트랜스포머 및 상기 제2 트랜스포머의 2차측 제1 권선에 연결되고 다이오드 및 커패시터를 구비한 제4 정류부에서 출력된 전압을 입력전압으로 이용하여 스텐바이 전압을 공급하는 것을 특징으로 하는 PDP용 SMPS 회로.
제6항에 있어서,
상기 DC/DC 컨버터는, 상기 제2 트랜스포머 및 상기 제2 트랜스포머의 2차측 제2 권선에 연결되고 다이오드 및 커패시터를 구비한 제5 정류부에서 출력된 전압을 입력전압으로 이용하여 구동전압을 공급하는 것을 특징으로 하는 PDP용 SMPS 회로.
제1항 또는 제6항에 있어서,
상기 서스테인 전압을 공급하기 위한 DC/DC 컨버터는, 하프 브리지 공진형 컨버터인 것을 특징으로 하는 PDP용 SMPS 회로.
제1항 또는 제6항에 있어서,
상기 어드레스 전압을 공급하기 위한 클램프 회로는,
상기 DC/DC 컨버터로부터 공급된 전압 중 서스테인 전압을 분배하는 제1 및 제2 저항;
게이트가 상기 제1 및 제2 저항의 접점과 연결되고, 드레인이 상기 제2 정류부와 연결된 제1 스위칭수단;
일단이 상기 제1 스위칭수단의 게이트와 연결된 제3 저항;
캐소드가 상기 제3 저항의 타단과 연결되고 애노드가 접지된 제1 제너 다이오드;
캐소드가 상기 제3 저항의 일단과 연결되고, 애노드가 상기 제1 스위칭수단의 소스와 연결된 제2 제너 다이오드;
상기 어드레스 전압을 분배하는 제4 및 제5 저항;
일단이 상기 제4 저항과 제5 저항의 접점과 연결되고, 타단이 상기 제1 제너 다이오드의 캐소드와 연결된 커패시터; 및
캐소드가 상기 커패시터의 타단과 연결되고, 애노드가 접지되며, 게이트가 상기 제4 및 제5 저항의 접점과 연결된 제2 스위칭수단;
을 포함하는 것을 특징으로 하는 PDP용 SMPS 회로.
제1항 또는 제8항에 있어서,
상기 저전압을 공급하기 위한 DC/DC 컨버터는, 벅-컨버터(Buck-Converter)인 것을 특징으로 하는 PDP용 SMPS 회로.
제4항 또는 제9항에 있어서,
상기 스텐바이 전압을 공급하기 위한 DC/DC 컨버터는, 플라이백-컨버터(Flyback-Converter)인 것을 특징으로 하는 PDP용 SMPS 회로.
제5항 또는 제6항에 있어서,
상기 구동전원을 공급하기 위한 DC/DC 컨버터는,
일단이 상기 스텐바이 전압을 공급하기 위한 DC/DC 컨버터와 연결된 제6 저항;
일단이 상기 제6 저항의 타단과 연결된 제7 저항;
게이트가 상기 제6 및 제7 저항의 접점과 연결되고 소스가 접지 연결된 제3 스위칭 수단; 및
게이트가 상기 제3 스위칭 수단의 드레인과 연결되고 드레인이 상기 제6 저항과 연결된 제4 스위칭 수단;
을 포함하는 것을 특징으로 하는 PDP용 SMPS 회로.
KR1020070006766A 2007-01-22 2007-01-22 Pdp용 smps 회로 KR100868053B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070006766A KR100868053B1 (ko) 2007-01-22 2007-01-22 Pdp용 smps 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070006766A KR100868053B1 (ko) 2007-01-22 2007-01-22 Pdp용 smps 회로

Publications (2)

Publication Number Publication Date
KR20080069105A true KR20080069105A (ko) 2008-07-25
KR100868053B1 KR100868053B1 (ko) 2008-11-10

Family

ID=39822524

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070006766A KR100868053B1 (ko) 2007-01-22 2007-01-22 Pdp용 smps 회로

Country Status (1)

Country Link
KR (1) KR100868053B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100950919B1 (ko) * 2008-10-13 2010-04-01 삼성전기주식회사 플라즈마 디스플레이 패널용 스위칭 모드 파워 서플라이 회로
KR101043476B1 (ko) * 2009-06-10 2011-06-23 삼성전기주식회사 Led용 pwm 디밍 구동 회로
KR20110138997A (ko) * 2010-06-22 2011-12-28 엘지이노텍 주식회사 2단계 출력제어형 llc 공진 컨버터

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100510143B1 (ko) * 2003-07-01 2005-08-25 삼성전자주식회사 역률 보상 방법, 이에 적합한 장치 그리고 이를 적용한전원 장치
JP2005033944A (ja) * 2003-07-08 2005-02-03 Sony Corp スイッチング電源回路
JP2005045918A (ja) 2003-07-22 2005-02-17 Sony Corp スイッチング電源回路
JP2005229686A (ja) 2004-02-12 2005-08-25 Tdk Corp 電源装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100950919B1 (ko) * 2008-10-13 2010-04-01 삼성전기주식회사 플라즈마 디스플레이 패널용 스위칭 모드 파워 서플라이 회로
KR101043476B1 (ko) * 2009-06-10 2011-06-23 삼성전기주식회사 Led용 pwm 디밍 구동 회로
KR20110138997A (ko) * 2010-06-22 2011-12-28 엘지이노텍 주식회사 2단계 출력제어형 llc 공진 컨버터

Also Published As

Publication number Publication date
KR100868053B1 (ko) 2008-11-10

Similar Documents

Publication Publication Date Title
US8089219B2 (en) Switching mode power supply for plasma display panel
US9660520B2 (en) Method and apparatus to provide power conversion with high power factor
US8233298B2 (en) Power factor correction rectifier that operates efficiently over a range of input voltage conditions
Gui et al. A high voltage-gain LLC micro-converter with high efficiency in wide input range for PV applications
EP2814155A1 (en) LC snubber circuit
US8009444B2 (en) Boost device for voltage boosting
US8120936B2 (en) DC-to-AC power converting device
Park et al. Two-switch active-clamp forward converter with one clamp diode and delayed turnoff gate signal
US20120195074A1 (en) DC-DC Converter Circuit For High Input-To-Output Voltage Conversion
Lin et al. Analysis and implementation of a ZVS/ZCS DC–DC switching converter with voltage step-up
JP3344356B2 (ja) スイッチング電源装置
US9071161B2 (en) Single stage PFC power supply
US9130472B2 (en) High efficient single switch single stage power factor correction power supply
KR20120028091A (ko) 부스트 컨버터
KR100814462B1 (ko) 하나의 트랜스포머를 이용한 pdp용 smps 회로
KR100868053B1 (ko) Pdp용 smps 회로
US20110310638A1 (en) Power factor corrector and driving method thereof
KR100523378B1 (ko) 피디피용 전원공급장치
Muhammad et al. Non-isolated, high gain, boost converter for power electronic applications
WO2007100193A1 (en) Method for converting voltage and converter for performing the same
Han et al. Asymmetrical half-bridge converter with zero DC-offset current in transformer using new rectifier structure
Lin et al. Soft switching isolated sepic converter with the buck-boost type of active clamp
KR102142630B1 (ko) 전압구동형 동기정류기 구동회로
WO2017122579A1 (ja) 位相シフト方式フルブリッジ型電源回路
JPH0686548A (ja) スイッチング電源装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121002

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20130916

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee