KR20080064441A - 멀티프로세서 시스템 - Google Patents
멀티프로세서 시스템 Download PDFInfo
- Publication number
- KR20080064441A KR20080064441A KR1020070001375A KR20070001375A KR20080064441A KR 20080064441 A KR20080064441 A KR 20080064441A KR 1020070001375 A KR1020070001375 A KR 1020070001375A KR 20070001375 A KR20070001375 A KR 20070001375A KR 20080064441 A KR20080064441 A KR 20080064441A
- Authority
- KR
- South Korea
- Prior art keywords
- processor
- application
- sharing
- resource
- communication channel
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1605—Handling requests for interconnection or transfer for access to memory bus based on arbitration
- G06F13/1652—Handling requests for interconnection or transfer for access to memory bus based on arbitration in a multiprocessor architecture
- G06F13/1663—Access to shared memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/468—Specific access rights for resources, e.g. using capability register
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Multi Processors (AREA)
Abstract
본 발명은 자원 공유를 처리하는 프로세서와 애플리케이션의 실행을 처리하는 프로세서를 분리함으로써 효율적인 자원 공유와 애플리케이션의 실행을 가능하게 하는 멀티프로세서 시스템에 관한 것이다. 본 발명에 따른 멀티프로세서 시스템은 애플리케이션을 실행하는 하나 이상의 애플리케이션 프로세서; 자원 공유를 관리하는 공유 자원 프로세서; 및 상기 자원 공유를 위한 통신 채널과의 인터페이스를 수행하는 통신채널 관리 프로세서를 포함하는 것을 특징으로 한다.
Description
도 1은 종래 기술에 따른 시스템의 계층 구조를 도시한 개략도.
도 2는 본 발명에 따른 멀티프로세서 시스템의 계층 구조를 도시한 개략도.
도 3은 본 발명에 따른 멀티프로세서 시스템을 도시한 블록도.
본 발명은 멀티프로세서 시스템에 관한 것으로, 특히 자원 공유를 처리하는 프로세서와 애플리케이션의 실행을 처리하는 프로세서를 분리함으로써 효율적인 자원 공유와 애플리케이션의 실행을 가능하게 하는 멀티프로세서 시스템에 관한 것이다.
도 1은 종래 기술에 따른 시스템의 계층 구조를 도시한 개략도이다.
도 1을 참조하면, 종래 기술에 따른 시스템은 각종 연산 및 명령을 수행하는 RISC CPU/DSP와 시스템의 운용을 위한 운영 체제(Operating System; OS), 제어 프로그램과 응용 프로그램의 중간적 기능을 가진 소프트웨어의 일종인 미들웨어 및 특정 목적을 수행하기 위하여 실행되는 애플리케이션을 포함한다.
도 1의 종래 기술에 따른 시스템은 자원(resource)의 공유를 하기 위해서 공유의 대상이 되는 장치의 메인 프로세서는 공유를 위한 애플리케이션을 실행하기 위 해 본연의 어플리케이션의 실행을 일시적으로 중지하고 공유가 완료되면 일시적으로 중지한 애플리케이션의 실행을 계속한다.
이 경우 실행중인 애플리케이션을 중지한 후 다시 시작하므로 효율성이 감소한다는 문제점이 있다.
본 발명은 자원 공유를 처리하는 프로세서와 애플리케이션의 실행을 처리하는 프로세서를 분리함으로써 효율적인 자원 공유와 애플리케이션의 실행을 가능하게 하는 멀티프로세서 시스템을 제공하는 것을 그 목적으로 한다.
상기 목적을 달성하기 위하여, 본 발명에 따른 멀티프로세서 시스템은 애플리케이션을 실행하는 하나 이상의 애플리케이션 프로세서; 자원 공유를 관리하는 공유 자원 프로세서; 및 상기 자원 공유를 위한 통신 채널과의 인터페이스를 수행하는 통신채널 관리 프로세서를 포함하는 것을 특징으로 한다.
본 발명에 따른 멀티프로세서 시스템은 상기 하나 이상의 애플리케이션 프로세서 간에 데이터를 공유하기 위한 프로세서 공유 메모리를 더 포함할 수 있다.
본 발명에 따른 멀티프로세서 시스템은 상기 공유 자원 프로세서와 통신채널 관리 프로세서 간에 데이터를 공유하기 위한 통신 공유 메모리를 더 포함할 수 있다.
상기 애플리케이션 프로세서 및 공유 자원 프로세서는 각각 마스터 모드로 동작하며 상기 통신채널 관리 프로세서는 상기 공유 자원 프로세서에 대하여 슬레이브 모드로 동작하는 것이 바람직하다.
상기 애플리케이션 프로세서 및 공유 자원 프로세서는 공용의 버스를 통하여 통신하며, 상기 공유 자원 프로세서와 통신채널 관리 프로세서는 통신 공유 메모리를 통하여 통신하는 것이 바람직하다.
이하에서는, 본 발명에 따른 바람직한 실시예를 첨부된 도면을 참조하여 상세히 설명한다.
도 2는 본 발명에 따른 멀티프로세서 시스템의 계층 구조를 도시한 개략도이며, 도 3은 본 발명에 따른 멀티프로세서 시스템을 도시한 블록도이다.
도 2 및 도 3을 참조하면, 본 발명에 따른 멀티프로세서 시스템은 하나 이상의 애플리케이션 프로세서, 공유 자원 프로세서 및 통신채널 관리 프로세서를 포함한다.
하나 이상의 애플리케이션 프로세서는 애플리케이션을 전담하여 실행한다. 종래 기술과는 달리 애플리케이션의 실행은 애플리케이션 프로세서에 의해 수행되며, 자원 공유 요청이 있는 경우에도 실행중인 애플리케이션이 인터럽트 되지 않는다.
본 발명에 따른 멀티프로세서 시스템은 하나 이상의 애플리케이션 프로세서 간에 데이터를 공유하기 위하여 프로세서 공유 메모리를 더 포함할 수 있다. 따라서 멀티 애플리케이션 프로세서 환경에서 효율적인 데이터 공유를 수행할 수 있다.
공유 자원 프로세서는 자원 공유의 관리를 전담한다. 자원 공유 요청이 있는 경우 공유 자원 프로세서는 상기 요청에 응답하여 자원 공유가 이루어질 수 있도록 한다.
통신채널 관리 프로세서는 자원 공유를 위한 통신 채널과의 인터페이스를 수 행한다. 특히 통신 채널은 자원 공유용 통신 채널로서 자원 공유시에만 점유된다.
본 발명에 따른 멀티프로세서 시스템은 공유 자원 프로세서와 통신채널 관리 프로세서 간에 데이터를 공유하기 위하여 통신 공유 메모리를 더 포함할 수 있다. 상기 통신 공유 메모리에 의해 공유 자원 프로세서와 통신채널 관리 프로세서 간에는 효율적인 데이터 공유가 이루어질 수 있다.
여기서, 애플리케이션 프로세서 및 공유 자원 프로세서는 공용의 버스를 통하여 통신하며, 공유 자원 프로세서와 통신채널 관리 프로세서는 통신 공유 메모리를 통하여 통신한다.
본 발명에 따른 멀티프로세서 시스템의 동작 방법을 설명하면 다음과 같다,
공유 자원 관리부의 공유 자원 프로세서는 평상시는 대기상태에 있다가, 자원 공유 요청이 공유 자원 프레임워크에서 도달하면, 주프로세서로서 시스템 전체의 마스터로 동작하게 된다. 마스터가 된 공유 자원 관리부는 시스템의 자원(LCD, Speaker, 통신채널, 코덱 등)을 이용하여 필요한 정보를 공유 자원 프레임워크에 제공하고, 공유자원에 명령을 내려 자원을 공유하도록 한다.
도시된 바와 같이, 통신채널 관리 프로세서와 자원 공유 프로세서를 사용하며, 하나 이상의 애플리케이션 프로세서로 구성할 수 있다. 자원 공유 프로세서와 애플리케이션 프로세서는 버스 마스터로 동작이 가능하며, 통신 채널용 관리 프로세서는 공유 자원 관리부의 슬레이브로만 동작하게 되며, 자원 공유시에만 사용하는 것이 바람직하다.
본 발명은 자원 공유를 처리하는 프로세서와 애플리케이션의 실행을 처리하는 프로세서를 분리함으로써 효율적인 자원 공유와 애플리케이션의 실행을 가능하게 하는 멀티프로세서 시스템을 제공하는 것을 그 목적으로 한다.
Claims (5)
- 애플리케이션을 실행하는 하나 이상의 애플리케이션 프로세서;자원 공유를 관리하는 공유 자원 프로세서; 및상기 자원 공유를 위한 통신 채널과의 인터페이스를 수행하는 통신채널 관리 프로세서를 포함하는 것을 특징으로 하는 멀티프로세서 시스템.
- 제1항에 있어서,상기 하나 이상의 애플리케이션 프로세서 간에 데이터를 공유하기 위한 프로세서 공유 메모리를 더 포함하는 것을 특징으로 하는 멀티프로세서 시스템.
- 제1항에 있어서,상기 공유 자원 프로세서와 통신채널 관리 프로세서 간에 데이터를 공유하기 위한 통신 공유 메모리를 더 포함하는 것을 특징으로 하는 멀티프로세서 시스템.
- 제1항에 있어서,상기 애플리케이션 프로세서 및 공유 자원 프로세서는 각각 마스터 모드로 동작하며 상기 통신채널 관리 프로세서는 상기 공유 자원 프로세서에 대하여 슬레이브 모드로 동작하는 것을 특징으로 하는 멀티프로세서 시스템.
- 제1항에 있어서,상기 애플리케이션 프로세서 및 공유 자원 프로세서는 공용의 버스를 통하여 통신하며, 상기 공유 자원 프로세서와 통신채널 관리 프로세서는 통신 공유 메모리를 통하여 통신하는 것을 특징으로 하는 멀티프로세서 시스템.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070001375A KR100859600B1 (ko) | 2007-01-05 | 2007-01-05 | 멀티프로세서 시스템 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070001375A KR100859600B1 (ko) | 2007-01-05 | 2007-01-05 | 멀티프로세서 시스템 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20080064441A true KR20080064441A (ko) | 2008-07-09 |
KR100859600B1 KR100859600B1 (ko) | 2008-09-23 |
Family
ID=39815738
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020070001375A KR100859600B1 (ko) | 2007-01-05 | 2007-01-05 | 멀티프로세서 시스템 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100859600B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2019172723A1 (ko) * | 2018-03-08 | 2019-09-12 | 삼성전자 주식회사 | 이미지 센서와 연결된 인터페이스 및 복수의 프로세서들간에 연결된 인터페이스를 포함하는 전자 장치 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7610061B2 (en) * | 2003-09-20 | 2009-10-27 | Samsung Electronics Co., Ltd. | Communication device and method having a common platform |
JP4424244B2 (ja) * | 2005-04-13 | 2010-03-03 | 富士電機システムズ株式会社 | マルチプロセッサシステム |
-
2007
- 2007-01-05 KR KR1020070001375A patent/KR100859600B1/ko not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2019172723A1 (ko) * | 2018-03-08 | 2019-09-12 | 삼성전자 주식회사 | 이미지 센서와 연결된 인터페이스 및 복수의 프로세서들간에 연결된 인터페이스를 포함하는 전자 장치 |
US11601590B2 (en) | 2018-03-08 | 2023-03-07 | Samsung Electronics Co., Ltd. | Interface connected to image sensor and electronic device comprising interfaces connected among plurality of processors |
Also Published As
Publication number | Publication date |
---|---|
KR100859600B1 (ko) | 2008-09-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5323897B2 (ja) | 仮想マシン・モニタと、acpi準拠ゲスト・オペレーティング・システムとの間の双方向通信のための方法、装置及びシステム | |
RU2597556C2 (ru) | Структура компьютерного кластера для выполнения вычислительных задач и способ функционирования указанного кластера | |
TWI233545B (en) | Mechanism for processor power state aware distribution of lowest priority interrupts | |
US20080244222A1 (en) | Many-core processing using virtual processors | |
CN108093652B (zh) | 应用的模拟 | |
US20150046679A1 (en) | Energy-Efficient Run-Time Offloading of Dynamically Generated Code in Heterogenuous Multiprocessor Systems | |
US20070150895A1 (en) | Methods and apparatus for multi-core processing with dedicated thread management | |
CN102023844B (zh) | 并行处理器及其线程处理方法 | |
US8782643B2 (en) | Device and method for controlling communication between BIOS and BMC | |
US9367345B1 (en) | Power efficient cross-VCPU notification by VM function | |
US9201823B2 (en) | Pessimistic interrupt affinity for devices | |
JP2008186175A (ja) | オペレーティングシステムの起動制御方法及び情報処理装置 | |
JP2014504416A (ja) | 組み合わせたcpu/gpuアーキテクチャシステムにおけるデバイスの発見およびトポロジーのレポーティング | |
US9003094B2 (en) | Optimistic interrupt affinity for devices | |
US8745629B2 (en) | System and method of controlling power in an electronic device | |
CN113778612A (zh) | 基于微内核机制的嵌入式虚拟化系统实现方法 | |
US9715403B2 (en) | Optimized extended context management for virtual machines | |
US9311142B2 (en) | Controlling memory access conflict of threads on multi-core processor with set of highest priority processor cores based on a threshold value of issued-instruction efficiency | |
KR20080072457A (ko) | 재구성 가능 멀티 프로세서 시스템에서의 매핑 및 스케줄링방법 | |
WO2012016472A1 (zh) | 多核CPU加载Linux操作系统的方法及系统 | |
US20110047550A1 (en) | Software program execution device, software program execution method, and program | |
KR20160105636A (ko) | 멀티 노드 시스템의 서버 가상화 방법 및 그 장치 | |
US9690619B2 (en) | Thread processing method and thread processing system for setting for each thread priority level of access right to access shared memory | |
WO2019213835A1 (zh) | 客户操作系统唤醒方法、装置、电子设备及可读介质 | |
KR100859600B1 (ko) | 멀티프로세서 시스템 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20110720 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |