KR20080056338A - 디지털 기기에서의 오류 처리 장치 및 방법 - Google Patents

디지털 기기에서의 오류 처리 장치 및 방법 Download PDF

Info

Publication number
KR20080056338A
KR20080056338A KR1020060129113A KR20060129113A KR20080056338A KR 20080056338 A KR20080056338 A KR 20080056338A KR 1020060129113 A KR1020060129113 A KR 1020060129113A KR 20060129113 A KR20060129113 A KR 20060129113A KR 20080056338 A KR20080056338 A KR 20080056338A
Authority
KR
South Korea
Prior art keywords
crc
error
register
value
client module
Prior art date
Application number
KR1020060129113A
Other languages
English (en)
Inventor
유보현
임종혁
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060129113A priority Critical patent/KR20080056338A/ko
Priority to US11/943,292 priority patent/US8074136B2/en
Publication of KR20080056338A publication Critical patent/KR20080056338A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0793Remedial or corrective actions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0736Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in functional embedded systems, i.e. in a data processing system designed as a combination of hardware and software dedicated to performing a certain function
    • G06F11/0742Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in functional embedded systems, i.e. in a data processing system designed as a combination of hardware and software dedicated to performing a certain function in a data processing system embedded in a mobile device, e.g. mobile phones, handheld devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1004Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's to protect a block of data words, e.g. CRC or checksum
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Debugging And Monitoring (AREA)

Abstract

본 발명은 디지털 기기에서 발생하는 오류를 바로 검출하여 처리할 수 있는 디지털 기기에서의 오류 처리 장치 및 방법에 관한 것이다. 이와 같은 본 발명은, 쉐도우 레지스터나 CRC 레지스터를 이용하여 오류 발생을 즉각적으로 검출함으로써, 오동작이나 부하 발생의 원인이 되는 오류를 발생 즉시 검출하여 처리할 수 있도록 한다.
오류 검출, 쉐도우 레지스터, CRC 레지스터

Description

디지털 기기에서의 오류 처리 장치 및 방법{AN APPARATUS AND A METHOD FOR CORRECTING AN ERROR IN A DIGITAL DEVICE}
도 1은 본 발명에 따른 디지털 기기에서의 오류 처리 장치의 구성을 나타내는 구성도.
도 2는 본 발명의 제 1 실시예에 따른 디지털 기기에서의 오류 처리 장치의 구성을 나타내는 구성도.
도 3은 본 발명의 제 1 실시예에 따른 디지털 기기에서의 오류 처리 방법의 절차을 나타내는 흐름도.
도 4는 본 발명의 제 2 실시예에 따른 디지털 기기에서의 오류 처리 장치의 구성을 나타내는 구성도.
도 5는 본 발명의 제 2 실시예에 따른 디지털 기기에서의 오류 처리 방법의 절차을 나타내는 흐름도.
본 발명은 디지털 기기에 관한 것으로서, 특히 디지털 기기에서 발생하는 오류를 바로 검출하여 처리할 수 있는 디지털 기기에서의 오류 처리 장치 및 방법에 관한 것이다.
일반적으로, 휴대전화나 MP3 플레이어, PDA와 같은 디지털 기기에 구비되는 LCD 모듈이나 카메라 모듈 등의 주변 모듈을 일컬어 클라이언트 모듈(Client module)이라 한다.
상기 클라이언트 모듈에서 정전기 방전(Electrostatic discharge: ESD)이나 잡음(noise) 등에 의해 오류가 발생하는 경우, 클라이언트 모듈의 오동작을 야기시킨다. 예컨데, LCD 모듈에서 오류가 발생하는 경우 LCD 백화현상이 발생한다.
상기와 같은 오동작을 해결하기 위해 종래에는 각 클라이언트 모듈의 레지스터를 주기적으로 폴링하는 방법과 사용자로부터 특정 조작을 받는 방법이 있었다.
상기 폴링 방법은 각 클라이언트 모듈의 레지스터를 주기적으로 폴링하여 레지스터 값이 비정상적이라고 판단되면 소정의 방식으로 오동작을 방지하거나 오동작으로부터 복원시키는 방법을 말한다.
상기 사용자의 조작은 오동작이 발생한 경우 이를 사용자가 확인하고 직접 간단한 조작을 통해 오동작으로부터 복원시키는 방법을 말한다. 예컨데, LCD 백화현상이 발생한 경우 사용자가 전화를 열었다 닫으면(폴더의 여닫음, 슬라이드 업/다운 등) 오동작으로부터 복원(LCD 백화현상 제거)된다.
그러나 상기와 같은 종래의 오동작 해결 방법들은 다음과 같은 문제점들을 갖는다.
상기 폴링 방법의 경우, 주기적으로 레지스터 값을 폴링하는데 따른 부하를 발생시키고, 전력소모를 야기시킨다. 또한 타이밍이 중요한 디지털 기기의 특성상 오동작 처리 지연과 같은 타이밍 손실이 발생할 수 있다. 예컨데, 접촉 감지 모듈을 이용한 게임 조작 중에 오동작이 발생하는 경우, 상기 접촉 감지 모듈의 레지스터를 폴링하는 타이밍이 어긋나서 입력 신호가 발생되질 않고 사용자의 신기록 달성이 무산되는 발생할 수 있다.
상기 사용자가 직접 조작하는 경우, 아무리 간단한 조작이더라도 사용자에게 불편함을 줄 수 있으며, 조작에 따른 특정 코드 과정을 매번 수행함으로 인해 부하를 발생시키고 모듈의 수명을 단축시킬 수 있다. 예컨데, LCD 백화현상을 없애기 위해 사용자가 폴더를 여닫는 경우 LCD 초기화 과정이 매번 수행되어야만 하는 문제점이 있다.
상기와 같은 문제점을 해결하기 위한 본 발명의 목적은, 디지털 기기에서 발생하는 오류를 바로 검출하여 처리할 수 있는 디지털 기기에서의 오류 처리 장치 및 방법를 제공하는데 있다.
본 발명의 다른 목적은 오동작으로부터의 복원에 따른 불필요한 소프트웨어적인 부하 발생을 방지할 수 있는 디지털 기기에서의 오류 처리 장치 및 방법을 제공함에 있다.
상기와 같은 목적을 달성하기 위해 본 발명의 실시 예에 따른 디지털 기기에서의 오류 처리 장치는, 발생되는 오류를 검출하면 오류발생을 알리는 신호를 출력하는 적어도 하나의 클라이언트 모듈과; 상기 클라이언트 모듈로부터 오류발생을 알리는 신호가 인가되면 해당 클라이언트 모듈에서의 오류 발생을 인지하고 해당 클라이언트 모듈의 오류를 처리하는 제어부를 포함하여 구성되는 것을 특징으로 한다.
바람직하게, 상기 클라이언트 모듈은 연산결과의 상태를 나타내는 값을 갖는 복수개의 상태 레지스터와; 값이 비어있는 복수개의 쉐도우 레지스터를 포함하여 구성되는 것을 특징으로 한다.
바람직하게, 상기 클라이언트 모듈은 연산결과의 상태를 나타내는 값을 갖는 복수개의 상태 레지스터와; 상기 복수개의 상태 레지스터의 값을 읽어 주기적 덧붙임 검사(Cyclic Redundancy Check : CRC)를 수행하는 CRC 로직부와; 상기 CRC 로직부의 동일한 출력값을 각각 저장하는 제 1 CRC 레지스터 및 제 2 CRC 레지스터와; 상기 제 1 CRC 레지스터와 제 2 CRC 레지스터의 값이 다르면 오류발생을 알리는 신호를 출력하는 비교기를 포함하여 구성되는 것을 특징으로 한다.
상기와 같은 목적을 달성하기 위해 본 발명의 제 1 실시 예에 따른 디지털 기기에서의 오류 처리 방법은, 오류가 발생하면 레지스터 값이 기록되는 단계와; 상기 레지스터 값의 기록에 따라 오류 발생을 알리는 신호가 출력되는 단계와; 상기 출력된 신호에 따라 해당 클라이언트 모듈의 오류를 처리하는 단계를 포함하여 이루어지는 것을 특징으로 한다.
상기와 같은 목적을 달성하기 위해 본 발명의 제 2 실시 예에 따른 디지털 기기에서의 오류 처리 방법은, 초기화 후 상태 레지스터 값에 따른 CRC를 수행하는 단계와; 상기 CRC 수행에 따른 값을 두 CRC 레지스터에 저장하고, 하나의 CRC 레지스터를 단락시키는 단계와; 상태 레지스터 값의 변화를 판단하여, 상태 레지스터 값이 변하면, CRC를 수행하는 단계와; 상기 CRC 수행에 따른 값을 연결된 CRC 레지스터에 저장하는 단계와; 두 CRC 레지스터의 값을 비교하여 비교 결과에 따른 신호를 출력하는 단계와; 상기 신호가 오류 발생에 따른 신호인지를 판단하여 오류 발생에 따른 신호인 경우, 해당 클라이언트 모듈의 오류를 처리하는 과정을 포함하여 이루어지는 것을 특징으로 한다.
이하, 본 발명의 바람직한 실시 예들을 첨부한 도면을 참조하여 상세히 설명한다. 도면들 중 동일한 구성요소들은 가능한 한 어느 곳에서든지 동일한 부호들로 나타내고 있음에 유의해야 한다. 또한 본 발명의 요지를 불필요하게 흐릴 수 있는 공지 기능 및 구성에 대한 상세한 설명은 생략한다.
도 1은 본 발명에 따른 디지털 기기에서의 오류 처리 장치의 구성을 나타내는 구성도이다.
도 1에 도시된 바와 같이, 오류 처리 장치(100)는, 발생되는 오류를 검출하여 오류발생을 알리는 신호를 출력하는 적어도 하나의 클라이언트 모듈(110)과; 상기 클라이언트 모듈(110)로부터 오류발생을 알리는 신호가 인가되면 해당 클라이언트 모듈에서의 오류 발생을 인지하고 해당 클라이언트 모듈의 오류를 처리하는 제 어부(120)를 포함하여 구성될 수 있다.
상기 클라이언트 모듈(110)은 디스플레이 모듈, 카메라 센싱 모듈, 접촉 감지 모듈 등의 기능 모듈일 수 있다.
상기 클라이언트 모듈(110)은 두 가지 형태로 구성될 수 있는데, 이는 도 2 내지 도 5를 참조하여 상세히 설명하기로 한다.
도 2는 본 발명의 제 1 실시예에 따른 디지털 기기에서의 오류 처리 장치의 구성을 나타내는 구성도이다.
도 2에 도시된 바와 같이, 상기 클라이언트 모듈(110)은 연산결과의 상태를 나타내는 값을 갖는 복수개의 상태 레지스터(130-1~130-M)와; 값이 비어있는 복수개의 쉐도우 레지스터(140-1~140-N)를 포함하여 구성될 수 있다.
상기 쉐도우 레지스터(140-k)(k는 1 내지 N 중 어느 하나의 정수)는 ESD나 단락 등이 발생하는 오류 상황에서 값이 쓰여지고, 값이 쓰여짐과 동시에 인터럽트(interrupt)를 발생시켜 오류 발생을 상기 제어부에 알린다. 즉, ESD 등의 오류 발생 시 상태 레지스터의 값이 변함과 동시에, 값을 비워둔 쉐도우 레지스터(140-k)에는 값이 쓰여지게 된다. 상기 쉐도우 레지스터(140-k)는 무엇이든 값이 쓰여지면 인터럽트를 발생하여 출력시킨다.
상기 쉐도우 레지스터(140-k)에서 출력되는 신호를 인가받은 제어부(120)는 해당(신호를 출력한 쉐도우 레지스터를 포함하는) 클라이언트 모듈에 오류가 발생했음을 인지하고, 오류를 바로 처리한다. 이때, 상기 제어부(120)는 상기 신호를 출력한 쉐도우 레지스터(140-k)의 값을 삭제하여 다시 비워둔다. 상기 제어부(120) 는 오류를 처리하기 위해 해당 쉐도우 레지스터가 담당하는 상태 레지스터 값을 체크할 수 있다. 또는 상기 오류 발생에 의해 값이 쓰여지는 쉐도우 레지스터(140-k)가 인터럽트 발생 시 자신이 담당하는 상태 레지스터 값을 제어부에 제공할 수도 있다.
도 3은 본 발명의 제 1 실시예에 따른 디지털 기기에서의 오류 처리 방법의 절차을 나타내는 흐름도이다.
도 3에 도시된 바와 같이, 오류 처리 방법은, 오류가 발생하면 레지스터 값이 기록되는 단계(S310~S320)와; 상기 레지스터 값의 기록에 따라 오류 발생을 알리는 신호가 출력되는 단계(S330)와; 상기 출력된 신호에 따라 해당 클라이언트 모듈의 오류를 처리하는 단계(S340)를 포함하여 이루어질 수 있다.
즉, S310단계에서 오류가 발생하면, S320단계에서 값이 비어있는 상기 쉐도우 레지스터(140-k)에 값이 기록된다. S330단계에서 값이 기록된 쉐도우 레지스터(140-k)는 신호를 출력하고, S340단계에서 상기 신호를 인가받은 상기 제어부(120)는 해당 클라이언트 모듈의 오류를 즉시 처리한다.
도 4는 본 발명의 제 2 실시예에 따른 디지털 기기에서의 오류 처리 장치의 구성을 나타내는 구성도이다.
도 4에 도시된 바와 같이, 상기 클라이언트 모듈(110)은 연산결과의 상태를 나타내는 값을 갖는 복수개의 상태 레지스터(150-1~150-N)와; 상기 복수개의 상태 레지스터(150-1~150-N)의 값을 읽어 주기적 덧붙임 검사(Cyclic Redundancy Check : CRC)를 수행하는 CRC 로직부(160)와; 상기 CRC 로직부(160)의 동일한 출력 값을 각각 저장하는 제 1 CRC 레지스터(170) 및 제 2 CRC 레지스터(175)와; 상기 제 1 CRC 레지스터(170)와 제 2 CRC 레지스터(175)의 값이 다르면 오류발생을 알리는 신호를 출력하는 비교기(180)를 포함하여 구성될 수 있다.
상기 제 1 CRC 레지스터(170)와 제 2 CRC 레지스터(175)는 상기 CRC 로직부(160)의 동일한 출력값을 각각 저장하는데, 상기 제 2 CRC 레지스터(175)는 상기 CRC 로직부(160)의 출력값이 저장된 후 상기 제어부(120)에 의해 상기 CRC 로직부(160)와의 연결이 단락된다. 이에 따라, 오류 발생 시에 상기 상태 레지스터(150-1~150-N)의 값이 변하면 상기 CRC 로직부(160)에서 새로운 값이 출력되어, 상기 제 1 CRC 레지스터(170)의 값만 변하게 된다. 즉, 상기 제 1 CRC 레지스터(170)와 제 2 CRC 레지스터(175)의 값이 달라지게 된다. 그러면 상기 제 1 CRC 레지스터(170)와 제 2 CRC 레지스터(175)의 값을 받아 비교하는 상기 비교기(180)는 상기 두 CRC 레지스터(170, 175)의 값이 서로 다름에 따라 오류 발생을 알리는 신호를 출력한다. 상기 출력되는 신호를 인가받은 제어부(120)는 해당 클라이언트 모듈에서의 오류 발생을 인지하고, 즉시 오류를 처리할 수 있다. 이때 상기 제어부(120)는 오류 원인 파악을 위해 상기 복수개의 상태 레지스터(150-1~150-N)의 값을 체크할 수 있다.
예컨데, 상기 비교기(180)는 XOR 게이트로 구성되어 상기 두 CRC 레지스터(170, 175)의 값이 같으면 '0'을 출력하고, 두 CRC 레지스터(170, 175)의 값이 서로 다르면 '1'을 출력한다. 이에 따라 상기 제어부(120)는 비교기(180)로부터 '0'이 인가되면 이상이 없는 것으로 판단하고, '1'이 인가되면 오류가 발생한 것으 로 판단하여 오류 처리 과정을 수행할 수 있다.
상기 단락된 CRC 로직부(160)와 제 2 CRC 레지스터(175)는 상기 제어부(120)로부터의 제어 명령을 수행하는 경우 연결된다. 또한 명령이 수행된 후에는 다시 단락된다.
도 5는 본 발명의 제 2 실시예에 따른 디지털 기기에서의 오류 처리 방법의 절차을 나타내는 흐름도이다.
도 5에 도시된 바와 같이, 오류 처리 방법은, 초기화 후 상태 레지스터 값에 따른 CRC를 수행하는 단계(S510~S515)와; 상기 CRC 수행에 따른 값을 두 CRC 레지스터에 저장하고, 하나의 CRC 레지스터를 단락시키는 단계(S520~S525)와; 상태 레지스터 값의 변화를 판단하여 상태 레지스터 값이 변하면, CRC를 수행하는 단계(S540~S545)와; 상기 CRC 수행에 따른 값을 연결된 CRC 레지스터에 저장하는 단계(S550)와; 두 CRC 레지스터의 값을 비교하여 비교 결과에 따른 신호를 출력하는 단계(S555)와; 상기 신호가 오류 발생에 따른 신호인지를 판단하여 오류 발생에 따른 신호인 경우, 해당 클라이언트 모듈의 오류를 처리하는 단계(S560~S565)을 포함하여 이루어질 수 있다.
또한 상기 단락 단계(S525) 이후, 제어 명령의 유무를 판단하는 단계(S530)와; 제어 명령이 있는 경우 상기 단락된 CRC 레지스터를 연결하는 단계(S535)를 더 포함하여 이루어질 수 있다.
즉, S510단계에서 초기화 과정이 수행되면, S515단계에서 상태 레지스터 값에 따른 CRC가 수행된다. S520단계에서 상기 CRC 수행된 동일한 값이 두 개의 CRC 레지스터에 각각 저장된다. 저장이 완료되면, S525단계에서 상기 제어부(120)는 하나의 CRC 레지스터를 단락시켜 저장된 값이 보존되도록 한다. S530단계에서 상기 제어부(120)는 해당 클라이언트 모듈에 보내는 제어 명령이 있는가를 확인하고, 제어 명령이 있는 경우에만, S535단계에서 상기 단락된 CRC 레지스터를 연결한다. 즉, 제어 명령이 없다면 단락 상태는 계속 유지된다.
한편 S540단계에서 상기 제어부(120)는 상태 레지스터값의 변화가 있는가를 판단하고, 변화가 있는 경우 S545단계에서 CRC 수행을 제어하여 CRC 수행된 값을 출력시킨다.
S550단계에서 상기 제어부(120)는 상기 출력되는 CRC 수행된 값을 연결되어 있는 CRC 레지스터에 저장시킨다. 저장이 완료되면 S555단계에서 두 CRC 레지스터의 값을 비교되고 비교 결과에 따른 신호가 출력된다. S560단계에서 상기 제어부(120)는 상기 출력되는 신호가 오류 검출 신호인지 아닌지를 판단하고, 오류 검출 신호인 경우 S565단계에서 상기 제어부(120)는 해당 클라이언트 모듈의 오류를 처리한다. 상기 오류 검출 신호는 상기 두 CRC 레지스터 값이 다른 경우에 출력된다.
이상에서는 본 발명에서 특정의 바람직한 실시 예에 대하여 도시하고 또한 설명하였다. 그러나, 본 발명은 상술한 실시 예에 한정되지 아니하며, 특허 청구의 범위에서 첨부하는 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 누구든지 다양한 변형 실시가 가능할 것이다.
이상에서 설명한 바와 같이, 본 발명에 따른 디지털 기기에서의 오류 처리장치 및 방법은, 클라이언트 모듈의 상태 레지스터에 오류 발생을 즉시 검출할 수 있는 쉐도우 레지스터나 CRC 레지스터를 추가함으로써, 오동작을 야기시키는 오류를 즉각적으로 검출하여 처리할 수 있도록 한다. 결국 본 발명은 오류 검출에 따른 부하 발생을 줄이고, 오동작을 미연에 방지시켜 사용자의 편의성과 디지털 기기의 신뢰도를 향상시키는 효과가 있다.

Claims (14)

  1. 발생되는 오류를 검출하면 오류발생을 알리는 신호를 출력하는 적어도 하나의 클라이언트 모듈과;
    상기 클라이언트 모듈로부터 오류 발생을 알리는 신호가 인가되면 해당 클라이언트 모듈에서의 오류 발생을 인지하고 해당 클라이언트 모듈의 오류를 처리하는 제어부를 포함하여 구성되는 것을 특징으로 하는 디지털 기기에서의 오류 처리 장치.
  2. 제 1항에 있어서, 상기 클라이언트 모듈은
    연산결과의 상태를 나타내는 값을 갖는 복수개의 상태 레지스터와;
    값이 비어있는 복수개의 쉐도우 레지스터를 포함하여 구성되는 것을 특징으로 하는 디지털 기기에서의 오류 처리 장치.
  3. 제 2항에 있어서, 상기 쉐도우 레지스터는
    오류가 발생되면 값이 쓰여지는 것을 특징으로 하는 디지털 기기에서의 오류 처리 장치.
  4. 제 3항에 있어서, 상기 쉐도우 레지스터는
    값이 쓰여지면 인터럽트(interrupt)를 출력하는 것을 특징으로 하는 디지털 기기에서의 오류 처리 장치.
  5. 제 4항에 있어서, 상기 제어부는
    상기 오류 처리 시, 상기 인터럽트를 출력한 쉐도우 레지스터의 값을 비우는 것을 특징으로 하는 디지털 기기에서의 오류 처리 장치.
  6. 제 1항에 있어서, 상기 클라이언트 모듈은
    연산결과의 상태를 나타내는 값을 갖는 복수개의 상태 레지스터와;
    상기 복수개의 상태 레지스터의 값을 읽어 주기적 덧붙임 검사(Cyclic Redundancy Check : CRC)를 수행하는 CRC 로직부와;
    상기 CRC 로직부의 동일한 출력값을 각각 저장하는 제 1 CRC 레지스터 및 제 2 CRC 레지스터와;
    상기 제 1 CRC 레지스터와 제 2 CRC 레지스터의 값이 다르면 오류발생을 알리는 신호를 출력하는 비교기를 포함하여 구성되는 것을 특징으로 하는 디지털 기기에서의 오류 처리 장치.
  7. 제 6항에 있어서, 상기 제어부는
    상기 CRC 로직부의 출력값이 저장된 후 상기 CRC 로직부와 상기 제 2 CRC 레지스터와의 연결을 단락시키는 것을 특징으로 하는 디지털 기기에서의 오류 처리 장치.
  8. 제 7항에 있어서, 상기 제어부는
    제어 명령을 주는 경우 상기 단락된 상기 CRC 로직부와 상기 제 2 CRC 레지스터를 연결하는 것을 특징으로 하는 디지털 기기에서의 오류 처리 장치.
  9. 제 7항에 있어서, 상기 CRC 로직부는
    오류 발생에 따라 상태 레지스터의 값이 변하면 CRC 연산을 수행하고 수행된 값을 출력하는 것을 특징으로 하는 디지털 기기에서의 오류 처리 장치.
  10. 제 9항에 있어서, 상기 제 1 CRC 레지스터는
    상기 오류 발생에 따른 CRC 로직부의 출력값을 저장하고, 상기 CRC 로직부와 의 연결이 단락된 제 2 CRC 레지스터는 이전의 값을 그대로 저장하여 두 레지스터의 값이 서로 달라지는 것을 특징으로 하는 디지털 기기에서의 오류 처리 장치.
  11. 오류가 발생하면 레지스터 값이 기록되는 단계와;
    상기 레지스터 값의 기록에 따라 오류 발생을 알리는 신호가 출력되는 단계와;
    상기 출력된 신호에 따라 해당 클라이언트 모듈의 오류를 처리하는 단계를 포함하여 이루어지는 것을 특징으로 하는 디지털 기기에서의 오류 처리 방법.
  12. 초기화 후 상태 레지스터 값에 따른 주기적 덧붙임 검사(Cyclic Redundancy Check : CRC)를 수행하는 단계와;
    상기 CRC 수행에 따른 값을 두 CRC 레지스터에 저장하고, 하나의 CRC 레지스터를 단락시키는 단계와;
    상태 레지스터 값의 변화를 판단하여, 상태 레지스터 값이 변하면, CRC를 수행하는 단계와;
    상기 CRC 수행에 따른 값을 연결된 CRC 레지스터에 저장하는 단계와;
    두 CRC 레지스터의 값을 비교하여 비교 결과에 따른 신호를 출력하는 단계와;
    상기 신호가 오류 발생에 따른 신호인지를 판단하여 오류 발생에 따른 신호인 경우, 해당 클라이언트 모듈의 오류를 처리하는 과정을 포함하여 이루어지는 것을 특징으로 하는 디지털 기기에서의 오류 처리 방법.
  13. 제 12항에 있어서, 상기 단락 단계 이후
    제어 명령의 유무를 판단하는 단계와;
    제어 명령이 있는 경우 상기 단락된 CRC 레지스터를 연결하는 단계를 더 포함하여 이루어지는 것을 특징으로 하는 디지털 기기에서의 오류 처리 방법.
  14. 제 12항에 있어서, 상기 오류 발생에 따른 신호는
    상기 비교 결과 두 CRC 레지스터의 값이 다른 경우에 출력되는 것을 특징으로 하는 디지털 기기에서의 오류 처리 방법.
KR1020060129113A 2006-12-18 2006-12-18 디지털 기기에서의 오류 처리 장치 및 방법 KR20080056338A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060129113A KR20080056338A (ko) 2006-12-18 2006-12-18 디지털 기기에서의 오류 처리 장치 및 방법
US11/943,292 US8074136B2 (en) 2006-12-18 2007-11-20 Error correction apparatus and method for digital device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060129113A KR20080056338A (ko) 2006-12-18 2006-12-18 디지털 기기에서의 오류 처리 장치 및 방법

Publications (1)

Publication Number Publication Date
KR20080056338A true KR20080056338A (ko) 2008-06-23

Family

ID=39529086

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060129113A KR20080056338A (ko) 2006-12-18 2006-12-18 디지털 기기에서의 오류 처리 장치 및 방법

Country Status (2)

Country Link
US (1) US8074136B2 (ko)
KR (1) KR20080056338A (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2425238B1 (en) * 2009-05-01 2018-10-17 Analog Devices, Inc. An addressable integrated circuit and method thereof
US8996944B2 (en) * 2011-12-28 2015-03-31 Nival, Inc. Client-server gaming
CN102520754B (zh) * 2011-12-28 2013-10-23 东南大学 一种面向动态电压调节系统的片上监测电路

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2562703B2 (ja) * 1989-12-27 1996-12-11 株式会社小松製作所 直列制御装置のデータ入力制御装置
US6237124B1 (en) * 1998-03-16 2001-05-22 Actel Corporation Methods for errors checking the configuration SRAM and user assignable SRAM data in a field programmable gate array
US7257763B1 (en) * 2001-08-03 2007-08-14 Netlogic Microsystems, Inc. Content addressable memory with error signaling
RU2006107561A (ru) * 2003-08-13 2007-09-20 Квэлкомм Инкорпорейтед (US) Сигнальный интерфейс для высоких скоростей передачи данных
KR100604892B1 (ko) * 2004-08-10 2006-07-28 삼성전자주식회사 재기록 가능한 광디스크의 결함 관리를 위한 결함 검출회로를 구비한 광디스크 재생/기록 시스템 및 그 방법
US7634713B1 (en) * 2006-05-16 2009-12-15 Altera Corporation Error detection and location circuitry for configuration random-access memory
US7725803B1 (en) * 2006-11-08 2010-05-25 Lattice Semiconductor Corporation Programmable logic device programming verification systems and methods

Also Published As

Publication number Publication date
US8074136B2 (en) 2011-12-06
US20080148121A1 (en) 2008-06-19

Similar Documents

Publication Publication Date Title
CN106708734B (zh) 软件异常检测方法及装置
JP5259205B2 (ja) 携帯電子機器
CN102135925B (zh) 用于检测错误检查和纠正内存的方法和装置
JP2008197752A (ja) データ通信誤動作防止装置、電子機器、データ通信誤動作防止装置の制御方法、データ通信誤動作防止装置の制御プログラム、及び当該プログラムを記録した記録媒体
US7650552B2 (en) Apparatus and method for detecting and recovering errors caused by electrostatic discharge
US20100283740A1 (en) Method for Protecting Resistive Touch Panel and Computer-Readable Storage Medium and Electronic Device thereof
CN109217922B (zh) 一种光模块上报接收信号丢失告警的方法及装置
CN106155826B (zh) 用于在总线结构中检测及处理错误的方法和系统
US9182806B2 (en) Preventing flow of current from sub-CPU to main-CPU during power saving mode in an image forming apparatus
KR20080056338A (ko) 디지털 기기에서의 오류 처리 장치 및 방법
US20090119546A1 (en) Method for recovering from pci bus fault, recording medium and computer
CN110825556A (zh) 一种判断固态硬盘中存储数据状态的方法和装置
KR20080024893A (ko) 휴대단말기의 표시부 구동소자 오류검출 장치 및 방법
CN105224416B (zh) 修复方法及相关电子装置
CN114721862B (zh) 一种具有信号校验功能的看门狗电路及其工作方法
US8850264B2 (en) Information terminal and information processing method
CN103810051A (zh) 一种看门狗异常恢复装置及方法
US8145951B2 (en) Control device
CN102436403B (zh) 中断向量表被篡改的检测方法、装置及网络设备
US8478975B2 (en) Electronic device and method for detecting operative states of components in the electronic device
CN215814142U (zh) 中断输出装置和电子设备
US20160363633A1 (en) Devices and methods for battery diagnostics
JP2006221483A (ja) ディジタル形保護継電装置
CN110389869A (zh) 一种异常检测方法、装置、电子设备及可读存储介质
US20110225654A1 (en) Write-Proof Protection Method of a Storage Device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application