KR20080053802A - 액정표시장치 및 그 제어방법 - Google Patents

액정표시장치 및 그 제어방법 Download PDF

Info

Publication number
KR20080053802A
KR20080053802A KR1020060125765A KR20060125765A KR20080053802A KR 20080053802 A KR20080053802 A KR 20080053802A KR 1020060125765 A KR1020060125765 A KR 1020060125765A KR 20060125765 A KR20060125765 A KR 20060125765A KR 20080053802 A KR20080053802 A KR 20080053802A
Authority
KR
South Korea
Prior art keywords
signal
gradation signal
gradation
correction
liquid crystal
Prior art date
Application number
KR1020060125765A
Other languages
English (en)
Other versions
KR101348758B1 (ko
Inventor
양병덕
유영훈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060125765A priority Critical patent/KR101348758B1/ko
Publication of KR20080053802A publication Critical patent/KR20080053802A/ko
Application granted granted Critical
Publication of KR101348758B1 publication Critical patent/KR101348758B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 액정표시장치 및 그 제어방법에 관한 것이다. 본 발명에 따른 액정표시장치는 복수의 화소가 형성되어 있는 액정패널과; 외부로부터 입력되는 n번째 프레임의 영상신호가 제1계조신호를 가지고, n+1 내지 n+m번째 프레임의 영상신호가 상기 제1계조신호와 다른 제2계조신호를 갖는 경우, n+1번째 프레임에 상기 제1계조신호와 상기 제2계조신호에 기초하여 오버슈트구동 또는 언더슈트구동에 따라 보정된 제1보정계조신호를 인가하고, n+2 내지 n+m 번째 프레임에 상기 제2계조신호와 상기 제1보정계조신호의 사이에서 상기 제2계조신호와의 차이가 점차적으로 감소되는 적어도 하나의 제2보정계조신호를 인가하는 신호 구동부를 포함한다. 이에 의해 응답속도가 개선되어 끌림현상이 방지되는 액정표시장치 및 그 제어방법이 제공된다.

Description

액정표시장치 및 그 제어방법{LIQUID CRYSTAL DISPLAY AND CONTROL METHOD OF THE SAME}
도 1은 본 발명의 제1실시예에 따른 액정표시장치의 제어블럭도이고,
도 2는 본 발명의 제1실시예에 따른 화소의 등가회로도이고,
도 3은 본 발명의 제1실시예에 따른 액정표시장치의 평면도이고,
도 4는 도3의 Ⅳ-Ⅳ에 따른 단면도이고,
도5a 및 도5b는 본 발명의 제1실시예에 따른 액정표시장치의 제어방법을 설명하기 위한 화소전압 그래프이고,
도6a 및 도6b는 본 발명의 제2실시예에 따른 액정표시장치의 제어방법을 설명하기 위한 화소전압 그래프이고,
도7은 본 발명의 제3실시예에 따른 액정표시장치의 제어방법을 설명하기 위한 화소전압 그래프이고,
도 8은 본 발명에 따른 액정표시장치의 제어방법을 설명하기 위한 제어흐름도이다.
* 도면의 주요 부분에 대한 부호의 설명
100 : 액정패널 200 : 신호구동부
300 : 계조변경부 310 : 타이밍 컨트롤러
320 : 저장부 220 : 제1기판
230 : 제2기판 600 : 액정층
본 발명은 액정표시장치 및 그 제어방법에 관한 것으로서, 보다 상세하게는 과잉 구동전압이 인가되는 액정표시장치 및 그 제어방법에 관한 것이다.
디스플레이장치 중 액정표시장치(Liquid Crystal Display)는 두 기판 사이에 주입되어 있는 이방성 유전율을 갖는 액정물질에 전계를 인가하고 이 전계의 세기를 조절하여 기판에 투과되는 빛의 양을 조절함으로써 원하는 화상 신호를 얻는 표시장치이다. 이러한 액정표시장치는 박막트랜지스터를 스위칭에 이용하는 TFT-LCD가 주로 이용되고 있다. 박막트랜지스터에 인가되는 전압에 의해 액정의 배열이 달라지고, 액정의 배열에 따라 빛의 투과율이 달라진다.
액정은 인가되는 전압에 반응하여 소정의 목표 전압까지 충전되기까지 어느 정도의 시간이 소요된다. 전압에 반응하여 배열이 달라지는 액정의 응답속도가 느릴 경우, 끌림형상으로 인하여 동화상을 구현하기 어려운 단점이 있다. 액정의 느린 응답속도를 개선하기 위한 방법으로 설정되어 있는 계조보다 높은 계조에 해당하는 전압을 액정에 인가하는 DCC(dynamic capacitance compensation) 방식이 제안되었다.
그러나 DCC 구동방식이 사용되어도 전극 간의 간격이 큰 경우, 액정의 응답 속도는 개선되지 않고, 텍스처 등이 유발되는 문제점이 있다.
따라서, 본 발명의 목적은 응답속도가 개선되어 끌림현상이 방지되는 액정표시장치 및 그 제어방법을 제공하는 것이다.
상기 목적은, 본 발명에 따라, 액정표시장치에 있어서, 복수의 화소가 형성되어 있는 액정패널과; 외부로부터 입력되는 n번째 프레임의 영상신호가 제1계조신호를 가지고, n+1 내지 n+m번째 프레임의 영상신호가 상기 제1계조신호와 다른 제2계조신호를 갖는 경우, n+1번째 프레임에 상기 제1계조신호와 상기 제2계조신호에 기초하여 오버슈트구동 또는 언더슈트구동에 따라 보정된 제1보정계조신호를 인가하고, n+2 내지 n+m 번째 프레임에 상기 제2계조신호와 상기 제1보정계조신호의 사이에서 상기 제2계조신호와의 차이가 점차적으로 감소되는 적어도 하나의 제2보정계조신호를 인가하는 신호 구동부를 포함하는 액정표시장치에 의해 달성된다.
상기 제2계조신호가 상기 제1계조신호보다 큰 경우, 오버슈트구동을 하기 위하여 상기 제1보정계조신호는 상기 제2계조신호보다 큰 것이 바람직하다.
상기 제2계조신호가 상기 제1계조신호보다 작은 경우, 언더슈트구동을 하기 위하여 상기 제1보정계조신호는 상기 제2계조신호보다 작은 것이 바람직하다.
상기 신호 구동부는, 상기 제2계조신호를 상기 제1보정계조신호 및 상기 제2보정계조신호로 변경시키는 계조변경부와; 상기 계조변경부로부터 출력되는 계조신호에 대응하여 상기 화소에 인가될 데이터 전압을 생성하는 데이터 구동부를 포함 할 수 있다.
상기 계조변경부는 제1연산식, 상기 제1계조신호 및 상기 제2계조신호를 이용하여 상기 제1보정계조신호를 연산하고, 제2연산식 및 상기 제1보정계조신호를 이용하여 상기 제2보정계조신호를 연산할 수 있다.
또한, 상기 계조변경부는, 상기 제1계조신호 및 상기 제2계조신호에 기초하여 설정된 제1보정계조신호 룩업테이블이 저장되어 있는 저장부를 포함할 수도 있다.
상기 계조변경부는, 상기 제1보정계조신호 및 상기 제2계조신호에 기초하여 설정된 제2보정계조신호 룩업테이블이 저장되어 있는 저장부를 포함할 수도 있다.
상기 제2보정계조신호는 n+2프레임에 인가될 수 있다.
상기 제2보정계조신호는 상기 제2계조신호와 상기 제1보정계조신호의 평균값으로 설정될 수 있다.
상기 신호구동부는 상기 제1계조신호와 상기 제2계조신호의 편차가 소정의 기준값을 초과하는 경우, n프레임 시 액정의 응답속도를 증가시키기 위하여 n프레임에 상기 제1계조신호와 상기 제2계조신호 사이의 프리틸트 계조신호를 인가하는 것이 바람직하다.
상기 액정패널은, 게이트선, 데이터선, 상기 게이트선과 상기 데이터선의 교차영역에 형성되어 있는 박막트랜지스터, 상기 박막트랜지스터와 연결되어 있으며 화소전극 절개패턴을 갖는 화소전극을 갖는 제1기판과; 상기 화소전극 절개패턴과 나란한 공통전극 절개패턴을 갖는 공통전극을 포함하며, 상기 제1기판과 대향하는 제2기판과; 상기 제1기판과 상기 제2기판 사이에 마련되어 있는 액정층을 포함할 수 있다.
상기 화소전극 절개패턴과 상기 공통전극 절개패턴은 상기 게이트선에 대하여 45 또는 135도 정도 기울어져 있다.
상기 화소전극 절개패턴과 상기 공통전극 절개패턴 간의 전극 간격은 약 25um 내지 50um 일 수 있다.
한편, 상기 목적은, 본 발명에 따라, 복소의 화소를 포함하는 액정표시장치의 제어방법에 있어서, 제1계조신호를 갖는 n번째 프레임의 영상신호와 상기 제1계조신호와 다른 제2계조신호를 갖는 n+1 내지 n+m번째 프레임의 영상신호를 수신하는 영상신호 수신단계와; 제1계조신호와 상기 제2계조신호에 기초하여 오버슈트구동 또는 언더슈트구동에 따라 보정된 제1보정계조신호를 n+1번째 프레임에 인가하는 제1보정프레임 형성단계와; 상기 제2계조신호와 상기 제1보정계조신호의 사이에서 상기 제2계조신호와의 차이가 점차적으로 감소되는 적어도 하나의 제2보정계조신호를 n+2 내지 n+m 번째 프레임에 인가하는 제2보정프레임 형성단계를 포함하는 액정표시장치의 제어방법에 의해서도 달성될 수 있다.
상기 제1보정프레임 형성단계는, 상기 제2계조신호를 상기 제1보정계조신호로 변경시키는 단계와; 상기 제1보정계조신호에 대응하는 데이터 전압을 화소에 인가하는 단계를 포함할 수 있다.
상기 제2보정프레임 형성단계는, 상기 제2계조신호와 상기 제1보정계조신호에 기초하여 상기 제2보정계조신호를 형성하는 단계와; 상기 제2보정계조신호에 대 응하는 데이터 전압을 화소에 인가하는 단계를 포함할 수 있다.
이하에서는 첨부도면을 참조하여 본 발명에 대하여 설명한다.
여러 실시예에 있어서 동일한 구성요소에 대하여는 동일한 참조번호를 부여하였으며, 동일한 구성요소에 대하여는 제1실시예에서 대표적으로 설명하고 다른 실시예에서는 생략될 수 있다.
도 1은 본 발명의 제1실시예에 따른 액정표시장치의 제어블럭도이다.
도시되어 있는 바와 같이, 본 실시예에 따른 액정표시장치는 액정패널(100)과 액정패널(100)을 구동하는 신호 구동부(200)를 포함한다. 신호구동부(200)는 계조변경부(300), 구동전압 생성부(210), 게이트 구동부(220), 데이터 구동부(230), 계조전압 생성부(240)를 포함한다.
액정패널(100)은 복수의 화소를 포함하고 있으며, 화소에 대응되는 등가회로도는 도2와 같다. 도2에 도시되어 있듯이, 각 화소는 게이트선과 데이터선의 교차점에 연결되어 있는 박막트랜지스터(T), 박막트랜지스터(T)와 공통전압(Vcom) 사이에 연결되어 있는 액정용량(Cl)과 박막트랜지스터(T)와 연결되어 있는 유지용량(Cst)을 포함한다.
게이트선에 게이트 온 신호가 인가되어 박막트랜지스터(T)가 턴온되면, 데이터선에 공급된 데이터 전압(Vd)은 박막트랜지스터(T)를 통해 화소전극(미도시)에 인가된다. 화소전극에 인가되는 화소전압(Vp)과 공통전압(Vcom)의 차이에 해당하는 전계가 액정(도2에서는 액정용량(Cl)으로 도시됨)에 인가되어 이 전계의 세기에 대 응하는 투과율로 빛이 투과된다. 이때 화소전압(Vp)은 하나의 프레임 동안 유지되어야 하며, 유지용량(Cst)은 화소전극에 인가된 화소전압(Vp)을 유지하기 위하여 보조적으로 사용된다.
도3 및 도4는 액정패널(100)의 평면도 및 단면도로서, 화소에 대하여 보다 구체적으로 살펴 보겠다.
우선, 제1기판(400)에 대하여 설명하면 다음과 같다.
제1절연기판(410) 위에 게이트 배선이 형성되어 있다. 게이트 배선은 금속 단일층 또는 다중층일 수 있다. 게이트 배선은 가로 방향으로 뻗어 있는 게이트선(420) 및 게이트선(420)에 연결되어 있는 게이트 전극(421), 화소전극(471, 472)과 중첩되어 저장 용량을 형성하는 유지전극선(423)을 포함한다. 유지전극선(423)은 화소의 중앙을 지나면서 게이트선(420)과 평행하게 연장되어 있다.
제1절연기판(410)위에는 실리콘 질화물(SiNx) 등의 무기물로 이루어진 게이트 절연막(430)이 게이트 배선을 덮고 있다.
게이트 전극(421)의 게이트 절연막(430) 상부에는 비정질 실리콘 등의 반도체로 이루어진 반도체층(441)이 형성되어 있으며, 반도체층(441)의 상부에는 실리사이드 또는 n형 불순물이 고농도로 도핑되어 있는 n+ 수소화 비정질 실리콘 등의 물질로 만들어진 저항 접촉층(442)이 형성되어 있다. 소스 전극(451)과 드레인 전극(452) 사이의 채널부에서는 저항 접촉층(442)이 제거되어 있다.
저항 접촉층(442) 위에는 데이터 배선이 형성되어 있다. 데이터 배선 역시 금속층으로 이루어진 단일층 또는 다중층일 수 있다. 데이터 배선은 세로방향으로 형성되어 게이트선(420)과 교차하여 화소를 형성하는 데이터선(450), 데이터선(450)의 분지이며 저항 접촉층(442)의 상부까지 연장되어 있는 소스 전극(451), 소스전극(451)과 분리되어 있으며 소스전극(451)의 반대쪽 저항 접촉층(442) 상부에 형성되어 있는 드레인 전극(452)을 포함한다.
드레인 전극(452)은 제1화소전극(471)과 연결되어 제1화소전극(471)에 직접 전기신호를 인가하는 제1드레인 전극(452a)과 제2화소전극(472) 하부로 연장되어 있는 제2드레인 전극(452b)을 포함한다. 제2드레인 전극(452b)은 제2화소전극(472)과 함께 보호막(460)에 결합용량(Ccp)을 형성한다.
데이터 배선 및 이들이 가리지 않는 반도체층(441)의 상부에는 실리콘 질화물(SiNx) 등의 무기물로 이루어진 보호막(460)이 형성되어 있다.
또한, 데이터선(450)와 화소전극(471, 472) 간의 거리를 멀게 하여 데이터선(450)과 화소전극(471, 472) 간의 용량형성을 억제하기 위한 유기층을 더 포함할 수 있다.
보호막(460)에는 제1드레인 전극(452a)을 드러내는 접촉구(10)가 형성되어 있다. 보호막(460) 상에는 화소전극(471, 472)이 형성되어 있다. 화소전극(471, 472)은 통상 ITO(indium tin oxide) 또는 IZO(indium zinc oxide)등의 투명한 도전물질로 이루어진다. 화소전극(182)은 전체적으로 상하 대칭 형태이다.
화소전극(471, 472)은 화소전극 분리패턴(474)에 의해 서로 분리된 제1화소 전극(471)와 제2화소전극(472)을 포함한다. 제2화소전극(472)은 삼각형이며, 2면이 제1화소전극(471)으로 둘러싸여 있다. 제1화소전극(471)과 제2화소전극(472)에는 각각 화소전극 분리패턴(474)과 나란한 화소전극 절개패턴(475)이 형성되어 있다. 화소전극 분리패턴(474)과 화소전극 절개패턴(475)은 유지전극선(423)을 중심으로 대칭적으로 형성되어 있으며, 게이트선(420)에 대하여 45 또는 135도 정도 기울어져 있다.
제1화소전극(471)은 접촉구(10)를 통해 제1드레인 전극(452a)과 직접 접촉한다. 서로 마주하는 제2화소전극(472)과 제2드레인전극(452b)은 결합용량(Ccp)을 형성하며, 제2화소전극(472)은 결합용량(Ccp)을 통해 제2드레인 전극(452b)과 간접적으로 연결되어 있다.
화소전극 분리패턴(474)과 화소전극 절개패턴(475)은 후술하는 공통전극 절개패턴(555)과 함께 액정층(600)을 다수의 서브 도메인으로 분할한다. 서브 도메인은 패턴(474, 475, 555)으로 둘러싸인 영역으로 본 실시예에 따르면 서브 도메인은 사선 방향으로 길게 연장되어 있다.
이어 제2기판(500)에 대하여 설명하겠다.
제2절연기판(510) 위에 블랙매트릭스(520)가 형성되어 있다. 블랙매트릭스(520)는 일반적으로 적색, 녹색 및 청색 필터 사이를 구분하며, 제1절연기판(4100)에 위치하는 박막트랜지스터(T)로의 직접적인 광조사를 차단하는 역할을 한다. 블랙매트릭스(520)는 통상 검은색 안료가 첨가된 감광성 유기물질로 이루어 져 있다. 상기 검은색 안료로는 카본블랙이나 티타늄 옥사이드 등을 사용한다.
컬러필터(530)는 블랙매트릭스(520)를 경계로 하여 적색, 녹색 및 청색 필터가 반복되어 형성된다. 컬러필터(530)는 백라이트 유닛(도시하지 않음)으로부터 조사되어 액정층(600)을 통과한 빛에 색상을 부여하는 역할을 한다. 컬러필터(530)는 통상 감광성 유기물질로 이루어져 있다.
컬러필터(530)와 컬러필터(530)가 덮고 있지 않은 블랙매트릭스(520)의 상부에는 오버코트막(540)이 형성되어 있다. 오버코트막(540)은 컬러필터(530)를 평탄화하면서, 컬러필터(530)를 보호하는 역할을 하며 통상 아크릴계 에폭시 재료가 많이 사용된다.
오버코트막(540)의 상부에는 공통전극(550)이 형성되어 있다. 공통전극(550)은 ITO(indium tin oxide) 또는 IZO(indium zinc oxide)등의 투명한 도전물질로 이루어진다. 공통전극(550)은 박막트랜지스터 기판의 화소전극(471, 472)과 함께 액정층(600)에 직접 전압을 인가한다.
공통전극(550)에는 공통전극 절개패턴(555)이 형성되어 있다. 공통전극 절개패턴(555)은 화소전극 분리패턴(474) 및 화소전극 절개패턴(475)과 함께 평행하게 형성되어 있다.
이상의 패턴(474, 475, 555)은 실시예에 한정되지 않고 다양한 형상으로 형성될 수 있다.
제1 기판(400)과 제2 기판(500)의 사이에 액정층(600)이 위치한다. 액정 층(600)은 VA(vertically aligned)모드로서, 액정분자는 전압이 가해지지 않은 상태에서는 길이방향이 수직을 이루고 있다. 전압이 가해지면 액정분자는 유전율 이방성이 음이기 때문에 전기장에 대하여 수직방향으로 눕는다.
그런데 이상의 패턴(474, 475, 555)이 형성되어 있지 않으면, 액정분자는 눕는 방위각이 결정되지 않아서 여러 방향으로 무질서하게 배열하게 되고, 배향 방향이 다른 경계면에서 전경선(disclination line)이 생긴다. 이상의 패턴(474, 475, 555)은 액정층(600)에 전압이 걸릴 때 프린지 필드를 만들어 액정 배향의 방위각을 결정해 준다. 또한 액정층(600)은 각 이상의 패턴(474, 475, 555)의 배치에 따라 복수의 서브 도메인으로 나누어진다.
최근 액정패널(100)이 대형화 됨에 따라, 화소의 크기도 증가하고, 화소전극 절개패턴(474)과 공통전극 절개패턴(555) 간의 전극 간격(d)도 증가한다. 본 실시예에 따른 전극 간격(d)은 약 25um 내지 50um 이다.
다시 도1로 돌아가서, 신호 구동부(200)를 살펴보면 다음과 같다.
구동전압 생성부(210)는 박막트랜지스터(T)를 턴온시키는 게이트 온전압(Von)과 턴오프시키는 게이트 오프전압(Voff), 그리고 공통전극(550)에 인가되는 공통전압(Vcom) 등을 생성한다.
계조전압 생성부(240)는 액정표시장치의 휘도와 관련된 복수의 계조전압(gray scale voltage)을 생성한다.
게이트 구동부(220)는 스캔 구동부(scan driver)라고도 하며 게이트선(420) 에 연결되어 구동전압 생성부(210)로부터의 게이트 온전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호를 게이트선(420)에 인가한다.
데이터 구동부(230)는 소스 구동부(source driver)라고도 하며, 계조전압 생성부(240)로부터 계조전압을 인가받고 타이밍 컨트롤러(310)의 제어에 따라 계조전압을 선택하여 데이터선(450)에 데이터 전압(Vd)을 인가한다.
계조변경부(300)는 타이밍 컨트롤러(310)과 타이밍 컨트롤러(310)의 제어를 받는 저장부(320)를 포함하고, 입력되는 영상신호의 계조신호를 오버슈트구동 또는 언더슈트구동에 따라 보정한다.
타이밍 컨트롤러(310)는 게이트 구동부(220), 데이터 구동부(230), 구동 전압 생성부(210) 및 계조전압 생성부(240) 등의 동작을 제어하는 제어신호를 생성하여, 게이트 구동부(220), 데이터 구동부(230), 구동전압 생성부(210), 계조전압 생성부(240)에 공급한다.
타이밍 컨트롤러(310)는 외부의 그래픽 제어기(graphic controller)로부터 RGB 계조 신호(R, G, B) 및 이의 표시를 제어하는 제어입력신호(input control signal), 예를 들면 수직동기신호(vertical synchronizing signal, Vsync)와 수평동기신호(horizontal synchronizing signal, Hsync), 메인 클록(main clock, CLK), 데이터 인에이블 신호(data enable signal, DE) 등을 제공받는다. 타이밍 컨트롤러(310)는 제어 입력 신호를 기초로 게이트 제어 신호, 데이터 제어 신호 및 전압선택제어신호(voltage selection control signal, VSC)를 생성하고, 외부로부터의 계조신호(R, G, B)를 액정표시패널(300)의 동작조건에 맞게 적절히 변환한 후, 게이트 제어신호를 게이트 구동부(220)와 구동전압 생성부(210)로 내보내고 데이터 제어신호와 처리한 계조신호(R′,G′,B′)는 데이터 구동부(230)로 내보내며, 전압 선택 제어신호(VSC)를 계조 전압 생성부(240)로 내보낸다.
게이트 제어신호는 게이트 온 펄스(게이트 신호의 하이 구간)의 출력 시작을 지시하는 수직동기시작신호(vertical synchronization start signal, STV), 게이트 온 펄스의 출력시기를 제어하는 게이트 클록신호(gate clock) 및 게이트 온 펄스의 폭을 한정하는 게이트 온 인에이블 신호(gate on enable signal, OE) 등을 포함한다. 이중에서 게이트 온 인에이블 신호(OE)와 게이트 클록 신호(CPV)는 구동 전압 생성부(700)에 공급된다. 데이터 제어 신호는 계조 신호의 입력 시작을 지시하는 수평 동기 시작 신호(horizontal synchronization start signal, STH)와 데이터선(450)에 해당 데이터 전압(Vd)을 인가하라는 로드신호(load signal, LOAD 또는 TP), 데이터 전압의 극성을 반전시키는 반전 제어 신호(RVS) 및 데이터 클록 신호(HCLK) 등을 포함한다.
또한, 타이밍 컨트롤러(310)는 입력되는 영상신호의 계조신호를 변경시키는 중추적인 역할을 한다. 타이밍 컨트롤러(310)는 외부로부터 입력되는 n번째 프레임 영상신호의 계조에 대응하는 제1계조신호와 n+1 내지 n+m 프레임 영상신호의 제2계조신호가 다른 경우, n+1프레임에 오버슈트구동 또는 언더슈트구동에 따라 보정된 제1보정계조신호를 출력하고, n+2 내지 n+m 번째 프레임에 제2계조신호와 제1보정 계조신호의 사이에서 제2계조신호와의 차이가 점차적으로 감소되는 적어도 하나의 제2보정계조신호를 인가한다. 통상적으로 사용자에게 영상이 시인되기 위하여 하나의 계조신호는 수 프레임이 걸쳐 인가되며, 본 실시예에 따를 경우, n+1 내지 n+m 프레임의 영상신호는 제2계조신호를 갖는다.
계조신호란 블랙부터 화이트 사이에서 액정의 투과율을 조절하여 복수의 중간 계조를 표현하기 위한 신호를 의미하며, 데이터 구동부(230)의 구동비트수에 의하여 표현 가능한 계조의 수 및 계조신호가 결정된다. 예컨대, 데이터 구동부(230)가 8bit로 구동되는 경우, 표현 가능한 계조의 수는 28개이다. 본 실시예에 따른 계조신호는 데이터 전압을 제어하기 위하여 이진화된 비트값 또는 이진화된 비트값을 십진수로 표현한 값을 의미한다. 데이터 구동부(230)는 계조신호에 따라 상이한 데이터 전압(Vd)을 박막트랜지스터(T)에 인가하며, 본 실시예에 따른 경우, 계조신호가 클수록 데이터 전압의 레벨이 증가한다.
도5a는 종래의 오버슈트구동이 적용되는 화소전압을 도시한 그래프이다. n번째 프레임 영상신호의 제1계조신호와 n+1번째 프레임 영상신호의 제2계조신호가 다르고, 제2계조신호가 제1계조신호보다 더 큰 경우, n+1번째 프레임에는 제2계조신호가 아니라 제2계조신호보다 큰 제1보정계조신호가 인가된다. 액정의 응답속도를 개선하기 위하여 원래 인가되어야 하는 것보다 오버하여 구동하는 오버슈트구동이 적용된 것이다.
제1계조신호에 대응하는 제1데이터 전압(V1)이 인가된 후, n+1프레임에 제2계 조신호에 대응하는 제2데이터전압(V2)보다 높은 제1보정데이터전압(V2')이 인가된다. 제1보정데이터전압(V2')의하여 화소전압(Vp)은 목표전압(Vt)으로 서서히 변해간다. 하지만, n+2 프레임에서 화소전압(Vp)은 목표전압(Vt)보다 낮은 전압으로 언터슈트(untershoot)된다. 이는 하나의 서브 도메인을 형성하는 화소전극 절개패턴(475)와 공통전극 절래패턴(555)의 전극 간격(d)이 소정의 범위를 벗어나 증가하는 경우, 오버 전압이 인가되는 시점에서는 액정의 응답속도가 순간적으로 증가하다가 다시 액정의 배열이 변동하는 액정의 이상동작에 기인한다. 본 실시예에 따른 전극 간격(d)은 약 25um이상이며, 전극 간격(d)이 25um을 초과하는 경우, 이러한 언더슈트가 발생한다. 언더슈트 현상은n+2프레임의 화소전압(Vp)이 목표전압(Vt)에 도달하기 위하여 소요되는 시간을 증가시키기 때문에 동화상의 끌림현상을 유발시킨다. 또한, 언터슈트를 방지하기 위하여 제1보정계조신호를 낮게 조절하면 응답속도 감소 및 끌림현상이 가중되는 문제점이 있다.
도5b는 본 실시예에 따라 오버슈트구동이 적용되는 화소전압을 도시한 그래프이며, 도시된 바와 같이, 제1보정데이터전압(V2')이 인가된 후, 언터슈트를 방지하기 위하여 n+2 프레임에 제2보정계조신호에 대응하는 제2보정데이터전압(V2')을 인가한다. 제2보정계조신호는 목표전압(Vt)에 대응되는 제2계조신호보다 크고, 제1보정계조신호보다 작은 값으로 설정되고, 제2보정계조신호에 대응하는 제2보정데이터전압(V2')은 제2데이터전압(V2)과 제1보정데이터전압(V2') 사이에 해당하는 레벨 을 갖는다. 예컨대, 제2보정계조신호는 제2계조신호와 제1보정계조신호이 평균값으로 설정될 수 있다. 정리하면, 본 실시예에 따른 제어방법에 의하여n+1프레임에 제1보정계조신호를 인가하여 응답속도를 개선하고, n+2 프레임에 제2보정계조신호를 인가하여 언터슈트 현상을 방지할 수 있다. 언더슈트 현상이 방지되면 화소전압(Vp)에 목표전압(Vt)에 도달하는 시간을 단축시킬 수 있어 동화상의 끌림현상이 방지된다.
본 실시예에서는 제2보정계조신호가 n+2프레임에만 인가되었으나, 다른 실시예에 따르면 제1보정계조신호와 제2계조신호 사이에서 점차적으로 감소하는 복수의 제2보정계조신호가 n+2프레임 이후 순차적으로 인가될 수 있다. 즉, 오버구동된 전압이 서서히 목표전압(Vt)에 도달하도록 복수의 프레임에 제2보정계조신호가 인가될 수 있다. 이 경우, n+m 프레임으로부터 역으로 적어도 하나의 프레임에는 제2데이터계조가 인가된다.
타이밍 컨트롤러(310)는 제2계조신호를 제1보정계조신호 및 제2보정계조신호로 보정하기 위하여 저장부(320)에 저장되어 있는 소정의 룩업테이블을 이용한다. 저장부(320)는 제1계조신호 및 제2계조신호에 기초하여 설정된 제1보정계조신호 룩업테이블 및 제1보정계조신호 및 제2계조신호에 기초하여 설정된 제2보정계조신호 룩업테이블을 저장하고 있다. 타이밍 컨트롤러(310)는 저장부(320)에 저장되어 있는 룩업테이블을 타이밍 컨트롤러(310)에 실장되어 있는 내부 메모리에 다운로드하고, 이를 이용하여 제2계조신호를 보정한다. 데이터 구동부(230)는 보정된 계조신 호에 대응하는 데이터 전압(Vd)을 생성하여 이를 화소로 출력한다.
저장부(320)는 EEPROM등으로 마련될 수 있으며, 저장되어 있는 룩업테이블의 데이터는 외부 제어부에 의하여 조절될 수 있다.
다른 실시예에 따르면, 타이밍 컨트롤러(310)는 룩업테이블이 저장되어 있는 별도의 저장부(320)를 이용하지 않고 연산과정을 통하여 직접 계조신호를 보정할 수도 있다. 즉, 제1계조신호와 제2계조신호를 변수로 하는 소정의 연산식을 이용하여 제1보정계조신호를 연산하고, 제1보정계조신호와 제2계조신호를 변수로 하는 소정의 연산식을 이용하여 제2보정계조신호를 연산할 수 있다.
도6a 및 도6b는 본 발명의 제2실시예에 따른 액정표시장치의 제어방법을 설명하기 위한 화소전압 그래프로, 본 실시예에 따른 액정표시장치는 언터슈트구동에 따라 제1보정계조신호를 설정한다. 도6a와 같이, n번째 프레임 영상신호의 제1계조신호와 n+1번째 프레임 영상신호의 제2계조신호가 다르고, 제2계조신호가 제1계조신호보다 더 작은 경우, n+1번째 프레임에는 제2계조신호가 아니라 제2계조신호보다 작은 제1보정계조신호가 인가된다. 액정의 응답속도를 개선하기 위하여 원래 인가되어야 계조신호보다 낮은 계조신호가 인가된다.
제1계조신호에 대응하는 제1데이터 전압(V1)이 인가된 후, n+1프레임에 제2계조신호에 대응하는 제2데이터전압(V2)보다 낮은 제1보정데이터전압(V2')이 인가된 다. 제1보정데이터전압(V2')의하여 화소전압(Vp)은 목표전압(Vt)으로 서서히 변해간다. 하지만, n+2 프레임의 화소전압(Vp)은 목표전압(Vt)보다 높은 전압으로 오버슈트(overshoot)된다. 이러한 오버슈트로 인하여 액정패널(100)에는 동화상의 끌림현상이 발생한다.
이를 개선하기 위하여 본 실시예에 따른 타이밍 컨트롤러(320)는 계조신호를 보정하고, 보정된 계조신호에 대응되는 데이터 전압(Vd)은 도6b에 도시된 것과 같다. 제1보정데이터전압(V2 )이 인가된 후, 오버슈트를 방지하기 위하여 n+2 프레임에 제2보정계조신호에 대응하는 제2보정데이터전압(V2 )을 인가한다. 제2보정계조신호는 목표전압(Vt)에 대응되는 제2계조신호보다 작고, 제1보정계조신호보다 큰 값으로 설정되고, 제2보정계조신호에 대응하는 제2보정데이터전압(V2 )은 제2데이터전압(V2)과 제1보정데이터전압(V2 ) 사이에 해당하는 레벨을 갖는다. n+2 프레임에 제2보정계조신호를 인가함으로써 오버슈트 현상을 방지할 수 있고, 화소전압(Vp)에 목표전압(Vt)에 도달하는 시간을 단축시킬 수 있어 동화상의 끌림현상이 방지된다.
도7은 본 발명의 제3실시예에 따른 액정표시장치의 제어방법을 설명하기 위한 화소전압 그래프이다. 본 실시예에 따를 경우, 타이밍 컨트롤러(310)는 제1계조 신호와 제2계조신호의 편차가 소정 기준값을 초과하는 경우, n프레임에 제1계조신호와 제2계조신호 사이의 프리틸트(pretilt) 계조신호를 인가한다. 즉, 제1계조신호보다 제2계조신호가 기준값을 초과하여 큰 경우, n+1프레임에 제1보정계조신호를 인하여 액정의 응답속도를 증가시키는 동시에, n프레임에 액정의 배열을 미리 조절하기 위하여 프리틸트 전압(V1')을 인가한다. 이러한 프리틸트 전압을 인가함으로서 계조 차이가 많이 나는 프레임에서 액정의 응답속도를 개선하고 과도한 오버 구동시 발생할 수 있는 백화 현상을 방지할 수 있다.
또한, 오버슈트구동과 유사하게 언더슈트구동을 적용하는 경우에도 제1계조신호와 제2계조신호의 편차가 소정 기준값을 초과하면, n프레임에 제1계조신호와 제2계조신호 사이의 프리틸트 계조신호를 인가할 수 있다.
도 8을 참조하여 본 발명에 따른 액정표시장치의 제어방법을 정리하면 다음과 같다.
우선, 제1계조신호를 갖는 n번째 프레임의 영상신호와 제1계조신호와 다른 제2계조신호를 갖는 n+1 내지 n+m번째 프레임의 영상신호를 수신한다(S10).
그런 다음, 제1계조신호와 제2계조신호에 기초하여 오버슈트구동 또는 언더슈트구동에 따라 제2계조신호를 제1보정계조신호를 변경하고(S20), 보정된 제1보정계조신호에 대응하는 데이터 전압을 n+1번째 프레임 동안 화소에 인가한다(S30).
만약, 제2계조신호가 제1계조신호보다 크다면, 오버슈트구동에 의하여 제1 보정계조신호는 상기 제2계조신호보다 크게 설정될 것이고, 제2계조신호가 제1계조신호보다 작다면 언더슈트구동에 따라 제1보정계조신호는 제2계조신호보다 작게 설정될 것이다.
그런 후, 제2계조신호와 제1보정계조신호의 사이에서 제2계조신호와의 차이가 점차적으로 감소되는 적어도 하나의 제2보정계조신호를 생성하고(S40), 제2보정계조신호에 대응하는 데이터 전압을 적어도 하나의 n+2 내지 n+m 번째 프레임에 순차적으로 인가한다(S50).
비록 본 발명의 몇몇 실시예들이 도시되고 설명되었지만, 본 발명이 속하는 기술분야의 통상의 지식을 가진 당업자라면 본 발명의 원칙이나 정신에서 벗어나지 않으면서 본 실시예를 변형할 수 있음을 알 수 있을 것이다. 발명의 범위는 첨부된 청구항과 그 균등물에 의해 정해질 것이다.
이상 설명한 바와 같이, 본 발명에 따르면, 응답속도가 개선되어 끌림현상이 방지되는 액정표시장치 및 그 제어방법이 제공된다.

Claims (21)

  1. 액정표시장치에 있어서,
    복수의 화소가 형성되어 있는 액정패널과;
    외부로부터 입력되는 n번째 프레임의 영상신호가 제1계조신호를 가지고, n+1 내지 n+m번째 프레임의 영상신호가 상기 제1계조신호와 다른 제2계조신호를 갖는 경우, n+1번째 프레임에 상기 제1계조신호와 상기 제2계조신호에 기초하여 오버슈트구동 또는 언더슈트구동에 따라 보정된 제1보정계조신호를 인가하고, n+2 내지 n+m 번째 프레임에 상기 제2계조신호와 상기 제1보정계조신호의 사이에서 상기 제2계조신호와의 차이가 점차적으로 감소되는 적어도 하나의 제2보정계조신호를 인가하는 신호 구동부를 포함하는 것을 특징으로 하는 액정표시장치.
  2. 제1항에 있어서,
    상기 제2계조신호가 상기 제1계조신호보다 큰 경우, 상기 제1보정계조신호는 상기 제2계조신호보다 큰 것을 특징으로 하는 액정표시장치.
  3. 제1항에 있어서,
    상기 제2계조신호가 상기 제1계조신호보다 작은 경우, 상기 제1보정계조신호는 상기 제2계조신호보다 작은 것을 특징으로 하는 액정표시장치.
  4. 제2항 또는 제3항에 있어서,
    상기 신호 구동부는,
    상기 제2계조신호를 상기 제1보정계조신호 및 상기 제2보정계조신호로 변경시키는 계조변경부와;
    상기 계조변경부로부터 출력되는 계조신호에 대응하여 상기 화소에 인가될 데이터 전압을 생성하는 데이터 구동부를 포함하는 것을 특징으로 하는 액정표시장치.
  5. 제4항에 있어서,
    상기 계조변경부는 제1연산식, 상기 제1계조신호 및 상기 제2계조신호를 이용하여 상기 제1보정계조신호를 연산하고, 제2연산식 및 상기 제1보정계조신호를 이용하여 상기 제2보정계조신호를 연산하는 것을 특징으로 하는 액정표시장치.
  6. 제4항에 있어서,
    상기 계조변경부는,
    상기 제1계조신호 및 상기 제2계조신호에 기초하여 설정된 제1보정계조신호 룩업테이블이 저장되어 있는 저장부를 포함하는 것을 특징으로 하는 액정표시장치.
  7. 제4항에 있어서,
    상기 계조변경부는,
    상기 제1보정계조신호 및 상기 제2계조신호에 기초하여 설정된 제2보정계조신호 룩업테이블이 저장되어 있는 저장부를 포함하는 것을 특징으로 하는 액정표시장치.
  8. 제4항에 있어서,
    상기 제2보정계조신호는 n+2프레임에 인가되는 것을 특징으로 하는 액정표시장치.
  9. 제8항에 있어서,
    상기 제2보정계조신호는 상기 제2계조신호와 상기 제1보정계조신호의 평균값인 것을 특징으로 하는 액정표시장치.
  10. 제2항에 있어서,
    상기 신호구동부는 상기 제1계조신호와 상기 제2계조신호의 편차가 소정의 기준값을 초과하는 경우, n프레임에 상기 제1계조신호와 상기 제2계조신호 사이의 프리틸트 계조신호를 인가하는 것을 특징으로 하는 액정표시장치.
  11. 제3항에 있어서,
    상기 신호구동부는 상기 제1계조신호와 상기 제2계조신호의 편차가 소정의 기준값을 초과하는 경우, n프레임에 상기 제1계조신호와 상기 제2계조신호 사이의 프리틸트 계조신호를 인가하는 것을 특징으로 하는 액정표시장치.
  12. 제1항에 있어서,
    상기 액정패널은,
    게이트선, 데이터선, 상기 게이트선과 상기 데이터선의 교차영역에 형성되어 있는 박막트랜지스터, 상기 박막트랜지스터와 연결되어 있으며 화소전극 절개패턴을 갖는 화소전극을 갖는 제1기판과;
    상기 화소전극 절개패턴과 나란한 공통전극 절개패턴을 갖는 공통전극을 포함하며, 상기 제1기판과 대향하는 제2기판과;
    상기 제1기판과 상기 제2기판 사이에 마련되어 있는 액정층을 포함하는 것을 특징으로 하는 액정표시장치.
  13. 제12항에 있어서,
    상기 화소전극 절개패턴과 상기 공통전극 절개패턴은 상기 게이트선에 대하여 45 또는 135도 정도 기울어져 있는 것을 특징으로 하는 액정표시장치.
  14. 제12항에 있어서,
    상기 화소전극 절개패턴과 상기 공통전극 절개패턴 간의 전극 간격은 약 25um 내지 50um 인 것을 특징으로 하는 액정표시장치.
  15. 액정표시장치에 있어서,
    복수의 화소가 형성되어 있는 액정패널과;
    외부로부터 입력되는 n번째 프레임의 영상신호가 제1계조신호를 가지고, n+1 내지 n+m번째 프레임의 영상신호가 상기 제1계조신호보다 큰 제2계조신호를 갖는 경우, n+1번째 프레임에 상기 제2계조신호보다 큰 제1보정계조신호를 인가하고, n+2 내지 n+m 번째 프레임에 상기 제2계조신호와 상기 제1보정계조신호의 사이에서 상기 제2계조신호와의 차이가 점차적으로 감소되는 적어도 하나의 제2보정계조신호를 인가하는 신호 구동부를 포함하는 액정표시장치.
  16. 제15항에 있어서,
    상기 신호구동부는 제1연산식, 상기 제1계조신호 및 상기 제2계조신호를 이용하여 상기 제1보정계조신호를 연산하고, 제2연산식 및 상기 제1보정계조신호를 이용하여 상기 제2보정계조신호를 연산하는 것을 특징으로 하는 액정표시장치.
  17. 제15항에 있어서,
    상기 신호구동부는,
    상기 제1계조신호 및 상기 제2계조신호에 기초하여 설정된 제1보정계조신호 룩업테이블와, 상기 제1보정계조신호 및 상기 제2계조신호에 기초하여 설정된 제2보정계조신호 룩업테이블이 저장되어 있는 저장부를 포함하는 것을 특징으로 하는 액정표시장치.
  18. 제15항에 있어서,
    상기 신호구동부는 상기 제1계조신호와 상기 제2계조신호의 편차가 소정의 기준값을 초과하는 경우, n프레임에 상기 제1계조신호와 상기 제2계조신호 사이의 프리틸트 계조신호를 인가하는 것을 특징으로 하는 액정표시장치.
  19. 복소의 화소를 포함하는 액정표시장치의 제어방법에 있어서,
    제1계조신호를 갖는 n번째 프레임의 영상신호와 상기 제1계조신호와 다른 제2계조신호를 갖는 n+1 내지 n+m번째 프레임의 영상신호를 수신하는 영상신호 수신단계와;
    제1계조신호와 상기 제2계조신호에 기초하여 오버슈트구동 또는 언더슈트구동에 따라 보정된 제1보정계조신호를 n+1번째 프레임에 인가하는 제1보정프레임 형성단계와;
    상기 제2계조신호와 상기 제1보정계조신호의 사이에서 상기 제2계조신호와의 차이가 점차적으로 감소되는 적어도 하나의 제2보정계조신호를 n+2 내지 n+m 번째 프레임에 인가하는 제2보정프레임 형성단계를 포함하는 것을 특징으로 하는 액정표시장치의 제어방법.
  20. 제19항에 있어서,
    상기 제1보정프레임 형성단계는,
    상기 제2계조신호를 상기 제1보정계조신호로 변경시키는 단계와;
    상기 제1보정계조신호에 대응하는 데이터 전압을 화소에 인가하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제어방법.
  21. 제19항에 있어서,
    상기 제2보정프레임 형성단계는,
    상기 제2계조신호와 상기 제1보정계조신호에 기초하여 상기 제2보정계조신호를 형성하는 단계와;
    상기 제2보정계조신호에 대응하는 데이터 전압을 화소에 인가하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제어방법.
KR1020060125765A 2006-12-11 2006-12-11 액정표시장치 및 그 제어방법 KR101348758B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060125765A KR101348758B1 (ko) 2006-12-11 2006-12-11 액정표시장치 및 그 제어방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060125765A KR101348758B1 (ko) 2006-12-11 2006-12-11 액정표시장치 및 그 제어방법

Publications (2)

Publication Number Publication Date
KR20080053802A true KR20080053802A (ko) 2008-06-16
KR101348758B1 KR101348758B1 (ko) 2014-01-07

Family

ID=39800981

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060125765A KR101348758B1 (ko) 2006-12-11 2006-12-11 액정표시장치 및 그 제어방법

Country Status (1)

Country Link
KR (1) KR101348758B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101427798B1 (ko) * 2007-11-23 2014-08-08 엘지디스플레이 주식회사 액정표시장치의 응답특성 개선 장치 및 방법
US9589522B2 (en) 2013-12-03 2017-03-07 Samsung Display Co., Ltd. Method of driving a display panel, display panel driving apparatus for performing the method and display apparatus having the display panel driving apparatus

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100926306B1 (ko) * 2003-09-04 2009-11-12 삼성전자주식회사 액정 표시 장치와 이의 구동 장치 및 방법
KR100964566B1 (ko) * 2003-09-29 2010-06-21 삼성전자주식회사 액정 표시 장치와 이의 구동 장치 및 방법
KR100951902B1 (ko) * 2003-07-04 2010-04-09 삼성전자주식회사 액정 표시 장치와 이의 구동 방법 및 그 장치
KR20060102220A (ko) * 2005-03-23 2006-09-27 삼성전자주식회사 표시장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101427798B1 (ko) * 2007-11-23 2014-08-08 엘지디스플레이 주식회사 액정표시장치의 응답특성 개선 장치 및 방법
US9589522B2 (en) 2013-12-03 2017-03-07 Samsung Display Co., Ltd. Method of driving a display panel, display panel driving apparatus for performing the method and display apparatus having the display panel driving apparatus

Also Published As

Publication number Publication date
KR101348758B1 (ko) 2014-01-07

Similar Documents

Publication Publication Date Title
KR101100889B1 (ko) 액정표시장치와 그 구동방법
KR101348755B1 (ko) 디스플레이장치 및 그 제어방법
TWI419123B (zh) 顯示器裝置及其驅動方法
US8552947B2 (en) Driving device and display apparatus having the same
TWI397734B (zh) 液晶顯示器及其驅動方法
KR101657023B1 (ko) 표시 장치 및 그 구동 방법
KR101261611B1 (ko) 액정표시장치
WO2014162794A1 (ja) 液晶表示装置およびその駆動方法
US9520097B2 (en) Display device with compensating backlight drive circuit and method for driving same
JP5567982B2 (ja) 液晶表示装置及びその駆動方法
KR101798489B1 (ko) 감마전압 생성장치, 이를 포함하는 액정표시장치 및 액정표시장치의 구동방법
WO2010087051A1 (ja) 表示装置および表示装置の駆動方法
KR20080060412A (ko) 액정표시장치 및 이의 구동 방법
KR100701560B1 (ko) 액정 표시 장치 및 그 구동 방법
KR102278192B1 (ko) 액정표시장치
JP4916244B2 (ja) 液晶表示装置
KR101348758B1 (ko) 액정표시장치 및 그 제어방법
KR102023949B1 (ko) 액정 표시장치 및 그 구동방법
KR101123075B1 (ko) 킥백전압 보상방법과 이를 이용한 액정표시장치
JP2008145886A (ja) 液晶表示装置、およびその駆動方法、並びに駆動回路
KR102526019B1 (ko) 표시장치
JP2007139980A (ja) 液晶表示装置、およびその駆動方法
KR20070010675A (ko) 액정표시장치와 액정표시장치의 제조방법
KR102005389B1 (ko) 액정표시장치 및 그 구동방법
KR100900549B1 (ko) 액정 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20171129

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20181126

Year of fee payment: 6