KR20080049339A - Parallel converter system for reducing output voltage ripple ane control method thereof - Google Patents
Parallel converter system for reducing output voltage ripple ane control method thereof Download PDFInfo
- Publication number
- KR20080049339A KR20080049339A KR1020060119792A KR20060119792A KR20080049339A KR 20080049339 A KR20080049339 A KR 20080049339A KR 1020060119792 A KR1020060119792 A KR 1020060119792A KR 20060119792 A KR20060119792 A KR 20060119792A KR 20080049339 A KR20080049339 A KR 20080049339A
- Authority
- KR
- South Korea
- Prior art keywords
- phase difference
- signals
- converter
- pwm
- converter modules
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 17
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 abstract 2
- 238000010586 diagram Methods 0.000 description 20
- 238000001514 detection method Methods 0.000 description 5
- 230000000630 rising effect Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/32—Means for protecting converters other than automatic disconnection
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/14—Arrangements for reducing ripples from dc input or output
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K7/00—Modulating pulses with a continuously-variable modulating signal
- H03K7/08—Duration or width modulation ; Duty cycle modulation
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/32—Means for protecting converters other than automatic disconnection
- H02M1/325—Means for protecting converters other than automatic disconnection with means for allowing continuous operation despite a fault, i.e. fault tolerant converters
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Dc-Dc Converters (AREA)
- Inverter Devices (AREA)
Abstract
Description
도 1은 종래의 병렬형 컨버터 시스템의 구성을 나타내는 블록도이다.1 is a block diagram showing the configuration of a conventional parallel converter system.
도 2는 종래의 병렬형 컨버터 시스템에서 각 컨버터에 입력되는 펄스폭변조신호에 대한 파형도이다.2 is a waveform diagram of a pulse width modulated signal input to each converter in a conventional parallel converter system.
도 3은 종래의 병렬형 컨버터 시스템에서 각 컨버터 모듈의 출력 전류 리플 및 전체 출력 전류 리플에 대한 파형도이다.3 is a waveform diagram of the output current ripple and the total output current ripple of each converter module in a conventional parallel converter system.
도 4는 본 발명의 일 실시예에 따른 병렬형 컨버터 시스템의 구성을 나타낸 블록도이다.4 is a block diagram showing the configuration of a parallel converter system according to an embodiment of the present invention.
도 5는 도 4의 병렬형 컨버터 시스템에서 각 컨버터에 입력되는 펄스폭변조신호에 대한 파형도이다.5 is a waveform diagram illustrating a pulse width modulated signal input to each converter in the parallel converter system of FIG. 4.
도 6은 도 4의 PWM 제어부를 보다 상세히 나타낸 블록도이다.6 is a block diagram illustrating the PWM control unit of FIG. 4 in more detail.
도 7은 도 6의 PWM 제어부에서 입출력되는 신호의 파형도이다.7 is a waveform diagram of signals input and output from the PWM controller of FIG. 6.
도 8은 도 6의 위상차 클록 생성부를 보다 자세히 나타낸 도면이다.8 is a diagram illustrating in detail the phase difference clock generator of FIG. 6.
도 9는 도 6의 위상차 클록 생성부에서 입출력되는 신호의 파형도이다.9 is a waveform diagram of signals input and output from the phase difference clock generator of FIG. 6.
도 10은 도 6의 PWM 생성부를 보다 상세히 나타낸 블록도이다.10 is a block diagram illustrating in detail the PWM generator of FIG. 6.
도 11은 본 발명의 일 실시예에 따른 3-병렬 컨버터 시스템에서 각 컨버터 모듈의 출력 전류 및 전체 출력 전류의 파형을 설명하기 위해 제공되는 도면이다.11 is a view provided to explain the waveform of the output current and the total output current of each converter module in a three-parallel converter system according to an embodiment of the present invention.
도 12는 본 발명의 일 실시예에 따른 3-병렬 컨버터 시스템에서 하나의 컨버터 모듈이 고장일 때 각 컨버터 모듈의 출력 전류 및 전체 출력 전류의 파형도이다.12 is a waveform diagram of the output current and the total output current of each converter module when one converter module fails in the three-parallel converter system according to one embodiment of the present invention.
* 도면 부호의 간단한 설명 *Brief description of the reference numbers
1500 : PWM 제어부 1510 : 위상 동기화부1500: PWM control unit 1510: phase synchronization unit
1511 : 위상차 클록 생성부 1511a : 피크 검출부1511: phase
1511b : 위상차 감지 프로그래밍부 1511c : 클록 생성부1511b: phase difference
1515 : 위상차 램프 생성부 1530 : PWM 생성부1515: phase difference lamp generation unit 1530: PWM generation unit
1530a : 비교부 1530b : 에러 증폭부1530a:
본 발명은 병렬형 컨버터 시스템 및 그 제어방법에 관한 것으로, 보다 자세하게는 출력 전압의 리플을 저감하여 최소화할 수 있는 병렬형 컨버터 시스템 및 그 제어방법에 관한 것이다.The present invention relates to a parallel converter system and a control method thereof, and more particularly, to a parallel converter system and a control method thereof that can minimize and minimize the ripple of an output voltage.
일반적으로, 설계 및 제작의 용이성, 동작 성능의 우수성 및 수리 교체의 용이성 등의 다양한 이점으로 인해서 복수 개의 컨버터(Converter)모듈을 병렬 운전하여 입력전원을 출력전원으로 변환하는 방법이 널리 이용되고 있다.In general, a method of converting input power to output power by operating a plurality of converter modules in parallel due to various advantages such as ease of design and fabrication, excellent operating performance, and ease of repair and replacement is widely used.
도 1은 종래의 병렬형 컨버터 시스템의 구성을 나타내는 블록도이고, 도 2는 종래의 병렬형 컨버터 시스템에서 각 컨버터에 입력되는 펄스폭변조신호에 대한 파형도이며, 도 3은 종래의 병렬형 컨버터 시스템에서 각 컨버터 모듈의 출력 전류 리플 및 전체 출력 전류 리플에 대한 파형도이다. 도 3에서는 설명의 편의를 위해 출력 전류의 리플 성분(io_#1ac, io_#2ac, io_#Nac, io_totac)만을 도시하였다.1 is a block diagram showing the configuration of a conventional parallel converter system, Figure 2 is a waveform diagram of the pulse width modulated signal input to each converter in the conventional parallel converter system, Figure 3 is a conventional parallel converter A waveform diagram of the output current ripple and total output current ripple for each converter module in the system. In FIG. 3, only the ripple components io_ # 1ac, io_ # 2ac, io_ # Nac, and io_totac of the output current are illustrated for convenience of description.
도 1 내지 도 3을 참조하면, 종래의 병렬형 컨버터 시스템(100)은 펄스폭변조(Pulse Width Modulation:PWM)신호의 듀티비(duty ratio)에 따라 입력전압을 소정의 전압레벨로 변환하여 출력하는 제1 내지 제n 컨버터 모듈(110a, 110b, …, 110n)을 복수개 병렬로 구비한다. 여기서, 병렬형 컨버터 시스템(100)을 구성하는 컨버터 모듈(110a, 110b, …, 110n)은 설명의 편의를 위해 벅(Buck)형태인 경우로 가정한다.1 to 3, the conventional
일반적으로 종래의 병렬형 컨버터 시스템(100)은 도 2에 도시한 것과 같은 동일 위상의 PWM 신호(PWM#1, PWM#2, …, PWM#n)를 PWM 제어부(150)가 생성하고, 각 컨버터 모듈(110a, 110b, …, 110n)의 전원단(Power-stage)의 스위치(미도시)에 인가하여 제어하는 방법을 사용한다.In general, in the conventional
이와 같이 병렬 컨버터 모듈(110a, 110b, …, 110n)에 동일한 위상의 PWM 신호를 인가하면 병렬형 컨버터 시스템(100)의 전체 출력 전압 리플은 컨버터 모듈(110a, 110b, …, 110n) 각각의 출력 전압 리플보다 증가한다. 병렬형 컨버터 시스템(100)에서 병렬 컨버터 모듈(110a, 110b, …, 110n)은 동일한 입력과 출력을 공유하고 있고, 출력 전압 리플은 부하 및 출력 임피던스와 출력 전류 리플의 곱으 로 표현되므로 출력 전류 리플이 증가하면 출력 전압 리플도 증가하는 것으로 해석할 수 있다. 이는 도 3에 도시한 것과 같이 병렬형 컨버터 시스템(100)의 전체 출력 전류 리플값(Ipp')은 각 컨버터 모듈(110a, 110b, …, 110n)의 출력 전류 리플값(Ipp)에 n배(여기서, n은 컨버터 모듈의 개수)로 증가된다. 따라서, 병렬형 컨버터 시스템(100)의 전체 출력 전압 리플은 컨버터 모듈(110a, 110b, …, 110n) 각각의 출력 전압 리플보다 n배로 증가하는 것을 확인할 수 있다.When the PWM signal of the same phase is applied to the
위에서 살펴본 바와 같이 종래의 병렬형 컨버터 시스템은 병렬 컨버터 모듈의 수가 증가할수록 전체 시스템의 출력 전류 리플이 증가하고 결과적으로 출력 전압 리플이 증가하는 문제점이 있다.As described above, in the conventional parallel converter system, as the number of parallel converter modules increases, the output current ripple of the entire system increases, and as a result, the output voltage ripple increases.
따라서 본 발명이 이루고자 하는 기술적 과제는 출력 전압의 리플을 저감하여 최소화할 수 있는 병렬형 컨버터 시스템 및 그 제어방법을 제공하는 것이다.Accordingly, an aspect of the present invention is to provide a parallel converter system and a control method thereof capable of minimizing by reducing ripple of an output voltage.
이러한 기술적 과제를 이루기 위한 본 발명의 일 실시예에 따른 병렬형 컨버터 시스템은 소정의 위상차를 가지는 복수 개의 펄스폭변조신호를 생성하여 병렬로 출력하는 위상 동기화 펄스폭변조 제어부 및, 상기 병렬로 출력되는 복수 개의 펄스폭변조신호 중에서 대응되는 펄스폭변조신호를 각각 입력받고, 상기 입력된 펄스폭변조신호에 기초하여 입력전원을 소정의 출력전원으로 변환하여 출력하는 복수 개의 컨버터 모듈을 포함한다.The parallel converter system according to an embodiment of the present invention for achieving the technical problem is a phase synchronization pulse width modulation control unit for generating a plurality of pulse width modulation signals having a predetermined phase difference and output in parallel, and is output in parallel And a plurality of converter modules for receiving corresponding pulse width modulation signals from among the plurality of pulse width modulation signals, and converting the input power into a predetermined output power based on the input pulse width modulation signal.
여기서, 상기 위상 동기화 펄스폭변조 제어부는 상기 복수 개의 컨버터 모듈 중에서 정상동작하는 컨버터 모듈의 개수에 따라 상기 복수 개의 펄스폭변조신호의 위상차를 가변하여 정상 동작하는 컨버터 모듈에 출력하는 것이 바람직하다.Here, the phase synchronization pulse width modulation control unit may vary the phase difference of the plurality of pulse width modulation signals according to the number of converter modules operating normally among the plurality of converter modules and output the variable phase difference to the converter module operating normally.
또한, 상기 위상 동기화 펄스폭변조 제어부는 상기 복수 개의 컨버터 모듈 중에서 정상 동작하는 컨버터 모듈의 수에 기초하여 소정의 위상차를 가지는 복수 개의 램프 신호를 생성하는 위상 동기화부 및, 상기 위상 동기화부에서 생성된 복수 개의 램프 신호와, 상기 복수 개의 컨버터 모듈의 출력 전류 및 출력 전압을 기초로 상기 소정의 위상차를 가지는 펄스폭변조신호를 생성하는 펄스폭변조 신호 생성부를 포함하는 것이 바람직하다.The phase synchronization pulse width modulation controller may further include a phase synchronizer configured to generate a plurality of ramp signals having a predetermined phase difference based on the number of converter modules operating normally among the plurality of converter modules, and generated by the phase synchronizer. It is preferable to include a pulse width modulated signal generator for generating a plurality of ramp signals and the pulse width modulated signal having the predetermined phase difference based on the output current and the output voltage of the plurality of converter modules.
여기서, 상기 소정의 위상차는 (360/N)°의 배수이고, N은 상기 복수 개의 컨버터 모듈 중에서 정상 동작하는 컨버터 모듈 수인 것이 바람직하다.Here, the predetermined phase difference is a multiple of (360 / N) °, and N is preferably the number of converter modules that normally operate among the plurality of converter modules.
또한, 상기 위상 동기화부는 상기 복수 개의 컨버터 모듈의 정상 동작 여부에 대응되는 동작 상태 신호를 입력받아 정상 동작하는 컨버터 모듈 수(N)를 감지하고, 상기 감지된 컨버터 모듈 수(N)에 기초하여 (360/N)°의 배수의 위상차를 가지는 N개의 위상차 클록 신호를 생성하는 위상차 클록 생성부 및 상기 N개의 위상차 클록 신호를 입력받아 (360/N)°의 배수의 위상차를 가지는 N개의 위상차 램프 신호를 생성하는 위상차 램프 생성부를 포함할 수 있다.In addition, the phase synchronizer receives an operation state signal corresponding to whether the plurality of converter modules are normally operated, detects the number N of converter modules in normal operation, and based on the detected number N of converter modules (N); A phase difference clock generator for generating N phase difference clock signals having a phase difference of multiples of 360 / N) ° and N phase difference ramp signals having a phase difference of multiples of (360 / N) ° upon receiving the N phase difference clock signals It may include a phase difference lamp generator for generating a.
또한, 상기 위상차 클록 생성부는 소정의 기준 램프 신호를 입력받아 그 첨두치를 검출하여 출력하는 피크 검출부와, 상기 기준 램프 신호와, 상기 동작상태 신호 및 상기 피크 검출부에서 인가되는 기준 램프 신호의 첨두치를 기초로 (360/N)°의 배수의 위상차를 가지는 N개의 위상차 신호를 생성하는 위상차 감지 프로그래밍부 및, 상기 N개의 위상차 신호를 상기 N개의 위상차 클록 신호로 변환하여 출력하는 클록 생성부를 포함하는 것이 바람직하다.The phase difference clock generation unit may receive a predetermined reference ramp signal, detect a peak value thereof, and output the peak value, a peak value of the reference ramp signal, the operation state signal, and a peak ramp signal applied by the peak detector. And a phase difference sensing program unit generating N phase difference signals having a phase difference of multiples of (360 / N) °, and a clock generation unit converting the N phase difference signals into the N phase difference clock signals and outputting the same. Do.
한편 본 발명에 따른 병렬형 컨버터 시스템의 제어방법은 복수 개의 컨버터 모듈 중에서 정상 동작하는 컨버터 모듈 수를 감지하는 단계와, 상기 감지된 컨버터 모듈 수에 따라 소정의 위상차를 가지는 복수 개의 펄스폭변조신호를 생성하는 단계 및 상기 생성된 복수 개의 펄스폭변조신호를 상기 정상 동작하는 컨버터 모듈에 인가하여 입력전원을 출력전원으로 변환하는 단계를 포함한다.On the other hand, the control method of the parallel converter system according to the present invention comprises the steps of detecting the number of converter modules that normally operate among a plurality of converter modules, and a plurality of pulse width modulated signals having a predetermined phase difference according to the detected number of converter modules And generating and converting the input power into an output power by applying the generated plurality of pulse width modulation signals to the converter module in normal operation.
이하 첨부된 도면을 참조하여 본 발명에 대하여 상세히 설명하기로 한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.
도 4는 본 발명의 일 실시예에 따른 병렬형 컨버터 시스템의 구성을 나타낸 블록도이다.4 is a block diagram showing the configuration of a parallel converter system according to an embodiment of the present invention.
도 4를 참조하면, 본 발명의 일 실시예에 따른 병렬형 컨버터 시스템(1000)은 복수 개의 컨버터 모듈(1100a, 1100b, …, 1100n) 및 위상 동기화 PWM 제어부(1500)를 포함한다.Referring to FIG. 4, the
제1 내지 제n 컨버터 모듈(1100a, 1100b, …, 1100n)은 서로 병렬로 연결되어 동일한 입력전원(Input Power)을 입력받고, 위상 동기화 PWM 제어부(1500:이하, 'PWM 제어부'라 함)로부터 인가되는 PWM 신호(PWM#1, PWM#2, …, PWM#n)의 듀티비(duty ratio)에 따라 입력전원을 소정의 전압레벨을 가지는 출력전원(Output Power)으로 변환하여 출력한다.The first to n
PWM 제어부(1500)는 컨버터 모듈(1100a, 1100b, …, 1100n)의 출력전류(io_#1, io_#2, …, io_#n)와 출력전압(Vo)을 입력받아 이를 기초로 각각의 컨버 터 모듈(1100a, 1100b, …, 1100n)의 스위칭 동작 제어를 위한 PWM 신호(PWM#1, PWM#2, …, PWM#n)를 생성한다. 특히 본 발명에 따른 PWM 제어부(1500)는 PWM 신호(PWM#1, PWM#2, …, PWM#n)가 서로 소정의 위상차를 가지도록 생성한다.The
예를 들어 병렬형 컨버터 시스템(1000)을 구성하는 컨버터 모듈(1100a, 1100b, …, 1100n)의 개수가 n개이고 모두 정상 동작을 하고 있다고 가정하면, PWM 제어부(1500)는 서로 (360/n)°의 배수의 위상차를 가지도록 PWM 신호(PWM#1, PWM#2, …, PWM#n)를 생성할 수 있다. 도 5를 참조하면, 제1 PWM 신호(PWM#1)와 제2 PWM 신호(PWM#2)는 (360/n)°의 위상차를 가지고 있고, 제1 PWM 신호(PWM#1)와 제n PWM 신호(PWM#n)는 (360/n)×(n-1)°의 위상차를 가지며, 도면에 도시되지 않은 다른 PWM 신호들도 서로 (360/n)°의 배수의 위상차를 가진다.For example, assuming that the number of the
이와 같은 본 발명의 일 실시예에 따라 소정의 위상차를 가지는 PWM 신호를 생성하는 PWM 제어부(1500)의 동작을 도면을 참조하여 아래에서 보다 자세히 설명한다.The operation of the
도 6은 도 4의 PWM 제어부를 보다 상세히 나타낸 블록도이고, 도 7은 도 6의 PWM 제어부에서 입출력되는 신호의 파형도이다.6 is a block diagram illustrating the PWM controller of FIG. 4 in more detail. FIG. 7 is a waveform diagram of signals input and output from the PWM controller of FIG. 6.
도 6 및 도 7을 참조하면, PWM 제어부(1500)는 위상 동기화부(1510) 및 PWM 생성부(1530)를 포함한다.6 and 7, the
먼저 위상 동기화부(1510)는 컨버터 모듈(1100a, 1100b, …, 1100n)중에서 정상 동작하는 컨버터 모듈의 수(N)에 따라 소정의 위상차를 가지는 복수 개의 위상차 램프 신호(Ramp_#1, Ramp_#2, …, Ramp_#N)를 생성하여 PWM 생성부(1530)에 제공한다. 다음으로 PWM 생성부(1530)는 감지된 컨버터 모듈 수(N)에 따라 (360/N)°의 배수의 위상차를 가지는 PWM 신호를 생성하여 정상 동작하는 컨버터 모듈에 인가함으로써 입력전원을 출력전원으로 변환하도록 제어한다. 이와 같은 위상 동기화부(1510) 및 PWM 생성부(1530)의 동작에 대해서 아래에서 보다 자세히 설명한다.First, the
위상 동기화부(1510)는 위상차 클록 생성부(1511)와 위상차 램프 생성부(1515)를 포함한다.The
위상차 클록 생성부(1511)는 각 컨버터 모듈(1100a, 1100b, …, 1100n)로부터 입력되는 동작상태 신호(Alive_#1, Alive_#2, …, Alive_#n)에 따라 정상 동작하는 컨버터 모듈의 개수(N)를 감지하고, 정상 동작 컨버터 수(N)에 기초하여 도 7에 도시한 것과 같은 서로 (360/N)°의 배수의 위상차를 가지는 위상차 클록 신호(clock_#1, clock_#2, …, clock_#N)를 생성한다. 예를 들어, 병렬형 컨버터 시스템(1000)에 구비된 컨버터 모듈의 수가 10개이고 이중 5개가 정상 동작할 경우 위상차 클록 생성부(1511)는 서로 72°의 배수의 위상차를 가지는 위상차 클록 신호를 5개 생성한다.The phase
이하, 도 8 및 도 9를 참조하여 위상차 클록 생성부(1511)의 동작에 대해 보다 자세히 설명한다. 도 8은 도 6의 위상차 클록 생성부를 보다 자세히 나타낸 도면이고, 도 9는 도 6의 위상차 클록 생성부에서 입출력되는 신호의 파형도이다.Hereinafter, the operation of the phase
위상차 클록 생성부(1511)는 피크 검출부(1511a), 위상차 감지 프로그래밍부(1511b) 및 클록 생성부(1511c)를 포함한다.The phase difference
피크 검출부(1511a)는 기준 램프 신호(Ramp_ref)를 입력받아 그 첨두치를 검출하여 위상차 감지 프로그래밍부(1511b)에 인가한다.The
위상차 감지 프로그램밍부(1511b)는 기준 램프 신호(Ramp_ref)를 각 컨버터 모듈(1100a, 1100b, …, 1100n)에서 전달되는 동작상태 신호(Alive_#1, Alive_#2, …, Alive_#n) 및 피크 검출부(1511a)에서 인가되는 기준 램프 신호(Ramp_ref)의 첨두치와 함께 입력받고 이를 기초로 위상차 신호(Phase_#1, Phase_#2, …, Phase_#N)를 생성하여 클록 생성부(1511c)에 전달한다.The phase difference
보다 자세하게는 위상차 감지 프로그램밍부(1511b)는 기준 램프 신호(Ramp_ref)의 첨두치를 동작상태 신호(Alive_#1, Alive_#2, …, Alive_#n)에서 얻어진 정상동작 컨버터 수(N)에 따라 균등 분할하여 레벨 신호를 생성한 후 기준 램프 신호(Ramp_ref)와 비교하여 위상차 신호를 만든다. 도 8에 예시된 레벨 신호(level_#1, level_#2, …, level_#6)와 위상차 신호(Phase_#1, Phase_#2, …, Phase_#6)는 본 발명에 따른 병렬 컨버터 시스템(1000)이 6-병렬 컨버터 시스템으로써 컨버터 모듈이 모두 정상동작한 경우를 가정하여 예시하였다.In more detail, the phase difference
클록 생성부(1511c)는 위상차 감지 프로그램밍부(1511b)에서 인가되는 위상차 신호(Phase_#1, Phase_#2, …, Phase_#N)를 상승 에지를 기준으로 (360/N)°의 배수의 위상차를 가지는 위상차 클록 신호(clock_#1, clock_#2, …, clock_#N)로 변환하여 출력한다. 클록 생성부(1511c)는 FPGA(field-programmable gate array)로 구현할 수 있으며, 위상차 신호(Phase_#1, Phase_#2, …, Phase_#N)는 FPGA의 상승 에지 감지기(미도시)를 지나면서 위상차 클록 신호(clock_#1, clock_#2, …, clock_#N)로 변환된다.The
다시 도 6을 참조하면, 위상차 클록 생성부(1511)에서 생성된 복수 개의 위상차 클록 신호(clock_#1, clock_#2, …, clock_#N)는 위상차 램프 생성부(1515)에 인가되어 서로 (360/N)°의 배수의 위상차를 가지는 복수 개의 위상차 램프 신호(Ramp_#1, Ramp_#2, …, Ramp_#N)로 처리되어 PWM 생성부(1530)로 인가된다.Referring back to FIG. 6, the plurality of phase difference clock signals
PWM 생성부(1530)는 컨버터 모듈(1100a, 1100b, …, 1100n)의 출력전류(io_#1, io_#2, …, io_#n)와 출력전압(Vo) 및 위상차 램프 신호(Ramp_#1, Ramp_#2, …, Ramp_#N)를 입력받아 PWM 신호(PWM#1, PWM#2, …, PWM#N)를 생성한다.The
이와 같은 본 발명에 따른 PWM 생성부의 동작에 대해 도면을 참조하여 보다 자세히 설명한다.The operation of the PWM generation unit according to the present invention will be described in more detail with reference to the accompanying drawings.
도 10은 도 6의 PWM 생성부를 보다 상세히 나타낸 블록도이다.10 is a block diagram illustrating in detail the PWM generator of FIG. 6.
도 10을 참조하면, 본 발명에 따른 PWM 생성부(1530)는 비교부(1530a) 및 에러 증폭부(1530b)를 포함한다.Referring to FIG. 10, the
에러 증폭부(1530b)는 각각의 컨버터 모듈(1100a, 1100b, …, 1100n)에 대응되는 복수 개의 전류보상기(1531a, 1531b, …, 1531n) 및 복수 개의 전압보상기(1533a, 1533b, …, 1533n)를 포함한다. 전압보상기(1533a, 1533b, …, 1533n)는 컨버터 모듈(1100a, 1100b, …, 1100n)의 출력전압(Vo)과 기준 전압(Vref)을 입력받아 전압의 오차를 검출하여 증폭한 후 각각 대응되는 전류보상기(1531a, 1531b, …, 1531n)로 출력한다.The
전류보상기(1531a, 1531b, …, 1531n)는 각각 대응되는 컨버터 모듈(1100a, 1100b, …, 1100n)의 출력전류(io_#1, io_#2, …, io_#n)와 전압보상기(1533a, 1533b, …, 1533n)의 출력값의 오차를 검출하여 증폭한 후 비교부(1530a)로 출력한다.The
비교부(1530a)는 각각의 컨버터 모듈(1100a, 1100b …, 1100n)에 대응되는 복수 개의 비교기(1535a, 1535b, …, 1535n)를 포함한다. 비교기(1535a, 1535b, …, 1535n)는 전류보상기(1531a, 1531b, …, 1531n)의 출력값과 위상차 램프 생성부(1515)에서 인가되는 위상차 램프 신호(Ramp_#1, Ramp_#2, …, Ramp_#n)를 비교하여 PWM 신호(PWM#1, PWM#2, …, PWM#n)를 생성하고, 자신에 대응되는 컨버터 모듈(1100a, 1100b, …, 1100n)에 인가한다. 위상차 램프 신호(Ramp_#1, Ramp_#2, …, Ramp_#n)가 서로 (360/N)°의 배수의 위상차를 가지므로 비교기(1535a, 1535b, …, 1535n)에서 최종적으로 출력되는 PWM 신호(PWM#1, PWM#2, …, PWM#n) 역시 서로 (360/N)°의 배수의 위상차를 가지게 된다.The
도 11은 본 발명의 일 실시예에 따른 3-병렬 컨버터 시스템에서 각 컨버터 모듈의 출력 전류 및 전체 출력 전류의 파형을 설명하기 위해 제공되는 도면이다.11 is a view provided to explain the waveform of the output current and the total output current of each converter module in a three-parallel converter system according to an embodiment of the present invention.
도 11을 참조하면, 컨버터 모듈(1100a, 1100b, 1100c)이 모두 정상 동작하여 PWM 제어부(1500)로 동작상태 신호(Alive_#1, Alive_#2, Alive_#3)를 정상적으로 입력하고 있으므로, PWM 제어부(1500)는 3개의 PWM 신호를(PWM#1, PWM#2, PWM#3) 서로 120°의 배수의 위상차를 가지게 생성하여 컨버터 모듈(1100a, 1100b, 1100c)로 인가하고 있다. 이에 따라 각 컨버터 모듈(1100a, 1100b, 1100c)은 서로 120° 의 배수의 위상차를 가지는 전류(io_#1, io_#2, io_#3)를 출력하게 된다. 이때 전체 출력 전류(io_tot)의 리플은 각 컨버터 모듈(1100a, 1100b, 1100c)의 출력 전류(io_#1, io_#2, io_#3)의 리플보다 1/3로 감소되는 것을 알 수 있다.Referring to FIG. 11, since the
도 12는 본 발명의 일 실시예에 따른 3-병렬 컨버터 시스템에서 하나의 컨버터 모듈이 고장일 때 각 컨버터 모듈의 출력 전류 및 전체 출력 전류의 파형을 설명하기 위해 제공되는 도면이다.12 is a view provided to explain the waveform of the output current and the total output current of each converter module when one converter module fails in the three-parallel converter system according to an embodiment of the present invention.
도 12를 참조하면, 3개의 컨버터 모듈(1100a, 1100b, 1100c)이 모두 정상 동작을 하다가 1개의 컨버터 모듈(1100c)에 고장(failure)이 발생한 경우 PWM 제어부(1500)는 2개의 컨버터 모듈(1100a, 1100b)로부터 2개의 동작 상태신호(Alive_#1, Alive_#2)를 인가받게 된다. 따라서 PWM 제어부(1500)는 서로 180°의 위상차를 가지는 2개의 PWM 신호(PWM#1, PWM#2)를 생성하여 정상 동작하고 있는 컨버터 모듈(1100a, 1100b)로 인가한다. 이에 따라 컨버터 모듈(1100a, 1100b)은 서로 180°의 위상차를 가지는 전류(io_#1, io_#2)를 출력하고 고장난 컨버터 모듈(1100c)은 전류(io_#3)를 출력하지 않게 된다. 이때 전체 출력 전류(io_tot)의 리플은 이론적으로 '0'으로 감소하게 된다.Referring to FIG. 12, when all three
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.Although the preferred embodiments of the present invention have been described in detail above, the scope of the present invention is not limited thereto, and various modifications and improvements of those skilled in the art using the basic concepts of the present invention defined in the following claims are also provided. It belongs to the scope of rights.
이와 같이 본 발명에 의하면, 전체 병렬 컨버터 시스템의 출력 전압 리플은 항상 단일 컨버터 모듈의 출력 전압 리플보다 작게 할 수 있는 장점이 있다.Thus, according to the present invention, the output voltage ripple of the entire parallel converter system can always be smaller than the output voltage ripple of a single converter module.
특히, 운전 중에 임의의 컨버터 모듈에 고장이 발생하면 PWM 신호의 위상 재조정을 통해서 병렬 컨버터 시스템의 출력 전압 리플을 최소화할 수 있는 장점이 있다.In particular, when a failure occurs in any converter module during operation, the output voltage ripple of the parallel converter system can be minimized by re-adjusting the PWM signal.
Claims (8)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060119792A KR100836180B1 (en) | 2006-11-30 | 2006-11-30 | Parallel Converter System for Reducing Output Voltage Ripple ane Control Method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060119792A KR100836180B1 (en) | 2006-11-30 | 2006-11-30 | Parallel Converter System for Reducing Output Voltage Ripple ane Control Method thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20080049339A true KR20080049339A (en) | 2008-06-04 |
KR100836180B1 KR100836180B1 (en) | 2008-06-09 |
Family
ID=39805134
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060119792A KR100836180B1 (en) | 2006-11-30 | 2006-11-30 | Parallel Converter System for Reducing Output Voltage Ripple ane Control Method thereof |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100836180B1 (en) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140074812A (en) * | 2012-12-10 | 2014-06-18 | 가부시키가이샤 산샤덴키세이사쿠쇼 | Parallel operation power supply apparatus |
KR20160084982A (en) * | 2015-01-07 | 2016-07-15 | 엘지이노텍 주식회사 | Power conversion device |
US9698692B2 (en) | 2014-05-15 | 2017-07-04 | Hyundai Motor Company | Multi-phase interleaved converter and control method thereof |
CN107437943A (en) * | 2016-05-28 | 2017-12-05 | 深圳市京泉华科技股份有限公司 | Analog-digital converter sampling system and the analog-digital converter method of sampling |
CN111697818A (en) * | 2019-03-14 | 2020-09-22 | 恩智浦有限公司 | Distributed control of multiphase power converters |
KR20230076879A (en) * | 2021-11-22 | 2023-06-01 | 주식회사 팩테크 | Method and Device for Controlling Solid State Transformer |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB8817684D0 (en) * | 1988-07-25 | 1988-09-01 | Astec Int Ltd | Power factor improvement |
AU2003286569A1 (en) * | 2002-10-21 | 2004-05-13 | Advanced Power Technology, Inc. | Ac-dc power converter having high input power factor and low harmonic distortion |
US9647555B2 (en) * | 2005-04-08 | 2017-05-09 | Lincoln Global, Inc. | Chopper output stage for arc welder power source |
-
2006
- 2006-11-30 KR KR1020060119792A patent/KR100836180B1/en not_active IP Right Cessation
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140074812A (en) * | 2012-12-10 | 2014-06-18 | 가부시키가이샤 산샤덴키세이사쿠쇼 | Parallel operation power supply apparatus |
US9698692B2 (en) | 2014-05-15 | 2017-07-04 | Hyundai Motor Company | Multi-phase interleaved converter and control method thereof |
KR20160084982A (en) * | 2015-01-07 | 2016-07-15 | 엘지이노텍 주식회사 | Power conversion device |
CN107437943A (en) * | 2016-05-28 | 2017-12-05 | 深圳市京泉华科技股份有限公司 | Analog-digital converter sampling system and the analog-digital converter method of sampling |
CN111697818A (en) * | 2019-03-14 | 2020-09-22 | 恩智浦有限公司 | Distributed control of multiphase power converters |
KR20230076879A (en) * | 2021-11-22 | 2023-06-01 | 주식회사 팩테크 | Method and Device for Controlling Solid State Transformer |
Also Published As
Publication number | Publication date |
---|---|
KR100836180B1 (en) | 2008-06-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8049472B2 (en) | Single inductor multiple output switching devices | |
KR100836180B1 (en) | Parallel Converter System for Reducing Output Voltage Ripple ane Control Method thereof | |
US20180198361A1 (en) | Multi channel switching converter | |
US7696734B2 (en) | Multiphase DC-DC converter | |
US8531855B2 (en) | Power conversion apparatus | |
US8749215B2 (en) | Switching method to reduce ripple current in a switched-mode power converter employing a bridge topology | |
US9024479B2 (en) | Switching converter and control method | |
RU2617835C2 (en) | Power supply source and method for power supplying | |
US20110156685A1 (en) | Constant time buck-boost switching regulator and control circuit and method for the same | |
US11316519B2 (en) | Distributed interleaving control of multiphase SMPCs | |
WO2012030959A2 (en) | Switching method for switched-mode power converters employing a bridge topology | |
JP2017135812A (en) | Dc/dc converter, control circuit of them, control method, and system power source | |
JP6688998B2 (en) | Power converter | |
US11011992B2 (en) | Method and system for reducing the circulating current between multiple non-isolated modules operating in parallel | |
CN111697818B (en) | Distributed control of multiphase power converters | |
US9331579B2 (en) | Power balancing method for multiple module power supply using averaged feedback | |
JP6448493B2 (en) | Power converter | |
WO2012164788A1 (en) | Power supply device | |
US10727746B1 (en) | Multi-phase DC-DC power converter and driving method of the same | |
JP2005176532A (en) | Digital type dc power supply control device and method | |
KR100809483B1 (en) | Optimum power control system of the apparatus of solar photovoltatic power generation and control method thereof | |
US7705576B2 (en) | High-win circuit for multi-phase current mode control | |
KR101907386B1 (en) | Multi channel switching converter | |
Liu et al. | Switch Open and Short Circuit Fault diagnosis and Fault Tolerant Operation for Push-Pull Converter | |
CN113595388A (en) | Double-loop controller and boost conversion control system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |