KR20080044434A - 액정 표시 장치 - Google Patents
액정 표시 장치 Download PDFInfo
- Publication number
- KR20080044434A KR20080044434A KR1020060113290A KR20060113290A KR20080044434A KR 20080044434 A KR20080044434 A KR 20080044434A KR 1020060113290 A KR1020060113290 A KR 1020060113290A KR 20060113290 A KR20060113290 A KR 20060113290A KR 20080044434 A KR20080044434 A KR 20080044434A
- Authority
- KR
- South Korea
- Prior art keywords
- electrode
- gate
- line
- subpixel
- liquid crystal
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/24—Sustain electrodes or scan electrodes
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/12—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
- G02F2201/123—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Materials Engineering (AREA)
- Plasma & Fusion (AREA)
- Microelectronics & Electronic Packaging (AREA)
Abstract
본 발명은 액정 표시 장치에 관한 것이다. 본 발명의 한 실시예에 따른 액정 표시 장치는 경사 방향이 서로 다른 적어도 두 개의 평행사변형 전극편을 각각 갖는 제1 및 제2 부화소 전극을 포함하는 화소 전극, 상기 제1 부화소 전극에 게이트 신호를 전달하는 제1 게이트선, 상기 제2 부화소 전극에 게이트 신호를 전달하는 제2 게이트선, 상기 제1 및 제2 부화소 전극에 데이터 전압을 전달하는 제1 데이터선, 상기 제1 데이터선과 이웃하는 제2 데이터선, 상기 제1 부화소 전극과 중첩하며 주기 신호가 인가되는 제1 유지 전극선, 그리고 상기 제2 부화소 전극과 중첩하며 상기 제1 유지 전극선에 인가되는 주기 신호와 위상이 반대인 주기 신호가 인가되는 제2 유지 전극선을 포함하고, 상기 제1 및 제2 게이트선에 흐르는 상기 게이트 신호는 서로 동일하며, 상기 화소 전극은 상기 제1 및 제2 데이터선과 모두 중첩한다.
Cst, swing, 1G1D, SPVA
Description
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도.
도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 두 부화소에 대한 등가 회로도.
도 3은 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도.
도 4는 본 발명의 한 실시예에 따른 액정 표시판 조립체의 배치도.
도 5 및 도 6은 각각 도 4에 도시한 액정 표시판 조립체를 Ⅴ-Ⅴ 및 Ⅵ-Ⅵ 선을 따라 잘라 도시한 단면도.
도 7a 및 도 7b는 도 4에 도시한 액정 표시판 조립체의 화소 전극을 설명하는 도면.
도 8a 및 도 8b는 각각 본 발명의 한 실시예에 따른 액정 표시 장치의 제1 및 제2 부화소 전극의 화소 전극 전압 및 유지 전극 전압을 도시하는 파형도.
본 발명은 액정 표시 장치에 관한 것이다.
액정 표시 장치는 현재 가장 널리 사용되고 있는 평판 표시 장치 중 하나로서, 화소 전극과 공통 전극 등 전기장 생성 전극이 형성되어 있는 두 장의 표시판과 그 사이에 삽입되어 있는 액정층으로 이루어지며, 전기장 생성 전극에 전압을 인가하여 액정층에 전기장을 생성하고 이를 통하여 액정층의 액정 분자들의 배향을 결정하고 입사광의 편광을 제어함으로써 영상을 표시한다.
액정 표시 장치는 또한 각 화소 전극에 연결되어 있는 스위칭 소자 및 스위칭 소자를 제어하여 화소 전극에 전압을 인가하기 위한 게이트선과 데이터선 등 다수의 신호선을 포함한다.
그 중에서도 전계가 인가되지 않은 상태에서 액정 분자의 장축을 상하 표시판에 대하여 수직을 이루도록 배열한 수직 배향 모드 액정 표시 장치는 대비비가 크고 넓은 기준 시야각 구현이 용이하여 각광받고 있다. 여기에서 기준 시야각이란 대비비가 1:10인 시야각 또는 계조간 휘도 반전 한계 각도를 의미한다.
수직 배향 방식 액정 표시 장치에서 광시야각을 구현하기 위한 수단으로는 전계 생성 전극에 절개부를 형성하는 방법과 전계 생성 전극 위에 돌기를 형성하는 방법 등이 있다. 절개부 또는 돌기는 액정 분자가 기울어지는 방향을 결정해 주므로 이들을 다양하게 배치하여 액정 분자의 경사 방향을 여러 방향으로 분산시킴으로써 기준 시야각을 넓힐 수 있다.
한편, 액정 표시 장치에서는 데이터선이 화소 전극 사이에 기생 용량이 생긴다. 이러한 기생 용량은 화소 전극 전압에 영향을 미치는데, 특히 저계조 전압이 인가될 때 부화소 중 높은 전압이 인가되는 부화소 전극 전압을 변동시켜 휘도를 변화시킨다. 이로 인해 수직 크로스토크(vertical cross talk)가 발생하며, 이는 액정 표시 장치 화질을 악화시키는 요인으로 작용한다. 특히 화소열 별로 데이터 전압의 극성을 반전시키는 열 반전 구동 시에는 수직 크로스토크로 인한 화질 열화는 더욱 심하다.
이에 따라, 본 발명이 이루고자 하는 기술적 과제는 액정 표시 장치의 개구율을 향상하면서 측면 시인성을 개선하는 것이다.
본 발명의 한 실시예에 따른 액정 표시 장치는 경사 방향이 서로 다른 적어도 두 개의 평행사변형 전극편을 각각 갖는 제1 및 제2 부화소 전극을 포함하는 화소 전극, 상기 제1 부화소 전극에 게이트 신호를 전달하는 제1 게이트선, 상기 제2 부화소 전극에 게이트 신호를 전달하는 제2 게이트선, 상기 제1 및 제2 부화소 전극에 데이터 전압을 전달하는 제1 데이터선, 상기 제1 데이터선과 이웃하는 제2 데이터선, 상기 제1 부화소 전극과 중첩하며 주기 신호가 인가되는 제1 유지 전극선, 그리고 상기 제2 부화소 전극과 중첩하며 상기 제1 유지 전극선에 인가되는 주기 신호와 위상이 반대인 주기 신호가 인가되는 제2 유지 전극선을 포함하고, 상기 제1 및 제2 게이트선에 흐르는 상기 게이트 신호는 서로 동일하며, 상기 화소 전극은 상기 제1 및 제2 데이터선과 모두 중첩한다.
상기 제1 및 제2 게이트선은 서로 연결되어 있을 수 있다.
상기 제1 부화소 전극의 전압과 상기 제2 부화소 전극의 전압은 서로 다를 수 있다.
상기 제1 부화소 전극과 상기 제2 부화소 전극의 면적은 서로 동일할 수 있다.
상기 제1 데이터선, 상기 제1 게이트선 및 상기 제1 부화소 전극에 연결되어 있는 제1 스위칭 소자, 그리고 상기 제1 데이터선, 상기 제2 게이트선 및 상기 제2 부화소 전극에 연결되어 있는 제2 스위칭 소자를 더 포함할 수 있다.
상기 제1 부화소 전극에서의 제1 스위칭 소자의 위치와 상기 제2 부화소 전극에서의 제2 스위칭 소자의 위치는 실질적으로 동일할 수 있다.
상기 제1 및 제2 데이터선에는 서로 다른 극성의 데이터 전압이 인가될 수 있다.
상기 제1 게이트선은 상기 제1 및 제2 부화소 전극 사이에 배치되어 있을 수있다.
상기 제1 게이트선은 상기 제1 및 제2 부화소 전극과 중첩하며, 상기 제2 게이트선은 상기 제1 및 제2 부화소 전극과 중첩할 수 있다.
상기 제1 게이트선과 상기 제1 부화소 전극이 중첩하는 면적은 상기 제1 및 제2 게이트선이 상기 제2 부화소 전극과 중첩하는 면적과 동일할 수 있다.
상기 제1 게이트선은 상기 제1 부화소 전극을 향하여 돌출한 돌출부를 포함할 수 있다.
상기 화소 전극과 상기 제1 및 제2 게이트선 및 상기 제1 및 제2 데이터선 사이에 형성되어 있는 유기막을 더 포함할 수 있다.
상기 유기막에는 상기 제1 및 제2 유지 전극선과 각각 중첩하는 제1 및 제2 개구부가 형성되어 있을 수 있다.
상기 제1 유지 전극선은 상기 제1 게이트선과 평행하며 상기 제1 부화소 전극의 중앙을 가로지르고, 상기 제2 유지 전극선은 상기 제2 게이트선과 평행하며 상기 제2 부화소 전극의 중앙을 가로지를 수 있다.
그러면 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
먼저, 도 1, 도 2 및 도 3을 참고하여 본 발명의 한 실시예에 따른 액정 표시 장치에 대하여 상세하게 설명한다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이고, 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 두 부화소에 대한 등가 회로도이며, 도 3은 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도 이다.
도 1에 도시한 바와 같이, 본 발명의 한 실시예에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300) 및 이와 연결된 게이트 구동부(400) 및 데이터 구동부(500), 유지 전극 구동부(700), 데이터 구동부(500)에 연결된 계조 전압 생성부(800), 그리고 이들을 제어하는 신호 제어부(600)를 포함한다.
액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 신호선(GL, DL, SLa, SLb)과 이에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(pixel)(PX)를 포함한다. 반면, 도 2에 도시한 구조로 볼 때 액정 표시판 조립체(300)는 서로 마주하는 하부 및 상부 표시판(100, 200)과 그 사이에 들어 있는 액정층(3)을 포함한다.
신호선은 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(GL)과 데이터 신호를 전달하는 복수의 데이터선(DL) 및 유지 전극 신호(Vsta. Vstb)를 전달하는 복수 쌍의 제1 및 제2 유지 전극선(SLa, SLb)을 포함한다. 게이트선(GL)과 제1 및 제2 유지 전극선(SLa, SLb)은 대략 행 방향으로 뻗으며 서로가 거의 평행하고, 데이터선(DL)은 대략 열 방향으로 뻗으며 서로가 거의 평행하다.
본 실시예에 따른 액정 표시판 조립체는 복수의 게이트선(GL), 복수의 데이터선(DL) 및 복수 쌍의 유지 전극선(SLa, SLb)을 포함하는 신호선과 이에 연결된 복수의 화소(PX)를 포함한다.
각 화소(PX)는 한 쌍의 부화소(PXa, PXb)를 포함하며, 각 부화소(PXa/PXb)는 각각 해당 게이트선(GL) 및 데이터선(DLa)에 연결되어 있는 스위칭 소자(Qa/Qb)와 이에 연결된 제1/제2 액정 축전기(Clca/Clcb), 그리고 스위칭 소자(Qa/Qb) 및 유지 전극선(SLa/SLb)에 연결되어 있는 제1/제2 유지 축전기(Csta/Cstb)를 포함한다.
스위칭 소자(Qa/Qb)는 하부 표시판(100)에 구비되어 있는 박막 트랜지스터 등의 삼단자 소자로서, 그 제어 단자는 게이트선(GL)과 연결되어 있고, 입력 단자는 데이터선(DL)과 연결되어 있으며, 출력 단자는 액정 축전기(Clca/Clcb) 및 유지 축전기(Csta/Cstb)와 연결되어 있다.
액정 축전기(Clca/Clcb)는 하부 표시판(100)의 부화소 전극(PEa/PEb)과 상부 표시판(200)의 공통 전극(CE)을 두 단자로 하며 부화소 전극(PEa/PEb)과 공통 전극(CE) 사이의 액정층(3)은 유전체로서 기능한다. 한 쌍의 부화소 전극(PEa, PEb)은 서로 분리되어 있으며 하나의 화소 전극(PE)을 이룬다. 공통 전극(CE)은 상부 표시판(200)의 전면에 형성되어 있고 공통 전압(Vcom)을 인가 받는다. 액정층(3)은 음의 유전율 이방성을 가지며, 액정층(3)의 액정 분자는 전기장이 없는 상태에서 그 장축이 두 표시판의 표면에 대하여 수직을 이루도록 배향되어 있을 수 있다.
제1 유지 축전기(Csta)는 하부 표시판(100)에 구비된 제1 유지 전극선(SLa)과 제1 부화소 전극(191a)이 절연체를 사이에 두고 중첩되어 이루어지며, 제2 유지 축전기(Cstb)는 제2 유지 전극선(SLb)과 제2 부화소 전극(191b)이 절연체를 사이에 두고 중첩되어 이루어진다. 제1 및 제2 유지 전극선(SLa, SLb)에는 유지 전극 신호(Vsta, Vstb)가 인가된다.
한편, 색 표시를 구현하기 위해서는 각 화소(PX)가 기본색(primary color) 중 하나를 고유하게 표시하거나(공간 분할) 각 화소(PX)가 시간에 따라 번갈아 기본색을 표시하게(시간 분할) 하여 이들 기본색의 공간적, 시간적 합으로 원하는 색상이 인식되도록 한다. 기본색의 예로는 적색, 녹색, 청색 등 삼원색을 들 수 있다. 도 2는 공간 분할의 한 예로서 각 화소(PX)가 상부 표시판(200)의 영역에 기본색 중 하나를 나타내는 색 필터(CF)를 구비함을 보여주고 있다. 도 2와는 달리 색 필터(CF)는 하부 표시판(100)의 부화소 전극(PEa, PEb) 위 또는 아래에 형성할 수도 있다.
표시판(100, 200)의 바깥 면에는 편광자(polarizer)(도시하지 않음)가 구비되어 있는데, 두 편광자의 편광축은 직교할 수 있다. 반사형 액정 표시 장치의 경우에는 두 개의 편광자(12, 22) 중 하나가 생략될 수 있다. 직교 편광자인 경우 전기장이 없는 액정층(3)에 들어온 입사광을 차단한다.
다시 도 1을 참고하면, 계조 전압 생성부(800)는 화소(PX)의 투과율과 관련된 복수의 계조 전압(또는 기준 계조 전압)을 생성한다.
게이트 구동부(400)는 액정 표시판 조립체(300)의 게이트선과 연결되어 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호(Vg)를 게이트선에 인가한다.
데이터 구동부(500)는 액정 표시판 조립체(300)의 데이터선과 연결되어 있으며, 계조 전압 생성부(800)로부터의 계조 전압을 선택하고 이를 데이터 신호로서 데이터선에 인가한다. 그러나 계조 전압 생성부(800)가 모든 계조에 대한 전압을 모두 제공하는 것이 아니라 정해진 수의 기준 계조 전압만을 제공하는 경우에, 데 이터 구동부(500)는 기준 계조 전압을 분압하여 전체 계조에 대한 계조 전압을 생성하고 이 중에서 데이터 신호를 선택한다.
유지 전극 구동부(700)는 제1 및 제2 유지 전극선(SLa, SLb)와 연결되어 있으며, 위상이 반대인 한 쌍의 유지 전극 신호(Vsta, Vstb)를 각각 제1 및 제2 유지 전극선(SLa, SLb)에 인가한다.
신호 제어부(600)는 게이트 구동부(400), 데이터 구동부(500) 및 유지 전극 구동부(700) 등을 제어한다.
이러한 구동 장치(400, 500, 600, 700, 800) 각각은 적어도 하나의 집적 회로 칩의 형태로 액정 표시판 조립체(300) 위에 직접 장착되거나, 가요성 인쇄 회로막(flexible printed circuit film)(도시하지 않음) 위에 장착되어 TCP(tape carrier package)의 형태로 액정 표시판 조립체(300)에 부착되거나, 별도의 인쇄 회로 기판(printed circuit board)(도시하지 않음) 위에 장착될 수도 있다. 이와는 달리, 이들 구동 장치(400, 500, 600, 700, 800)가 액정 표시판 조립체(300)에 집적될 수도 있다. 또한, 구동 장치(400, 500, 600, 700, 800)는 단일 칩으로 집적될 수 있으며, 이 경우 이들 중 적어도 하나 또는 이들을 이루는 적어도 하나의 회로 소자가 단일 칩 바깥에 있을 수 있다.
그러면 이러한 액정 표시 장치의 동작에 대하여 상세하게 설명한다.
신호 제어부(600)는 외부의 그래픽 제어기(도시하지 않음)로부터 입력 영상 신호(R, G, B) 및 이의 표시를 제어하는 입력 제어 신호를 수신한다. 입력 영상 신호(R, G, B)는 각 화소(PX)의 휘도(luminance) 정보를 담고 있으며 휘도는 정해진 수효, 예를 들면 1024(=210), 256(=28) 또는 64(=26) 개의 계조(gray)를 가지고 있다. 입력 제어 신호의 예로는 수직 동기 신호(Vsync)와 수평 동기 신호(Hsync), 메인 클록(MCLK), 데이터 인에이블 신호(DE) 등이 있다.
신호 제어부(600)는 입력 영상 신호(R, G, B)와 입력 제어 신호를 기초로 입력 영상 신호(R, G, B)를 액정 표시판 조립체(300) 및 데이터 구동부(500)의 동작 조건에 맞게 적절히 처리하고 게이트 제어 신호(CONT1) 및 데이터 제어 신호(CONT2) 등을 생성한 후, 게이트 제어 신호(CONT1)를 게이트 구동부(400)로 내보내고 데이터 제어 신호(CONT2)와 처리한 영상 신호(DAT)를 데이터 구동부(500)로 출력한다. 출력 영상 신호(DAT)는 디지털 신호로서 정해진 수효의 값(또는 계조)을 가진다.
게이트 제어 신호(CONT1)는 주사 시작을 지시하는 주사 시작 신호(STV)와 게이트 온 전압(Von)의 출력 주기를 제어하는 적어도 하나의 클록 신호를 포함한다. 게이트 제어 신호(CONT1)는 또한 게이트 온 전압(Von)의 지속 시간을 한정하는 출력 인에이블 신호(OE)를 더 포함할 수 있다.
데이터 제어 신호(CONT2)는 한 묶음의 부화소에 대한 영상 데이터의 전송 시작을 알리는 수평 동기 시작 신호(STH)와 액정 표시판 조립체(300)에 데이터 신호를 인가하라는 로드 신호(LOAD) 및 데이터 클록 신호(HCLK)를 포함한다. 데이터 제어 신호(CONT2)는 또한 공통 전압(Vcom)에 대한 데이터 신호의 전압 극성(이하 "공통 전압에 대한 데이터 신호의 전압 극성"을 줄여 "데이터 신호의 극성"이라 함) 을 반전시키는 반전 신호(RVS)를 더 포함할 수 있다.
유지 전극 구동부(700)는 신호 제어부(600)로부터의 유지 전극 제어 신호(CONT3)에 따라 제1 및 제2유지 전극 신호(Vsta, Vstb)를 제1 및 제2 유지 전극선(SLa, SLb)에 각각 인가한다. 제1 및 제2 유지 전극 신호(Vsta, Vstb)는 공통 전압(Vcom)에 대하여 주기적으로 반전하며, 서로 위상이 반대이다.
신호 제어부(600)로부터의 데이터 제어 신호(CONT2)에 따라, 데이터 구동부(500)는 한 묶음의 부화소에 대한 디지털 영상 신호(DAT)를 수신하고, 각 디지털 영상 신호(DAT)에 대응하는 계조 전압을 선택함으로써 디지털 영상 신호(DAT)를 아날로그 데이터 신호로 변환한 다음, 이를 해당 데이터선에 인가한다.
게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호(CONT1)에 따라 게이트 온 전압(Von)을 게이트선에 인가하여 이 게이트선에 연결된 스위칭 소자를 턴온시킨다. 그러면 데이터선에 인가된 데이터 신호가 턴온된 스위칭 소자를 통하여 해당 부화소에 인가된다.
이때, 한 화소 전극(191)을 이루는 제1 부화소 전극(191a)과 제2 부화소 전극(191b)은 별개의 스위칭 소자(Qa, Qb)와 연결되어 있지만 별개의 스위칭 소자(Qa, Qb)는 동일한 게이트선(GL) 및 데이터선(DL)에 연결되어 있다. 따라서 서로 같은 시간에 동일한 데이터선(DL)을 통하여 동일한 데이터 전압을 인가 받는다.
스위칭 소자(Qa, Qb)가 턴 오프되면, 제1 및 제2 부화소 전극(PEa, PEb)이 고립(floating) 상태가 된다. 그런데, 제1 및 제2 부화소 전극(PEa, PEb)이 제1 및 제2 유지 전극선(SLa, SLb)과 축전기(Csta, Cstb)를 이루고 있으므로, 제1 및 제2 유지 전극선(SLa, SLb)의 전압 변화에 따라 제1 및 제2 부화소 전극(PEa, PEb)의 전압도 변화하며, 제1 및 제2 부화소 전극(PEa, PEb)의 전압이 달라진다. 제1 및 제2 유지 전극 신호(Vsta, Vstb)의 극성을 적절하게 조절하면 공통 전압(Vcom)에 대한 제2 부화소 전극(PEb)의 평균 전압이 공통 전압(Vcom)에 대한 제1 부화소 전극(PEa)의 평균 전압보다 높게 할 수 있다.
화소(PX)에 인가된 데이터 신호의 전압과 공통 전압(Vcom)의 차이는 제1 액정 축전기(Clc1)의 충전 전압, 즉 제1 부화소 전극 전압으로서 나타난다. 또한, 제2 부화소 전극(191b)에 인가된 데이터 신호의 전압과 공통 전압(Vcom)의 차이는 제2 액정 축전기(Clc2)의 충전 전압, 제1 부화소 전극 전압으로 나타낸다.
이렇게 제1 또는 제2 액정 축전기(Clca, Clcb)의 양단에 전위차가 생기면 표시판(100, 200)의 표면에 거의 수직인 주 전기장(전계)(primary electric field)이 액정층(3)에 생성된다. [앞으로 화소 전극(191) 및 공통 전극(270)을 아울러 "전기장 생성 전극(field generating electrode)"라 한다.] 그러면 액정층(3)의 액정 분자들은 전기장에 응답하여 그 장축이 전기장의 방향에 수직을 이루도록 기울어지며, 액정 분자가 기울어진 정도에 따라 액정층(3)에 입사광의 편광의 변화 정도가 달라진다. 이러한 편광의 변화는 편광자에 의하여 투과율 변화로 나타나며 이를 통하여 액정 표시 장치는 영상을 표시한다.
액정 분자가 기울어지는 각도는 전기장의 세기에 따라 달라지는데, 두 액정 축전기(Clca, Clcb)의 전압이 서로 다르므로 액정 분자들이 기울어진 각도가 다르고 이에 따라 두 부화소의 휘도가 다르다. 따라서 제1 액정 축전기(Clca)의 전압 과 제2 액정 축전기(Clcb)의 전압을 적절하게 맞추면 측면에서 바라보는 영상이 정면에서 바라보는 영상에 최대한 가깝게 할 수 있으며, 즉 측면 감마 곡선을 정면 감마 곡선에 최대한 가깝게 할 수 있으며, 이렇게 함으로써 측면 시인성을 향상할 수 있다.
1 수평 주기["1H"라고도 쓰며, 수평 동기 신호(Hsync) 및 데이터 인에이블 신호(DE)의 한 주기와 동일함]를 단위로 하여 이러한 과정을 되풀이함으로써, 모든 화소(PX)에 데이터 신호를 인가하여 한 프레임(frame)의 영상을 표시한다.
한 프레임이 끝나면 다음 프레임이 시작되고 각 화소(PX)에 인가되는 데이터 신호의 극성이 이전 프레임에서의 극성과 반대가 되도록 데이터 구동부(500)에 인가되는 반전 신호(RVS)의 상태가 제어된다("프레임 반전"). 이때, 한 프레임 내에서도 반전 신호(RVS)의 특성에 따라 한 데이터선을 통하여 흐르는 데이터 신호의 극성이 바뀌거나(보기: 행 반전, 점 반전), 한 묶음의 화소에 인가되는 데이터 신호의 극성도 서로 다를 수 있다(보기: 열 반전, 점 반전).
그러면 이러한 액정 표시판 조립체의 구조에 대하여 도 4 내지 도 8b 및 앞서 설명한 도 1 내지 도 3을 참고하여 상세하게 설명한다.
도 4는 본 발명의 한 실시예에 따른 액정 표시판 조립체의 배치도이며, 도 5 및 도 6은 각각 도 4에 도시한 액정 표시판 조립체를 Ⅴ-Ⅴ 및 Ⅵ-Ⅵ 선을 따라 잘라 도시한 단면도이고, 도 7a 및 도 7b는 도 4에 도시한 액정 표시판 조립체의 화소 전극의 기본이 되는 전극편을 도시하는 도면이다.
도 4 내지 도 6을 참고하면, 본 발명의 한 실시예에 따른 액정 표시판 조립 체는 하부 표시판(100), 상부 표시판(200) 및 이들 두 표시판(100, 200) 사이에 들어 있는 액정층(3)을 포함한다.
먼저 하부 표시판(100)에 대하여 상세하게 설명한다.
투명한 유리 따위로 만들어진 절연 기판(110) 위에 복수 쌍의 제1 및 제2 게이트선(gate line)(121a, 121b) 및 복수 쌍의 제1 및 제2 유지 전극선(storage electrode line)(131a, 131b)이 형성되어 있다.
제1 및 제2 게이트선(gate line)(121a, 121b)은 게이트 신호를 전달하며 주로 가로방향으로 뻗어 있다. 제1 및 제2 게이트선(gate line)(121a, 121b)은 각각 위 아래로 돌출한 복수 쌍의 제1 및 제2 게이트 전극(gate electrode)(124a, 124b)을 포함한다. 제1 게이트선(121a)은 제1 유지 전극선(131a)를 향하여 돌출한 돌출부(123)를 포함한다.
제1 및 제2 게이트선(121a, 121b) 각각에 인가되는 게이트 신호를 동일하다. 이를 위하여 제1 및 제2 게이트선 (121a, 121b)의 서로 연결되어 있다. 즉, 제1 및 제2 게이트선(121a, 121b)은 끝 다른 층 또는 게이트 구동부(400)와의 접속을 위하여 면적이 넓은 끝 부분(129)을 포함하며 끝 부분(129)은 제1 및 제2 게이트선(121a, 121b)이 공유한다.
제1 및 제2 유지 전극선(131a, 131b)은 소정의 전압을 인가 받고, 게이트선(121a, 121b)과 거의 나란하게 뻗으며 서로 인접한다. 제1 및 제2 유지 전극선(131a, 131b)은 각각 위 아래로 튀어 나온 제1 및 제2 유지 전극(137a, 137b)을 포함한다. 그러나 유지 전극선(131a, 131b)의 모양 및 배치는 여러 가지로 변형될 수 있다.
게이트선(121a, 121b) 및 유지 전극선(131a, 131b)은 알루미늄(Al)이나 알루미늄 합금 등 알루미늄 계열 금속, 은(Ag)이나 은 합금 등 은 계열 금속, 구리(Cu)나 구리 합금 등 구리 계열 금속, 몰리브덴(Mo)이나 몰리브덴 합금 등 몰리브덴 계열 금속, 크롬(Cr), 탄탈륨(Ta) 및 티타늄(Ti) 따위로 만들어질 수 있다. 그러나 이들은 물리적 성질이 다른 두 개의 도전막(도시하지 않음)을 포함하는 다중막 구조를 가질 수도 있다. 이 중 한 도전막은 신호 지연이나 전압 강하를 줄일 수 있도록 비저항(resistivity)이 낮은 금속, 예를 들면 알루미늄 계열 금속, 은 계열 금속, 구리 계열 금속 등으로 만들어진다. 이와는 달리, 다른 도전막은 다른 물질, 특히ITO(indium tin oxide) 및 IZO(indium zinc oxide)와의 물리적, 화학적, 전기적 접촉 특성이 우수한 물질, 이를테면 몰리브덴 계열 금속, 크롬, 티타늄, 탄탈륨 등으로 만들어진다. 이러한 조합의 좋은 예로는 크롬 하부막과 알루미늄 (합금) 상부막 및 알루미늄 (합금) 하부막과 몰리브덴 (합금) 상부막을 들 수 있다. 그러나 게이트선(121a, 121b) 및 유지 전극선(131a, 131b)은 이외에도 여러 가지 다양한 금속 또는 도전체로 만들어질 수 있다.
게이트선(121a, 121b) 및 유지 전극선(131a, 131b)의 측면은 기판(110) 면에 대하여 경사져 있으며 그 경사각은 약 30° 내지 약 80°인 것이 바람직하다.
게이트선(121a, 121b) 및 유지 전극선(131a, 131b) 위에는 질화규소(SiNx) 또는 산화규소(SiOx) 따위로 만들어진 게이트 절연막(gate insulating layer)(140)이 형성되어 있다.
게이트 절연막(140) 위에는 수소화 비정질 규소(hydrogenated amorphous silicon)(비정질 규소는 약칭 a-Si로 씀) 또는 다결정 규소(polysilicon) 등으로 만들어진 복수의 제1 및 제2 섬형 반도체(154a, 154b)가 형성되어 있다. 제1 및 제2 섬형 반도체(154a, 154b)는 각각 제1 및 제2 게이트 전극(124a, 124b) 위에 위치한다.
각각의 제1 섬형 반도체(154a) 위에는 한 쌍의 섬형 저항성 접촉 부재(ohmic contact)(도시하지 않음)가 형성되어 있고, 각각의 제2 섬형 반도체(154b) 위에도 한 쌍의 섬형 저항성 접촉 부재(163b, 165b)가 형성되어 있다. 저항성 접촉 부재(163b, 165b)는 인 따위의 n형 불순물이 고농도로 도핑되어 있는 n+ 수소화 비정질 규소 따위의 물질로 만들어지거나 실리사이드(silicide)로 만들어질 수 있다.
반도체(154a, 154b)와 저항성 접촉 부재(163b, 165b)의 측면 역시 기판(110) 면에 대하여 경사져 있으며 경사각은 30° 내지 80° 정도이다.
저항성 접촉 부재(163b, 165b) 및 게이트 절연막(140) 위에는 복수의 데이터선(data line)(171)과 복수 쌍의 제1 및 제2 드레인 전극(drain electrode)(175a, 175b)을 포함하는 데이터 도전체가 형성되어 있다.
데이터선(171)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(121) 및 유지 전극선(131a, 131b)과 교차한다. 각 데이터선(171)은 제1 및 제2 게이트 전극(124a, 124b)을 향하여 각각 뻗어 U자형으로 굽은 복수 쌍의 제1 및 제2 소스 전극(source electrode)(173a, 173b)과 다른 층 또는 데이터 구동부(500)와의 접속을 위하여 면적이 넓은 끝 부분(179)을 포함한다. 데이터 구동부(500)가 기판(110) 위에 집적되어 있는 경우, 데이터선(171)이 연장되어 이와 직접 연결될 수 있다.
제1 및 제2 드레인 전극(175a, 175b)은 서로 분리되어 있고 데이터선(171)과도 분리되어 있다. 제1/제2 드레인 전극(175a/175b)은 제1/제2 게이트 전극(124a/124b)을 중심으로 제1/제2 소스 전극(173a/173b)과 마주한다.
제1/제2 드레인 전극(175a/175b)은 제1/제2 소스 전극(173a/173b)으로 일부 둘러싸인 한 쪽 끝에서부터 시작하여 옆으로 뻗어 있다.
제1/제2 게이트 전극(124a/124b), 제1/제2 소스 전극(173a/173b) 및 제1/제2 드레인 전극(175a/175b)은 제1/제2 반도체(154a/154b)와 함께 제1/제2 박막 트랜지스터(thin film transistor, TFT)(Qa/Qb)를 이루며, 제1/제2 박막 트랜지스터(Qa/Qb)의 채널(channel)은 제1/제2 소스 전극(173a/173b)과 제1/제2 드레인 전극(175a/175b) 사이의 제1/제2 반도체(154a/154b)에 형성된다.
제1 및 제2 박막 트랜지스터(Qa, Qb)는 각각 제1 및 제2 게이트선(121a, 121b)에 형성되므로, 하나의 게이트선에 두 개의 박막 트랜지스터가 형성되는 구조보다 게이트선에 형성되는 기생 용량을 줄일 수 있다.
데이터 도전체(171, 175a, 175b)는 몰리브덴, 크롬, 탄탈륨 및 티타늄 등 내화성 금속(refractory metal) 또는 이들의 합금으로 만들어지는 것이 바람직하며, 내화성 금속막(도시하지 않음)과 저저항 도전막(도시하지 않음)을 포함하는 다중막 구조를 가질 수 있다. 다중막 구조의 예로는 크롬 또는 몰리브덴 (합금) 하부막과 알루미늄 (합금) 상부막의 이중막, 몰리브덴 (합금) 하부막과 알루미늄 (합금) 중 간막과 몰리브덴 (합금) 상부막의 삼중막을 들 수 있다. 그러나 데이터 도전체(171, 175a, 175b)는 이외에도 여러 가지 다양한 금속 또는 도전체로 만들어질 수 있다.
데이터 도전체(171, 175a, 175b) 또한 그 측면이 기판(110) 면에 대하여 30° 내지 80° 정도의 경사각으로 기울어진 것이 바람직하다.
저항성 접촉 부재(163a, 165a, 165a, 165b)는 그 아래의 반도체(154a, 154b)와 그 위의 데이터 도전체(171, 175a, 175b) 사이에만 존재하며 이들 사이의 접촉 저항을 낮추어 준다. 반도체(154a, 154b)에는 소스 전극(173a, 173b)과 드레인 전극(175a, 175b) 사이를 비롯하여 데이터 도전체(171, 175a, 175b)로 가리지 않고 노출된 부분이 있다.
데이터 도전체(171, 175a, 175b) 및 노출된 반도체(154a, 154b) 부분 위에는 보호막(passivation layer)(180)이 형성되어 있다. 보호막(180)은 더욱 낮은 유전율을 가지며 두께를 크게 형성할 수 있는 유기 절연물로 만들어질 수 있다. 이로써 화소 전극(191)과 데이터선(171)이 중첩하더라도 화소 전극(PE)과 데이터선(171) 사이를 절연하여 기생 용량이 형성되는 것을 방지할 수 있다. 유기 절연물은 4.0 이하의 유전 상수를 가지는 것이 바람직하며, 감광성(photosensitivity)을 가질 수도 있다. 또한 보호막(180)은 무기 절연물로 이루어질 수 도 있으며, 유기막의 우수한 절연 특성을 살리면서도 노출된 반도체(154a, 154b) 부분에 해가 가지 않도록 하부 무기막과 상부 유기막의 이중막 구조를 가질 수 있다.
보호막(180)에는 데이터선(171)의 끝 부분(179)을 드러내는 복수의 접촉 구 멍(contact hole)(182), 제1 드레인 전극(175a)의 일부를 드러내는 복수의 접촉 구멍(185a), 그리고 제2 드레인 전극(175b)의 일부를 드러내는 복수의 접촉 구멍(185b)이 형성되어 있다. 보호막(180)과 게이트 절연막(140)에는 게이트선(121)의 끝 부분(129)을 각각 드러내는 복수의 접촉 구멍(181)이 형성되어 있다. 또한 보호막(180)에는 게이트 절연막(140)의 일부를 드러내는 제1 및 제2 개구부(187a, 187b)가 형성되어 있으며 제1 및 제2 개구부(187a, 187b)는 제1 및 제2 유지 전극(137a, 137b)과 중첩한다.
보호막(180) 위에는 복수의 화소 전극(pixel electrode)(191) 및 복수의 접촉 보조 부재(contact assistant)(81, 82)가 형성되어 있다. 이들은 ITO 또는 IZO 등의 투명한 도전 물질이나 알루미늄, 은, 크롬 또는 그 합금 등의 반사성 금속으로 만들어질 수 있다.
각 화소 전극(191)은 서로 분리되어 있으며 열 방향으로 인접한 한 쌍의 제1 및 제2 부화소 전극(191a, 191b)을 포함한다.
부화소 전극(191a, 191b) 각각은 적어도 도 7a에 도시한 평행사변형의 전극편(196) 하나와 도 7b에 도시한 평행사변형의 전극편(197) 하나를 포함한다.
도 7a 및 도 7b에 도시한 바와 같이, 전극편(196, 197) 각각은 한 쌍의 빗변(oblique edge)(196o, 197o) 및 한 쌍의 가로변(transverse edge)(196t, 197t)을 가지며 대략 평행사변형이다. 각 빗변(196o, 197o)은 가로변(196t, 197t)에 대하여 빗각(oblique angle)을 이루며, 빗각의 크기는 대략 45도 내지 135도인 것이 바람직하다. 편의상 앞으로 밑변(196t, 197t)을 중심으로 수직인 상태에서 기울어진 방향("경사 방향")에 따라 구분하며, 도 7a와 같이 오른쪽으로 기울어진 경우를 "우경사"라 하고 도 7b와 같이 왼쪽으로 기울어진 경우를 "좌경사"라 한다. 각각 경사 방향이 서로 다른 두 개의 평행사변형 전극편의 빗변이 이어져 한 번 꺾인 한 쌍의 굴곡변(curved edge)을 이룬다.
제1 부화소 전극(191a)의 면적은 제2 부화소 전극(191b)의 면적과 동일하다.
제1 및 제2 부화소 전극(191a, 191b)을 본 실시예와 같이 하면 개구율이 현저히 상승한다.
한편, 제1 게이트선(121a)에는 돌출부(123)가 형성되어 있으므로, 제1 부화소 전극(191a)과 제1 게이트선(121a)이 중첩하는 면적은 제2 부화소 전극(191b)과 제1 및 제2 게이트선(121a, 121b)이 중첩하는 면적과 동일하다. 이로써 화소 전극(191)과 게이트선(121a, 121b)의 정렬 오차가 발생하여도 제1 및 제2 부화소 전극(191a, 191b)과 제1 및 제2 게이트선(121a, 121b) 사이의 기생 용량 차이가 발생하지 않는다.
제1 부화소 전극(191a)은 접촉 구멍(185a)을 통하여 제1 드레인 전극(175a)과 연결되어 있으며, 제2 부화소 전극(191b)은 접촉 구멍(185a)을 통하여 제2 드레인 전극(175b)과 연결되어 있다.
제1 및 제2 박막 트랜지스터(Qa, Qb) 각각은 제1 및 제2 부화소 전극(191a, 191b)의 동일한 부분에 위치한다. 따라서 제1 및 제2 부화소 전극(191a, 191b)의 면적을 동일하게 조절하기가 용이하다.
제1/제2 부화소 전극(191a/191b)과 상부 표시판(200)의 공통 전극(270)은 그 사이의 액정층(3) 부분과 함께 제1/제2 액정 축전기(Clc1/Clc2)를 이루어 박막 트랜지스터(Q1/Q2)가 턴 오프된 후에도 인가된 전압을 유지한다.
제1 부화소 전극(191a)은 제1 유지 전극(137a)과 중첩하여 제1 유지 축전기(Cst1)를 이룬다. 또한 제2 부화소 전극(191b)은 제2 유지 전극(137b)과 중첩하여 제2 유지 축전기(Cst2)를 이룬다. 이러한 유지 축전기(Cst1, Cst2)는 액정 축전기(Clc1, Clc2)의 전압 유지 능력을 강화한다. 이때 보호막(180)에는 제1 및 제2 개구부(187a, 187b)이 형성되어 있으므로 화소 전극(191)과 제1 및 제2 유지 전극(137a, 137b) 사이에는 게이트 절연막(140) 만이 존재하고, 화소 전극(191)과 유지 전극선(131a, 131b) 사이의 거리가 짧아지므로 전압 유지 능력이 향상된다.
접촉 보조 부재(81, 82)는 각각 접촉 구멍(181, 182)을 통하여 게이트선(121a, 121b)의 끝 부분(129) 및 데이터선(171)의 끝 부분(179)과 연결된다. 접촉 보조 부재(81, 82)는 게이트선(121)의 끝 부분(129) 및 데이터선(171)의 끝 부분(179)과 외부 장치와의 접착성을 보완하고 이들을 보호한다.
다음, 상부 표시판(200)에 대하여 설명한다.
투명한 유리 또는 플라스틱 등으로 만들어진 절연 기판(210) 위에 차광 부재(light blocking member)(220)가 형성되어 있다. 차광 부재(220)는 화소 전극(191)의 굴곡변에 대응하는 굴곡부(도시하지 않음)와 박막 트랜지스터에 대응하는 사각형 부분(도시하지 않음)을 포함할 수 있으며, 화소 전극(191) 사이의 빛샘을 막고 화소 전극(191)과 마주하는 개구 영역을 정의한다.
기판(210) 및 차광 부재(220) 위에는 또한 복수의 색필터(230)가 형성되어 있다. 색필터(230)는 차광 부재(220)로 둘러싸인 영역 내에 대부분 존재하며, 화소 전극(191) 열을 따라서 길게 뻗을 수 있다. 각 색필터(230)는 적색, 녹색 및 청색의 삼원색 등 기본색(primary color) 중 하나를 표시할 수 있다.
색필터(230) 및 차광 부재(220) 위에는 덮개막(overcoat)(250)이 형성되어 있다. 덮개막(250)은 유기 절연물로 만들어질 수 있으며, 색필터(230)가 노출되는 것을 방지하고 평탄면을 제공한다. 덮개막(250)은 생략할 수 있다.
덮개막(250) 위에는 공통 전극(270)이 형성되어 있다. 공통 전극(270)은 ITO, IZO 등의 투명한 도전체 따위로 만들어지며 복수의 절개부(71a, 71b)를 가진다.
절개부(71a, 71b)의 수효는 설계 요소에 따라 달라질 수 있으며, 차광 부재(220)가 절개부(71a, 71b)와 중첩하여 절개부(71a, 71b) 부근의 빛샘을 차단할 수 있다.
제1 및 제2 부화소 전극(191a, 191b)은 절개부(71a, 71b)를 중심으로 복수의 부영역으로 구획된다. 각 부영역은 절개부(71a, 71b)의 빗변 및 전극편(196, 197)의 빗변(196o, 197o)에 의하여 정의되는 두 개의 주 변(primary edge)을 가진다.
액정 분자들이 기울어지는 방향은 일차적으로 절개부(71a, 71b)와 부화소 전극(191a, 191b)의 변이 주 전기장을 왜곡하여 만들어내는 수평 성분에 의하여 결정된다. 이러한 주 전기장의 수평 성분은 절개부(71a, 71b)의 변과 부화소 전극(191a, 191b)의 변에 거의 수직이다.
한편, 부화소 전극(191a, 191b) 사이의 전압 차에 의하여 부차적으로 생성되 는 부 전기장(secondary electric field)의 방향은 부영역의 주 변과 수직이다. 따라서 부 전기장의 방향과 주 전기장의 수평 성분의 방향과 일치한다. 결국 부화소 전극(191a, 191b) 사이의 부 전기장은 액정 분자들의 경사 방향의 결정을 강화하는 쪽으로 작용한다.
이와 같이 액정 분자가 기울어지는 방향을 다양하게 하면 액정 표시 장치의 기준 시야각이 커진다.
표시판(100, 200)의 안쪽 면에는 배향막(alignment layer)(11, 21)이 형성되어 있으며 이들은 수직 배향막일 수 있다.
표시판(100, 200)의 바깥쪽 면에는 편광자(polarizer)(12, 22)가 구비되어 있는데, 두 편광자의 편광축은 직교하며 부화소 전극(191a, 191b)의 굴곡변과 대략 45°의 각도를 이루는 것이 바람직하다. 반사형 액정 표시 장치의 경우에는 두 개의 편광자 중 하나가 생략될 수 있다.
액정 표시 장치는 편광자(12, 22), 위상 지연막, 표시판(100, 200) 및 액정층(3)에 빛을 공급하는 조명부(backlight unit)(도시하지 않음)를 포함할 수 있다.
액정층(3)은 음의 유전율 이방성을 가지며, 액정층(3)의 액정 분자는 전기장이 없는 상태에서 그 장축이 두 표시판의 표면에 대하여 수직을 이루도록 배향되어 있다.
절개부(71a, 71b)는 돌기(protrusion)(도시하지 않음)나 함몰부(depression)(도시하지 않음)로 대체할 수 있다. 돌기는 유기물 또는 무기물로 만들어질 수 있고 전기장 생성 전극(191, 270)의 위 또는 아래에 배치될 수 있다.
그러면 도 8a 및 도 8b를 참고하여 본 발명의 한 실시예에 따른 액정 표시 장치의 구동 전압에 대하여 더욱 상세하게 설명한다.
도 8a 및 도 8b는 각각 본 발명의 한 실시예에 따른 액정 표시 장치의 제1 부화소 전극(191a)및 제2 부화소 전극(191b)의 구동 신호를 도시하는 파형도이다.
먼저 도 8a를 참고하면, 게이트 구동부(400)로부터 제1 게이트선(121a)에 게이트 신호(Vg)로서 게이트 온 전압(Von)이 인가되면 제1 액정 축전기(Clca)가 충전된다. 즉 화소 전극 전압(Vp)는 상승하여 부극성(-)에서 정극성(+)으로 변화한다. 제1 유지 전극 전압(Vsta)은 주기적으로 변화하며 공통 전압(Vcom)을 중심으로 극성 반전한다.
약 1H가 경과하면, 게이트 신호(Vg)가 게이트 오프 전압(Voff)으로 바뀌면 화소 전극 전압(Vp)은 킥백 전압(Vkb)만큼 떨어졌다가 제1 유지 전극 전압(Vsta)의 변화에 따라 주기적으로 변화한다. 이 때 화소 전극 전압(Vp)은 제1 유지 전극 전압(Vsta)의 상승에 따라 ΔVp 값만큼 올라갔다가 다시 원래 전압으로 돌아오는 주기적인 값을 가진다. 화소 전극 전압(Vp)은 그 평균값으로 인지되고 그 값은 Vppa가 된다.
이제 도 8b를 참고하면, 게이트 구동부(400)로부터 제2 게이트선(121b)에 게이트 신호(Vg)로서 게이트 온 전압(Von)이 인가되면 제2 액정 축전기(Clcb)가 충전된다. 즉 화소 전극 전압(Vp)는 상승하여 부극성(-)에서 정극성(+)으로 변화한다. 제2 유지 전극 전압(Vstb)은 주기적으로 변화하며 공통 전압(Vcom)을 중심으로 극성 반전한다.
약 1H가 경과하면, 게이트 신호(Vg)가 게이트 오프 전압(Voff)으로 바뀌면 화소 전극 전압(Vp)은 킥백 전압(Vkb)만큼 떨어졌다가 제2 유지 전극 전압(Vstb)의 변화에 따라 주기적으로 변화한다. 이 때 화소 전극 전압(Vp)은 제2 유지 전극 전압(Vstb)의 상승에 따라 ΔVp 값만큼 내려갔다가 다시 원래 전압으로 돌아오는 주기적인 값을 가진다. 화소 전극 전압(Vp)은 그 평균값으로 인지되고 그 값은 Vppb가 된다.
도 8a 및 도 8b를 참고하면, 제1 부화소 전극(191a)의 전압은 Vppa로 제2 부화소 전극(191b)의 전압인 Vppb보다 항상 높은 것을 알 수 있다. 따라서 제1 및 제2 부화소 전극(191a, 191b)에 동일한 시간에 동일한 데이터 신호가 인가되더라도 제1 및 제2 유지 전극 전압(Vsta. Vstb)의 영향으로 인하여 제1 및 제2 부화소 전극(191a, 191b)의 전압은 차이가 난다. 이로써, 앞서 설명한 바와 같이 액정 표시 장치의 측면 시인성을 개선할 수 있다.
본 발명에 따른 액정 표시 장치는 개구율을 향상시키면서 측면 시인성을 개선할 수 있다. 또한 화소 전극과 게이트선 및 박막 트랜지스터 사이에 발생하는 기생 용량을 감소시킬 수 있다.
Claims (14)
- 경사 방향이 서로 다른 적어도 두 개의 평행사변형 전극편을 각각 갖는 제1 및 제2 부화소 전극을 포함하는 화소 전극,상기 제1 부화소 전극에 게이트 신호를 전달하는 제1 게이트선,상기 제2 부화소 전극에 게이트 신호를 전달하는 제2 게이트선,상기 제1 및 제2 부화소 전극에 데이터 전압을 전달하는 제1 데이터선,상기 제1 데이터선과 이웃하는 제2 데이터선,상기 제1 부화소 전극과 중첩하며 주기 신호가 인가되는 제1 유지 전극선, 그리고상기 제2 부화소 전극과 중첩하며 상기 제1 유지 전극선에 인가되는 주기 신호와 위상이 반대인 주기 신호가 인가되는 제2 유지 전극선을 포함하고,상기 제1 및 제2 게이트선에 흐르는 상기 게이트 신호는 서로 동일하며, 상기 화소 전극은 상기 제1 및 제2 데이터선과 모두 중첩하는액정 표시 장치.
- 제1항에서,상기 제1 및 제2 게이트선은 서로 연결되어 있는 액정 표시 장치.
- 제1항에서,상기 제1 부화소 전극의 전압과 상기 제2 부화소 전극의 전압은 서로 다른 액정 표시 장치.
- 제1항에서,상기 제1 부화소 전극과 상기 제2 부화소 전극의 면적은 서로 동일한 액정 표시 장치.
- 제4항에서,상기 제1 데이터선, 상기 제1 게이트선 및 상기 제1 부화소 전극에 연결되어 있는 제1 스위칭 소자, 그리고상기 제1 데이터선, 상기 제2 게이트선 및 상기 제2 부화소 전극에 연결되어 있는 제2 스위칭 소자를 더 포함하는 액정 표시 장치.
- 제5항에서,상기 제1 부화소 전극에서의 제1 스위칭 소자의 위치와 상기 제2 부화소 전극에서의 제2 스위칭 소자의 위치는 실질적으로 동일한 액정 표시 장치.
- 제1항에서,상기 제1 및 제2 데이터선에는 서로 다른 극성의 데이터 전압이 인가되는 액정 표시 장치.
- 제1항에서,상기 제1 게이트선은 상기 제1 및 제2 부화소 전극 사이에 배치되어 있는 액정 표시 장치.
- 제8항에서,상기 제1 게이트선은 상기 제1 및 제2 부화소 전극과 중첩하며, 상기 제2 게이트선은 상기 제1 및 제2 부화소 전극과 중첩하는 액정 표시 장치.
- 제9항에서,상기 제1 게이트선과 상기 제1 부화소 전극이 중첩하는 면적은 상기 제1 및 제2 게이트선이 상기 제2 부화소 전극과 중첩하는 면적과 동일한 액정 표시 장치.
- 제10항에서,상기 제1 게이트선은 상기 제1 부화소 전극을 향하여 돌출한 돌출부를 포함하는 액정 표시 장치.
- 제1항에서,상기 화소 전극과 상기 제1 및 제2 게이트선 및 상기 제1 및 제2 데이터선 사이에 형성되어 있는 유기막을 더 포함하는 액정 표시 장치.
- 제12항에서,상기 유기막에는 상기 제1 및 제2 유지 전극선과 각각 중첩하는 제1 및 제2 개구부가 형성되어 있는 액정 표시 장치.
- 제1항에서,상기 제1 유지 전극선은 상기 제1 게이트선과 평행하며 상기 제1 부화소 전극의 중앙을 가로지르고, 상기 제2 유지 전극선은 상기 제2 게이트선과 평행하며 상기 제2 부화소 전극의 중앙을 가로지르는 액정 표시 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060113290A KR20080044434A (ko) | 2006-11-16 | 2006-11-16 | 액정 표시 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060113290A KR20080044434A (ko) | 2006-11-16 | 2006-11-16 | 액정 표시 장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20080044434A true KR20080044434A (ko) | 2008-05-21 |
Family
ID=39662293
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060113290A KR20080044434A (ko) | 2006-11-16 | 2006-11-16 | 액정 표시 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20080044434A (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8259249B2 (en) | 2009-10-12 | 2012-09-04 | Samsung Electronics Co., Ltd. | Display substrate, method of manufacturing the display substrate and display device having the display substrate |
US9064472B2 (en) | 2008-09-18 | 2015-06-23 | Samsung Display Co., Ltd. | Liquid crystal display and method thereof |
US9940866B2 (en) | 2015-06-01 | 2018-04-10 | Apple Inc. | Electronic device having display with curved edges |
-
2006
- 2006-11-16 KR KR1020060113290A patent/KR20080044434A/ko not_active Application Discontinuation
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9064472B2 (en) | 2008-09-18 | 2015-06-23 | Samsung Display Co., Ltd. | Liquid crystal display and method thereof |
US8259249B2 (en) | 2009-10-12 | 2012-09-04 | Samsung Electronics Co., Ltd. | Display substrate, method of manufacturing the display substrate and display device having the display substrate |
US9940866B2 (en) | 2015-06-01 | 2018-04-10 | Apple Inc. | Electronic device having display with curved edges |
US9965995B2 (en) | 2015-06-01 | 2018-05-08 | Apple Inc. | Electronic device having display with curved edges |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101152135B1 (ko) | 액정 표시 장치 및 그 구동 방법 | |
JP5379951B2 (ja) | 液晶表示装置 | |
JP5391435B2 (ja) | 液晶表示装置 | |
KR101471550B1 (ko) | 표시판 및 이를 포함하는 액정 표시 장치 및 그 제조 방법 | |
KR101383714B1 (ko) | 액정 표시 장치 | |
KR101046929B1 (ko) | 액정 표시 장치 | |
US8184220B2 (en) | Liquid crystal display, thin film transistor substrate and method thereof | |
KR101240647B1 (ko) | 액정 표시 장치 | |
KR20070051045A (ko) | 액정 표시 장치 | |
KR20070041988A (ko) | 박막 트랜지스터 표시판 및 액정 표시 장치 | |
KR20060091064A (ko) | 액정 표시 장치 | |
KR20080009888A (ko) | 액정 표시 장치 | |
KR20070059558A (ko) | 액정 표시 장치 | |
KR20070084825A (ko) | 액정 표시 장치 | |
KR20070097266A (ko) | 액정 표시 장치 | |
KR20080044434A (ko) | 액정 표시 장치 | |
KR101348376B1 (ko) | 액정 표시 장치 | |
KR20080051852A (ko) | 액정 표시 장치 | |
KR20080025498A (ko) | 액정 표시 장치 | |
KR20060090159A (ko) | 액정 표시 장치 | |
KR101518330B1 (ko) | 액정 표시 장치 | |
KR101112561B1 (ko) | 액정 표시 장치 | |
KR20070101549A (ko) | 액정 표시 장치 | |
KR20070051036A (ko) | 액정 표시 장치 | |
KR20070063373A (ko) | 액정 표시 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |