KR20070100590A - 전자방출표시소자 및 영상신호 보정방법 - Google Patents

전자방출표시소자 및 영상신호 보정방법 Download PDF

Info

Publication number
KR20070100590A
KR20070100590A KR1020060032074A KR20060032074A KR20070100590A KR 20070100590 A KR20070100590 A KR 20070100590A KR 1020060032074 A KR1020060032074 A KR 1020060032074A KR 20060032074 A KR20060032074 A KR 20060032074A KR 20070100590 A KR20070100590 A KR 20070100590A
Authority
KR
South Korea
Prior art keywords
error
signal
quotient
bits
bit
Prior art date
Application number
KR1020060032074A
Other languages
English (en)
Inventor
강문석
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020060032074A priority Critical patent/KR20070100590A/ko
Priority to US11/688,214 priority patent/US7884780B2/en
Publication of KR20070100590A publication Critical patent/KR20070100590A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2014Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명의 목적은 복수의 화소의 휘도불균일을 보정하여 화상의 품위를 높이도록 하는 전자방출표시소자 및 영상신호 보정방법에 관한 것이다.
본 발명은 제 1 전극과 제 2 전극에 인가되는 전압에 의해 대응하여 전자가 방출되며 상기 방출된 전자가 부딪히도록 고전압으로 형성된 애노드 전극을 구비하는 화소부, 각 화소별 휘도차이를 보상하는 n 비트의 보정계수를 이용하여 n 비트의 영상신호를 보정하되, 상기 n 비트의 영상신호에 상기 n 비트의 보정계수를 곱셈연산하고 소정의 수로 나눗셈을 연산하여 몫과 나머지를 생성하고 상기 나머지의 크기에 대응하여 상기 몫에 임의의 수를 합산하여 보정된 영상신호를 생성하는 영상신호 생성부, 상기 보정된 영상신호를 이용하여 데이터신호를 생성하여 상기 제 1 전극에 전달하는 데이터구동부 및 주사신호를 생성하여 상기 제 2 전극에 전달하는 주사구동부를 포함하는 전자방출표시소자를 제공하는 것이다.

Description

전자방출표시소자 및 영상신호 보정방법{ELECTRON EMISSION DISPLAY DEVICE AND VIDEO DATA REVISION METHOD}
도 1은 종래 기술에 의한 전자방출표시소자를 나타내는 구조도이다.
도 2는 본 발명에 따른 전자방출표시소자의 구조를 나타내는 구조도이다.
도 3은 도 2에 도시된 전자방출표시소자에 채용된 영상신호보정부의 구조를 나타내는 구조도이다.
도 4는 영상신호를 보정하는 과정에서 나눗셈 연산의 몫을 이용하여 영상신호를 보정한 경우 계조에 따른 오차를 나타내는 그래프이다.
도 5는 영상신호를 보정하는 과정에서 나눗셈 연산의 몫과 나머지를 이용하여 영상신호를 보정한 경우 계조에 따른 오차를 나타내는 그래프이다.
도 6은 도 3에 도시된 전자방출표시소자에서 채용된 화소부를 나타내는 사시도이다.
도 7은 화소부의 단면을 나타내는 단면도이다.
***도면의 주요부분에 대한 부호설명***
100: 화소부 101: 화소
200: 데이터구동부 300: 주사구동부
500: 영상신호보정부 510: 곱셈부
520: 나눗셈부 530: 오차결정부
본 발명은 전자방출표시소자 및 영상신호 보정방법에 관한 것으로, 더욱 상세히 설명하면, 화소간의 휘도 불균일을 방지하여 화상의 품위를 높이도록 하는 전자방출표시소자 및 영상신호 보정방법에 관한 것이다.
퍼스널 컴퓨터, 휴대전화기, PDA 등의 휴대 정보단말기 등의 표시장치나 각종 정보기기의 모니터로서 박형 경량의 평판 표시장치가 이용되고 있다. 이러한 평판 표시장치에는 액정 패널을 이용한 LCD, 유기발광 소자를 이용한 유기발광 표시장치, 플라즈마 패널을 이용한 PDP, 전자방출소자를 이용한 전자방출표시소자 등이 알려져 있다.
평판 표시 소자는 구조적으로 액티브 매트릭스(Active Matrix)와 패시브 매트릭스(Passive Matrix)로 구분하는 방식과 발광 원리 측면에서 메모리 구동 방식과 비메모리 구동 방식으로 구분할 수 있다. 일반적으로 액티브 매트릭스 방식은 메모리 구동 방식과 의미가 통하며 패시브 매트릭스 방식은 비메모리 구동 방식과 의미가 통한다고 할 수 있다. 액티브 매트릭스방식과 메모리 구동 방식은 프레임 단위의 주기로 발광 하는 방식이고, 패시브 매트릭스 방식과 비메모리 구동방식은 라인(Line) 단위의 주기로 발광하는 방식이다.
현재 상용화되고 있는 중대형 평판 디스플레이에 대해서 살펴보면 TFT- LCD(Thin Film Transistor Liquid Crystal Display)는 액티브 매트릭스 방식이고, 신규 표시 소자로 개발되어 지고 있는 OLED도 역시 액티브 방식이다. 반면에 신규 디스플레이 소자로서 전자방출표시소자(Electron Emission Display)는 패시브 매트릭스 방식으로서 타 평판소자와 달리 비메모리 구동 방식으로서 수평라인을 순차적으로 선택하면서 수평라인 중 선택된 라인이 선택되었을 때에만 발광하는 라인 스캔 방식을 적용한다. 즉, 일정한 듀티비(Duty ratio)를 가지고 구동하는 방식이다.
일반적으로, 전자방출소자(Electron Emission Device)는 전자원으로 열음극을 이용하는 방식과 냉음극을 이용하는 방식이 있다. 냉음극을 이용하는 방식의 전자방출소자로는 FEA(Field Emitter Array)형, SCE(Surface Conduction Emitter)형, MIM(Metal-Insulator-Metal)형 및 MIS(Metal-Insulator-Semiconductor)형, BSE(Ballistic electron Surface Emitting)형 등이 알려져 있다.
FEA 형 전자 방출소자는 일 함수(Work Function)가 낮거나 β Function이 높은 물질을 전자 방출원으로 사용하여 진공 중에서 전계차에 의하여 전자가 방출되는 원리를 이용한 것으로 선단이 뾰족한 팁 구조물이나 탄소계 물질 또는 나노물질을 전자 방출원을 적용한 소자가 개발되고 있다.
SCE 형 전자 방출소자는 기판 상에 서로 마주보며 배치된 2개의 전극 사이에 도전 박막을 제공하고 상기 도전 박막에 미세 균열을 제공함으로써 전자 방출부를 형성한 소자이다. 상기 소자는 전극에 전압을 인가하여 도전 박막 표면으로 전류를 흘려 상기 미세 갭인 전자 방출부로부터 전자가 방출되는 원리를 이용한다.
MIM 형과 MIS형 전자방출소자는 각각 금속-유전층-금속(MIM)과 금속-유전층- 반도체 구조로 이루어진 전자 방출부를 형성하고, 유전층을 사이에 두고 위치하는 두 금속 또는 금속과 반도체 사이에 전압을 인가할 때 높은 전자 전위를 갖는 금속 또는 반도체로부터 낮은 전자 전위를 갖는 금속쪽으로 전자가 이동 및 가속되면서 방출되는 원리를 이용한 소자이다.
BSE 형 전자 방출소자는 반도체의 사이즈를 반도체 중의 전자의 평균자유행정 보다 작은 치수 영역까지 축소하면 전자가 산란하지 않고 주행하는 원리를 이용하여 오믹 전극 상에 금속 또는 반도체로 이루어지는 전자공급층을 형성하고, 전자공급층위에 절연층과 금속박막을 형성하여 오믹전극과 금속박막에 전원을 인가하는 것에 의하여 전자가 방출되도록 한 소자이다.
이와 같은 전자 방출 소자는 CRT(Cathode-Ray Tube)와 마찬가지로 캐소드 전극선 발광에 의해 동작한다는 점(자체광원, 높은효율, 높은 휘도와 넓은 휘도영역, 천역색 및 높은 색순도, 넓은 시야각), 동작속도, 동작 온도 영역이 넓다는 점등의 장점으로 인하여 다양한 분야에서 활용가능하며, 최근까지 활발한 연구가 이루어지고 있다.
도 1은 종래 기술에 의한 전자방출표시소자를 나타내는 구조도이다. 도 1을 참조하여 설명하면, 전자방출표시소자는 화소부(10), 데이터 구동부(20), 주사구동부(30) 및 타이밍제어부(40)를 포함한다.
화소부(10)는 캐소드 전극(C1,C2...Cn)과 게이트 전극(G1,G2...Gn)이 교차하는 부분에 화소(10)가 형성되며 화소(10)는 전자방출부를 포함하여 전자방출부에서 캐소드 전극에서 방출된 전자가 고전압의 애노드에 충돌하여 형광체가 발광함으로써 영상을 표시한다. 표시되는 영상의 계조는 입력되는 디지털영상신호의 값에 따라 변하게 된다. 디지털영상신호의 값에 따라 표현되는 계조를 조절하기 위하여, 일반적으로 펄스 폭 변환(Pulse Width Modulation)방식을 사용할 수 있다. 펄스폭변환방식은 일정한 전압의 데이터신호가 캐소드 전극에 인가되는 시간을 조절하여 인가되는 시간이 길면 고계조를 표현하고 인가되는 시간이 짧으면 저계조를 표현하는 방식이다.
데이터구동부(20)는 영상신호를 이용하여 데이터신호를 생성하며 캐소드 전극(C1,C2...Cn)과 연결되어 데이터신호가 화소부(10)에 전달되도록 하여 화소부(10)가 데이터신호에 대응하여 발광하도록 한다.
주사구동부(30)는 게이트 전극(G1,G2...Gn)과 연결되어 주사신호를 생성하여 화소부(10)에 전달하여 화소부(10)를 라인 스캔 방식으로 수평라인 단위로 일정시간씩 순차적으로 발광시킴으로서 전체 화면을 표시하는 방식으로 회로 원가 및 소비전력을 줄이면서 구동할 수 있다.
타이밍제어부(40)는 데이터구동부(20)와 주사구동부(30)에 영상신호, 데이터구동부제어신호, 주사구동부 제어신호 등을 전달하여 데이터구동부(20)와 주사구동부(30)가 동작을 하여 화소부(10)에서 영상을 표시하도록 한다.
상기와 같이 구성된 전자방출표시소자는 복수의 화소 각각에 전자방출부가 위치하여 전자방출부에서 전자를 방출하게 되어 방출된 전자의 양에 의해 화소의 휘도가 결정되는데, 전자방출부의 제조과정에서 각 전자방출부의 불균일에 의해 동 일한 영상신호가 입력되어도 전자를 방출하는 양에 차이가 생겨 각 화소의 휘도가 틀리게 되는 문제점이 있다.
따라서, 본 발명은 상기 종래 기술의 문제점을 해결하기 위하여 창출된 것으로, 본 발명의 목적은 복수의 화소의 휘도불균일을 보정하여 화상의 품위를 높이도록 하는 전자방출표시소자 및 영상신호 보정방법에 관한 것이다.
상기 목적을 달성하기 위하여 본 발명의 제 1 측면은, 제 1 전극과 제 2 전극에 인가되는 전압에 의해 대응하여 전자가 방출되며 상기 방출된 전자가 부딪히도록 고전압으로 형성된 애노드 전극을 구비하는 화소부, 각 화소별 휘도차이를 보상하는 n 비트의 보정계수를 이용하여 n 비트의 영상신호를 보정하되, 상기 n 비트의 영상신호에 상기 n 비트의 보정계수를 곱셈연산하고 소정의 수로 나눗셈을 연산하여 몫과 나머지를 생성하고 상기 나머지의 크기에 대응하여 상기 몫에 임의의 수를 합산하여 보정된 영상신호를 생성하는 영상신호 생성부, 상기 보정된 영상신호를 이용하여 데이터신호를 생성하여 상기 제 1 전극에 전달하는 데이터구동부 및 주사신호를 생성하여 상기 제 2 전극에 전달하는 주사구동부를 포함하는 전자방출표시소자를 제공하는 것이다.
본 발명의 제 2 측면은, 제 1 전극과 제 2 전극에 인가되는 전압에 의해 대 응하여 전자가 방출되며 상기 방출된 전자가 부딪히도록 고전압으로 형성된 애노드 전극을 구비하는 화소부, 각 화소별 휘도차이를 보상하는 n 비트의 보정계수를 이용하여 n 비트의 영상신호를 보정하되, 상기 n 비트의 영상신호에 상기 n 비트의 보정계수를 곱셈연산하고 소정의 수로 나눗셈을 연산하여 제 1 몫과 제 1 나머지를 생성하고 상기 소정의 수를 이용하여 상기 제 1 나머지를 나눗셈 연산하여 제 2 몫을 생성한 후 상기 제 2 몫에 대응하여 상기 제 1 몫에 임의의 수를 합산하여 보정된 영상신호를 생성하는 영상신호 생성부, 상기 보정된 영상신호를 이용하여 데이터신호를 생성하여 상기 제 1 전극에 전달하는 데이터구동부 및 주사신호를 생성하여 상기 제 2 전극에 전달하는 주사구동부를 포함하는 전자방출표시소자를 제공하는 것이다.
본 발명의 제 3 측면은, n 비트의 영상신호에 각 화소별 휘도차이를 보상하는 n 비트의 보정계수를 곱셈하여 2n 비트의 보정신호를 생성하는 단계, 상기 2n 비트의 보정신호를 나눗셈 연산하여 몫과 나머지를 파악하는 단계, 상기 나눗셈 연산된 몫과 상기 나머지를 합산하여 오차를 생성하는 단계 및 상기 몫과 상기 오차를 반올림한 수를 합산하여 보정된 영상신호를 생성하는 단계를 포함하는 영상신호보정방법을 제공하는 것이다.
본 발명의 제 4 측면은, 영상신호에 보정계수를 곱셈하여 보정신호를 생성하는 단계, 상기 보정신호를 소정의 수를 이용하여 제 1 나눗셈 연산을 하여 제 1 몫과 제 1 나머지를 파악하는 단계 및상기 제 1 나머지를 상기 소정의 수로 제 2 나눗셈 연산을 하여 상기 제 2 나눗셈 연산에 의해 형성된 제 2 몫과 제 2 나머지를 파악하며, 상기 제 2 몫의 크기에 대응하여 상기 제 1 몫에 임의의 수를 합산하여 보정된 영상신호를 생성하는 단계를 포함하는 영상신호 보정방법을 제공하는 것이다.
이하, 본 발명의 실시예를 첨부한 도면을 참조하여 설명하면 다음과 같다.
도 2는 본 발명에 따른 전자방출표시소자의 구조를 나타내는 구조도이다. 도 2를 참조하여 설명하면, 전자방출표시소자는 화소부(100), 데이터 구동부(200), 주사구동부(300), 타이밍 제어부(400) 및 영상신호보정부(500)을 포함한다.
화소부(100)는 캐소드 전극(C1,C2...Cn)과 게이트 전극(G1,G2...Gn)이 교차하는 부분에 화소(101)가 형성되며 화소(101)는 전자방출부를 포함하여 전자방출부에서 캐소드 전극에서 방출된 전자가 고전압의 애노드에 충돌하여 형광체가 발광함으로써 영상을 표시한다. 표시되는 영상의 계조는 입력되는 디지털영상신호의 값에 따라 변하게 된다. 디지털영상신호의 값에 따라 표현되는 계조를 조절하기 위하여, 일반적으로 펄스 폭 변환방식을 사용한다.
데이터구동부(200)는 영상신호를 이용하여 데이터신호를 생성하며 캐소드 전극(C1,C2...Cn)과 연결되어 데이터신호가 화소부(101)에 전달되도록 하여 화소부(101)가 데이터신호에 대응하여 발광하도록 한다.
주사구동부(300)는 게이트 전극(G1,G2...Gn)과 연결되어 주사신호를 생성하여 화소부(101)에 전달하여 화소부(101)를 라인 스캔 방식으로 수평라인 단위로 일정시간씩 순차적으로 발광시킴으로서 전체 화면을 표시하는 방식으로 회로 원가 및 소비전력을 줄이면서 구동할 수 있다.
타이밍제어부(400)는 데이터구동부(200)와 주사구동부(300)에 영상신호, 데이터구동부제어신호, 주사구동부 제어신호 등을 전달하여 데이터구동부(200)와 주사구동부(300)가 동작을 하여 화소부(100)에서 영상을 표시하도록 한다.
영상신호보정부(500)는 타이밍제어부(400)으로부터 전달받은 영상신호를 보정하여 데이터구동부에 전달하여 보정된 영상신호를 이용하여 데이터구동부(200)에서 보정된 데이터신호를 생성하여 화소부(100)에 전달하도록 하는 수단으로, 각각의 전자방출부에서 방출되는 전자양의 편차에 대응하여 영상신호를 보정하도록 한다. 예를 들어 설명하면, 255계조의 영상신호에 대응하여 발광하는 제 1 내지 제 4 화소가 각각 순서대로 255, 232, 210 및 204의 계조를 표현하게 되면, 각 화소간 휘도불균일에 의해 화소부(100)에 얼룩이 생긴것과 같이 표현된다. 이러한 문제점을 해결하기 위해 255, 232, 210 및 204으로 발광하는 화소들에 입력되는 각각 다른 보정계수를 곱셈하여 모두 204 계조가 표현되도록 함으로써 화소부(100)의 휘도 불균일을 방지하도록 한다.
표 1은 화소의 영상신호가 80%로 보정되도록 하는 보정계수가 204인 화소에 입력되는 영상신호의 입력계조가 9,16,226,234,242 인 것을 나타낸다.
입력계조 보상계수* 입력계조 계산결과 (이진수) 상위 8비트 하위 8비트 원보상 오차
9 1836 0000011100101100 00000111 00101100 7.2 0.2
16 3264 0000011100101100 00001100 11000000 12.8 0.8
226 46104 1011010000011000 10110100 00011000 180.8 0.8
234 47736 1011101001111000 10111010 01111000 187.2 1.2
242 49368 1100000011011000 11000000 11011000 193.6 1.6
먼저, 입력계조가 9인 경우, 보상계수*입력계조는 1836이 되며 이를 이진수로 표현하면 0000011100101100이 된다. 이때, 보상계수*입력계조의 하위8비트를 제거하면 보상계수*입력계조를 256으로 나눗셈한 결과가 된다. 상위 8비트 00000111를 십진수로 표현하면 7로 표현된다. 하지만, 입력계조 9의 80%는 7.2임으로, 0.2의 오차가 발생하게 된다. 입력계조가 16인 경우, 상위 8비트는 12인 반면 입력계조의 80%는 12.8이다. 따라서, 0.8의 오차가 발생하게 된다. 그리고, 입력계조가 226인 경우에는 0.8의 오차가 발생하고 입력계조가 234인 경우에는 1.2의 오차가 발생하며 입력계조가 242인 경우에는 1.6의 오차가 발생하게 된다. 이러한 방식으로 0에서 255 계조의 오차를 계산하게 되면, 오차는 도 3에 도시된 것과 같이 각 계조 값에 대응하여 0에서 2 사이의 값을 갖게 된다. 도 3은 0에서 255 입력계조에서 보정계수가 87.5%, 75%. 95%인 것을 나타내어 보정계수와 상관없이 오차의 0에서 2 사이의 값을 갖게 되는 것을 보여준다. 따라서, 각 계조별로 오차의 크기가 달라 단순히 나눗셈만을 하여 영상신호의 계조값을 보정하게 되면 화소간의 휘도차이가 줄어들기는 하지만 오차의 크기의 차이에 의해 각 화소의 휘도차이가 0에서 2 차이가 생기게 되며, 특히 고휘도의 경우 그 차이가 더욱 커지게 된다.
따라서, 상기와 같은 문제점을 해결하기 위해 오차를 반올림한 후 반올림된 오차를 보정된 입력계조에 더하도록 한다. 즉, 입력계조가 9인 경우 오차가 0.2가 되어 반올림된 오차는 0이 된다. 그리고, 보정된 입력계조 7에 반올림된 오차 0을 더하면 7이 되고 7을 이용하여 입력계조를 보정하면, 원보상과 0.2 차이가 나도록 한다. 그리고, 입력계조가 16 인경우 오차가 0.8이 되며 반올림된 오차는 1이 되어 보정된 입력계조 12에 더하게 되면 보정된 입력계조는 13이 되어 원보상 12.8과 0.2의 차이가 나게 되어 오차의 범위가 0.8에서 0.2로 줄어들게 된다. 이와 마찬가지로 입력계조가 226인경우 오차의 범위가 0.8에서 0.2로 줄어들게 되며, 입력계조가 234인 경우 오차의 범위가 1.2에서 0.2로 줄어들게 되며, 242인 경우 오차의 범위가 1.6에서 0.4로 줄어들게 된다. 즉, 0에서 255 계조의 오차범위는 도 4에 도시된 것과 같이 각 계조에 대응하여 0에서 0.5 사이의 값으로 줄어들게 되어 각 화소간의 휘도 불균일은 0에서 0.5 차이가 발생하게 되며, 더 화소간 휘도불균일이 더 작게 나타나게 된다. 도 4는 0에서 255 입력계조에서 보정계수가 87.5%, 75%. 95%인 것을 나타내어 보정계수와 상관없이 오차의 0에서 0.5 사이의 값을 갖게 되는 것을 보여준다. 오차를 반올림하는 과정은 나눗셈을 하여 생성된 나머지를 다시 동일한 수로 나눗셈을 하여 생성된 몫의 크기를 이용하여 반올림을 하게 된다.
그리고, 영상신호 보정부(500)는 도 2에 별도의 구성부분으로 도시되어 있지만 데이터구동부(200) 또는 타이밍 제어부(400) 내에 포함되어 있을 수도 있다.
도 5는 도 2에 도시된 전자방출표시소자에 채용된 영상신호보정부의 구조를 나타내는 구조도이다. 도 5를 참조하여 설명하면, 영상신호보정부(500)는 보정계수 설정부(510), 곱셈연산부(520), 나눗셈부(530), 오차검출부(540), 오차결정부(550) 및 덧셈부(560)를 포함한다.
보정계수설정부(510)는 각 화소에 대응하여 n 비트의 보정계수를 저장하고 있어 각 화소 별로 각기 다른 보정계수에 대응하여 발광하게 된다.
곱셈연산부(520)는 n 비트의 영상신호의 계조값과 보정계수설정부(510)에 저장되어 있는 n 비트의 보정계수를 입력받아 영상신호의 계조값과 보정계수를 연산하여 2n 비트의 보정신호를 생성한다.
나눗셈부(530)는 2n 비트의 보정신호를 입력받아 보정신호를 상위 n 비트와 하위 n 비트로 분리한다. 보정신호를 상위 n 비트와 하위 n 비트로 구분하면 보정신호를 n 비트의 나눗셈 연산을 수행하게 된 것이 되며, 상위 n 비트는 나눗셈 연산의 몫이 되고 하위 n 비트는 나눗셈 연산의 나머지가 된다.
오차검출부(540)는 나눗셈부의 상위 n 비트와 하위 n 비트를 합산을 하여 n+1 비트의 오차가 검출되도록 한다. 표 1에 도시된 각 입력계조를 이용하여 오차검출부의 동작을 설명하면, 먼저 입력계조가 9인 경우 상위 8비트는 00000111이고하위 8비트는 00101100이다. 그리고, 상위 8비트와 하위 8비트를 합산하면 00110011 이고 이것을 9비트의 오차가 되도록하여 000110011이 되도록 한다. 입력계조가 16인 경우를 살펴보면 상위 8비트가 00001100 이고 하위 8비트는 11000000이다. 그리고 상위 8비트와 하위 8비트를 합산하면 11001100이고 이것을 9비트의 오차가 되도록 하면 011001100이 된다. 입력계조가 226 인 경우를 살펴보면 상위 8비트가 10110100 이고 하위 8비트는 00011000이다. 그리고, 상위 8비트와 하위 8비트를 합산하면 11001100 이고 이것을 9비트의 오차가 되도록 하면 011001100 이 된다. 입력계조가 234인 경우를 살펴보면 상위 8비트가 10111010 이고 하위 8비트는 01111000 이다. 그리고, 상위 8비트와 하위 8비트를 합산하면 9비트의 100110010 이 되고 9비트의 오차가 된다. 또한, 입력계조가 242인 경우를 살펴보면 상위 8비트가 11000000 이고 하위 8비트는 11011000 이다. 그리고, 상위 8비트와 하위 8비트를 합산하면 9비트의 110011000이되고 9비트의 오차가 된다.
오차결정부(550)는 오차검출부(540)에서 생성된 n+1 비트 오차의 상위 2비트를 이용하여 오차를 반올림한다. 만약 상위 2비트가 00이면 오차를 0으로 판단하고, 상위 2비트가 01 또는 10이면 오차를 1로 판단을 한다. 그리고, 상위 2비트가 11이면 오차를 2로 판단을 한다.
영상신호의 입력계조가 9인 경우 오차검출부(540)에 의해 9비트 오차의 상위 2비트가 00이 되어 오차를 0으로 판단한다. 영상신호의 입력계조가 16인 경우 오차검출부(540)에 의해 9비트 오차의 상위 2비트가 01이 되어 오차를 1로 판단한다. 영상신호의 입력계조가 226인 경우 9비트 오차의 상위 2비트가 01이 되어 오차를 1로 판단을 한다. 영상신호의 입력계조가 234 인경우 9비트 오차의 상위 2비트가 10이 되어 오차를 1로 판단을 한다. 그리고, 영상신호의 입력계조가 242인 경우 9비트 오차의 상위 2비트가 11이 되어 오차를 2로 판단을 한다.
덧셈부(560)는 나눗셈부(530)의 상위 비트와 오차결정부(550)에서 상위 2비트를 이용하여 결정된 오차를 합산하여 보정된 영상신호를 생성한다. 영상신호의 입력계조가 9인 경우 상위 8비트가 나눗셈 연산의 몫이 되며 상위 8비트를 10진수로 표현하면 7 이되고 오차결정부(550)에서 판단된 오차가 0이 되어 영상신호는 9에서 7로 보정이 된다. 이때, 9의 80%는 7.2 가 되어 보정되는 값과 0.2의 차이가 나타나게 된다. 영상신호의 입력계조가 16 인경우 상위 8비트를 10진수로 표현하면 12가 되고 오차결정부(550)에서 판단된 오차가 1이 되어 영상신호는 16에서 13으로 표현된다. 이때, 16의 80%는 12.8 이되어 보정되는 값과 0.2의 차이가 나타나게 된다. 그리고, 영상신호의 입력계조가 226 인경우 상위 8비트를 10진수로 표현하면 180이 되고 오차결정부(550)에서 판단된 오차가 1이 되어 영상신호는 226에서 181로 표현된다. 이때, 226의 80%는 180.8이 되어 보정되는 영상신호와 0.2의 차이가 나타나게 된다. 그리고, 영상신호의 입력계조가 234 인 경우 상위 8비트를 10진수로 표현하면 186이 되고 오차결정부(550)에서 판단된 오차가 1이 되어 영상신호는 234에서 187이 된다. 이때, 186의 80%는 187.2가되어 보정되는 영상신호와 0.2의 차이가 나타나게 된다. 그리고, 영상신호의 입력계조가 242인 경우 상위 8비트를 10진수로 표현하면 192가 되고 오차결정부(550)에서 판단된 오차가 2가 되어 영상신호는 242에서 194가 된다. 이때 242의 80%는 193.6%가 되어 보정되는 영상신호와 0.4의 차이가 나타나게 된다. 따라서, 보정되는 영상신호의 오차가 0.5 이내의 값을 갖게 된다.
본 발명에 따른 전자방출표시소자 및 영상신호보정방법에 의하면, 영상신호를 나눗셈 연산을 하여 일정한 비율로 감소시키는 보정을 하는 과정에서 나눗셈 연산에 의해 나머지가 발생되어 생기는 오차를 반올림하여 나머지에 의해 발생하는 오차를 보정하여 휘도차이를 더욱 줄여 화상의 품위가 줄어들게 한다.
본 발명의 바람직한 실시예가 특정 용어들을 사용하여 기술되어 왔지만, 그 러한 기술은 단지 설명을 하기 위한 것이며, 다음의 청구범위의 기술적 사상 및 범위로부터 이탈되지 않고 여러 가지 변경 및 변화가 가해질 수 있는 것으로 이해되어져야 한다.

Claims (12)

  1. 제 1 전극과 제 2 전극에 인가되는 전압에 의해 대응하여 전자가 방출되며 상기 방출된 전자가 부딪히도록 고전압으로 형성된 애노드 전극을 구비하는 화소부;
    각 화소별로 휘도차이를 보상하는 n 비트의 보정계수를 이용하여 n 비트의 영상신호를 보정하되, 상기 n 비트의 영상신호에 상기 n 비트의 보정계수를 곱셈연산하고 소정의 수로 나눗셈을 연산하여 몫과 나머지를 생성하고 상기 나머지의 크기에 대응하여 상기 몫에 임의의 수를 합산하여 보정된 영상신호를 생성하는 영상신호 생성부;
    상기 보정된 영상신호를 이용하여 데이터신호를 생성하여 상기 제 1 전극에 전달하는 데이터구동부; 및
    주사신호를 생성하여 상기 제 2 전극에 전달하는 주사구동부를 포함하는 전자방출표시소자.
  2. 제 1 항에 있어서,
    상기 임의의 수는 십진수 0, 1 또는 2 중 하나인 전자방출표시소자.
  3. 제 1 항에 있어서,
    상기 소정의 수는 n 비트의 영상신호 계조값 중 가장 큰 수인 전자방출표시소자.
  4. 제 1 항에 있어서,
    상기 영상신호 보정부는
    각 화소에 대응한 상기 n 비트의 보정계수를 저장하는 보정계수설정부;
    상기 n 비트의 보정계수와 상기 n 비트의 영상신호의 입력계조를 곱셈연산하여 2n 비트의 보정신호를 생성하는 곱셈연산부;
    상기 2n 비트의 보정신호를 상기 소정의 수로 나눗셈 연산하는 나눗셈부;
    상기 보정신호의 몫과 나머지를 파악하고 합산하여 n+1의 데이터를 생성하는 오차검출부;
    상기 오차검출부에서 생성된 n+1 데이터의 최상위 2비트를 통해 상기 임의의 수를 결정하는 상기 오차결정부; 및
    상기 몫과 상기 오차결정부에서 결정된 임의의 수를 합산하여 보정된 영상신호를 생성하는 덧셈부를 포함하는 전자방출표시소자.
  5. 제 4 항에 있어서,
    상기 오차결정부는,
    상기 n+1 데이터의 상위 2비트가 00이면 상기 오차결정부에서 결정된 오차는 십진수 0으로 판단하고, 상기 n+1 데이터의 상위 2비트가 01이면 상기 오차결정부에서 결정된 오차는 십진수 1로 판단하고, 상기 n+1 데이터의 상위 2비트가 10이면 상기 오차결정부에서 결정된 오차는 십진수 1로 판단하며, 상기 n+1데이터의 상위 2비트가 11이면 상기 오차결정부에서 결정된 오차는 십진수 2로 판단하는 전자방출표시소자.
  6. 제 1 전극과 제 2 전극에 인가되는 전압에 의해 대응하여 전자가 방출되며 상기 방출된 전자가 부딪히도록 고전압으로 형성된 애노드 전극을 구비하는 화소부;
    각 화소별 휘도차이를 보상하는 n 비트의 보정계수를 이용하여 n 비트의 영상신호를 보정하되, 상기 n 비트의 영상신호에 상기 n 비트의 보정계수를 곱셈연산하고 소정의 수로 나눗셈을 연산하여 제 1 몫과 제 1 나머지를 생성하고 상기 소정의 수를 이용하여 상기 제 1 나머지를 나눗셈 연산하여 제 2 몫을 생성한 후 상기 제 2 몫에 대응하여 상기 제 1 몫에 임의의 수를 합산하여 보정된 영상신호를 생성하는 영상신호 생성부;
    상기 보정된 영상신호를 이용하여 데이터신호를 생성하여 상기 제 1 전극에 전달하는 데이터구동부; 및
    주사신호를 생성하여 상기 제 2 전극에 전달하는 주사구동부를 포함하는 전자방출표시소자.
  7. n 비트의 영상신호에 n 비트의 보정계수를 곱셈하여 2n 비트의 보정신호를 생성하는 단계;
    상기 2n 비트의 보정신호를 나눗셈 연산하여 몫과 나머지를 파악하는 단계;
    상기 나눗셈 연산된 몫과 상기 나머지를 합산하여 오차를 생성하는 단계; 및
    상기 몫과 상기 오차를 반올림한 수를 합산하여 보정된 영상신호를 생성하는 단계를 포함하는 영상신호보정방법.
  8. 제 7 항에 있어서,
    상기 오차를 생성하는 단계에서,
    상기 몫과 상기 나머지를 합산 한 후에 합산된 수의 상위 2 비트의 수에 대응하여 상기 몫에 소정의 수를 합산하는 영상신호보정방법.
  9. 제 7 항에 있어서,
    상기 소정의 수는 상기 상위 2 비트가 00이면 상기 오차결정부에서 결정된 오차는 십진수 0으로 하고, 상기 상위 2비트가 01이면 상기 오차결정부에서 결정된 오차는 십진수 1로 하고, 상기 상위 2비트가 10이면 상기 오차결정부에서 결정된 오차는 십진수 1로 하고, 상기 상위 2비트가 11이면 상기 오차결정부에서 결정된 오차는 십진수 2로 하는 동작에 의해 수행되는 영상신호보정방법.
  10. 제 7 항에 있어서,
    상기 몫과 상기 나머지는 각각 n 비트인 영상신호보정방법.
  11. 영상신호에 보정계수를 곱셈하여 보정신호를 생성하는 단계;
    상기 보정신호를 소정의 수를 이용하여 제 1 나눗셈 연산을 하여 제 1 몫과 제 1 나머지를 파악하는 단계;
    상기 제 1 나머지를 상기 소정의 수로 제 2 나눗셈 연산을 하여 상기 제 2 나눗셈 연산에 의해 형성된 제 2 몫과 제 2 나머지를 파악하며, 상기 제 2 몫의 크기에 대응하여 상기 제 1 몫에 임의의 수를 합산하여 보정된 영상신호를 생성하는 단계를 포함하는 영상신호 보정방법.
  12. 제 11 항에 있어서,
    상기 임의의 수는 십진수 0, 1 또는 2 중 하나인 영상신호 보정방법.
KR1020060032074A 2006-04-07 2006-04-07 전자방출표시소자 및 영상신호 보정방법 KR20070100590A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060032074A KR20070100590A (ko) 2006-04-07 2006-04-07 전자방출표시소자 및 영상신호 보정방법
US11/688,214 US7884780B2 (en) 2006-04-07 2007-03-19 Electron emission display device and video data revision method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060032074A KR20070100590A (ko) 2006-04-07 2006-04-07 전자방출표시소자 및 영상신호 보정방법

Publications (1)

Publication Number Publication Date
KR20070100590A true KR20070100590A (ko) 2007-10-11

Family

ID=38805444

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060032074A KR20070100590A (ko) 2006-04-07 2006-04-07 전자방출표시소자 및 영상신호 보정방법

Country Status (2)

Country Link
US (1) US7884780B2 (ko)
KR (1) KR20070100590A (ko)

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6304241B1 (en) * 1998-06-03 2001-10-16 Fujitsu Limited Driver for a liquid-crystal display panel
JP2001290461A (ja) 2000-04-05 2001-10-19 Hitachi Ltd 画像表示装置
JP3375938B2 (ja) 2000-07-26 2003-02-10 株式会社半導体エネルギー研究所 半導体装置
JP4666816B2 (ja) * 2001-06-07 2011-04-06 キヤノン株式会社 記録装置及びその制御方法、プログラム
JP2004303386A (ja) * 2003-04-01 2004-10-28 Sony Corp タイムコード発生装置及び方法、タイムコード読取り装置及び方法、映像記録再生装置
JP4114655B2 (ja) * 2003-11-12 2008-07-09 セイコーエプソン株式会社 輝度ムラの補正方法、輝度ムラの補正回路、電気光学装置および電子機器
JP2005221525A (ja) 2004-02-03 2005-08-18 Canon Inc 表示装置
JP4086852B2 (ja) * 2004-03-16 2008-05-14 キヤノン株式会社 画像表示装置
US7792286B2 (en) * 2005-04-18 2010-09-07 Panasonic Corporation Signature generation device and signature verification device

Also Published As

Publication number Publication date
US20070285581A1 (en) 2007-12-13
US7884780B2 (en) 2011-02-08

Similar Documents

Publication Publication Date Title
US8848002B2 (en) Display device and driving method thereof
KR20060114082A (ko) 전자방출소자의 구동장치 및 그 구동방법
KR100897141B1 (ko) 전자방출표시장치 및 그의 구동방법
KR20070017865A (ko) 전자 방출 표시소자 및 그 제어 방법
US20050099367A1 (en) Electron emission device and driving method thereof
KR20070031756A (ko) 전자방출표시장치 및 그의 구동방법
US20090058836A1 (en) Video data revision method for electron emission display device
US7515119B2 (en) Method and apparatus for calculating an average picture level and plasma display using the same
KR20070043543A (ko) 전자 방출 표시소자 및 그 제어 방법
EP1796063A1 (en) Electron emission display device and driving method thereof
KR20070109030A (ko) 전자방출표시소자 및 그의 구동방법
KR20080006116A (ko) El 표시장치 및 그 구동방법
KR20070083128A (ko) 전자방출표시소자 및 그의 구동방법
KR20070031757A (ko) 전자방출표시소자 및 그의 구동방법
CN114677962A (zh) 用于防止劣化的显示装置及其补偿方法
KR20070100590A (ko) 전자방출표시소자 및 영상신호 보정방법
KR20080011883A (ko) 전자방출표시소자 및 그의 구동방법
KR20070093708A (ko) 전자방출표시장치 및 그의 구동방법
KR20070064101A (ko) 전자방출표시소자 및 그의 구동방법
KR100551049B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동장치 및 구동방법
US20070069991A1 (en) Electron emission display and method of driving the same
KR20070046506A (ko) 전자 방출 표시소자 및 그 제어 방법
KR20070083127A (ko) 전자방출표시소자 및 그의 구동방법
US20060267506A1 (en) Image display device
KR20070013092A (ko) 전자방출표시장치 및 그의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application