KR20060134281A - 액정 표시 패널 및 이의 구동장치와 이의 구동방법 - Google Patents

액정 표시 패널 및 이의 구동장치와 이의 구동방법 Download PDF

Info

Publication number
KR20060134281A
KR20060134281A KR1020050053849A KR20050053849A KR20060134281A KR 20060134281 A KR20060134281 A KR 20060134281A KR 1020050053849 A KR1020050053849 A KR 1020050053849A KR 20050053849 A KR20050053849 A KR 20050053849A KR 20060134281 A KR20060134281 A KR 20060134281A
Authority
KR
South Korea
Prior art keywords
pixel
data
liquid crystal
crystal display
signal
Prior art date
Application number
KR1020050053849A
Other languages
English (en)
Inventor
박태형
김일곤
김철호
문국철
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050053849A priority Critical patent/KR20060134281A/ko
Publication of KR20060134281A publication Critical patent/KR20060134281A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 저전력으로 구동됨과 아울러 계조간 편차가 적은 액정 표시 패널 및 이의 구동장치와 이의 구동방법에 관한 것이다.
본 발명에 따른 액정표시장치는 서로 다른 색을 구현하는 컬러 필터의 개수×2n(n은 자연수)개의 서브화소로 이루어진 화소을 포함하는 액정 표시 패널을 구동하기 위한 본 발명에 따른 구동장치는 상기 서브화소에 화소 데이터 신호를 공급하는 데이터 구동부를 구비하는 것을 특징으로 한다.

Description

액정 표시 패널 및 이의 구동장치와 이의 구동방법{Liquid Crystal Display Panel, Apparatus Of Driving The Same, And Method Of Driving The Same}
도 1은 종래 액정 표시 장치의 데이터 구동부를 나타내는 블럭도이다.
도 2는 본 발명의 제1 실시 예에 따른 액정 표시 패널의 각 화소를 나타내는 도면이다.
도 3a 내지 도 3d는 도 2에 도시된 각 화소의 계조 표현 방식을 설명하기 위한 도면이다.
도 4는 도 2에 도시된 액정 표시 패널을 구동하기 위한 구동장치를 나타내는 블럭도이다.
도 5는 도 4에 도시된 데이터 구동부를 상세히 나타내는 블럭도이다.
도 6은 도 2에 도시된 액정 표시 패널의 각 서브화소의 동작 전압을 나타내는 파형도이다.
도 7은 본 발명의 제2 실시 예에 따른 액정 표시 패널의 각 화소를 나타내는 도면이다.
<도면의 주요 부분에 대한 부호의 설명>
10 : 감마 전압 발생부 12,112 : 쉬프트 레지스터
14,114 : 래치부 16 : DAC부
18 : 출력 버퍼부 20,102 : 데이터 구동부
104 : 게이트 구동부 106 : 타이밍 제어부
110 : 액정 표시 패널
본 발명은 액정 표시 패널에 관한 것으로 특히, 저전력으로 구동됨과 아울러 계조간 편차가 적은 액정 표시 패널 및 이의 구동장치와 이의 구동방법에 관한 것이다.
텔레비젼(Television), 컴퓨터(Computer) 및 휴대용 단말기의 표시 장치로 사용되는 액정 표시 장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여, 액정 표시 장치는 액정셀들이 매트릭스 형태로 배열되어진 액정 표시 패널과, 액정 표시 패널을 구동하기 위한 구동 회로를 구비한다.
액정 표시 패널은 게이트 라인과 데이터 라인의 교차로 정의된 영역마다 형성된 액정셀과, 게이트 라인 및 데이터 라인과 액정셀에 포함된 화소 전극 사이에 접속된 박막 트랜지스터(Thin Film Transistor ; TFT)를 구비한다. TFT는 게이트 라인으로부터의 스캔 신호에 응답하여 데이터 라인으로부터 데이터 신호를 화소 전극에 공급한다. 액정셀은 화소 전극과 공통 전극과의 전압차에 따라 유전 이방성을 갖는 액정 분자들이 회전하여 광 투과율을 조절함으로써 계조를 표시한다.
구동 회로는 게이트 라인을 구동하는 게이트 구동부와, 데이터 라인을 구동하는 데이터 구동부를 구비한다. 게이트 구동부는 게이트 라인으로 스캔 신호를 순차적으로 공급한다. 데이터 구동부는 디지털 데이터를 아날로그 데이터 신호로 변환하여 스캔 신호가 공급될 때마다 데이터 라인으로 공급한다.
데이터 구동부(20)는 도 1에 도시된 바와 같이 순차적인 샘플링신호를 공급하는 쉬프트 레지스터부(12), 샘플링 신호에 응답하여 화소 데이터 신호(DATA)를 순차적으로 래치하여 동시에 출력하는 래치부(14), 래치부(14)로부터의 화소 데이터 신호(DATA)를 화소 전압 신호로 변환하는 디지털-아날로그 변환(Digital-to-Analog Conversion ;DAC)부(16), DAC부(16)로부터의 화소 전압 신호를 완충하여 출력하는 출력 버퍼부(18)를 구비한다.
쉬프트 레지스터(12)는 타이밍 제어부로부터의 소스 스타트 펄스(SSP)를 소스 샘플링 클럭신호(SSC)에 따라 순차적으로 쉬프트 시켜 샘플링 신호로 출력한다. 래치부(14)는 쉬프트 레지스터(12)로부터의 샘플링 신호에 응답하여 화소 데이터 신호를 일정 단위씩 순차적으로 샘플링하여 래치하게 된다. DAC부(16)는 래치부(14)로부터의 화소 데이터 신호를 감마 전압 발생부(10)로부터의 감마 전압들을 이용하여 정극성 및 부극성 화소 전압 신호로 변환하여 출력하게 된다. 출력버퍼부(18)는 DAC부(16)로부터의 화소 전압 신호들을 신호완충하여 데이터라인들(DL1 내 지 DLm)에 공급하게 된다.
이러한 종래 데이터 구동부(20)는 아날로그 형태의 화소 전압 신호로 변환하기 위해서 필요한 저항열로 이루어진 감마 전압 발생부(10) 및 DAC부(16)와 출력 버퍼부(18)에 의해 전력 소모가 발생된다. 또한, 출력 버퍼부(18) 간에 발생되는 출력 편차에 따른 불량이 발생된다. 또한, 데이터 구동부(20) 내에서 DAC부(16)가 차지하는 면적이 증가할 뿐만 아니라 DAC부(16)에 의해 데이터 구동부(20)의 회로 구성이 복잡해지는 문제점이 있다. 뿐만 아니라, 액정의 특성이 변화될 경우 그에 따라 감마 전압 발생부(10)에 포함된 저항열의 저항값을 변경해줘야 하므로 데이터 구동부(20) 개발에 상당한 시간이 소요되는 문제점이 있다.
따라서, 본 발명의 목적은 저전력으로 구동됨과 아울러 계조간 편차가 적은 액정 표시 패널 및 이의 구동장치와 이의 구동방법을 제공하는 것이다.
상기 목적을 달성하기 위하여, 서로 다른 색을 구현하는 컬러 필터의 개수×2n(n은 자연수)개의 서브화소로 이루어진 화소을 포함하는 액정 표시 패널을 구동하기 위한 본 발명에 따른 구동장치는 상기 서브화소에 화소 데이터 신호를 공급하는 데이터 구동부를 구비하는 것을 특징으로 한다.
여기서, 상기 데이터 구동부는 순차적인 샘플링신호를 공급하는 쉬프트 레지스터부와; 상기 샘플링 신호에 응답하여 화소 데이터 신호를 순차적으로 래치하여 동시에 상기 데이터라인에 출력하는 래치부를 포함하는 것을 특징으로 한다.
그리고, 상기 각 화소에 포함되며 상기 액정 표시 패널의 게이트라인 및 데이터라인 중 적어도 어느 하나를 사이에 두고 인접한 서브화소들은 k(여기서, k는 자연수)배씩 면적차가 나는 것을 특징으로 한다.
또한, 상기 데이터 구동부는 상기 각 서브화소에 화소 데이터 신호의 로우 논리 전압 및 하이 논리 전압 중 어느 하나의 전압을 공급하는 것을 특징으로 한다.
상기 목적을 달성하기 위하여, 본 발명에 따른 액정 표시 패널은 서로 다른 색을 구현하는 컬러 필터의 개수×2n(n은 자연수)개의 서브화소로 이루어진 화소를 구비하는 것을 특징으로 한다.
상기 목적을 달성하기 위하여, 본 발명에 따른 서로 다른 색을 구현하는 컬러 필터의 개수×2n(n은 자연수)개의 서브화소로 이루어진 화소를 포함하는 액정 표시 패널의 구동방법은 상기 액정 표시 패널의 게이트라인에 게이트 신호를 공급하고, 상기 액정 표시 패널의 데이터라인에 화소 데이터 신호를 공급하여 화상을 표시하는 단계를 포함하는 것을 특징으로 한다.
여기서, 상기 화상을 표시하는 단계는 상기 각 화소에 포함된 서브 화소 중 적어도 어느 하나를 활성하시켜 계조를 표현하는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 2 내지 도 7를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 2는 본 발명의 제1 실시 예에 따른 액정 표시 패널을 나타내는 도면이다.
도 2를 참조하면, 본 발명의 제1 실시 예에 따른 액정 표시 패널의 각 화소들(PXL)은 서로 다른 색을 구현하는 컬러 필터의 개수×2n(n은 자연수)개의 서브 화소로 이루어진다. 여기서는 n이 4인 경우를 예로 들어 설명하기로 한다.
각 화소들(PXL)은 제1 내지 제4 데이터라인(DLi1 내지 DLi4) 각각과 제1 내지 제3 게이트라인(GLj1 내지 GLj3) 각각의 교차로 이루어진 화소 영역에 위치하는 12개의 서브화소(R1,R2,R3,R4,G1,G2,G3,G4,B1,B2,B3,B4)를 포함한다.
제1 내지 제4 데이터라인(DLi1 내지 DLi4)은 서로 다른 폭으로 이격되어 각 서브화소(R1,R2,R3,R4,G1,G2,G3,G4,B1,B2,B3,B4)의 화소전극에 화소 전압 신호를 공급한다. 이 때, 인접한 데이터라인들간의 이격거리는 k배씩 차이가 나도록 데이터라인을 설계한다. 예를 들어, 제1 데이터라인(DLi1)과 제2 데이터라인(DLi2) 간의 이격거리가 p이면, 제2 데이터라인(DLi2)과 제3 데이터라인(DLi3) 간의 이격거리는 p/2이며, 제3 데이터라인(DLi3)과 제4 데이터라인(DLi4) 간의 이격거리는 p/4이며, 제4 데이터라인(DLi4)과 다음 화소의 제1 데이터라인 간의 이격거리는 p/8이다.
제1 내지 제3 게이트라인(GLj1 내지 GLj3)은 동일 폭으로 이격되어 각 서브화소(R1,R2,R3,R4,G1,G2,G3,G4,B1,B2,B3,B4)의 박막트랜지스터(TFT)에 게이트 신호를 공급한다.
각 서브화소(R1,R2,R3,R4,G1,G2,G3,G4,B1,B2,B3,B4)들에는 스위칭소자로서 게이트라인(GL)과 데이터라인(DL)에 접속된 박막트랜지스터(TFT)가 마련된다.
제1 R([G],[B]) 서브 화소(R1,[G1],[B1])의 박막트랜지스터(TFT)는 해당 게이트라인(GLj1 내지 GLj3)과 접속된 게이트전극과, 제1 데이터라인(DLi1)과 접속된 소스전극과, 화소전극에 접속된 드레인 전극을 구비한다.
제2 R([G],[B]) 서브 화소(R2,[G2],[B2])의 박막트랜지스터(TFT)는 해당 게이트라인(GLj1 내지 GLj3)과 접속된 게이트 전극과, 제1 데이터라인(DLi1)과 p만큼 이격된 제2 데이터라인(DLi2)과 접속된 소스 전극과, 화소전극에 접속된 드레인 전극을 구비한다.
제3 R([G],[B]) 서브 화소(R3,[G3],[B3])의 박막트랜지스터(TFT)는 해당 게이트라인(GLj1 내지 GLj3)과 접속된 게이트 전극과, 제2 데이터라인(DLi2)과 p/2만큼 이격된 제3 데이터라인(DLi3)과 접속된 소스 전극과, 화소전극에 접속된 드레인 전극을 구비한다.
제4 R([G],[B]) 서브 화소(R4,[G4],[B4])의 박막트랜지스터(TFT)는 해당 게이트라인(GLj1 내지 GLj3)과 접속된 게이트 전극과, 제3 데이터라인(DLi3)과 p/4만큼 이격된 제4 데이터라인(DLi4)과 접속된 소스 전극과, 화소전극에 접속된 드레인 전극을 구비한다.
이러한 화소(PXL)는 이격거리가 다른 데이터라인들(DL)에 의해 각 서브화소의 면적도 데이터라인(DL)을 따라 k배씩 차이가 나도록 형성된다. 예를 들어, 제1 데이터라인(DLi1)과 제2 데이터라인(DLi2) 사이에 위치하는 서브화소들(R1,G1,B1)의 면적이 q이면, 제2 데이터라인(DLi2)과 제3 데이터라인(DLi3) 사이에 위치하는 서브화소들(R2,G2,B2)의 면적은 q/2이다. 그리고, 제3 데이터라인(DLi3)과 제4 데이터라인(DLi4) 사이에 위치하는 서브화소들(R3,G3,B3)의 면적은 q/4이다. 그리고, 제4 데이터라인(DLi4)과 다음 화소의 제1 데이터라인(DLi1) 사이에 위치하는 서브화소들(R4,G4,B4)의 면적은 q/8이다.
이러한 각 서브화소들(R1,R2,R3,R4,G1,G2,G3,G4,B1,B2,B3,B4)은 박막트랜지스터(TFT)를 통해 공급되는 화소 데이터 신호의 하이 논리 전압 또는 로우 논리 전압에 따라 온/오프된다. 그리고, 각 서브 화소들(R1,R2,R3,R4,G1,G2,G3,G4,B1,B2,B3,B4)을 이용하여 계조를 표현하기 위해서 각 서브화소들(R1,R2,R3,R4,G1,G2,G3,G4,B1,B2,B3,B4)을 선택적으로 활성화시킨다. 이에 따라, 각 서브화소들(R1,R2,R3,R4,G1,G2,G3,G4,B1,B2,B3,B4)에는 중간 계조를 표시하기 위한 중간 계조에 해당하는 화소 데이터 신호가 공급되지 않는다.
이를 구체적으로 설명하면 다음과 같다. 액정 표시 패널이 블랙을 표시하고자 하는 경우, 모든 서브 화소(R1,R2,R3,R4,G1,G2,G3,G4,B1,B2,B3,B4)는 도 3a에 도시된 바와 같이 비활성[활성]화된다.
액정 표시 패널이 화이트를 표시하고자 하는 경우, 모드 서브 화소(R1,R2,R3,R4,G1,G2,G3,G4,B1,B2,B3,B4)는 도 3b에 도시된 바와 같이 활성[비활성] 된다.
액정 표시 패널이 블랙과 화이트 사이의 중간 계조를 표시하고자 하는 경우, 서브 화소들 중 적어도 어느 하나를 선택적으로 활성화시킨다. 예를 들어, 도 3c에 도시된 바와 같이 제1 및 제2 R 서브화소(R1,R2)를 활성화시키고 나머지 서브화소들을 비활성화시키는 제1 경우, 특정 중간 계조를 구현하게 된다. 그리고, 도 3d에 도시된 바와 같이 제1 내지 제3 R 서브화소(R1,R2,R3)를 활성화시키고 나머지 서브화소들을 비활성화시키는 제2 경우는 제1 경우보다 높거나 낮은 중간 계조를 구현하게 된다.
이와 같이, 본 발명에 따른 액정 표시 패널은 각 화소의 서브화소를 선택적으로 활성화시켜 풀 컬러의 화상을 구현하게 된다. 이에 따라, 본 발명에 따른 액정 표시 패널은 중간 계조에 해당하는 전압이 공급되지 않으므로 액정은 화소 데이터 신호의 하이 논리 전압과 로우 논리 전압에 반응하게 되어 액정의 반응속도가 빨라져 플리커 등의 화질 저하가 방지된다. 또한, 본 발명에 따른 액정 표시 패널은 서브화소의 데이터라인에 화소 데이터 신호의 하이 논리 전압과 로우 논리 전압만을 공급하므로 각 데이터라인 간의 출력 편차가 없어 화질 불량이 개선되며 계조가 편차가 방지된다.
도 4는 도 2에 도시된 액정 표시 패널을 구동하기 위한 구동장치를 설명하기 위한 블럭도이다.
도 4를 참조하면, 본 발명에 따른 액정 표시 패널의 구동장치는 액정 표시 패널(110)의 데이터라인(DL)을 구동하기 위한 데이터 구동부(102)와, 액정 표시 패 널(110)의 게이트라인(GL)을 구동하기 위한 게이트 구동부(104)와, 게이트 구동부(104) 및 데이터 구동부(102)를 제어하기 위한 타이밍 제어부(106)를 구비한다.
타이밍제어부(106)는 외부로부터 입력되어진 화소 데이터 신호(Data)를 데이터 구동부(102)에 공급한다. 또한, 타이밍 제어부(106)는 외부로부터 입력된 제어신호(H,V) 등에 응답하여 게이트 구동부(104) 및 데이터 구동부(102) 각각을 제어하기 위한 게이트제어신호(GCS) 및 데이터제어신호(DCS)를 생성한다.
게이트 제어신호들(GCS)에는 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭신호(GSC), 게이트 출력 이네이블 신호(GOE) 등이 포함된다. 데이터 제어신호들(DCS)에는 소스 스타트 펄스(SSP), 소스 쉬프트 클럭신호(SSC), 소스 출력 이네이블 신호(SOE), 극성제어신호(POL) 등이 포함된다.
게이트 구동부(104)는 타이밍 제어부(106)로부터의 게이트 제어신호들(GCS)에 응답하여 수평기간(H)마다 게이트라인들(GL1 내지 GLn)에 순차적으로 게이트 신호(SP)의 하이 논리 전압(VGH)을 공급한다. 이에 따라, 게이트 구동부(104)는 게이트라인(GL1 내지 GLn)에 접속된 박막트랜지스터(TFT)가 게이트라인(GL) 단위로 구동되게 한다.
데이터 구동부(102)는 타이밍 제어부(106)로부터의 데이터 제어신호들(DCS)에 응답하여 수평기간(H1, H2, ...)마다 1 수평라인분씩의 화소 데이터 신호(Data)를 데이터라인들(DL1 내지 DLm)에 공급한다. 이 때, 데이터 구동부(102)를 통해 데이터라인(DL1 내지 DLm)에 공급되는 화소 데이터 신호(Data)는 하이 논리 전압과 로우 논리 전압을 가지는 디지털 신호이다.
이를 위해, 데이터 구동부(102)는 도 5에 도시된 바와 같이 순차적인 샘플링신호를 공급하는 쉬프트 레지스터부(112), 샘플링 신호에 응답하여 화소 데이터 신호(Data)를 순차적으로 래치하여 동시에 출력하는 래치부(114)를 구비한다.
쉬프트 레지스터(112)는 타이밍 제어부(106)로부터의 소스 스타트 펄스(SSP)를 소스 샘플링 클럭신호(SSC)에 따라 순차적으로 쉬프트 시켜 샘플링 신호로 출력한다. 래치부(114)는 쉬프트 레지스터(112)로부터의 샘플링 신호에 응답하여 화소 데이터 신호(Data)를 일정 단위씩 순차적으로 샘플링하여 래치하여 데이터라인들(DL1 내지 DLm)에 공급하게 된다.
이와 같이, 본 발명에 따른 액정 표시 패널을 구동하기 위한 구동장치는 디지털 형태의 화소 데이터 신호가 데이터라인에 공급됨으로써 화소 데이터 신호를 아날로그 형태로 변환하기 위한 DAC부 및 감마 저항열과 출력 버퍼가 불필요하다. 이로써, 이들에 의한 소비전력을 줄일 수 있어 본 발명에 따른 액정 표시 장치는 저전압 및 저전력으로 구동회로가 가능하다. 그리고, 본 발명에 따른 액정 표시 장치는 구동회로가 액정 표시 패널에 내장되는 경우, 액정 표시 패널에서 이들이 차지하는 면적을 줄일 수 있어 상대적으로 액티브 영역이 증가된다.
도 6은 도 4에 도시된 액정 표시 패널의 구동파형을 나타내는 파형도이다.
도 6을 참조하면, 게이트 구동부(104)는 게이트라인(GL)에 수평 기간마다 게이트 신호(SP)의 하이 논리 전압(Vgh)을 공급한다. 이 게이트 신호(SP)의 하이 논리 전압(Vgh)에 의해 박막트랜지스터(TFT)가 턴온되고, 데이터 구동부(102)는 실제 구동시 필요한 화소 전압 신호(Vdn)보다 높은 화소 전압 신호(Data)를 데이터라인 (DL)에 공급한다. 여기서, 화소 전압 신호(Data)는 하이 논리 전압(Vdh)과 로우 논리 전압(Vdl)을 가지는 디지털 형태이다. 데이터라인(DL)으로부터의 화소 전압 신호(Data)는 박막트랜지스터(TFT)를 통해 액정셀에 충전되어 화상을 표시하게 된다. 그리고, 게이트 구동부(104)에서 생성되어 게이트라인(GL)에 공급된 게이트 신호의 로우 논리 전압(Vgl)에 의해 박막 트랜지스터(TFT)가 턴-오프되는 기간 동안 충전 전압 레벨을 유지하게 된다. 이 때, 데이터 라인(DL)에 공급된 화소 전압 신호(Data)는 실제 구동시 필요한 전압(Vdn)레벨보다 높기 때문에 스토리지 캐패시터없이도 화소 전극에 충전된 충전 전압 레벨을 유지할 수 있다. 이에 따라, 본 발명에 따른 액정 표시 패널은 별도의 스토리지 캐패시터가 불필요하므로 종래 스토리지캐패시터에 의한 개구율 저하가 보상된다.
도 7은 본 발명의 제2 실시 예에 따른 액정 표시 패널을 나타내는 도면이다.
도 7을 참조하면, 본 발명의 제2 실시 예에 따른 액정 표시 패널의 각 화소들(PXL)은 도 2에 도시된 액정 표시 패널의 각 화소들과 대비하여 데이터라인 대신에 게이트라인을 따라 각 서브화소의 크기가 다른 것을 제외하고는 동일한 구성요소를 구비한다. 이에 따라, 동일한 구성요소에 대한 설명은 생략하기로 한다.
제1 내지 제3 데이터라인(DLi1 내지 DLi3)은 동일 폭으로 이격되어 각 서브화소(R1,R2,R3,R4,G1,G2,G3,G4,B1,B2,B3,B4)의 화소전극에 화소 전압 신호를 공급한다.
제1 내지 제4 게이트라인(GLi1 내지 GLi4)은 서로 다른 폭으로 이격되어 각 서브화소(R1,R2,R3,R4,G1,G2,G3,G4,B1,B2,B3,B4)의 박막트랜지스터(TFT)에 스캔펄 스를 공급한다. 이 때, 인접한 게이트라인들간의 이격거리는 k배씩 차이가 나도록 게이트라인을 설계한다. 예를 들어, 제1 게이트라인(GLj1)과 제2 게이트라인(GLj2) 간의 이격거리가 p이면, 제2 게이트라인(GLj2)과 제3 게이트라인(GLj3) 간의 이격거리는 p/2이며, 제3 게이트라인(GLj3)과 제4 게이트라인(GLj4) 간의 이격거리는 p/4이며, 제4 게이트라인(GLj4)과 다음 화소의 제1 게이트라인 간의 이격거리는 p/8이다.
이격거리가 다른 게이트라인들(GL)에 의해 각 서브화소의 면적도 게이트라인을 따라 k배씩 차이가 나도록 형성된다. 예를 들어, 제1 게이트라인(GLj1)과 제2 게이트라인(GLj2) 사이에 위치하는 서브화소들(R1,G1,B1)의 면적이 q이면, 제2 게이트라인(GLj2)과 제3 게이트라인(GLj3) 사이에 위치하는 서브화소들(R2,G2,B2)의 면적은 q/2이다. 그리고, 제3 게이트라인(GLj3)과 제4 게이트라인(GLj4) 사이에 위치하는 서브화소들(R3,G3,B3)의 면적은 q/4이다. 그리고, 제4 게이트라인(GLj4)과 다음 화소의 제1 게이트라인(GLj1) 사이에 위치하는 서브화소들(R4,G4,B4)의 면적은 q/8이다.
이러한 각 서브화소들(R1,R2,R3,R4,G1,G2,G3,G4,B1,B2,B3,B4)은 박막트랜지스터(TFT)를 통해 공급되는 화소 데이터 신호의 하이 논리 전압 또는 로우 논리 전압에 따라 온/오프된다. 그리고, 각 서브 화소들(R1,R2,R3,R4,G1,G2,G3,G4,B1,B2,B3,B4)을 이용하여 계조를 표현하기 위해서 각 서브화소들을 선택적으로 활성화시킨다. 이에 따라, 각 서브화소들(R1,R2,R3,R4,G1,G2,G3,G4,B1,B2,B3,B4)에는 중간 계조를 표시하기 위한 중간 계조 에 해당하는 화소 데이터 신호가 공급되지 않는다.
한편, 본 발명에 따른 액정 표시 패널은 게이트라인들 및 데이터라인들 중 어느 하나가 서로 다른 폭으로 이격되어 각 화소의 서브화소의 면적을 조절하는 것을 예로 들어 설명하였다. 이외에도 본 발명에 따른 액정 표시 패널은 게이트라인 및 데이터라인들의 이격거리를 조절하여 각 화소의 서브 화소의 면적을 조절할 수 있다.
또한, 본 발명에 따른 액정 표시 패널은 각 화소를 R(Red),G(Green),B(Blue) 서브화소로 이루어진 경우를 예로 들어 설명하였지만 이외에도 각 화소를 R(Red),G(Green),B(Blue),W(White) 서브화소로 구성하거나 각 화소를 R(Red),G(Green),B(Blue),M(Magenta),C(Cyan),Y(Yellow) 서브화소로 구성할 수도 있다.
상술한 바와 같이 본 발명에 따른 액정 표시 패널 및 이의 구동장치와 이의 구동방법은 각 화소의 서브화소를 선택적으로 활성화시켜 풀 컬러의 화상을 구현하게 된다. 이에 따라, 본 발명에 따른 액정 표시 패널 및 이의 구동장치와 이의 구동방법은 중간 계조에 해당하는 전압이 공급되지 않고 데이터라인에 화소 데이터 신호의 하이 논리 전압과 로우 논리 전압만 공급하므로 각 데이터라인 간의 출력 편차가 없어 화질 불량이 개선되며 계조가 편차가 방지된다.
또한, 본 발명에 따른 액정 표시 패널 및 이의 구동장치와 이의 구동방법은 디지털 형태의 화소 데이터 신호가 데이터라인에 공급됨으로써 화소 데이터 신호를 아날로그 형태로 변환하기 위한 DAC부 및 감마 저항열과 출력 버퍼가 불필요하다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술 사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (11)

  1. 서로 다른 색을 구현하는 컬러 필터의 개수×2n(n은 자연수)개의 서브화소로 이루어진 화소을 포함하는 액정 표시 패널을 구동하기 위한 구동장치에 있어서,
    상기 서브화소에 화소 데이터 신호를 공급하는 데이터 구동부를 구비하는 것을 특징으로 하는 액정 표시 패널의 구동장치.
  2. 제 1 항에 있어서,
    상기 데이터 구동부는 상기 각 서브화소에 화소 데이터 신호의 로우 논리 전압 및 하이 논리 전압 중 어느 하나의 전압을 공급하는 것을 특징으로 하는 액정 표시 패널의 구동장치.
  3. 제 2 항에 있어서,
    상기 데이터 구동부는
    순차적인 샘플링신호를 공급하는 쉬프트 레지스터부와;
    상기 샘플링 신호에 응답하여 화소 데이터 신호를 순차적으로 래치하여 동시에 상기 데이터라인에 출력하는 래치부를 포함하는 것을 특징으로 하는 액정 표시 패널의 구동장치.
  4. 제 1 항에 있어서,
    상기 각 화소에 포함되며 상기 액정 표시 패널의 게이트라인 및 데이터라인 중 적어도 어느 하나를 사이에 두고 인접한 서브화소들은 k(여기서, k는 자연수)배씩 면적차가 나는 것을 특징으로 하는 액정 표시 패널의 구동장치.
  5. 서로 다른 색을 구현하는 컬러 필터의 개수×2n(n은 자연수)개의 서브화소로 이루어진 화소를 구비하는 것을 특징으로 하는 액정 표시 패널.
  6. 제 5 항에 있어서,
    상기 각 서브화소는 게이트라인 및 데이터라인의 교차로 마련된 화소 영역에 형성되는 것을 특징으로 하는 액정 표시 패널.
  7. 제 6 항에 있어서,
    상기 각 화소에 포함되며 상기 게이트라인 및 데이터라인 중 적어도 어느 하나를 사이에 두고 인접한 서브화소들은 k(여기서, k는 자연수)배씩 면적차가 나는 것을 특징으로 하는 액정 표시 패널.
  8. 제 5 항에 있어서,
    상기 각 서브화소의 화소전극에는 화소 데이터 신호의 로우 논리 전압 및 하 이 논리 전압 중 어느 하나의 전압이 인가되는 것을 특징으로 하는 액정 표시 패널.
  9. 서로 다른 색을 구현하는 컬러 필터의 개수×2n(n은 자연수)개의 서브화소로 이루어진 화소를 포함하는 액정 표시 패널의 구동방법에 있어서,
    상기 액정 표시 패널의 게이트라인에 게이트 신호를 공급하고, 상기 액정 표시 패널의 데이터라인에 화소 데이터 신호를 공급하여 화상을 표시하는 단계를 포함하는 것을 특징으로 하는 액정 표시 패널의 구동방법.
  10. 제 9 항에 있어서,
    상기 데이터라인에는 화소 데이터 신호의 로우 논리 전압 및 하이 논리 전압 중 어느 하나의 전압을 공급하는 것을 특징으로 하는 액정 표시 패널의 구동방법.
  11. 제 9 항에 있어서,
    상기 화상을 표시하는 단계는
    상기 각 화소에 포함된 서브 화소 중 적어도 어느 하나를 활성하시켜 계조를 표현하는 것을 특징으로 하는 액정 표시 패널의 구동방법.
KR1020050053849A 2005-06-22 2005-06-22 액정 표시 패널 및 이의 구동장치와 이의 구동방법 KR20060134281A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050053849A KR20060134281A (ko) 2005-06-22 2005-06-22 액정 표시 패널 및 이의 구동장치와 이의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050053849A KR20060134281A (ko) 2005-06-22 2005-06-22 액정 표시 패널 및 이의 구동장치와 이의 구동방법

Publications (1)

Publication Number Publication Date
KR20060134281A true KR20060134281A (ko) 2006-12-28

Family

ID=37812681

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050053849A KR20060134281A (ko) 2005-06-22 2005-06-22 액정 표시 패널 및 이의 구동장치와 이의 구동방법

Country Status (1)

Country Link
KR (1) KR20060134281A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9397317B2 (en) 2012-08-07 2016-07-19 Samsung Display Co., Ltd. Organic light-emitting transistor and organic light emitting display apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9397317B2 (en) 2012-08-07 2016-07-19 Samsung Display Co., Ltd. Organic light-emitting transistor and organic light emitting display apparatus

Similar Documents

Publication Publication Date Title
US10242634B2 (en) Display device
KR101245944B1 (ko) 액정패널, 이를 구비한 액정표시장치 및 그 구동 방법
KR101322002B1 (ko) 액정표시장치
KR101692856B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR101252854B1 (ko) 액정 패널, 데이터 드라이버, 이를 구비한 액정표시장치 및그 구동 방법
KR20110024993A (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101146376B1 (ko) 액정표시장치 및 그의 구동방법
KR102557623B1 (ko) 액정표시장치의 데이터 구동 회로 및 구동 방법
KR101396937B1 (ko) 액정표시장치 및 그 구동방법
KR101519914B1 (ko) 액정표시장치의 구동장치 및 그 구동방법
KR101388350B1 (ko) 소스 드라이버 집적회로 및 이를 구비한 액정 표시 장치
KR20090053387A (ko) 액정 표시 장치 및 그 구동 방법
KR101264697B1 (ko) 액정표시장치의 구동장치 및 구동방법
KR20130028596A (ko) 액정표시장치의 도트 인버전 제어방법
KR20040049558A (ko) 액정 표시 장치 및 그 구동 방법
KR100303449B1 (ko) 플리커링을 줄이기 위한 액정 표시 장치 및 이의 구동 방법
KR20060134281A (ko) 액정 표시 패널 및 이의 구동장치와 이의 구동방법
KR100861270B1 (ko) 액정표시장치 및 그의 구동방법
KR20090041787A (ko) 액정표시장치
KR101201332B1 (ko) 액정표시장치와 그 구동방법
KR100880934B1 (ko) 액정표시장치 및 구동방법
KR101351922B1 (ko) 액정 표시장치 및 그 구동 방법
KR100594242B1 (ko) 평판 표시 장치 구동을 위한 소스 드라이버 및 소스 라인구동 방법
KR100900540B1 (ko) 계조 전압 생성 회로 및 이를 이용한 액정 표시 장치의구동 장치
KR101097585B1 (ko) 액정표시장치용 전압 발생 회로 및 이를 이용한액정표시장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination