KR20060076098A - Method for manufacturing mos transistor - Google Patents
Method for manufacturing mos transistor Download PDFInfo
- Publication number
- KR20060076098A KR20060076098A KR1020040115794A KR20040115794A KR20060076098A KR 20060076098 A KR20060076098 A KR 20060076098A KR 1020040115794 A KR1020040115794 A KR 1020040115794A KR 20040115794 A KR20040115794 A KR 20040115794A KR 20060076098 A KR20060076098 A KR 20060076098A
- Authority
- KR
- South Korea
- Prior art keywords
- spacer
- source
- forming
- salicide
- gate electrode
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 30
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 15
- 125000006850 spacer group Chemical group 0.000 claims abstract description 35
- 238000009792 diffusion process Methods 0.000 claims abstract description 33
- 239000004065 semiconductor Substances 0.000 claims abstract description 10
- 239000000758 substrate Substances 0.000 claims description 31
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 16
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 15
- 229910052710 silicon Inorganic materials 0.000 claims description 15
- 239000010703 silicon Substances 0.000 claims description 15
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 11
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 11
- 239000012535 impurity Substances 0.000 claims description 10
- 239000002184 metal Substances 0.000 claims description 10
- 229910052751 metal Inorganic materials 0.000 claims description 10
- 239000010936 titanium Substances 0.000 claims description 5
- 238000005245 sintering Methods 0.000 claims description 4
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 3
- 229910017052 cobalt Inorganic materials 0.000 claims description 3
- 239000010941 cobalt Substances 0.000 claims description 3
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical group [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 claims description 3
- 229910052719 titanium Inorganic materials 0.000 claims description 3
- 230000010354 integration Effects 0.000 abstract description 4
- 238000005468 ion implantation Methods 0.000 description 11
- 238000005530 etching Methods 0.000 description 9
- 238000010438 heat treatment Methods 0.000 description 5
- 238000002513 implantation Methods 0.000 description 4
- 150000004767 nitrides Chemical class 0.000 description 4
- 230000004888 barrier function Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 229910021332 silicide Inorganic materials 0.000 description 3
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 3
- 150000002500 ions Chemical class 0.000 description 2
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- XUIMIQQOPSSXEZ-NJFSPNSNSA-N silicon-30 atom Chemical compound [30Si] XUIMIQQOPSSXEZ-NJFSPNSNSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000007943 implant Substances 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/665—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using self aligned silicidation, i.e. salicide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
- H01L29/4983—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET with a lateral structure, e.g. a Polysilicon gate with a lateral doping variation or with a lateral composition variation or characterised by the sidewalls being composed of conductive, resistive or dielectric material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
- H01L29/66575—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
- H01L29/6659—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
MOS 트랜지스터의 제조 방법을 개시한다. 본 방법은, 게이트 측벽에 비교적 얇게 형성된 제1 스페이서 및 비교적 두껍게 형성된 제2 스페이서를 형성하고, 또한 제2 스페이서 및 소스/드레인 확산 영역을 형성하기 전에 미리 샐리사이드 공정을 실시하여 샐리사이드층을 형성한다. 그리하여, 소스/드레인 확산 영역에 보다 넓은 면적의 샐리사이드층을 형성할 수 있다. 따라서, 반도체 소자의 고집적화에 따라 트랜지스터 소자의 크기를 미세하게 형성하는 경우에도, 소스/드레인 영역에서의 샐리사이드층을 보다 안정적으로 형성할 수 있어서, 소스/드레인 영역에서의 저항을 감소시킬 수 있고 궁극적으로는 트랜지스터 소자의 성능을 향상시킬 수 있다.A method of manufacturing a MOS transistor is disclosed. The method includes forming a relatively thin first spacer and a relatively thick second spacer on the gate sidewall, and also performing a salicide process in advance before forming the second spacer and the source / drain diffusion region to form a salicide layer. do. Thus, a larger area of salicide layer can be formed in the source / drain diffusion region. Therefore, even when the size of the transistor element is finely formed due to the high integration of the semiconductor element, the salicide layer in the source / drain region can be formed more stably, and the resistance in the source / drain region can be reduced. Ultimately, the performance of transistor devices can be improved.
Description
도 1a 내지 도 1e는 종래의 스페이서 및 LDD 구조를 갖는 MOS 트랜지스터의 제조 방법을 설명하기 위한 도면이다. 1A to 1E are diagrams for describing a method of manufacturing a MOS transistor having a conventional spacer and an LDD structure.
도 2는 종래의 MOS 트랜지스터의 제조 방법에 의하는 경우 게이트 및 게이트 사이의 간격이 좁아서 소스/드레인 영역에 샐리사이드층을 형성할 때 발생하는 공간 부족 문제를 설명하기 위한 개요도이다.FIG. 2 is a schematic diagram illustrating a space shortage problem that occurs when a salicide layer is formed in a source / drain region due to a narrow gap between a gate and a gate in the conventional method of manufacturing a MOS transistor.
도 3a 내지 도 3g는 본 발명에 따른 MOS 트랜지스터의 제조 방법을 단계별로 설명하기 위한 도면이다.3A to 3G are diagrams for explaining step-by-step a method of manufacturing a MOS transistor according to the present invention.
본 발명은 MOS 트랜지스터 반도체 소자의 제조 기술에 관한 것으로서, 보다 자세하게는, 소스/드레인 확산 영역에 보다 넓은 면적의 샐리사이드층을 형성할 수 있는 MOS 트랜지스터의 제조 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a manufacturing technique of a MOS transistor semiconductor device, and more particularly, to a manufacturing method of a MOS transistor capable of forming a salicide layer having a larger area in a source / drain diffusion region.
반도체 집적 회로의 제조에 있어서, 개발 초기에는 1 ~ 2 mm 크기의 실리콘 다이(die)에 한 개의 트랜지스터를 제작하였으나, 오늘날에는 20 mm × 20 mm 크기 위에 수백만 개의 단위 소자들을 집적하기에 이르렀다. 이러한 집적 회로를 제조 하기 위하여 단위 트랜지스터의 크기를 최소 크기로 설계하게 되는데, 이를 구현하기 위하여 다양한 공정 기술들이 개발되고 있다.In the manufacture of semiconductor integrated circuits, at the beginning of development, one transistor was fabricated on a silicon die of 1 to 2 mm in size, but today it has led to the integration of millions of unit devices on a 20 mm by 20 mm size. In order to manufacture such an integrated circuit, a unit transistor is designed to have a minimum size, and various process technologies have been developed to implement the integrated circuit.
집적 회로를 구성하는 단위 트랜지스터의 스케일 다운(Scale Down)에 따라 소스-드레인 확산 영역에서의 확산 정도가 높고 큰 곡률을 가지는 매우 얇은 접합의 기판이 요구된다. 이와 같이, 불순물의 농도 구배가 급격한 드레인-기판의 접합에서는 핫 캐리어(Hot Carrier)로 인한 임팩트 이온화(Impact Ionization) 현상이 유발된다. 이 문제를 해결하기 위하여 LDD(Lightly Doped Drain) 구조가 개발되었다. LDD 구조는 다결정 실리콘 게이트의 경계를 정한 뒤, N형 불순물 주입을 사용하여 채널의 연장을 확정 짓는 LDD 연장선을 형성함으로써 이루어진다. As the scale down of the unit transistors constituting the integrated circuit requires a very thin junction substrate having a high degree of diffusion in the source-drain diffusion region and a large curvature. As described above, in the junction of the drain-substrate having a steep concentration gradient of impurities, an impact ionization phenomenon due to hot carriers is induced. To solve this problem, a lightly doped drain (LDD) structure has been developed. The LDD structure is formed by delimiting the polycrystalline silicon gate and then forming an LDD extension line which uses N-type impurity implantation to determine the extension of the channel.
한편, 트랜지스터의 게이트 전극 및 소스-드레인 확산 영역을 형성한 후에는 이를 외부와 전기적으로 연결하기 위하여 금속 배선과의 컨택(Contact)을 형성하게 되는데, 트랜지스터의 스케일 다운에 따라 형성된 얇은 다결정 실리콘 게이트 및 옅은 소스-드레인 확산 영역의 면저항은 모두 10 ~ 20 ohms/square 이하로 줄어들 수 없게 된다. 이 때문에 상호접속 매개체로서의 유용성이 크게 줄어들게 된다. On the other hand, after the gate electrode and the source-drain diffusion region of the transistor are formed, a contact with a metal wiring is formed to electrically connect the gate electrode and the source-drain diffusion region. A thin polycrystalline silicon gate formed by scaling down the transistor and The sheet resistance of the light source-drain diffusion regions cannot all be reduced below 10-20 ohms / square. This greatly reduces the usefulness of the interconnect medium.
이러한 문제를 해결하고 상호 접속을 향상시키기 위한 방안으로서, 게이트 또는 소스-드레인 영역의 실리콘 위에 낮은 비저항값을 가지는 실리사이드(Silicide)를 형성하는 방법이 개발되었다. 특히, 트랜지스터의 게이트와 소스-드레인 영역 위에 실리사이드를 동시에 형성하는 공정을 샐리사이드(Salicide) 공정이라고 한다. 이러한 샐리사이드 공정을 통하여, 소스-드레인과 게이트 사이에 생겨날 수 있는 겹침으로 인한 기생 커패시턴스를 없앨 수 있고, 금속과 소스-드레인 의 접촉 면적이 증가하여 접촉 저항 및 소스-드레인 내부 저항을 줄일 수 있다.In order to solve this problem and to improve the interconnection, a method of forming silicide having a low resistivity on silicon in the gate or source-drain region has been developed. In particular, a process of simultaneously forming silicide on the gate and the source-drain region of the transistor is called a salicide process. Through this salicide process, parasitic capacitance due to overlap between source-drain and gate can be eliminated, and the contact area between metal and source-drain can be increased to reduce contact resistance and source-drain internal resistance. .
도 1을 참조하여, 종래 반도체 소자의 LDD 및 샐리사이드의 형성 방법을 설명하면 다음과 같다. Referring to FIG. 1, a method of forming LDD and salicide of a conventional semiconductor device will be described below.
먼저, 트랜지스터가 형성되는 활성 영역에서, 기판(10) 위에 게이트 산화물(20) 및 다결정 실리콘(30)을 차례로 형성한 후, 포토리소그래피 및 에칭 공정에 의해 게이트 전극이 형성될 영역만 패터닝함으로써 도 1a와 같은 형태를 얻는다.First, in the active region in which the transistor is formed, the
다음으로, 도 1a에서 형성된 다결정 실리콘 게이트(30)를 마스크로 하여 기판(10)과 반대 도전형을 갖는 저농도의 불순물을 저에너지로 이온 주입하고 열처리함으로써 LDD 영역(22a)을 형성한다.(도 1b 참조)Next, using the
위와 같이 LDD 영역(22a)을 형성한 후에는, 기판(10)의 전면에 걸쳐 저압 화학 기상 증착법(LPCVD)으로 산화막을 형성한 후 게이트(30)의 측벽 부분의 산화막만을 남기고 식각하여 제거한다. 이렇게 게이트(30)의 측벽 부분에 남겨진 산화막은 스페이서(Spacer; 32)로서 후술하는 샐리사이드 공정에서 게이트 및 소스/드레인 확산 영역 사이의 단락을 방지하는 역할을 하게 된다. 도 1c에는 스페이서(32)가 형성된 상태를 도시하였다.After the
계속하여, 도 1d에서 보듯이, 다결정 실리콘 게이트(30) 및 스페이서(32)를 마스크로 하여 불순물을 이온 주입 및 열처리함으로써 고농도의 소스/드레인 확산 영역(22b)을 형성한다. 다음으로, 실리콘 또는 다결정 실리콘과 반응하여 샐리사이드를 형성하는 코발트(Co) 또는 티타늄(Ti) 등의 금속을 기판(10)의 전면에 증착한다. 그 후, 소결공정을 통해 다결정 실리콘 게이트의 상면 및 소스/드레인 확산 영역에서의 실리콘 기판 상면에서 샐리사이드층을 형성한 후, 반응하지 않은 금속을 선택적 에칭에 의해 제거한다. 이렇게 형성된 자기 정돈되는 실리사이드를 샐리사이드라고 한다. 도 1e에는 다결정 실리콘 게이트(30) 및 소스/드레인 확산 영역에 각각 샐리사이드층(24a, 24b)이 형성된 상태를 도시하였다.Subsequently, as shown in FIG. 1D, the source /
그러나, 상술한 반도체 소자의 제조 방법에는 다음과 같은 문제점이 있다. However, the above-described method for manufacturing a semiconductor device has the following problems.
첫째, 회로의 집적도가 증가함에 따라 단위 트랜지스터 소자가 서로 인접하게 형성되는데, 이 때 트랜지스터의 게이트 전극이 서로 인접하게 배치됨에 따라 게이트 사이의 간격이 매우 좁아지게 된다. 따라서, 산화물 스페이서(32)가 형성된 게이트 사이의 소드/드레인 확산 영역의 노출 면적이 좁아지게 된다. 다시 말해서, 도 2에서 보듯이, 소스/드레인 확산 영역에서는 샐리사이드가 형성되는 면적이 매우 좁게 된다. 그리하여, 소스/드레인 확산 영역에서는 컨택을 형성할 여유 공간이 부족하게 되고 또한 샐리사이드가 잘 형성되지 않으므로 면저항이 증가하는 문제가 야기된다.First, as the degree of integration of the circuit increases, the unit transistor elements are formed adjacent to each other. As the gate electrodes of the transistors are disposed adjacent to each other, the distance between the gates becomes very narrow. Thus, the exposed area of the sword / drain diffusion region between the gates on which the
둘째, 도 1c에서 설명하였듯이, 스페이서(32)를 형성하기 위하여는, 기판(10) 위에 산화막을 증착한 다음에 게이트 전극(30)의 측벽 부분만을 남기고 나머지 영역에서의 산화막을 반응성 이온 에칭을 실시하여 식각하게 된다. 이 때, 플라즈마에 의하여 소스/드레인 확산 영역에서의 실리콘 기판 표면이 손상될 수 있다. 이러한 손상으로 인하여, 정션(Junction)에서의 전류 누설이 야기되므로 트랜지스터 소자의 정상적인 동작을 방해하게 된다.Second, as described with reference to FIG. 1C, in order to form the
본 발명의 목적은 소스/드레인 확산 영역에 보다 넓은 면적의 샐리사이드층을 형성할 수 있는 MOS 트랜지스터의 제조 방법을 제공하는 것이다. It is an object of the present invention to provide a method for manufacturing a MOS transistor capable of forming a larger area of salicide layer in a source / drain diffusion region.
또한, 본 발명의 다른 목적은, 스페이서로 형성되는 실리콘 질화막을 제거할 때 플라즈마로 인하여 실리콘 기판의 표면이 손상되는 것을 방지할 수 있는 MOS 트랜지스터의 제조 방법을 제공하는 것이다.Further, another object of the present invention is to provide a method for manufacturing a MOS transistor which can prevent the surface of the silicon substrate from being damaged by the plasma when removing the silicon nitride film formed of the spacer.
나아가, 본 발명의 또 다른 목적은, 소스/드레인 확산 영역에서의 샐리사이드층이 두꺼운 실리콘 질화막 스페이서 아래에 미리 형성되어 있어서, 소스/드레인 확산 영역에서의 저항이 작고 또한 에칭 공정에서의 플라즈마로 인한 기판의 손상이 없는 MOS 트랜지스터를 제공하는 것이다. Furthermore, another object of the present invention is that the salicide layer in the source / drain diffusion region is previously formed under the thick silicon nitride film spacer, so that the resistance in the source / drain diffusion region is small and due to the plasma in the etching process It is to provide a MOS transistor without damaging the substrate.
본 발명에 따른 MOS 트랜지스터의 제조 방법은, 실리콘 기판 위에 다결정 실리콘 게이트 전극을 형성하는 단계와, 상기 게이트 전극 및 상기 실리콘 기판 위에 버퍼 산화막을 형성하는 단계와, 상기 게이트 전극을 마스크로 하여 불순물을 이온 주입하고 열처리함으로써 LDD 영역을 형성하는 단계와, 상기 게이트 전극의 양 측벽을 제외한 나머지 영역에서의 상기 버퍼 산화막을 제거하여 제1 스페이서를 형성하는 단계와, 상기 반도체 기판 위에 샐리사이드용 금속층을 형성하고 소결함으로써 상기 게이트 전극의 다결정 실리콘 위 및 상기 실리콘 기판 위에 각각 샐리사이드층을 형성하는 단계와, 상기 반도체 기판 위에 실리콘 질화막을 형성하고 상기 제1 스페이서의 양 측벽을 제외한 나머지 영역에서의 상기 실리콘 질화막을 제거하여 제2 스페이서를 형성하는 단계와, 상기 게이트 전극, 상기 제1 스페이서 및 상 기 제2 스페이서를 마스크로 하여 불순물을 이온 주입하고 열처리함으로써 소스-드레인 확산 영역을 형성하는 단계를 포함하여 구성된다.A method of manufacturing a MOS transistor according to the present invention includes the steps of forming a polycrystalline silicon gate electrode on a silicon substrate, forming a buffer oxide film on the gate electrode and the silicon substrate, and ionizing impurities using the gate electrode as a mask. Forming an LDD region by implantation and heat treatment; removing the buffer oxide film in the remaining regions except for both sidewalls of the gate electrode to form a first spacer; forming a salicide metal layer on the semiconductor substrate; Forming a salicide layer on the silicon substrate and on the polycrystalline silicon of the gate electrode by sintering, and forming a silicon nitride film on the semiconductor substrate and removing the silicon nitride film in the remaining regions except for both sidewalls of the first spacer. To remove the second spacer Comprising the steps of: sex, by the gate electrode, wherein the first spacer and the ion exchanger phase impurities to the second spacer as a mask, implantation and annealing the source - is configured to include the step of forming a drain diffusion region.
또한, 본 발명에 따른 MOS 트랜지스터는, 소스/드레인 확산 영역에서의 샐리사이드층이 두꺼운 실리콘 질화막 스페이서 아래에 미리 형성되어 있다. 그리하여, 소스/드레인 확산 영역에서의 저항이 작고 또한 질화막 에칭 공정에서의 플라즈마로 인한 기판의 손상이 방지된다.In addition, the MOS transistor according to the present invention is previously formed under a thick silicon nitride film spacer in the salicide layer in the source / drain diffusion region. Thus, the resistance in the source / drain diffusion region is small and damage to the substrate due to the plasma in the nitride film etching process is prevented.
이하에서는 첨부한 도면을 참조하여 본 발명에 따른 트랜지스터의 제조 방법의 바람직한 실시예를 설명하기로 한다.Hereinafter, with reference to the accompanying drawings will be described a preferred embodiment of a method for manufacturing a transistor according to the present invention.
먼저, 트랜지스터가 형성되는 활성 영역에서, 기판(10) 상에 게이트 산화물(20) 및 다결정 실리콘(30)을 차례로 형성한 후 포토리소그래피 및 에칭 공정에 의해 게이트 전극(30)을 형성한다. First, in the active region where the transistor is formed, the
다음으로, 도 3a에서 보듯이, 기판(10)에 버퍼 산화막(32)을 증착한다. 그 후, LDD 임플란트 공정을 실시한다. 즉, 게이트 전극(30)을 마스크로 하여 기판(10)과 반대 도전형을 갖는 저농도의 불순물을 저에너지로 이온 주입하고 열처리함으로써 LDD 영역(22a)을 형성한다.(도 3b 참조) 이렇게, 버퍼 산화막(32)를 통해 LDD 이온 주입을 실시함으로써 보다 얕은 정션을 구현할 수 있다.Next, as shown in FIG. 3A, a
위와 같이 LDD 영역(22a)을 형성한 후에는, 게이트(30)의 측벽 부분의 버퍼 산화막만을 남기고 식각하여 제거한다. 이렇게 게이트(30)의 측벽 부분에 남겨진 산화막은 제1 스페이서(Spacer; 32a)로서 후술하는 샐리사이드 공정에서 게이트 및 소스/드레인 확산 영역 사이의 단락을 방지하는 역할을 하게 된다. 제1 스페이서 (32a)는 실리콘 산화물로 형성되는 것이 바람직하고, 게이트 및 소스/드레인 확산 영역 사이의 단락을 방지하기 위한 최소의 두께로 형성되는 것이 바람직하다. 이렇게 형성된 제1 스페이서(32a)를 도 3c에 나타내었다.After the LDD
다음으로, 도 3d에서 보듯이, 실리콘 또는 다결정 실리콘과 반응하여 샐리사이드를 형성하는 코발트(Co) 또는 티타늄(Ti) 등의 샐리사이드용 금속을 기판(10)의 전면에 증착한다. 그 후, 소결 공정을 통해 게이트 전극(30)의 다결정 실리콘 상면 및 소스/드레인 확산 영역의 실리콘 기판 상면에서 샐리사이드층(24a, 24b)을 각각 형성한 다음, 반응하지 않은 금속을 선택적 에칭에 의해 제거한다. 그리하여, 후술하는 제2 스페이서(34a; 도 3f 참조)를 형성하기 전에 미리 샐리사이드 공정을 실시함으로써, 소스/드레인 영역에 보다 넓은 면적의 샐리사이드층을 형성할 수 있다. 따라서, 소스/드레인 영역에서의 저항을 줄일 수 있고 궁극적으로는 트랜지스터의 성능 향상을 꾀할 수 있다.Next, as shown in FIG. 3D, a metal for salicide such as cobalt (Co) or titanium (Ti), which reacts with silicon or polycrystalline silicon to form salicide, is deposited on the entire surface of the
위와 같이, 샐리사이드 공정을 실시한 후에, 기판(10)의 전면에 실리콘 질화막(34)을 증착한다.(도 3e 참조) 그 후, 게이트(30) 및 제1 스페이서(32a)의 양 측벽에서의 질화막을 남기고 나머지 질화막을 제거하여 제2 스페이서(34a)를 형성한다.(도 3f 참조) 실리콘 질화막(34)를 제거하기 위하여 반응성 이온 에칭을 실시하게 되는데, 이 때 소스/드레인 확산 영역을 형성할 실리콘 기판 표면에 샐리사이드층(24b)이 존재하게 되므로 플라즈마에 의한 기판 표면의 손상을 최소화할 수 있다. 따라서, 정션에서의 전류 누설을 피할 수 있으므로, 트랜지스터의 신뢰도가 향상된다.As described above, after the salicide process is performed, a
나아가, 위에서 형성한 제2 스페이서(34a)는 소스/드레인 확산 영역을 이온 주입 공정에 의해 형성할 때 이온 주입에 대한 마스크로서 역할을 하게 된다. 즉, 도 3g에서 보듯이, 다결정 실리콘 게이트(30), 제1 스페이서(32a) 및 제2 스페이서(34a)를 마스크로 하여 불순물을 이온 주입 및 열처리함으로써 고농도의 소스/드레인 확산 영역(22b)을 형성한다. Furthermore, the
소스/드레인 확산 영역(22b)을 형성하기 위한 이온 주입 공정에서, 미리 형성된 샐리사이드층(24b)은 이온 주입에 대한 장벽으로 작용하게 된다. 따라서, 이온 주입 에너지를 제어하지 않고도 얕은 정션(Shallow Junction)을 용이하게 형성할 수 있다. 일반적으로, 얕은 정션을 구현하기 위하여 이온 주입 에너지를 조절하게 되는데, 그 제어 폭이 넓지 않아서 공정상 활용 폭이 크지 않다. 그러나, 본 발명에 의하면, 소스/드레인 확산 영역에 미리 형성된 샐리사이드층(24b)을 이온 주입에 대한 장벽으로 사용하여 정션의 깊이를 얕게 형성하는 것이 보다 용이하게 된다.In the ion implantation process for forming the source /
본 발명에 따르면, 비교적 얇게 형성된 제1 스페이서 및 비교적 두껍게 형성된 제2 스페이서를 사용하게 되는데, 제2 스페이서를 형성하기 전에 미리 샐리사이드 공정을 실시하므로 소스/드레인 확산 영역에서의 샐리사이드층을 보다 넓게 형성할 수 있다. 따라서, 반도체 소자의 고집적화에 따라 트랜지스터 소자의 크기를 미세하게 형성하는 경우에도, 소스/드레인 영역에서의 샐리사이드층을 보다 안정적으로 형성할 수 있다. 따라서, 소스/드레인 영역에서의 저항을 감소시킬 수 있고 궁극적으로는 트랜지스터 소자의 성능을 향상시킬 수 있다.According to the present invention, a relatively thin first spacer and a relatively thick second spacer are used. Since the salicide process is performed before forming the second spacer, the salicide layer in the source / drain diffusion region is made wider. Can be formed. Therefore, even when the size of the transistor element is minutely formed due to the high integration of the semiconductor element, the salicide layer in the source / drain region can be formed more stably. Thus, it is possible to reduce the resistance in the source / drain region and ultimately improve the performance of the transistor device.
또한, 실리콘 질화막으로 형성된 제2 스페이서의 아래에 샐리사이드층이 형성되어 있으므로, 질화막을 제거할 때 플라즈마로 인한 기판의 손상을 방지할 수 있다. 나아가, 이렇게 미리 형성된 샐리사이드층은 소스/드레인 확산 영역의 임플란트 공정에서 장벽으로 기능하여 얕은 정션을 보다 용이하게 형성할 수 있다.In addition, since the salicide layer is formed under the second spacer formed of the silicon nitride film, it is possible to prevent damage to the substrate due to the plasma when removing the nitride film. Furthermore, the previously formed salicide layer may serve as a barrier in the implantation process of the source / drain diffusion region to more easily form a shallow junction.
지금까지 본 발명의 바람직한 실시예에 대하여 설명하였으나, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 본질적인 특성을 벗어나지 않는 범위 내에서 변형된 형태로 구현할 수 있을 것이다. 그러므로, 여기서 설명한 본 발명의 실시예는 한정적인 관점이 아니라 설명적인 관점에서 고려되어야 하고, 본 발명의 범위는 상술한 설명이 아니라 특허청구범위에 나타나 있으며, 그와 동등한 범위 내에 있는 모든 차이점은 본 발명에 포함되는 것으로 해석되어야 한다.While the preferred embodiments of the present invention have been described so far, those skilled in the art may implement the present invention in a modified form without departing from the essential characteristics of the present invention. Therefore, the embodiments of the present invention described herein are to be considered in descriptive sense only and not for purposes of limitation, and the scope of the present invention is shown not in the above description but in the claims, and all differences within the equivalent range are It should be construed as being included in the invention.
Claims (3)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040115794A KR100596927B1 (en) | 2004-12-29 | 2004-12-29 | MOS Transistor and Manufacturing Method Thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040115794A KR100596927B1 (en) | 2004-12-29 | 2004-12-29 | MOS Transistor and Manufacturing Method Thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060076098A true KR20060076098A (en) | 2006-07-04 |
KR100596927B1 KR100596927B1 (en) | 2006-07-06 |
Family
ID=37168557
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040115794A KR100596927B1 (en) | 2004-12-29 | 2004-12-29 | MOS Transistor and Manufacturing Method Thereof |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100596927B1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100707588B1 (en) * | 2005-06-01 | 2007-04-13 | 동부일렉트로닉스 주식회사 | Method for Forming MOS Transistor and MOS Transistor Using the Same |
-
2004
- 2004-12-29 KR KR1020040115794A patent/KR100596927B1/en not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100707588B1 (en) * | 2005-06-01 | 2007-04-13 | 동부일렉트로닉스 주식회사 | Method for Forming MOS Transistor and MOS Transistor Using the Same |
Also Published As
Publication number | Publication date |
---|---|
KR100596927B1 (en) | 2006-07-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7098514B2 (en) | Highly integrated semiconductor device with silicide layer that secures contact margin and method of manufacturing the same | |
US6087234A (en) | Method of forming a self-aligned silicide MOSFET with an extended ultra-shallow S/D junction | |
US7468303B2 (en) | Semiconductor device and manufacturing method thereof | |
US7449387B2 (en) | MOS transistor and method of manufacturing the same | |
KR100707590B1 (en) | Multiple LDD-Type MOS Transistor and Manufacturing Method Thereof | |
US20060014351A1 (en) | Low leakage MOS transistor | |
KR100596927B1 (en) | MOS Transistor and Manufacturing Method Thereof | |
US6756638B2 (en) | MOSFET structure with reduced junction capacitance | |
US7211489B1 (en) | Localized halo implant region formed using tilt pre-amorphization implant and laser thermal anneal | |
KR19990018279A (en) | MOSFET device for preventing gate-source-drain short caused by salicide and method for manufacturing same | |
US7221009B2 (en) | Semiconductor device | |
KR100222895B1 (en) | Semiconductor device and method for manufacturing thereof | |
KR100596926B1 (en) | Method for Manufacturing MOS Transistor | |
KR100596925B1 (en) | Method for Forming Salicide In Semiconductor Device | |
US6221725B1 (en) | Method of fabricating silicide layer on gate electrode | |
US6440826B1 (en) | NiSi contacting extensions of active regions | |
KR100699594B1 (en) | Method for forming silicide of semiconductor device | |
KR100552848B1 (en) | Method for fabricating the MOSFET using selective silicidation | |
KR101102775B1 (en) | Method for manufacturing semiconductor device | |
KR100334866B1 (en) | Transistor Formation Method of Semiconductor Device | |
KR100297325B1 (en) | A method of forming silicide in semiconductor device | |
KR0147677B1 (en) | Method for manufacturing semiconductor device | |
JP4115895B2 (en) | Manufacturing method of semiconductor device | |
KR100228334B1 (en) | Method for fabricating mosfet in semiconductor device | |
KR100900234B1 (en) | Semiconductor device and method of manufacturing the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120521 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |