KR20060068422A - 무선랜 프리앰블 신호 검출 장치 및 그의 신호 검출 및타이밍 검출 방법 - Google Patents

무선랜 프리앰블 신호 검출 장치 및 그의 신호 검출 및타이밍 검출 방법 Download PDF

Info

Publication number
KR20060068422A
KR20060068422A KR1020040107111A KR20040107111A KR20060068422A KR 20060068422 A KR20060068422 A KR 20060068422A KR 1020040107111 A KR1020040107111 A KR 1020040107111A KR 20040107111 A KR20040107111 A KR 20040107111A KR 20060068422 A KR20060068422 A KR 20060068422A
Authority
KR
South Korea
Prior art keywords
signal
value
correlation
register
signal detection
Prior art date
Application number
KR1020040107111A
Other languages
English (en)
Other versions
KR100655660B1 (ko
Inventor
어익수
김경수
정희범
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR1020040107111A priority Critical patent/KR100655660B1/ko
Publication of KR20060068422A publication Critical patent/KR20060068422A/ko
Application granted granted Critical
Publication of KR100655660B1 publication Critical patent/KR100655660B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/027Speed or phase control by the received code signals, the signals containing no special synchronisation information extracting the synchronising or clock signal from the received signal spectrum, e.g. by using a resonant or bandpass circuit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2689Link with other circuits, i.e. special connections between synchronisation arrangements and other circuits for achieving synchronisation
    • H04L27/2692Link with other circuits, i.e. special connections between synchronisation arrangements and other circuits for achieving synchronisation with preamble design, i.e. with negotiation of the synchronisation sequence with transmitter or sequence linked to the algorithm used at the receiver

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 무선랜 프리앰블 신호 검출 장치 및 그의 신호 검출 및 타이밍 검출 방법에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은 하나의 공통 구조를 이용하여, 무선랜 시스템에서 반복적인 패턴을 갖는 프리앰블 신호의 유무와 신호의 타이밍(시간) 정보를 결정함으로써, 802.11a 및 802.11b의 신호 검출을 동시에 수행하고, 802.11a의 동기시간을 검출할 수 있는 무선랜 프리앰블 신호 검출 장치 및 그의 신호 검출 및 타이밍 검출 방법을 제공하는데 그 목적이 있음.
3. 발명의 해결방법의 요지
본 발명은, 프리앰블 신호 검출 장치에 있어서, 입력신호를 한 샘플씩 지연시킨 기준 입력신호와 상호 상관하여, 주어진 샘플 구간동안 더한 신호의 에너지값을 더하여, 더 큰 신호대잡음비를 얻기 위한 병렬 구조의 다수의 상호상관수단; 및 상기 다수의 상호상관수단으로부터 출력되는 각각의 상관 에너지값 중 가장 큰 상관값을 보이는 상관기 출력값(최대값)과 가장 작은 상관값을 보이는 상관기 출력값(최소값)을 선택한 후, 그 차이를 비교하여 그 비가 소정의 기준값 이상이 될 경우 신호 검출을 결정하기 위한 선택수단을 포함한다.
4. 발명의 중요한 용도
본 발명은 무선랜 시스템 등에 이용됨.
무선랜, 신호 검출, 동기,상호 상관, 기준 입력신호, 샘플, 지연

Description

무선랜 프리앰블 신호 검출 장치 및 그의 신호 검출 및 타이밍 검출 방법{WLAN preamble detection apparatus, its preamble detection and timing detection method}
도 1a 는 802.11a 방식의 동기화를 위한 짧은 주기 및 긴 주기 훈련신호의 구성을 나타낸 설명도,
도 1b 는 802.11b 방식의 동기화를 위한 프리앰블 신호의 구성을 나타낸 설명도,
도 2 는 종래의 무선랜 프리앰블 신호 검출 장치에서 신호 검출 및 타이밍 검출 과정을 나타낸 설명도,
도 3 은 본 발명에 따른 무선랜 프리앰블 신호 검출 장치의 제1 실시예 구성도,
도 4 는 본 발명에 따른 무선랜 프리앰블 신호 검출 장치의 제2 실시예 구성도,
도 5 는 본 발명에 따른 무선랜 프리앰블 신호 검출 장치의 제3 실시예 구성도,
도 6 은 본 발명에 따른 무선랜 프리앰블 신호 검출 장치에서 802.11a 신호 검출 및 타이밍 검출 방법을 나타낸 일실시예 흐름도,
도 7 은 본 발명에 따른 무선랜 프리앰블 신호 검출 장치에서 802.11b 신호 검출 및 타이밍 검출 방법을 나타낸 일실시예 흐름도,
도 8 은 본 발명에 따른 무선랜 프리앰블 신호 검출 장치의 제4 실시예 구성도이다.
* 도면의 주요 부분에 대한 부호의 설명
31 : 병렬 상관기 32 : 선택기
301 : 곱셈기 302 : 제1 덧셈기
303 : 제1 레지스터 304 : 제곱기
305 : 제2 덧셈기 306 : 제2 레지스터
41 : 입력 지연 저장기 42 : 뺄셈기
본 발명은 무선랜 프리앰블 신호 검출 장치 및 그의 신호 검출 및 타이밍 검출 방법에 관한 것으로, 더욱 상세하게는 무선랜(Wireless Local Area Network) 시스템에서 반복적인 패턴을 갖는 프리앰블 신호의 유무와 신호의 타이밍(시간) 정보를 결정하기 위한 무선랜 프리앰블 신호 검출 장치 및 그의 신호 검출 및 타이밍 검출 방법에 관한 것이다.
특히, 본 발명은 신호대잡음비가 나쁜 상황에서 좋은 신호 검출 및 타이밍 검출 특성을 보이는 프리엠블 신호 검출 장치에 관한 것으로, 하나의 공통 구조를 이용하여 802.11a 및 802.11b의 신호 검출을 동시에 수행이 가능하며, 802.11a의 동기시간 검출기로 사용이 가능하다.
도 1a 는 802.11a 방식의 동기화를 위한 짧은 주기 및 긴 주기 훈련신호의 구성을 나타낸 설명도이고, 도 1b 는 802.11b 방식의 동기화를 위한 프리앰블 신호의 구성을 나타낸 설명도이다.
도 1a 및 도 1b에 도시된 바와 같이, 802.11a의 경우 프리앰블 신호는 신호의 검출 및 시간 결정을 위하여 짧은 주기의 훈련신호를 보내고, 무선 채널의 특성에 따라 발생하는 채널 특성 보상을 위해 채널 추정을 위한 긴 주기의 훈련신호를 보낸다.
도 1a에 도시된 바와 같이, 짧은 주기의 훈련신호는 10개의 반복 패턴으로 구성된다. 따라서, 프리앰블 신호를 검출하기 위하여 10개의 반복 패턴을 검출하고, 이를 이용하여 신호 검출을 선언한다. 그러나, 이 경우 무선 채널의 특성에 의하여 10개 패턴이 연속으로 검출되지 못하는 경우 신호 검출을 하지 못하는 문제점이 있다.
도 2 는 종래의 무선랜 프리앰블 신호 검출 과정을 나타낸 설명도이다.
종래의 무선랜 프리앰블 신호 검출 장치는 신호 샘플의 전력을 측정하고 자기신호 상관을 통하여 이 두 신호의 비를 이용하여 신호를 검출하고 신호 검출후 신호의 상호 상관 특성을 이용한 피크를 검출하여 타이밍(시간)을 검출한다.
프리앰블 신호 검출 장치에서의 신호 검출 및 타이밍(시간) 검출 과정을 구체적으로 살펴보면, 지연 메모리(1a)에서 16개의 지연을 거친 지연입력신호와 입력신호를 짧은 자기 상관기(2a)를 이용하여 공액복소 곱을 하고 이를 더한다. 이 값은 입력신호가 16개의 샘플시간 단위로 반복적인 패턴이 보내오는 것을 이용한 것으로, 무선랜(WLAN) 신호가 입력되는 경우는 이 신호값이 클 것이며, 그렇지 않을 경우 작은값이 나올 것이다.
한편, 이와 동시에 전력측정기(3a)에서 입력신호의 절대값의 제곱을 한 값을 더하여 입력신호의 평균 신호크기를 구한다. 이때, 지연신호의 제곱한 값을 빼 평균 신호크기가 항상 16개의 신호에서 구한 제곱값을 더한 것을 가지고 있다.
이때, 짧은 훈련신호 자기 상관기(2a)에서 구한 공액복소 곱 값과 전력측정기(3a)에서 구한 평균 신호크기 값을 크기의 제곱을 구하는 제곱기(4a,5a)를 거쳐 제곱의 비를 나눗셈기(6a)를 이용하여 구하고, 이 비가 설정된 기준값보다 큰 경우 상태 제어기(13a)를 통해 신호를 검출한다.
이와 같이 신호 검출후, 고속 퓨리에 변환(FFT : Fast Fourier Transform)의 시작시간 결정을 위한 동기시간을 찾기 위하여 다음과 같은 동작을 수행한다.
정합 필터의 구조를 가지고 있는 짧은 훈련신호 상호 상관기(7a)를 이용하여 입력신호와 알고 있는 기준신호와 곱하여 정확한 위치를 찾아낸다. 이 경우 정합 필터의 출력은 16개의 코드에 대응되는 수 만큼의 값이 있으며, 이 중에서 가장 큰 상관값을 갖는 코드 위치가 정확한 코드 위치에 해당된다. 짧은 훈련신호 상호 상관기(7a)의 출력은 복소신호의 크기의 제곱을 구하는 제곱기(10a)를 거쳐 상호 상관기 첨두값 검색기(11a)에서 16개의 상호 상관값 중에서 가장 큰 값을 찾는다. 이렇게 찾은 첨두값은 연속하여 10번이 발생하여야 신호가 짧은 훈련신호의 10개 패턴을 찾은 것으로 첨두 처리기(12a)에서 판단한다.
이상과 같이 기존의 코드 검출 및 타이밍(시간) 검출 과정은 서로 분리된 하드웨어를 사용하여 구성한 것으로, 특히 신호대잡음비가 작은 경우 정확한 신호의 위치를 찾지 못하는 문제점이 있다.
본 발명은 상기 문제점을 해결하기 위하여 제안된 것으로, 하나의 공통 구조를 이용하여, 무선랜 시스템에서 반복적인 패턴을 갖는 프리앰블 신호의 유무와 신호의 타이밍(시간) 정보를 결정함으로써, 802.11a 및 802.11b의 신호 검출을 동시에 수행하고, 802.11a의 동기시간을 검출할 수 있는 무선랜 프리앰블 신호 검출 장치 및 그의 신호 검출 및 타이밍 검출 방법을 제공하는데 그 목적이 있다.
본 발명의 다른 목적 및 장점들은 하기의 설명에 의해서 이해될 수 있으며, 본 발명의 실시예에 의해 보다 분명하게 알게 될 것이다. 또한, 본 발명의 목적 및 장점들은 특허 청구 범위에 나타낸 수단 및 그 조합에 의해 실현될 수 있음을 쉽게 알 수 있을 것이다.
상기 목적을 달성하기 위한 본 발명은, 프리앰블 신호 검출 장치에 있어서, 입력신호를 한 샘플씩 지연시킨 기준 입력신호와 상호 상관하여, 주어진 샘플 구간동안 더한 신호의 에너지값을 더하여, 더 큰 신호대잡음비를 얻기 위한 병렬 구조의 다수의 상호상관수단; 및 상기 다수의 상호상관수단으로부터 출력되는 각각의 상관 에너지값 중 가장 큰 상관값을 보이는 상관기 출력값(최대값)과 가장 작은 상관값을 보이는 상관기 출력값(최소값)을 선택한 후, 그 차이를 비교하여 그 비가 소정의 기준값 이상이 될 경우 신호 검출을 결정하기 위한 선택수단을 포함하여 이루어진 것을 특징으로 한다.
또한, 본 발명은 반복되는 패턴으로 구성된 프리앰블 신호를 검출하기 위하여, 반복 패턴의 주기 길이에 해당하는 지연버퍼를 통해 상기 입력신호를 지연시키기 위한 지연수단; 및 상기 입력신호와 상기 지연신호의 차 신호를 상기 다수의 상호상관수단으로 전달하는 감산수단을 더 포함하여 이루어진 것을 특징으로 한다.
한편, 상기 프리엠블 신호 검출 장치에서의 무선랜(802.11a) 신호 검출 및 타이밍 검출 방법에 있어서, 입력신호와 병렬 상관기를 이용하여 상관 에너지값을 구하고, 구한 상관 에너지값을 가지고 제1 최대/최소값을 구하는 단계; 상기 구해진 제1 최대/최소값의 비를 구하여 소정 기준값 이상이 되면, 신호를 검출한 것으로 간주하여, 최대값의 지수를 이용해 상관기의 기준 입력신호를 제어하여 가장 큰 상관 에너지값이 발생되도록 하는 단계; 동기 검출기에서 가장 큰 상관 에너지값을 갖는 신호 위치를 할당한 상관기 동작을 통해 상관 에너지값을 구하고, 구한 상관 에너지값을 가지고 제2 최대/최소값을 구하는 단계; 및 상기 구해진 제2 최대/최소 값의 비를 구하여 소정 기준값 이상이 되면, 타이밍을 검출한 것으로 간주하여, 구한 '고속퓨리에변화(FFT)의 시작위치를 이용하여 보호구간을 제거한 신호'를 사용하여 고속퓨리에변환(FFT)하여 심볼을 복조하는 단계를 포함하여 이루어진 것을 특징으로 한다.
다른 한편, 상기 프리엠블 신호 검출 장치에서의 무선랜(802.11b) 신호 검출 및 타이밍 검출 방법에 있어서, 입력신호와 병렬 상관기를 이용하여 상관 에너지값을 구하고, 구한 상관 에너지값을 가지고 최대/최소값을 구하는 단계; 및 상기 구해진 최대/최소값의 비를 구하여 소정 기준값 이상이 되면, 신호를 검출한 것으로 간주하여, 최대값이 검출된 해당 위치를 찾고 이를 이용하여 심볼을 복조하는 단계를 포함하여 이루어진 것을 특징으로 한다.
상술한 목적, 특징 및 장점은 첨부된 도면과 관련한 다음의 상세한 설명을 통하여 보다 분명해 질 것이며, 그에 따라 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 것이다. 또한, 본 발명을 설명함에 있어서 본 발명과 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에 그 상세한 설명을 생략하기로 한다. 이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 일실시예를 상세히 설명하기로 한다.
도 3 은 본 발명에 따른 무선랜 프리앰블 신호 검출 장치의 제1 실시예 구성도이다.
도 3에 도시된 바와 같이, 본 발명의 제1 실시예에 따른 무선랜 프리앰블 신 호 검출 장치는, 입력신호를 한 샘플씩 지연시킨 기준 입력신호와 상호 상관하여, 주어진 샘플 구간동안 더한 신호의 에너지값을 더하여, 더 큰 신호대잡음비를 얻기 위한 병렬 구조의 다수의 상관기(31-1~31-N)와, 다수의 상관기(31-1~31-N)로부터 출력되는 각각의 상관 에너지값 중 가장 큰 상관값을 보이는 상관기 출력값(최대값)과 가장 작은 상관값을 보이는 상관기 출력값(최소값)을 선택한 후, 그 차이를 비교하여 그 비가 소정의 기준값 이상이 될 경우 신호 검출을 결정하기 위한 선택기(32)를 포함한다.
여기서, 다수의 상관기(31-1~31-N)는 각각, 입력신호와 기준 입력신호를 승산하기 위한 곱셈기(301)와, 곱셈기(301)의 출력신호와 제1 레지스터(303)의 출력값을 가산하여 제1 레지스터(303)로 전달하는 제1 덧셈기(302)와, 제1 덧셈기(302)의 출력신호를 주어진 샘플 구간동안 더하여 누적한 후 출력하는 제1 레지스터(303)와, 제1 레지스터(303)의 복소 출력값을 에너지값으로 변환하도록, 제1 레지스트 실수부 제곱과 제1 레지스트 허수부 제곱의 두 값을 더한 제곱기(304)와, 제곱기(304)의 출력값과 제2 레지스터(306)의 출력값을 가산하여 제2 레지스터(306)로 전달하는 제2 덧셈기(305)와, 제2 덧셈기(305)의 출력값을 주어진 샘플 구간동안 더하여 누적하고 있는 제2 레지스터(306)를 포함한다.
하기에서 보다 상세하게 설명될 것이지만, 본 발명의 제4 실시예에 따라 상기 제곱기(304) 대신에, 복수의 실수값 및 허수값의 절대값으로 에너지값을 계산하기 위한 절대값 계산부(801)를 이용할 수도 있다.
상기한 바와 같은 구조를 갖는 본 발명에 따른 병렬 상관기(31-1~31-N)를 이 용한 무선랜 프리앰블 신호 검출 장치의 동작을 상세하게 설명하면 다음과 같다.
통상, 무선랜 신호는 양방향 전송을 위해 시간적으로 분리되어 전송되며, 아울러 연속적인 전송이 아니고 돌발적으로 전송된다. 따라서, 이러한 신호를 수신하기 위해서는 수신신호 검출기가 필요하며, 수신신호 검출 후 전송신호를 복조하기 위한 기준 프레임을 검출하는 것이 필요하다.
802.11b의 경우 SFD(Start of Frame delimiter)를 찾아 이로부터 전송신호를 복조하는 것이고, 802.11a의 경우 고속퓨리에변화(Fast Fourier Transform)의 시작시간을 찾아 전송신호를 복조한다.
본 발명에서는 기존의 프리앰블 신호 검출 장치와는 달리, 도 3의 병렬 상관기(능동형 상관기)(31)와 같은 구조를 이용하여 신호 및 타이밍을 검출한다. 이는 802.11a의 짧은 주기 신호가 16개의 패턴으로 10번 반복되는 구조를 가지기 때문에 같은 구조를 가진 16개의 병렬 상관기(31-1~31-16)를 설치하고, 이들 병렬 상관기(31-1~31-16)의 출력값의 크기를 비교하여 가장 큰 상관값을 보이는 상관기 출력값과 가장 작은 값을 보이는 상관기 출력값을 비교하여 그 비가 일정한 값 이상이 되면 신호 검출을 결정한다.
즉, 병렬 상관기(31-1)는 짧은 훈련신호의 시간영역 신호로서 멀티비트의 형태를 가지고 있는 기준 입력신호(C0,C1,C2,C3,…)를 이용하여 입력신호와 곱셈기(301)를 이용하여 곱한다. 여기서, 기준 입력신호는 전송부에서 보내는 짧은 훈련신호의 공액복소값이다. 이어서, 곱한 결과를 제1 레지스터(303)에 저장하기 위하 여 제1 레지스터(303)의 출력값과 제1 덧셈기(302)에서 가산한 후, 제1 레지스터(303)에 저장한다.
이와 같이 제1 레지스터(303)에서 주어진 구간 동안 더해진 복소수 결과는 에너지값 형태로 제곱기(304)에서 변화되고, 변화된 에너지값은 제2 덧셈기(305)를 통하여 제2 레지스터(306)에서 저장된 값과 더해져 제2 레지스터(306)에 저장된다. 이때, 제2 레지스터(306)는 에너지값의 누적 덧셈을 통하여 신호가 포함된 상관값과 그렇지 않은 상관값의 차이를 크게 하여 신호 검출 확률을 높여주는 기능을 수행한다.
이러한 상관 기능은 나머지 상관기(31-2~31-N)에서 동시에 발생하며, 그 구성도 상관기(31-1)과 같아 동일한 동작으로 에너지값을 생성한다. 그러나, 기준 입력신호는 각 상관기마다 다르다. 이는 각 상관기(31-1~31-N) 별로 고유한 신호 상관을 하기 위한 것으로, 802.11a의 경우 기준 입력신호(도 1의 A 패턴)처럼 16개의 신호성분으로 구성된 것을 이용한다.
따라서, 각 상관기(31-1~31-N) 별로 다른 상관을 시키기 위하여 입력신호를 한 샘플씩 지연한 신호와 상관을 한다. 그러므로, 802.11a의 경우 16개의 상관기(31-1~31-16)가 필요함을 알 수 있다.
즉, 상관기(31-2)는 상관기(31-1) 보다 기준 입력신호가 한 샘플 지연되었음 알 수 있으며, 상관기(31-16)는 주기가 16 샘플인 신호에서 15 샘플 지연되었음을 알 수 있다. 이 상관 결과로써 구한 상관기(31-1~31-16)의 에너지값은 선택기(32)로 전달되어 각 상관기(31-1~31-16)를 통해 최대값과 최소값을 선택하여 그 차이를 비교하여 주어진 기준값 보다 크면 신호가 검출되었다고 판단한다. 이때, 구한 최대값이 전체 16개 에너지 데이터 중에서 몇 번째인지를 알려주는 지수가 저장된다. 이 값은 시간동기를 찾기 위한 동작을 할 때 사용하는 정보이다.
이러한 구성은 802.11b에 그대로 적용될 수 있다. 다만, 802.11a와 다른 점은 입력 기준신호가 802.11b의 프리앰블 확산신호인 바커코드(도 1b 참조)라는 차이점이 있다.
여기서, 바커코드는 의사난수 코드로서, 좋은 자기상관 특성을 가지고 있다. 따라서, 802.11b의 경우는 11개의 상관기(31-1~31-11)로서 구성됨을 알 수 있다. 따라서, 표준을 사용하는 환경에 따라 상관기(31-1~31-11)의 기준 입력신호를 변화시키면 원하는 무선랜 표준의 신호 검출기를 사용할 수 있다. 물론, 22개의 상관기(31-1~31-22) 구조를 이용한 구성 역시 가능하다.
따라서, 본 발명에 따른 본 발명의 제1 실시예에 따른 무선랜 프리앰블 신호 검출 장치가 802.11b의 프리앰블 신호 검출기로 동작하기 위해서는 기준신호가 바커코드가 되며, 에너지를 구하는 동작과 선택기에서 신호 검출을 결정하기 위하여 수행하는 동작은 동일하다. 다만, 이 경우 구하는 에너지값이 802.11a에서 16개였지만 802.11b에서는 11개이다. 802.11b의 경우 상기 도 3의 30 곱셈기가 한 비트 곱셈기로서 덧셈기를 이용하여 구성할 수 있다. 그리고, 시간동기를 찾기 위해 동작을 하기 위한 802.11a 처럼 최대 에너지값이 몇 번째인지를 알려주는 지수를 저장하여 시간동기를 잡기 위한 동작을 할 때 사용한다.
802.11a는 도 1a에 도시된 바와 같이 10개의 반복 패턴을 가지고 신호 검출 및 시간 동기를 위한 지수를 찾는다. 그러나, 802.11b는 도 1b에 도시된 바와 같이 프리앰블 구간이 54개 또는 144개가 되기 때문에 충분한 에너지를 얻을 수 있으나, 802.11a는 그렇지 못하다. 따라서, 이에 대한 방안을 모색해보면 다음과 같다.
도 4 는 본 발명에 따른 무선랜 프리앰블 신호 검출 장치의 제2 실시예 구성도로서, 입력신호 버퍼를 두어 더 많은 신호 샘플의 에너지를 구하여 상기 도 3의 구조보다 큰 신호대잡음비를 얻을 수 있다.
도 4에 도시된 바와 같이, 본 발명의 제2 실시예에 따른 무선랜 프리앰블 신호 검출 장치는, 반복되는 패턴으로 구성된 프리앰블 신호를 검출하기 위하여, 반복 패턴의 주기 길이에 해당하는 지연버퍼를 통해 입력신호를 지연시키기 위한 입력 지연 저장기(41)와, 입력신호와 지연신호의 차 신호를 다수의 상관기(31-1~31-N)로 전달하는 뺄셈기(42)와, 뺄셈기(42)를 통해 전달되는 감산신호를 한 샘플씩 지연시킨 기준 입력신호와 상호 상관하여, 주어진 샘플 구간동안 더한 신호의 에너지값을 더하여, 더 큰 신호대잡음비를 얻기 위한 병렬 구조의 다수의 상관기(31-1~31-N)와, 다수의 상관기(31-1~31-N)로부터 출력되는 각각의 상관값 중 가장 큰 상관값을 보이는 상관기 출력값(최대값)과 가장 작은 상관값을 보이는 상관기 출력값(최소값)을 선택한 후, 그 차이를 비교하여 그 비가 소정의 기준값 이상이 될 경우 신호 검출을 결정하기 위한 선택기(32)를 포함한다.
여기서, 다수의 상관기(31-1~31-N)의 구조 및 동작은 상기 도 3에서의 구조 및 동작과 동일하다. 또한, 제곱기(304) 대신에, 복수의 실수값 및 허수값의 절대값으로 에너지값을 계산하기 위한 절대값 계산부(801)를 이용할 수 있음도 동일하 다.
상기한 바와 같은 구조를 갖는 본 발명의 본 발명의 제2 실시예에 따른 무선랜 프리앰블 신호 검출 장치는 짧은 주기의 신호가 반복적으로 보내져 오는 것을 이용한 것이다.
먼저, 상관기(31-1)를 예로 들어 살펴보면, 외부로부터 전달되는 입력신호는 입력 지연 저장기(41)를 거쳐 뺄셈기(42)를 이용하여 입력신호와 지연된 신호를 뺀다. 즉, 상관기(31-1)의 레지스터(303)에서 N개의 샘플을 더한 것을 가지고 있을 때, 다음 샘플이 입력되면 이전에 구한 처음 샘플 기여분을 제거하기 위하여 뺄셈기(42)에서는 입력 지연 저장기(41)에 의하여 저장된 값을 뺀다. 이를 수학식으로 나타내면 하기의 [수학식 1]과 같다.
Figure 112004059414416-PAT00001
여기서, R(n)은 입력신호, C(n)은 기준신호, S(n)은 상관값을 각각 나타낸다.
상기의 입력 지연 저장기(41)를 추가하여 상기 도 3과 같이 상관기(31-1~31-N)의 기능을 다시 사용하고, 입력신호와 입력 지연 저장기(41)를 통해 출력된 지연 신호가 뺄셈기(42)를 거쳐 곱셈기(301)에서 기준 입력신호(C0,C1,C2,C 3,…)와 곱해진다. 이렇게 곱한 신호는 제1 레지스터(303)에 저장된 값과 제1 덧셈기(302)에서 더해져 제1 레지스터(303)에 입력된다.
이렇게, 제1 레지스터(303)를 통해 출력되는 복소 출력값은 제곱기(304)를 거쳐 크기의 제곱값으로 변환된다. 이 값은 제2 레지스터(406)의 출력값과 덧셈기(305)에서 더해져, 제2 레지스터(306)에 입력된다. 이렇게 만들어진 에너지값은 선택기(32)에 입력된다.
마찬가지로, 상관기(31-2~31-N)도 상관기(31-1)과 같은 동작을 수행한다. 이 때, 기준 입력신호가 상관기(31-2)의 경우 상관기(31-1)에 비하여 한 샘플 지연되어 있고, 상관기(31-16)는 상관기(31-1)에 비하여 15개의 샘플이 지연되어 있어 서로 다른 상관 에너지값을 만들어 선택기(32)에 보낸다.
이때, 선택기(32)는 이전과 마찬가지로 최대값 및 최소값을 구한 후, 이 두 값의 비가 설정된 기준값 보다 클 경우 신호 검출을 선택하고, 최대값의 지수를 이용하여 시간동기를 찾기 위한 동작을 한다. 이 구성을 통하여 만든 에너지값은 상기 도 3에서 만든 에너지값 보다 훨씬 큰 값이 같은 샘플구간 동안 만들어진다. 따라서, 신호 검출 확률이 훨씬 크다.
도 8 은 본 발명에 따른 무선랜 프리앰블 신호 검출 장치의 제4 실시예 구성도로서, 이는 상기 도 4의 구현 복잡성을 줄일 수 있는 구조로, 계산량이 많은 제곱기(304)를 대신하여, 복소수의 실수값 및 허수값의 절대값(ABS(real)+ABS(imag)) 으로 계산하기 위한 절대값 계산부(401)를 둔다.
물론, 절대값 계산부(401)는 도 3의 구현 복잡성을 줄이기 위해 제곱기(304)를 대신하여 사용될 수도 있다.
한편, 802.11a 신호의 경우 신호 검출후, 고속퓨리에변환(FFT) 시작 신호를 찾기 위하여 긴주기 훈련신호를 찾는 것이 반드시 필요하다.
이는 이미 신호 검출기에서 구한 가장 큰 상관값을 갖는 위치로부터 가질 수 있는 4개의 위치 중에서 한 위치가 된다. 따라서, 도 5와 같이 4개의 상관기(31-1~31-4)로 구성된 구조를 통하여 가장 큰 에너지값을 가지는 위치를 고속퓨리에변환(FFT)을 시작하는 신호로 인식한다.
도 5 는 본 발명에 따른 무선랜 프리앰블 신호 검출 장치의 제3 실시예 구성도이다.
본 발명의 제3 실시예에 따른 무선랜 프리앰블 신호 검출 장치는, 도 3의 프리앰블 신호 검출 장치와 같은 구조로서, 동일한 동작을 한다. 다만, 4개의 병렬 상관 구조를 갖고 있는 점이 차이점이라 할 수 있으며, 기준 입력신호를 긴주기 훈련신호를 이용한다.
각 상관기(31-31-4)에서의 상관 과정을 살펴보면, 먼저 곱셈기(301)를 통하여 입력신호와 기준 입력신호와 곱한다. 곱해진 신호는 제1 덧셈기(302)를 통하여 제1 레지스터(303)의 값과 더하여 제1 레지스터(303)에 저장된다. 이렇게 저장된 값은 64개의 샘플 상관이 끝난 후, 에너지값으로 변화시키기 위하여 제곱기(304)를 거쳐 제2 덧셈기(305)에서 제2 레지스터(306)의 출력을 더하여 제2 레지스터(306) 에 입력된다. 이렇게 구한 값에서 가장 큰 값인 최대값과 가장 작은 값인 최소값의 차이가 설정된 기준값보다 큰 경우 긴주기 훈련신호를 검출한 것으로 한다.
이와 같이, 상관기(31-1~31-4)를 거친 출력 에너지 신호에서 선택기(32)를 이용하여 가장 큰 최대값과 가장 작은 최대값을 찾아 이 값의 차이가 설정된 기준값보다 큰 경우 타이밍을 검출한다. 이 경우 기준 입력신호는 상기 도 1a의 B패턴과 같이 64개의 샘플로 구성된다.
그리고, 기준 입력신호는 64개의 기준신호에서 16개로 이동된 4개의 신호로 구성된다.
도 6 은 본 발명에 따른 무선랜 프리앰블 신호 검출 장치에서 802.11a 신호 검출 과정을 나타낸 일실시예 흐름도이다.
먼저, 짧은 훈련신호를 이용한 능동형 병렬 상관기에 의한 신호를 측정하여(601), 최대, 최소값을 찾는다(602). 즉, 입력신호와 병렬 상관기를 이용하여 상관 에너지값을 구하고 구한 에너지값을 가지고 최대, 최소값을 구한다.
그리고, 구한 최대, 최소값의 비를 구하여 설정된 일정 기준값 이상이 되면(603), 신호를 검출한 것으로 하고, 그렇지 않은 경우 신호를 검출하지 못하고 다시 다음 신호 검출을 위해 "601" 단계로 천이한다.
이때, 신호가 검출되었을 경우 최대값의 지수를 이용하여 상관기의 기준신호를 제어하여 가장 큰 상관 에너지값이 발생하게 한다(604).
한편, 동기시간 검출기에서 해당 신호 위치에 대응되는 4개의 신호 위치를 할당한 상관기 동작을 통하여 에너지값을 구한 후(605), 구한 4개의 에너지값 중에 서 가장 큰 상관 에너지값과 가장 작은 상관 에너지의 값을 구한다(606).
그리고, 두 개의 값 비(구한 최대, 최소값의 비)를 구하여 설정된 값 이상이 되면(607), 타이밍 검출이 된 것으로 한다. 그렇지 않으면, 다시 다음 신호 검출을 위해 "601" 단계로 천이한다.
이때, 타이밍이 검출되면 구한 '고속퓨리에변화(FFT)의 시작위치를 이용하여 보호구간을 제거한 신호'를 사용하여 고속퓨리에변환(FFT)하여 심볼을 복조한다(608).
도 7 은 본 발명에 따른 무선랜 프리앰블 신호 검출 장치에서 802.11b 신호 검출 및 타이밍 검출 방법을 나타낸 일실시예 흐름도이다.
먼저, 입력신호와 병렬 상관기를 이용하여 상관 에너지를 구한 후(701), 구한 에너지값 중에서 최대값과 최소값을 구한다(702).
그리고, 구한 최대, 최소값의 비를 구하여 설정된 일정 기준값 이상이 되면(703), 신호를 검출한 것으로 하고, 그렇지 않은 경우 신호를 검출하지 못하고 다시 다음 신호 검출을 위해 "701" 단계로 천이한다.
이때, 신호가 검출되었을 경우 최대값이 검출된 해당 위치를 찾고 이를 이용하여 심볼 복조가 이루어진다(705).
이와 같이, 802.11a와 802.11b의 신호 검출 및 타이밍 검출 과정이 다른 이유는, 802.11b의 경우 SFD(Start of Frame delimiter)를 찾아 이로부터 전송신호를 복조하고, 802.11a의 경우 고속 퓨리에 변화(Fast Fourier Transform)의 시작시간을 찾아 전송신호를 복조하기 때문이다.
상술한 바와 같은 본 발명의 방법은 프로그램으로 구현되어 컴퓨터로 읽을 수 있는 형태로 기록매체(씨디롬, 램, 롬, 플로피 디스크, 하드 디스크, 광자기 디스크 등)에 저장될 수 있다. 이러한 과정은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있으므로 더 이상 상세히 설명하지 않기로 한다.
이상에서 설명한 본 발명은, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하므로 전술한 실시예 및 첨부된 도면에 의해 한정되는 것이 아니다.
상기와 같은 본 발명은, 하나의 상관기 구조를 이용하여 802.11a 및 802.11b의 신호 검출 및 타이밍 검출이 가능하고, OFDM 방식의 프리앰블 신호에서 같은 패턴이 반복되는 성질을 이용하여 입력지연 블록 및 뺄셈기를 사용하여 신호 검출의 확률을 높일 수 있으며, 이 경우 계산량이 증가하는 것을 보완하기 위하여 제곱기를 대신하여 절대값으로 변환하는 기능을 사용함으로써 계산량의 감소 및 구현의 복잡도를 줄일 수 있는 효과가 있다.

Claims (10)

  1. 프리앰블 신호 검출 장치에 있어서,
    입력신호를 한 샘플씩 지연시킨 기준 입력신호와 상호 상관하여, 주어진 샘플 구간동안 더한 신호의 에너지값을 더하여, 더 큰 신호대잡음비를 얻기 위한 병렬 구조의 다수의 상호상관수단; 및
    상기 다수의 상호상관수단으로부터 출력되는 각각의 상관 에너지값 중 가장 큰 상관값을 보이는 상관기 출력값(최대값)과 가장 작은 상관값을 보이는 상관기 출력값(최소값)을 선택한 후, 그 차이를 비교하여 그 비가 소정의 기준값 이상이 될 경우 신호 검출을 결정하기 위한 선택수단
    을 포함하는 무선랜 프리앰블 신호 검출 장치.
  2. 제 1 항에 있어서,
    반복되는 패턴으로 구성된 프리앰블 신호를 검출하기 위하여, 반복 패턴의 주기 길이에 해당하는 지연버퍼를 통해 상기 입력신호를 지연시키기 위한 지연수단; 및
    상기 입력신호와 상기 지연신호의 차 신호를 상기 다수의 상호상관수단으로 전달하는 감산수단
    을 더 포함하는 무선랜 프리앰블 신호 검출 장치.
  3. 제 1 항에 있어서,
    상기 기준 입력신호로서, 바커 코드를 이용하여 11개 혹은 22개의 병렬 상관기로 802.11b의 신호 검출 및 타이밍 검출을 실현할 수 있는 것을 특징으로 하는 무선랜 프리앰블 신호 검출 장치.
  4. 제 2 항에 있어서,
    상기 기준 입력신호로서 짧은 주기 훈련신호를 이용하고, 16개 혹은 32개의 병렬 상관기를 이용하여 긴 주기 훈련신호를 찾고,
    상기 기준 입력신호로서 긴 주기 훈련신호를 이용하고, 4개의 병렬 상관기를 이용하여 고속퓨리에변환(FFT) 시작 신호를 찾아, '고속푸리에변환의 시작 위치를 이용하여 보호구간을 제거한 신호'를 사용하여 고속푸리에변환하여 심볼을 복조함으로써, 802.11a의 신호 검출 및 타이밍 검출을 실현할 수 있는 것을 특징으로 하는 무선랜 프리앰블 신호 검출 장치.
  5. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 다수의 상호상관수단은 각각,
    상기 입력신호와 상기 기준 입력신호를 승산하기 위한 곱셈기;
    상기 곱셈기의 출력신호와 제1 레지스터의 출력값을 가산하여 상기 제1 레지스터로 전달하는 제1 덧셈기;
    상기 제1 덧셈기의 출력신호를 주어진 샘플 구간동안 더하여 누적한 후 출력하는 상기 제1 레지스터;
    상기 제1 레지스터의 출력값을 에너지값으로 변환하도록, 제1 레지스트 실수부 제곱과 제1 레지스트 허수부 제곱의 두 값을 더한 제곱기;
    상기 제곱기의 출력값과 제2 레지스터의 출력값을 가산하여 상기 제2 레지스터로 전달하는 제2 덧셈기; 및
    상기 제2 덧셈기의 출력값을 주어진 샘플 구간동안 더하여 누적한 후 출력하는 상기 제2 레지스터
    를 포함하는 무선랜 프리앰블 신호 검출 장치.
  6. 제 5 항에 있어서,
    상기 제1 곱셈기는, 기준 입력신호와 입력신호 샘플을 상관시키고,
    상기 제1 덧셈기 및 상기 제1 레지스터는 상관값을 샘플 수 만큼 저장하며,
    상기 제곱기는 상기 제1 레지스터에 저장된 복소수 값을 에너지값으로 변환하고,
    상기 제2 덧셈기 및 상기 제2 레지스터는 M개의 에너지를 더하여 더 큰 에너지값을 구하는 것을 특징으로 하는 무선랜 프리엠블 신호 검출 장치.
  7. 제 5 항에 있어서,
    상기 제2 레지스터는,
    에너지값의 누적 덧셈을 통하여 신호가 포함된 상관값과 그렇지 않은 상관값의 차이를 크게 하여 신호 검출 확률을 높일 수 있는 것을 특징으로 하는 무선랜 프리앰블 신호 검출 장치.
  8. 제 5 항에 있어서,
    상기 제곱기 대신에, 복수의 실수값 및 허수값의 절대값으로 에너지값을 계산하기 위한 절대값 계산부를 이용하는 것을 특징으로 하는 무선랜 프리앰블 신호 검출 장치.
  9. 제 1 항 내지 제 4 항 중 어느 한 항의 프리엠블 신호 검출 장치에서의 무선랜 신호 검출 및 타이밍 검출 방법에 있어서,
    입력신호와 병렬 상관기를 이용하여 상관 에너지값을 구하고, 구한 상관 에너지값을 가지고 제1 최대/최소값을 구하는 단계;
    상기 구해진 제1 최대/최소값의 비를 구하여 소정 기준값 이상이 되면, 신호를 검출한 것으로 간주하여, 최대값의 지수를 이용해 상관기의 기준 입력신호를 제 어하여 가장 큰 상관 에너지값이 발생되도록 하는 단계;
    동기 검출기에서 가장 큰 상관 에너지값을 갖는 신호 위치를 할당한 상관기 동작을 통해 상관 에너지값을 구하고, 구한 상관 에너지값을 가지고 제2 최대/최소값을 구하는 단계; 및
    상기 구해진 제2 최대/최소값의 비를 구하여 소정 기준값 이상이 되면, 타이밍을 검출한 것으로 간주하여, 구한 '고속퓨리에변화(FFT)의 시작위치를 이용하여 보호구간을 제거한 신호'를 사용하여 고속퓨리에변환(FFT)하여 심볼을 복조하는 단계
    를 포함하는 802.11a 신호 검출 및 타이밍 검출 방법.
  10. 상기 제 1 항 내지 제 4 항 중 어느 한 항의 프리엠블 신호 검출 장치에서의 무선랜 신호 검출 및 타이밍 검출 방법에 있어서,
    입력신호와 병렬 상관기를 이용하여 상관 에너지값을 구하고, 구한 상관 에너지값을 가지고 최대/최소값을 구하는 단계; 및
    상기 구해진 최대/최소값의 비를 구하여 소정 기준값 이상이 되면, 신호를 검출한 것으로 간주하여, 최대값이 검출된 해당 위치를 찾고 이를 이용하여 심볼을 복조하는 단계
    를 포함하는 802.11b 신호 검출 및 타이밍 검출 방법.
KR1020040107111A 2004-12-16 2004-12-16 무선랜 프리앰블 신호 검출 장치 및 그의 신호 검출 및타이밍 검출 방법 KR100655660B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040107111A KR100655660B1 (ko) 2004-12-16 2004-12-16 무선랜 프리앰블 신호 검출 장치 및 그의 신호 검출 및타이밍 검출 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040107111A KR100655660B1 (ko) 2004-12-16 2004-12-16 무선랜 프리앰블 신호 검출 장치 및 그의 신호 검출 및타이밍 검출 방법

Publications (2)

Publication Number Publication Date
KR20060068422A true KR20060068422A (ko) 2006-06-21
KR100655660B1 KR100655660B1 (ko) 2006-12-11

Family

ID=37162737

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040107111A KR100655660B1 (ko) 2004-12-16 2004-12-16 무선랜 프리앰블 신호 검출 장치 및 그의 신호 검출 및타이밍 검출 방법

Country Status (1)

Country Link
KR (1) KR100655660B1 (ko)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100789921B1 (ko) 2006-11-07 2008-01-02 한국전자통신연구원 Ofdm 시스템에서의 프리엠블 패킷 검출 장치 및 그방법
KR100857907B1 (ko) * 2007-04-16 2008-09-10 한국전자통신연구원 이동통신 시스템에서 랜덤 액세스 프리앰블을 검출하는 수신 장치
KR100897527B1 (ko) * 2007-12-10 2009-05-15 한국전자통신연구원 직교주파수 분할 다중화 신호의 패킷 검출 장치 및 그 방법
KR100931082B1 (ko) * 2008-02-05 2009-12-10 연세대학교 산학협력단 무선통신시스템에서 저복잡도 복조 장치 및 그 방법
WO2013009347A1 (en) * 2011-07-08 2013-01-17 Intel Corporation Wireless device and method for wireless channel access
KR101251558B1 (ko) * 2011-07-05 2013-04-08 한국항공대학교산학협력단 다중입출력 직교주파수분할다중화 기반 시스템을 위한 시간 동기 장치 및 그 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1282257A1 (en) 2001-08-02 2003-02-05 Mitsubishi Electric Information Technology Centre Europe B.V. Method and apparatus for detecting data sequences
KR100438570B1 (ko) * 2001-08-23 2004-07-02 엘지전자 주식회사 무선 랜 수신기의 주파수 오차 검출 방법
US7415059B2 (en) 2002-11-14 2008-08-19 Edgewater Computer Systems, Inc. Method and system for fast timing recovery for preamble based transmission systems
KR100612155B1 (ko) * 2003-12-27 2006-08-11 한국전자통신연구원 근거리 무선 패킷 통신 시스템을 위한 신호 포착 장치 및그 방법

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100789921B1 (ko) 2006-11-07 2008-01-02 한국전자통신연구원 Ofdm 시스템에서의 프리엠블 패킷 검출 장치 및 그방법
US7830973B2 (en) 2006-11-07 2010-11-09 Electronics And Telecommunications Research Institute Apparatus and method for detecting preamble packet in orthogonal frequency-division multiplexing system
KR100857907B1 (ko) * 2007-04-16 2008-09-10 한국전자통신연구원 이동통신 시스템에서 랜덤 액세스 프리앰블을 검출하는 수신 장치
KR100897527B1 (ko) * 2007-12-10 2009-05-15 한국전자통신연구원 직교주파수 분할 다중화 신호의 패킷 검출 장치 및 그 방법
US8045448B2 (en) 2007-12-10 2011-10-25 Electronics And Telecommunications Research Institute Apparatus and method for detecting packet of zero-padded OFDM signal
KR100931082B1 (ko) * 2008-02-05 2009-12-10 연세대학교 산학협력단 무선통신시스템에서 저복잡도 복조 장치 및 그 방법
KR101251558B1 (ko) * 2011-07-05 2013-04-08 한국항공대학교산학협력단 다중입출력 직교주파수분할다중화 기반 시스템을 위한 시간 동기 장치 및 그 방법
WO2013009347A1 (en) * 2011-07-08 2013-01-17 Intel Corporation Wireless device and method for wireless channel access
US9363826B2 (en) 2011-07-08 2016-06-07 Intel Corporation Wireless device and method for wireless channel access

Also Published As

Publication number Publication date
KR100655660B1 (ko) 2006-12-11

Similar Documents

Publication Publication Date Title
KR100669248B1 (ko) 병렬 처리 구조의 ds-cdma uwb 시스템에서의초기 동기 획득 장치 및 방법과 이를 이용한ds-cdma uwb 시스템에서의 수신기
EP2294518B1 (en) Adaptive correlation
JP5074501B2 (ja) 時間−周波数ホッピング・パターンの検出
US6363049B1 (en) Adaptive acquisition system for CDMA and spread spectrum systems compensating for frequency offset and noise
KR101004101B1 (ko) Ieee 802.15.4 lr-wpan bpsk 수신기를 위한 비동기 검파 장치 및 방법
EP1623508B1 (en) Subtractive multipath detection method
KR100492359B1 (ko) 오에프디엠 시스템의 심볼동기 검출장치
Qiu et al. Blind multiuser spreading sequences estimation algorithm for the direct-sequence code division multiple access signals
EP2027661A1 (en) Method and arrangement for preamble detection
KR100655660B1 (ko) 무선랜 프리앰블 신호 검출 장치 및 그의 신호 검출 및타이밍 검출 방법
KR100897527B1 (ko) 직교주파수 분할 다중화 신호의 패킷 검출 장치 및 그 방법
JP4335913B2 (ja) 受信インパルス無線信号を捕捉する方法およびシステム
JP4153616B2 (ja) スペクトラム拡散通信装置
KR100843340B1 (ko) 무선통신 시스템의 gcl 시퀀스 검출 장치 및 그 방법
Rogozhnikov et al. Performance Comparison of FPGA-based Methods for Preamble Detection at Interference
KR100665259B1 (ko) Oqpsk 복조기의 심벌 동기 추정 방법
KR100323590B1 (ko) 최대 상관값과 주변 상관값들의 상대적 차이를 이용한동기화 장치 및 그 방법
JPH118575A (ja) 最尤系列推定受信装置
KR20090072562A (ko) 타이밍 오프셋 회복 기능을 갖는 무선 수신 장치 및 이를이용한 타이밍 오프셋 회복 방법
JP6019900B2 (ja) スペクトル拡散受信装置
CA2399066A1 (en) System for continuous wave rejection
KR101203862B1 (ko) 셀 검색 신호 전송 방법 및 이를 이용한 셀 검색 방법
KR100363889B1 (ko) 비동기 코드분할다중화 통신시스템의 셀 검색기
KR100924171B1 (ko) 고속 무선 근거리 통신망에서 심볼 경계 검출 방법 및 장치
KR100858976B1 (ko) 이동 통신 시스템의 직렬형 다중 간섭 잡음 제거 장치 및그 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20101201

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee