KR20060066816A - 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치및 그 방법 - Google Patents

개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치및 그 방법 Download PDF

Info

Publication number
KR20060066816A
KR20060066816A KR1020040105301A KR20040105301A KR20060066816A KR 20060066816 A KR20060066816 A KR 20060066816A KR 1020040105301 A KR1020040105301 A KR 1020040105301A KR 20040105301 A KR20040105301 A KR 20040105301A KR 20060066816 A KR20060066816 A KR 20060066816A
Authority
KR
South Korea
Prior art keywords
unit
information
board
operator
control
Prior art date
Application number
KR1020040105301A
Other languages
English (en)
Inventor
김준수
Original Assignee
엘지노텔 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지노텔 주식회사 filed Critical 엘지노텔 주식회사
Priority to KR1020040105301A priority Critical patent/KR20060066816A/ko
Publication of KR20060066816A publication Critical patent/KR20060066816A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • H04M3/2245Management of the local loop plant

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Hardware Redundancy (AREA)

Abstract

본 발명은 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치 및 그 방법을 제공하기 위한 것으로, 운용자가 제어할 수 있도록 하는 운용자 제어부를 구비한 메인 프로세서와; 상태 정보를 수집하여 조건을 비교하고 제어지시를 수행하여 상기 메인 프로세서 내의 상기 운용자 제어부로 상태 보고를 수행하도록 이중화로 구성된 APS 제어부를 포함하여 구성함으로서, 광 링크 카드의 구현시 ITU-T G.783의 규격을 만족하도록 이중화로 구성된 각 보드에 프로세서를 내장하고 각 보드의 자동 보호 절체를 수행할 수 있게 되는 것이다.

Description

개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치 및 그 방법{Apparatus and method for auto protection switching between board individually having processor}
도 1은 종래 보드 사이의 자동 보호 절체 장치의 블록구성도이고,
도 2는 본 발명에 의한 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치의 블록구성도이며,
도 3은 도 2에서 제 1 APS 제어부와 제 2 APS 제어부의 상세블록도이고,
도 4는 본 발명에 의한 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 방법을 보인 흐름도이며,
도 5는 도 3 및 도 4에서 조건 비교부의 동작 예를 보인 개념도이고,
도 6은 도 3 및 도 4에서 제어 지시부의 동작 예를 보인 개념도이며,
도 7은 도 3 및 도 4에서 상태 보고부의 동작 예를 보인 개념도이고,
도 8은 도 3 및 도 4에서 운용자 제어부의 동작 예를 보인 개념도이다.
* 도면의 주요 부분에 대한 부호의 설명 *
100 : 자국 110 : 메인 프로세서
111 : 운용자 제어부 120 : 제 1 STM-1 보드
121 : 제 1 APS 제어부 122 : 정보 수집부
123 : 조건 비교부 124 : 제어 지시부
125 : 상태 보고부 130 : 제 2 STM-1 보드
131 : 제 2 APS 제어부 132 : 정보 수집부
133 : 조건 비교부 134 : 제어 지시부
135 : 상태 보고부 200 : 대국
210 : 제 1 대국 STM-1 보드 220 : 제 2 대국 STM-1 보드
본 발명은 개별 프로세서를 갖는 보드 사이의 자동 보호 절체(Auto Protection Switching, APS)에 관한 것으로, 특히 광 링크 카드(Optic Link Card)의 구현시 ITU-T(International Telecommunications Union, Telecommunication (Sector), 국제 통신 연합 통신 부문) G.783의 규격을 만족하도록 이중화로 구성된 각 보드에 프로세서를 내장하고 각 보드의 자동 보호 절체를 수행하기에 적당하도록 한 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치 및 그 방법에 관한 것이다.
일반적으로 자동 보호 절체(Auto Protection Switching, APS)는 광 링크 카드에서 포트 간의 자동 보호 절체를 수행하여 장애 복구가 가능하도록 하는 것을 말한다.
도 1은 종래 보드 사이의 자동 보호 절체 장치의 블록구성도이다.
이에 도시된 바와 같이, STM-1(Synchronous Transport Module level 1, 동기 트랜스포트 모듈 1, 155.52Mbps) 신호 처리를 수행하는 제 1 및 제 2 STM-1 보드(50)(60)와; 상기 제 1 및 제 2 STM-1 보드(50)(60)의 정보를 수집하는 정보 수집부(41), 상기 정보 수집부(41)에서 수집된 정보에 대해 조건을 비교하는 조건 비교부(42), 상기 조건 비교부(42)의 조건 비교 결과를 입력받아 제어 동작을 지시하는 제어 지시부(43), 상기 제어 지시부(43)의 제어 동작 상태를 보고하는 상태 보고부(44), 상기 상태 보고부(44)로부터 상태 보고를 받아 운영자가 제어할 수 있도록 하는 운영자 제어부(45)를 구비한 메인 프로세서(40)로 구성된다.
또한 미설명부호 30은 자국이고, 70은 대국이며, 80은 제 1 대국 STM-1 보드이고, 90은 제 2 대국 STM-1 보드이며, (1) ~ (27)은 신호 라인이다.
이와 같이 구성된 종래 기술의 동작을 첨부한 도면에 의거하여 상세히 설명하면 다음과 같다.
먼저 자국(30)의 상위에 메인 프로세서(40)가 있어서, 이 메인 프로세서(40)의 원격 제어에 의해서 모든 APS(Auto Protection Switching) 기능이 동작하게 된다.
그리고 상위인 메인 프로세서(40)에는 APS 기능 뿐만 아니라 기타 각종 어플리케이션 링크(Application link) 보드들을 제어하기 위한 블록들이 존재한다.
또한 하위에는 각각의 제 1 STM-1 보드(50)와 제 2 STM-1 보드(60)가 존재 한다.
제 1 STM-1 보드(50)와 제 2 STM-1 보드(60)는 각각 한 보드에 기능상의 문 제점이 발생하거나 또는 연결된 광 링크에 문제가 생기거나 또는 어떤 필요에 의해 상위 제어가 있을 때 서로가 서로의 역할을 대신해 줄 수 있도록 이중화 형태로 구현되어 있다. 즉, 상위에서 동작만을 살펴볼 경우 제 1 STM-1 보드(50)와 제 2 STM-1 보드(60) 중에서 한 개의 보드만이 액티브(active)되어 움직이기 때문에 나머지 보드는 보이지 않고 불필요한 듯 존재하다 필요시 액티브로 동작하던 보드의 기능을 대체하게 된다.
또한 메인 프로세서(40)에는 APS를 위해서 대략 5가지 역할로 구분된 정보 수집부(41), 조건 비교부(42), 제어 지시부(43), 상태 보고부(44), 운영자 제어부(45)가 있다.
이들 각각은 서로 유기적으로 연결되어 있으며, 도 1에서 신호 라인인 (21), (22), (23), (24), (25), (26) 의 연결을 통해 유기적으로 동작하고 있습니다.
자국에는 제 1 STM-1 보드(50)와 제 2 STM-1 보드(60)인 두 장의 보드로 구성되며 각각 광 케이블인 (1), (2), (3), (4)를 통해서 대국(70)과 연결되어 있다.
또한 제 1 STM-1 보드(50) 내의 (5)와 제 2 STM-1 보드(60) 내의 (7)은 상위 제어에 의해 송신(Tx) 방향으로 APS 프로토콜인 K1, K2 byte를 조절하는 역할을 하며, 제 1 STM-1 보드(50) 내의 (6)과 제 2 STM-1 보드(60) 내의 (8)은 수신(Rx) 링크에서 K1, K2 byte를 추출해 내는 역할을 한다.
또한 제 1 STM-1 보드(50) 내의 (13)과 제 2 STM-1 보드(60) 내의 (14)는 선택부(Selector)라고 불리는 부분으로, 수신 링크에서 둘 중에 하나의 스위치 만을 닫아 연결된 부분 한 곳만을 통해서 선택된 수신 데이터가 다음 블록으로 전달 될 수 있도록 연결해 준다.
그래서 일단 초기 동작시에는 기본 설정에 의해서 제 1 STM-1 보드(50)와 제 2 STM-1 보드(60) 중에서 한 곳을 액티브로 잡고, 제 1 STM-1 보드(50) 내의 (13)의 스위치 또는 제 2 STM-1 보드(60) 내의 (14)의 스위치를 제어하게 된다.
그리고 정상적인 링크연결 즉, (1) ~ (4)가 연결되면 제 1 STM-1 보드(50)와 제 2 STM-1 보드(60) 자체에서 수집된 보드정보인 (18), (20)과 수신단에서 추출된 K1, K2 byte 정보를 (17) ~ (20) 의 정보전달 라인을 통해서 메인 프로세서(40)의 정보 수집부(41)로 전달하게 된다.
이때는 제 1 STM-1 보드(50)와 제 2 STM-1 보드(60)의 모든 정보가 집합되게 되며, 수집된 정보는 비교 판단을 위해서 (21)과 (22)를 통해서 조건 비교부(42)로 보내게 된다.
그리고 조건 비교부(42)는 추출된 자국 상태 정보와 대국 상태 정보에서 제어 지시부(43)에서 사용될 추출 번호를 생성해 내게 된다.
그러면 제어 지시부(43)는 추출된 번호를 가지고 동작을 수행하도록 지시한다.
그리고 상태 보고부(44)에서는 제 1 STM-1 보드(50)의 상태, 제 2 STM-1 보드(60)의 상태, 조건 비교 데이터를 모으며, 이 중에서 운영자에게 직접 보고가 필요한 내용을 선별해서 신호 라인 (25)를 통해 운영자 제어부(45)로 보고하게 된다.
운영자 제어부(45)에서는 상태 보고부(44)에서 올라온 데이터 중에서 운영자에게 필요한 데이터를 운영자 창을 통해서 보고하고, 운영자에 의해 직접 제어되는 몇 가지 명령을 조건 비교부(42)로 내려 줌으로서 명령이 수행될 수 있도록 한다.
그러나 이러한 종래 기술은 다음과 같은 문제점이 있었다.
즉, 각 보드의 보드 상태 정보와 광 링크의 상태 정보를 (17) ~ (20)을 통해서 모두 메인 프로세서(40)로 전달하고 있으며, 이에 대한 비교 판단을 하여 제어 지시를 내리는 조건 비교부(42), 제어 지시부(43), 상태 보고부(44)가 모두 메인 프로세서(40) 상에 위치함을 볼 수 있다.
이는 다음과 같은 두 가지 문제점을 야기하게 된다.
첫째, 메인 프로세서(40)에 많은 양의 데이터가 전달되어야 하기 때문에 제 1 및 제 2 STM-1 보드(50)(60)와 메인 프로세서(40) 사이의 IPC(Inter Processor Communication)의 양을 증가시킨다. 이는 각 링크 카드(Link Card)들의 숫자가 적을 경우에는 문제가 되지 않지만, 많은 수의 링크 카드들이 실장될 경우 메인 프로세서에서 처리해야 하는 IPC 양을 증가시켜 부하를 높이는 문제점이 발생하게 된다.
둘째, 조건 비교부(42), 제어 지시부(43), 상태 보고부(44)가 모두 메인 프로세서 상에 위치하여 처리 연산의 절대량을 높이고 있다. 이 역시 링크 카드의 증가에 따라 각각의 양이 증가하여 메인 프로세서의 부하를 증가시키는 문제점을 발생시키게 된다.
이러한 두 가지 문제점은 실시간으로 많은 양의 데이터를 처리해야 하는 메인 프로세서의 부하를 증가시켜, 결국에는 부하초과로 제 1 STM-1 보드(50)와 제 2 STM-1 보드(60) 사이의 APS 기능이 기준 시간 내에 처리될 수 없게 하여, APS 기능 자체를 무력하게 만들 수 있는 문제점을 야기하게 된다.
이에 본 발명은 상기와 같은 종래의 제반 문제점을 해결하기 위해 제안된 것으로, 본 발명의 목적은 광 링크 카드의 구현시 ITU-T G.783의 규격을 만족하도록 이중화로 구성된 각 보드에 프로세서를 내장하고 각 보드의 자동 보호 절체를 수행할 수 있는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치 및 그 방법을 제공하는데 있다.
상기와 같은 목적을 달성하기 위하여 본 발명의 일실시예에 의한 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치는,
운용자가 제어할 수 있도록 하는 운용자 제어부를 구비한 메인 프로세서와; 상태 정보를 수집하여 조건을 비교하고 제어지시를 수행하여 상기 메인 프로세서 내의 상기 운용자 제어부로 상태 보고를 수행하도록 이중화로 구성된 APS 제어부를 포함하여 이루어짐을 그 기술적 구성상의 특징으로 한다.
상기와 같은 목적을 달성하기 위하여 본 발명의 일실시예에 의한 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 방법은,
이중화된 APS 제어부의 정보를 수집하는 제 1 단계와; 상기 제 1 단계 후 자국상태와 대국상태에 따라 조건을 비교하여 동작 우선순위 번호를 자국상태 추출번호와 대국상태 추출번호로 하여 추출하는 제 2 단계와; 상기 제 2 단계에서 추출된 번호를 기준으로 매트릭스 형태의 동작표에 따라 취해야할 동작을 선택하여 동작하도록 하는 제 3 단계와; 상기 제 3 단계 후 상태 보고부에서 운용자 제어부로 동작 내용을 전달하는 제 4 단계를 포함하여 수행함을 그 기술적 구성상의 특징으로 한다.
이하, 상기와 같은 본 발명, 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치 및 그 방법의 기술적 사상에 따른 일실시예를 도면을 참조하여 설명하면 다음과 같다.
도 2는 본 발명에 의한 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치의 블록구성도이고, 도 3은 도 2에서 제 1 APS 제어부와 제 2 APS 제어부의 상세블록도이다.
이에 도시된 바와 같이, 운용자가 제어할 수 있도록 하는 운용자 제어부(111)를 구비한 메인 프로세서(110)와; 상태 정보를 수집하여 조건을 비교하고 제어지시를 수행하여 상기 메인 프로세서(110) 내의 상기 운용자 제어부(111)로 상태 보고를 수행하도록 이중화로 구성된 APS 제어부(121)(131)를 포함하여 구성된다.
상기에서 APS 제어부(121)(131)는, 보드 자체 내의 정보를 수집하는 정보 수집부(122)(132)와; 상기 정보 수집부(122)(132)에서 수집된 정보에 대해 조건을 비교하는 조건 비교부(123)(133)와; 상기 조건 비교부(123)(133)의 조건 비교 결과를 입력받아 제어 동작을 지시하는 제어 지시부(124)(134)와; 상기 제어 지시부(124)(134)의 제어 동작 상태를 상기 메인 프로세서(110) 내의 상기 운용자 제어부(111)로 보고하는 상태 보고부(125)(135)를 포함하여 구성된다.
상기 정보 수집부(122)(132)는, 이중화된 상기 APS 제어부(121)(131)의 정보 를 공유하여 저장하여 자국 상태 정보와 대국 상태 정보를 상기 조건 비교부(123)(133)로 전송하는 것을 특징으로 한다.
도 5는 도 3 및 도 4에서 조건 비교부의 동작 예를 보인 개념도이다.
이에 도시된 바와 같이, 상기 조건 비교부(123)(133)는, 상기 정보 수집부(122)(132)로부터 정보를 전송받아, 각각의 우선순위를 자국 상태와 대국 상태에 따라 비교 분석하여 조건에 맞는 자국상태 추출번호와 대국상태 추출번호를 추출하여 상기 제어 지시부(124)로 전송하는 것을 특징으로 한다.
상기 조건 비교부(123)(133)에서 우선순위는, P_FAIL(Protection Fail), Lockout, Forced Switch, SF(Signal Fail), SD(Signal Degrade), Manual Switch, Normal 의 순서로 설정하는 것을 특징으로 한다.
도 6은 도 3 및 도 4에서 제어 지시부의 동작 예를 보인 개념도이다.
이에 도시된 바와 같이, 상기 제어 지시부(124)(134)는, 상기 조건 비교부(123)에서 추출된 자국상태 추출번호와 대국상태 추출번호를 입력받아 매트릭스(Matrix) 형태의 동작표에 의해서 제어 지시를 수행하는 것을 특징으로 한다.
상기 제어 지시부(124)(134)는, 제어 동작을 1) Set Active, 2) Set Standby, 3) Change K1 byte value, 4) Change K2 byte value, 5) Do Nothing 중에서 하나 이상을 포함하여 수행하도록 하는 것을 특징으로 한다.
도 7은 도 3 및 도 4에서 상태 보고부의 동작 예를 보인 개념도이다.
이에 도시된 바와 같이, 상기 상태 보고부(125)(135)는, 상기 조건 비교부(123)(133)에서 비교 분석한 내용과 상기 제어 지시부(124)(134)에서 지시된 내용 을 보고받고, 보고받은 내용 중에서 운용자에게 통보할 내용을 선별해서 상기 운용자 제어부(111)로 전송하는 것을 특징으로 한다.
도 8은 도 3 및 도 4에서 운용자 제어부의 동작 예를 보인 개념도이다.
이에 도시된 바와 같이, 상기 운용자 제어부(111)는, 상기 상태 보고부(125)(135)로부터 상태를 보고받고, 상기 조건 비교부(123)(133)로 운용 지시 내용을 전송하여 그 수행결과를 상기 상태 보고부(125)(135)를 통해 전송받도록 수행하는 것을 특징으로 한다.
또한 상기에서 APS 제어부(121)(131)는, STM-1 보드(120)(130)에 장착되는 것을 특징으로 한다.
도 4는 본 발명에 의한 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 방법을 보인 흐름도이다.
이에 도시된 바와 같이, 이중화된 APS 제어부(121)(131)의 정보를 수집하는 제 1 단계(ST1)와; 상기 제 1 단계 후 자국상태와 대국상태에 따라 조건을 비교하여 동작 우선순위 번호를 자국상태 추출번호와 대국상태 추출번호로 하여 추출하는 제 2 단계(ST2)와; 상기 제 2 단계에서 추출된 번호를 기준으로 매트릭스 형태의 동작표에 따라 취해야할 동작을 선택하여 동작하도록 하는 제 3 단계(ST3)와; 상기 제 3 단계 후 상태 보고부(125)(135)에서 운용자 제어부(111)로 동작 내용을 전달하는 제 4 단계(ST4)를 포함하여 수행한다.
상기 제 1 단계(ST1)는, 이중화된 APS 제어부(121)(131)의 정보를 공유하여 저장하여 자국 상태 정보와 대국 상태 정보를 수집하여 상기 제 2 단계로 리턴하는 것을 포함하여 수행하는 것을 특징으로 한다.
상기 제 2 단계(ST2)는, 상기 제 1 단계에서 수집된 정보를 이용하여 각각의 우선순위를 자국 상태와 대국 상태에 따라 비교 분석하여 조건에 맞는 자국상태 추출번호와 대국상태 추출번호를 추출하여 상기 제 3 단계로 리턴하는 것을 포함하여 수행하는 것을 특징으로 한다.
상기 제 2 단계(ST2)에서 우선순위는 P_FAIL(Protection Fail), Lockout, Forced Switch, SF(Signal Fail), SD(Signal Degrade), Manual Switch, Normal 의 순서로 설정하는 것을 특징으로 한다.
상기 제 3 단계(ST3)는, 상기 제 2 단계에서 추출된 자국상태 추출번호와 대국상태 추출번호를 입력받아 매트릭스(Matrix) 형태의 동작표에 의해서 제어 지시하는 것을 포함하여 수행하는 것을 특징으로 한다.
상기 제 3 단계(ST3)는, 제어 동작을 1) Set Active, 2) Set Standby, 3) Change K1 byte value, 4) Change K2 byte value, 5) Do Nothing 중에서 하나 이상을 포함하여 수행하도록 하는 것을 특징으로 한다.
상기 제 4 단계(ST4)는, 상기 제 2 단계에서 비교 분석한 내용과 상기 제 3 단계에서 지시된 내용을 이용하여 운용자에게 통보할 내용을 선별해서 상기 운용자 제어부(111)로 전송하는 것을 포함하여 수행하는 것을 특징으로 한다.
상기에서 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 방법은, 상기 제 4 단계 후 상기 운용자 제어부(111)에서 명령이 있으면, 상기 제 2 단계로 리턴하는 제 5 단계(ST5)를 더욱 포함하여 수행한다.
이와 같이 구성된 본 발명에 의한 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치 및 그 방법의 동작을 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
먼저 본 발명은 광 링크 카드의 구현시 ITU-T G.783의 규격을 만족하도록 이중화로 구성된 각 보드에 프로세서를 내장하고 각 보드의 자동 보호 절체를 수행하고자 한 것이다.
그래서 도 2에서와 같이 자국(100)과 대국(200)으로 나누어지며, 자국은 APS 이중화를 구성하는 제 1 APS 제어부(121)와 제 2 APS 제어부(131)를 각각 구비한 제 1 STM-1 보드(120)와 제 2 STM-1 보드(130) 그리고 메인 프로세서(110)로 구성된다. 물론 이는 APS 이중화를 구현하는데 있어 최소한의 사양을 표현한 것이며, 시스템 전체 사양은 추가로 많은 어플리케이션(Application) 보드들이 실장될 수 있다.
그리고 대국(200)은 제 1 대국 STM-1 보드(210)와 제 2 대국 STM-1 보드(220)로 이루어진다.
또한 메인 프로세서(110) 부분을 보면, 종래의 도 1에서와는 달리, 정보 수집부, 조건 비교부, 제어 지시부, 상태 보고부가 모두 삭제 되고, 운영자 제어부(111)만 남아 있는 것을 볼 수 있다. 삭제된 부분은 모두 각 STM-1 보드(120)(130)로 기능을 넘긴 것으로 STM-1 보드(120)(130) 내에 신설된 APS 제어부(121)(131)에 모든 기능들이 포함되도록 한다.
신설된 APS 제어부(121)(131)는 종래의 메인 프로세서에서 가지고 있는 기능 블록을 그대로 수용하고 있으며, 정보수집부(122)(132), 조건 비교부(123)(133), 제어 지시부(124)(134), 상태 보고부(125)(135)를 포함하여 이루어진다.
그리고 제 1 STM-1 보드(120)와 제 2 STM-1 보드(130) 사이는 시리얼(Serial) 통신이나 기타 IPC(Inter Processor Communication) 통신 경로를 통해서 데이터를 교환할 통로를 가지게 되며, 이는 도 2에서 신호 라인 (11)과 (12)이고, 또한 이는 도 3에서 신호 라인 (9)와 (10)이 된다.
또한 종래에는 정보 수집부가 메인 프로세서에 한 개만 존재했는데, 이에 반해 본 발명에서는 각각의 STM-1 보드(120)(130)에 존재한다.
그래서 조건 비교부(123)(133)는 도 3에서 신호라인 (4), (5), (14), (15) 경로를 통해 데이터를 전달받아 수집된 정보를 비교 분석한다. 그리고 비교한 데이터의 결과의 도 3의 신호라인 (6)과 (16)을 통해서 제어 지시부(124)(134)로 전달한다.
또한 도 3에서 신호라인 (7), (8), (17), (18)은 제어 지시부(124)(134)의 결과를 실제 보드의 동작에 적용시키는 경로로서, 도 2의 (6)과 (18)을 통해 K1 바이트와 K2 바이트의 변경 정보를 대국(200)의 대국 STM-1 보드(210)(220)로 전송하고, 도 2의 (10)과 (17)을 통해서 선택부(selector)라 불리는 스위치(switch)로 연결되어 있다.
또한 조건 비교부(123)(133)의 동작 예는 도 5와 같으며, 이곳에서 모든 보드의 데이터를 비교하고 있다.
또한 제어 지시부(124)(134)는 도 6과 같은 예로 동작을 하게 되고, 이는 전 체가 매트릭스 형태의 동작표로 구성되어 있다. 제어 지시부(124)(134)는 도 3의 신호 라인 (6)과 (16)을 통해서 조건 비교부(123)(133)의 데이터를 넘겨받고, 도 3의 (7), (8), (17), (18)을 통해서 제 1 STM-1 보드(120), 제 2 STM-1 보드(130)의 동작을 제어하고 있다.
또한 상태 보고부(125)(135)의 동작 예는 도 7과 같으며, 그 주요 내용은 A-side 보드 정보(제 1 STM-1 보드)와 B-side 보드 정보(제 2 STM-1 보드) 그리고 조건 비교 데이터로 이루어진다.
또한 운영자 제어부(111)는 운영자에게 필요한 보고와 명령제어를 수행하며 각 보드 상태를 운용자에게 디스플레이(display)하고, APS 관련 명령을 수행하는 기능을 갖는다.
이러한 본 발명의 동작을 좀더 상세히 설명하면 다음과 같다.
먼저 APS 제어부(121)(131)에서 정보 수집부(122)(132)는 제 1 APS 제어부(121)와 제 2 APS 제어부(131) 모두에 각각 존재하게 되었으며, A side는 도 3의 (9) 라인을 통해 B side의 정보를 모두 전달받고, B side는 도 3의 (10) 라인을 통해 A side의 정보를 모두 전달 받아, 항상 실시간으로 두 보드의 정보를 공유하게 된다.
여기서 다른 기능 블록이 동작하는데, 기초 자료를 제공하는 부분인 만큼 동일한 시간에 동일한 데이터를 양쪽에 유지하는 것이 중요하며, 이를 위해서는 정보 수집부(122)(132)의 정보가 업데이트(update) 되는 시간이 조건 비교부(123)(133)에 데이터가 전달되는 시간보다 충분히 빨라야 한다.
정보 수집부(122)(132)에 수집된 정보는 모두 조건 비교부(123)(133)로 전달되며, 전달된 데이터는 도 5에서의 동작원리에 따라 각각의 우선순위를 자국 상태와 대국 상태에 따라 비교 분석하여 조건에 맞는 추출 번호를 2개 추출하게 된다. 즉, 도 5에서 (1)인 자국상태 추출번호와 (2)인 대국상태 추출번호를 추출하게 된다.
이때 각각의 우선 순위는 P_FAIL, Lockout, Forced Switch, SF, SD, Manual Switch , Normal 이며, 우선 순위가 높은 조건이 발생했을 경우 하위 조건은 무시되고 무조건 상위 조건의 APS 동작을 수행하게 된다.
이렇게 추출된 자국상태 추출번호 (1)과 대국상태 추출번호 (2)는 도 3의 (6) 라인과 (16) 라인인 정보 이동 경로를 통해 제어 지시부(124)(134)에 전달되게 된다.
그러면 제어 지시부(124)(134)는 도 6에서와 같이 자국상태 추출번호 (1)과 대국상태 추출번호 (2)를 세로와 가로로 나열한 매트릭스 형태의 동작표에 의해서 움직이며, 일치점에 나열되어 있는 동작을 수행한다. 이곳에서 수행되는 동작 중에 Set Active와 Set Standby 동작은 도 3의 (7) 라인과 (17) 라인을 통해서 도 2의 (10)과 (17)의 스위치를 온-오프(on-off) 함으로써 동작을 하게 된다. 또한 Change K1 byte value와 Change K2 byte value는 도 3의 (8) 라인과 (18) 라인을 통해서 도 2의 (6) 포인트와 (18) 포인트에서 송신 링크(Tx Link) 방향의 K1 byte와 K2 byte를 제어하게 된다.
조건 비교부(123)(133)에서 비교 분석한 내용과 제어 지시부(124)(134)에서 지시된 내용은 각각 상태 보고부(125)(135)로 보고되고, 이 중에서 운용자에게 통보되어야 하는 부분을 선별해서 도 3의 (1) 라인, 즉 도 2의 (3) 라인을 통해서 운용자 제어부(111)로 전달된다.
또한 운용자 제어부(111)의 운영 지시 내용은 도 2의 (2) 라인과 (4) 라인을 통해서 APS 제어부(121)(131) 내에 위치한 조건 비교부(123)(133)로 전달되어 명령이 수행되게 되며, 우선순위 중에서 Lockout, Forced Switch, Manual Switch, Clear 조건을 받아들여 비교하여 수행하는 결과를 가져올 수 있게 된다.
이러한 동작을 정리해서 설명하면 다음과 같다.
즉, 각 보드의 상태를 실시간으로 (A),(B) side 동일하게 정보를 교환해서 가지고 있으면, 조건 비교부(123)(133)에서 조건을 비교하여 동작 우선순위 번호를 추출하고, 그 번호를 기준으로 제어 지시부(124)(134)에서 취해야할 동작을 선택해서 바로 동작에 들어가게 된다. 동작은 어떤 보드가 액티브(Active)를 취할 것인가와 APS 동작을 위해서 어떤 K1, K2 byte를 송신 링크에 라이트(write) 할 것인가를 찾아서 적용하게 되며, 상태 보고부(125)(135)를 통해 해당 내용을 운용자에게 보고 하고, 운용자가 내린 명령이 있다면 다시 조건 비교부(123)(133)로 내려 제어 지시부(124)(134)를 통해 다른 명령을 내려주게 된다.
종래 기술과 차이점은 다음과 같다.
즉, 종래 기술에서는 모든 비교나 동작 제어 블록이 메인 프로세서에 존재하기 때문에 관련된 모든 정보를 올려주는 도 1의 (17) ~ (20) 라인이 존재하였으나, 본 발명에서는 메인 프로세서의 대부분의 동작 블록이 각 STM-1 보드로 내려와 있 기 때문에 STM-1 보드의 각 정보를 모두 올려줄 필요 없이 최종적으로 상태 보고부에서 선택된 운용자가 필요한 정보만 올려주면 되고, 수행될 명령만을 조건 비교부로 수령하면 되는 방식으로 변경 되었다.
이는 일차적으로 메인 프로세서의 각 연산 기능을 STM-1 보드로 분산시켜 부하(load)를 줄여줄 수 있고, 제 1 및 제 2 STM-1 보드가 각각 메인 프로세서로 전송하던 정보들을 자신들끼리 교환하여 조건 비교부에서 각각 비교하여 동작함으로서 메인 프로세서에 걸리는 많은 부하 때문에 APS 동작이 지연(Delay) 될 위험을 현저히 줄일 수 있게 된다.
이처럼 본 발명은 광 링크 카드의 구현시 ITU-T G.783의 규격을 만족하도록 이중화로 구성된 각 보드에 프로세서를 내장하고 각 보드의 자동 보호 절체를 수행하게 되는 것이다.
이상에서 본 발명의 바람직한 실시예를 설명하였으나, 본 발명은 다양한 변화와 변경 및 균등물을 사용할 수 있다. 본 발명은 상기 실시예를 적절히 변형하여 동일하게 응용할 수 있음이 명확하다. 따라서 상기 기재 내용은 하기 특허청구범위의 한계에 의해 정해지는 본 발명의 범위를 한정하는 것이 아니다.
이상에서 살펴본 바와 같이, 본 발명에 의한 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치 및 그 방법은 광 링크 카드의 구현시 ITU-T G.783의 규격을 만족하도록 이중화로 구성된 각 보드에 프로세서를 내장하고 각 보드의 자동 보호 절체를 수행할 수 있는 효과가 있게 된다.
여기서 메인 프로세서는 유한한 자원이며, 각 보드의 여러 기능을 관장하기에 특정 몇몇 보드에서 많은 부하(load)를 메인 프로세서로 줄 경우, 만약 그 기능이 실시간성을 유지해야 할 경우라면 정해진 시간 내에 해당 명령을 수행하지 못할 위험을 가지게 된다. 따라서 APS 이중화 기능을 구현하는데 있어서, 모든 정보를 메인 프로세서에 전달하고 모든 판단을 메인 프로세서에게 맡길 경우 보드의 수가 늘어남에 있어 당연히 해당 위험이 증가한다고 할 수 있다.
이에 본 발명에서는 메인 프로세서의 부담을 덜고 실시간의 APS 동작을 보장하기 위하여 운용자에게 보여주어야 하는 운영자 제어부 만을 메인 프로세서에 남겨두고 기타 모든 블록을 각각의 STM-1 보드가 수용하도록 함으로써 많은 양의 데이터가 메인 프로세서로 계속 전달되는 것을 방지하고, 각각의 기능을 처리하는 과정에서 남는 여력을 이용하여 APS 기능을 무리없이 수행해 나가도록 할 수 있는 장점이 있게 된다. 즉, 메인 프로세서에 걸리는 부하를 줄여주고, 실시간의 APS 동작을 보장해 줄 수 있는 효과가 있게 되는 것이다.

Claims (18)

  1. 운용자가 제어할 수 있도록 하는 운용자 제어부를 구비한 메인 프로세서와;
    상태 정보를 수집하여 조건을 비교하고 제어지시를 수행하여 상기 메인 프로세서 내의 상기 운용자 제어부로 상태 보고를 수행하도록 이중화로 구성된 APS 제어부를 포함하여 구성된 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치.
  2. 제 1 항에 있어서, 상기 APS 제어부는,
    보드 자체 내의 정보를 수집하는 정보 수집부와;
    상기 정보 수집부에서 수집된 정보에 대해 조건을 비교하는 조건 비교부와;
    상기 조건 비교부의 조건 비교 결과를 입력받아 제어 동작을 지시하는 제어 지시부와;
    상기 제어 지시부의 제어 동작 상태를 상기 메인 프로세서 내의 상기 운용자 제어부로 보고하는 상태 보고부를 포함하여 구성된 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치.
  3. 제 2 항에 있어서, 상기 정보 수집부는,
    이중화된 상기 APS 제어부의 정보를 공유하여 저장하여 자국 상태 정보와 대국 상태 정보를 상기 조건 비교부로 전송하는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치.
  4. 제 2 항에 있어서, 상기 조건 비교부는,
    상기 정보 수집부로부터 정보를 전송받아, 각각의 우선순위를 자국 상태와 대국 상태에 따라 비교 분석하여 조건에 맞는 자국상태 추출번호와 대국상태 추출번호를 추출하여 상기 제어 지시부로 전송하는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치.
  5. 제 4 항에 있어서, 상기 조건 비교부에서 우선순위는,
    P_FAIL, Lockout, Forced Switch, SF, SD, Manual Switch, Normal 의 순서로 설정하는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치.
  6. 제 2 항에 있어서, 상기 제어 지시부는,
    상기 조건 비교부에서 추출된 자국상태 추출번호와 대국상태 추출번호를 입력받아 매트릭스 형태의 동작표에 의해서 제어 지시를 수행하는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치.
  7. 제 6 항에 있어서, 상기 제어 지시부는,
    제어 동작을 1) Set Active, 2) Set Standby, 3) Change K1 byte value, 4) Change K2 byte value, 5) Do Nothing 중에서 하나 이상을 포함하여 수행하도록 하는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치.
  8. 제 2 항에 있어서, 상기 상태 보고부는,
    상기 조건 비교부에서 비교 분석한 내용과 상기 제어 지시부에서 지시된 내용을 보고받고, 보고받은 내용 중에서 운용자에게 통보할 내용을 선별해서 상기 운용자 제어부로 전송하는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치.
  9. 제 1 항 내지 제 8 항 중 어느 한 항에 있어서, 상기 운용자 제어부는,
    상기 상태 보고부로부터 상태를 보고받고, 상기 조건 비교부로 운용 지시 내용을 전송하여 그 수행결과를 상기 상태 보고부를 통해 전송받도록 수행하는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치.
  10. 제 1 항 내지 제 8 항 중 어느 한 항에 있어서, 상기 APS 제어부는,
    STM-1 보드에 장착되는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치.
  11. 이중화된 APS 제어부의 정보를 수집하는 제 1 단계와;
    상기 제 1 단계 후 자국상태와 대국상태에 따라 조건을 비교하여 동작 우선 순위 번호를 자국상태 추출번호와 대국상태 추출번호로 하여 추출하는 제 2 단계와;
    상기 제 2 단계에서 추출된 번호를 기준으로 매트릭스 형태의 동작표에 따라 취해야할 동작을 선택하여 동작하도록 하는 제 3 단계와;
    상기 제 3 단계 후 상태 보고부에서 운용자 제어부로 동작 내용을 전달하는 제 4 단계를 포함하여 수행하는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 방법.
  12. 제 11 항에 있어서, 상기 제 1 단계는,
    이중화된 APS 제어부의 정보를 공유하여 저장하여 자국 상태 정보와 대국 상태 정보를 수집하여 상기 제 2 단계로 리턴하는 것을 포함하여 수행하는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 방법.
  13. 제 11 항에 있어서, 상기 제 2 단계는,
    상기 제 1 단계에서 수집된 정보를 이용하여 각각의 우선순위를 자국 상태와 대국 상태에 따라 비교 분석하여 조건에 맞는 자국상태 추출번호와 대국상태 추출번호를 추출하여 상기 제 3 단계로 리턴하는 것을 포함하여 수행하는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 방법.
  14. 제 13 항에 있어서, 상기 제 2 단계에서 우선순위는 P_FAIL, Lockout, Forced Switch, SF, SD, Manual Switch, Normal 의 순서로 설정하는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 방법.
  15. 제 11 항에 있어서, 상기 제 3 단계는,
    상기 제 2 단계에서 추출된 자국상태 추출번호와 대국상태 추출번호를 입력받아 매트릭스 형태의 동작표에 의해서 제어 지시하는 것을 포함하여 수행하는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 방법.
  16. 제 11 항에 있어서, 상기 제 3 단계는,
    제어 동작을 1) Set Active, 2) Set Standby, 3) Change K1 byte value, 4) Change K2 byte value, 5) Do Nothing 중에서 하나 이상을 포함하여 수행하도록 하는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 방법.
  17. 제 11 항에 있어서, 상기 제 4 단계는,
    상기 제 2 단계에서 비교 분석한 내용과 상기 제 3 단계에서 지시된 내용을 이용하여 운용자에게 통보할 내용을 선별해서 상기 운용자 제어부로 전송하는 것을 포함하여 수행하는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 방법.
  18. 제 11 항 내지 제 17 항 중 어느 한 항에 있어서, 상기 개별 프로세서를 갖 는 보드 사이의 자동 보호 절체 방법은,
    상기 제 4 단계 후 상기 운용자 제어부에서 명령이 있으면, 상기 제 2 단계로 리턴하는 제 5 단계를 더욱 포함하여 수행하는 것을 특징으로 하는 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 방법.
KR1020040105301A 2004-12-14 2004-12-14 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치및 그 방법 KR20060066816A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040105301A KR20060066816A (ko) 2004-12-14 2004-12-14 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치및 그 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040105301A KR20060066816A (ko) 2004-12-14 2004-12-14 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치및 그 방법

Publications (1)

Publication Number Publication Date
KR20060066816A true KR20060066816A (ko) 2006-06-19

Family

ID=37161495

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040105301A KR20060066816A (ko) 2004-12-14 2004-12-14 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치및 그 방법

Country Status (1)

Country Link
KR (1) KR20060066816A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100941211B1 (ko) * 2007-11-02 2010-02-10 엘지노텔 주식회사 상이한 유형의 인터페이스를 갖는 디지털 키폰을 지원하기위한 키폰 인터페이스 보드 및 이를 이용한 키폰 시스템
CN101621333B (zh) * 2009-08-19 2012-07-25 烽火通信科技股份有限公司 一种通信系统中光链路冗余保护倒换的硬件架构

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100941211B1 (ko) * 2007-11-02 2010-02-10 엘지노텔 주식회사 상이한 유형의 인터페이스를 갖는 디지털 키폰을 지원하기위한 키폰 인터페이스 보드 및 이를 이용한 키폰 시스템
CN101621333B (zh) * 2009-08-19 2012-07-25 烽火通信科技股份有限公司 一种通信系统中光链路冗余保护倒换的硬件架构

Similar Documents

Publication Publication Date Title
US10944677B2 (en) Information processing apparatus and information processing system
EP1708379B1 (en) Communication system having backup function for several series devices and method for carrying out the function of switching
CN101534173B (zh) 一种数据流量控制方法和系统
CN102195845B (zh) 一种实现主控板主备切换的方法、装置和设备
CA2375011C (en) System for remotely monitoring and controlling illumination loads
US11381419B2 (en) Communication network
CN101330343A (zh) 一种网元内交叉单元倒换状态同步方法
KR20060066816A (ko) 개별 프로세서를 갖는 보드 사이의 자동 보호 절체 장치및 그 방법
CN201393231Y (zh) 一种带有旁路开关的网关设备
EP1919145A3 (en) Storage system and communication bandwidth control method
KR20000046131A (ko) Cdma 시스템에서 교환기와 tmn 중계기 간 다량의 구성데이터를 일치시키는 장치 및 그 제어방법
Cisco System Overview
US4511759A (en) Apparatus for controlling transfers of files between computers
KR100293935B1 (ko) 교환기의중계선상태그래픽출력방법
CN1136695C (zh) 一种数字数据总线监控设备
CN114398088B (zh) 一种软硬件协同控制的自管理主备切换方法
EP1574109B1 (en) Switching unit and method for a telecommunication network
KR100233678B1 (ko) Atm교환기에 있어서 운용명령에 따라 택스트 처리방법
CN206601593U (zh) 一种适用于远程可视化操作的远距离通讯控制系统
JP4541096B2 (ja) 伝送装置および伝送装置制御方法
KR100260079B1 (ko) 전전자 교환기의 망동기 리셋 방법
KR20030044293A (ko) 에이티엠 스위치 보드에서 운용관리 데이터 경로 정합장치
CN115810511A (zh) 设备导切系统及方法
CN105812158B (zh) 一种跨背板的数据处理方法及装置
JPH0563802A (ja) 交換機の二重化装置

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination