KR20050114103A - 효율적으로 전위들이 발생되는 방전 디스플레이 장치 - Google Patents

효율적으로 전위들이 발생되는 방전 디스플레이 장치 Download PDF

Info

Publication number
KR20050114103A
KR20050114103A KR1020040039308A KR20040039308A KR20050114103A KR 20050114103 A KR20050114103 A KR 20050114103A KR 1020040039308 A KR1020040039308 A KR 1020040039308A KR 20040039308 A KR20040039308 A KR 20040039308A KR 20050114103 A KR20050114103 A KR 20050114103A
Authority
KR
South Korea
Prior art keywords
potential
driving
discharge
converter
potentials
Prior art date
Application number
KR1020040039308A
Other languages
English (en)
Inventor
이일운
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040039308A priority Critical patent/KR20050114103A/ko
Publication of KR20050114103A publication Critical patent/KR20050114103A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/42Circuits or arrangements for compensating for or adjusting power factor in converters or inverters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/21Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/217Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M7/2176Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only comprising a passive stage to generate a rectified sinusoidal voltage and a controlled switching element in series between such stage and the output
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명에 따른 방전 디스플레이 장치에는 방전 디스플레이 패널, 방전 디스플레이 패널의 각 전극 라인들에 구동 신호들을 인가하는 구동부들, 구동부들이 동작할 수 있게 하는 구동 제어 신호들을 발생시키는 제어부, 및 구동부들에 구동용 직류 전위들을 공급하고 구동부들과 제어부에 동작용 직류 전위들을 공급하는 전원 공급부가 구비된다. 전원 공급부(61)는 입력 교류 전위(VACIN)를 구동용 직류 전위들중에서 적어도 어느 하나의 구동용 직류 전위(VS)로 변환시키면서 역률을 보상하는 교류/직류 변환부(6102)를 포함한다.

Description

효율적으로 전위들이 발생되는 방전 디스플레이 장치{Discharge display apparatus wherein electric potentials are efficiently generated}
본 발명은, 방전 디스플레이 장치에 관한 것으로서, 보다 상세하게는, 방전 디스플레이 패널, 이 방전 디스플레이 패널의 각 전극 라인들에 구동 신호들을 인가하는 구동부들, 이 구동부들이 동작할 수 있게 하는 구동 제어 신호들을 발생시키는 제어부, 및 상기 구동부들에 구동용 직류 전위들을 공급하고 상기 구동부들과 상기 제어부에 동작용 직류 전위들을 공급하는 전원 공급부가 구비된 방전 디스플레이 장치에 관한 것이다.
도 1은 통상적인 방전 디스플레이 패널로서의 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여준다. 도 2는 도 1의 패널의 한 디스플레이 셀의 예를 보여준다. 도 1 및 2를 참조하면, 통상적인 면방전 플라즈마 디스플레이 패널(1)의 앞쪽 및 뒤쪽 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(AR1, ..., ABm), 유전체층(11, 15), Y 전극 라인들(Y1, ..., Y n), X 전극 라인들(X1, ..., Xn), 형광체(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
어드레스 전극 라인들(AR1, ..., ABm)은 뒤쪽 글라스 기판(13)의 앞쪽에 일정한 패턴으로 형성된다. 하부 유전체층(15)은 어드레스 전극 라인들(AR1, ..., ABm )의 앞쪽에서 전면(全面) 도포된다. 하부 유전체층(15)의 앞쪽에는 격벽(17)들이 어드레스 전극 라인들(AR1, ..., ABm)과 평행한 방향으로 형성된다. 이 격벽(17)들은 각 디스플레이 셀의 방전 영역을 구획하고 각 디스플레이 셀 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광층(16)은 격벽(17)들 사이에 도포된다.
X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)은 어드레스 전극 라인들(AR1, ..., ABm)과 교차되도록 앞쪽 글라스 기판(10)의 뒤쪽에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 디스플레이 셀을 설정한다. 각 X 전극 라인(X1, ..., Xn)과 각 Y 전극 라인(Y1, ..., Yn)은 ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명 전극 라인(도 2의 Xna, Yna)과 전도도를 높이기 위한 금속 전극 라인(도 2의 Xnb, Ynb)이 결합되어 형성된다. 앞쪽 유전체층(11)은 X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)의 뒤쪽에 전면(全面) 도포되어 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 보호층(12) 예를 들어, 일산화마그네슘(MgO)층은 앞쪽 유전체층(11)의 뒤쪽에 전면 도포되어 형성된다. 방전 공간(14)에는 플라즈마 형성용 가스가 밀봉된다.
이와 같은 플라즈마 디스플레이 패널에 기본적으로 적용되는 구동 방법(미국 특허 제5,541,618호 참조)에서는, 리셋팅(resetting), 어드레싱(addressing), 및 유지-방전(sustaining-discharge) 단계들이 단위 서브필드에서 순차적으로 수행된다. 리셋팅 단계에서는 모든 디스플레이 셀들의 전하 상태들이 균일해진다. 어드레싱 단계에서는, 선택된 디스플레이 셀들에 소정의 벽전압이 생성된다. 유지-방전 단계에서는, 모든 XY 전극 라인쌍들에 소정의 교류 전압이 인가됨으로써 어드레싱 단계에서 상기 벽전압이 형성된 디스플레이 셀들이 유지-방전을 일으킨다. 이 유지-방전 단계에 있어서, 유지-방전을 일으키는 선택된 디스플레이 셀들의 방전 공간(14) 즉, 가스층에서 플라즈마가 형성되고, 그 자외선 방사에 의하여 형광층(16)이 여기되어 빛이 발생된다.
상기와 같은 방전 디스플레이 패널의 구동 장치에는 구동부들, 제어부, 및 전원 공급부가 구비된다. 구동부들은 방전 디스플레이 패널의 각 전극 라인들에 구동 신호들을 인가한다. 제어부는 구동부들이 동작할 수 있는 구동 제어 신호들을 발생시킨다. 전원 공급부는, 구동부들에 구동용 직류 전위들을 공급하고, 구동부들과 제어부에 동작용 직류 전위들을 공급한다. 여기에서, 상기 구동용 직류 전위들 및 동작용 직류 전위들은 항상 일정하도록 제어된다.
상기 전원 공급부는 교류/직류 변환부 및 복수의 직류/직류 변환부들을 포함한다. 상기 교류/직류 변환부는 입력 교류 전위를 직류 전위로 변환시킨다. 상기 직류/직류 변환부들은 상기 교류/직류 변환부로부터의 직류 전위를 상기 구동용 직류 전위들 및 상기 동작용 직류 전위들로 각각 변환시킨다.
여기에서, 방전 디스플레이 패널을 효과적으로 구동하기 위하여 상기 구동용 직류 전위들 및 상기 동작용 직류 전위들이 다양하게 필요하다. 이에 따라, 상기 직류/직류 변환부들의 개수가 많아져서 방전 디스플레이 장치의 제조 비용이 높아지는 문제점이 있다.
본 발명의 목적은, 전원 공급부의 직류/직류 변환부들의 개수를 효율적으로 줄임으로써 제조 비용이 줄어들 수 있는 방전 디스플레이 장치를 제공하는 것이다.
상기 목적을 이루기 위한 본 발명의 방전 디스플레이 장치에는, 방전 디스플레이 패널, 상기 방전 디스플레이 패널의 각 전극 라인들에 구동 신호들을 인가하는 구동부들, 상기 구동부들이 동작할 수 있게 하는 구동 제어 신호들을 발생시키는 제어부, 및 상기 구동부들에 구동용 직류 전위들을 공급하고 상기 구동부들과 상기 제어부에 동작용 직류 전위들을 공급하는 전원 공급부가 구비된다. 상기 전원 공급부(61)는 입력 교류 전위(VACIN)를 상기 구동용 직류 전위들중에서 적어도 어느 하나의 구동용 직류 전위(VS)로 변환시키면서 역률을 보상하는 교류/직류 변환부(6102)를 포함한다.
본 발명의 상기 방전 디스플레이 장치에 의하면, 상기 교류/직류 변환부(6102)에서 역률이 보상되는 한편 적어도 어느 하나의 구동용 직류 전위(VS)가 발생되므로, 상기 전원 공급부의 직류/직류 변환부들의 개수가 효율적으로 줄어들 수 있다. 즉, 상기 방전 디스플레이 장치의 제조 비용이 효율적으로 줄어들 수 있다.
이하, 본 발명에 따른 바람직한 실시예가 상세히 설명된다. 여기서, 본 발명의 방전 디스플레이 장치에 포함된 방전 디스플레이 패널로서의 플라즈마 디스플레이 패널에 대해서는 도 1 및 2를 참조하여 설명한 바와 같다.
도 3은 본 발명에 따른 방전 디스플레이 장치로서의 플라즈마 디스플레이 장치에서의 구동 방식을 보여준다. 도 3을 참조하면, 모든 단위 프레임들 각각은 시분할 계조 디스플레이를 실현하기 위하여 8 개의 서브필드들(SF1, ..., SF8)로 분할된다. 또한, 각 서브필드(SF1, ..., SF8)는 리셋팅 시간(R1, ..., R 8), 어드레싱 시간(A1, ..., A8), 및 유지-방전 시간(S1, ..., S8)로 분할된다.
모든 디스플레이 셀들의 방전 조건들은 각 리셋팅 시간(R1, ..., R8)에서 균일해지면서 동시에 다음 단계에서 수행될 어드레싱에 적합해지도록 된다.
각 어드레싱 시간(A1, ..., A8)에서는, 어드레스 전극 라인들(도 1의 AR1 , ..., ABm)에 디스플레이 데이터 신호들이 인가됨과 동시에 각 Y 전극 라인(Y1, ..., Yn)에 상응하는 주사 펄스가 순차적으로 인가된다. 이에 따라 주사 펄스가 인가되는 동안에 높은 레벨의 디스플레이 데이터 신호들이 인가되면 상응하는 방전셀에서 어드레싱 방전에 의하여 벽전하들이 형성되며, 그렇지 않은 방전셀에서는 벽전하들이 형성되지 않는다.
각 유지-방전 시간(S1, ..., S8)에서는, 모든 Y 전극 라인들(Y1, ..., Y n)과 모든 X 전극 라인들(X1, ..., Xn)에 유지-방전 펄스가 교호하게 인가되어, 상응하는 어드레싱 시간(A1, ..., A8)에서 벽전하들이 형성된 방전셀들에서 디스플레이 방전을 일으킨다. 따라서 플라즈마 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 유지-방전 시간(S1, ..., S8)의 길이에 비례한다. 단위 프레임에서 차지하는 유지-방전 시간(S1, ..., S8)의 길이는 255T(T는 단위 시간)이다. 따라서 단위 프레임에서 한 번도 디스플레이되지 않은 경우를 포함하여 256 계조로써 디스플레이할 수 있다.
여기서, 제1 서브필드(SF1)의 유지-방전 시간(S1)에는 20에 상응하는 시간(1T)이, 제2 서브필드(SF2)의 유지-방전 시간(S2)에는 21에 상응하는 시간(2T)이, 제3 서브필드(SF3)의 유지-방전 시간(S3)에는 22에 상응하는 시간(4T)이, 제4 서브필드(SF4)의 유지-방전 시간(S4)에는 23에 상응하는 시간(8T)이, 제5 서브필드(SF5)의 유지-방전 시간(S5)에는 24에 상응하는 시간(16T)이, 제6 서브필드(SF6)의 유지-방전 시간(S6)에는 25에 상응하는 시간(32T)이, 제7 서브필드(SF7)의 유지-방전 시간(S7)에는 26에 상응하는 시간(64T)이, 그리고 제8 서브필드(SF8)의 유지-방전 시간(S8)에는 27에 상응하는 시간(128T)이 각각 설정된다.
이에 따라, 8 개의 서브필드들중에서 디스플레이될 서브필드를 적절히 선택하면, 어느 서브필드에서도 디스플레이되지 않는 0(영) 계조를 포함하여 모두 256 계조의 디스플레이가 수행될 수 있다.
도 4는 도 3의 단위 서브-필드(SF)에서 도 1의 플라즈마 디스플레이 패널(1)의 전극 라인들에 인가되는 신호들을 보여준다. 도 4에서 참조부호 SAR1..ABm은 각 어드레스 전극 라인(도 1의 AR1, AG1, ..., AGm, ABm)에 인가되는 구동 신호를, SX1..Xn은 X 전극 라인들(도 1의 X1, ...Xn)에 인가되는 구동 신호를, 그리고 S Y1, ..., SYn은 각 Y 전극 라인(도 1의 Y1, ...Yn)에 인가되는 구동 신호를 가리킨다.
도 4를 참조하면, 단위 서브-필드(SF)의 리셋팅 시간(R)의 제1 시간(t1 ~ t2)에서는, 먼저 X 전극 라인들(X1, ..., Xn)에 인가되는 전압이 접지 전압(V G)으로부터 제2 전압(VS)까지 지속적으로 상승된다. 여기서, Y 전극 라인들(Y1, ..., Y n)과 어드레스 전극 라인들(AR1, ..., ABm)에는 접지 전압(VG)이 인가된다. 이에 따라, X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn ) 사이, 및 X 전극 라인들(X1, ..., Xn)과 어드레스 전극 라인들(A1, ..., Am) 사이에 약한 방전이 일어나면서 X 전극 라인들(X1, ..., Xn) 주위에 부극성의 벽전하들이 형성된다.
벽전하 축적 시간으로서의 제2 시간(t2 ~ t3)에서는, Y 전극 라인들(Y1, ..., Yn)에 인가되는 전압이 제2 전압(VS)으로부터 제2 전압(VS)보다 제4 전압(VSET)만큼 더 높은 제1 전압(VSET+VS)까지 지속적으로 상승된다. 여기서, X 전극 라인들(X1, ..., Xn)과 어드레스 전극 라인들(AR1, ..., ABm )에는 접지 전압(VG)이 인가된다. 이에 따라, Y 전극 라인들(Y1, ..., Yn)과 X 전극 라인들(X1, ..., Xn) 사이에 약한 방전이 일어나는 한편, Y 전극 라인들(Y1, ..., Yn)과 어드레스 전극 라인들(AR1, ..., ABm) 사이에 더욱 약한 방전이 일어난다. 여기서, Y 전극 라인들(Y1, ..., Yn)과 어드레스 전극 라인들(AR1, ..., ABm ) 사이의 방전보다 Y 전극 라인들(Y1, ..., Yn)과 X 전극 라인들(X1, ..., Xn) 사이의 방전이 더 강해지는 이유는, X 전극 라인들(X1, ..., Xn) 주위에 부극성의 벽전하들이 형성되어 있었기 때문이다. 이에 따라, Y 전극 라인들(Y1, ..., Yn) 주위에는 부극성 벽전하들이 많이 형성되고, X 전극 라인들(X1, ..., Xn) 주위에는 정극성의 벽전하들이 형성되며, 어드레스 전극 라인들(AR1, ..., ABm) 주위에는 정극성의 벽전하들이 적게 형성된다.
벽전하 배분 시간으로서의 제3 시간(t3 ~ t4)에서는, X 전극 라인들(X1, ..., Xn)에 인가되는 전압이 제2 전압(VS)으로 유지된 상태에서, Y 전극 라인들(Y 1, ..., Yn)에 인가되는 전압이 제2 전압(VS)으로부터 제3 전압으로서의 접지 전압(V G)까지 지속적으로 하강된다. 여기서, 어드레스 전극 라인들(AR1, ..., ABm)에는 접지 전압(VG)이 인가된다. 이에 따라, X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn) 사이의 약한 방전으로 인하여, Y 전극 라인들(Y1, ..., Yn) 주위의 부극성의 벽전하들의 일부가 X 전극 라인들(X1, ..., Xn) 주위로 이동한다. 이에 따라, X 전극 라인들(X1, ..., Xn)의 벽전위(wall electric-potential)가 어드레스 전극 라인들(AR1, ..., ABm)의 벽전위보다 낮고 Y 전극 라인들(Y1, ..., Y n)의 벽전위보다 높아진다. 이에 따라, 이어지는 어드레싱 시간(A)에서 선택된 어드레스 전극 라인들과 Y 전극 라인 사이의 대향 방전에 요구되는 어드레싱 전압(VA-VG)이 낮아질 수 있다. 한편, 모든 어드레스 전극 라인들(AR1, ..., ABm)에는 접지 전압(VG )이 인가되므로, 어드레스 전극 라인들(AR1, ..., ABm)은 X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)에 대하여 방전을 수행하고, 이 방전으로 인하여 어드레스 전극 라인들(AR1, ..., ABm) 주위의 정극성의 벽전하들이 소멸한다.
이어지는 어드레싱 시간(A)에서, 어드레스 전극 라인들에 디스플레이 데이터 신호가 인가되고, 제2 전압(VS)보다 낮은 제5 전압(VSCAN)으로 바이어싱된 Y 전극 라인들(Y1, ..., Yn)에 접지 전압(VG)의 주사 신호가 순차적으로 인가됨에 따라, 원활한 어드레싱이 수행될 수 있다. 각 어드레스 전극 라인(AR1, ..., ABm)에 인가되는 디스플레이 데이터 신호는 디스플레이 셀을 선택할 경우에 정극성 어드레싱 전압(VA)이, 그렇지 않을 경우에 접지 전압(VG)이 인가된다. 이에 따라 접지 전압(VG)의 주사 펄스가 인가되는 동안에 정극성 어드레싱 전압(VA)의 디스플레이 데이터 신호가 인가되면 상응하는 디스플레이 셀에서 어드레싱 방전에 의하여 벽전하들이 형성되며, 그렇지 않은 디스플레이 셀에서는 벽전하들이 형성되지 않는다. 여기서, 보다 정확하고 효율적인 어드레싱 방전을 위하여, X 전극 라인들(X1, ...Xn)에 제2 전압(VS)이 유지된다.
이어지는 디스플레이-유지 시간(S)에서는, 모든 Y 전극 라인들(Y1, ...Yn)과 X 전극 라인들(X1, ...Xn)에 제2 전압(VS)의 디스플레이-유지 펄스들이 교호하게 인가되어, 상응하는 어드레싱 시간(A)에서 벽전하들이 형성된 디스플레이 셀들에서 디스플레이-유지를 위한 방전을 일으킨다.
도 4 및 5를 참조하면, 본 발명에 따른 방전 디스플레이 장치로서의 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널(1), 영상 처리부(56), 제어부(62), 어드레스 구동부(53), X-구동부(54), Y-구동부(65), 및 전원 공급부(61)를 포함한다.
플라즈마 디스플레이 패널(1)에 대해서는 도 1 및 2를 참조하여 설명한 바와 같다. 영상 처리부(56)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호 예를 들어, 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호들을 발생시킨다. 제어부(62)는 영상 처리부(56)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SY, SX)을 발생시킨다.
어드레스 구동부(53)는, 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX )중에서 어드레스 신호(SA)를 처리하여 디스플레이 데이터 신호들을 발생시키고, 발생된 디스플레이 데이터 신호들을 어드레스 전극 라인들(도 1의 AR1, AG1, ..., A Gm, ABm)에 인가한다. X-구동부(54)는 제어부(62)로부터의 구동 제어 신호들(SA, S Y, SX)중에서 X 구동 제어 신호(SX)를 처리하여 X 전극 라인들(도 1의 X1, ...Xn)에 인가한다. Y-구동부(55)는 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX )중에서 Y 구동 제어 신호(SY)를 처리하여 Y 전극 라인들(도 1의 Y1, ...Yn)에 인가한다.
전원 공급부(61)는 각 구동부(53, 54, 55), 영상 처리부(56), 및 제어부(62)에 구동용 직류 전위들(VA, VSCAN, VS, VSET, VGT ) 및 동작용 직류 전위들(3.3 V, 5 V)을 공급한다. 보다 상세하게는, 영상 처리부(56)에 5 V의 동작용 직류 전위가, 그리고 제어부(62)에 3.3 V 및 5 V의 동작용 직류 전위들이 공급된다. 또한, Y-구동부(55)에 구동용 직류 전위들로서의 유지-방전 전위(VS), 추가 전위(VSET), 및 주사-바이어스 전위(VSCAN)가 공급되고, 동작용 직류 전위들로서의 게이트 동작용 직류 전위(vGT)와 5 V(볼트)가 공급된다. 또한, 어드레스 구동부(53)에 구동용 직류 전위로서의 어드레싱 전위(VA)가 공급되고, 동작용 직류 전위로서의 게이트 동작용 직류 전위(vGT)와 5 V(볼트)가 공급된다. 그리고 X-구동부(54)에 구동용 직류 전위로서의 유지-방전 전위(VS)가 공급되고, 동작용 직류 전위로서의 게이트 동작용 직류 전위(vGT)와 5 V(볼트)가 공급된다.
도 4 및 6을 참조하면, 도 5의 전원 공급부(61)는 릴레이(6101), 교류/직류 변환부(6102), 제1 내지 제6 직류/직류 변환부들(6104 내지 6109), 제1 내지 제7 감지-전위 발생부들(6110 내지 6116), 및 마이크로컴퓨터(6117)를 포함한다.
릴레이(6101)는 마이크로컴퓨터(6117)의 제어에 따라 입력 교류전원(6101)을 통과시키거나 차단한다.
교류/직류 변환부(6102)는 릴레이(6101)로부터의 입력 교류 전위(VACIN)를 구동용 직류 전위들중에 하나인 유지-방전 전위(VS)로 변환시키면서 역률을 보상한다. 이에 따라, 유지-방전 전위(VS)를 발생시키기 위한 직류/직류 변환부가 별도로 존재하지 않게 되어, 전원 공급부(61)의 직류/직류 변환부들의 개수가 효율적으로 줄어들 수 있다. 즉, 상기 방전 디스플레이 장치의 제조 비용이 효율적으로 줄어들 수 있다. 한편, 교류/직류 변환부(6102)는 제3 내지 제6 직류/직류 변환부들(6106 내지 6109)을 위한 기준 직류 전위(VDCIN)도 발생시킨다. 이 교류/직류 변환부(6102)에 대해서는 도 7을 참조하여 보다 상세히 설명될 것이다.
제1 직류/직류 변환부(6104)는 교류/직류 변환부(6102)로부터의 유지-방전 전위(VS)를 상승시켜 추가 전위(VSET)를 발생시킨다. 이 제1 직류/직류 변환부(6104)에 대해서는 도 8을 참조하여 보다 상세히 설명될 것이다.
제2 직류/직류 변환부(6105)는 교류/직류 변환부(6102)로부터의 유지-방전 전위(VS)를 하강시켜 주사-바이어스 전위(VSCAN)를 발생시킨다. 이 제2 직류/직류 변환부(6105)에 대해서는 도 9를 참조하여 보다 상세히 설명될 것이다.
참고로, 유지-방전 전위(VS)는 X-구동부(도 5의 54)와 Y-구동부(도 5의 55)에서 자주 사용되므로 주 전위에 해당된다. 물론, 어드레싱 전위(VA)도 어드레스 구동부(도 5의 53)에서 자주 사용되므로 주 전위에 해당된다. 하지만, 추가 전위(VSET) 및 주사-바이어스 전위(VSCAN)는 Y-구동부(55)에서 자주 사용되지 않으므로 보조 전위들에 해당된다(도 4 참조).
제3 직류/직류 변환부(6106)는 교류/직류 변환부(6102)로부터의 기준 직류 전위(VDCIN)를 하강시켜서 구동용 직류 전위로서의 어드레싱 전위(VA)를 발생시킨다. 제4 직류/직류 변환부(6107)는 교류/직류 변환부(6102)로부터의 기준 직류 전위(VDCIN)를 하강시켜서 동작용 직류 전위로서의 게이트 동작용 직류 전위(vGT)를 발생시킨다. 제5 직류/직류 변환부(6108)는 교류/직류 변환부(6102)로부터의 기준 직류 전위(VDCIN)를 하강시켜서 동작용 직류 전위로서의 5 V(볼트)를 발생시킨다. 그리고, 제6 직류/직류 변환부(6109)는 교류/직류 변환부(6102)로부터의 기준 직류 전위(VDCIN)를 하강시켜서 동작용 직류 전위로서의 3.3 V(볼트)를 발생시킨다. 제3 내지 제6 직류/직류 변환부들(6106 내지 6109)의 내부 구성과 동작은 도 9의 제2 직류/직류 변환부(6105)의 것과 동일하다.
제1 내지 제7 감지-전위 발생부들(6110 내지 6116) 각각은 출력되는 구동용 직류 전위들(VA, VSCAN, VS, VSET, VGT) 및 동작용 직류 전위들(3.3 V, 5 V) 각각을 감지-전위들로 변환시켜서 마이크로컴퓨터(6117)에 입력시킨다.
마이크로컴퓨터(6117)는, 제1 내지 제7 감지-전위 발생부들(6110 내지 6116)로부터의 감지-전위들을 모니터링하여, 이상 전위가 발생되면 릴레이(6101)를 차단시킨다.
도 7을 참조하면, 도 6의 교류/직류 변환부(6102)는 입력 필터(71), 정류 회로(72), 및 변환-제어 회로(73)를 포함한다.
입력 교류 전위(VACIN)는 입력 필터(71)를 통하여 정류 회로(72)로 입력된다. 입력 필터(71)는 입력 교류 전위(VACIN)의 노이즈를 필터링한다.
정류 회로(72)는 입력 교류 전위(VACIN)를 제1 직류 전위로 변환시킨다.
변환-제어 회로(73)는 스위칭부(TR11 + TR12 + C11), 교류 전위 변환부(151, 152), 다이오드들(D11, D12), 캐페시터들(C12, C22), 및 복합 제어기(17)를 포함한다.
교류 발생용 캐페시터(C11)와 스위칭 소자들(TR11,TR12)을 포함한 스위칭부(TR11 + TR12 + C11)는 정류 회로(72)로부터의 제1 직류 전위를 스위칭하여 제1 교류 전위로 변환시킨다. 교류 전위 변환부(151, 15)에서 제1 트랜스포머(151)는 스위칭부(TR11 + TR12 + C11)의 동작에 의하여 발생된 제1 교류 전위를 상기 유지-방전 전위(VS)에 상응하는 제2 교류 전위로 변환시킨다. 또한, 제2 트랜스포머(152)는 스위칭부(TR11 + TR12 + C11)의 동작에 의하여 발생된 제3 교류 전위를 상기 기준 직류 전위(VDCIN)에 상응하는 제4 교류 전위로 변환시킨다.
제1 다이오드(D11)는 제1 트랜스포머(151)로부터의 제2 교류 전위를 반파 정류한다. 제2 다이오드(D12)는 제2 트랜스포머(152)로부터의 제4 교류 전위를 반파 정류한다.
제1 캐페시터(C12)는 제1 다이오드(D11)로부터의 반파 정류된 전위를 평활시켜서 상기 유지-방전 전위(VS)를 발생시킨다. 제2 캐페시터(C22)는 제2 다이오드(D12)로부터의 반파 정류된 전위를 평활시켜서 상기 기준 직류 전위(VDCIN)를 발생시킨다. 여기에서, 제1 및 제2 캐페시터(C12, C22)은 전류의 위상이 전압의 위상에 근접되게 하는 역률 보상의 기능도 수행한다.
복합 제어기(17)는, 제1 다이오드(D11)로부터의 반파 정류된 전위에 따라 스위칭부(TR11 + TR12 + C11)의 스위칭 소자들(TR11,TR12)을 제어하여, 역률을 보상하는 한편, 상기 반파 정류된 전위가 유지-방전 전위(VS)를 유지하게 한다. 보다 상세하게는, 복합 제어기(17)는, 스위칭 소자들(TR11,TR12)을 주기적으로 온(On)-오프(Off)시키되, 역률 보상 및 전위 유지가 수행되도록 스위칭 소자들(TR11,TR12)의 온(On) 시간을 제어한다. 여기에서, 역률 보상은 유지-방전 전위(VS)에 따라 전류량이 조절됨으로써 이루어진다.
상기한 바와 같이, 교류/직류 변환부(6102)는 입력 교류 전위(VACIN)를 구동용 직류 전위들중에 하나인 유지-방전 전위(VS)로 변환시키면서 역률을 보상한다. 이에 따라, 유지-방전 전위(VS)를 발생시키기 위한 직류/직류 변환부가 별도로 존재하지 않게 되어, 직류/직류 변환부들의 개수가 효율적으로 줄어들 수 있다.
도 8은 도 6의 제1 직류/직류 변환부(6104)의 내부 구성을 보여준다.
도 8을 참조하면, 도 6의 제1 직류/직류 변환부(6104)는 스위칭 소자들(TR81,TR82), 교류 발생용 캐페시터(C81), 트랜스포머(85), 다이오드(D81), 평활용 캐페시터(C82), 및 제어기(87)를 포함한다.
교류 발생용 캐페시터(C81)와 스위칭 소자들(TR81,TR82)은 교류/직류 변환부(도 6의 6102)로부터의 기준 직류 전위(VDCIN)를 스위칭하여 교류 전위로 변환시킨다. 이에 따라 트랜스포머(85)는 스위칭 소자들(TR11,TR12)의 동작에 의하여 발생된 교류 전위를 상승시킨다.
다이오드(D81)는 트랜스포머(15)에 의하여 상승된 교류 전위를 반파 정류시킨다. 평활용 캐페시터(C82)는 다이오드(D81)로부터의 반파 정류된 전위를 평활시켜서 상기 추가 전위(VSET)를 발생시킨다.
제어기(87)는 스위칭 소자들(TR11,TR12)을 주기적으로 온(On) 및 오프(Off)시키되, 다이오드(D81)로부터의 반파 정류된 전위에 반비례하도록 스위칭 소자들(TR11,TR12)의 온(On) 시간을 제어한다. 이에 따라, 평활용 캐페시터(C82)로부터의 추가 전위(VSET)가 일정하게 출력될 수 있다.
도 9는 도 6의 제2 직류/직류 변환부(6104)의 내부 구성을 보여준다. 제3 내지 제6 직류/직류 변환부들(6106 내지 6109)의 내부 구성과 동작은 도 9의 제2 직류/직류 변환부(6105)의 것과 동일하다.
도 9를 참조하면, 도 6의 제2 직류/직류 변환부(6104)는 스위칭 트랜지스터(TR91), 환류 다이오드(D91), 전력 축적용 코일(L91), 평활용 캐페시터(C91), 및 제어기(97)를 포함한다.
스위칭 트랜지스터(TR91)는 제어기(97)로부터의 펄스파 신호에 의하여 주기적으로 턴-온(turn-on) 및 턴-오프(turn-off)된다.
스위칭 트랜지스터(Q2)가 주기적으로 턴-온되는 동안에, 기준 직류 전위(VDCIN)가 스위칭 트랜지스터(TR91) 및 전력 축적용 코일(L1)을 통하여 주기적으로 평활용 캐페시터(C91)에 공급된다. 또한, 평활용 캐페시터(C91)는 주기적으로 입력되는 전위를 평활시킴으로써 기준 직류 전위(VDCIN)보다 낮게 설정된 주사-바이어스 전위(VSCAN)를 발생시킨다.
한편, 스위칭 트랜지스터(Q2)가 주기적으로 턴-오프되는 동안에, 기준 직류 전위(VDCIN)는 전력 축적용 코일(L1)의 입력단으로 인가되지 않는다. 이때, 전력 축적용 코일(L1)로부터 환류 다이오드(D2)를 통하여 접지측으로 전류가 흐른다.
여기에서, 스위칭 트랜지스터(TR91)의 턴-온 시간이 주사-바이어스 전위(VSCAN)에 반비례한다. 즉, 주사-바이어스 전위(VSCAN)가 설정 전위보다 상승하면 스위칭 트랜지스터(TR91)의 턴-온 시간이 길어져서 주사-바이어스 전위(VSCAN)가 하강하면서 설정 전위와 같아진다. 이와 반대로, 주사-바이어스 전위(VSCAN)가 설정 전위보다 하강하면 스위칭 트랜지스터(TR91)의 턴-온 시간이 짧아져서 주사-바이어스 전위(VSCAN)가 상승하면서 설정 전위와 같아진다.
도 10은 도 6의 교류/직류 변환부(6102)의 내부 구성의 또다른 예를 보여준다. 도 10에서 도 7과 동일한 참조 부호는 동일한 기능의 대상을 가리킨다. 도 7의 교류/직류 변환부(6102)의 예에 대한 도 10의 교류/직류 변환부(6102)의 변형된 예의 차이점만을 설명하면 다음과 같다.
도 10의 교류/직류 변환부(6102)의 예는 도 7의 교류/직류 변환부(6102)의 예에 비하여 구동 전력이 낮은 경우에 사용된다. 이에 따라, 도 7의 교류/직류 변환부(6102)의 예에서 2 대의 트랜스포머들(151, 152)이 사용됨에 비하여, 도 10의 교류/직류 변환부(6102)의 예에서는 1 대의 트랜스포머(15)가 사용된다. 나머지 구성 및 동작은 도 7을 참조하여 설명된 바와 같다.
이상 설명된 바와 같이, 본 발명에 따른 방전 디스플레이 장치에 의하면, 교류/직류 변환부(6102)에서 역률이 보상되는 한편 적어도 어느 하나의 구동용 직류 전위(VS)가 발생되므로, 전원 공급부의 직류/직류 변환부들의 개수가 효율적으로 줄어들 수 있다. 즉, 방전 디스플레이 장치의 제조 비용이 효율적으로 줄어들 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및 개량될 수 있다.
도 1은 통상적인 방전 디스플레이 패널로서의 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여주는 내부 사시도이다.
도 2는 도 1의 패널의 한 디스플레이 셀의 예를 보여주는 단면도이다.
도 3은 본 발명에 따른 방전 디스플레이 장치에서의 구동 방식을 보여주는 타이밍도이다.
도 4는 도 3의 단위 서브-필드에서 도 1의 플라즈마 디스플레이 패널의 전극 라인들에 인가되는 신호들의 파형도이다.
도 5는 본 발명에 따른 방전 디스플레이 장치로서의 플라즈마 디스플레이 장치를 보여주는 블록도이다.
도 6은 도 5의 전원 공급부의 내부 구성을 보여주는 블록도이다.
도 7은 도 6의 교류/직류 변환부의 내부 구성의 일 예를 보여주는 회로도이다.
도 8은 도 6의 제1 직류/직류 변환부의 내부 구성을 보여주는 회로도이다.
도 9는 도 6의 제2 직류/직류 변환부의 내부 구성을 보여주는 회로도이다.
도 10은 도 6의 교류/직류 변환부의 내부 구성의 또다른 예를 보여주는 회로도이다.
<도면의 주요 부분에 대한 부호의 설명>
1...플라즈마 디스플레이 패널, 10...앞쪽 글라스 기판,
11, 15...유전체층, 12...보호층,
13...뒤쪽 글라스 기판, 14...방전 공간,
16...형광층, 17...격벽,
X1, ..., Xn...X 전극 라인, Y1, ..., Yn...Y 전극 라인,
AR1, ..., ABm...어드레스 전극 라인, Xna, Yna...투명 전극 라인,
Xnb, Ynb...금속 전극 라인, SF1, ...SF8 ...서브필드,
SY...Y 구동 제어 신호, SX...X 구동 제어 신호,
SA...어드레스 구동 제어 신호, 61...전원 공급부,
62...제어부, 53...어드레스 구동부,
54...X-구동부, 55...Y-구동부,
56...영상 처리부, 6102...교류/직류 변환부.

Claims (6)

  1. 방전 디스플레이 패널, 상기 방전 디스플레이 패널의 각 전극 라인들에 구동 신호들을 인가하는 구동부들, 상기 구동부들이 동작할 수 있게 하는 구동 제어 신호들을 발생시키는 제어부, 및 상기 구동부들에 구동용 직류 전위들을 공급하고 상기 구동부들과 상기 제어부에 동작용 직류 전위들을 공급하는 전원 공급부가 구비된 방전 디스플레이 장치에 있어서,
    상기 전원 공급부(61)가,
    입력 교류 전위(VACIN)를 상기 구동용 직류 전위들중에서 적어도 어느 하나의 구동용 직류 전위(VS)로 변환시키면서 역률을 보상하는 교류/직류 변환부(6102)를 포함하는 방전 디스플레이 장치.
  2. 제1항에 있어서,
    상기 교류/직류 변환부(6102)가,
    상기 입력 교류 전위(VACIN)를 직류 전위로 변환시키는 정류 회로(72);
    상기 정류 회로(72)로부터의 직류 전위를 스위칭하여 제1 교류 전위로 변환시키는 스위칭부(TR11 + TR12);
    상기 스위칭부(TR11 + TR12)의 동작에 의하여 발생된 제1 교류 전위를 상기 적어도 어느 하나의 구동용 직류 전위(VS)에 상응하는 제2 교류 전위로 변환시키는 교류 전위 변환부(151, 15);
    상기 교류 전위 변환부(151, 15)로부터의 제2 교류 전위를 반파 정류하는 다이오드(D11);
    상기 다이오드(D11)로부터의 반파 정류된 전위를 평활시켜서 상기 적어도 어느 하나의 구동용 직류 전위(VS)를 발생시키는 캐페시터(C12); 및
    상기 다이오드(D11)로부터의 반파 정류된 전위에 따라 상기 스위칭부(TR11 + TR12)를 제어하여, 역률을 보상하는 한편, 상기 반파 정류된 전위가 설정 전위를 유지하게 하는 복합 제어기를 포함한 방전 디스플레이 장치.
  3. 제1항에 있어서, 상기 교류/직류 변환부(6102)가,
    상기 입력 교류 전위(VACIN)의 노이즈를 필터링하는 입력 필터(71)를 더 포함한 방전 디스플레이 장치.
  4. 제1항에 있어서, 상기 교류/직류 변환부(6102)에서,
    상기 입력 교류 전위(VACIN)가 상기 입력 필터(71)를 통하여 상기 정류 회로(72)로 입력되는 방전 디스플레이 장치.
  5. 제1항에 있어서,
    상기 교류/직류 변환부(6102)가 기준 직류 전위(VDCIN)를 발생시키는 방전 디스플레이 장치.
  6. 제5항에 있어서, 상기 전원 공급부(61)가,
    상기 교류/직류 변환부(6102)로부터의 기준 직류 전위(VDCIN)를 상기 구동용 직류 전위들(VSET, VSCAN, VA)과 상기 동작용 직류 전위들(VGT , 5 V, 3.3 V)로 변환시키는 직류/직류 변환부들(6104 내지 6109)을 더 포함하는 방전 디스플레이 장치.
KR1020040039308A 2004-05-31 2004-05-31 효율적으로 전위들이 발생되는 방전 디스플레이 장치 KR20050114103A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040039308A KR20050114103A (ko) 2004-05-31 2004-05-31 효율적으로 전위들이 발생되는 방전 디스플레이 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040039308A KR20050114103A (ko) 2004-05-31 2004-05-31 효율적으로 전위들이 발생되는 방전 디스플레이 장치

Publications (1)

Publication Number Publication Date
KR20050114103A true KR20050114103A (ko) 2005-12-05

Family

ID=37288507

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040039308A KR20050114103A (ko) 2004-05-31 2004-05-31 효율적으로 전위들이 발생되는 방전 디스플레이 장치

Country Status (1)

Country Link
KR (1) KR20050114103A (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10164840A (ja) * 1996-11-14 1998-06-19 Samsung Electron Co Ltd モニタの電源供給装置
KR20030021947A (ko) * 2001-09-10 2003-03-15 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동전압 제어회로
KR20030044391A (ko) * 2001-11-29 2003-06-09 엘지전자 주식회사 플라즈마 디스플레이 패널의 서스테인펄스 발생장치
KR20040054205A (ko) * 2002-12-18 2004-06-25 삼성에스디아이 주식회사 전원회로와 이를 구비하는 플라즈마 디스플레이 패널의전원공급장치
KR20040083186A (ko) * 2003-03-21 2004-10-01 엘지전자 주식회사 플라즈마 디스플레이 패널의 서스테인 펄스 발생장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10164840A (ja) * 1996-11-14 1998-06-19 Samsung Electron Co Ltd モニタの電源供給装置
KR20030021947A (ko) * 2001-09-10 2003-03-15 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동전압 제어회로
KR20030044391A (ko) * 2001-11-29 2003-06-09 엘지전자 주식회사 플라즈마 디스플레이 패널의 서스테인펄스 발생장치
KR20040054205A (ko) * 2002-12-18 2004-06-25 삼성에스디아이 주식회사 전원회로와 이를 구비하는 플라즈마 디스플레이 패널의전원공급장치
KR20040083186A (ko) * 2003-03-21 2004-10-01 엘지전자 주식회사 플라즈마 디스플레이 패널의 서스테인 펄스 발생장치

Similar Documents

Publication Publication Date Title
US8508555B2 (en) Plasma display device
US7136033B2 (en) Method of driving 3-electrode plasma display apparatus to minimize addressing power
JP4137871B2 (ja) プラズマディスプレイパネル駆動方法および装置
US7439942B2 (en) Plasma display panel driving apparatus
JP2000338934A (ja) 容量性負荷の駆動方法及び駆動回路
KR100553766B1 (ko) 효과적으로 전위들이 차단되는 방전 디스플레이 장치
KR100581912B1 (ko) 효율적으로 전위들이 발생되는 방전 디스플레이 장치
KR100537625B1 (ko) 효과적으로 전위들이 차단되는 방전 디스플레이 장치
KR20050114103A (ko) 효율적으로 전위들이 발생되는 방전 디스플레이 장치
KR100615213B1 (ko) 전원 공급이 효율적으로 수행되는 방전 표시 장치
KR20030056683A (ko) 플라즈마 디스플레이 패널의 고속 스캐닝 방법 및 장치
KR100581917B1 (ko) 효율적으로 전위들이 발생되는 방전 디스플레이 장치
KR20050104218A (ko) 구동 전위들이 온도에 따라 변하는 방전 디스플레이 장치
KR100553762B1 (ko) 플라즈마 디스플레이 패널
KR100528931B1 (ko) 리셋 기능이 향상된 방전 디스플레이 장치
KR100522710B1 (ko) 순간적 전원 변동에 대처하는 방전 디스플레이 장치
JP4357564B2 (ja) 充放電装置、表示装置、プラズマ・ディスプレイ・パネルおよび充放電の方法
KR20070091767A (ko) 플라즈마 디스플레이 패널의 구동장치
US20070216609A1 (en) Apparatus and method of driving plasma display panel
KR100603348B1 (ko) 플라즈마 디스플레이 패널
KR100911005B1 (ko) 외부 압력에 따라 휘도가 조정되는 방전 디스플레이 장치
KR100553763B1 (ko) 플라즈마 디스플레이 패널의 전원공급장치 및 이를 구비한플라즈마 디스플레이 패널
KR100603307B1 (ko) 개선된 동작 시퀀스를 가진 방전 표시 장치
KR20050049671A (ko) 누적 동작-시간에 따라 구동 전압들이 변하는 방전 표시장치
KR100754881B1 (ko) 플라즈마 디스플레이 패널의 유지 구동 장치 및 그구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E601 Decision to refuse application