KR20050114080A - Plasma display panel - Google Patents

Plasma display panel Download PDF

Info

Publication number
KR20050114080A
KR20050114080A KR1020040039282A KR20040039282A KR20050114080A KR 20050114080 A KR20050114080 A KR 20050114080A KR 1020040039282 A KR1020040039282 A KR 1020040039282A KR 20040039282 A KR20040039282 A KR 20040039282A KR 20050114080 A KR20050114080 A KR 20050114080A
Authority
KR
South Korea
Prior art keywords
display unit
alignment marks
electrode
dielectric layer
panel
Prior art date
Application number
KR1020040039282A
Other languages
Korean (ko)
Inventor
권재익
이원주
강경두
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040039282A priority Critical patent/KR20050114080A/en
Publication of KR20050114080A publication Critical patent/KR20050114080A/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/36Spacers, barriers, ribs, partitions or the like
    • H01J2211/361Spacers, barriers, ribs, partitions or the like characterized by the shape
    • H01J2211/365Pattern of the spacers

Abstract

본 발명에 따른 플라즈마 디스플레이 패널은, 상측 표시부와, 상측 표시부 외측의 네 모퉁이들에 각각 형성된 제1상측 정렬마크들과, 상측 표시부 외측의 네 변들에 적어도 하나씩 형성된 제2상측 정렬마크들이 구비된 상측 패널과; 상측 표시부와 대응되는 하측 표시부와, 하측 표시부 외측의 네 모퉁이들에 각각 형성되며 제1상측 정렬마크들과 일대일 대응되는 제1하측 정렬마크들과, 하측 표시부 외측의 네 변들에 적어도 하나씩 형성되며 제2상측 정렬마크들과 일대일 대응되는 제2하측 정렬마크들이 구비된 하측 패널;을 포함한다. A plasma display panel according to the present invention includes an upper side having an upper display portion, first upper alignment marks formed at four corners outside the upper display portion, and at least one second upper alignment mark formed at four sides outside the upper display portion. A panel; At least one lower display unit corresponding to the upper display unit, first lower alignment marks formed at four corners outside the lower display unit and corresponding to the first upper alignment marks one-to-one, and at least one side of the lower display unit at four sides. And a lower panel provided with second lower alignment marks corresponding one-to-one with two upper alignment marks.

Description

플라즈마 디스플레이 패널{Plasma display panel}Plasma display panel {Plasma display panel}

본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 상측 패널과 하측 패널 사이의 정렬이 개선된 플라즈마 디스플레이 패널에 관한 것이다. The present invention relates to a plasma display panel, and more particularly, to a plasma display panel with improved alignment between an upper panel and a lower panel.

통상적으로, 플라즈마 디스플레이 패널은 가스 방전 현상을 이용하여 화상을 표시하기 위한 것으로서, 표시 용량, 휘도, 콘트라스트, 잔상, 시야각 등의 각종 표시 능력이 우수하여, 음극선관을 대체할 수 있는 것으로 각광을 받고 있다. 이러한 플라즈마 디스플레이 패널은 전극들에 인가되는 전압에 의하여 전극들 사이의 가스에서 방전이 발생하고, 여기에서 수반되는 자외선의 방사에 의하여 형광체를 여기시켜 발광시키게 된다. In general, a plasma display panel is used to display an image by using a gas discharge phenomenon, and is excellent in various display capacities such as display capacity, brightness, contrast, afterimage, viewing angle, and the like. have. In the plasma display panel, a discharge is generated in the gas between the electrodes by a voltage applied to the electrodes, and the phosphor emits light by exciting the phosphor by radiation of ultraviolet rays.

도 1에는 종래에 따른 플라즈마 디스플레이 패널의 일 예가 도시되어 있다. 1 illustrates an example of a conventional plasma display panel.

도면을 참조하면, 플라즈마 디스플레이 패널은 상측 표시부(20)가 구비된 상측 패널(10)과 하측 표시부(40)가 구비된 하측 패널(30)로 구성되며, 상기 상측 패널(10)과 하측 패널(30)은 상호 결합된다. 여기서, 상기 플라즈마 디스플레이 패널이 교류형 3전극 면방전 구조로 이루어진 경우에는, 상측 표시부는 상측 기판과, 상기 상측 기판의 하면에 형성된 상측 유전체층과, 상기 상측 유전체층 내에 매립되며 각각 투명전극과 버스전극으로 구비된 유지전극들을 포함한다. 그리고, 하측 표시부는 하측 기판과, 상기 하측 기판의 상면에 형성된 하측 유전체층과, 상기 하측 유전체층 내에 매립되며 유지전극과 교차하는 방향으로 형성된 어드레스전극과, 상기 하측 유전체층 상에 형성되어 방전셀들을 한정하는 격벽과, 상기 방전셀 내에 배치된 형광체층을 포함한다. Referring to the drawings, the plasma display panel includes an upper panel 10 having an upper display unit 20 and a lower panel 30 having a lower display unit 40. The upper panel 10 and the lower panel ( 30 are mutually coupled. Here, when the plasma display panel has an AC three-electrode surface discharge structure, the upper display portion is embedded in the upper substrate, the upper dielectric layer formed on the lower surface of the upper substrate, and the upper dielectric layer, respectively, to the transparent electrode and the bus electrode. It includes sustain electrodes provided. The lower display portion includes a lower substrate, a lower dielectric layer formed on an upper surface of the lower substrate, an address electrode embedded in the lower dielectric layer and formed in a direction crossing the sustain electrode, and formed on the lower dielectric layer to define discharge cells. And a partition wall and a phosphor layer disposed in the discharge cell.

상기와 같이 구성된 상측 표시부와 하측 표시부 사이는 정확하게 정렬되어야 방전셀마다 제대로 발광되어 화상 구현이 가능하게 되는데, 정확한 정렬을 위해 상측 패널과 하측 패널에는 정렬마크가 각각 형성되는 것이 일반적이다. The upper display unit and the lower display unit configured as described above are correctly aligned for each discharge cell so that an image can be realized. An alignment mark is generally formed on the upper panel and the lower panel for accurate alignment.

도 1에 도시된 바에 따르면, 상측 패널(10)에 있어 상측 표시부(20)의 외측에 네 개의 상측 정렬마크(51)들이 형성되어 있으며, 하측 패널(30)에 있어 하측 표시부(40)의 외측에도 네 개의 하측 정렬마크(52)들이 형성되어 있다. 여기서, 상기 상측 정렬마크(51)들은 상측 표시부(20)의 네 모퉁이들에 각각 배치되어 있으며, 상기 하측 정렬마크(52)들은 상측 정렬마크(51)들과 각각 일대일 대응되도록 하측 표시부(40)의 네 모퉁이들에 각각 배치되어 있다. 이와 같이 상측 정렬마크(51)들과 하측 정렬마크(52)들이 형성된 상태에서, 카메라 등으로 상측 정렬마크(51)들과 하측 정렬마크(52)들 사이가 최소 오차범위 내에서 일치하는지 여부를 확인해가면서, 상측 패널(10)과 하측 패널(30) 사이를 정렬시키게 된다. As shown in FIG. 1, four upper alignment marks 51 are formed on the outer side of the upper display portion 20 in the upper panel 10, and the outer side of the lower display portion 40 in the lower panel 30. Also, four lower alignment marks 52 are formed. Here, the upper alignment marks 51 are disposed at four corners of the upper display unit 20, and the lower alignment marks 52 correspond to the upper alignment marks 51 one-to-one, respectively, so that the lower display unit 40 is one-to-one. It is arranged at four corners of each. With the upper alignment marks 51 and the lower alignment marks 52 formed as described above, it is determined whether the upper alignment marks 51 and the lower alignment marks 52 coincide within the minimum error range with a camera or the like. While checking, the upper panel 10 and the lower panel 30 are aligned.

그런데, 종래와 같이 상측 및 하측 표시부의 네 모퉁이들에만 상측 및 하측 정렬마크들을 각각 형성하여 정렬시키는 방식은, 투명전극이 스트립 형상으로 형성된 경우나, 스트라이프 형태의 격벽이 채용되는 경우 등에서와 같이, 고정밀도가 요구되지 않는 단순한 구조에서는 적합하나, 최근에 개발되고 있는 복잡한 구조에서는 부적합한 측면이 있다. 그리고, 상측 및 하측 패널은 각각 고온 열처리를 거쳐 제조됨에 따라 상측 및 하측 패널이 열변형을 받게 되는데, 이러한 열변형에 의해 상측 및 하측 패널의 변들이 휘게 되면, 상측 및 하측 표시부의 모퉁이들에서는 제대로 정렬되었다하더라도, 상측 및 하측 표시부의 모퉁이들 사이의 변들에서는 제대로 정렬되지 않을 수 있다. However, as in the conventional method, the upper and lower alignment marks are formed only at four corners of the upper and lower display portions, respectively, in a manner of aligning the same as in the case where the transparent electrode is formed in a strip shape or when a stripe-shaped partition wall is adopted. It is suitable for simple structures that do not require high precision, but is inadequate for complex structures that are being developed recently. As the upper and lower panels are manufactured through high temperature heat treatment, respectively, the upper and lower panels are subjected to thermal deformation. Even if aligned, the sides between the corners of the upper and lower display portions may not be properly aligned.

도 2에는 일 예로서 상측 표시부의 유지전극이 하측 표시부에 한정된 방전셀에 정확하게 배치되지 않은 정렬불량을 나타내었다. 2 illustrates misalignment in which the sustain electrode of the upper display unit is not accurately disposed in the discharge cell defined in the lower display unit.

도시된 바에 따르면, 한 쌍의 투명전극(21)이 방전셀(42)의 중앙에 배치되고, 투명전극(21)들의 기부(21b)로부터 연장된 돌출부(21a)들이 매트릭스 형태의 격벽(41)에 의해 한정된 방전셀(42) 내에 각각 배치되어야 하나, x 방향으로 정렬불량이 발생되어 돌출부(21a)들이 방전셀(42)과 격벽(41)에 걸쳐 배치된 상태를 보여주고 있다. As shown, a pair of transparent electrodes 21 are disposed in the center of the discharge cell 42, the protrusions 21a extending from the base 21b of the transparent electrodes 21 are partitioned in the form of a matrix 41 Although each should be disposed within the discharge cells 42 defined by the above, misalignment occurs in the x direction, and thus the protrusions 21a are disposed across the discharge cells 42 and the partition walls 41.

이러한 정렬불량은 y 방향으로 발생할 수도 있고, x 방향과 y 방향이 조합된 형태의 정렬불량 또는 회전방향으로의 정렬불량이 발생할 수도 있다. 이와 같이 투명전극이 방전셀마다 각각 돌출되는 돌출부들을 구비하는 경우나, 매트릭스 형태의 격벽이 채용되는 경우에서와 같은 복잡한 구조에서는 보다 높은 정밀도를 가지고 정렬될 것이 요구되어지며, 특히 고정세(高精細)화, 다면취(多面取)화 및, 대형화되는 최근 추세에 능동적으로 대처할 수 있기 위해서도 고정밀도의 정렬이 요구되어진다. Such misalignment may occur in the y direction, misalignment in the form of a combination of the x direction and the y direction, or misalignment in the rotation direction may occur. As described above, in the case where the transparent electrode includes protrusions protruding from each discharge cell, or in the case of employing a matrix-shaped partition wall, the transparent electrode is required to be aligned with higher precision. High-precision alignment is also required in order to be able to proactively cope with the recent trend of increasing size, multi-faceting and increasing size.

본 발명은 상기의 문제점을 해결하기 위한 것으로서, 대형화, 고정세화 및, 다면취화에 능동적으로 대처하여, 상측 패널과 하측 패널 사이의 정렬 불량이 감소될 수 있는 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다. SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and an object thereof is to provide a plasma display panel in which an alignment misalignment between an upper panel and a lower panel can be reduced by actively coping with enlargement, high definition, and multifaceted embrittlement. .

상기의 목적을 달성하기 위한 본 발명에 따른 플라즈마 디스플레이 패널은, Plasma display panel according to the present invention for achieving the above object,

상측 표시부와, 상기 상측 표시부 외측의 네 모퉁이들에 각각 형성된 제1상측 정렬마크들과, 상기 상측 표시부 외측의 네 변들에 적어도 하나씩 형성된 제2상측 정렬마크들이 구비된 상측 패널과;An upper panel including an upper display unit, first upper alignment marks formed at four corners of the outer side of the upper display unit, and second upper alignment marks at least one formed at four sides of the upper display unit;

상기 상측 표시부와 대응되는 하측 표시부와, 상기 하측 표시부 외측의 네 모퉁이들에 각각 형성되며 상기 제1상측 정렬마크들과 일대일 대응되는 제1하측 정렬마크들과, 상기 하측 표시부 외측의 네 변들에 적어도 하나씩 형성되며 상기 제2상측 정렬마크들과 일대일 대응되는 제2하측 정렬마크들이 구비된 하측 패널;을 포함하여 된 것을 특징으로 한다. At least a lower display unit corresponding to the upper display unit, first lower alignment marks formed at four corners outside the lower display unit and corresponding to the first upper alignment marks one-to-one, and at four sides outside the lower display unit, respectively. And a lower panel formed one by one and having second lower alignment marks corresponding to the second upper alignment marks one-to-one.

여기서, 상기 상측 표시부는 상측 기판과, 상기 상측기판의 하면에 형성된 상측 유전체층과, 상기 상측 유전체층 내에 매립된 유지전극쌍들과, 상기 상측 유전체층의 하면에 형성된 보호막을 구비하며, Here, the upper display portion includes an upper substrate, an upper dielectric layer formed on the lower surface of the upper substrate, sustain electrode pairs embedded in the upper dielectric layer, and a protective film formed on the lower surface of the upper dielectric layer,

상기 하측 표시부는 상기 상측 기판과 대향되는 하측기판과, 상기 하측 기판의 상면에 형성된 하측 유전체층과, 상기 하측 유전체층 내에 매립되며 상기 유지전극쌍들과 교차하도록 형성된 어드레스전극들과, 상기 하측 유전체층 상에 형성되어 방전셀들을 한정하는 격벽과, 상기 방전셀내에 배치된 형광체층을 구비하여 된 것이 바람직하다. The lower display portion includes a lower substrate facing the upper substrate, a lower dielectric layer formed on an upper surface of the lower substrate, address electrodes embedded in the lower dielectric layer and formed to cross the sustain electrode pairs, and on the lower dielectric layer. It is preferable to have a partition wall formed to define discharge cells and a phosphor layer disposed in the discharge cell.

이하 첨부된 도면을 참조하여, 바람직한 실시예에 따른 본 발명을 상세히 설명하기로 한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

도 3 및 도 4에는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널이 도시되어 있다. 3 and 4 illustrate a plasma display panel according to an embodiment of the present invention.

도 3을 참조하면, 플라즈마 디스플레이 패널(100)은 상호 결합되어지는 상측 패널(110)과 하측 패널(130)을 구비한다. 상기 상측 패널(110)의 중앙에는 상측 표시부(120)가 형성되어 있으며, 상기 하측 패널(130)의 중앙에는 상기 상측 표시부(120)와 대응되는 하측 표시부(140)가 형성되어 있다. 상기 상측 표시부(120)는 하측 표시부(140)와 함께 결합되어 화상을 구현하게 된다. 상기 상측 및 하측 표시부(120)(140)는 여러 형태의 구조로 이루어질 수 있는데, 본 실시예에서는 도 4에 도시된 바와 같은 교류형 3전극 면방전 구조로 이하 설명하기로 한다. Referring to FIG. 3, the plasma display panel 100 includes an upper panel 110 and a lower panel 130 that are coupled to each other. An upper display unit 120 is formed at the center of the upper panel 110, and a lower display unit 140 corresponding to the upper display unit 120 is formed at the center of the lower panel 130. The upper display unit 120 is combined with the lower display unit 140 to implement an image. The upper and lower display parts 120 and 140 may have various types of structures, which will be described below with an AC type three-electrode surface discharge structure as shown in FIG. 4.

도 4를 참조하면, 상측 표시부(120)는 상측 기판(121)과, 상기 상측 기판(121)의 하면에 형성되며 공통전극(123)과 스캔전극(124)의 쌍으로 이루어진 유지전극쌍(122)들과, 상기 유지전극쌍(122)들을 덮는 상측 유전체층(125)과, 상기 상측 유전체층(125)을 덮는 보호막(126)을 포함한다. Referring to FIG. 4, the upper display unit 120 is formed on the upper substrate 121 and the lower surface of the upper substrate 121 and includes a pair of sustain electrodes 122 formed of a pair of common electrode 123 and scan electrode 124. ), An upper dielectric layer 125 covering the sustain electrode pairs 122, and a passivation layer 126 covering the upper dielectric layer 125.

여기서, 상기 공통전극(123)은 공통 투명전극(123a) 및 공통 버스전극(123b)을 구비하며, 상기 스캔전극(124)은 스캔 투명전극(124a) 및 스캔 버스전극(124b)을 구비한다. 상기 공통 투명전극(123a) 및 스캔 투명전극(124a)에는 돌출부(123a')(124a')들이 각각 구비되어 있다. 상기 투명전극(123a)(124a)은 가시광을 투과시키기 위해 투명한 도전체인 ITO(Indium Tin Oxide)로 형성되어진다. 그리고, 상기 버스전극(123b)(124b)은 투명전극(123a)(124a)에 전압을 인가하게 되는데, 전기 전도도가 상대적으로 낮은 ITO로 형성된 투명전극(123a)(124a)의 전기 저항을 개선하기 위하여 도전성이 우수한 금속, 예컨대 은(Ag), 구리(Cu) 등으로 형성되어진다. 한편, 상기 투명전극의 구조는 도시된 바에 한정되지 않고 균일한 폭을 가지는 스트립 형상으로 이루어질 수도 있다. The common electrode 123 includes a common transparent electrode 123a and a common bus electrode 123b, and the scan electrode 124 includes a scan transparent electrode 124a and a scan bus electrode 124b. The common transparent electrode 123a and the scan transparent electrode 124a are provided with protrusions 123a 'and 124a', respectively. The transparent electrodes 123a and 124a are formed of indium tin oxide (ITO), which is a transparent conductor to transmit visible light. In addition, the bus electrodes 123b and 124b apply a voltage to the transparent electrodes 123a and 124a to improve the electrical resistance of the transparent electrodes 123a and 124a formed of ITO having relatively low electrical conductivity. In order to form a metal having excellent conductivity such as silver (Ag), copper (Cu) and the like. Meanwhile, the structure of the transparent electrode is not limited to the illustrated but may be formed in a strip shape having a uniform width.

상기 상측 표시부(120)와 결합되는 하측 표시부(140)는 상기 상측 기판(121)과 대향되는 하측 기판(141)과, 상기 하측 기판(141)의 상면에 상기 유지전극쌍(122)들과 교차하도록 형성된 어드레스전극(142)들과, 상기 어드레스전극(142)들을 덮는 하측 유전체층(143)과, 상기 하측 유전체층(143) 상에 형성되어 방전셀(145)들을 한정하며 상기 방전셀(145)들 사이의 크로스 토크(cross talk)를 방지하는 격벽(144)과, 상기 방전셀(145)에 배치된 형광체층(146)을 포함한다. The lower display unit 140 coupled to the upper display unit 120 crosses the lower substrate 141 facing the upper substrate 121 and the storage electrode pairs 122 on the upper surface of the lower substrate 141. The address electrodes 142, the lower dielectric layer 143 covering the address electrodes 142, and the lower dielectric layer 143 formed on the lower dielectric layer 143 to define discharge cells 145. And a partition wall 144 for preventing cross talk between the phosphor layer and the phosphor layer 146 disposed in the discharge cell 145.

상기 격벽(144)은 어드레스전극(142)을 사이에 두고 이와 나란하게 각각 연장된 세로격벽(144a)들과 상기 세로격벽(144a)들과 교차하도록 연장된 가로격벽(144b)들을 포함하는 매트릭스 형태로 형성되어 있는데, 이에 한정되지 않고 스트라이프 형태, 델타 형태 등과 같은 형태의 격벽으로 이루어질 수도 있다. The partition 144 has a matrix form including vertical partitions 144a extending parallel to each other with the address electrode 142 interposed therebetween, and horizontal partitions 144b extending to intersect the vertical partitions 144a. It is formed as, but is not limited to this, it may be made of a partition of the form, such as a stripe form, delta form.

그리고, 상기 격벽(144)의 측면과 상기 격벽(144)으로 둘러싸인 하측 유전체층(143)의 상면에는 형광체가 도포되어 형광체층(146)이 형성되어 있는데, 칼라 구현을 위하여 적,녹,청색 형광체로서 적,녹,청색 형광체층들을 구성하게 된다. 상기 적,녹,청색 형광체들이 배치된 3개의 인접한 적,녹,청색 방전셀들은 단위 픽셀(pixel)을 이루게 된다. 한편, 상기 방전셀(145)에는 방전 가스가 채워지게 된다. In addition, a phosphor is coated on a side surface of the partition 144 and an upper surface of the lower dielectric layer 143 surrounded by the partition 144 to form a phosphor layer 146. Red, green, and blue phosphor layers are formed. Three adjacent red, green, and blue discharge cells in which the red, green, and blue phosphors are arranged form a unit pixel. On the other hand, the discharge cell 145 is filled with a discharge gas.

상기와 같이 구성된 상측 표시부(120)와 하측 표시부(140)는 도 3에 도시된 바와 같이 정렬됨으로써 방전셀(145)마다 제대로 발광이 일어나 화상 구현이 가능하게 된다. Since the upper display unit 120 and the lower display unit 140 configured as described above are aligned as shown in FIG. 3, light emission occurs properly for each discharge cell 145, thereby enabling image realization.

도 3을 참조하면, 유지전극쌍(122)을 이루는 공통전극(123)과 스캔전극(124)은 세로격벽(144a)과 가로격벽(144b)에 의해 한정된 방전셀(145)마다 공히 배치된다. 이때, 상기 공통 버스전극(123b) 및 스캔 버스전극(124b)은 가로격벽(144b)과 각각 평행하게 배치되며, 상기 공통 투명전극(123a)에 구비된 돌출부(123a')들과 스캔 투명전극(124a)에 구비된 돌출부(124a')들은 방전셀(145)들 내에 각각 소정 간격으로 이격되게 배치된다. Referring to FIG. 3, the common electrode 123 and the scan electrode 124 constituting the sustain electrode pair 122 are disposed at every discharge cell 145 defined by the vertical partition 144a and the horizontal partition 144b. In this case, the common bus electrode 123b and the scan bus electrode 124b are disposed in parallel with the horizontal partition wall 144b, respectively, and the protrusions 123a 'and the scan transparent electrode provided in the common transparent electrode 123a. The protrusions 124a 'provided in the 124a are disposed in the discharge cells 145 spaced apart from each other at predetermined intervals.

이와 같이 상측 표시부(120)와 하측 표시부(140)가 정밀하게 정렬될 수 있도록, 상측 패널(110)과 하측 패널(130)에는 본 발명의 일 특징에 따른 정렬마크가 각각 형성되어 있다. As such, the upper panel 110 and the lower panel 130 are provided with alignment marks according to an aspect of the present invention so that the upper display unit 120 and the lower display unit 140 can be precisely aligned.

보다 상술하면, 상측 패널(110)에 있어 상측 표시부(120)의 외측에 제1,2상측 정렬마크(151)(152)들이 형성되어 있으며, 하측 패널(130)에 있어 하측 표시부(140)의 외측에 제1,2하측 정렬마크(161)(162)들이 각각 형성되어 있다. More specifically, the first and second upper alignment marks 151 and 152 are formed on the outer side of the upper display unit 120 in the upper panel 110, and the lower display unit 140 in the lower panel 130. The first and second lower alignment marks 161 and 162 are formed on the outer side, respectively.

여기서, 상기 제1상측 정렬마크(151)들은 상측 표시부(120)의 네 모퉁이들에 각각 배치되어 있으며, 상기 제1하측 정렬마크(161)들은 하측 표시부(140)의 네 모퉁이들에 각각 배치되어, 상기 제1상측 정렬마크(151)들과 제1하측 정렬마크(161)들이 각각 일대일 대응되어진다. 그리고, 상기 제2상측 정렬마크(152)들은 상측 표시부(120)의 네 변들 중앙에 각각 배치되어 있으며, 상기 제2하측 정렬마크(162)들은 하측 표시부(140)의 네 변들 중앙에 각각 배치되어, 상기 제2상측 정렬마크(152)들과 제2하측 정렬마크(162)들이 각각 일대일 대응되어진다. 한편, 상기 제1,2상측 정렬마크 및 제1,2하측 정렬마크는 각각 십자 형상으로 도시되어 있으나, 이에 한정되지 않으며, 상측 및 하측 표시부의 일변에 배치된 제2상측 및 제2하측 정렬마크는 각각 둘 이상으로 구성될 수도 있다. The first upper alignment marks 151 may be disposed at four corners of the upper display unit 120, and the first lower alignment marks 161 may be disposed at four corners of the lower display unit 140, respectively. The first upper alignment marks 151 and the first lower alignment marks 161 correspond to one-to-one, respectively. The second upper alignment marks 152 are disposed at the centers of the four sides of the upper display unit 120, and the second lower alignment marks 162 are disposed at the centers of the four sides of the lower display unit 140, respectively. The second upper alignment marks 152 and the second lower alignment marks 162 correspond to each other one-to-one. Meanwhile, the first and second upper alignment marks and the first and second lower alignment marks are shown in a cross shape, respectively, but are not limited thereto, and the second upper and second lower alignment marks disposed on one side of the upper and lower display portions. Each may be composed of two or more.

상기와 같이 상측 표시부(120) 및 하측 표시부(140)의 네 모퉁이들에 제1상측 정렬마크(151)들 및 제1하측 정렬마크(161)들뿐만 아니라, 상측 표시부(120) 및 하측 표시부(140)의 네 변들에도 각각 제2상측 정렬마크(152)들 및 제2하측 정렬마크(162)들이 더 형성되어 있는데, 이에 따라 상측 표시부(120)와 하측 표시부(140) 사이의 정렬이 보다 정밀하게 이루어질 수 있게 된다. As described above, as well as the first upper alignment mark 151 and the first lower alignment mark 161 in the four corners of the upper display unit 120 and the lower display unit 140, the upper display unit 120 and the lower display unit ( The second upper alignment marks 152 and the second lower alignment marks 162 are further formed on four sides of the 140, respectively, so that the alignment between the upper display portion 120 and the lower display portion 140 is more precise. Can be done.

즉, 상기 상측 패널(110) 및 하측 패널(130)이 각각 고온 열처리를 거쳐 열변형되어 상측 및 하측 패널(110)(130)의 장변측이나 단변측이 휘는 경우에 있어서도, 상측 및 하측 표시부(120)(140)의 네 모퉁이들에 각각 형성된 제1상측 정렬마크(151)들과 제1하측 정렬마크(161)들을 각각 일치시킴과 동시에, 상측 및 하측 표시부(120)(140)의 네 변들에 각각 형성된 제2상측 정렬마크(152)들과 제2하측 정렬마크(162)들을 각각 일치시키게 되면, 상측 및 하측 표시부(120)(140)의 모퉁이들에서뿐만 아니라, 상측 및 하측 표시부(120)(140)의 모퉁이들 사이의 변들에서도 정렬이 정밀하게 이루어질 수 있게 된다. 따라서, 상측 및 하측 표시부(120)(140) 사이의 정렬불량이 감소될 수 있다. That is, even when the upper panel 110 and the lower panel 130 are thermally deformed through high temperature heat treatment, and the long side and short side of the upper and lower panels 110 and 130 are bent, the upper and lower display portions ( The first upper alignment marks 151 and the first lower alignment marks 161 respectively formed at the four corners of the 120 and 140 coincide with each other, and at the same time, four sides of the upper and lower display portions 120 and 140. By matching the second upper alignment marks 152 and the second lower alignment marks 162 respectively formed in the upper and lower display portions 120, 140, the upper and lower display portions 120 as well. Alignment can also be made precisely at sides between the corners of 140. Therefore, misalignment between the upper and lower display parts 120 and 140 may be reduced.

상기와 같이 본 발명에 따르면 정렬 정밀도가 종래에 비해 보다 높아지게 되므로, 전술한 바와 같이 투명전극(123a)(124a)이 방전셀(145)마다 각각 돌출되는 돌출부(123a')(124a')들이 구비된 경우나, 매트릭스 형태의 격벽(144)이 구비된 경우 등에서와 같이 고정밀도가 요구되는 복잡한 구조에서도 적용 가능하게 되며, 특히 패널(100)이 고정세화, 다면취화 및, 대형화되는 경우에도 적용 가능해질 수 있다. As described above, according to the present invention, since the alignment accuracy is higher than that of the related art, as described above, the protrusions 123a 'and 124a' protruding from each of the discharge cells 145 are provided with the transparent electrodes 123a and 124a. It is possible to apply even in a complicated structure requiring high precision, such as in the case of being provided, or when the partition wall 144 having a matrix form, especially when the panel 100 is high-definition, multi-sided embrittlement, and large Can be done.

상술한 바와 같이, 본 발명에 따르면, 상측 및 하측 표시부의 코너뿐만 아니라, 네 변들에도 각각 정렬마크들을 형성함으로써, 표시부의 구조가 복잡해지는 경우에도 고정밀도로 상측 패널과 하측 패널을 정렬시킬 수 있어 정렬불량을 감소시킬 수 있다. 나아가, 패널이 대형화, 고정세화 및, 다면취화되는 경우에도 능동적으로 대처할 수 있는 효과를 얻을 수 있다. As described above, according to the present invention, by forming alignment marks on the four sides as well as the corners of the upper and lower display portions, the upper panel and the lower panel can be aligned with high accuracy even when the structure of the display portion is complicated. Defects can be reduced. Furthermore, even when the panel is enlarged, fixed in size, and multifaceted, it is possible to proactively cope with the effect.

본 발명은 첨부된 도면에 도시된 일 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 당해 기술분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 수 있을 것이다. 따라서, 본 발명의 진정한 보호 범위는 첨부된 청구 범위에 의해서만 정해져야 할 것이다.Although the present invention has been described with reference to one embodiment shown in the accompanying drawings, this is merely exemplary, and it will be understood by those skilled in the art that various modifications and equivalent other embodiments are possible. Could be. Accordingly, the true scope of protection of the invention should be defined only by the appended claims.

도 1은 종래에 따른 플라즈마 디스플레이 패널에 있어서, 상측 패널과 하측 패널 사이가 정렬되는 모습을 도시한 분리 사시도. 1 is an exploded perspective view illustrating a state where an upper panel and a lower panel are aligned in a plasma display panel according to the related art.

도 2는 종래에 따른 플라즈마 디스플레이 패널이 불량하게 정렬된 상태를 일부 발췌하여 도시한 평면도. 2 is a plan view partially extracting a state in which a conventional plasma display panel is poorly aligned.

도 3은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널에 있어서, 상측 패널과 하측 패널 사이가 정렬되는 모습을 도시한 분리 사시도. 3 is an exploded perspective view illustrating a state in which a top panel and a bottom panel are aligned in a plasma display panel according to an embodiment of the present invention.

도 4는 도 3의 상측 및 하측 표시부를 일부 발췌하여 도시한 부분 분리 사시도. FIG. 4 is a partially separated perspective view illustrating a portion of the upper and lower display parts of FIG. 3.

도 5는 도 3의 플라즈마 디스플레이 패널이 양호하게 정렬된 상태를 일부 발췌하여 도시한 평면도. FIG. 5 is a plan view partially extracting a state in which the plasma display panel of FIG. 3 is well aligned; FIG.

〈도면의 주요 부호에 대한 간단한 설명〉<Brief description of the major symbols in the drawings>

110..상측 패널 120..상측 표시부110. Top panel 120. Top display

130..하측 패널 140..하측 표시부130. Lower panel 140. Lower display

151..제1상측 정렬마크 152..제2상측 정렬마크151..Top 1 alignment mark 152..Top 2 alignment mark

161..제1하측 정렬마크 162..제2하측 정렬마크161 .. 1st lower alignment mark 162 .. 2nd lower alignment mark

Claims (4)

상측 표시부와, 상기 상측 표시부 외측의 네 모퉁이들에 각각 형성된 제1상측 정렬마크들과, 상기 상측 표시부 외측의 네 변들에 적어도 하나씩 형성된 제2상측 정렬마크들이 구비된 상측 패널과;An upper panel including an upper display unit, first upper alignment marks formed at four corners of the outer side of the upper display unit, and second upper alignment marks at least one formed at four sides of the upper display unit; 상기 상측 표시부와 대응되는 하측 표시부와, 상기 하측 표시부 외측의 네 모퉁이들에 각각 형성되며 상기 제1상측 정렬마크들과 일대일 대응되는 제1하측 정렬마크들과, 상기 하측 표시부 외측의 네 변들에 적어도 하나씩 형성되며 상기 제2상측 정렬마크들과 일대일 대응되는 제2하측 정렬마크들이 구비된 하측 패널;을 포함하여 된 것을 특징으로 하는 플라즈마 디스플레이 패널. At least a lower display unit corresponding to the upper display unit, first lower alignment marks formed at four corners outside the lower display unit and corresponding to the first upper alignment marks one-to-one, and at four sides outside the lower display unit, respectively. And a lower panel which is formed one by one and includes second lower alignment marks that correspond one-to-one with the second upper alignment marks. 제 1항에 있어서, The method of claim 1, 상기 상측 표시부는 상측 기판과, 상기 상측기판의 하면에 형성된 상측 유전체층과, 상기 상측 유전체층 내에 매립된 유지전극쌍들과, 상기 상측 유전체층의 하면에 형성된 보호막을 구비하며, The upper display portion includes an upper substrate, an upper dielectric layer formed on the lower surface of the upper substrate, sustain electrode pairs embedded in the upper dielectric layer, and a protective film formed on the lower surface of the upper dielectric layer. 상기 하측 표시부는 상기 상측 기판과 대향되는 하측기판과, 상기 하측 기판의 상면에 형성된 하측 유전체층과, 상기 하측 유전체층 내에 매립되며 상기 유지전극쌍들과 교차하도록 형성된 어드레스전극들과, 상기 하측 유전체층 상에 형성되어 방전셀들을 한정하는 격벽과, 상기 방전셀내에 배치된 형광체층을 구비하여 된 것을 특징으로 하는 플라즈마 디스플레이 패널. The lower display portion includes a lower substrate facing the upper substrate, a lower dielectric layer formed on an upper surface of the lower substrate, address electrodes embedded in the lower dielectric layer and formed to cross the sustain electrode pairs, and on the lower dielectric layer. And a partition wall formed to define discharge cells, and a phosphor layer disposed in the discharge cell. 제 2항에 있어서, The method of claim 2, 상기 유지전극쌍은 상기 방전셀마다 배치되는 돌출부들이 형성된 공통 투명전극과 상기 공통 투명전극에 접속된 공통 버스전극을 구비한 공통전극과, 상기 공통 투명전극의 돌출부들과 각각 이격되어 상기 방전셀에 공히 배치되는 돌출부들이 형성된 스캔 투명전극과 상기 스캔 투명전극에 접속된 스캔 버스전극을 구비한 스캔전극으로 이루어진 것을 특징으로 하는 플라즈마 디스플레이 패널. The sustain electrode pair may be spaced apart from the common electrode including a common transparent electrode having protrusions disposed in each of the discharge cells, a common electrode having a common bus electrode connected to the common transparent electrode, and protrusions of the common transparent electrode. And a scan electrode having a scan transparent electrode having protrusions disposed thereon and a scan bus electrode connected to the scan transparent electrode. 제 2항 또는 제 3항에 있어서, The method of claim 2 or 3, 상기 격벽은 상기 어드레스전극을 사이에 두고 이와 나란하게 각각 연장된 세로격벽들과, 상기 세로격벽들과 교차하도록 연장된 가로격벽들을 포함한 매트릭스 형태로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널. And the barrier rib is formed in a matrix form including vertical barrier ribs extending in parallel with the address electrode therebetween and horizontal barrier ribs extending to intersect the vertical barrier ribs.
KR1020040039282A 2004-05-31 2004-05-31 Plasma display panel KR20050114080A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040039282A KR20050114080A (en) 2004-05-31 2004-05-31 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040039282A KR20050114080A (en) 2004-05-31 2004-05-31 Plasma display panel

Publications (1)

Publication Number Publication Date
KR20050114080A true KR20050114080A (en) 2005-12-05

Family

ID=37288484

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040039282A KR20050114080A (en) 2004-05-31 2004-05-31 Plasma display panel

Country Status (1)

Country Link
KR (1) KR20050114080A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008072880A1 (en) * 2006-12-14 2008-06-19 Lg Electronics Inc. Plasma display panel

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008072880A1 (en) * 2006-12-14 2008-06-19 Lg Electronics Inc. Plasma display panel
KR100850900B1 (en) * 2006-12-14 2008-08-07 엘지전자 주식회사 Plasma Display Panel

Similar Documents

Publication Publication Date Title
EP0932181A2 (en) Plasma display panel
US7235926B2 (en) Plasma display panel
US7253558B2 (en) Plasma display panel provided with pairs of trapezoidal shaped transparent electrodes
US7683527B2 (en) Alignment mark and plasma display panel comprising the alignment mark
KR20050036650A (en) Plasma display panel
TWI231641B (en) Alignment structure for plasma display panel
KR20050114080A (en) Plasma display panel
US7663308B2 (en) Plasma display panel
JP2006332065A (en) Plasma display panel
US7199522B2 (en) Plasma discharge method and plasma display using the same
JP2007019026A (en) Plasma display panel
KR100658726B1 (en) Plasma display panel
JP4368870B2 (en) Plasma display panel
JP2006228639A (en) Plasma display panel
KR20060113131A (en) Plasma display panel
US20080048549A1 (en) Plasma display panel and method of manufacturing the same
JP4259200B2 (en) Plasma display panel
KR100647587B1 (en) Plasma display panel
JP2002270101A (en) Substrate for gas electric discharge display panel, and gas electric discharge display panel
KR100612380B1 (en) Plasma display panel
US20080024396A1 (en) Front substrate of plasma display panel
CN100367441C (en) Plasma display panel alignment arrangement and plasma display panel thereof
KR100447173B1 (en) Plasma Display Panel
KR100684851B1 (en) Plasma display panel
JP2001006564A (en) Plasma display panel

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination