KR20040004855A - A method for manufacturing a thin film transistor array panel - Google Patents

A method for manufacturing a thin film transistor array panel Download PDF

Info

Publication number
KR20040004855A
KR20040004855A KR1020020038917A KR20020038917A KR20040004855A KR 20040004855 A KR20040004855 A KR 20040004855A KR 1020020038917 A KR1020020038917 A KR 1020020038917A KR 20020038917 A KR20020038917 A KR 20020038917A KR 20040004855 A KR20040004855 A KR 20040004855A
Authority
KR
South Korea
Prior art keywords
layer
semiconductor layer
gate
amorphous silicon
thin film
Prior art date
Application number
KR1020020038917A
Other languages
Korean (ko)
Inventor
최희환
김상갑
정진구
유승희
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020020038917A priority Critical patent/KR20040004855A/en
Publication of KR20040004855A publication Critical patent/KR20040004855A/en

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1288Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13625Patterning using multi-mask exposure
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Nonlinear Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Thin Film Transistor (AREA)

Abstract

PURPOSE: A method of manufacturing a thin film transistor array substrate is provided to improve contact characteristic of a thin film transistor and a pixel electrode. CONSTITUTION: A conductive material is deposited on a substrate(110) and patterned, to form gate lines. A gate insulating layer(140) is formed on the substrate. An amorphous semiconductor layer(150) having a channel is formed on the gate insulating layer. Doped amorphous resistant contact layer patterns(163,165) are formed on the semiconductor layer at both sides of the channel of the semiconductor layer. A conductive material is deposited on the gate insulating layer and semiconductor layer and patterned, to form data lines. The semiconductor layer and resistant contact layer are formed through photolithography using a photoresist pattern having the first part corresponding to the channel and the second part that corresponds to the semiconductor layer and thicker than the first part.

Description

박막 트랜지스터 어레이 기판의 제조 방법{A METHOD FOR MANUFACTURING A THIN FILM TRANSISTOR ARRAY PANEL}A manufacturing method of a thin film transistor array substrate {A METHOD FOR MANUFACTURING A THIN FILM TRANSISTOR ARRAY PANEL}

본 발명은 박막 트랜지스터 어레이 기판의 제조 방법에 관한 것으로, 더욱 상세하게는 반도체층으로 비정질 규소를 사용하는 박막 트랜지스터 어레이 기판의 제조 방법에 관한 것이다.The present invention relates to a method for manufacturing a thin film transistor array substrate, and more particularly, to a method for manufacturing a thin film transistor array substrate using amorphous silicon as a semiconductor layer.

현재 널리 사용되고 있는 평판 표시 장치 중의 하나로서 액정 표시 장치는 전기장을 생성하는 다수의 전극이 형성되어 있는 두 장의 기판과 두 기판 사이에 주입되어 있는 액정층, 각각의 기판의 바깥 면에 부착되어 빛을 편광시키는 두 장의 편광판으로 이루어지며, 전극에 전압을 인가하여 액정층의 액정 분자들을 재배열시킴으로써 투과되는 빛의 양을 조절하는 표시 장치이다. 이는 액정이 갖는 여러 가지 성질 중에서 전압을 가하면 분자의 배열이 변하는 성질을 이용한 것인데, 빛의 투과 또는 반사를 이용하는 액정 표시 장치에서 액정은 자체 발광을 하지 않아 자체적으로 또는 외부적으로 광원이 필요하다.As one of the flat panel display devices which are widely used at present, a liquid crystal display device has two substrates on which a plurality of electrodes for generating an electric field are formed, a liquid crystal layer injected between the two substrates, and is attached to the outer surface of each substrate to emit light. 2. A display device including two polarizing plates for polarizing and controlling the amount of light transmitted by rearranging liquid crystal molecules of a liquid crystal layer by applying a voltage to an electrode. This is because the arrangement of molecules changes when a voltage is applied among various properties of the liquid crystal. In a liquid crystal display device using light transmission or reflection, the liquid crystal does not emit light and thus requires a light source on its own or externally.

이때, 박막 트랜지스터 어레이 기판(thin firm transistor array panel)은 액정 표시 장치에서 각 화소를 독립적으로 구동하기 위한 회로 기판으로써 사용된다. 박막 트랜지스터 어레이 기판은 주사 신호를 전달하는 주사 신호 배선 또는게이트 배선과 화상 신호를 전달하는 화상 신호선 또는 데이터 배선이 형성되어 있고, 게이트 배선 및 데이터 배선과 연결되어 있는 박막 트랜지스터, 박막 트랜지스터를 통하여 데이터 배선과 연결되어 화상을 표시하는데 사용하는 화소 전극을 포함한다.In this case, a thin firm transistor array panel is used as a circuit board for driving each pixel independently in a liquid crystal display. The thin film transistor array substrate includes a scan signal line or a gate line for transmitting a scan signal and an image signal line or data line for transferring an image signal, and a thin film transistor and a thin film transistor connected to the gate line and the data line. And a pixel electrode used to display an image.

이때, 박막 트랜지스터는 비정질 규소 또는 다결정 규소로 이루어진 반도체층을 가지며, 게이트 전극과 반도체층의 상대적인 위치에 따라 탑 게이트(top gate) 방식과 바텀 게이트(bottom gate) 방식으로 나눌 수 있다. 이때, 비정질 규소 박막 트랜지스터 기판의 경우에는 게이트 절연막을 중심으로 게이트 전극이 반도체층의 하부에 위치하는 바텀 게이트 방식이 주로 이용되며, 다결정 규소 박막 트랜지스터 기판의 경우에는 게이트 절연막을 중심으로 게이트 전극이 반도체층의 상부에 위치하는 탑 게이트 방식이 주로 이용되며, 바텀 게이트 방식의 박막 트랜지스터에서는 반도체층과 소스 및 드레인 전극과의 접촉 저항을 최소화하기 위해 반도체층과 소스 및 드레인 전극 사이에는 n형 또는 p형의 불순물이 고농도로 도핑되어 있는 저항성 접촉층을 개재한다.In this case, the thin film transistor has a semiconductor layer made of amorphous silicon or polycrystalline silicon, and may be divided into a top gate method and a bottom gate method according to a relative position of the gate electrode and the semiconductor layer. In this case, in the case of the amorphous silicon thin film transistor substrate, a bottom gate method in which the gate electrode is positioned below the semiconductor layer is mainly used, and in the case of the polysilicon thin film transistor substrate, the gate electrode is the semiconductor around the gate insulating film. The top gate method located above the layer is mainly used. In the bottom gate type thin film transistor, an n-type or p-type is formed between the semiconductor layer and the source and drain electrodes to minimize contact resistance between the semiconductor layer and the source and drain electrodes. Interfering with the ohmic contact layer doped with a high concentration of impurities.

하지만, 바텀 게이트 방식의 박막 트랜지스터의 제조 공정에서 반도체층의 채널부를 형성하기 위해 데이터 배선을 식각 마스크로 사용하여 건식 식각으로 저항성 접촉층을 식각하여 소스 및 드레인 전극 사이에 반도체층을 드러내는데, 이때 데이터 배선이 손상되어 이후에 형성되는 화소 전극과의 접촉 특성이 저하되는 문제점이 발생한다.However, in the process of manufacturing a bottom gate type thin film transistor, the resistive contact layer is etched by dry etching using a data line as an etch mask to form a channel portion of the semiconductor layer, thereby exposing the semiconductor layer between the source and drain electrodes. The problem arises in that the data wiring is damaged and the contact characteristics with the pixel electrodes formed later are degraded.

한편, 액정 표시 장치를 제조 방법 중에서, 박막 트랜지스터가 형성되어 있는 기판은 마스크를 이용한 사진 식각 공정을 통하여 제조하는 것이 일반적이다. 이때, 생산 비용을 줄이기 위해서는 식각 공정의 수를 적게 하는 것이 바람직하다.On the other hand, in the manufacturing method of the liquid crystal display device, the substrate on which the thin film transistor is formed is generally manufactured through a photolithography process using a mask. At this time, it is preferable to reduce the number of etching processes in order to reduce the production cost.

본 발명이 이루고자 하는 기술적 과제는 박막 트랜지스터와 화소 전극의 접촉 특성을 향상시킬 수 있는 박막 트랜지스터 어레이 기판의 제조 방법을 제공하는 것이다.An object of the present invention is to provide a method of manufacturing a thin film transistor array substrate that can improve the contact characteristics of the thin film transistor and the pixel electrode.

또한, 본 발명의 다른 과제는 박막 트랜지스터 어레이 기판의 제조 방법을 단순화하는 것이다.In addition, another object of the present invention is to simplify the manufacturing method of the thin film transistor array substrate.

도 1은 본 발명의 실시예에 따른 액정 표시 장치용 박막 트랜지스터 어레이 기판의 배치도이고,1 is a layout view of a thin film transistor array substrate for a liquid crystal display according to an exemplary embodiment of the present invention.

도 2는 도 1에 도시한 박막 트랜지스터 기판을 II-II' 선을 따라 잘라 도시한 단면도이고,FIG. 2 is a cross-sectional view of the thin film transistor substrate illustrated in FIG. 1 taken along the line II-II ',

도 3a, 5a, 7a 및 8a는 본 발명의 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판을 제조하는 중간 과정을 그 공정 순서에 따라 도시한 박막 트랜지스터 기판의 배치도이고,3A, 5A, 7A, and 8A are layout views of a thin film transistor substrate illustrating an intermediate process of manufacturing a thin film transistor substrate for a liquid crystal display according to an exemplary embodiment of the present invention, according to a process sequence thereof.

도 3b는 도 3a에서 IIIb-IIIb' 선을 따라 절단한 단면도이고,3B is a cross-sectional view taken along the line IIIb-IIIb ′ in FIG. 3A;

도 4는 도 3a에서 IIIb-IIIb' 선을 따라 잘라 도시한 도면으로서 도 3b의 다음 단계를 도시한 단면도이고,FIG. 4 is a cross-sectional view taken along line IIIb-IIIb 'of FIG. 3A and illustrates the next step of FIG. 3B;

도 5b는 도 5a에서 Vb-Vb' 선을 따라 잘라 도시한 도면으로서 도 4의 다음 단계를 도시한 단면도이고,FIG. 5B is a cross-sectional view taken along the line Vb-Vb ′ in FIG. 5A and illustrating the next step of FIG. 4;

도 6은 도 5a에서 Vb-Vb' 선을 따라 잘라 도시한 도면으로서 도 5b의 다음 단계를 도시한 단면도이고,FIG. 6 is a cross-sectional view taken along the line Vb-Vb 'of FIG. 5A and illustrating the next step of FIG. 5B;

도 7b는 도 7a에서 VIIb-VIIb' 선을 따라 잘라 도시한 도면으로서 도 6의 다음 단계를 도시한 단면도이고,FIG. 7B is a cross-sectional view taken along the line VIIb-VIIb ′ of FIG. 7A and illustrating the next step of FIG. 6;

도 8b는 도 8a에서 VIIIb-VIIIb' 선을 따라 잘라 도시한 도면으로서 도 7b의 다음 단계를 도시한 단면도이다.FIG. 8B is a cross-sectional view taken along the line VIIIb-VIIIb 'of FIG. 8A and illustrates the next step of FIG. 7B.

이러한 문제점을 해결하기 위하여 본 발명에서는 반도체층을 패터닝하는 식각 공정에서 채널부에 대응하는 부분에는 반도체층에 대응하는 부분보다 얇은 두께를 가지는 감광막 패턴을 이용하여 반도체층을 식각한 다음, 얇은 부분의 감광막을 제거하여 반도체층의 채널부를 드러낸다.In order to solve this problem, in the present invention, in the etching process of patterning the semiconductor layer, the portion corresponding to the channel portion is etched using a photosensitive film pattern having a thickness smaller than that corresponding to the semiconductor layer, The photosensitive film is removed to expose the channel portion of the semiconductor layer.

더욱 상세하게는, 기판의 상부에 도전 물질을 적층하고 패터닝하여 게이트선 및 게이트 전극을 포함하는 게이트 배선을 형성하고, 게이트 절연막을 적층한다. 이어, 게이트 절연막 상부에 채널부를 가지는 비정질 규소의 반도체층과 채널부를 중심으로 분리되어 있는 도핑된 비정질 규소의 저항성 접촉층을 형성한다. 이어, 게이트 절연막 또는 반도체층 상부에 도전 물질을 적층하고 패터닝하여 데이터선, 소스 전극 및 드레인 전극을 포함하는 데이터 배선을 형성한다. 이때, 반도체층 및 저항성 접촉층은 채널부에 대응하는 제1 부분, 채널부를 제외한 반도체층에 대응하며 제1 부분보다 두꺼운 제2 부분을 가지는 감광막 패턴을 이용한 사진 식각 공정으로 형성한다.More specifically, a conductive material is stacked and patterned on the substrate to form a gate wiring including a gate line and a gate electrode, and a gate insulating film is stacked. Next, an ohmic contact layer of amorphous silicon having a channel portion and a doped amorphous silicon separated around the channel portion is formed on the gate insulating layer. Next, a conductive material is stacked and patterned on the gate insulating layer or the semiconductor layer to form a data line including a data line, a source electrode, and a drain electrode. In this case, the semiconductor layer and the ohmic contact layer are formed by a photolithography process using a photoresist pattern having a first portion corresponding to the channel portion and a semiconductor layer except the channel portion and having a second portion thicker than the first portion.

이때, 감광막 패턴은 하나의 마스크를 이용한 노광으로 형성하는 것이 바람직하다.At this time, the photosensitive film pattern is preferably formed by exposure using one mask.

반도체층 및 저항성 접촉층을 형성하기 위해서는, 우선 게이트 절연막 상부에 비정질 규소층 및 도핑된 비정질 규소층을 차례로 적층하고 도핑된 비정질 규소층 상부에 감광막 패턴을 형성한다. 이어, 감광막 패턴을 식각 마스크로 하여 비정질 규소층 및 도핑된 비정질 규소층을 식각하면서, 제1 부분과 제1 부분 하부의 도핑된 비정질 규소층을 식각한다.In order to form the semiconductor layer and the ohmic contact layer, first, an amorphous silicon layer and a doped amorphous silicon layer are sequentially stacked on the gate insulating layer, and a photoresist pattern is formed on the doped amorphous silicon layer. Subsequently, the first silicon layer and the doped amorphous silicon layer under the first portion are etched while the amorphous silicon layer and the doped amorphous silicon layer are etched using the photoresist pattern as an etching mask.

데이터 배선과 연결되는 화소 전극을 더 형성할 수 있으며, 데이터 배선과 화소 전극 사이에 보호막을 더 형성할 수 있다.A pixel electrode connected to the data line may be further formed, and a passivation layer may be further formed between the data line and the pixel electrode.

그러면, 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.DETAILED DESCRIPTION Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art may easily implement the present invention. As those skilled in the art would realize, the described embodiments may be modified in various different ways, all without departing from the spirit or scope of the present invention.

도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른부분이 없는 것을 뜻한다.In the drawings, the thickness of layers, films, panels, regions, etc., are exaggerated for clarity. Like parts are designated by like reference numerals throughout the specification. When a portion of a layer, film, region, plate, etc. is said to be "on top" of another part, this includes not only when the other part is "right on" but also another part in the middle. On the contrary, when a part is "just above" another part, there is no other part in the middle.

이제 본 발명의 실시예에 따른 액정 표시 장치용 박막 트랜지스터 어레이 기판의 제조 방법에 대하여 도면을 참고로 하여 상세하게 설명한다.A method of manufacturing a thin film transistor array substrate for a liquid crystal display according to an exemplary embodiment of the present invention will now be described in detail with reference to the accompanying drawings.

먼저, 도 1 및 도 2를 참고로 하여 본 발명의 실시예에 따른 액정 표시 장치용 박막 트랜지스터 어레이 기판의 구조에 대하여 상세히 설명한다.First, the structure of a thin film transistor array substrate for a liquid crystal display according to an exemplary embodiment of the present invention will be described in detail with reference to FIGS. 1 and 2.

도 1은 본 발명의 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 배치도이고, 도 2는 도 1에 도시한 박막 트랜지스터 기판을 II-II' 선을 따라 잘라 도시한 단면도이다.1 is a layout view of a thin film transistor substrate for a liquid crystal display according to an exemplary embodiment of the present invention, and FIG. 2 is a cross-sectional view of the thin film transistor substrate illustrated in FIG. 1 taken along the line II-II ′.

절연 기판(110) 위에 은 또는 은 합금 또는 알루미늄 또는 알루미늄 합금 등과 같이 저저항을 가지는 단일막 또는 이를 포함하는 다층막으로 이루어져 있는 게이트 배선이 형성되어 있다. 게이트 배선은 가로 방향으로 뻗어 있는 게이트선(121), 게이트선(121)의 끝에 연결되어 있어 외부로부터의 게이트 신호를 인가받아 게이트선으로 전달하는 게이트 패드(125) 및 게이트선(121)에 연결되어 있는 박막 트랜지스터의 게이트 전극(123)을 포함한다. 여기서, 게이트 배선(121. 125. 123)이 다층막인 경우에는 다른 물질과 접촉 특성이 우수한 패드용 물질을 포함할 수 있다.On the insulating substrate 110, a gate wiring made of a single film having a low resistance, such as silver or a silver alloy, aluminum or an aluminum alloy, or a multilayer film including the same is formed. The gate wire is connected to the gate line 121 and the gate line 121 extending in the horizontal direction and connected to the gate pad 125 and the gate line 121 which receive a gate signal from the outside and transfer the gate signal to the gate line. A gate electrode 123 of the thin film transistor. Here, when the gate wirings 121. 125. 123 are a multilayer film, the gate material 121. 125. 123 may include a pad material having excellent contact properties with other materials.

기판(110) 위에는 질화 규소(SiNx) 따위로 이루어진 게이트 절연막(140)이 게이트 배선(121, 125, 123)을 덮고 있다.On the substrate 110, a gate insulating layer 140 made of silicon nitride (SiN x ) covers the gate lines 121, 125, and 123.

게이트 전극(125)의 게이트 절연막(140) 상부에는 비정질 규소 또는 다결정규소의 반도체로 이루어진 반도체층(150)이 형성되어 있으며, 반도체층(150)의 상부에는 실리사이드 또는 n형 불순물이 고농도로 도핑되어 있는 n+ 수소화 비정질 규소 따위의 물질로 만들어진 저항성 접촉층(163, 165)이 각각 형성되어 있다.A semiconductor layer 150 made of an amorphous silicon or polysilicon semiconductor is formed on the gate insulating layer 140 of the gate electrode 125, and silicide or n-type impurities are heavily doped on the semiconductor layer 150. Resistive contact layers 163 and 165 made of a material such as n + hydrogenated amorphous silicon are formed, respectively.

저항 접촉층(163, 165) 및 게이트 절연막(140) 위에는 은 또는 은 합금 또는 알루미늄 또는 알루미늄 합금 등과 같이 저저항을 가지는 단일막 또는 이를 포함하는 다층막으로 이루어져 있는 데이터 배선이 형성되어 있다. 데이터 배선은 세로 방향으로 형성되어 게이트선(121)과 교차하여 화소를 정의하는 데이터선(171), 데이터선(171)의 분지이며 저항 접촉층(163)의 상부까지 연장되어 있는 소스 전극(173), 데이터선(171)의 한쪽 끝에 연결되어 있으며 외부로부터의 화상 신호를 인가받는 데이터 패드(179), 소스 전극(173)과 분리되어 있으며 게이트 전극(123)에 대하여 소스 전극(173)의 반대쪽 저항 접촉층(165) 상부에 형성되어 있는 드레인 전극(175)을 포함한다. 또한, 데이터 배선은 유지 용량을 향상시키기 위해 게이트선(121)과 중첩되어 있는 유기 축전기용 도전체 패턴(177)을 포함할 수 있다.On the ohmic contact layers 163 and 165 and the gate insulating layer 140, a data line including a single layer having a low resistance, such as silver or a silver alloy, aluminum, or an aluminum alloy, or a multilayer film including the same is formed. The data line is formed in the vertical direction and crosses the gate line 121 to define a pixel, which is a branch of the data line 171 and the data line 171 and extends to the upper portion of the ohmic contact layer 163. ), Which is connected to one end of the data line 171 and is separated from the data pad 179 and the source electrode 173 for receiving an image signal from the outside, and is opposite to the source electrode 173 with respect to the gate electrode 123. The drain electrode 175 is formed on the ohmic contact layer 165. In addition, the data line may include an organic capacitor conductor pattern 177 overlapping the gate line 121 to improve the storage capacitance.

데이터 배선(171, 173, 175, 177, 179) 및 이들이 가리지 않는 반도체층(150) 상부에는 산화 규소 또는 질화 규소 또는 유기 물질로 이루어진 보호막(180)이 형성되어 있다.A passivation layer 180 made of silicon oxide, silicon nitride, or an organic material is formed on the data lines 171, 173, 175, 177, and 179 and the semiconductor layer 150 that is not covered.

보호막(180)에는 드레인 전극(175), 유기 축전기용 도전체 패턴(177) 및 데이터 패드(179)를 각각 드러내는 접촉 구멍(185, 187, 189)이 형성되어 있으며, 게이트 절연막(140)과 함께 게이트 패드(125)를 드러내는 접촉 구멍(182)이 형성되어 있다.In the passivation layer 180, contact holes 185, 187, and 189 are formed to expose the drain electrode 175, the conductive pattern 177 for the organic capacitor, and the data pad 179, respectively, and together with the gate insulating layer 140. A contact hole 182 is formed to expose the gate pad 125.

보호막(180) 상부에는 접촉 구멍(185, 187)을 통하여 유지 축전기용 도전체 패턴(177) 및 드레인 전극(175)과 전기적으로 연결되어 있으며 화소에 위치하는 화소 전극(190)이 형성되어 있다. 또한, 보호막(180) 위에는 접촉 구멍(182, 189)을 통하여 각각 게이트 패드(125) 및 데이터 패드(179)와 연결되어 있는 보조 게이트 패드(92) 및 보조 데이터 패드(97)가 형성되어 있다. 여기서, 화소 전극(190)과 보조 게이트 및 데이터 패드(92, 97)는 투명한 도전 물질인 ITO(indium tin oxide) 또는 IZO(indium zinc oxide) 등으로 이루어져 있다. 하지만, 반사형의 액정 표시 장치인 경우에 화소 전극(190)은 은 또는 은 합금 또는 알루미늄 또는 알루미늄 합금 등과 같이 반사도를 가지는 도전 물질로 이루어질 수도 있으며, 반투과형인 경우에 화소 전극은 반사도를 가지는 도전 물질의 반사막과 투명한 도전 물질의 투명 전극으로 이루어질 수 있다. 반사형 또는 반투과형인 경우에 화소 전극에 요철 패턴을 유도하여 반사 전극의 반사율을 극대화하기 위해 보호막(180)의 표면은 요철 패턴을 가지는 것이 바람직하다.A pixel electrode 190 is formed on the passivation layer 180 and is electrically connected to the conductive pattern 177 for the storage capacitor and the drain electrode 175 through the contact holes 185 and 187. In addition, an auxiliary gate pad 92 and an auxiliary data pad 97 connected to the gate pad 125 and the data pad 179 are formed on the passivation layer 180 through the contact holes 182 and 189, respectively. The pixel electrode 190, the auxiliary gates, and the data pads 92 and 97 are made of indium tin oxide (ITO) or indium zinc oxide (IZO), which are transparent conductive materials. However, in the case of a reflective liquid crystal display device, the pixel electrode 190 may be made of a conductive material having reflectivity, such as silver, a silver alloy, aluminum, or an aluminum alloy. In the semi-transmissive case, the pixel electrode may have a conductivity. It may be made of a reflective film of a material and a transparent electrode of a transparent conductive material. In the reflective or semi-transmissive type, the surface of the passivation layer 180 may have a concave-convex pattern in order to induce a concave-convex pattern to the pixel electrode to maximize the reflectance of the reflecting electrode.

여기서, 화소 전극(190)과 연결된 유지 축전기용 도전체 패턴(177)은 게이트선(121)과 중첩되어 유지 축전기를 이루며, 유지 용량이 부족한 경우에는 게이트 배선(121, 125, 123)과 동일한 층에 유지 용량용 배선을 추가할 수도 있다.Here, the conductive capacitor pattern 177 connected to the pixel electrode 190 overlaps the gate line 121 to form a storage capacitor, and when the storage capacitor is insufficient, the same layer as the gate lines 121, 125, and 123. It is also possible to add a storage capacitor wiring.

그러면, 이러한 본 발명의 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법에 대하여 도 1 및 도 2와 도 3a 내지 도 8b를 참고로 하여 상세히 설명한다.Next, a method of manufacturing a thin film transistor substrate for a liquid crystal display according to an exemplary embodiment of the present invention will be described in detail with reference to FIGS. 1 and 2 and FIGS. 3A to 8B.

먼저, 도 3a 및 3b에 도시한 바와 같이, 절연 기판(110)에 위에 저저항을 가지는 은 또는 은 합금 또는 알루미늄 또는 알루미늄 합금으로 이루어진 단일막 또는 이러한 단일막을 포함하며 크롬, 몰리브덴, 몰리브덴 합금, 티타늄 또는 탄탈륨 등과 같이 다른 물질과 접촉 특성이 우수한 도전 물질을 포함하는 다층막을 적층하고 패터닝하여 게이트선(121), 게이트 전극(123) 및 게이트 패드(125)를 포함하는 가로 방향의 게이트 배선을 형성한다.First, as shown in FIGS. 3A and 3B, a single film made of silver or a silver alloy or aluminum or an aluminum alloy having a low resistance on the insulating substrate 110 or including such a single film is formed of chromium, molybdenum, molybdenum alloy, titanium Alternatively, a multi-layered film including a conductive material having excellent contact properties with other materials, such as tantalum, may be stacked and patterned to form a horizontal gate line including the gate line 121, the gate electrode 123, and the gate pad 125. .

다음, 도 4에 도시한 바와 같이, 질화 규소로 이루어진 게이트 절연막(140), 도핑되지 않은 비정질 규소의 반도체층(150), 도핑된 비정질 규소의 중간층(160)을 화학 기상 증착법을 이용하여 각각 1,500 Å 내지 5,000 Å, 500 Å 내지 2,000 Å, 1400 Å 내지 600 Å의 두께로 연속 증착한 다음 그 위에 감광막(210)을 1 μm 내지 2 μm의 두께로 도포한다.Next, as shown in FIG. 4, the gate insulating layer 140 made of silicon nitride, the semiconductor layer 150 of undoped amorphous silicon, and the intermediate layer 160 of doped amorphous silicon are each fabricated by chemical vapor deposition. Continuous deposition was carried out at a thickness of Å to 5,000 Å, 500 Å to 2,000 Å, 1400 Å to 600 Å, and then the photosensitive film 210 was applied thereon at a thickness of 1 μm to 2 μm.

그 후, 마스크를 통하여 감광막(210)에 빛을 조사한 후 현상하여 도 5b에 도시한 바와 같이, 감광막 패턴(212, 214)을 형성한다. 이때, 감광막 패턴(212, 214) 중에서 박막 트랜지스터의 채널부(C), 즉 소스 전극(173)과 드레인 전극(175) 사이에 위치한 제1 부분(214)은 채널부(C)를 제외한 반도체층(150)이 형성될 부분에 위치한 제2 부분(212)보다 두께가 작게 되도록 하며, 기타 부분(B)의 감광막은 모두 제거한다. 이 때, 채널부(C)에 남아 있는 감광막(214)의 두께와 A 부분에 감광막(212)의 두께의 비는 후에 후술할 식각 공정에서의 공정 조건에 따라 다르게 하여야 하되, 제1 부분(214)의 두께를 제2 부분(212)의 두께의 1/2 이하로 하는 것이 바람직하며, 예를 들면, 4,000 Å 이하인 것이 좋다.Thereafter, the photosensitive film 210 is irradiated with light through a mask and then developed to form photosensitive film patterns 212 and 214 as shown in FIG. 5B. In this case, among the photoresist patterns 212 and 214, the channel portion C of the thin film transistor, that is, the first portion 214 disposed between the source electrode 173 and the drain electrode 175 may have a semiconductor layer excluding the channel portion C. The thickness of the second portion 212 is smaller than that of the second portion 212 located at the portion where the 150 is to be formed, and the photosensitive film of the other portion B is removed. At this time, the ratio of the thickness of the photoresist film 214 remaining in the channel portion C and the thickness of the photoresist film 212 to the A portion should be different depending on the process conditions in the etching process, which will be described later. ) Is preferably 1/2 or less of the thickness of the second portion 212, for example, 4,000 kPa or less.

이와 같이, 위치에 따라 감광막의 두께를 달리하는 방법으로 여러 가지가 있을 수 있으며, A 영역의 빛 투과량을 조절하기 위하여 주로 슬릿(slit)이나 격자 형태의 패턴을 형성하거나 반투명막을 사용한다.As such, there may be various methods of varying the thickness of the photoresist layer according to the position. In order to control the light transmittance in the A region, a slit or lattice-shaped pattern is mainly formed or a translucent film is used.

이때, 슬릿 사이에 위치한 패턴의 선 폭이나 패턴 사이의 간격, 즉 슬릿의 폭은 노광시 사용하는 노광기의 분해능보다 작은 것이 바람직하며, 반투명막을 이용하는 경우에는 마스크를 제작할 때 투과율을 조절하기 위하여 다른 투과율을 가지는 박막을 이용하거나 두께가 다른 박막을 이용할 수 있다.In this case, the line width of the pattern located between the slits, or the interval between the patterns, that is, the width of the slits, is preferably smaller than the resolution of the exposure apparatus used for exposure. A thin film having a thickness or a thin film may be used.

이와 같은 마스크를 통하여 감광막에 빛을 조사하면 빛에 직접 노출되는 부분에서는 고분자들이 완전히 분해되며, 슬릿 패턴이나 반투명막이 형성되어 있는 부분에서는 빛의 조사량이 적으므로 고분자들은 완전 분해되지 않은 상태이며, 차광막으로 가려진 부분에서는 고분자가 거의 분해되지 않는다. 이어 감광막을 현상하면, 고분자 분자들이 분해되지 않은 부분만이 남고, 빛이 적게 조사된 중앙 부분에는 빛에 전혀 조사되지 않은 부분보다 얇은 두께의 감광막이 남길 수 있다. 이때, 노광 시간을 길게 하면 모든 분자들이 분해되므로 그렇게 되지 않도록 해야 한다.When the light is irradiated to the photosensitive film through such a mask, the polymers are completely decomposed at the part directly exposed to the light, and the polymers are not completely decomposed because the amount of light is small at the part where the slit pattern or the translucent film is formed. In the area covered by, the polymer is hardly decomposed. Subsequently, when the photoresist film is developed, only a portion where the polymer molecules are not decomposed is left, and a thin photoresist film may be left at a portion where the light is not irradiated at a portion less irradiated with light. In this case, if the exposure time is extended, all molecules are decomposed, so it should not be so.

이러한 얇은 두께의 감광막(214)은 리플로우가 가능한 물질로 이루어진 감광막을 이용하고 빛이 완전히 투과할 수 있는 부분과 빛이 완전히 투과할 수 없는 부분으로 나뉘어진 통상적인 마스크로 노광한 다음 현상하고 리플로우시켜 감광막이 잔류하지 않는 부분으로 감광막의 일부를 흘러내리도록 함으로써 형성할 수도 있다.The thin photoresist 214 may be exposed to light using a photoresist film made of a reflowable material, and then exposed and exposed to a conventional mask that is divided into a part that can completely transmit light and a part that cannot completely transmit light. It can also be formed by letting a part of the photosensitive film flow to the part which does not remain by making it low.

이어, 감광막 패턴(214) 및 그 하부의 막들, 즉 중간층(160) 및반도체층(150)에 대한 식각을 진행한다. 이때, A 부분에는 반도체층 및 중간층이 그대로 남아 있고, C 부분에는 반도체층만 남아 있어야 하며, 나머지 B 부분에는 위의 2개 층(160, 150)이 모두 제거되어 게이트 절연막(140)이 드러나야 한다.Subsequently, etching is performed on the photoresist pattern 214 and the underlying layers, that is, the intermediate layer 160 and the semiconductor layer 150. In this case, the semiconductor layer and the intermediate layer remain in the A portion, only the semiconductor layer should remain in the C portion, and the two insulating layers 160 and 150 should be removed in the remaining portion B to expose the gate insulating layer 140. .

우선, 도 5b에서 보는 바와 같이, 감광막 패턴(212, 214)을 식각 마스크로 사용하여 B 부분의 중간층(160) 및 반도체층(150)을 제거한다. 이때, 반도체층(150)은 이후에 형성되는 데이터선(171)을 따라 형성하는 것이 바람직하다.First, as shown in FIG. 5B, the intermediate layer 160 and the semiconductor layer 150 of the portion B are removed using the photoresist patterns 212 and 214 as an etching mask. In this case, the semiconductor layer 150 may be formed along the data line 171 formed later.

이어, 계속해서 식각을 진행하면 감광막의 두께도 얇아지게 되고 도 6에서 보는 바와 같이 A 부분의 감광막(212)만 남고 C 부분에서는 감광막이 제거되고 중간층(160)이 식각되어 반도체층(150)의 채널부를 중심으로 중간층이 두 부분(163, 165)으로 분리되고, 이들 사이로 반도체층(150)이 드러난다. 이렇게 본 발명의 실시예에서는 반도체층(150)을 패터닝하는 공정과 중간층(160)을 식각하여 반도체층(150)의 채널부를 드러내는 공정을 한번의 식각 공정으로 진행함으로써 제조 공정을 단순화할 수 있다.Subsequently, as the etching proceeds, the thickness of the photoresist film becomes thinner, and as shown in FIG. 6, only the photoresist film 212 of the A portion remains, and the photoresist film is removed from the C portion, and the intermediate layer 160 is etched to remove the semiconductor layer 150. The intermediate layer is separated into two portions 163 and 165 around the channel portion, and the semiconductor layer 150 is exposed between them. As described above, according to the exemplary embodiment of the present invention, the process of patterning the semiconductor layer 150 and the process of exposing the channel portion of the semiconductor layer 150 by etching the intermediate layer 160 may be performed in a single etching process.

다음, 도 7a 내지 도 7b에 도시한 바와 같이, 기판(110)의 상부에 은 또는 은 합금 또는 크롬 또는 알루미늄 또는 알루미늄 합금 또는 몰리브덴 또는 몰리브덴 합금 등과 같은 배선용 도전 물질의 도전막을 적층한 후, 마스크를 이용한 사진 공정으로 패터닝하여 게이트선(121)과 교차하는 데이터선(171), 데이터선(171)과 연결되어 게이트 전극(123) 상부까지 연장되어 있는 소스 전극(173), 데이터선(171)은 한쪽 끝에 연결되어 있는 데이터 패드(179), 소스 전극(173)과 분리되어 있으며 게이트 전극(123)을 중심으로 소스 전극(173)과 마주하는 드레인 전극(175) 및 게이트선(121)과 중첩하는 유지 축전기용 도전체 패턴(177)을 포함하는 데이터 배선을 형성한다.Next, as shown in FIGS. 7A to 7B, after the conductive film of a wiring conductive material such as silver or silver alloy or chromium or aluminum or aluminum alloy or molybdenum or molybdenum alloy is laminated on the substrate 110, a mask is applied. The data line 171 intersecting the gate line 121 and the source electrode 173 and the data line 171 which are connected to the data line 171 and extend to the upper portion of the gate electrode 123 by patterning by using a photo process are used. It is separated from the data pad 179 and the source electrode 173 connected to one end and overlaps the drain electrode 175 and the gate line 121 facing the source electrode 173 with respect to the gate electrode 123. A data line including the conductor pattern 177 for the storage capacitor is formed.

이어, 도 8a 및 도 8b에서 보는 바와 같이, 질화 규소 또는 산화 규소 또는 낮은 유전율을 가지는 유기 물질 등의 절연 물질을 적층하여 보호막(180)을 형성한다. 이어, 감광막 패턴을 이용한 사진 식각 공정으로 게이트 절연막(140)과 함께 건식 식각으로 패터닝하여, 게이트 패드(125), 드레인 전극(175), 유지 축전기용 도전체 패턴(177) 및 데이터 패드(179)를 드러내는 접촉 구멍(183, 185, 187, 189)을 형성한다.Subsequently, as shown in FIGS. 8A and 8B, a protective film 180 is formed by stacking an insulating material such as silicon nitride or silicon oxide or an organic material having a low dielectric constant. Subsequently, the gate pad 125, the drain electrode 175, the conductive capacitor pattern 177 and the data pad 179 are patterned by dry etching together with the gate insulating layer 140 in a photolithography process using a photoresist pattern. Contact holes 183, 185, 187, and 189 to reveal the contact holes.

다음, 마지막으로 도 1 및 2에 도시한 바와 같이, ITO 또는 IZO막을 적층하고 마스크를 이용한 패터닝을 실시하여 접촉 구멍(185, 187)을 통하여 드레인 전극(175) 및 유지 축전기용 도전체 패턴(177)과 연결되는 화소 전극(190)과 접촉 구멍(182, 189)을 통하여 게이트 패드(125) 및 데이터 패드(179)와 각각 연결되는 보조 게이트 패드(92) 및 보조 데이터 패드(97)를 각각 형성한다.Next, as shown in FIGS. 1 and 2, the ITO or IZO film is laminated and patterned using a mask to conduct the drain electrode 175 and the conductor pattern 175 for the storage capacitor through the contact holes 185 and 187. ) And an auxiliary gate pad 92 and an auxiliary data pad 97 respectively connected to the gate pad 125 and the data pad 179 through the pixel electrode 190 and the contact holes 182 and 189, respectively. do.

이러한 본 발명의 실시예에 따른 박막 트랜지스터 어레이 기판의 제조 방법에서는 데이터 배선(171, 173, 175, 177, 179)을 형성한 다음 이를 식각 마스크로 중간층(160)을 식각하는 공정이 없어 데이터 배선이 손상되는 것을 방지할 수 있다.In the method of manufacturing a thin film transistor array substrate according to the exemplary embodiment of the present invention, since the data lines 171, 173, 175, 177, and 179 are formed, the intermediate layer 160 is not etched using the etching mask, and thus the data lines are not formed. It can prevent damage.

이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.Although the preferred embodiments of the present invention have been described in detail above, the scope of the present invention is not limited thereto, and various modifications and improvements of those skilled in the art using the basic concepts of the present invention defined in the following claims are also provided. It belongs to the scope of rights.

이와 같이, 본 발명에서는 반도체층과 저항성 접촉층을 한번의 식각 공정으로 패터닝하여 제조 공정을 단순화할 수 있다. 또한, 제조 공정시 데이터 배선이 손상되는 것을 방지할 수 있어 이후에 형성되는 화소 전극과의 접촉 특성을 향상시킬 수 있다.As described above, in the present invention, the semiconductor layer and the ohmic contact layer may be patterned in one etching process to simplify the manufacturing process. In addition, it is possible to prevent the data wiring from being damaged during the manufacturing process, thereby improving contact characteristics with the pixel electrode formed later.

Claims (5)

기판의 상부에 도전 물질을 적층하고 패터닝하여 게이트선 및 게이트 전극을 포함하는 게이트 배선을 형성하는 단계,Stacking and patterning a conductive material on the substrate to form a gate wiring including a gate line and a gate electrode; 상기 기판 위에 게이트 절연막을 적층하는 단계,Stacking a gate insulating film on the substrate; 상기 게이트 절연막 상부에 채널부를 가지는 비정질 규소의 반도체층을 형성하는 단계,Forming a semiconductor layer of amorphous silicon having a channel portion over the gate insulating film, 상기 반도체층 상부에 채널부를 중심으로 분리되어 있는 도핑된 비정질 규소의 저항성 접촉층을 형성하는 단계,Forming an ohmic contact layer of doped amorphous silicon, which is separated around the channel part, on the semiconductor layer; 상기 게이트 절연막 또는 반도체층 상부에 도전 물질을 적층하고 패터닝하여 데이터선, 소스 전극 및 드레인 전극을 포함하는 데이터 배선을 형성하는 단계를 포함하는 박막 트랜지스터 어레이 기판의 제조 방법에 있어서,A method of manufacturing a thin film transistor array substrate, comprising: forming a data line including a data line, a source electrode, and a drain electrode by stacking and patterning a conductive material on the gate insulating layer or a semiconductor layer, 상기 반도체층 및 상기 저항성 접촉층 형성 단계는 상기 채널부에 대응하는 제1 부분, 상기 채널부를 제외한 상기 반도체층에 대응하며 상기 제1 부분보다 두꺼운 제2 부분을 가지는 감광막 패턴을 이용한 사진 식각 공정으로 실시하는 박막 트랜지스터 어레이 기판의 제조 방법.The forming of the semiconductor layer and the ohmic contact layer may be performed by a photolithography process using a photoresist pattern having a first portion corresponding to the channel portion and a second portion thicker than the first portion corresponding to the semiconductor layer except for the channel portion. The manufacturing method of a thin film transistor array board | substrate performed. 제1항에서,In claim 1, 상기 감광막 패턴은 하나의 마스크를 이용한 노광으로 형성하는 박막 트랜지스터 어레이 기판의 제조 방법.And the photosensitive film pattern is formed by exposure using one mask. 제1항에서,In claim 1, 상기 반도체층 및 상기 저항성 접촉층 형성 단계는,The semiconductor layer and the ohmic contact layer forming step, 상기 게이트 절연막 상부에 비정질 규소층 및 도핑된 비정질 규소층를 차례로 적층하는 단계,Sequentially depositing an amorphous silicon layer and a doped amorphous silicon layer on the gate insulating layer; 상기 도핑된 비정질 규소층 상부에 상기 감광막 패턴을 형성하는 단계,Forming the photoresist pattern on the doped amorphous silicon layer; 상기 감광막 패턴을 식각 마스크로 하여 상기 비정질 규소층 및 상기 도핑된 비정질 규소층을 식각하면서, 상기 제1 부분과 상기 제1 부분 하부의 상기 도핑된 비정질 규소층을 식각하는 단계를 포함하는 박막 트랜지스터 어레이 기판의 제조 방법.Etching the doped amorphous silicon layer under the first portion and the first portion while etching the amorphous silicon layer and the doped amorphous silicon layer using the photoresist pattern as an etch mask. Method of manufacturing a substrate. 제1항에서,In claim 1, 상기 데이터 배선과 연결되는 화소 전극을 형성하는 단계를 더 포함하는 박막 트랜지스터 어레이 기판의 제조 방법.And forming a pixel electrode connected to the data line. 제3항에서,In claim 3, 상기 데이터 배선과 상기 화소 전극 사이에 보호막을 형성하는 단계를 더 포함하는 박막 트랜지스터 어레이 기판의 제조 방법.And forming a passivation layer between the data line and the pixel electrode.
KR1020020038917A 2002-07-05 2002-07-05 A method for manufacturing a thin film transistor array panel KR20040004855A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020038917A KR20040004855A (en) 2002-07-05 2002-07-05 A method for manufacturing a thin film transistor array panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020038917A KR20040004855A (en) 2002-07-05 2002-07-05 A method for manufacturing a thin film transistor array panel

Publications (1)

Publication Number Publication Date
KR20040004855A true KR20040004855A (en) 2004-01-16

Family

ID=37315252

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020038917A KR20040004855A (en) 2002-07-05 2002-07-05 A method for manufacturing a thin film transistor array panel

Country Status (1)

Country Link
KR (1) KR20040004855A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009028821A2 (en) * 2007-08-31 2009-03-05 Korea Research Institute Of Chemical Technology Preparation of microcapsule with double layered structure
US8542331B2 (en) 2009-07-24 2013-09-24 Samsung Display Co., Ltd. Display apparatus

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000033047A (en) * 1998-11-19 2000-06-15 윤종용 Method of manufacturing thin film transistor
KR20000047142A (en) * 1998-12-28 2000-07-25 윤종용 Method of manufacturing thin film transistor substrate for liquid crystal display device
KR20020033873A (en) * 2000-10-30 2002-05-08 윤종용 A thin film transistor array panel and method for manufacturing the same
KR20020036023A (en) * 2000-11-07 2002-05-16 구본준, 론 위라하디락사 manufacturing method of array panel for liquid crystal display

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000033047A (en) * 1998-11-19 2000-06-15 윤종용 Method of manufacturing thin film transistor
KR20000047142A (en) * 1998-12-28 2000-07-25 윤종용 Method of manufacturing thin film transistor substrate for liquid crystal display device
KR20020033873A (en) * 2000-10-30 2002-05-08 윤종용 A thin film transistor array panel and method for manufacturing the same
KR20020036023A (en) * 2000-11-07 2002-05-16 구본준, 론 위라하디락사 manufacturing method of array panel for liquid crystal display

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009028821A2 (en) * 2007-08-31 2009-03-05 Korea Research Institute Of Chemical Technology Preparation of microcapsule with double layered structure
WO2009028821A3 (en) * 2007-08-31 2009-04-23 Korea Res Inst Chem Tech Preparation of microcapsule with double layered structure
US8542331B2 (en) 2009-07-24 2013-09-24 Samsung Display Co., Ltd. Display apparatus

Similar Documents

Publication Publication Date Title
KR100853220B1 (en) Method for manufacturing thin film transistor array panel for display device
US7425476B2 (en) Manufacturing method of a thin film transistor array panel
KR100905470B1 (en) Thin film transistor array panel
US7317208B2 (en) Semiconductor device with contact structure and manufacturing method thereof
KR20090096226A (en) Thin film transistor panel and method of manufacturing for the same
US7422916B2 (en) Method of manufacturing thin film transistor panel
US8405082B2 (en) Thin film transistor array substrate and manufacturing method thereof
KR20070039274A (en) Manufacturing method of thin film transistor array panel
KR100885022B1 (en) Semiconductor device with contact structure, manufacturing method thereof, thin film transistor array panel with contact structure, and manufacturing method thereof
US6870187B2 (en) Thin film transistor array panel and manufacturing method thereof
KR100783702B1 (en) Thin film transistor array panel and method manufacturing the same
KR100859521B1 (en) a thin film transistor array panel
KR20040004855A (en) A method for manufacturing a thin film transistor array panel
KR100870009B1 (en) A contact portion of a wires, a method for manufacturing the contact portion, a thin film transistor array panel including the contact portion, and a method for manufacturing the panel
KR100848101B1 (en) A thin film transistor array substrate including the wiring, and a method for manufacturing the substrate
KR100848104B1 (en) A thin film transistor array substrate including the wiring, and a method for manufacturing the substrate
KR100895309B1 (en) A method for manufacturing a thin film transistor array panel
KR100796936B1 (en) Thin film transistor array panel for liquid crystal display and manufacturing method thereof
KR100915237B1 (en) Method for manufacturing thin film transistor array panel and mask for manufacturing the panel
KR100920352B1 (en) Thin film transistor array panel
KR100816334B1 (en) thin film transistor array panel for liquid crystal display and manufacturing method thereof
KR20040078225A (en) Method for manufacturing thin film transistor array panel and mask for manufacturing the panel
KR20010084855A (en) a structure of a wire and a thin film transistor array panel using of the wire and a manufacturing method thereof
KR20030096675A (en) A thin film transistor array substrate including the wiring, and a method for manufacturing the substrate
KR20060019070A (en) Manufacturing method of thin film transistor array panel

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application