KR200319278Y1 - Memory write system - Google Patents

Memory write system Download PDF

Info

Publication number
KR200319278Y1
KR200319278Y1 KR20-2003-0005938U KR20030005938U KR200319278Y1 KR 200319278 Y1 KR200319278 Y1 KR 200319278Y1 KR 20030005938 U KR20030005938 U KR 20030005938U KR 200319278 Y1 KR200319278 Y1 KR 200319278Y1
Authority
KR
South Korea
Prior art keywords
flash memory
program
dvdp
jig
memory
Prior art date
Application number
KR20-2003-0005938U
Other languages
Korean (ko)
Inventor
이두원
Original Assignee
주식회사 대우일렉트로닉스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 대우일렉트로닉스 filed Critical 주식회사 대우일렉트로닉스
Priority to KR20-2003-0005938U priority Critical patent/KR200319278Y1/en
Application granted granted Critical
Publication of KR200319278Y1 publication Critical patent/KR200319278Y1/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/20Employing a main memory using a specific memory technology
    • G06F2212/202Non-volatile memory
    • G06F2212/2022Flash memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Read Only Memory (AREA)

Abstract

본 고안은 DVDP 메인보드(Digital Video Disk Player main board)에 장착된 플래쉬 메모리(flash memory)에 프로그램을 지그(jig)를 이용하여 라이트하는 시스템에 관한 것이다. 종래에는 매번 플래쉬 메모리에 롬 라이트(ROM write)를 사용하여 소정의 프로그램을 라이트한 후 이 플래쉬 메모리를 DVDP 메인보드에 장착했다. 따라서, 플래쉬 메모리에 잘못 라이트될 경우 다시 라이트해야 한다. 또한, 플래쉬 메모리에 정상적으로 라이트한 후 DVDP 메인보드에 장착하다가 라이트된 프로그램이 지워질 경우 처음부터 다시 작업해야 하는 불편함이 있을 뿐만아니라, 비경제적이다. 본 고안은 DVDP 메인보드에 장착된 플래쉬 메모리에 프로그램을 지그를 이용하여 라이트한다. 따라서, DVDP 메인보드에 장착된 플래쉬 메모리를 떼어 내지 않고도 프로그램을 다시 라이트할 수 있기 때문에, 라이트 작업이 편리하고 경제적이다.The present invention relates to a system for writing a program using a jig to a flash memory mounted on a DVDP main board (Digital Video Disk Player main board). Conventionally, each time a predetermined program is written to the flash memory using ROM write, the flash memory is mounted on the DVDP motherboard. Therefore, if it is wrongly written to the flash memory, it must be rewritten. In addition, if the program written to the flash memory after the normal write to the flash memory is erased, it is not only inconvenient to work again from the beginning, but also uneconomical. The present invention uses a jig to write a program to a flash memory mounted on a DVDP motherboard. Therefore, since the program can be rewritten without removing the flash memory mounted on the DVDP motherboard, the write operation is convenient and economical.

Description

메모리 라이트 시스템{MEMORY WRITE SYSTEM}Memory write system {MEMORY WRITE SYSTEM}

본 고안은 메모리 라이트 시스템(memory write system)에 관한 것으로, 특히, DVDP 메인보드(Digital Video Disk Player main board)에 장착된 플래쉬 메모리에 프로그램을 지그(jig)를 이용하여 라이트하는 시스템에 관한 것이다.The present invention relates to a memory write system, and more particularly, to a system for writing a program to a flash memory mounted on a DVDP main board using a jig.

일반적으로 DVDP에 설치된 메인보드에는 플래쉬 메모리가 장착된다. 이 플래쉬 메모리에 DVDP를 구동시키기 위한 소정의 프로그램을 라이트해야 DVDP를 구동시킬 수 있다.Typically, motherboards installed on DVDPs have flash memory. A predetermined program for driving the DVDP must be written to this flash memory in order to drive the DVDP.

종래에는 매번 플래쉬 메모리에 롬 라이트(ROM write)를 사용하여 소정의 프로그램을 라이트한 후 이 플래쉬 메모리를 DVDP 메인보드에 장착했다. 따라서, 플래쉬 메모리에 잘못 라이트될 경우 다시 라이트해야 한다. 또한, 플래쉬 메모리에 정상적으로 라이트한 후 DVDP 메인보드에 장착하다가 라이트된 프로그램이 지워질 경우 처음부터 다시 작업해야 하는 불편함이 있을 뿐만아니라, 비경제적이다.Conventionally, each time a predetermined program is written to the flash memory using ROM write, the flash memory is mounted on the DVDP motherboard. Therefore, if it is wrongly written to the flash memory, it must be rewritten. In addition, if the program written to the flash memory after the normal write to the flash memory is erased, it is not only inconvenient to work again from the beginning, but also uneconomical.

본 고안은 상술한 결점을 해결하기 위하여 안출한 것으로, DVDP 메인보드에 장착된 플래쉬 메모리에 프로그램을 지그를 이용하여 라이트하는 메모리 라이트 시스템을 제공하는 데 그 목적이 있다.The present invention has been made to solve the above-described drawbacks, and an object of the present invention is to provide a memory write system that writes a program using a jig to a flash memory mounted on a DVDP motherboard.

이와 같은 목적을 달성하기 위한 본 고안은, 메모리가 장착된 보드와, 상기 메모리와 다른 기기를 연결시키는 지그와, 소정의 프로그램을 저장하고 있다가 상기 지그를 통해 상기 메모리에 프로그램을 라이트하는 컴퓨터를 포함하는 것을 특징으로 한다.In order to achieve the above object, the present invention provides a computer equipped with a board equipped with a memory, a jig for connecting the memory and another device, and a predetermined program to be stored in the memory through the jig. It is characterized by including.

도 1은 본 고안에 따른 메모리 라이트 시스템의 일 실시예를 나타낸 개략도,도 2는 도 1에서 사용된 플래쉬 메모리의 일 실시예를 개략적으로 나타낸 도면,도 3은 도 1에서 사용된 플래쉬 메모리의 핀 배치를 나타낸 도면.1 is a schematic view showing an embodiment of a memory write system according to the present invention, FIG. 2 is a schematic view showing an embodiment of a flash memory used in FIG. 1, FIG. 3 is a pin of a flash memory used in FIG. Drawing showing the layout.

이하, 첨부된 도면을 참조하여 본 고안에 따른 실시예를 상세히 설명하면 다음과 같다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 1은 본 고안에 따른 메모리 라이트 시스템의 일 실시예를 나타낸 개략도로, 컴퓨터(10), 지그(12), 및 플래쉬 메모리(16)가 장착된 DVDP 메인보드(14)로 구성된다.1 is a schematic diagram showing an embodiment of a memory write system according to the present invention, and includes a DVDP main board 14 equipped with a computer 10, a jig 12, and a flash memory 16. As shown in FIG.

동 도면에 있어서, 컴퓨터(10)는 DVDP를 구동시키기 위한 소정의 프로그램을 저장하고 있다가 사용자의 키 조작에 따라 지그(12)를 통해 DVDP 메인보드(14)에 장착된 플래쉬 메모리(16)에 DVDP를 구동시키기 위한 프로그램을 라이트하여 DVDP가 구동할 수 있도록 한다. 이때, 지그(12)는 다수의 쌍을 구비한 것으로, 일 측의 다수 라인을 컴퓨터(10)의 메인 보드에 설치된 PCI 슬롯이나 ISA 슬롯 등을 통해 그 메인 보드의 버스에 접속시킬 수 있는 카드로 구성하여 상기 PCI 슬롯이나 ISA 슬롯에 접속시킨다. 또한, 다른 측의 다수 라인을 플래쉬 메모리(16)의 각 단자에 대응하는 지그 포인터와 연결할 수 있도록 모듈 형태의 지그 핀으로 구성한다. 이와 같이 컴퓨터(10)의 메인 보드에 설치된 PCI 슬롯이나 ISA 슬롯의 버스와 플래쉬 메모리(16)의 각 단자가 일대일로 연결되도록 구성하면 컴퓨터(10)는 사용자의 키 조작에 따라 DVDP 메인보드(14)에 장착된 플래쉬 메모리(16)에 DVDP를 구동시키기 위한 프로그램을 지그(12)를 통해 라이트할 수 있을 뿐만아니라, 읽기 및 지우기도 가능하다.이와 같은 지그는 원래 공장에서 PCB가 불량품인지 여부를 판정하기 위한 체커로서, 일 측을 컴퓨터 등에 연결하고 다른 측을 PCB에 장착된 각 부품에 형성된 특정 지그 포인터에 바늘 모양의 지그 핀을 접촉시킨 상태에서 컴퓨터의 특정 프로그램 수행에 따라 해당 부품의 불량 여부 예로, 단락 여부를 체크한다. PCB에 장착된 플래쉬 메모리, CPU, 저항, 각 종 엔코더 등등에 일반적으로 PCB상에서 지그 포인터를 할당한다.도 2는 도 1에서 사용된 플래쉬 메모리(16)의 일 실시예를 개략적으로 나타낸 도면으로, 어드레스 포트(address port)(A[18:0]), 데이터 포트(data port)(DQ[7:0]), 칩 셀렉터 포트(chip selector port)(CE#), 아웃 인에이블 포트(out enable port)(OE#), 라이트 인에이블 포트(write enable port)(WE#), 리셋 포트(reset port)(RESET#) 등등을 구비한다.도 3은 도 1에서 사용된 플래쉬 메모리(15)의 핀 배치를 나타낸 도면으로, 이와 같은 플래쉬 메모리(15)를 DVDP 메인보드(14)에 실장하여 플래쉬 메모리(15)의 각 핀이 DVDP 메인보드(14)에 각기 형성된 각 지그 포인터와 일대일로 매칭되도록 한다.In the figure, the computer 10 stores a predetermined program for driving the DVDP, and then, in accordance with the user's key operation, the computer 10 stores the predetermined program in the flash memory 16 mounted on the DVDP main board 14 through the jig 12. Write a program to run DVDP so that it can run. At this time, the jig 12 is provided with a plurality of pairs, a card that can be connected to the bus of the main board through a PCI slot or an ISA slot installed on the main board of the computer 10, such as a plurality of lines. It is configured and connected to the PCI slot or the ISA slot. In addition, a plurality of lines on the other side is composed of a jig pin in the form of a module so as to be connected with a jig pointer corresponding to each terminal of the flash memory 16. As such, when the PCI slots or the ISA slots installed on the main board of the computer 10 and the terminals of the flash memory 16 are connected in a one-to-one manner, the computer 10 supports the DVDP motherboard 14 according to a user's key operation. In addition to writing the program for driving the DVDP to the flash memory 16 mounted on the flash memory 16, the jig 12 can be read, and can be read and erased. As a checker for determining, whether a part is defective according to the execution of a specific program of a computer while connecting one side to a computer and the other side to contact a specific jig pointer formed on each component mounted on the PCB with a needle-shaped jig pin. For example, check for short circuit. In general, a jig pointer is allocated on a PCB to a flash memory, a CPU, a resistor, various encoders, etc. mounted on the PCB. FIG. 2 is a diagram schematically showing an embodiment of the flash memory 16 used in FIG. Address port (A [18: 0]), data port (DQ [7: 0]), chip selector port (CE #), out enable port port (OE #), write enable port (WE #), reset port (RESET #), and the like. FIG. 3 shows the flash memory 15 used in FIG. The pin arrangement is such that the flash memory 15 is mounted on the DVDP motherboard 14 so that each pin of the flash memory 15 is matched one-to-one with each jig pointer formed on the DVDP motherboard 14. do.

이와 같은 본 고안은 플래쉬 메모리 외의 메모리에도 적용할 수 있다.This invention can be applied to a memory other than a flash memory.

이상에서 설명한 바와 같이, 본 고안은 DVDP 메인보드에 장착된 플래쉬 메모리에 프로그램을 지그를 이용하여 라이트한다. 따라서, DVDP 메인보드에 장착된 플래쉬 메모리를 떼어 내지 않고도 프로그램을 다시 라이트할 수 있기 때문에, 라이트 작업이 편리하고 경제적이다.As described above, the present invention writes a program to a flash memory mounted on a DVDP motherboard using a jig. Therefore, since the program can be rewritten without removing the flash memory mounted on the DVDP motherboard, the write operation is convenient and economical.

Claims (3)

메모리가 장착되되, 상기 메모리의 각 단자에 대응하는 각기의 지그 포인터를 구비한 보드와,A board having a memory, the board having a jig pointer corresponding to each terminal of the memory; 기설정된 모듈 형태의 다수의 지그 핀 구성을 통해 상기 각 지그 포인터와 각기 접속하여 소정의 카드를 통해 상대 기기와 일대일로 연결시키는 지그와,Jig pins which are connected to each of the jig pointer through a predetermined configuration of a plurality of jig pins and connected one-to-one with an external device through a predetermined card; 소정의 프로그램을 저장하고 있다가 상기 카드를 자신의 버스 슬롯에 접속하여 상기 지그를 통해 상기 메모리에 상기 프로그램을 라이트하는 컴퓨터A computer that stores a program and then connects the card to its own bus slot and writes the program to the memory through the jig. 를 포함하는 메모리 라이트 시스템.Memory light system comprising a. 제 1 항에 있어서,The method of claim 1, 상기 메모리는, 플래쉬 메모리인 메모리 라이트 시스템.And the memory is a flash memory. 제 1 항에 있어서,The method of claim 1, 상기 보드는, DVDP 메인보드이고 상기 프로그램은, DVDP를 구동시키기 위한 프로그램인 메모리 라이트 시스템.The board is a DVDP main board and the program is a program for driving the DVDP.
KR20-2003-0005938U 2003-02-28 2003-02-28 Memory write system KR200319278Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR20-2003-0005938U KR200319278Y1 (en) 2003-02-28 2003-02-28 Memory write system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20-2003-0005938U KR200319278Y1 (en) 2003-02-28 2003-02-28 Memory write system

Publications (1)

Publication Number Publication Date
KR200319278Y1 true KR200319278Y1 (en) 2003-07-07

Family

ID=49335689

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20-2003-0005938U KR200319278Y1 (en) 2003-02-28 2003-02-28 Memory write system

Country Status (1)

Country Link
KR (1) KR200319278Y1 (en)

Similar Documents

Publication Publication Date Title
US5963463A (en) Method for on-board programming of PRD serial EEPROMS
JP5222099B2 (en) Transparent ECC memory system
US6055653A (en) Method and apparatus for testing gang memory modules
US7272774B2 (en) Extender card for testing error-correction-code (ECC) storage area on memory modules
US7360137B2 (en) Flash programmer for programming NAND flash and NOR/NAND combined flash
US7487413B2 (en) Memory module testing apparatus and method of testing memory modules
US4982378A (en) Memory capacity detecting device for memory cards
JP3154892B2 (en) IC memory card and inspection method of the IC memory card
US6948057B2 (en) Memory modules storing therein boot codes and method and device for locating same
KR200319278Y1 (en) Memory write system
JP4000323B2 (en) Indicator for visually locating memory modules
CN101354673A (en) SPD chip error information simulation apparatus of memory
US7159104B2 (en) Simplified memory detection
US7447899B2 (en) Method for conserving system resources
US7278015B2 (en) Methods and devices for DRAM initialization
JP4536357B2 (en) Game machine control chip
US20050149648A1 (en) Multi-purpose IO system
KR100612127B1 (en) Method for testing memory module and hub of memory module for the same
US20070168653A1 (en) Computer hardware operating mode setting circuit
KR100315022B1 (en) Memory module with repair function
JP2008276305A (en) Memory module, module and control method thereof
JP3052882B2 (en) Programmable semiconductor integrated circuit device
JPH11328089A (en) Id information write circuit in device for pci bus interface
CN114121117A (en) Method, device and equipment for repairing single crystal memory by using single crystal memory
JP2006178537A (en) Memory card

Legal Events

Date Code Title Description
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20080602

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee