KR200232045Y1 - Device of screen division for pc monitor - Google Patents

Device of screen division for pc monitor Download PDF

Info

Publication number
KR200232045Y1
KR200232045Y1 KR2019990000908U KR19990000908U KR200232045Y1 KR 200232045 Y1 KR200232045 Y1 KR 200232045Y1 KR 2019990000908 U KR2019990000908 U KR 2019990000908U KR 19990000908 U KR19990000908 U KR 19990000908U KR 200232045 Y1 KR200232045 Y1 KR 200232045Y1
Authority
KR
South Korea
Prior art keywords
monitor
signals
frequency
screen
signal
Prior art date
Application number
KR2019990000908U
Other languages
Korean (ko)
Other versions
KR20000016085U (en
Inventor
박용우
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR2019990000908U priority Critical patent/KR200232045Y1/en
Publication of KR20000016085U publication Critical patent/KR20000016085U/en
Application granted granted Critical
Publication of KR200232045Y1 publication Critical patent/KR200232045Y1/en

Links

Landscapes

  • Engineering & Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)

Abstract

본 고안은 여러대의 자동화 장비를 한 곳에서 모니터링 하기 위한 화면 분할기에 관한 것으로, 종래에는 TV신호만을 수신할수 있는 관계로, 생산현장에서 사용되는 대부분의 자동화 장비가 PC모니터를 이용하는 점에 비추어 볼때 제품 적용 대상이 극히 제한적이며, 또한 낮은 해상도로 인해 화면구성이 자유롭지 못하고 입력 및 출력이 한 주파수만을 사용하므로서 사용 주파수가 서로 다른 조정 장비에는 그 적용이 불가능한 문제점이 있다.The present invention relates to a screen splitter for monitoring a plurality of automation equipment in one place. In the past, since only a TV signal can be received, most of the automation equipment used in a production site uses a PC monitor. Due to the extremely limited application, and because of the low resolution, the screen configuration is not free and the input and output use only one frequency.

이에 본 고안은, 수신 대역폭을 PC모니터 신호대역인 수평주파수(31㎑∼70㎑)까지로 확대하고 입력주파수 분석(Frequence Analyzer) 회로와 분석된 주파수별로 통일된 출력 해상도(XGA) 변환을 위한 스케일 변환(Scale Convert) 회로를 추가하므로서, 하드웨어나 소프트웨어의 발전에 따라 윈도우즈 환경에서 구현된 고해상도 GUI(Graphic User Interface) 화면을 이용하는 대부분의 자동화 장비에 대해 그 적용범위를 확장시키면서 동 종류의 화면분할기들이 TV(수평주파수 15.75㎑) 신호만을 대상으로 함에 따른 적용 영역의 제약을 극복하여 생산현장의 다양한 자동화 장비의 모니터링 효율을 극대화시키는 PC모니터용 화면 분할장치를 제공함에 있다.Accordingly, the present invention extends the reception bandwidth to the horizontal frequency (31 kHz to 70 kHz), which is the PC monitor signal band, and scales the input frequency analysis circuit and the uniform output resolution (XGA) conversion for each analyzed frequency. With the addition of Scale Convert circuits, this type of screen splitter has been extended to expand the scope of application for most automation equipment using high-resolution graphical user interface (GUI) screens implemented in Windows environments as hardware or software advances. It is to provide a PC monitor screen divider that maximizes the monitoring efficiency of various automation equipment at the production site by overcoming the limitation of the application area by targeting TV (horizontal frequency 15.75㎑) signal only.

Description

피씨 모니터용 화면 분할장치{DEVICE OF SCREEN DIVISION FOR PC MONITOR}Screen splitter for PC monitors {DEVICE OF SCREEN DIVISION FOR PC MONITOR}

본 고안은 여러대의 자동화 장비를 한 곳에서 모니터링 하기 위한 화면 분할기에 관한 것으로서, 특히 동 종류의 화면분할기들이 TV(수평주파수 15.75㎑) 신호만을 대상으로 함에 따른 적용 영역의 제약을 극복하고자 하는 PC모니터용 화면 분할장치에 관한 것이다.The present invention relates to a screen splitter for monitoring a plurality of automation equipment in one place, and in particular, a PC monitor that tries to overcome the limitation of the application area as the screen splitters target only a TV (horizontal frequency 15.75 kHz) signal. Relates to a screen splitter.

본 고안은, 수신 대역폭을 PC모니터 신호대역인 수평주파수(31㎑ ∼ 70㎑)까지로 확대하고 입력주파수 분석(Frequence Analyzer) 회로와 분석된 주파수별로 통일된 출력 해상도(XGA) 변환을 위한 스케일 변환(Scale Convert) 회로를 추가하므로서, 하드웨어(H/W)나 소프트웨어(S/W)의 발전에 따라 윈도우즈 환경에서 구현된 고해상도 GUI(Graphic User Interface) 화면을 이용하는 대부분의 자동화 장비에 대해 적용범위를 확장시키고자 하는 PC모니터용 화면 분할장치에 관한 것이다.The present invention extends the reception bandwidth to the horizontal frequency (31 kHz to 70 kHz), which is the PC monitor signal band, and scale conversion for input frequency analysis circuit and uniform output resolution (XGA) conversion for each analyzed frequency. (Scale Convert) circuit is added, so the scope of application for most automation equipment using high resolution Graphical User Interface (GUI) screen implemented in Windows environment is developed according to the development of hardware (H / W) or software (S / W). It relates to a screen splitter for a PC monitor to expand.

종래에는 컴퓨터 프로세서에서 수(Number)로서 처리될수 있도록 충분한 샘플링(Sampling) 과정을 거친면서 RF신호 입력단자로 입력되는 n개의 TV영상신호(수평주파수 15.75㎑)를 분할하는 TV화면 분할기를 적용하였다.In the related art, a TV screen splitter is provided which divides n TV video signals (horizontal frequency 15.75 kHz) input to an RF signal input terminal while undergoing a sufficient sampling process to be processed as a number in a computer processor.

즉, 도 1 및 도 2에 도시된 바와같이 종래의 TV화면 분할기는, RF신호 입력단자로 입력되는 n개의 TV영상신호(수평주파수 15.75㎑) 노이즈를 제거한 후 이를 증폭하여 출력하는 증폭부(1)와,That is, as shown in Figs. 1 and 2, the conventional TV screen divider includes an amplifier (1) which removes n TV video signal (horizontal frequency 15.75 kHz) noises inputted to the RF signal input terminal and amplifies them. )Wow,

상기 증폭부(1)에 의해 증폭 출력된 n개의 TV영상신호를 디지탈로 변환하여 출력하는 A/D(아날로그/디지탈)변환부(2)와,An A / D (analog / digital) converter 2 for converting and outputting n TV video signals amplified and output by the amplifier 1 into digital;

상기 A/D변환부(2)에 의해 디지탈로 변환된 n개의 TV영상신호를 압축하는 DSP(Digital Signal Process)부(3)와,A digital signal processor (DSP) unit 3 for compressing n TV video signals digitally converted by the A / D converter 2;

상기 DSP부(3)에 의해 압축된 n개의 TV영상신호를 정해진 순서대로 저장하는 n개의 메모리(4)와,N memories 4 for storing n TV video signals compressed by the DSP unit 3 in a predetermined order;

상기 메모리(4)에 압축되어 저장된 디지탈의 TV영상신호를 아날로그로 변환하여 출력하는 D/A변환부(5)와,A D / A converter 5 for converting and outputting a digital TV video signal compressed and stored in the memory 4 into analog;

시스템 각부를 제어하되, 상기 D/A변환부(5)에 의해 아날로그로 변환되어 출력된 n개의 TV영상신호를 화면의 크기 및 신호이득(Gain)의 조정과 출력레벨을 결정하면서 RF신호를 이용하여 하나의 통합된 TV영상신호로 변조한 후 이를 한대의 모니터링 TV(7)로 화면 분할하여 동시에 디스플레이시키는 그래픽 프로세서(6)로 구성된 것이다.Control each part of the system, using the RF signal while adjusting the size and gain of the screen and the output level of the n TV video signals converted and output by the D / A converter (5) to analog It is composed of a graphics processor (6) for modulating into a single integrated TV video signal, and then split the screen into one monitoring TV (7) to display at the same time.

이와같이 구성된 종래 TV화면 분할기의 작용에 대하여 첨부된 도 1 및 도 2를 참조하여 설명하면 다음과 같다.The operation of the conventional TV screen divider configured as described above will be described with reference to FIGS. 1 and 2.

먼저, 도 1에 도시된 바와같이 RF신호 입력단자로 입력되는 n개의 TV영상신호(수평주파수 15.75㎑)를 컴퓨터 프로세서에서 수(Number)로서 처리될수 있도록 충분한 샘플링(Sampling) 과정을 거친후 화면분할기의 증폭부(1)에 입력시키면, 상기 증폭부(1)에서는 입력되는 n개의 TV영상신호 노이즈를 제거한 후 이를 증폭하여 출력시킨다.First, as shown in FIG. 1, the screen splitter is subjected to a sufficient sampling process so that n TV video signals (horizontal frequency 15.75 kHz) input to the RF signal input terminal can be processed as a number by a computer processor. When input to the amplifying unit 1, the amplifying unit 1 removes n TV video signal noises inputted and then amplifies and outputs them.

이후, 상기 증폭부(1)에 의해 증폭 출력된 n개의 TV영상신호는 A/D변환부(2)에 의해 디지탈로 변환된 후 DSP부(3)로 출력되는 바,Thereafter, the n TV video signals amplified and output by the amplifier 1 are converted into digital by the A / D converter 2 and then output to the DSP unit 3,

상기 DSP부(3)에서는 디지탈로 변환되어 입력된 n개의 TV영상신호를 압축한 후 이를 정해진 순서대로 n개의 메모리(4)에 저장시키게 된다.The DSP unit 3 compresses n TV video signals which are converted into digital signals and stored in the n memories 4 in a predetermined order.

이때, 상기 메모리(4)에 압축되어 저장된 디지탈의 TV영상신호는 다시 D/A변환부(5)에서 아날로그로 변환된 후 그래픽 프로세서(6)로 출력시킨다.At this time, the digital TV video signal compressed and stored in the memory 4 is converted into analog by the D / A converter 5 and then output to the graphic processor 6.

따라서, 상기 그래픽 프로세서(6)에서는 아날로그로 변환되어 입력된 n개의 TV영상신호의 화면크기 및 신호이득의 조정과 출력레벨을 결정한 후,Therefore, the graphic processor 6 determines the screen size and signal gain and output level of the n TV video signals inputted after being converted into analog.

상기 화면크기 및 신호이득의 조정과 출력레벨이 결정된 n개의 TV영상신호를 RF신호를 이용하여 하나의 통합된 TV영상신호로 변조하면서 한대의 모니터링 TV(7)로 전송하므로서, 도 1에 도시된 바와같이 상기 모니터링 TV(7)에는 n개의 TV영상이 화면 분할되면서 동시에 디스플레이되는 것이다.By adjusting the screen size and signal gain and outputting the n TV video signals of which the output level is determined to one integrated TV video signal by using an RF signal, it is transmitted to a single monitoring TV 7 as shown in FIG. As described above, the monitoring TV 7 displays n TV images at the same time while screen is divided.

그러나, 상기와 같은 종래 TV화면 분할기는 TV신호만을 수신할수 있는 관계로, 생산현장에서 사용되는 대부분의 자동화 장비가 PC모니터를 이용하는 점에 비추어 볼때 제품 적용 대상이 극히 제한적이며, 또한 낮은 해상도로 인해 화면구성이 자유롭지 못하고 입력 및 출력이 한 주파수만을 사용하므로서 사용 주파수가 서로 다른 조정 장비에는 그 적용이 불가능한 문제점이 있다.However, the conventional TV screen divider as described above can receive only a TV signal, and in view of the fact that most of the automation equipment used in the production site uses a PC monitor, the application of the product is extremely limited and also due to the low resolution. Since the screen configuration is not free and the input and output use only one frequency, there is a problem that the application is not applicable to the adjusting equipment having different use frequencies.

따라서, 본 고안은 상기와 같은 종래의 문제점을 해결하기 위해 수신 대역폭을 PC모니터 신호대역인 수평주파수(31㎑∼70㎑)까지로 확대하고 입력주파수 분석(Frequence Analyzer) 회로와 분석된 주파수별로 통일된 출력 해상도(XGA) 변환을 위한 스케일 변환(Scale Convert) 회로를 추가하므로서, 하드웨어(H/W)나 소프트웨어(S/W)의 발전에 따라 윈도우즈 환경에서 구현된 고해상도 GUI(Graphic User Interface) 화면을 이용하는 대부분의 자동화 장비에 대해 그 적용범위를 확장시키면서 동 종류의 화면분할기들이 TV(수평주파수 15.75㎑) 신호만을 대상으로 함에 따른 적용 영역의 제약을 극복하여 생산 현장의 다양한 자동화 장비의 모니터링 효율을 극대화시키는 PC 모니터용 화면 분할기를 제공함에 있다.Therefore, the present invention extends the reception bandwidth to the horizontal frequency (31 kHz to 70 kHz), which is the PC monitor signal band, and unifies the frequency analysis (Frequence Analyzer) circuit and the analyzed frequency. High-resolution graphical user interface (GUI) screen implemented in the Windows environment according to the development of hardware (H / W) or software (S / W) by adding scale convert circuit for converting output resolution (XGA) It extends the scope of application to most automation equipments that use the system, while overcoming the limitations of the application area as the screen splitters only target TV (horizontal frequency 15.75 kHz) signals. It provides a screen splitter for PC monitor that maximizes.

도 1은 종래에 적용된 TV화면 분할기를 이용한 모니터링 시스템의 구성도.1 is a block diagram of a monitoring system using a TV screen divider applied in the prior art.

도 2는 종래에 적용된 TV화면 분할기의 구성을 보인 블럭도.Figure 2 is a block diagram showing the configuration of a conventional TV screen divider.

도 3은 본 고안에 적용된 PC모니터용 화면 분할장치를 이용한 모니터링 시스템의 구성도.3 is a configuration diagram of a monitoring system using a screen splitter for PC monitor applied to the present invention.

도 4는 본 고안에 적용된 PC모니터용 화면 분할장치의 구성을 보인 블럭도.Figure 4 is a block diagram showing the configuration of a screen splitter for PC monitor applied to the present invention.

도 5는 본 고안에 적용된 PC모니터용 화면 분할장치에서 화면분할 제어수단의 내부 구성을 보인 블럭도.Figure 5 is a block diagram showing the internal configuration of the screen split control means in the screen splitter for PC monitors applied to the present invention.

이하, 첨부된 도면에 의거하여 본 고안을 설명하면 다음과 같다.Hereinafter, the present invention will be described based on the accompanying drawings.

도 3은 본 고안에 적용되는 PC모니터용 화면 분할장치를 이용한 모니터링 시스템의 구성도이고, 도 4는 본 고안에 적용되는 PC모니터용 화면 분할장치의 구성을 보인 블럭도이며, 도 5는 본 고안에 적용되는 PC모니터용 화면 분할장치에서 화면분할 제어수단의 내부 구성을 보인 블럭도 이다.3 is a configuration diagram of a monitoring system using a PC monitor screen splitter applied to the present invention, Figure 4 is a block diagram showing the configuration of a PC monitor screen splitter applied to the present invention, Figure 5 is the present invention Fig. 1 is a block diagram showing the internal configuration of the screen division control means in the PC monitor screen splitter.

도 3 내지 도 5에 도시된 바와같이, 입력단자로 입력되는 n개의 모니터신호인 알.지.비(R.G.B) 각각의 아날로그 영상신호를 증폭하는 증폭부(10)와,3 to 5, the amplifying unit 10 for amplifying the analog video signal of each of the R.G.B (R.G.B) which is n monitor signals input to the input terminal,

상기 증폭부(10)에 의해 증폭 출력된 n개의 모니터신호인 R.G.B 각각의 아날로그 영상신호를 디지탈로 변환하여 출력하는 A/D변환부(20)와,An A / D converter 20 for converting analog video signals of R.G.B, which are n monitor signals amplified and output by the amplifier 10, into digital outputs;

상기 A/D변환부(20)에 의해 디지탈로 변환된 n개의 모니터신호인 R.G.B 각각의 디지탈 영상신호의 입력주파수를 수평 및 수직동기신호(H-sync)(V-sync)의 동기주파수와 클럭신호(Clock)를 활용하여 분석하고 분석된 주파수별로 R.G.B 각각의 디지탈 영상신호를 통일된 출력 해상도(XGA)로 변환시키면서 영상압축을 실행하는 화면분할 제어수단(30)과,Synchronization frequency and clock of the horizontal and vertical synchronous signal (H-sync) (V-sync) of the input frequency of each of the RGB digital video signal, which is the n monitor signals digitally converted by the A / D converter 20, Screen division control means 30 for performing image compression while converting each digital image signal of RGB for each analyzed frequency by using the signal (Clock) and converting it into a uniform output resolution (XGA);

상기 화면분할 제어수단(30)에 의해 압축된 R.G.B 각각의 디지탈 영상을 정해진 순서인 각 채널별 영역으로 저장하는 n개의 메모리(40)와,N memories 40 for storing the digital images of each of the R.G.B compressed by the screen division control means 30 into regions for each channel in a predetermined order;

상기 메모리(40)의 각 채널별 영역에 압축되어 저장된 R.G.B 각각의 디지탈 영상을 다시 n개의 모니터신호인 R.G.B 각각의 아날로그 영상신호로 변환하여 출력하는 D/A변환부(50)와,A D / A converter 50 for converting the digital video of each R.G.B compressed and stored in each channel region of the memory 40 into analog video signals of R.G.B, which are n monitor signals, and outputting the same;

상기 D/A변환부(50)에 의해 변환된 n개의 모니터신호인 R.G.B 각각의 아날로그 영상신호를 통합하여 하나의 영상신호를 재생하되, 재생된 영상신호의 왜곡을 보상하기 위한 보간처리나 신호이득의 조정작업을 통해 여러개의 입력화면으로 분할한 후 이를 한대의 모니터링용 모니터(7)로 동시에 디스플레이시키는 그래픽 프로세서(60)로 구성된 것이다.Interpolation processing or signal gain for reproducing a single video signal by integrating the analog video signals of each of the n monitor signals converted by the D / A converter 50 into RGB, and compensating for the distortion of the reproduced video signal. It is composed of a graphics processor 60 for dividing the screen into several input screens through the adjustment of and then simultaneously displaying them on one monitoring monitor 7.

그리고, 상기 화면분할 제어수단(30)은, 수평 및 수직동기신호(H-sync) (V-sync)로 입력되는 동기주파수와 클럭신호(Clock)를 활용하여 디지탈로 변환된 n개의 모니터신호인 R.G.B 각각의 디지탈 영상신호의 입력주파수를 계산하는 입력주파수 분석부(30A)와,In addition, the screen division control means 30 is n monitor signals digitally converted by using a synchronous frequency and a clock signal (Clock) input as horizontal and vertical synchronization signals (H-sync) (V-sync). An input frequency analyzer 30A for calculating an input frequency of each digital video signal of RGB;

상기 입력주파수 분석부(30A)에 의해 계산된 입력주파수에 따라 n개의 모니터신호인 R.G.B 각각의 디지탈 영상신호를 주파수별로 통일된 출력 해상도(XGA)로 변환하기 위한 스케일을 결정하는 스케일 변환부(30B)와,A scale converter 30B for determining a scale for converting the digital video signals of the RGB monitors, which are n monitor signals, into the uniform output resolution (XGA) for each frequency according to the input frequency calculated by the input frequency analyzer 30A. )Wow,

상기 스케일 변환부(30B)의 스케일 결정에 따라 n개의 모니터신호인 R.G.B 각각의 디지탈 영상신호를 주파수별로 통일된 출력해상도(XGA)로 변환시킨 후 이를 압축하여 정해진 순서에 따라 각 채널별 영역으로 n개의 메모리(40)에 저장시키는 DSP부(30C)를 구성요소로 포함하는 것이다.According to the scale of the scale converter 30B, the digital video signals of the RGB monitor signals, which are n monitor signals, are converted into a uniform output resolution (XGA) for each frequency, and then compressed and compressed into the respective channel areas according to a predetermined order. DSP component 30C to be stored in two memory 40 is included as a component.

이와같이 구성된 본 고안 PC모니터용 화면 분할장치의 작용에 대하여 첨부된 도 3 내지 도 5를 참조하여 설명하면 다음과 같다.Referring to Figures 3 to 5 attached to the operation of the present invention PC monitor screen split device configured as described above are as follows.

먼저, 도 3에 도시된 바와같이 입력되는 n개의 모니터신호인 R.G.B 각각의 아날로그 영상신호가 화면분할기의 증폭부(10)에 입력되면, 상기 증폭부(10)에서는 입력되는 n개의 모니터신호인 R.G.B 각각의 아날로그 영상신호를 증폭한 후 이를 A/D변환부(20)에 출력시킨다.First, as shown in FIG. 3, when an analog video signal of each of the n monitor signals, RGB, is input to the amplifying unit 10 of the screen splitter, the amplifying unit 10 receives the RGB monitor signals. After amplifying each analog video signal, the analog video signal is output to the A / D converter 20.

이후, 상기 A/D변환부(20)에서는 증폭되어 입력된 n개의 모니터신호인 R.G.B각각의 아날로그 영상신호를 디지탈로 변환한 후 이를 화면분할 제어수단(30)으로 출력시키는 바,Thereafter, the A / D converter 20 converts the analog video signals of the R.G.B signals, which are amplified and inputted n monitor signals, into digital and outputs them to the screen division control means 30.

상기 화면분할 제어수단(30)에서는 입력되는 n개의 모니터신호인 R.G.B 각각의 디지탈 영상신호의 입력주파수를 수평 및 수직동기신호(H-sync)(V-sync)의 동기주파수와 클럭신호(Clock)를 활용하여 분석한 후, 상기 분석된 주파수별로 R.G.B 각각의 디지탈 영상신호를 통일된 출력 해상도(XGA)로 변환시키면서 영상압축을 실행하게 된다.In the screen division control means 30, the input frequency of the digital video signal of each of the n input monitor signals, RGB, is synchronized with the horizontal and vertical synchronization signals (H-sync) (V-sync) and the clock signal (Clock). After the analysis, the image compression is performed while converting each digital image signal of each RGB into a uniform output resolution (XGA) for each of the analyzed frequencies.

즉, 상기 화면분할 제어수단(30)에 포함된 입력주파수 분석부(30A)에서는 수평 및 수직동기신호(H-sync)(V-sync)로 입력되는 동기주파수와 클럭신호(Clock)를 활용하여 n개의 모니터신호인 R.G.B 각각의 디지탈 영상신호의 입력주파수를 계산한 후 그 결과를 스케일 변환부(30B)로 출력시키는 바,That is, the input frequency analyzer 30A included in the screen division control means 30 utilizes a synchronization frequency and a clock signal (Clock) input as horizontal and vertical synchronization signals (H-sync) (V-sync). After calculating the input frequency of the digital video signal of each of the n monitor signals RGB, and outputs the result to the scale converter 30B,

상기 스케일 변환부(30B)에서는 상기 입력주파수 분석부(30A)에 의해 계산된 입력주파수에 따라 n개의 모니터신호인 R.G.B 각각의 디지탈 영상신호를 주파수별로 통일된 출력 해상도(XGA)로 변환시키기 위한 스케일을 결정하게 된다.In the scale converter 30B, a scale for converting digital video signals of RGB signals, which are n monitor signals, into a uniform output resolution (XGA) for each frequency according to the input frequency calculated by the input frequency analyzer 30A. Will be determined.

이때, 상기 화면분할 제어수단(30)에 포함된 DSP부(30C)는 상기 스케일 변환부(30B)에 의해 결정된 스케일에 따라 n개의 모니터신호인 R.G.B 각각의 디지탈 영상신호를 주파수별로 통일된 출력해상도(XGA)로 변환시킨 후 이를 압축하여 정해진 순서에 따라 각 채널별 영역으로 n개의 메모리(40)에 저장시킨다.In this case, the DSP unit 30C included in the screen division control unit 30 unifies the digital video signals of the respective RGB signals, which are n monitor signals, according to the scale determined by the scale converter 30B. After conversion to (XGA), it is compressed and stored in the n memories 40 as regions for each channel in a predetermined order.

한편, 상기 DSP부(30C)에 의해 압축된 후 정해진 순서에 따라 각 채널별 영역으로 n개의 메모리(40)에 저장된 R.G.B 각각의 디지탈 영상신호는 다시 D/A변환부(50)에 의해 n개의 모니터신호인 R.G.B 각각의 아날로그 영상신호로 변환된 후 그래픽 프로세서(60)에 출력되는 바,On the other hand, the digital video signal of each RGB stored in the n memories 40 in each channel region in accordance with a predetermined order after being compressed by the DSP unit 30C is again outputted by the D / A converter 50. Bars are converted to analog video signals of the respective RGB signals, which are then output to the graphic processor 60.

상기 그래픽 프로세서(60)에서는 변환된 n개의 모니터신호인 R.G.B 각각의 아날로그 영상신호를 통합하여 하나의 영상신호를 재생하게 되는 것이다.The graphic processor 60 reproduces one video signal by integrating the analog video signals of each of the converted n monitor signals, R.G.B.

따라서, 상기 그래픽 프로세서(60)에서는 재생된 영상신호의 왜곡을 보상하기 위한 보간처리나 신호이득의 조정작업을 통해 R.G.B 각각의 아날로그 영상신호를 여러개의 입력화면으로 분할한 후 이를 한대의 모니터링용 모니터(7)로 전송하므로서, 도 3에 도시된 바와같이 상기 한대의 모니터링용 모니터(7)에는 n개의 모니터신호가 화면분할되면서 동시에 디스플레이되는 것이다.Accordingly, the graphic processor 60 divides the analog video signal of each RGB into several input screens through an interpolation process or an adjustment of signal gain to compensate for distortion of the reproduced video signal, and then monitors one monitor for monitoring. By transmitting to (7), as shown in FIG. 3, the one monitor 7 is displayed at the same time as n monitor signals are divided into screens.

이상에서 설명한 바와같이 본 고안은 서로 다른 주파수 및 해상도를 사용하는 장비이더라도 주파수 변환을 통해 통일된 주파수로 변환/출력이 가능하도록 하므로서, 고해상도 GUI화면을 이용하는 대부분의 자동화 장비에 대해 그 적용범위를 확장하고, 동 종류의 화면분할기들이 TV(수평주파수 15.75㎑) 신호만을 대상으로 함에 따른 적용 영역의 제약을 극복하며, 생산 현장의 다양한 자동화 장비의 모니터링 효율을 극대화시키면서 화면 구성(확대/축소 등) 작업이 용이하게 이루어질수 있도록 하는데 있다.As described above, the present invention enables the conversion / output to a unified frequency through frequency conversion even if the equipment uses different frequencies and resolutions, thereby extending the scope of application for most automation equipment using a high resolution GUI screen. In addition, the screen splitters overcome the limitations of the application area as they only target the TV (horizontal frequency 15.75 kHz) signal, and maximize the monitoring efficiency of various automation equipments on the production site while maximizing the monitoring efficiency. This can be done easily.

또한, 발단된 전용 DSP의 제작 기술을 바탕으로 하여 입력된 영상의 실시간 처리가 가능하도록 하면서 실시간 모니터링을 통한 생산현장의 생력화 및 자동/무인화에 기여하는 효과가 있다.In addition, based on the production technology of the dedicated DSP, the real-time processing of the input image is made possible, and it has the effect of contributing to the vitalization and automatic / unmanned production site through real-time monitoring.

Claims (2)

입력단자로 입력되는 n개의 모니터신호인 R.G.B 각각의 아날로그 영상신호를 증폭하는 증폭부와,An amplifying unit for amplifying analog video signals of R.G.B, which are n monitor signals inputted to an input terminal, 상기 증폭부에 의해 증폭 출력된 n개의 모니터신호인 R.G.B 각각의 아날로그 영상신호를 디지탈로 변환하여 출력하는 A/D변환부와,An A / D converter for converting analog video signals of R.G.B, which are n monitor signals amplified and outputted by the amplification unit, into digital outputs; 상기 A/D변환부에 의해 디지탈로 변환된 n개의 모니터신호인 R.G.B 각각의 디지탈 영상신호의 입력주파수를 수평 및 수직동기신호의 동기주파수와 클럭신호를 활용하여 분석하고 분석된 주파수별로 R.G.B 각각의 디지탈 영상신호를 통일된 출력 해상도로 변환시키면서 영상압축을 실행하는 화면분할 제어수단과,Analyze the input frequency of each of the digital video signals of RGB, which are n monitor signals digitally converted by the A / D converter, by using the synchronization frequency and the clock signal of the horizontal and vertical synchronization signals, Screen division control means for performing image compression while converting the digital image signal into a unified output resolution; 상기 화면분할 제어수단에 의해 압축된 R.G.B 각각의 디지탈 영상을 정해진 순서인 각 채널별 영역으로 저장하는 n개의 메모리와,N memories for storing the digital images of each of the R.G.B compressed by the screen division control means into regions for each channel in a predetermined order; 상기 메모리의 각 채널별 영역에 압축되어 저장된 R.G.B 각각의 디지탈 영상을 다시 n개의 모니터신호인 R.G.B 각각의 아날로그 영상신호로 변환하여 출력하는 D/A변환부와,A D / A converter for converting the digital video of each R.G.B compressed and stored in each channel area of the memory into analog video signals of R.G.B, which are n monitor signals, and outputting the same; 상기 D/A변환부에 의해 변환된 n개의 모니터신호인 R.G.B 각각의 아날로그 영상신호를 통합하여 하나의 영상신호를 재생하되, 재생된 영상신호의 왜곡을 보상하기 위한 보간처리나 신호이득의 조정작업을 통해 여러개의 입력화면으로 분할한 후 이를 한대의 모니터링용 모니터로 동시에 디스플레이시키는 그래픽 프로세서로 구성됨을 특징으로 하는 피씨 모니터용 화면 분할장치.Interpolation processing or signal gain adjusting operation for reproducing a single video signal by integrating the analog video signals of each of the n RGB monitor signals converted by the D / A converter, to compensate for the distortion of the reproduced video signal. Splitting the screen into multiple input screens through a graphic monitor for displaying a simultaneous display on a single monitor for monitoring the PC monitor device. 제 1 항에 있어서, 상기 화면분할 제어수단은, 수평 및 수직동기신호로 입력되는 동기주파수와 클럭신호를 활용하여 디지탈로 변환된 n개의 모니터신호인 R.G.B 각각의 디지탈 영상신호의 입력주파수를 계산하는 입력주파수 분석부와,2. The display apparatus as claimed in claim 1, wherein the screen division control means calculates an input frequency of each of digital video signals of RGB which are n monitor signals digitally converted using a synchronous frequency and a clock signal inputted as horizontal and vertical synchronous signals. An input frequency analyzer, 상기 입력주파수 분석부에 의해 계산된 입력주파수에 따라 n개의 모니터신호인 R.G.B 각각의 디지탈 영상신호를 주파수별로 통일된 출력 해상도로 변환하기 위한 스케일을 결정하는 스케일 변환부와,A scale converter configured to determine a scale for converting the digital video signals of each of the n monitor signals, R.G.B, into a uniform output resolution for each frequency according to the input frequency calculated by the input frequency analyzer; 상기 스케일 변환부의 스케일 결정에 따라 n개의 모니터신호인 R.G.B 각각의 디지탈 영상신호를 주파수별로 통일된 출력해상도로 변환시킨 후 이를 압축하여 정해진 순서에 따라 각 채널별 영역으로 n개의 메모리에 저장시키는 DSP부를 더 포함하여 구성함을 특징으로 하는 피씨 모니터용 화면 분할장치.DSP unit for converting the digital video signal of each of the n monitor signals, RGB, into a uniform output resolution according to the scale determination of the scale converter, and then compressing them and storing them in n memories for each channel region according to a predetermined order. Screen monitor for the PC monitor further comprises a configuration.
KR2019990000908U 1999-01-25 1999-01-25 Device of screen division for pc monitor KR200232045Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019990000908U KR200232045Y1 (en) 1999-01-25 1999-01-25 Device of screen division for pc monitor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019990000908U KR200232045Y1 (en) 1999-01-25 1999-01-25 Device of screen division for pc monitor

Publications (2)

Publication Number Publication Date
KR20000016085U KR20000016085U (en) 2000-08-16
KR200232045Y1 true KR200232045Y1 (en) 2001-07-19

Family

ID=54758505

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019990000908U KR200232045Y1 (en) 1999-01-25 1999-01-25 Device of screen division for pc monitor

Country Status (1)

Country Link
KR (1) KR200232045Y1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100414159B1 (en) * 2001-06-15 2004-01-07 주식회사 성진씨앤씨 Method and apparatus for high-definition multi-screen display

Also Published As

Publication number Publication date
KR20000016085U (en) 2000-08-16

Similar Documents

Publication Publication Date Title
US4700222A (en) Apparatus and method of testing the frequency response of a cable television system
RU2216120C2 (en) Device and method to match video information in computer system, video interface ( variants )
KR940005134A (en) Picture and Picture Method and Apparatus for High Definition Television
MXPA00007414A (en) Over range image display device and method of monitor.
KR200232045Y1 (en) Device of screen division for pc monitor
US8860759B1 (en) Automatic test instrument for video generation and capture combined with real-time image redisplay methods
KR20000022942A (en) Image display circuit
US20080100741A1 (en) Image Processing Device
KR100190646B1 (en) Video signal test apparatus and method using personal computer
KR100483727B1 (en) Scan line converter
JP2000244947A (en) Device for measuring dynamic picture transmission efficiency
JP3149927B2 (en) LOFAR gram display method and apparatus
JPH10304221A (en) Method and device for arranging digitized video signal into orthogonal line and row
KR970064216A (en) NTSC / PAL conversion method and apparatus for digital video signal
US20240119910A1 (en) Image capture device with variable refresh rate signal processing capability and image processing method thereof
RU2464725C1 (en) Device and method to display television video information on computer monitor screen
KR20000000145U (en) Test pattern display of television
KR960042456A (en) Sequential Scanning Ultrasonic System Display
JP4906199B2 (en) Image format conversion pre-processing device and image display device
KR20010014994A (en) Display Device, Computer and Computer System
JP2001272964A (en) Multi-video display device
JPH0633511Y2 (en) Connection circuit for multiple display devices that display the same screen
KR20200098112A (en) The output control device of a liquid crystal displaymonitor
JPH06311486A (en) Signal processing circuit
JPH0782055B2 (en) Noise detector

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20080422

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee