KR200224854Y1 - Trigger level control circuit using micom - Google Patents

Trigger level control circuit using micom Download PDF

Info

Publication number
KR200224854Y1
KR200224854Y1 KR2019990000170U KR19990000170U KR200224854Y1 KR 200224854 Y1 KR200224854 Y1 KR 200224854Y1 KR 2019990000170 U KR2019990000170 U KR 2019990000170U KR 19990000170 U KR19990000170 U KR 19990000170U KR 200224854 Y1 KR200224854 Y1 KR 200224854Y1
Authority
KR
South Korea
Prior art keywords
output
trigger level
monitor
stage
output voltage
Prior art date
Application number
KR2019990000170U
Other languages
Korean (ko)
Other versions
KR20000015605U (en
Inventor
안중현
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR2019990000170U priority Critical patent/KR200224854Y1/en
Publication of KR20000015605U publication Critical patent/KR20000015605U/en
Application granted granted Critical
Publication of KR200224854Y1 publication Critical patent/KR200224854Y1/en

Links

Landscapes

  • Engineering & Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)

Abstract

본 고안은 모니터의 버퍼단에 입력되는 수평 및 수직 동기신호의 트리거 레벨(Trigger Level)을 조절하기 위한 마이콤을 이용한 트리거 레벨 조절회로에 관한 것으로, 더욱 상세하게는 컴퓨터의 비디오카드로부터 출력되는 수평 및 수직 동기신호(H/V Sync)를 입력받아 일정한 레벨로 증폭한 후 출력하는 버퍼단과, 상기 버퍼단에서 출력되는 출력전압(Vdd)을 가변하기 위한 출력전압조절단이 버퍼단의 출력단에 연결되어 있고, 상기 출력전압조절단을 조절하기 위한 마이콤이 연결되어 있다.The present invention relates to a trigger level control circuit using a microcomputer for adjusting the trigger level (Trigger Level) of the horizontal and vertical synchronization signal input to the buffer stage of the monitor, more specifically the horizontal and vertical output from the video card of the computer A buffer stage for receiving a synchronous signal (H / V Sync), amplifying and outputting a predetermined level, and an output voltage adjusting stage for varying an output voltage Vdd output from the buffer stage are connected to an output terminal of the buffer stage. The microcomputer is connected to control the output voltage regulation stage.

따라서, 비디오 카드로부터 모니터에 입력되는 수평 및 수직동기신호를 노이즈가 없는 최적의 레벨로 조절함으로서 모니터에 디스플레이되는 이상현상을 방지하는 효과를 가진다.Therefore, the horizontal and vertical synchronization signals input from the video card to the monitor are adjusted to an optimal level without noise, thereby preventing the abnormal phenomenon displayed on the monitor.

Description

마이콤을 이용한 트리거 레벨 조절회로{Trigger level control circuit using micom}Trigger level control circuit using micom

본 고안은 모니터에 입력되는 동기신호의 트리거 레벨을 조절하기 위한 회로에 관한 것으로, 더욱 상세하게는 모니터의 버퍼단에 입력되는 수평 및 수직 동기신호의 트리거 레벨(Trigger Level)을 마이콤을 이용하여 버퍼단의 출력을 조절함으로서 모니터에 입력되는 트리거레벨의 포인트를 노이즈(Noise)가 없는 최적의 레벨로 조정하기 위한 마이컴을 이용한 트리거 레벨조절회로에 관한 것이다.The present invention relates to a circuit for adjusting the trigger level of the synchronization signal input to the monitor, and more specifically, the trigger level (Trigger Level) of the horizontal and vertical synchronization signal input to the buffer stage of the monitor using a microcomputer The present invention relates to a trigger level control circuit using a microcomputer for adjusting the output point to the optimal level without noise.

일반적으로 유저(User)에 의해 개인용컴퓨터(Personal Computer; 이하, PC라 칭함)에서 작성된 데이터를 디스플레이하기 위한 장치인 모니터는 대표적인 주변장치이다.In general, a monitor, which is a device for displaying data created by a user on a personal computer (hereinafter, referred to as a PC), is a representative peripheral device.

이러한 모니터에서 화상을 디스플레이하기 위해서는 PC의 비디오카드로부터 인가되는 영상신호(R, G, B)를 입력받고, 수평 및 수직 동기신호를 입력받아 디스플레이 장치인 CRT의 형광면에 투사되는 전자빔을 통하여 형성함으로 영상신호가 디스플레이 된다.In order to display an image on such a monitor, image signals R, G, and B applied from a video card of a PC are input, and horizontal and vertical synchronization signals are received and formed through an electron beam projected on a fluorescent surface of a CRT, a display device. The video signal is displayed.

즉, 종래에는 도 1에 도시한 바와 같이 PC(10)의 비디오카드(11)로부터 출력되어 시그널 케이블을 통해 모니터(20)에 인가되면, 마이컴(21)은 수직회로부(22), 수평회로부(23), 고압회로부(24), OSD부(25) 등을 제어하거나, 버퍼를 이용하여 파형을 보상시키는 방식으로 구성되어 있기 때문에 PC(10)에 장착되어 있는 비디오카드(11)와 모니터(20) 사이의 임피던스매칭(Impedance Matching) 관계나 시그널케이 블의 로스(Loss)에 의한 수평 및 수직 동기신호의 왜곡된 상태를 보상하는 데에는 한계가 있다.That is, conventionally, as shown in FIG. 1, when outputted from the video card 11 of the PC 10 and applied to the monitor 20 through a signal cable, the microcomputer 21 is a vertical circuit section 22, a horizontal circuit section ( 23, the high voltage circuit section 24, the OSD section 25, etc., or control the waveform using a buffer, so that the video card 11 and the monitor 20 mounted on the PC (10) Impedance Matching Relationship or Signal Ca There is a limit in compensating for the distorted state of the horizontal and vertical synchronization signals due to the loss of the block.

또한, 비디오카드(11)마다 각각 다른 출력 임피던스(Impedance)를 가지기 때문에 모니터(20)에서 그들의 임피던스를 모두 만족시키기는 어렵기 때문에 임피던스 매칭 관계에 의한 왜곡된 파형으로 유기되는 노이즈(Noise)가 로직 아이씨의 입력 레벨에 걸리게 되면 동기신호에 의해 동작하는 모니터의 편향부위에는 트리거에 의한 노이즈(Noise)등으로 화면이 찌그러지는등 이상동작이 발생되는 문제점이 있다.In addition, since each video card 11 has a different output impedance, it is difficult for the monitor 20 to satisfy all of their impedances. When the input level of the IC is applied to the deflection portion of the monitor operated by the synchronization signal, there is a problem in that abnormal operation occurs such as distortion of the screen due to noise caused by a trigger.

본 고안은 PC의 비디오카드로부터 출력되는 수평 및 수직 동기신호가 모니터의 버퍼단에 입력되어 증폭된 후 출력되면 마이콤을 이용하여 버퍼단의 출력을 조절함으로서 동기신호의 트리거 포인트를 노이즈가 없는 최적의 레벨로 설정하기 위한 회로를 제공하는데 그 목적이 있다.When the horizontal and vertical sync signals output from the PC video card are input to the monitor buffer stage and amplified and then output, the microcomputer is used to control the output of the buffer stage to the optimum level without noise. The purpose is to provide a circuit for setting.

도 1은 종래에 일반적으로 사용중인 회로도를 나타낸 것이고1 is a circuit diagram generally used in the prior art

도 2는 본 고안에 따른 회로도를 나타낸 것이다.2 shows a circuit diagram according to the present invention.

본 고안은 PC의 비디오카드로부터 출력되어 모니터의 버퍼단에 입력되는 수평 및 수직 동기신호의 트리거 레벨(Trigger Level)을 마이콤을 이용하여 버퍼단의 출력을 조절함으로서 수평 및 수직 동기신호(H/V Sync)의 입력 트리거 레벨 포인트(Trigger Level Point)를 노이즈가 없는 최적의 상태로 조절하기 위한 회로를 나타낸 것이다.The present invention adjusts the output of the buffer stage by using a microcomputer to control the output of the horizontal and vertical sync signals output from the PC video card and input to the buffer stage of the monitor. Figure 1 shows a circuit for adjusting the input trigger level point of the signal to an optimal state without noise.

이하, 본 고안의 구성 및 작용을 첨부된 도면을 참조하여 상세히 설명하면 다음과 같다.Hereinafter, with reference to the accompanying drawings, the configuration and operation of the subject innovation in detail As follows.

즉, 도 2에 도시된 바와 같이, PC의 비디오카드로부터 출력되는 수평 및 수직 동기신호(H/V Sync)를 입력받아 일정한 레벨로 증폭한 후 출력하는 버퍼단(30)과, 상기 버퍼단(30)에서 출력되는 출력전압(Vdd)을 가변하기 위한 출력전압조절단(40)이 버퍼단(30)의 출력단에 연결되어 있고, 상기 출력전압조절단(40)을 조절하기 위한 마이콤(21)이 연결되어 있다.That is, as shown in Figure 2, the buffer stage 30 for receiving the horizontal and vertical synchronization signal (H / V Sync) output from the video card of the PC amplified to a predetermined level and then output the buffer stage 30, The output voltage control stage 40 for varying the output voltage (Vdd) output from is connected to the output terminal of the buffer stage 30, the microcomputer 21 for controlling the output voltage control stage 40 is connected have.

이와 같은 구성에 따른 동작 과정을 좀더 상세히 설명하면 다음과 같다.Referring to the operation process according to such a configuration in more detail as follows.

먼저, PC(10)의 비디오카드(11)로부터 출력되는 수직 및 수평 동기신호(H/V Sync)가 모니터(20)의 버퍼단(30)에 입력되면, 버퍼단(30)에서 출력되는 출력전압(Vdd)를 가변 하기 위하여 마이콤(21)은 VA포트를 통해 출력전압조절단(40)의 트랜지스터(Q1) 베이스단에 흐르는 전류(Ib)를 조절하게 된다.First, when the vertical and horizontal synchronization signals (H / V Sync) output from the video card 11 of the PC 10 are input to the buffer terminal 30 of the monitor 20, the output voltage (output) output from the buffer terminal 30 ( In order to vary Vdd), the microcomputer 21 adjusts the current Ib flowing through the V A port to the base terminal of the transistor Q1 of the output voltage adjusting stage 40.

이에 따라, 출력전압조절단(40)의 트랜지스터(Q1)가 턴-온(Turn-On)되어 출력전압(Vce)이 변함으로서 (표 1)에서와 같이 버퍼단(30)에서 출력되는 출력전압(Vdd)이 가변되고, 따라서, 비디오카드(11)로부터 출력되는 동기 신호의 트리거레벨(Trigger Level)이 변하게 된다.Accordingly, since the transistor Q1 of the output voltage adjusting stage 40 is turned on and the output voltage Vce is changed, the output voltage outputted from the buffer stage 30 as shown in (Table 1) ( Vdd) is varied, so that the trigger level of the synchronization signal output from the video card 11 is changed.

VA V A VddVdd 입력트리거레벨Input trigger level 출력 레벨Output level 0V0 V 5.0V5.0 V 3.5V3.5 V 5.0V5.0 V 1V1 V 4.5V4.5V 3.15V3.15V 4.5V4.5V 2V2 V 4.0V4.0V 2.8V2.8V 4.0V4.0V 3V3 V 3.5V3.5 V 2.45V2.45V 3.5V3.5 V 4V4V 3.0V3.0 V 2.1V2.1V 3.0V3.0 V

예를들면, 마이콤(21)의 VA포트를 통해 출력되는 전압이 3V이면 버퍼단(30)에서 출력되는 출력전압(Vdd)는 3.5V가 되고, 따라서, 모니터의 버퍼단에 입력되는 수직 및 수평동기신호의 입력트리거 레벨은 2.45V가 된다.For example, if the voltage output through the V A port of the microcomputer 21 is 3V, the output voltage (Vdd) output from the buffer stage 30 is 3.5V, thus, the vertical and horizontal synchronization input to the buffer terminal of the monitor The input trigger level of the signal is 2.45V.

따라서, 버퍼단(30)을 통해 출력되는 출력전압(Vdd)은 3.5V가 된다.Therefore, the output voltage Vdd output through the buffer stage 30 becomes 3.5V.

여기서, 저항(R1, R2)은 트랜지스터(Q1)의 베이스 바이어스 저항을 나타낸 것이고, 캐페시터(C1)는 버퍼단에서 출력되는 출력전압(Vdd)을 필터링하기 위한 필터(Filter)를 나타낸 것이다.Here, the resistors R1 and R2 represent the base bias resistors of the transistor Q1, and the capacitor C1 represents a filter for filtering the output voltage Vdd output from the buffer terminal.

이상에서 설명한 바와 같이, 비디오 카드로부터 모니터에 입력되는 수평 및 수직동기신호를 노이즈가 없는 최적의 레벨로 조절함으로서 모니터에 디스플레이시 발생되는 이상현상을 방지하는 효과를 가진다.As described above, by adjusting the horizontal and vertical synchronization signal input from the video card to the monitor to an optimal level without noise, it has the effect of preventing abnormal phenomenon generated during display on the monitor.

Claims (2)

트리거 레벨 조절회로에 있어서;A trigger level control circuit; 수평 및 수직동기 신호(H/V Sync)를 입력받아 출력하는 모니터의 버퍼단과, 상기 버퍼단에서 출력되는 출력전압(Vdd)를 가변하기 위한 출력전압조절단과, 상기 출력전압조절단의 Vec를 조절하기 위한 마이콤으로 구성된 것을 특징으로 하는 마이콤을 이용한 트리거레벨 조절회로.Adjusts the buffer stage of the monitor that receives and outputs horizontal and vertical synchronization signals (H / V Sync), the output voltage regulation stage for varying the output voltage Vdd output from the buffer stage, and V ec of the output voltage regulation stage. Trigger level control circuit using a micom, characterized in that consisting of a micom. 제 1 항에 있어서;The method of claim 1; 상기 마이컴은 트랜지스터(Q1)의 베이스단에 연결되는 것을 특징으로 하는 마이콤을 이용한 트리거레벨 조절회로.The micom is trigger level control circuit using a microcomputer, characterized in that connected to the base terminal of the transistor (Q1).
KR2019990000170U 1999-01-12 1999-01-12 Trigger level control circuit using micom KR200224854Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019990000170U KR200224854Y1 (en) 1999-01-12 1999-01-12 Trigger level control circuit using micom

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019990000170U KR200224854Y1 (en) 1999-01-12 1999-01-12 Trigger level control circuit using micom

Publications (2)

Publication Number Publication Date
KR20000015605U KR20000015605U (en) 2000-08-05
KR200224854Y1 true KR200224854Y1 (en) 2001-05-15

Family

ID=54758058

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019990000170U KR200224854Y1 (en) 1999-01-12 1999-01-12 Trigger level control circuit using micom

Country Status (1)

Country Link
KR (1) KR200224854Y1 (en)

Also Published As

Publication number Publication date
KR20000015605U (en) 2000-08-05

Similar Documents

Publication Publication Date Title
US5670972A (en) Self-diagnosis arrangement for a video display and method of implementing the same
KR950010553A (en) On-Screen Display on Monitors
KR200224854Y1 (en) Trigger level control circuit using micom
US6369527B1 (en) Vertical blanking circuit and bias clamp boost supply
US5333019A (en) Method of adjusting white balance of CRT display, apparatus for same, and television receiver
KR200156516Y1 (en) Circuit for controlling contrast of osd in a monitor
KR100365946B1 (en) Display and RGB signal amplifying method thereof
KR20000009203U (en) Monitor back raster adjustment circuit
JP3019332B2 (en) Bright control circuit
KR200153717Y1 (en) Circuit for preventing fluctuation of osd in a monitor
JPH0617371Y2 (en) Display tv equipment
KR100299171B1 (en) Monitor's Back Raster Intensity Control Circuit
KR200188160Y1 (en) Green peaking control circuit
KR100598413B1 (en) Down-scanning apparatus and method in a video display system
JP3131301B2 (en) Video signal processing device
KR100447191B1 (en) Method for setting variable range of raster size in a monitor
KR100246769B1 (en) Image processing circuit of monitor
KR100195737B1 (en) Video clamping pulse generating circuit using afc pulse of monitor
KR960010425Y1 (en) Side pin cushion compensating circuit
KR200197411Y1 (en) Osd control circuit for monitor
KR200146936Y1 (en) On screen display apparatus of a monitor
KR0155095B1 (en) Signal level harmony circuit for bias control
KR19980010894U (en) TV screen brightness control
KR100277777B1 (en) How to control screen when power on / off
KR20030028001A (en) Circuit for adjusting synchornization and video signal

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20090226

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee