KR20020092749A - Analog de-multiplexer - Google Patents
Analog de-multiplexer Download PDFInfo
- Publication number
- KR20020092749A KR20020092749A KR1020010031543A KR20010031543A KR20020092749A KR 20020092749 A KR20020092749 A KR 20020092749A KR 1020010031543 A KR1020010031543 A KR 1020010031543A KR 20010031543 A KR20010031543 A KR 20010031543A KR 20020092749 A KR20020092749 A KR 20020092749A
- Authority
- KR
- South Korea
- Prior art keywords
- output
- voltage
- input
- low voltage
- analog
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/693—Switching arrangements with several input- or output-terminals, e.g. multiplexers, distributors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
Landscapes
- Electronic Switches (AREA)
Abstract
Description
본 발명은 아날로그 디멀티플렉서에 관한 것으로, 하나의 입력신호를 처리하여 여러개의 출력신호중 하나를 선택하여 출력하는 디멀티플렉서에 관련된 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an analog demultiplexer. The present invention relates to a demultiplexer which processes one input signal and selects and outputs one of a plurality of output signals.
종래의 디멀티플렉서(De-multiplexer)에 관련된 기술로는 도 1 에 도시한 바와같은 미국특허 US 6,208,126 호에 기재된 'AC 전압공급으로부터 부하를 공급하는 양방향 스위치를 가진 회로'가 있었다.A technique related to a conventional de-multiplexer was a circuit having a bidirectional switch for supplying a load from an AC voltage supply described in US Pat. No. 6,208,126 as shown in FIG.
이 회로는 한개의 MOSFET 스위치와 1개의 다이오드로 이루어지는 단방향 전류경로 2개가 서로 엇갈리게 병렬로 구성되어 있으며, 상기 두 MOSFET 스위치를 제어하기 위해서는 DC 입력전압원을 제어부에 가하고, 이 제어부에서 발생하는 2 제어 전압을 MOSFET 스위치의 게이트에 각각 인가하여 스위칭되도록 한 것이다.This circuit consists of two MOSFETs and one unidirectional current path composed of one diode in parallel to each other. In order to control the two MOSFET switches, a DC input voltage source is applied to the control unit, and the two control voltages generated from the control unit are controlled. Are applied to the gates of the MOSFET switches to be switched.
그러나 상기의 종래 기술은 MOSFET 스위치를 제어하기 위한 추가의 DC 전원이 필요한 단점이 있었고, 입력전압의 범위에 따라 전류의 방향을 결정하는 기능은 포함되지 않았다.However, the above prior art has the disadvantage of requiring an additional DC power supply for controlling the MOSFET switch, and does not include the function of determining the direction of the current according to the input voltage range.
본 발명은 상기와 같은 문제점을 해결하기 위하여 발명된 것으로, 입력전압을 기준전압과 비교하여 기준전압보다 입력전압이 높은가 또는 낮은가에 따라 각각 다른 스위치 경로를 통해 전압을 출력함으로써 넓은 입력전압의 범위에 대응할 수 있는 아날로그 디멀티플렉서를 제공함을 그 목적으로 한다.The present invention has been invented to solve the above problems, and by outputting a voltage through a different switch path depending on whether the input voltage is higher or lower than the reference voltage compared to the reference voltage in a wide range of input voltage It is an object of the present invention to provide a corresponding analog demultiplexer.
도 1 은 종래의 디멀티플렉서의 블럭도1 is a block diagram of a conventional demultiplexer.
도 2 는 본 발명에 따른 아날로그 디멀티플렉서의 블럭도2 is a block diagram of an analog demultiplexer according to the present invention;
도 3 은 본 발명에 따른 아날로그 디멀티플렉서의 일실시예의 회로도3 is a circuit diagram of one embodiment of an analog demultiplexer according to the present invention;
도 4 는 본 발명에 따른 아날로그 디멀티플렉서를 단일입력을 갖는 AC/DC 겸용전원장치에 적용한 일실시예의 회로도4 is a circuit diagram of an embodiment in which the analog demultiplexer according to the present invention is applied to an AC / DC combined power supply having a single input.
<도면의 주요부분에 대한 부호의 설명><Description of the symbols for the main parts of the drawings>
10 : 기준전압 발생부 20 : 저전압 스위치 제어부10: reference voltage generation unit 20: low voltage switch control unit
30 : 고전압 스위치 제어부 40 : 아날로그 스위치부30: high voltage switch control unit 40: analog switch unit
상기와 같은 목적을 해결하기 위한 본 발명에 따른 아날로그 디멀티플렉서의 일 양상에 따르면, 본 발명에 따른 아날로그 디멀티플렉서는 하나의 입력신호를 처리하여 여러개의 출력신호중 하나를 선택하여 출력하는 디멀티플렉서에 있어서, 입력전압을 내부적으로 설정된 기준전압과 비교하여 상기 입력전압이 기준전압보다 큰가, 작은가에 따라 각각 고전압 출력경로 제어신호 및 저전압 출력경로 제어신호를 출력하는 기준전압 발생부와; 상기 기준전압 발생부로부터 출력된 저전압 출력경로 제어신호로부터 저전압 출력단으로의 출력을 위한 스위칭 제어신호를 출력하는 저전압 스위치 제어부와; 상기 기준전압 발생부로부터 출력된 고전압 출력경로 제어신호로부터 고전압 출력단으로의 출력을 위한 스위칭 제어신호를 출력하는 고전압 스위치 제어부와; 상기 저전압 스위치 제어부 또는 고전압 스위치 제어부로부터의 스위칭 제어신호에 따라 스위칭되어 각각 저전압신호 또는 고전압신호를 출력하는 아날로그 스위치부를 포함하는 것을 특징으로 한다.According to an aspect of an analog demultiplexer according to the present invention for solving the above object, in the demultiplexer for processing one input signal to select and output one of a plurality of output signals, the input voltage A reference voltage generator for outputting a high voltage output path control signal and a low voltage output path control signal, respectively, according to whether the input voltage is greater than or less than the reference voltage compared with the internally set reference voltage; A low voltage switch controller for outputting a switching control signal for outputting from the low voltage output path control signal output from the reference voltage generator to the low voltage output terminal; A high voltage switch controller configured to output a switching control signal for outputting the high voltage output path control signal output from the reference voltage generator to a high voltage output terminal; And an analog switch unit which is switched according to a switching control signal from the low voltage switch controller or the high voltage switch controller to output a low voltage signal or a high voltage signal, respectively.
본 발명에 따른 아날로그 디멀티플렉서의 부가적인 양상에 따르면, 본 발명에 따른 아날로그 디멀티플렉서의 상기 기준전압 발생부는 게이트측과 드레인측은 전원 입력단과 접속되고, 소오스측은 상기 저전압 스위치 제어부의 입력측과 접속되는 MOSFET(M3)과; 캐소드측은 전원 입력단과 접속되고, 애노드측은 각각 상기 저전압 스위치 제어부의 입력측 및 상기 아날로그 스위치부의 스위칭 제어단과 접속되는 제너다이오드쌍(ZD1, ZD2)과; 그 일측은 각각 상기 제너다이오드쌍(ZD1, ZD2)의 애노드측 및 접지점과 접속되고, 그 타측은 서로 접속되어 상기 저전압 스위치 제어부의 입력측과 접속되는 분배저항(R1, R2)을 포함하는 것을 특징으로 한다.According to an additional aspect of the analog demultiplexer according to the present invention, the reference voltage generator of the analog demultiplexer according to the present invention is connected to a gate side and a drain side of a power input terminal, and a source side of a MOSFET (M3) connected to an input side of the low voltage switch controller. )and; A cathode side (ZD1, ZD2) connected to a power input terminal and an anode side connected to an input side of the low voltage switch control unit and a switching control terminal of the analog switch unit, respectively; One side thereof is connected to an anode side and a ground point of each of the zener diode pairs ZD1 and ZD2, and the other side thereof includes distribution resistors R1 and R2 connected to each other and to an input side of the low voltage switch controller. do.
본 발명에 따른 아날로그 디멀티플렉서의 부가적인 양상에 따르면, 본 발명에 따른 아날로그 디멀티플렉서의 상기 저전압 스위치 제어부는 상기 MOSFET(M3)의 소오스측으로부터의 신호를 일측 입력으로 하고, 상기 제너다이오드쌍(ZD1, ZD2)을 통과한 신호를 타측 입력으로 하고, 출력측은 상기 아날로그 스위치부의 스위칭 제어단과 접속되는 연산증폭기(AMP)를 포함하는 것을 특징으로 한다.According to an additional aspect of the analog demultiplexer according to the present invention, the low voltage switch controller of the analog demultiplexer according to the present invention uses the signal from the source side of the MOSFET M3 as one side input, and the zener diode pairs ZD1 and ZD2. The signal passing through) is the other input, and the output side includes an operational amplifier AMP connected to the switching control terminal of the analog switch unit.
본 발명에 따른 아날로그 디멀티플렉서의 부가적인 양상에 따르면, 본 발명에 따른 아날로그 디멀티플렉서의 상기 고전압 스위치 제어부는 상기 기준전압 발생부의 출력을 그대로 상기 아날로그 스위치부의 입력단으로 출력하는 것을 특징으로 한다.According to an additional aspect of the analog demultiplexer according to the present invention, the high voltage switch controller of the analog demultiplexer according to the present invention is characterized by outputting the output of the reference voltage generator to the input terminal of the analog switch unit as it is.
본 발명에 따른 아날로그 디멀티플렉서의 부가적인 양상에 따르면, 본 발명에 따른 아날로그 디멀티플렉서의 상기 아날로그 스위치부는 드레인측이 전원 입력단과 접속되고, 소오스측은 저전압 출력단에 접속되며, 게이트측은 상기 증폭연산기(AMP)의 출력측과 접속되는 MOSFET(M1)과; 드레인측이 전원 입력단과 접속되고, 소오스측은 고전압 출력단에 접속되며, 게이트측은 상기 제너다이오드쌍(ZD1, ZD2)의 애노드측과 접속되는 MOSFET(M2)을 포함하는 것을 특징으로 한다.According to an additional aspect of the analog demultiplexer according to the present invention, the analog switch portion of the analog demultiplexer according to the present invention has a drain side connected to a power input terminal, a source side connected to a low voltage output terminal, and a gate side of the analog demultiplexer according to the present invention. A MOSFET M1 connected to the output side; The drain side is connected to a power supply input terminal, the source side is connected to a high voltage output terminal, and the gate side includes a MOSFET M2 connected to the anode side of the zener diode pairs ZD1 and ZD2.
이하, 첨부된 도면을 참조하여 기술되는 본 발명의 바람직한 실시예를 통해 본 발명을 당업자가 용이하게 이해하고 재현할 수 있도록 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art can easily understand and reproduce the present invention.
도 2 는 본 발명에 따른 아날로그 디멀티플렉서의 블럭도이다.2 is a block diagram of an analog demultiplexer according to the present invention.
도시한 바와같이, 본 발명에 따른 아날로그 디멀티플렉서는 기준전압 발생부(10)와, 저전압 스위치 제어부(20)와, 고전압 스위치 제어부(30)와, 아날로그 스위치부(40)를 포함하고 있다.As illustrated, the analog demultiplexer according to the present invention includes a reference voltage generator 10, a low voltage switch controller 20, a high voltage switch controller 30, and an analog switch unit 40.
상기 기준전압 발생부(10)는 입력전압을 내부적으로 설정된 기준전압과 비교하여 상기 입력전압이 기준전압보다 큰가, 작은가에 따라 각각 고전압 출력경로 제어신호 및 저전압 출력경로 제어신호를 출력한다.The reference voltage generator 10 outputs a high voltage output path control signal and a low voltage output path control signal according to whether the input voltage is larger or smaller than the reference voltage by comparing the input voltage with the internally set reference voltage.
상기 저전압 스위치 제어부(20)는 상기 기준전압 발생부(10)로부터 출력된 저전압 출력경로 제어신호로부터 저전압 출력단으로의 출력을 위한 스위칭 제어신호를 출력한다.The low voltage switch controller 20 outputs a switching control signal for outputting from the low voltage output path control signal output from the reference voltage generator 10 to the low voltage output terminal.
상기 고전압 스위치 제어부(30)는 상기 기준전압 발생부(10)로부터 출력된 고전압 출력경로 제어신호로부터 고전압 출력단으로의 출력을 위한 스위칭 제어신호를 출력한다.The high voltage switch controller 30 outputs a switching control signal for output from the high voltage output path control signal output from the reference voltage generator 10 to the high voltage output terminal.
상기 아날로그 스위치부(40)는 상기 저전압 스위치 제어부(20) 또는 고전압 스위치 제어부(30)로부터의 스위칭 제어신호에 따라 스위칭되어 각각 저전압신호 또는 고전압신호를 출력한다.The analog switch unit 40 is switched according to a switching control signal from the low voltage switch control unit 20 or the high voltage switch control unit 30 to output a low voltage signal or a high voltage signal, respectively.
따라서, 입력 전원은 상기 기준전압 발생부(10)과 상기 아날로그 스위치부(40)에 가해지며, 상기 기준전압 발생부(10)는 입력전원의 전압크기를 내부적으로 설정된 기준전압과 비교하여 그 크기에 따라 각각 다른 전압으로 상기 저전압 스위치 제어부(20)와 고전압 스위치 제어부(30)를 제어하여 상기 아날로그 스위치부(40)의 스위치를 선택하여 출력함으로써 입력전압이 기준전압보다 높을 때는 고전압 출력단을 통해 출력되며, 반대로 낮을 때는 저전압 출력단을 통해 출력되도록 한다.Accordingly, input power is applied to the reference voltage generator 10 and the analog switch unit 40, and the reference voltage generator 10 compares the voltage size of the input power with a reference voltage set internally. The low voltage switch control unit 20 and the high voltage switch control unit 30 are controlled by different voltages to select and output the switch of the analog switch unit 40. When the input voltage is higher than the reference voltage, the high voltage output terminal outputs the output voltage. On the contrary, when it is low, it is output through the low voltage output stage.
따라서, 입력전압을 기준전압과 비교함으로써 즉, 입력전압의 크기에 상관없이 단지 기준전압과의 비교에 의해 출력경로를 선택함으로써 넓은 입력전원의 범위에 대응하여 출력 가능하게 된다.Therefore, by comparing the input voltage with the reference voltage, that is, by selecting the output path only by comparing with the reference voltage regardless of the magnitude of the input voltage, it is possible to output corresponding to the wide input power range.
도 3 은 본 발명에 따른 아날로그 디멀티플렉서의 일실시예의 회로도이다.3 is a circuit diagram of one embodiment of an analog demultiplexer according to the present invention.
이 실시예에 따르면 상기 기준전압 발생부(10)는 게이트측과 드레인측은 전원 입력단과 접속되고, 소오스측은 상기 저전압 스위치 제어부의 입력측과 접속되는 MOSFET(M3)과; 캐소드측은 전원 입력단과 접속되고, 애노드측은 각각 상기 저전압 스위치 제어부의 입력측 및 상기 아날로그 스위치부의 스위칭 제어단과 접속되는 제너다이오드쌍(ZD1, ZD2)과; 그 일측은 각각 상기 제너다이오드쌍(ZD1, ZD2)의 애노드측 및 접지점과 접속되고, 그 타측은 서로 접속되어 상기 저전압 스위치 제어부의 입력측과 접속되는 분배저항(R1, R2)을 포함하고 있다.According to this embodiment, the reference voltage generator 10 includes: a MOSFET (M3) connected to a gate side and a drain side of a power input terminal, and a source side of the reference voltage generator; A cathode side (ZD1, ZD2) connected to a power input terminal and an anode side connected to an input side of the low voltage switch control unit and a switching control terminal of the analog switch unit, respectively; One side thereof is connected to an anode side and a ground point of the zener diode pairs ZD1 and ZD2, respectively, and the other side thereof includes distribution resistors R1 and R2 connected to each other and to an input side of the low voltage switch controller.
상기 상기 저전압 스위치 제어부(20)는 상기 MOSFET(M3)의 소오스측으로부터의 신호를 일측 입력으로 하고, 상기 제너다이오드쌍(ZD1, ZD2)을 통과한 신호를 타측 입력으로 하고, 출력측은 상기 아날로그 스위치부(40)의 스위칭 제어단과 접속되는 연산증폭기(AMP)를 포함하고 있다.The low voltage switch control unit 20 uses the signal from the source side of the MOSFET M3 as one input, the signal passing through the zener diode pairs ZD1 and ZD2 as the other input, and the output side the analog switch. The operational amplifier AMP connected to the switching control stage of the unit 40 is included.
상기 고전압 스위치 제어부(30)는 상기 기준전압 발생부(10)의 출력을 그대로 상기 아날로그 스위치부(40)의 입력단으로 출력한다.The high voltage switch controller 30 outputs the output of the reference voltage generator 10 to the input terminal of the analog switch unit 40 as it is.
상기 상기 아날로그 스위치부(40)는 드레인측이 전원 입력단과 접속되고, 소오스측은 저전압 출력단에 접속되며, 게이트측은 상기 증폭연산기(AMP)의 출력측과 접속되는 MOSFET(M1)과; 드레인측이 전원 입력단과 접속되고, 소오스측은 고전압 출력단에 접속되며, 게이트측은 상기 제너다이오드쌍(ZD1, ZD2)의 애노드측과 접속되는 MOSFET(M2)을 포함하고 있다.The analog switch unit 40 includes: a MOSFET (M1) having a drain side connected to a power input terminal, a source side connected to a low voltage output terminal, and a gate side connected to an output side of the amplification operator (AMP); The drain side is connected to the power supply input terminal, the source side is connected to the high voltage output terminal, and the gate side includes a MOSFET M2 connected to the anode side of the zener diode pairs ZD1 and ZD2.
따라서, 상기 MOSFET(M3)의 게이트에 인가되는 입력전압에 따른 '하이', '로우' 신호에 따라 상기 MOSFET(M3)이 턴-온 되거나 턴-오프되고, 턴온시 드레인을 따라 소오스로 전류가 흘러 상기 저전압 스위치 제어부(20)의 연산증폭기(AMP)의 일측 입력에 '하이'신호를 인가하고, 턴-오프시엔 전류 흐름이 차단되어 '로우' 신호를 인가한다.Accordingly, the MOSFET M3 is turned on or off according to the 'high' and 'low' signals according to the input voltage applied to the gate of the MOSFET M3, and the current flows to the source along the drain at turn-on. In this case, a 'high' signal is applied to one input of the operational amplifier AMP of the low voltage switch controller 20, and when the turn-off is turned off, the current flow is interrupted to apply a 'low' signal.
상기 제너다이오드쌍(ZD1, ZD2)은 제너 항복전압보다 입력전압이 작을경우엔 도통되지 않아 상기 MOSFET(M2)의 게이트 및 연산증폭기(AMP)의 타측입력에 '로우' 신호를 인가하고, 제너 항복전압보다 입력전압이 클 경우 도통되어 상기 저전압 스위치 제어부(20)의 연산증폭기(AMP)의 타측입력에 '하이' 신호를 인가하는 동시에 상기 아날로그 스위치부(40)의 MOSFET(M2)의 게이트에 '하이' 신호를 인가하여 상기 MOSFET(M2)의 드레인을 따라 소오스로 전류가 흘러 고전압 출력단을 통해 출력되도록 한다.The zener diode pairs ZD1 and ZD2 are not conducting when the input voltage is smaller than the zener breakdown voltage, so that a low signal is applied to the gate of the MOSFET M2 and the other input of the operational amplifier AMP, and the zener breakdown is performed. When the input voltage is greater than the voltage, the signal is turned on to apply a 'high' signal to the other input of the operational amplifier AMP of the low voltage switch controller 20 and at the gate of the MOSFET M2 of the analog switch 40. A high 'signal is applied so that current flows through the drain of the MOSFET M2 to the source and output through the high voltage output terminal.
한편, 상기 연산증폭기(AMP)는 상기 기준전압 발생부(10)의 제너다이오드쌍(ZD1, ZD2)과 접속된 입력측에 '하이' 신호가 인가될 때는 '로우'신호를 상기 MOSFET(M1)의 게이트에 인가하여 상기 MOSFET(M1) 턴-오프시키고, '로우' 신호가 인가될 때는 '하이' 신호를 상기 MOSFET(M1)의 게이트에 인가하여 상기 MOSFET(M1)을 턴-온시켜 드레인을 따라 소오스로 전류가 흘러 저전압 출력단을 통해 출력되도록 한다.On the other hand, the operational amplifier AMP transmits a 'low' signal when the 'high' signal is applied to the input side connected to the zener diode pairs ZD1 and ZD2 of the reference voltage generator 10. The MOSFET M1 is turned off by applying a gate, and when a low signal is applied, a high signal is applied to the gate of the MOSFET M1 to turn on the MOSFET M1 along the drain. Current flows through the source to be output through the low voltage output stage.
즉, 도면에서 입력전원의 전압과 비교되는 기준전압은 상기 제너다이오드쌍(ZD1, ZD2)에 의한 2Vz(Vz : 제너항복전압)이다.That is, in the drawing, the reference voltage compared with the voltage of the input power source is 2Vz (Vz: zener breakdown voltage) by the zener diode pairs ZD1 and ZD2.
입력전압 Vin 이 상기 2Vz 보다 클 경우는 b 노우드 전압 Vb는 Vin - 2Vz가 되어 MOSFET(M2)이 턴-온되며, 고전압 출력 Vouth 는 Vin - 2Vz - Vt (Vt : 문턱전압)가 된다.When the input voltage Vin is larger than 2Vz, the b nord voltage Vb becomes Vin-2Vz so that the MOSFET M2 is turned on, and the high voltage output Vouth becomes Vin-2Vz-Vt (Vt: threshold voltage).
이 때, e 노우드 전압 Ve 는 2Vz 이며, d 노우드 전압 Vd 는 2Vz - Vgs3 (Vgs3 : 게이트-소오스 간 전압)이고, c 노우드 전압 Vc 는 (Vin -2Vz)*R2/(R1+R2) 이므로, a 노우드 전압 Va 는 '로우'가 되어 MOSFET(M1)이 턴-오프된다.At this time, the e norwood voltage Ve is 2Vz, the d norwood voltage Vd is 2Vz-Vgs3 (Vgs3: gate-source voltage), and the c norwood voltage Vc is (Vin -2Vz) * R2 / (R1 + R2). A, the nod voltage Va becomes 'low' and the MOSFET M1 is turned off.
한편, Vin 이 상기 2Vz 보다 작을 경우에는 b 노우드 전압은 0V 가 되어 MOSFET(M2)는 턴-오프되고, e 노우드 전압 Ve 는 Vin 이 되고, d 노우드 전압 Vd 는 Vin - Vgs3 가 되며, c 노우드 전압 Vc 는 0V가 되어 a 노우드 전압 Va 는 Vin이 되므로 MOSFET(M1) 이 턴-온되어 저전압 출력 Voutl 은 Vin - Vt (Vt : 문턱전압)가 된다.On the other hand, when Vin is less than 2Vz, the b norwood voltage is 0V, MOSFET M2 is turned off, the e norwood voltage Ve is Vin, and the d norwood voltage Vd is Vin-Vgs3, c Norwood voltage Vc becomes 0V, a Norwood voltage Va becomes Vin, so MOSFET (M1) is turned on and the low voltage output Voutl becomes Vin-Vt (Vt: threshold voltage).
따라서, 본 발명에 따른 아날로그 디멀티플렉서는 넓은 범위의 입력전원에 대응하여 기준전압과의 비교치에 따라 출력경로를 선택하여 출력하게 된다.Accordingly, the analog demultiplexer according to the present invention selects and outputs an output path according to a comparison with a reference voltage in response to a wide range of input power sources.
본 발명에 따른 아날로그 디멀티플렉서는 하나의 입력으로부터 2 개의 출력중 하나를 선택하여 출력해야 할 경우 다양한 분야의 다양한 장치에서 적용가능하다.The analog demultiplexer according to the present invention is applicable to a variety of devices in various fields when it is necessary to select and output one of two outputs from one input.
도 4 는 본 발명에 따른 아날로그 디멀티플렉서를 단일입력을 갖는 AC/DC 겸용전원장치에 적용한 일실시예의 회로도를 도시한 것이다.FIG. 4 shows a circuit diagram of an embodiment in which the analog demultiplexer according to the present invention is applied to an AC / DC combined power supply having a single input.
도시한 바와같이, AC/DC 입력은 라인필터부와 정류부를 통해 정활 및 평류되어 본 발명에 따른 아날로그 디멀티플렉서에 DC 입력된다.As shown, the AC / DC input is rectified and rectified through the line filter and the rectifier to be DC input to the analog demultiplexer according to the present invention.
상기 디멀티플렉서는 입력된 DC 전압을 내부에 설정된 기준전압과 비교하여 비교값에 따라 출력경로를 선택해서 출력하는데, 입력전압이 기준전압보다 높을 경우에는 발진부 및 구동전원출력부에 이 출력전압을 인가하여 이들로부터의 출력신호를 정류하여 DC 출력하고, 낮을 경우에는 변압부 및 PWM 제어부에 출력전압을 인가하여 이들로부터의 출력신호를 정류하여 DC 출력한다.The demultiplexer compares the input DC voltage with a reference voltage set therein and selects and outputs an output path according to a comparison value. When the input voltage is higher than the reference voltage, the demultiplexer applies the output voltage to the oscillator and the driving power output. The output signals from these are rectified and output to DC. When the output signals are low, output voltages are applied to the transformer and PWM control unit to rectify and output the output signals from them.
위와같이 함으로써 상기에서 제시한 본 발명에 따른 아날로그 디멀티플렉서의 목적을 달성할 수 있게된다.By doing so, it is possible to achieve the object of the analog demultiplexer according to the present invention presented above.
상기한 바와 같은 본 발명에 따른 아날로그 디멀티플렉서는 입력전압을 기준전압과 비교하여 기준전압보다 입력전압이 높은가 또는 낮은가에 따라 각각 다른 스위치 경로를 통해 전압을 출력함으로써 넓은 입력전압의 범위에 대응할 수 있는 유용한 효과를 가진다.As described above, the analog demultiplexer according to the present invention is useful to cope with a wide range of input voltages by outputting voltages through different switch paths depending on whether the input voltage is higher or lower than the reference voltage compared to the reference voltage. Has an effect.
본 발명은 첨부된 도면을 참조하여 바람직한 실시예를 중심으로 기술되었지만 당업자라면 이러한 기재로부터 후술하는 특허청구범위에 의해 포괄되는 본 발명의 범주를 벗어남이 없이 다양한 변형이 가능하다는 것은 명백하다.Although the present invention has been described with reference to the accompanying drawings, it will be apparent to those skilled in the art that various modifications may be made therein without departing from the scope of the invention, which is covered by the following claims.
Claims (5)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0031543A KR100399983B1 (en) | 2001-06-05 | 2001-06-05 | Analog de-multiplexer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0031543A KR100399983B1 (en) | 2001-06-05 | 2001-06-05 | Analog de-multiplexer |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020092749A true KR20020092749A (en) | 2002-12-12 |
KR100399983B1 KR100399983B1 (en) | 2003-09-29 |
Family
ID=27707987
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2001-0031543A KR100399983B1 (en) | 2001-06-05 | 2001-06-05 | Analog de-multiplexer |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100399983B1 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100465801B1 (en) * | 2002-08-06 | 2005-01-13 | 삼성전자주식회사 | Control unit for analog device |
JP2008252251A (en) * | 2007-03-29 | 2008-10-16 | Advantest Corp | Switch circuit, signal output unit, and testing device |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4210830A (en) * | 1978-08-28 | 1980-07-01 | Precision Monolithics, Inc. | High speed switching circuit |
JPS6464528A (en) * | 1987-09-03 | 1989-03-10 | Nec Corp | Output voltage switching circuit |
FR2786629B1 (en) * | 1998-11-27 | 2001-02-09 | St Microelectronics Sa | CONTROL CIRCUIT OF A SWITCH WITH ALTERNATING SEMICONDUCTOR COMPONENTS |
KR20000044128A (en) * | 1998-12-30 | 2000-07-15 | 이형도 | Automatic voltage selecting apparatus |
JP2000261298A (en) * | 1999-03-11 | 2000-09-22 | Kokusai Electric Co Ltd | Analog switch circuit and multiplexer and demultiplexer |
KR100315521B1 (en) * | 1999-07-20 | 2001-11-30 | 이형도 | Auto voltage selector |
-
2001
- 2001-06-05 KR KR10-2001-0031543A patent/KR100399983B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100399983B1 (en) | 2003-09-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9178412B2 (en) | Bidirectional switch circuit configured to conduct current in reverse direction without applying an on-drive signal and power converter including the same | |
US9467061B2 (en) | System and method for driving a transistor | |
US10020731B2 (en) | Power switch circuit | |
ATE476780T1 (en) | CURRENT TRANSFORMER WITH CIRCUIT FOR IMPROVED OPERATIONAL CONTROL OF SYNCHRONOUS RECTIFIERS IN THE SAME | |
KR100687936B1 (en) | Electronic apparatus and power circuit | |
ATE146635T1 (en) | CURRENT CONVERTER CIRCUIT ARRANGEMENT AND METHOD FOR CONTROLLING THE SAME | |
JP5968702B2 (en) | Power converter with inverter module using normally-on field effect transistors | |
US9490800B2 (en) | Control circuit of semiconductor switching element | |
US10333382B2 (en) | Electric power converter | |
US10998887B2 (en) | Power device driving apparatus | |
AU2006219967A1 (en) | Transistor arrangement for rectifier and inverter | |
KR100399983B1 (en) | Analog de-multiplexer | |
CN117081409A (en) | Bridge rectifier circuit for two-bus system and controller thereof | |
WO2012111273A1 (en) | Power device apparatus | |
ATE243384T1 (en) | ELECTRONIC SWITCHING POWER SUPPLY | |
US8767420B1 (en) | Power supply for controlling a power switch | |
US6815845B1 (en) | Method and apparatus for reversing polarity of a high voltage power source | |
DE60333271D1 (en) | CIRCUIT ARRANGEMENT FOR GENERATING EQUIVALENT VOLTAGES | |
KR100283309B1 (en) | Power Supply for Switch Operation | |
KR100437029B1 (en) | Induction Motor Operating System | |
JP2023047023A (en) | Gate drive device for power semiconductor elements and power conversion device | |
US9154049B2 (en) | Power conversion apparatus having a three-level converter that converts AC voltage to DC voltage having three levels | |
US9136834B2 (en) | Switching apparatus | |
CN116470734A (en) | Switch driving circuit, electronic device and vehicle | |
CN105391435A (en) | system and method for driving a transistor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20101018 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |