KR200158932Y1 - Auto-initializing apparatus - Google Patents
Auto-initializing apparatus Download PDFInfo
- Publication number
- KR200158932Y1 KR200158932Y1 KR2019970003633U KR19970003633U KR200158932Y1 KR 200158932 Y1 KR200158932 Y1 KR 200158932Y1 KR 2019970003633 U KR2019970003633 U KR 2019970003633U KR 19970003633 U KR19970003633 U KR 19970003633U KR 200158932 Y1 KR200158932 Y1 KR 200158932Y1
- Authority
- KR
- South Korea
- Prior art keywords
- processing unit
- central processing
- main
- initialization
- oscillator
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4403—Processor initialisation
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R23/00—Arrangements for measuring frequencies; Arrangements for analysing frequency spectra
- G01R23/02—Arrangements for measuring frequency, e.g. pulse repetition rate; Arrangements for measuring period of current or voltage
- G01R23/15—Indicating that frequency of pulses is either above or below a predetermined value or within or outside a predetermined range of values, by making use of non-linear or digital elements (indicating that pulse width is above or below a certain limit)
-
- G—PHYSICS
- G08—SIGNALLING
- G08B—SIGNALLING OR CALLING SYSTEMS; ORDER TELEGRAPHS; ALARM SYSTEMS
- G08B3/00—Audible signalling systems; Audible personal calling systems
- G08B3/10—Audible signalling systems; Audible personal calling systems using electric transmission; using electromagnetic transmission
Abstract
본 고안은, 중앙처리장치의 오류발생시 상기 중앙처리장치를 동작시키는 주발진기의 이상유무에 의해 상기 중앙처리장치의 오류발생여부를 판단하고 그에 따라 상기 중앙처리장치를 자동으로 초기화시키는 중앙처리장치의 자동 초기화 장치에 관한 것으로서, 종래의 중앙처리장치 회로의 구성요소인 중앙처리장치(10); 전원부(11); 전원 감시부(11a); 주발진기(13a); 부발진기(13b);에 더하여, 상기 주발진기(13a)와 상기 부발진기(13b)의 주파수를 각각 분주하는 주분주기(21a); 와 부분주기(21b); 상기 분주된 주파수를 각각 카운트하는 주계수기(22a); 와 부계수기(22b); 상기 카운트된 각각의 값을 비교하는 비교기(30); 상기 출력된 비교기값에 의해 상기 중앙처리장치(10)에 초기화 신호를 인가하는 트랜지스터(Q); 및 상기 초기화 신호를 이용하여 상기 중앙처리장치(10)의 초기화를 알리는 경보음을 발생시키는 경보기(14); 를 포함하여 구성되어, 사용자의 개입없이 중앙처리장치를 자동으로 초기화시키고 상기 초기화 동작을 사용자가 알 수 있게 함으로써 사용자에게는 별도의 조작이 필요없이 편리하고, 예약동작등이 수행되지 않을 수 있는 중대한 장애를 사전에 감지하여 재설정할 수 있도록 하는 매우 편리하고 유용한 고안이라고 할 수 있다.The present invention is to determine whether an error of the central processing unit by the presence or absence of the main oscillator operating the central processing unit in the event of an error of the central processing unit of the central processing unit to automatically initialize the central processing unit accordingly An automatic initialization apparatus, comprising: a central processing unit (10) that is a component of a conventional central processing unit circuit; A power supply unit 11; A power monitoring unit 11a; Main oscillator 13a; In addition to the main oscillator (13b); main frequency divider (21a) for dividing the frequency of the main oscillator (13a) and the sub-oscillator (13b), respectively; And partial period 21b; A main counter 22a for counting the divided frequencies, respectively; And a subcounter 22b; A comparator (30) for comparing the counted respective values; A transistor (Q) for applying an initialization signal to the central processing unit (10) by the output comparator value; An alarm (14) for generating an alarm sound informing the initialization of the central processing unit (10) by using the initialization signal; It is configured to include, by automatically initializing the central processing unit without the user's intervention and by allowing the user to know the initialization operation is convenient for the user without a separate operation, a critical failure that can not be performed reservation operation, etc. This is a very convenient and useful design that allows you to detect and reset.
Description
본 고안은 영상기기에 있어서 중앙처리장치의 자동 초기화장치에 관한 것으로서, 더욱 상세하게는 영상기기 내에 구비된 중앙처리장치의 오류발생시 상기 중앙처리장치를 동작시키는 주발진기의 이상유무에 의해 상기 중앙처리장치의 오류발생여부를 판단하고 그에 따라 상기 중앙처리장치를 자동으로 초기화시키는 중앙처리장치의 자동 초기화장치에 관한 것이다.The present invention relates to an automatic initialization device of a central processing unit in an imaging device, and more particularly, to the central processing unit by the presence or absence of a main oscillator operating the central processing unit when an error occurs in the central processing unit provided in the imaging device. The present invention relates to an automatic initialization device of a central processing unit that determines whether an error has occurred and automatically initializes the central processing unit accordingly.
중앙처리장치는 각종 전자제품에 없어서는 안될 중심소자이며 계산등의 데이타 처리나 입출력 등의 전체적인 제어를 하는 장치로서, 시스템내에서 인간의 두뇌에 해당하는 매우 중요한 소자이다. 그런데, 상기와 같이 시스템내에서 중요한 역할을 수행하는 중앙처리장치가 외부의 영향(특히, 정전기)에 의해 순간적인 오류를 발생시켜, 전 시스템의 동작에 영향을 주는 경우가 종종 발생한다.The central processing unit is indispensable for various electronic products, and is a device that performs overall control of data processing such as calculation and input / output, etc., and is a very important device corresponding to the human brain in the system. However, as described above, the central processing unit, which plays an important role in the system, generates an instantaneous error due to external influences (especially static electricity), which often affects the operation of the entire system.
일반적으로 영상기기 내에 구비된 중앙처리장치의 주변회로는 도 2에 도시한 바와 같이, 중앙처리장치(10); 전원을 공급하는 전원부(11); 상기 전원부(11)의 상태를 감시하여 절체하는 전원 감시부(11a); 상기 중앙처리장치(10)에 일정한 동작펄스를 가해 주는 주발진기(13a); 및 상기 중앙처리장치(10)에 시간 클럭을 제공하는 부발진기(13b); 를 포함하여 구성되며, 상기 중앙처리장치(10)에 강제적인 리세트(reset) 신호를 걸어주기 위해 장치의 외부에 설치된은 스위치(12)가 장치의 초기화를 위해 부가적으로 구성되어 있었다.In general, the peripheral circuit of the central processing unit provided in the imaging device, as shown in Figure 2, the central processing unit 10; A power supply unit 11 for supplying power; A power monitoring unit (11a) for monitoring and switching the state of the power supply unit (11); A main oscillator 13a for applying a predetermined operation pulse to the central processing unit 10; And an auxiliary oscillator (13b) for providing a time clock to the central processing unit (10). It is configured to include, the switch 12 is installed on the outside of the device to give a forced reset (reset) signal to the central processing unit 10 was additionally configured for the initialization of the device.
상기와 같이 구성된 중앙처리장치의 회로에 있어서 상기 중앙처리장치(10)가 외부의 돌발적인 전기적 영향에 의해 동작오류를 일으키게 되면 사용자는 이를 직감하지 못하고 외부로 나타나는 동작이상(정지, 키 입력 불능 등)을 통해 간접적으로 확인하며, 이에 따라 장치의 외부에 부착된 상기 스위치(12)를 눌러 상기 중앙처리장치(10)에 초기화 신호를 강제적으로 가해 줌으로써, 상기 중앙처리장치(10)의 상태를 초기화하여 재동작을 수행하였다.In the circuit of the central processing unit configured as described above, when the central processing unit 10 causes an operation error due to an external sudden electrical influence, the user does not feel this intuitively, and an operation abnormality (stop, inability to key input, etc.) appears to the outside. Indirectly confirmed through), by pressing the switch 12 attached to the outside of the device to force the initialization signal to the central processing unit 10, thereby initializing the state of the central processing unit 10 The reoperation was performed.
그러나, 상기와 같이 스위치를 이용하여 신호를 가해주는 종래의 방법은, 별도의 스위치 조작이 필요하므로 불편할 뿐 아니라, 사용자가 미처 오류를 확인하지 못하는 경우에는 원하는 예약동작 등이 수행되지 못하는 문제점이 있었으며, 중앙처리장치가 완전히 파괴되었을 경우, 상기 초기화 동작의 인위적인 반복으로는 이 상태를 용이하게 파악하기가 어려운 문제점도 있었다.However, the conventional method of applying a signal using a switch as described above is not only inconvenient because a separate switch operation is necessary, but also has a problem that a desired reservation operation is not performed when a user does not recognize an error. When the central processing unit is completely destroyed, there is a problem that it is difficult to easily grasp this state by artificial repetition of the initialization operation.
따라서, 본 고안은 상기와 같은 문제점을 해결하기 위해 안출된 것으로서, 영상기기 내에 구비된 중앙처리장치의 오류 발생시 중앙처리장치를 자동으로 초기화시키는 장치를 제공하는데 그 목적이 있는 것이며, 본 발명의 다른 목적은, 중앙처리장치의 오류 발생시 수행하는 초기화 여부를 사용자가 직감할 수 있게 하는 중앙처리장치 자동 초기화장치를 제공하는 것이다.Accordingly, an object of the present invention is to provide an apparatus for automatically initializing a central processing unit when an error of the central processing unit provided in an imaging apparatus occurs. It is an object of the present invention to provide a central processing unit automatic initialization device that allows a user to intuitively recognize whether or not initialization is performed when a central processing unit occurs.
제1도는 본 고안에 따른 영상기기에 있어서 중앙처리장치 자동 초기화장치의 일실시예의 구성도이고,1 is a configuration diagram of an embodiment of the central processing unit automatic initialization device in the imaging device according to the present invention,
제2도는 종래의 영상기기에 있어서 중앙처리장치의 주변 구성도이다.2 is a peripheral configuration diagram of a central processing unit in a conventional video device.
도면의 주요부분에 대한 부호의 설명Explanation of symbols for main parts of the drawings
Q : 트랜지스터Q: transistor
10 : 중앙처리장치(CPU) 11 : 전원부10: central processing unit (CPU) 11: power supply
11a : 전원 감시부(P/F) 12 : 외부 스위치11a: power monitoring unit (P / F) 12: external switch
13a : 주발진기 13b : 부발진기13a: main oscillator 13b: secondary oscillator
21a : 주분주기 21b : 부분주기21a: main period 21b: partial period
22a : 주계수기 22b : 부계수기22a: main counter 22b: subcounter
30 : 비교기 41 : 경보기30: comparator 41: alarm
상기의 목적을 달성하기 위한, 본 고안에 따른 중앙처리장치 자동 초기화장치는, 주발진기에 의해 동작하는 중앙처리장치를 포함하는 영상기기에 있어서, 상기 주발진기의 발진 주파수를 검출하는 검출수단; 상기 검출되는 발진 주파수의 변동에 따라 상기 주발진기의 이상유무를 판별하는 판별수단; 및 상기 판별수단의 이상판별시 상기 중앙처리장치를 초기화시키는 구동수단을 포함하여 구성되는 것에 특징이 있으며, 본 고안에 따른 중앙처리장치 자동 초기화장치는 상기 판별수단의 이상판별시 가청신호를 발생하는 경보수단을 더 포함하여 구성되는 것에 다른 특징이 있는 것이다.In order to achieve the above object, the central processing unit automatic initialization device according to the present invention, the imaging device comprising a central processing unit operated by the main oscillator, comprising: detecting means for detecting the oscillation frequency of the main oscillator; Discriminating means for discriminating whether or not the main oscillator is abnormal according to the detected oscillation frequency change; And a driving means for initializing the central processing unit when the abnormality of the discriminating means is determined. The automatic initial processing unit of the central processing unit according to the present invention generates an audible signal when the abnormality of the discriminating means is discriminated. It is another feature that is configured to further include an alarm means.
상기와 같이 구성되는 본 고안에 따른 중앙처리장치 자동 초기화장치에서는, 상기 검출수단이 주발진기에 발진 주파수를 계속 검출하게 되는데, 상기 중앙처리장치의 동작과 직접 관련되어 있는 주발진기는, 외부 요인으로 인하여 상기 중앙처리장치에 오류가 발생하면 직접적인 영향을 받게 되고, 이에 따라 발진 주파수에 이상이 발생한다. 상기 발진 주파수에 이상이 발생되면, 상기 검출수단을 통해 검출되는 발진 주파수에 일정 이상의 변동이 발생하고, 상기 판별수단은 상기 변동량을 근거로 발진 주파수의 이상발진을 판별하게 된다. 이에 따라 상기 구동수단은 상기 중앙처리장치에 초기화 신호를 인가하여 상기 중앙처리장치가 재동작하게 되는 것이다.In the automatic initial processing unit of the central processing unit according to the present invention configured as described above, the detection means continues to detect the oscillation frequency in the main oscillator, the main oscillator which is directly related to the operation of the central processing unit, Therefore, if an error occurs in the central processing unit, it is directly affected, and thus an error occurs in the oscillation frequency. When an abnormality occurs in the oscillation frequency, a change in the oscillation frequency detected by the detection means occurs at least a certain amount, and the determination means determines the abnormal oscillation of the oscillation frequency based on the variation amount. Accordingly, the driving means applies an initialization signal to the central processing unit so that the central processing unit is operated again.
이하, 본 고안에 따른 영상기기에 있어서 중앙처리장치 자동 초기화장치의 바람직한 일실시예의 구성과 동작에 대해 첨부된 도면에 의거하여 상세히 설명한다.Hereinafter, the configuration and operation of a preferred embodiment of the central processing unit automatic initialization device in the imaging device according to the present invention will be described in detail with reference to the accompanying drawings.
도 1은 본 고안에 따른 중앙처리장치 자동 초기화장치의 실시예가 구현된 영상기기에 있어서 중앙처리장치의 주변 구성도로서, 도 1의 종래 구성요소인 중앙처리장치(10); 전원부(11); 전원 감시부(11a); 주발진기(13a); 부발진기(13b); 에 더하여, 상기 주발진기(13a)와 상기 부발진기(13b)의 주파수를 각각 분주하는 주분주기(21a); 와 부분주기(21b); 상기 분주된 주파수를 각각 카운트하는 주계수기(22a); 와 부계수기(22b); 상기 카운트된 각각의 값을 비교하는 비교기(30); 상기 출력된 비교기값에 의해 상기 중앙처리장치(10)에 초기화 신호를 인가하는 트랜지스터(Q); 및 상기 초기화 신호를 이용하여 상기 중앙처리장치(10)의 초기화를 알리는 경보음을 발생시키는 부저(buzzer) 등과 같은 경보기(41)를 포함하여 구성되어 있다.1 is a peripheral configuration diagram of a central processing unit in an image device in which an embodiment of a central processing unit automatic initialization device according to the present invention is implemented, which is a conventional component of FIG. 1; A power supply unit 11; A power monitoring unit 11a; Main oscillator 13a; Secondary oscillator 13b; In addition, the main frequency divider (21a) for dividing the frequency of the main oscillator (13a) and the sub oscillator (13b), respectively; And partial period 21b; A main counter 22a for counting the divided frequencies, respectively; And a subcounter 22b; A comparator (30) for comparing the counted respective values; A transistor (Q) for applying an initialization signal to the central processing unit (10) by the output comparator value; And an alarm 41 such as a buzzer for generating an alarm sound informing the initialization of the central processing unit 10 by using the initialization signal.
상기와 같이 구성된 중앙처리장치 자동 초기화장치에서는, 상기 중앙처리장치(10)에 연결되어 있는 상기 두 발진기(13a,13b) 가운데, 상기 주발진기(13a)는 상기 중앙처리장치(10)를 구동시키기 위한 높은 주파수(약 10MHz)의 기본 펄스를 제공하며 상기 중앙처리장치(10)의 오류발생시 이상발진이 이루어지고, 상기 부발진기(13b)는 상기 중앙처리장치(10)와 연결은 되어 있으나 상기 중앙처리장치(10)의 상태와는 독립적으로 낮은 주파수(약 32MHz)의 시계 알람(alarm)용 주파수를 발진시킨다. 따라서, 상기 주발진기(13a)의 이상발진을 판별하기 위해 상기 부발진기(13b)의 발진 주파수를 이용하며, 이에 따른 상기 중앙처리장치(10)의 초기화가 이루어지게 되는데, 이를 상세히 설명하면 다음과 같다.In the central processing unit automatic initialization device configured as described above, among the two oscillators 13a and 13b connected to the central processing unit 10, the main oscillator 13a drives the central processing unit 10. It provides a basic pulse of a high frequency (about 10MHz) for the abnormal oscillation is made in the event of an error of the central processing unit 10, the secondary oscillator (13b) is connected to the central processing unit 10 but the central Independently of the state of the processing device 10, the frequency for the clock alarm of a low frequency (about 32 MHz) is oscillated. Therefore, the oscillation frequency of the sub oscillator 13b is used to determine the abnormal oscillation of the main oscillator 13a, and the initialization of the central processing unit 10 is performed accordingly. same.
먼저, 상기 두 발진 주파수를 비교하기 위하여 상기 주분주기(21a)와 부분주기(21b)의 발진 주파수를 일정한 레벨로 감소시키되, 상기 부분주기(21b)에 의해 분주되어 출력되는 주파수보다 상기 주분주기(21a)에 의해 분주되어 출력되는 주파수가 더 높은 값을 갖도록 상기 주분주기(21a)와 부분주기(21b)의 분주값을 각각 설정한다. 이에 따라 상기 주계수기(22a)와 부계수기(22b)에 의해 카운트되는 값은 상기 주계수기(22a)의 값이 더 크게 되고 양 계수값을 비교하는 상기 비교기(30)의 출력값은 논리 0의 값을 갖는다. 이와 같은 정상 상태에서는 상기 트랜지스터(Q)가 구동되지 않으므로 상기 중앙처리장치(10)는 리세트가 되지 않게 된다.First, in order to compare the two oscillation frequencies, the oscillation frequencies of the main frequency divider 21a and the partial period 21b are reduced to a predetermined level, and the main frequency divider ( The divided values of the main frequency divider 21a and the partial period 21b are set so that the frequency divided and output by 21a) has a higher value. Accordingly, the value counted by the main counter 22a and the subcounter 22b has a larger value of the main counter 22a, and the output value of the comparator 30 comparing both count values has a value of logic 0. Has In this normal state, since the transistor Q is not driven, the CPU 10 is not reset.
그러나, 상기 중앙처리장치(10)가 외부의 전기적 충격에 의해 동작 오류가 발생하면, 상기 주발진기(13a)가 이상발진을 하게 되고, 발진하는 신호가 늘어지거나 출력되지 않게 되므로 그 주파수가 현저하게 떨어지게 된다. 따라서 상기 주계수기(22a)의 계수값도 같은 비율로 작아지고, 상기 비교기(30)에 입력되는 두 계수값이 역전되게 된다. 두 계수값이 역전되면 상기 비교기(30)의 출력값도 반전되어 논리1의 값이 되어 상기 트랜지스터(Q)를 구동시키게 되고, 상기 트랜지스터(Q)의 출력값은 상기 중앙처리장치(10)를 리세트시키게 된다.However, when the central processing unit 10 has an operation error due to an external electric shock, the main oscillator 13a oscillates abnormally, and the oscillating signal is not stretched or outputted, and thus the frequency is remarkably increased. Will fall. Therefore, the count value of the main counter 22a is also reduced at the same ratio, and the two count values input to the comparator 30 are reversed. When the two count values are reversed, the output value of the comparator 30 is also inverted to become the value of logic 1 to drive the transistor Q, and the output value of the transistor Q resets the CPU 10. Let's go.
한편 상기 리세트 신호는 상기 경보기(41)에도 동시에 입력되고 상기 경보기(41)는 상기 리세트 신호 입력시에 가청음으로써 상기 중앙처리장치(10)의 초기화 여부를 사용자에게 알려주게 된다. 이로 인하여, 만약 상기 경보기(41)의 경보음 즉, 부저의 일정 출력음이 계속 지속되는 경우에는 상기 중앙처리장치(10)가 초기화되어 재동작되지 않고 완전히 파괴었음을 알 수 있게 되는 것이다.On the other hand, the reset signal is simultaneously input to the alarm 41, and the alarm 41 informs the user whether the central processing unit 10 is initialized by an audible sound when the reset signal is input. Thus, if the alarm sound of the alarm 41, that is, the constant output sound of the buzzer continues, it can be seen that the central processing unit 10 is completely initialized without being reactivated.
상기와 같이 구성되어 동작하는 본 고안에 따른 중앙처리장치 자동 초기화장치는, 사용자의 개입없이 중앙처리장치를 자동으로 초기화시키고 상기 초기화 동작을 사용자가 알 수 있게 함으로써 사용자에게는 별도의 조작이 필요없이 편리하고, 예약 동작등이 수행되지 않을 수 있는 중대한 장애를 사전에 감지하여 재설정할 수 있도록 매우 편리하고 유용한 고안이라고 할 수 있다.The central processing unit automatic initialization device according to the present invention is configured and operated as described above, by automatically initializing the central processing unit without the user's intervention and allowing the user to know the initialization operation is convenient for the user without a separate operation In addition, it can be said to be a very convenient and useful design so as to detect and reset in advance a serious fault that may not be performed.
Claims (3)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019970003633U KR200158932Y1 (en) | 1997-02-24 | 1997-02-24 | Auto-initializing apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019970003633U KR200158932Y1 (en) | 1997-02-24 | 1997-02-24 | Auto-initializing apparatus |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980059119U KR19980059119U (en) | 1998-10-26 |
KR200158932Y1 true KR200158932Y1 (en) | 1999-10-15 |
Family
ID=19496533
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019970003633U KR200158932Y1 (en) | 1997-02-24 | 1997-02-24 | Auto-initializing apparatus |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR200158932Y1 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4353081B2 (en) * | 2004-11-29 | 2009-10-28 | セイコーエプソン株式会社 | Electronic device and control method thereof |
-
1997
- 1997-02-24 KR KR2019970003633U patent/KR200158932Y1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR19980059119U (en) | 1998-10-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100227350B1 (en) | Malfunction monitoring circuit of microcomputer system | |
US5157699A (en) | Watchdog timer employing plural counters and discriminator for determining normal operating frequency range of input | |
EP0831399A2 (en) | Watchdog timer circuit | |
KR0135898B1 (en) | Fan controlling device | |
KR200158932Y1 (en) | Auto-initializing apparatus | |
EP0797099B1 (en) | Counter and a revolution stop detection apparatus using the counter | |
JPH07334392A (en) | Resetting device and abnormal operation detector | |
KR19990060348A (en) | Clock monitoring circuit using self clock | |
KR100302496B1 (en) | Automatic initialization of central processing unit | |
KR0154999B1 (en) | Reset circuit | |
JP3159891B2 (en) | CPU runaway detection circuit | |
KR900001523Y1 (en) | Warning circuit at cable's seperating from monitor | |
KR100731506B1 (en) | Micro controller having watchdog circuit and controlling method therefor | |
JP2605979B2 (en) | Fan rotation monitoring circuit | |
KR940006173Y1 (en) | Alarm for micro computer obstacle | |
KR100208295B1 (en) | Clock monitor | |
JPH04283840A (en) | Diagnostic method for information processor | |
KR100415540B1 (en) | Initialization Circuit of Mouse Controller | |
JPS58155381A (en) | Arithmetic unit | |
KR20020057321A (en) | Fan fail alarm | |
KR100471079B1 (en) | reset circuit for microprocessor | |
KR200334102Y1 (en) | Clock monitoring circuit using shift register | |
KR100297650B1 (en) | Monitoring method of received digital data | |
JP2826883B2 (en) | Signal time interval monitoring device | |
KR100775328B1 (en) | Apparatus for resetting micoms |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 20050607 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |