KR20010081164A - 정방향 이송 선형화 증폭기의 적응 조절을 위한 방법 및장치 - Google Patents

정방향 이송 선형화 증폭기의 적응 조절을 위한 방법 및장치 Download PDF

Info

Publication number
KR20010081164A
KR20010081164A KR1020000006142A KR20000006142A KR20010081164A KR 20010081164 A KR20010081164 A KR 20010081164A KR 1020000006142 A KR1020000006142 A KR 1020000006142A KR 20000006142 A KR20000006142 A KR 20000006142A KR 20010081164 A KR20010081164 A KR 20010081164A
Authority
KR
South Korea
Prior art keywords
pair
signal
vector
perturbation
loop
Prior art date
Application number
KR1020000006142A
Other languages
English (en)
Inventor
바-데이비드이스라엘
엘리아아브너
Original Assignee
추후제출
파라곤 커뮤니케이션스 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 추후제출, 파라곤 커뮤니케이션스 리미티드 filed Critical 추후제출
Priority to KR1020000006142A priority Critical patent/KR20010081164A/ko
Publication of KR20010081164A publication Critical patent/KR20010081164A/ko

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K13/00Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
    • H05K13/08Monitoring manufacture of assemblages
    • H05K13/086Supply management, e.g. supply of components or of substrates
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B65CONVEYING; PACKING; STORING; HANDLING THIN OR FILAMENTARY MATERIAL
    • B65HHANDLING THIN OR FILAMENTARY MATERIAL, e.g. SHEETS, WEBS, CABLES
    • B65H20/00Advancing webs
    • B65H20/20Advancing webs by web-penetrating means, e.g. pins
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B65CONVEYING; PACKING; STORING; HANDLING THIN OR FILAMENTARY MATERIAL
    • B65HHANDLING THIN OR FILAMENTARY MATERIAL, e.g. SHEETS, WEBS, CABLES
    • B65H37/00Article or web delivery apparatus incorporating devices for performing specified auxiliary operations
    • B65H37/002Web delivery apparatus, the web serving as support for articles, material or another web
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K13/00Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
    • H05K13/04Mounting of components, e.g. of leadless components
    • H05K13/0417Feeding with belts or tapes
    • H05K13/0419Feeding with belts or tapes tape feeders
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B65CONVEYING; PACKING; STORING; HANDLING THIN OR FILAMENTARY MATERIAL
    • B65HHANDLING THIN OR FILAMENTARY MATERIAL, e.g. SHEETS, WEBS, CABLES
    • B65H2701/00Handled material; Storage means
    • B65H2701/30Handled filamentary material
    • B65H2701/37Tapes

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Operations Research (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 정방향 이송 선형화 증폭기(FFLA)에서 먼저 원하는 신호 성분을 평형화시키고 그 다음 이 성분의 최후의 전체 억압에 대한 왜곡 성분을 평형화시키는 데 필요되는 위상 및 진폭 제어기의 적응 조절을 위한 방법 및 장치를 제공하는 것이다. 본 발명의 방법의 특정 장점은 부가적인 RF 기준 또는 파일롯 신호에 대한 필요없이 그리고 종래기술에서 제안된 바와 같은 RF 상관기없이 적응 조절이 성취된다는 것이며, 오히려 이 방법은 상응하게 선택된 전압 패턴에 의해 벡터 변조기와 같은 증폭기의 억압 작동 점 및/또는 다른 성분의 섭동 그리고 2개의 테스트점에서의 신호의 포락선 검출 샘플에만 근거로 된 것이다. 모든 이들 작동은 샘플 디지탈 회로에서 수행가능한 적응 제어를 위한 장치를 만드는 기저 대역 주파수에 있다.

Description

정방향 이송 선형화 증폭기의 적응 조절을 위한 방법 및 장치{METHODS AND APPARATUS FOR ADAPTIVE ADJUSTMENT OF FEED-FORWARD LINEARIZED AMPLIFIERS}
본 발명은 선형 증폭기에 관한 것이며, 보다 상세하게는 증폭기의 왜곡산출을 감소시켜 선형화를 제공하는 적응 정방향 이송 시스템에 관한 것이다.
파일롯 기준 신호를 사용하여 무효 루프에서 벡터 변조기의 조절과 에러 루프에서 벡터 변조기의 조절을 수반하는 2 스텝 방법에 의해 증폭기에서의 왜곡을 감소시키는 데 사용되는 공기된 정방향 이송 시스템이 있다. 이들 방법은 원하는신호의 제거에 앞서 신호 보정을 최소화 하여 제거후 최소의 상호관계를 제공하는 상호관계 기술을 사용한다.
상기 방법의 예들이 바우만에 의한 미국 특허 제 4,389,618호 및 케닝톤 등에 의한 미국 특허 제 5,576,659호에 개시되어 있다. 제1의 단점은 상기 시스템 파라미터의 적응에 대해서 RF에서 작동하는 복잡한 상관기가 동기검출을 위해 필요된다는 것이고 제 2의 단점은 기준 신호에 대해 부가적인 RF 신호 발생기가 필요된다는 것이며, 이 기준 신호가 상기 적응에 근거가 된다. 따라서, 종래의 시스템은 성가시고 고가의 장치를 필요로 한다.
테일워에 의한 미국 특허 제 5,548,838에서, 극 벡터 변조기를 채용하여 기준 신호의 진폭과 위상을 조절하도록 작동하여 수신된 신호로 합계되면, 수신된 신호의 간섭 신호 성분을 제거하는 작용을 하는 간섭 제거 시스템이 개시되어 있다.
선형화 시스템 디자인에서 이용가능한 다른 기준될 만한 설명들이 1995년 11월 마이크로파 져널지 이드 이. 이드 등의 "최적 정방향 이송 선형화 시스템"이라는 제목으로 되어 있다.
정방향 방법이 파워 증폭기의 선형화를 위해 가장 효과적이지만, 왜곡 성분을 억제하는 데 필요되는 위상 및 진폭 제어기의 적응 조절을 전개하여야 한다는 문제점이 남아 있고, 그리고 종래기술에서는, 부가적인 RF 기준인 파일롯 신호에 대한 필요에 의해 복잡하게 된다.
따라서, 정방향 이송 선형화 시스템에서 이용가능한 적응 조절에 대한 단순방법을 제공하는 것은 바람직 하다.
따라서, 본 발명의 주목적은 종래의 선형화 방법과 관련된 단점을 극복하여, 적응 왜곡 제거를 위한 단순 방법을 제공하여 필요되는 장치를 단순화시키는 것이다.
본 발명은 정방향 이송 선형화 증폭기(FFLA)에서 먼저 원하는 신호 성분을 평형화시키고 그 다음 이 성분의 최후의 전체 억압에 대한 에러 루프의 왜곡 성분을 평형화시키는 데 필요되는 위상 및 진폭 제어기의 적응 조절을 위한 방법 및 장치를 제공하는 것이다.
도 1a 및 도 1b는 정방향 선형화 증폭기의 종래 구조에 대한 개략 블록도,
도 2는 본 발명의 원리에 따라 적용된 코히어런트가 간접성의 적응 제거 방법을 나타내는 증폭기에 대한 개략 블록도,
도 3a 및 도 3b는 본 발명의 원리에 따라 적용된 넌코히어런트의 적응 제거 방법을 나타내는 증폭기에 대한 개략 블록도, 그리고
도 4a 및 도 4b는 무효 및 에러 루프에 적용되어 I,Q 세팅의 적응 제어를 성취하는 동요 방법을 나타내는 증폭기에 대한 개략 블록도
본 발명의 바람직한 실시예에 따라, 2개의 평행한 신호 경로로 나누는 입력 신호 경로를, 적어도 하나의 신호 경로가 양 신호 경로에서 전파하는 입력 신호의 진폭 및 위상을 조절하는 제어 신호에 반응하는 벡터 변조 수단을 가지고 있는 상태에서, 가지고 있는 정방향 이송 선형화 증폭기의 적응 조절 방법에 있어서,
상기 입력 신호 경로 및 상기 2개의 평행한 신호 경로중에서 적어도 하나의 상기 신호 경로에 대한 부가를 위해 기저 대역 섭동 패턴을 발생시키는 단계,
루프 출력 신호를 발생시키기 위해 상기 평행한 신호 경로의 출력들을 하나에서 다른 하나를 공제하는 단계,
상기 루프 출력 신호내의 상기 섭동 패턴으로 인한 진폭 변화를 검출하는 단계, 그리고
상기 검출된 진폭 변화에 따라 벡터 변조 제어 신호를 경유하여 상기 벡터변조 수단을 조절하여 상기 평행한 신호 경로들 사이의 등화를 성취하여서 상기 루프 출력 신호내의 상기 입력 신호를 제거하는 단계를 포함하는 방법이 제공된다.
바람직한 방법에 있어서, 등화는 정방향 이송 구조의 평형 브랜치의 벡터 변조의 I 및 Q 성분을 제어하는 전압 및/또는 증폭기에 공급된 전압에 대해 기저 대역 주파수에서 제어된 섭동 전압 패턴을 첨가함으로써 얻어진다. 이들 섭동은 조합된 광대역 증폭 신호에 대한 진폭 변조로서 나타나고, 그리고 다이오드 파워 센서와 같은 포락선 검출기에 의해 쉽게 검출되고 그 후 벡터 변조기의 파라미터의 적응 세팅을 위한 상응 알고리즘을 공급하는 제어 전압을 산출시키는 소스와 상호관계된다.
본 발명의 방법의 특정 장점은 부가적인 RF 기준 또는 파일롯 신호에 대한 필요없이 그리고 종래기술에서 제안된 바와 같은 RF 상관기없이 적응 조절이 성취된다는 것이며, 오히려 이 방법은 상응하게 선택된 전압 패턴에 의해 벡터 변조기와 같은 증폭기의 억압 작동 점 및/또는 다른 성분의 섭동 그리고 2개의 테스트점에서의 신호의 포락선 검출 샘플에만 근거로 된 것이다. 본 방법의 주 장점은 기저 대역에서 상호관계가 수행되어 적응의 기능과 더불어 디지탈 ASIC 칩 또는 DSP 칩과 같은 단순 디지탈 회로에서 수행가능하다는 것이다.
직교 섭동 패턴은 개개의 세팅의 독립적인 조절을 위해 진폭 제어기 및/또는 I 및 Q 제어기에 첨가될 수 있다.
본 발명의 다른 장점 및 특징은 다음 도면 및 설명으로부터 명백하게 될 것이다.
본 발명의 실시예에 관련하여 본 발명의 보다 나은 이해를 위해 참조가 첨부된 도면에 만들어 지며, 여기에서 동일 부호는 상응하는 요소 또는 부분을 나타낸다.
(바람직한 실시예의 상세한 설명)
도 1a, 도 1b를 참조하면, 정방향 선형화 증폭기(FFLA's)의 잘 공지된 2개의 실시예의 구조가 도시되어 있다. 도 1에서, 증폭기(10)(메인)는 보상 딜레이 성분(D) 및 벡터 변조기(12)를 갖춘 무효 루프에서 배열되어 있고 그리고 다른 하나의 증폭기(14)는 보상 딜레이 성분(D) 및 벡터 변조기(16)를 갖춘 에러 루프에서 배열되어 있다. 터미널(C1, C2, C3 및 C4)은 벡터 변조기(12, 16)를 위해 직각 I 및 Q 세팅에 대한 제어 전압을 수납한다. 벡터 변조기(12, 16)는 필요되는 제거를 성취하도록 무효 루프에서 브랜치의 트랜스퍼 특성을 조절하는 작용을 한다. 단자(G)는 게인 제어로서 작용하고 그리고 단자(A 및 B)는 2개의 루프 출력(18, 20)에서 RF 신호의 진폭 검출 버전이다.
도 1a의 변형 버전이 도 1b에 도시되어 있고 2개의 버전은 원하는 신호를 공칭적으로 제거하여 왜곡 성분을 에러루프에 대한 입력만으로서 남겨두게 하는 무효 루프에서만 상이하다. 도 1a에 대한 도 1b의 장점은 모든 게인이 고정되고 벡터 변조기의 결함이 증폭기(10)의 왜곡과 더불어 제거될 수 있다는 것이다.
본 발명의 원리에 따라, 각각의 벡터 변조기(12, 16)의 I-Q세팅의 적응 제어는 부가적인 RF 기준 또는 파일롯 신호에 대한 필요없이 그리고 종래기술에서 제안된 RF 상관기없이 FFLA's에서 성취될 수 있다. 특정 RF 신호 성분을 무효로 하는두가지의 방법은 A 및 B에서 진폭검출된 모든 RF 신호를 근거로 하여 여기에 설명된다.
다이오드(22, 24)와 같은 포락선 검출기에 의해 검출가능한 모든 RF 신호의 진폭 변조를 발생시키도록 성분의 억압 작동점을 섭동시키는 것에 따른다. 이 섭동은 상응하게 선택된 기저 -대역 전압 패턴, 바람직하게는 직교패턴이어서, 이 섭동은 사후-검출 상관기에 의해 분류될 수 있다. 이들 2개의 방법은 도 2, 도 3a 및 도 3b와 연관하여 아래에 설명된다. 이들은 2개의 상이한 경로(26, 28)를 경유하여 통과되는 대역-통과 신호의 2개의 복제를 진폭과 위상에 있어서 등화시키는 일반적인 방법이다.
도 2에서 적응 제거의 코히어런트 방법은 블록(V)에 의해 도시된다. 2개의 발생기(GI및 GQ)는 각각의 가산기(33, 31)에서 가산된 섭동패턴(VDI(t) 및 VDQ(t))을 각각의 루프 필터(32, 30)에서 얻어진 제어 전압(VCI및 VCQ)에 출력으로서 제공한다.
이들은 메인 증폭기(10) 출력 모듈에 들어가는 신호의 진폭 변조를 야기한다. 이 검출된 포락선은 단자(A)에서 2개의 성분(V'DI(t) 및 V'DQ(t))을 가지며 이들 성분은 VDI(t) 및 VDQ(t)의 원래의 직교성으로 인하여, 상관기(MI, MQ) 및 로우-통과 필터(30, 32)에 의해 분리될 수 있는 VDI(t) 및 VDQ(t) 각각에 비례한다. 상관기(MI, MQ)(29, 27)의 출력은 스무스한 제어 전압(VCI및 VCQ)이어서 기본 선형 루프를 폐쇄시킨다.
당해분야에서 공지된 바와같이, 이러한 모든 기능, 즉 VDI(t) 및 VDQ(t)를 발생시켜 상호관계시켜서 루프 필터링하는 것은 A, C1 및 C2 단자에 A/D 및 D/A 컨버션이 들어가 있는 단순 디지탈 회로에 의해 수행될 수 있다. 코히어런트 방법의 장점은 수렴속도가 단지 루프 대역에 따른다는 것이다.
도 3a 및 도 3b에서, 적응 제거의 비 코히어런트 방법은 블럭(W1 및 W2)에 의해 도시되어 있다. 이 방법은 제어된 I, Q 세팅을 가진 벡터 변조기에서와 달리 어느 한 위치에서 섭동을 적용할 필요가 있는 상태에서 특히 이용가능하다. 따라서, 도 3a에서, 단지 섭동(VDa(t))은 발생기(GA)에 의해 발생된 루프외의 증폭기 (34)의 게인에 대한 것이다.
B에서 검출된 진폭 변조 신호는 상관기(35)에서 섭동 신호(VDI(t))와 상호관계되어 루프 필터(36)에 의해 필터링되어서 그 값을 스퀘어링하거나 또는 그 절대값을 결정하는 등의 수학적 작동을 수행하는 비 선형 수단(38)에 이송된다. 따라서, 수단(38)의 출력(VSQ)은 출력(20)에서 포락선에 있는 잔류 섭동 신호를 나타내는 양이다. 벡터 변조기(16)가 I 및 Q 세팅에서 확실하게 조절될 때, 이 양은 무효로 될 것이고 따라서 입력(IN)(11)으로 인하여 20에서 전체 신호 출력이 될 것이다. 20에서의 잔류 출력만이 입력(IN2)에서의 신호에 의한 것이다. 입력(IN2)에서 어떠한 신호도 없다면, 20에서의 출력 신호는 루프 성분에서 발생하는 부가적인 왜곡을 제외하고는 무효화시 제로로 될 것이다. VCI및 VCQ의 완전한 조절을 얻기위해, LMS 알고리즘(44)은 VSQ에 대하여 작동된다. VSQ의 최소에서 등가화점에 대한 수렴은 보장되며, 그 이유는 VCI및 VCQ가 변화하는 어떠한 방향으로도 VSQ가 단지 증가하기 때문이다.
변경적으로, LMS 알고리즘 대신에, 한 쌍의 직교의 섭동은 루프내의 벡터 변조기에 적용될 수 있고, 상호관계가 수렴이 성취될 때 까지 VSQ과 섭동 사이에서 수행될 수 있다.
도 3b(블록(W2))를 참조하면, 벡터 섭동은 루프외 벡터 변조기(12)에서 수행된다. 상기 결과를 성취하기위해, B에서 진폭 변조 신호는 각각의 상관기(60, 58)에서 직교성 섭동(VDI(t) 및 VDQ(t)) 양자와 상호관계되고 그리고 가산기(56)에서 LF 필터링되어(48, 50) 스퀘어링된 버전(52, 54)의 합계는 LMS 알고리즘(44)에 의해 VSQ로서 이용된다.
도 4a 및 도 4b에서, 도 1a 및 도 1b 각각에서 도입된 양 구조에 대한 FFLA'S의 적응 작동을 성취하는 코히어런트 및 비 코히어런트 적응 제거 방법에 대한 적용이 도시되어 있다.
도 4a에서 부가적인 루프외의 진폭 섭동이 메인 증폭기(10)의 전압 제어에 의해 수행되는 상태에서 무효 루프는 코히어런트적으로 적응되는 반면에 에러 루프는 비 코히어런트적으로 적응된다. 도 4b에서 루프외의 벡터 섭동이 벡터변조기(12)에 의해 수행되는 상태에서 무효 루프는 코히어런트적으로 적응되고 에러 루프는 비 코히어런트적으로 적응된다. 블록(V 및 W2)(도 2, 도3b 참조)이 섭동 발생기(GI및 GQ)를 분배하는 것에 주의된다. 이것은 도 1b의 FFLA의 부가적인 장점이다.
양 구조에 있어서, 점(18)에서, 입력 신호의 복제는 공칭적으로 제거되고 증폭기 왜곡과 진폭 변조 사이드 대역이 존재한다. 물론, 출력 포트(20)에서 왜곡과 진폭 변조 사이드 대역은 공칭적으로 제거된다. 벡터 변조 사이드 대역은 도 4a의 출력포트(20)에서와 같이 나타난다. 이들 사이드 대역은 진폭 변조로 인하여 입력 신호 스펙트럼에 구속된다. 코히어런트 루프의 대역이 좁더라도, 진폭의 변조는 낮게 유지되어 사이드로브가 무시할 정도이다.
하지만, 도 4b에서, 섭동은 변조로 인한 사이드로브가 증폭기 왜곡과 함께 에러 루프에 의해 단지 무효화 되도록 무효 루프의 상부 브렌치에서 도입된다. 이것은 도 1b의 구조의 부가적인 장점이다. 하지만, 그 단점은 특정 구조에 의해 나타내어지는 보다 많은 진폭이 필요하다는 것이다.
본 발명이 특정 실시예에 관하여 설명되었지만, 많은 수정이 당해 분야 종사자에 의해 제안될 수 있기 때문에, 그 설명이 제한을 의도한 것이 아니며, 첨부된 청구범위의 범주내에서 수정이 가능하다.
바람직한 방법에 있어서, 등화는 정방향 이송 구조의 평형 브랜치의 벡터 변조의 I 및 Q 성분을 제어하는 전압 및/또는 증폭기에 공급된 전압에 대해 기저 대역 주파수에서 제어된 섭동 전압 패턴을 첨가함으로써 얻어진다. 이들 섭동은 조합된 광대역 증폭 신호에 대한 진폭 변조로서 나타나고, 그리고 다이오드 파워 센서와 같은 포락선 검출기에 의해 쉽게 검출되고 그 후 벡터 변조기의 파라미터의 적응 세팅을 위한 상응 알고리즘을 공급하는 제어 전압을 산출시키는 소스와 상호관계된다.
본 발명의 방법의 특정 장점은 부가적인 RF 기준 또는 파일롯 신호에 대한 필요없이 그리고 종래기술에서 제안된 바와 같은 RF 상관기없이 적응 조절이 성취된다는 것이며, 오히려 이 방법은 상응하게 선택된 전압 패턴에 의해 벡터 변조기와 같은 증폭기의 억압 작동 점 및/또는 다른 성분의 섭동 그리고 2개의 테스트점에서의 신호의 포락선 검출 샘플에만 근거로 된 것이다. 본 방법의 주 장점은 기저 대역에서 상호관계가 수행되어 적응의 기능과 더불어 디지탈 ASIC 칩 또는 DSP 칩과 같은 단순 디지탈 회로에서 수행가능하다는 것이다.

Claims (20)

  1. 2개의 평행한 신호 경로로 나누는 입력 신호 경로를, 적어도 하나의 신호 경로가 양 신호 경로에서 전파하는 입력 신호의 진폭 및 위상을 조절하는 제어 신호에 반응하는 벡터 변조 수단을 가지고 있는 상태에서, 가지고 있는 정방향 이송 선형화 증폭기의 적응 조절 방법에 있어서,
    상기 입력 신호 경로 및 상기 2개의 평행한 신호 경로중에서 적어도 하나의 상기 신호 경로에 대한 부가를 위해 기저 대역 섭동 패턴을 발생시키는 단계,
    루프 출력 신호를 발생시키기 위해 상기 평행한 신호 경로의 출력들을 하나에서 다른 하나를 공제하는 단계,
    상기 루프 출력 신호내의 상기 섭동 패턴으로 인한 진폭 변화를 검출하는 단계, 그리고
    상기 검출된 진폭 변화에 따라 벡터 변조 제어 신호를 경유하여 상기 벡터 변조 수단을 조절하여 상기 평행한 신호 경로들 사이의 등화를 성취하여서 상기 루프 출력 신호내의 상기 입력 신호를 제거하는 단계를 포함하는 것을 특징으로 하는 방법.
  2. 제 1 항에 있어서, 벡터 변조 제어 신호는 전압에 근거로 된 것을 특징으로 하는 방법.
  3. 제 1 항에 있어서, 벡터 변조 제어 신호은 전류에 근거로 된 것을 특징으로 하는 방법.
  4. 제 1 항에 있어서, 적어도 하나의 상기 평행한 신호 경로에 부가적인 신호를 투입하는 단계를 더 포함하는 것을 특징으로 하는 방법.
  5. 제 1 항에 있어서, 적어도 하나의 상기 평행한 신호 경로가 왜곡을 발생시키는 것을 특징으로 하는 방법.
  6. 제 1 항에 있어서, 상기 섭동 패턴은 상기 섭동 패턴을 상기 제어 신호에 부가하여 기저 대역 전압 패턴을 발생시켜 상기 벡터 변조 수단의 진폭과 위상을 조절함으로써 도입되는 것을 특징으로 하는 방법.
  7. 제 1 항에 있어서, 상기 섭동 패턴은 상기 입력 신호에 도입되는 것을 특징으로 하는 방법.
  8. 제 1 항에 있어서, 섭동 패턴은 전압 제어식 증폭기를 경유하여 상기 입력 신호에 도입되는 것을 특징으로 하는 방법.
  9. 제 1 항에 있어서, 상기 섭동 패턴은 벡터 변조 수단을 경유하여 상기 입력신호 경로에 도입되는 것을 특징으로 하는 방법.
  10. 제 6 항에 있어서, 상기 벡터 변조 수단의 진폭 및 위상은 상기 평행한 신호 경로들중 상기 하나에서 전파하는 신호의 동상 및 직교 성분의 독립적인 제어에 의해 조절되는 것을 특징으로 하는 방법.
  11. 제 1 항에 있어서, 상기 조절 단계는
    상기 기저 대역 전압 패턴을 일정 시간에 걸쳐 상기 검출된 진폭 변화와 상호관계시켜 제어 전압을 발생시키는 단계, 그리고
    상기 진폭 및 위상을 조절하기 위해 상기 벡터 변조 수단에 상기 제어 전압을 적용시키는 단계를 포함하는 것을 특징으로 하는 방법.
  12. 제 1 항에 있어서, 상기 조절 단계는 상기 평행한 신호 경로들중 상기 하나에서 전파하는 신호의 동상 및 직교 성분 양자에 대하여 동시적으로 수행되는 것을 특징으로 하는 방법.
  13. 제 6 항에 있어서, 상기 검출된 진폭 변화는 상기 기저 전압 패턴의 적응 제어를,
    한 쌍의 루프 필터에서 얻어진 벡터 변조 제어 신호에 부가된 2개의 직교 섭동 패턴을 발생시키는 단계, 그리고
    상기 검출된 진폭 변화 및 상기 직교 섭동 패턴을 상호관계시켜 상호관계된 출력을 상기 루프 필터에 이송시켜서 벡터 변조 제어 신호를 발생시키는 단계를 포함하는 방법에 의해, 제공하는 데 사용되는 것을 특징으로 하는 방법.
  14. 제 8 항에 있어서, 상기 검출된 진폭 변화는 벡터 변조 제어 신호의 적응 제어를,
    상기 전압 제어식 증폭기에 공급된 전압에 부가된 섭동 패턴을 발생시키는 단계,
    상기 검출된 진폭 변화 및 상기 섭동 패턴을 상호관계시켜 상호관계된 출력의 스무스한 버전에 대한 정류 작동을 수행하여 에러 양 결과를 발생시키는 단계, 그리고
    벡터 변조 제어 신호를 조절함으로써 상기 에러 양 결과를 최소화하는 데 최소 서치 알고리즘을 사용하는 단계를 포함하는 방법에 의해, 제공하는 데 사용되는 것을 특징으로 하는 방법.
  15. 제 8 항에 있어서, 상기 검출된 진폭 변화는 벡터 변조 제어 신호의 적응 제어를,
    상기 전압 제어식 증폭기에 공급된 전압에 부가된 섭동 패턴을 발생시키는 단계,
    상기 검출된 진폭 변화 및 상기 섭동 패턴을 상호관계시켜 상호관계된 출력의 스무스한 버전에 대한 정류 작동을 수행하여 에러 양 결과를 발생시키는 단계,
    한 쌍의 루프 필터에서 얻어진 벡터 변조 제어 신호에 부가된 한 쌍의 직교 섭동 패턴을 발생시키는 단계, 그리고
    상기 에러 양 결과를 상기 한 쌍의 직교 섭동과 상호관계시켜 상호관계된 출력을 상기 루프 필터에 이송하여 벡터 변조 제어 신호를 발생시키는 단계를 포함하는 방법에 의해, 제공하는 데 사용되는 것을 특징으로 하는 방법.
  16. 제 9 항에 있어서, 상기 검출된 진폭 변화는 상기 평행한 신호 경로와 관련된 벡터 변조 제어 신호의 적응 제어를,
    상기 입력 신호 경로에서 벡터 변조 수단의 제어 신호에 부가된 한 쌍의 직교 섭동 패턴을 발생시키는 단계,
    상기 검출된 진폭 변화 및 상기 한 쌍의 직교 섭동 패턴을 상호관계시켜 한 쌍의 상호관계된 출력을 얻어 상기 한 쌍의 상호관계된 출력을 한 쌍의 루프 필터 각각에 이송시켜 한 쌍의 루프 필터 출력을 발생시키는 단계,
    상기 한 쌍의 루프 필터 출력에 대해 한 쌍의 정류 작동을 수행하여 한 쌍의 에러 양을 발생시키는 단계,
    상기 한 쌍의 에러 양을 합계하여 합계된 에러 결과를 발생시키는 단계, 그리고
    상기 평행한 신호 경로와 관련된 벡터 변조 제어 신호를 조절함으로써 상기 합계된 에러 결과를 최소화하는 데 최소 서치 알고리즘을 사용하는 단계를 포함하는 방법에 의해, 제공하는 데 사용되고,
    쌍으로된 양에 대해 수행되는 모든 작동이 상기 쌍의 상태에 있는 상기 제 1 및 제 2 양과 별개인 것을 특징으로 하는 방법.
  17. 제 9 항에 있어서, 상기 검출된 진폭 변화는 상기 평행한 신호 경로와 관련된 벡터 변조 제어 신호의 적응 제어를,
    상기 입력 신호 경로에서 벡터 변조 수단의 제어 신호에 부가된 한 쌍의 직교 섭동 패턴을 발생시키는 단계,
    상기 검출된 진폭 변화 및 상기 한 쌍의 직교 섭동 패턴을 상호관계시켜 한 쌍의 상호관계된 출력을 얻어 상기 한 쌍의 상호관계된 출력을 한 쌍의 루프 필터 각각에 이송시켜 한 쌍의 루프 필터 출력을 발생시키는 단계,
    상기 한 쌍의 루프 필터 출력에 대해 한 쌍의 정류 작동을 수행하여 한 쌍의 에러 양을 발생시키는 단계,
    상기 한 쌍의 에러 양을 합계하여 합계된 에러 결과를 발생시키는 단계,
    제 2의 한 쌍의 루프 필터에서 얻어진 상기 평행한 신호 경로들중 하나의 벡터 변조 제어 신호에 부가되는 제 2의 한 쌍의 직교 섭동 패턴을 발생시키는 단계, 그리고
    상기 합계된 에러 결과를 상기 제 2의 한 쌍의 직교 섭동과 상호관계시켜 상호관계된 출력을 상기 제 2의 한 쌍의 루프 필터에 이송하여서 상기 평행한 신호 경로들중 하나의 벡터 변조 제어 신호를 발생시키는 단계를 포함하는 방법에 의해,제공하는 데 사용되는 것을 특징으로 하는 방법.
  18. 2개의 평행한 신호 경로로 나누는 입력 신호 경로를, 적어도 하나의 신호 경로가 양 신호 경로에서 전파하는 입력 신호의 진폭 및 위상을 조절하는 제어 신호에 반응하는 벡터 변조 수단을 가지고 있는 상태에서, 가지고 있는 정방향 이송 선형화 증폭기의 적응 조절 장치에 있어서,
    상기 입력 신호 경로 및 상기 2개의 평행한 신호 경로중에서 적어도 하나의 상기 신호 경로에 대한 부가를 위해 기저 대역 섭동 패턴을 발생시키는 수단,
    루프 출력 신호를 발생시키기 위해 상기 평행한 신호 경로의 출력들을 하나에서 다른 하나를 공제하는 수단,
    상기 루프 출력 신호내의 상기 섭동 패턴으로 인한 진폭 변화를 검출하는 수단, 그리고
    상기 검출된 진폭 변화에 따라 벡터 변조 제어 신호를 경유하여 상기 벡터 변조 수단을 조절하여 상기 평행한 신호 경로들 사이의 등화를 성취하여서 상기 루프 출력 신호내의 상기 입력 신호를 제거하는 수단을 포함하는 것을 특징으로 하는 장치.
  19. 디지탈 ASIC 칩에서 수행되는 제 18 항의 장치.
  20. DSP 칩에서 수행되는 제 18 항의 장치.
KR1020000006142A 2000-02-10 2000-02-10 정방향 이송 선형화 증폭기의 적응 조절을 위한 방법 및장치 KR20010081164A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000006142A KR20010081164A (ko) 2000-02-10 2000-02-10 정방향 이송 선형화 증폭기의 적응 조절을 위한 방법 및장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000006142A KR20010081164A (ko) 2000-02-10 2000-02-10 정방향 이송 선형화 증폭기의 적응 조절을 위한 방법 및장치

Publications (1)

Publication Number Publication Date
KR20010081164A true KR20010081164A (ko) 2001-08-29

Family

ID=37530139

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000006142A KR20010081164A (ko) 2000-02-10 2000-02-10 정방향 이송 선형화 증폭기의 적응 조절을 위한 방법 및장치

Country Status (1)

Country Link
KR (1) KR20010081164A (ko)

Similar Documents

Publication Publication Date Title
US6091297A (en) Methods and apparatus for adaptive adjustments of feed-forward linearized amplifiers
EP0632939B1 (en) Linear amplifier control
CA2208842C (en) Booster system
US5491454A (en) Method and apparatus for reducing distortion in an output signal of an amplifier
US5548838A (en) Interference cancellation system employing a polar vector modulator
KR100438445B1 (ko) 비선형 왜곡 보상 방법 및 비선형 왜곡 보상 회로
CA2279444C (en) Double side band pilot technique for a control system that reduces distortion produced by electrical circuits
US6838934B2 (en) Feedforward amplifier with dual loop
KR100446500B1 (ko) 비선형 왜곡 보상 방법 및 비선형 왜곡 보상 회로
US6087898A (en) Closed loop feed forward system featuring carrier reutilization for synchronous detection
KR20010081164A (ko) 정방향 이송 선형화 증폭기의 적응 조절을 위한 방법 및장치
US7035312B2 (en) Pilot signal cycling technique for a control system that reduces distortion produced by electrical circuits
CA2254229C (en) Improved pilot detection for a control system that reduces distortion produced by electrical circuits
JP3080188B2 (ja) フィードフォワード干渉回路
JP3239926B2 (ja) 歪補償回路
JPH0399507A (ja) 定包絡線信号合成式増幅装置
US20030179043A1 (en) Method and apparatus for providing carrier cancellation in a feed forward amplifier circuit
US20050264353A1 (en) Adaptive feed-forward amplifiers and the like
JP2951703B2 (ja) 干渉補償装置
JP2002300223A (ja) 非線形歪み補償方法及び非線形歪み補償回路
JPS6412423B2 (ko)
KR20040046497A (ko) 이동통신 기지국의 오프셋 제거장치
MXPA98010437A (en) Improved pilot detection for a control system that reduces distortion produced by electri circuits
JP2002299963A (ja) 非線形歪み補償方法及び非線形歪み補償回路

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination