KR20010072118A - Video conferencing interface - Google Patents

Video conferencing interface Download PDF

Info

Publication number
KR20010072118A
KR20010072118A KR1020017001288A KR20017001288A KR20010072118A KR 20010072118 A KR20010072118 A KR 20010072118A KR 1020017001288 A KR1020017001288 A KR 1020017001288A KR 20017001288 A KR20017001288 A KR 20017001288A KR 20010072118 A KR20010072118 A KR 20010072118A
Authority
KR
South Korea
Prior art keywords
video
circuit
data
input
memory
Prior art date
Application number
KR1020017001288A
Other languages
Korean (ko)
Inventor
주웰더글라스엘.
이스라엘센폴디.
퍼케스데이빗
Original Assignee
추후제출
소렌스 비전 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 추후제출, 소렌스 비전 인코포레이티드 filed Critical 추후제출
Publication of KR20010072118A publication Critical patent/KR20010072118A/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/14Systems for two-way working
    • H04N7/15Conference systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/14Systems for two-way working
    • H04N7/141Systems for two-way working between two video terminals, e.g. videophone
    • H04N7/148Interfacing a video terminal to a particular transmission medium, e.g. ISDN

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Facsimiles In General (AREA)

Abstract

본 발명에 따른 비디오 회의 회로(12)는 다수의 비디오 입력 장치들 중의 하나로부터 입력(26)을 수신하도록 구성된다. 이어서, 비디오 신호는 모뎀(18) 등의 인터페이스 회로에 의해 저장, 압축 및 전송된다. 원격 위치로부터의 비디오 신호들은 모뎀(18)으로부터 수신되고, 압축 해제되고, 저장되고, 이어서 다수의 비디오 출력 장치들 중의 하나 상에 디스플레이하기 위해 전송된다.The video conferencing circuit 12 according to the invention is configured to receive an input 26 from one of a plurality of video input devices. The video signal is then stored, compressed and transmitted by an interface circuit such as modem 18. Video signals from the remote location are received from the modem 18, decompressed, stored, and then transmitted for display on one of the plurality of video output devices.

Description

비디오 회의 인터페이스{Video conferencing interface}Video conferencing interface

비디오 회의 시스템은 전형적으로 NTSC 카메라("NTSC"는 북아메리카 및 일본 아날로그 비디오 표준을 의미함), PAL 카메라("PAL"은 유럽 아날로그 비디오 표준을 의미함), 디지털 카메라, 또는 고속 직렬 인터페이스 카메라(예, 파이어 와이어 또는 유니버설 직렬 버스(USB) 카메라) 등의 하나의 특정 유형의 비디오 입력 장치와 함께 사용되도록 설계되어 있다. 또한, 그러한 시스템들은 전형적으로 NTSC 또는 PAL 비디오 모니터, 텔레비전 수상기, 액정 디스플레이(LCD) 스크린, 또는 컴퓨터 모니터 등의 하나의 특정 출력 장치와 함께 사용되도록 설계되어 있다.Video conferencing systems typically include NTSC cameras ("NTSC" refers to North American and Japanese analog video standards), PAL cameras ("PAL" refers to European analog video standards), digital cameras, or high-speed serial interface cameras (eg Is designed for use with one particular type of video input device, such as a FireWire or Universal Serial Bus (USB) camera. In addition, such systems are typically designed for use with one particular output device, such as an NTSC or PAL video monitor, television receiver, liquid crystal display (LCD) screen, or computer monitor.

요구된다기보다는 그러한 시스템의 사용자들 또는 제조업자들이 그들이 선택한 비디오 입출력 장치들을 혼합하거나 또는 특정 비디오 회의 용도가 지시하는 비디오 회의 시스템을 위한 인터페이스를 갖는 시스템들은 공지되어 있지 않다. 즉,현존하는 시스템들은 선택된 비디오 회의 시스템에 공식적인 비디오 신호에 의해 지시되는 특정 비디오 입력 장치 및 특정 출력 장치를 필요로 하는 것으로 믿어진다.Rather than required, systems that have interfaces for a video conferencing system in which users or manufacturers of such systems mix video input / output devices of their choice or indicate a particular video conferencing application are not known. That is, it is believed that existing systems require a specific video input device and a specific output device indicated by the official video signal to the selected video conferencing system.

본 출원은 1998년 7월 30일자로 출원된 미합중국 임시 특허 출원 제 60/094,646호의 이익을 청구한다.This application claims the benefit of US Provisional Patent Application No. 60 / 094,646, filed July 30, 1998.

발명은 비디오 회의 시스템에 관한 것이며, 보다 상세하게는 다수의 비디오 입력 장치들 중의 1개 이상 및 다수의 출력 장치들 중의 1개 이상과 인터페이스하는 시스템에 관한 것이다.The present invention relates to a video conferencing system, and more particularly to a system for interfacing with at least one of a plurality of video input devices and at least one of a plurality of output devices.

도 1은 비디오 신호 처리에 사용하기 적절한 선행 기술의 기본 ASIC의 블록 설명도.1 is a block explanatory diagram of a basic ASIC of the prior art suitable for use in video signal processing.

도 2는 본 발명의 한 가지 형태의 비디오 시스템에 사용하기 적절한 ASIC의 블록도.2 is a block diagram of an ASIC suitable for use with one type of video system of the present invention.

도 3은 본 발명의 다른 형태의 비디오 시스템에 사용하기 적절한 ASIC의 블록도.3 is a block diagram of an ASIC suitable for use with another type of video system of the present invention.

도 4는 본 발명의 비디오 시스템과 사용하기 위한 고속 직렬 인터페이스 회로의 블록도.4 is a block diagram of a high speed serial interface circuit for use with the video system of the present invention.

도 5는 본 발명의 비디오 시스템과 함께 사용된 ASIC의 비디오 입력 블록의 블록도.5 is a block diagram of a video input block of an ASIC used with the video system of the present invention.

도 6은 본 발명의 비디오 시스템과 함께 사용된 ASIC의 버스 제어 블록의 블록도.6 is a block diagram of a bus control block of an ASIC used with the video system of the present invention.

도 7은 본 발명의 비디오 시스템과 함께 사용된 ASIC의 비디오 출력 블록의 블록도.7 is a block diagram of a video output block of an ASIC used with the video system of the present invention.

본 발명의 비디오 회의 인터페이스는 낮은 단가로 우수한 비디오 및 오디오 품질, 고도의 압축 및 큰 융통성을 갖는 표준형 비디오 회의 시스템의 부품이다. 이 인터페이스는 표준 처리기를 사용하는 융통성을 위해 개발된 처리 및 제어 회로 뿐만 아니라 하드웨어에서 구현되는 연산 및 데이터 경로 디자인의 독특한 블렌드를 혼입한 응용 주문형 집적 회로(ASIC)를 포함한다.The video conferencing interface of the present invention is part of a standard video conferencing system with excellent video and audio quality, high compression and great flexibility at low cost. This interface includes application specific integrated circuits (ASICs) that incorporate a unique blend of computational and data path designs implemented in hardware as well as processing and control circuits developed for flexibility using standard processors.

개시된 시스템에 이용될 수 있는 연산 및 제어의 "혼성(hybrid)" 방법은 연산 및 제어가 전용 하드웨어에서만 구현되는 "단일 해결책(single solution)"의 대응 방법들에 비해 장점을 제공한다. 전용 하드웨어만의 사용은 비트율 제어에 있어서 상대적인 불요성(inflexibility)을 유도할 뿐이다. 개시된 시스템에서 연산 및 제어의 "혼성" 방법은 소프트웨어-프로그램된 처리기만을 사용하는 대응 방법들에 비해 장점을 제공하고, 그에 따라 하드웨어 구현의 속도 장점을 포기한다.The "hybrid" method of computation and control that can be used in the disclosed system provides an advantage over the counterparts of "single solution" where computation and control are implemented only in dedicated hardware. The use of dedicated hardware only leads to relative inflexibility in bit rate control. The "hybrid" method of computation and control in the disclosed system offers advantages over corresponding methods using only software-programmed processors, thus giving up the speed advantage of hardware implementation.

개시된 시스템은 처리기 단독 환경(즉, 소프트웨어)에서 수행될 수 있는 것보다 훨씬 더 빠른 속도로 고속 데이터 처리를 제공하기 위한 데이터 경로 및 연산을 구현 및 제공하기 위해 하드웨어를 사용한다. 표준 소프트웨어 기반 처리기는 제어의 융통성을 허용함으로써 시스템이 여러 가지 상이한 구성에 적응할 수 있도록 제조될 수 있다. 그러나, 그 결과는 소프트웨어 구성 때문에 보다 둔화된 속도를 가져온다. 하드웨어를 사용하여 보다 고속을 얻기 위해, 실시를 위해 상당한 비용 및 복잡성을 유도하는 필요한 각각의 변화에 대해 별개의 하드웨어 구성이 필요하곤 하다.The disclosed system uses hardware to implement and provide data paths and operations to provide high speed data processing at much faster rates than can be performed in a processor-only environment (ie, software). Standard software-based processors can be manufactured to allow the system to adapt to a variety of different configurations by allowing for flexibility of control. However, the result is a slower speed due to the software configuration. In order to achieve higher speeds using hardware, a separate hardware configuration is often required for each necessary change, which incurs significant cost and complexity for implementation.

예를 들면, 한편으로는 처리되는 이미지의 품질과 다른 한편으로는 이미지가 처리되는 속도 사이에 적절한 밸런스가 이루어질 수 있도록 시스템 인터페이스가 이미지를 처리하는 비트율을 제어하는 것이 종종 바람직하다. 예를 들면, 처리된 이미지에서 고속 동작이 발생할 때, 고속 동작이 신속히 처리되고 소통되도록 증가된 비트율에서 운영되는 것이 전형적으로 바람직하다. 그러나, 고속 처리는 화질에 부정적인 영향을 미친다. 처리될 이미지가 이미지에서 이미지로(예, 프레임에서 프레임으로) 비교적 정적일 때, 전형적으로 감소된 비트율로, 그러나 증가된 화질로 운영되는 것이 바람직하다. 하드웨어 단독 구현에서, 그러한 융통성은 보다 많은 비용으로 배선되어야 하거나 또는 단순히 이용될 수 없다. 소프트웨어 단독 구현에서, 융통성은 그러나 감소된 처리 속도의 대가로 유지된다. 본 발명은 고정된 하드웨어 및 고정된 소프트웨어 해결책의 이익을 보장하기 위해, 지금까지 공지되지 않은 "혼성" 접근법을 사용한다.For example, it is often desirable to control the bit rate at which the system interface processes the image so that a suitable balance can be made between the quality of the image being processed on the one hand and the speed at which the image is processed on the other hand. For example, when high speed operation occurs in a processed image, it is typically desirable to operate at an increased bit rate such that the high speed operation is processed and communicated quickly. However, high speed processing has a negative effect on image quality. When the image to be processed is relatively static from image to image (e.g., frame to frame), it is typically desirable to operate at reduced bit rates, but at increased image quality. In hardware-only implementations, such flexibility must be wired at higher costs or simply cannot be used. In software-only implementations, flexibility is however maintained at the expense of reduced processing speed. The present invention uses a "hybrid" approach not known so far to ensure the benefit of fixed hardware and fixed software solutions.

본 발명의 개시된 실시예에서, ASIC은 이러한 혼성 접근법을 구현하는 열쇠이다. ASIC는 처리기 기반 처리 및 제어에 고유한 융통성을 제공하면서 연산 및 데이터 이동을 위해 하드와이어드 실행을 제공한다.In the disclosed embodiment of the present invention, the ASIC is the key to implementing this hybrid approach. ASICs provide hardwired execution for computation and data movement while providing inherent flexibility for processor-based processing and control.

ASIC 외에, 이 시스템은 비디오 정보를 그것이 압축 및(또는) 디스플레이됨에 따라 저장하기 위한 메모리를 혼입한다. 이 시스템은 또한 처리기, 오디오 입력및 출력을 위한 명령 및 데이터 기억을 위한 메모리 및 전기 소거식 프로그램 가능한 판독 전용 메모리(EEPROM), 및 전화/네트워크 인터페이스를 위한 변조기/복조기(MODEM)를 포함한다. (EEPROM 및 MODEM은 실질적으로 고성 요건에 따라 임의적이다.)In addition to the ASIC, the system incorporates memory for storing video information as it is compressed and / or displayed. The system also includes a processor, memory for command and data storage for audio inputs and outputs and an electrically erasable programmable read only memory (EEPROM), and a modulator / demodulator (MODEM) for a telephone / network interface. (EEPROM and MODEM are virtually arbitrary based on high performance requirements.)

ASIC은 또한 최소 변형 또는 단가 영향력으로 여러 가지 상이한 시스템 구성을 허용하는 이들의 기능에 있어서 융통성있는 여러 가지 인터페이스를 포함한다. 이들 인터페이스는 비디오 입력, 비디오 출력 및 고속 직렬 인터페이스를 포함한다.ASICs also include a variety of interfaces that are flexible in their ability to allow a variety of different system configurations with minimal variation or cost impact. These interfaces include video inputs, video outputs, and high speed serial interfaces.

발명의 최상의 실시 모드Best Mode of Invention

도 1에 나타낸 바와 같이, 종래의 ASIC(10)은 회로판(12) 상에 포함될 수 있다. 회로판(12)은 비디오 신호들을 보유하는 기능을 하는 메모리 모듈(15)을 형성하는 메모리 제어 회로(30)에 접속된 메모리(14)를 포함한다. 메모리(14)는 다이내믹 랜덤 액세스 메모리(DRAM), 스태틱 랜덤 액세스 메모리(SCRAM) 또는 당업계의 숙련자들에게 공지된 기타 적절한 메모리 장치 구조로서 구현될 수 있다.As shown in FIG. 1, a conventional ASIC 10 may be included on a circuit board 12. The circuit board 12 includes a memory 14 connected to a memory control circuit 30 forming a memory module 15 that functions to hold video signals. Memory 14 may be implemented as dynamic random access memory (DRAM), static random access memory (SCRAM), or other suitable memory device structure known to those skilled in the art.

회로판(12)은 임의의 EEPROM 모듈(16)을 가질 수도 있다. 원격 비디오 인터페이스 회로(19)로서 함께 기능하는 오디오 입출력(I/O) 모듈(20)(예를 들면 마이크로폰 또는 스피커에 접속됨), 및 MODEM 및(또는) 네트워크 인터페이스(예, LAN 또는 근거리 통신망 인터페이스)와 함께 별개의 처리기 메모리 모듈(예, SCRAM, DRAM, 등)은 회로판(12) 상에 포함될 수도 있다.Circuit board 12 may have any EEPROM module 16. An audio input / output (I / O) module 20 (e.g., connected to a microphone or speaker) that functions together as a remote video interface circuit 19, and a MODEM and / or network interface (e.g., a LAN or local area network interface) A separate processor memory module (eg, SCRAM, DRAM, etc.) may be included on the circuit board 12.

하나의 작동 구성에서, 비디오-인 회로(24)는 단일의 또는 선택된 비디오 신호 소스로부터 디지털 비디오 신호들(26)을 수신한다. "I-L263"은 국제 통신 협회(ITU)가 확립한 비디오 압축/압축 해제 표준이다. H.263 인코드 회로(34)는 비디오 메모리 모듈(15)로부터 그것으로 전송된 저장된 디지털 비디오 데이터를 향하여 메모리 제어 회로(30)를 지향시킨다. 메모리 제어 회로(30)는 그것이 메모리 버스(32) 상으로 그를 따라 수신하는 저장된 비디오 데이터를 전송한다. H.263 인코드 회로(34)가 저장된 디지털 비디오 데이터를 인코딩(즉, 압축)함에 따라, 그것은 디지털 비디오 데이터가 디코딩될 수 있고 순차로 사용자가 볼 수 있도록 디스플레이될 수 있는 위치에서 원격 스테이션(도시하지 않음)으로 전송하기 위해 현재 인코딩된 디지털 비디오 데이터를 MODEM 또는 네트워크 모듈(22)로 통과시킨다. 원격 스테이션은 본 명세서에 개시된 진보적인 비디오 회의 인터페이스를 포함할 수 있거나, 또는 종래의 비디오 회의 시스템 인터페이스일 수 있다.In one operational configuration, video-in circuitry 24 receives digital video signals 26 from a single or selected video signal source. "I-L263" is a video compression / decompression standard established by the International Telecommunications Association (ITU). The H.263 encode circuit 34 directs the memory control circuit 30 towards the stored digital video data transmitted from the video memory module 15 to it. The memory control circuit 30 transmits the stored video data that it receives along with it on the memory bus 32. As the H.263 encode circuit 34 encodes (i.e., compresses) the stored digital video data, it is displayed at a remote station (shown at a location where the digital video data can be decoded and subsequently displayed for user viewing. Pass the currently encoded digital video data to the MODEM or network module 22 for transmission. The remote station may include the advanced video conferencing interface disclosed herein or may be a conventional video conferencing system interface.

인코딩된 디지털 비디오 데이터는 MODEM 또는 네트워크(22)를 통해 원격 스테이션 또는 다른 스테이션에 의해 전송되고 또는 그로부터 수신된다. MODEM 또는 네트워크(22)는 데이터를 전송 및 수신한다. MODEM이 사용되는 경우, 신호는 변조 및(또는) 복조되고, 전화선 또는 그의 임의의 등가물 등의 적절한 라인 상으로 전송된다. 대안으로, 이는 비디오 신호 전송을 제공하도록 구성된 네트워크 배선 배치를 통해 전송될 수 있다.The encoded digital video data is transmitted or received by a remote station or other station via MODEM or network 22. MODEM or network 22 transmits and receives data. When MODEM is used, the signal is modulated and / or demodulated and transmitted on the appropriate line, such as a telephone line or any equivalent thereof. Alternatively, it can be transmitted via a network wiring arrangement configured to provide video signal transmission.

MODEM, 네트워크 또는 무엇이든 확장될 수 있는 것을 통해 원거리로부터 수신된 데이터는 처리기 회로(40)를 통해 버스 제어 회로(36)로 전송된다. 버스 제어 회로(36)는 디코딩을 위해 데이터 버스(38) 상의 데이터를 H.263 디코드 회로(42)로 통과시킨다. 디지털 비디오 데이터를 디코딩한 후, H.263 디코드 회로(42)는 DRAM(14)에 저장하기 위해 디코딩된 디지털 비디오 데이터를 메모리 버스(32) 상으로 메모리 제어 회로(30)로 진행된다. 이어서, 비디오 아웃 회로(44)는 메모리 제어 회로(30)가 비디오 아웃 회로(44)로부터 비디오 신호를 수신하도록 접속된 선택된 비디오 디스플레이 장치(도시하지 않음)에 의해 디스플레이하기 위해 디지털 형태로 비디오 아웃 회로(44)에 의해 출력하기 위해 DRAM(14)로부터 저장된 디지털 비디오 데이터를 검색하게 한다.Data received from a distance via MODEM, network, or anything that may be extended is sent to the bus control circuit 36 through the processor circuit 40. Bus control circuit 36 passes data on data bus 38 to H.263 decode circuit 42 for decoding. After decoding the digital video data, the H.263 decode circuit 42 proceeds the decoded digital video data onto the memory bus 32 to the memory control circuit 30 for storage in the DRAM 14. The video out circuit 44 is then video out circuit in digital form for display by a selected video display device (not shown) to which the memory control circuit 30 is connected to receive a video signal from the video out circuit 44. Retrieval of stored digital video data from DRAM 14 for output by 44.

대안으로, 부착된 컴퓨터 시스템으로부터 직렬 디지털 비디오 신호 또는 직렬 제어 신호들은 아래 보다 상세히 기재하는 바와 같이, 고속 직렬 인터페이스 회로(46)를 통해 입력 또는 출력된다.Alternatively, serial digital video signals or serial control signals from an attached computer system are input or output via high speed serial interface circuit 46, as described in more detail below.

지지체 회로(48)는 특정 "하우스키핑(housekeeping)" 및 제어 기능을 수행한다. 지지체 회로(48)는 인터럽트 신호(INT), 및 리셋 신호(RST)를 다루고 프로그램 가능한 I/O 핀(PIO)(도시되지 않음)의 어레이를 프로그래밍하는 잘 공지된 I2C 버스(50)를 통해 EEPROM 모듈(16)과 상호 작용한다.The support circuit 48 performs certain "housekeeping" and control functions. The support circuit 48 has a well known I 2 C bus 50 that handles the interrupt signal INT and the reset signal RST and programs an array of programmable I / O pins (PIO) (not shown). Interact with the EEPROM module 16 through.

EEPROM 모듈(16)은 처리기 회로(40)의 운영을 위한 기계 코드를 저장하기 위해 사용될 수 있다. 개시될 때, 기계 코드는 통상의 오퍼레이션 동안 처리기 회로(40)에 의해 사용하기 위해 비교적 느린 EEPROM 모듈(16)로부터 비교적 신속한 처리기 메모리 장치(18)로 전송될 수 있다.EEPROM module 16 may be used to store machine code for operation of processor circuit 40. When initiated, machine code may be transferred from the relatively slow EEPROM module 16 to the relatively fast processor memory device 18 for use by the processor circuit 40 during normal operation.

도 2에 나타낸 본 발명의 시스템은 비디오 입력 수단(11)에 의해 공급된 다수의 비디오 입력 옵션을 혼입하고, 그의 출력은 입력 비디오 신호(26)로서 공급된다. 입력 수단(11)은 여기서 비디오 신호들의 2개 이상의 소스를 포함하는 것으로 보인다. 예시된 소스는 내부 디지털 카메라(52), 내부 NTSC 또는 PAL 비디오 카메라(56), 외부 NTSC 또는 PAL 비디오 카메라(58)를 포함한다. 입력은 외부 고속 직렬 카메라(60)로부터 이루어질 수 있다. 입력 수단(11)으로부터 분리하여 나타냈지만, 고속 직렬 카메라(60)는 입력 수단(11)에 혼입되거나 또는 데이터 버스(38)에 입력 신호를 공급하도록 개별적으로 배치될 수 있다.The system of the invention shown in FIG. 2 incorporates a number of video input options supplied by the video input means 11, the output of which is supplied as an input video signal 26. The input means 11 here appear to comprise two or more sources of video signals. Exemplary sources include an internal digital camera 52, an internal NTSC or PAL video camera 56, and an external NTSC or PAL video camera 58. Input may be from an external high speed serial camera 60. Although shown separately from the input means 11, the high speed serial camera 60 can be incorporated into the input means 11 or individually arranged to supply an input signal to the data bus 38.

"내부" 카메라(52)는 렌즈 및 인터페이스 제어 회로가 시스템 엔클로저 내부에 설치된 카메라인 한편, "외부" 카메라는 비디오 디코더(54)일 수 있는 커넥터를 통해 인터페이스된다.The "inner" camera 52 is a camera where the lens and interface control circuitry is installed inside the system enclosure, while the "outer" camera is interfaced via a connector, which may be a video decoder 54.

보다 상세하게는, 도 2에 나타낸 바와 같이, 디지털 비디오 신호(26)는 내부 디지털 카메라(52)에 의해 또는 내부 NTSC 또는 PAL 비디오 카메라(56) 또는 외부 NTSC 또는 PAL 비디오 카메라(58)로부터 NTSC 또는 PAL 신호를 디지털 비디오 신호(26)로 변환시키는 비디오 디코더 모듈(54)에 의해 발생될 수 있다. 대안으로, 또는 부가적으로, 파이어와이어 또는 USB 포트 등의 고속 직렬 출력을 갖는 디지털 카메라(60)는 데이터 버스(38)로의 전송 및 추가의 처리를 위해 고속 직렬 인터페이스(46)에 직렬 디지털 비디오 신호를 출력할 수 있다.More specifically, as shown in FIG. 2, the digital video signal 26 is either NTSC or from an internal digital camera 52 or from an internal NTSC or PAL video camera 56 or from an external NTSC or PAL video camera 58. It can be generated by the video decoder module 54 to convert the PAL signal into a digital video signal 26. Alternatively, or in addition, a digital camera 60 having a high speed serial output, such as a FireWire or USB port, may transmit a serial digital video signal to the high speed serial interface 46 for further processing and transmission to the data bus 38. You can output

도 2의 ASIC(10)은 DRAM(14) 및 메모리 제어 회로(30)를 포함하는 메모리 수단(15)을 갖도록 구성된다. 메모리 제어 회로(30)는 디지털 비디오 신호(26)를 메모리 버스(32)로부터 저장하기 위해 DRAM(14)으로 또한 비디오 처리 수단(35)으로 처리하기 전에 압축하기 위해 H.263 모듈(34)로 전송한다. 비디오 처리 수단(35)은 지지체 회로(48) 및 버스 제어 회로(36) 뿐만 아니라 처리기(40)를 포함한다. 이것은 제공되는 경우 처리기 메모리(18) 및 EEPROM(16)을 포함하기도 한다.The ASIC 10 of FIG. 2 is configured to have a memory means 15 comprising a DRAM 14 and a memory control circuit 30. The memory control circuit 30 sends the digital video signal 26 to the H.263 module 34 for compression before processing it into the DRAM 14 for storage from the memory bus 32 and into the video processing means 35. send. The video processing means 35 comprises a processor 40 as well as a support circuit 48 and a bus control circuit 36. This may include processor memory 18 and EEPROM 16, if provided.

비디오 처리 수단(35) 및 보다 상세하게는 처리기 회로(40)는 인코드된 디지털 비디오 데이터를 원격 인터페이스 회로(19)로 지향시킨다. 원격 인터페이스 회로(19)는 원격 소스에 그리고 그로부터 비디오 회의 신호들을 전송 및 수신하기 위한 임의의 적절한 회로이다. 즉, 원격 인터페이스 회로(19)는 비디오 신호들 및 바람직하게는 비디오 회의라 칭해질 수 있는 것에 영향을 미치는 원격 소스로부터 비디오 신호들을 수신하도록 구성된다. 오디오 신호 뿐만 아니라 인출되는 비디오 신호들은 선택된 비디오 디스플레이 또는 출력 장치 상의 비디오 신호로서 나타내기 위해 그리고 ASIC로 처리하기 위해 이상적으로는 유사한 비디오 신호 및 오디오 신호들을 복귀시키는 원격 위치로 전송된다. 원격 인터페이스 수단(19)은 여기서 MODEM(22) 및 오디오 회로(20)를 포함하는 것으로 예시되어 있다.Video processing means 35 and more particularly processor circuit 40 direct the encoded digital video data to remote interface circuit 19. The remote interface circuit 19 is any suitable circuit for transmitting and receiving video conferencing signals to and from a remote source. In other words, the remote interface circuit 19 is configured to receive video signals from a remote source that affects video signals and preferably what can be called video conferencing. The outgoing video signals as well as the audio signals are transmitted to a remote location, ideally for returning similar video and audio signals for presentation as a video signal on a selected video display or output device and for processing with an ASIC. The remote interface means 19 is here illustrated as including a MODEM 22 and an audio circuit 20.

도 2의 ASIC(10)은 도 2에 나타낸 바와 같이 도 1의 모든 나머지 처리 회로를 갖는 한편, 동시에 다수의 비디오 입력 배치가 처리 속도 및 융통성을 조장하기 위해 소프트웨어 및 하드웨어의 조합을 사용하는 비디오 입력 수단(11)으로부터 용인될 수 있다는 점에서 현저하게 차별화된다.The ASIC 10 of FIG. 2 has all the remaining processing circuitry of FIG. 1 as shown in FIG. 2, while simultaneously multiple video input arrangements use a combination of software and hardware to promote processing speed and flexibility. It is remarkably differentiated in that it can be tolerated from the means 11.

도 3에 나타낸 다른 실시예의 본 발명의 시스템은 NTSC/PAL(68), 비디오 변조기(62), LCD(72), RGB(71) 및 고속 직렬 인터페이스(46)를 통해 도전체(73)에 의해 접속된 원격 장치를 포함하여 여러 가지 비디오 출력 옵션들 중의 하나를 통합시킬 수도 있다.The system of the present invention of another embodiment, shown in FIG. 3, is provided by conductors 73 via NTSC / PAL 68, video modulator 62, LCD 72, RGB 71 and high speed serial interface 46. It can also integrate one of several video output options, including a connected remote device.

보다 상세하게는, 도 3에 나타낸 바와 같이, 비디오 아웃 회로(44)의 디지털 비디오 출력은 여기서 비디오 아웃 회로(44)로부터 디지털 비디오 출력을 변조된 아날로그 신호(64)로 전환시키는 비디오 변조기 모듈(62)을 포함하는 것으로 나타난 비디오 출력 수단(43)에 제공될 수 있다. 이어서, 아날로그 신호는 모니터(68)에 TV 채널(예, 채널 "3")로서 출력하기 위해 케이블 멀티플렉서 모듈(66)에 의해 멀티플렉스된다. 대안으로, 비디오 아웃 회로(44)의 디지털 비디오 출력은 비디오 인코더 모듈(70)에 의해 모니터(68) 상의 전용 포트로 입력하기 적절한 NTSC 또는 PAL 아날로그 포맷으로 비디오 인코드 모듈(70)에 의해 변환될 수 있거나, 또는 LCD 스크린(72)을 위한 LCD 포맷 신호로 변환될 수 있다. 또 다른 대안에서, 비디오 인코더 모듈(70)은 비디오 아웃 회로(44)로부터 디지털 비디오 출력을 컴퓨터 모니터(도시하지 않음)에 직접 응용하기 적절한 RGB 신호(71)로 변환시킬 수 있다.More specifically, as shown in FIG. 3, the digital video output of the video out circuit 44 here converts the digital video output from the video out circuit 44 into a modulated analog signal 64. May be provided to the video output means 43 shown to include the < RTI ID = 0.0 > The analog signal is then multiplexed by the cable multiplexer module 66 to output as a TV channel (eg, channel "3") to the monitor 68. Alternatively, the digital video output of video out circuit 44 may be converted by video encode module 70 to an NTSC or PAL analog format suitable for input by video encoder module 70 to a dedicated port on monitor 68. Or can be converted into an LCD format signal for the LCD screen 72. In another alternative, video encoder module 70 may convert digital video output from video out circuit 44 into an RGB signal 71 suitable for direct application to a computer monitor (not shown).

본 발명의 시스템은 도 3에 예시되지 않은 별개의 비디오(47)에 접속된 고속 직렬 인터페이스(46)의 특수한 사용을 통해 구성 또는 변경될 수 있다. 비디오 수단(47)(도 4)은 비디오 입력 및(또는) 비디오 출력을 위해 사용될 수 있다. 또한, 이것은 주변 또는 원격 장치를 고정하는 시스템을 다른 제어기에 접속시키기 위해 사용될 수 있다. 이러한 제어기는 예를 들면 케이블 박스, 셋 톱 박스, 개인용 컴퓨터 또는 임의의 수의 범용 또는 업무용 제어기 장치일 수 있다. 마찬가지로, 이는 시스템이 독립형 원격 회의 장치 또는 비디오폰에 직접적으로 용이하게 통합될 수 있게 한다.The system of the present invention may be configured or modified through the special use of a high speed serial interface 46 connected to a separate video 47 that is not illustrated in FIG. Video means 47 (FIG. 4) can be used for video input and / or video output. It can also be used to connect a system that secures a peripheral or remote device to another controller. Such a controller may be, for example, a cable box, set top box, personal computer or any number of general purpose or business controller devices. Likewise, this allows the system to be easily integrated directly into a standalone teleconferencing device or videophone.

보다 상세하게는, 도 4에 나타낸 바와 같이, 도시된 ASIC(10)은 직렬 디지털 비디오 데이터(71)를 비디오 수단(47)으로 출력하는 고속 직렬 인터페이스 회로(46)(예, 파이어와이어 또는 USB 포트)를 갖는다. 비디오 수단(47)은 모뎀(74)에 의한 제어기를 포함할 수 있고, 그리고 이것은 모니터(68) 등의 별개의 모니터 또는 전화 시스템(76)과 인터페이스된다.More specifically, as shown in FIG. 4, the illustrated ASIC 10 outputs high speed serial interface circuit 46 (e.g., FireWire or USB port) for outputting serial digital video data 71 to video means 47. FIG. Has Video means 47 may comprise a controller by modem 74, which interfaces with a separate monitor or telephone system 76, such as monitor 68.

도 5에 나타낸 바와 같이, 비디오-인 회로(24)는 데이터 버스(38)로부터 직렬 디지털 비디오 데이터 뿐만 아니라 디지털 비디오 신호(26)를 수신하는 입력 구성 회로(78)를 포함한다. 버스 제어 회로(36)에 의해 고정된 제어 레지스터 회로(30)(도 2 참조)는 입력 구성 회로(78)가 신호(26) 또는 데이터 버스(38)로부터 데이터를 4:2:2 YUV 포맷으로 선택 및 출력하게 한다. 픽셀 데시메이션 회로(82)는 출력 신호의 "컬러" 성분을 감소시키고, 그에 다라 4:1:1 YUV 포맷의 신호를 출력함으로써 신호의 데이터 밀도를 감소시킨다. 이어서, 선입 선출(FIFO) 버퍼(84)는 메모리 버스(32)를 통해 그것을 메모리 수단(15)으로 전송하기 전에 출력 신호를 유지한다.As shown in FIG. 5, video-in circuit 24 includes input configuration circuitry 78 that receives digital video signal 26 as well as serial digital video data from data bus 38. The control register circuit 30 (see FIG. 2) fixed by the bus control circuit 36 allows the input configuration circuit 78 to output data from the signal 26 or the data bus 38 in 4: 2: 2 YUV format. Allows selection and output The pixel decimation circuit 82 reduces the "color" component of the output signal and thereby reduces the data density of the signal by outputting a 4: 1: 1 YUV format signal. The first in, first out (FIFO) buffer 84 then holds the output signal before transferring it to the memory means 15 via the memory bus 32.

도 6에 나타낸 바와 같이, 버스 제어 회로(36)는 데이터 버스(38)로부터 데이터를 수신하기 위한 골격 인터페이스 회로(86)(그렇지 않으면 "백본(backbone)"으로서 공지됨) 및 처리기 회로(40)(도 4 참조)와 소통하는 처리기 인터페이스 회로(88)를 포함한다. 인터페이스 회로(86 및 88)를 선택하는 조정 및 제어 회로(90)는 임의의 일 시점에 활성화될 것이고, 호스트 인터페이스 회로(92)는 선택된 인터페이스 제어 회로(94)에 그리고 그로부터 내부적으로 데이터를 소통시키는 한편, 레지스터 정보는 레지스터 인터페이스 제어 회로(96)로 진행된다. 회로(94 및 96) 모두는 파이어와이어 또는 USB 직렬-병렬 회로 등의 제 3 자 모듈 회로(98)와 소통한다.As shown in FIG. 6, the bus control circuit 36 includes a skeletal interface circuit 86 (otherwise known as a "backbone") and a processor circuit 40 for receiving data from the data bus 38. Processor interface circuitry 88 in communication with (see FIG. 4). The adjustment and control circuitry 90 that selects the interface circuits 86 and 88 will be activated at any point in time, and the host interface circuit 92 communicates data internally to and from the selected interface control circuit 94. On the other hand, the register information proceeds to the register interface control circuit 96. Both circuits 94 and 96 are in communication with third party module circuit 98, such as Firewire or USB serial-parallel circuitry.

도 7에 나타낸 바와 같이, 비디오 아웃 회로(44)는 비디오 메모리 모듈(14)(도 1 참조)로부터 적절한 시퀀스로 디지털 비디오 데이터를 제공받도록 메모리 제어 회로(도 1 참조)를 지향시키는 메모리 제어/시퀀서 회로(100)를 포함한다. 이어서, 라인 기억 회로(102)는 데이터의 2개의 비디오 라인이 기억될 때까지 비디오 데이터를 저장하기 위한 버퍼로서 작용한다. 보간기 회로(104)는 4:2:2 YUV 신호를 발생시키기 위해 그것이 수신하는 비디오 데이터의 각각의 2개의 라인 사이에 보간됨으로써 픽셀 데시메이션 회로(82)(도 5 참조)의 작용을 역전시킨다. 이어서, 저장 FIFO 버퍼(106)는 보간된 비디오 데이터를 저장하고, 버스 제어 회로(36)(도 1 참조)에 의해 제어되는 제어 레지스터 회로(108)는 인코더 제어 회로(110)가 저장된 비디오 데이터를 출력하게 하거나, 또는 그렇지 않으면 그 상황이 지시될 수 있다. 동시에, 저장된 비디오 데이터는 고속 직렬 인터페이스 회로(46)(도 1 참조)에 의해 사용하기 위해 데이터 버스(38) 상에서 버스 제어 회로(36)(도 1)로 제공된다.As shown in FIG. 7, the video out circuit 44 directs the memory control circuitry (see FIG. 1) to direct the digital control data from the video memory module 14 (see FIG. 1) in the appropriate sequence. Circuit 100. The line memory circuit 102 then acts as a buffer for storing video data until two video lines of data are stored. The interpolator circuit 104 reverses the operation of the pixel decimation circuit 82 (see FIG. 5) by interpolating between each two lines of video data it receives to generate a 4: 2: 2 YUV signal. . The storage FIFO buffer 106 then stores the interpolated video data, and the control register circuit 108 controlled by the bus control circuit 36 (see FIG. 1) stores the video data in which the encoder control circuit 110 is stored. Output, or the situation may be indicated. At the same time, the stored video data is provided to the bus control circuit 36 (FIG. 1) on the data bus 38 for use by the high speed serial interface circuit 46 (FIG. 1).

도 2 또는 3의 시스템들은 카메라 또는 비디오 회의를 위한 PC 주변 기기; 카메라 또는 비디오 회의를 위한 케이블 박스 주변 기기; 및 감시 시스템을 위한 원격 카메라를 포함하지만, 이들로만 제한되지 않는 여러 가지 상이한 장치로서 용이하고 저렴하게 구성될 수 있다. 또한, 도 2 또는 3의 회로를 포함하는 시스템은 셋 톱 박스 비디오 회의 시스템; 케이블 박스 비디오 회의 시스템; 및 비디오폰을 포함하지만 이들로만 제한되지 않는 다른 장치들을 생성하기 위해 다른 하드웨어에 통합되거나 또는 그와 단단히 결합될 수 있다.2 or 3 may include a PC peripheral for camera or video conferencing; Cable box peripherals for camera or video conferencing; And remote cameras for surveillance systems, which can be easily and inexpensively configured as a variety of different devices including but not limited to these. Also, a system including the circuit of FIG. 2 or 3 may include a set top box video conferencing system; Cable box video conferencing system; And tightly coupled to other hardware to create other devices, including but not limited to videophones.

물론, 도 2-7에 나타낸 시스템들은 전송 또는 수신 스테이션일 수 있거나 또는 아마도 최상의 비디오 회의 시스템일 수 있음을 이해해야 한다.Of course, it should be understood that the systems shown in FIGS. 2-7 may be transmitting or receiving stations or perhaps the best video conferencing system.

본 명세서에 예시되고 개시된 실시예들은 하기 특허 청구의 범위에 정의된 바의 본 발명의 범위를 제한시키고자 의도되는 것은 아니다.The examples illustrated and disclosed herein are not intended to limit the scope of the invention as defined in the following claims.

Claims (24)

다수의 비디오 입력 장치 및 비디오 출력 장치와 함께 사용하기 위한 비디오 회의 회로에 있어서,In a video conferencing circuit for use with multiple video input devices and video output devices, 상기 비디오 회의 회로는,The video conference circuit, 다수의 비디오 신호 발생 장치들 중의 하나로부터 입력 비디오 신호를 제공하기 위한 비디오 입력 수단과;Video input means for providing an input video signal from one of a plurality of video signal generators; 원격 인터페이스 회로와;A remote interface circuit; 비디오 출력 장치와;A video output device; 상기 비디오 입력 수단, 상기 비디오 출력 장치 및 상기 원격 인터페이스 회로에 접속된 응용 주문형 집적 회로(ASIC)를 포함하고,An application specific integrated circuit (ASIC) connected to said video input means, said video output device and said remote interface circuit, 상기 응용 주문형 집적 회로(ASIC)는,The application specific integrated circuit (ASIC), 상기 다수의 비디오 신호 발생 장치들 중의 하나로부터 비디오 입력 신호를 수신하기 위해 상기 비디오 입력 수단에 접속된 비디오-인 회로와,Video-in circuitry connected to said video input means for receiving a video input signal from one of said plurality of video signal generators; 상기 비디오 입력 신호를 수신하기 위해 상기 비디오-인 회로에 접속된 메모리 회로로서, 저장된 데이터로서 상기 비디오 입력 신호를 보유 및 전송하도록 구성되는 상기 메모리 회로와,A memory circuit connected to the video-in circuit for receiving the video input signal, the memory circuit configured to hold and transmit the video input signal as stored data; 상기 저장된 데이터를 수신하고 상기 저장된 데이터를 인코딩 공정을 통해 압축하여 인출되는 압축된 데이터를 형성하도록 상기 메모리 회로에 접속된 데이터 압축 수단과,Data compression means connected to the memory circuit to receive the stored data and compress the stored data through an encoding process to form compressed data; 상기 인출되는 압축된 데이터를 수신하도록 접속되고, 원격 스테이션으로부터 상기 인출되는 압축된 데이터를 전송하고 인입되는 압축된 데이터를 수신하도록 상기 원격 인터페이스 회로에 접속된 비디오 처리 수단으로서, 또한, 내부의 비디오 신호들의 흐름을 제어하도록 상기 비디오-인 회로, 상기 메모리 회로, 상기 비디오 압축 해제 수단, 상기 비디오 수신 수단, 및 상기 비디오 이미지 아웃 수단에 접속된 상기 비디오 처리 수단과,A video processing means connected to receive the compressed compressed data and connected to the remote interface circuit to transmit the extracted compressed data from a remote station and to receive the compressed compressed data, further comprising an internal video signal The video processing means connected to the video-in circuit, the memory circuit, the video decompressing means, the video receiving means, and the video image out means to control the flow of fields; 상기 인입되는 압축된 데이터를 수신하도록 상기 비디오 처리 수단에 접속되고, 상기 인입되는 압축된 데이터를 압축 해제하고 상기 메모리 유닛에 전송하도록 구성되는 비디오 압축 해제 수단으로서, 상기 메모리 회로는 상기 인입되는 압축된 데이터를 인입되는 저장된 데이터로 변환시키도록 구성되는 비디오 압축 해제 수단과,A video decompression means connected to the video processing means to receive the incoming compressed data and configured to decompress the incoming compressed data and send it to the memory unit, wherein the memory circuit is configured to decompress the incoming compressed data; Video decompression means configured to convert the data into incoming stored data; 상기 메모리 회로로부터 인입되는 저장된 데이터를 수신하고, 비디오 이미지 신호로서 상기 인입되는 저장된 데이터를 비디오 디스플레이 장치로 전송하도록 접속된 비디오 이미지 아웃 수단을 갖는, 비디오 회의 회로.And video image out means connected to receive the stored data incoming from the memory circuit and to transmit the incoming stored data as a video image signal to a video display device. 제 1 항에 있어서,The method of claim 1, 상기 원격 인터페이스 회로는 모뎀을 포함하는 비디오 회의 회로.And the remote interface circuitry comprises a modem. 제 1 항에 있어서,The method of claim 1, 상기 메모리 회로는 비디오 입력 신호들을 저장된 데이터로 변환시키고, 상기 인입되는 압축된 데이터를 인입되는 저장된 데이터로 변환시키도록 메모리 구조 및 메모리 제어 회로를 포함하는 비디오 회의 회로.And the memory circuit includes a memory structure and a memory control circuit to convert video input signals into stored data and to convert the incoming compressed data into incoming stored data. 제 3 항에 있어서,The method of claim 3, wherein 상기 메모리 구조는 상기 저장된 데이터 및 상기 인입되는 저장된 데이터를 수신 및 저장하도록 구성된 다이내믹 램(DRAM)인 비디오 회의 회로.And the memory structure is dynamic RAM (DRAM) configured to receive and store the stored data and the incoming stored data. 제 1 항에 있어서,The method of claim 1, 상기 비디오 입력 수단은 선택된 비디오 신호들을 수신하고 상기 선택된 비디오 신호들을 입력 비디오 신호로 변환시키기 위한 비디오 디코더 회로를 포함하는 비디오 회의 회로.The video input means comprises video decoder circuitry for receiving selected video signals and converting the selected video signals into an input video signal. 제 5 항에 있어서,The method of claim 5, 상기 비디오-인 회로는 다수의 비디오 입력 신호들을 수신하도록 접속된 입력 구성 회로와, 그로부터 제어 신호들을 수신하도록 상기 비디오 처리 수단에 접속되고, 입력 제어 신호들을 공급하도록 상기 입력 구성 회로에 접속되어, 상기 입력 구성 회로가 상기 비디오 입력 신호로서 상기 다수의 비디오 입력 신호들 중의 하나를 상기 메모리 회로에 공급하도록 작동하게 하는 제어 레지스터를 포함하는 비디오 회의 회로.The video-in circuit is connected to an input configuration circuit connected to receive a plurality of video input signals, to the video processing means to receive control signals therefrom, and to the input configuration circuit to supply input control signals, And a control register to cause an input configuration circuit to operate to supply one of the plurality of video input signals to the memory circuit as the video input signal. 제 6 항에 있어서,The method of claim 6, 상기 입력 구성 회로의 상기 출력은 상기 출력 신호의 밀도를 감소시키도록 작동하는 데시메이션 회로에 공급되고, 비디오인 출력을 저장 및 전송하도록 버퍼에 접속되는 비디오 회의 회로.The output of the input configuration circuit is supplied to a decimation circuit that operates to reduce the density of the output signal and is connected to a buffer to store and transmit an output that is video. 제 1 항에 있어서,The method of claim 1, 내부에 제어 신호들을 전송하기 위해 상기 비디오-인 회로와, 상기 메모리 회로와, 상기 인코딩 회로와, 상기 디코딩 회로와 상기 비디오 아웃 회로 사이에 상호 접속된 데이터 버스를 추가로 포함하고, 상기 비디오 처리 수단은 상기 제어 신호들을 거기에 공급하기 위해 상기 데이터 버스에 접속된 버스 제어 회로를 포함하는 비디오 회의 회로.And further comprising a data bus interconnected between the video-in circuit, the memory circuit, the encoding circuit, the decoding circuit and the video out circuit for transmitting control signals therein, the video processing means And a bus control circuit connected to the data bus for supplying the control signals thereto. 제 8 항에 있어서,The method of claim 8, 상기 버스 제어 회로는 상기 데이터 버스에 접속된 골격 인터페이스 회로를 포함하고, 상기 골격 인터페이스 회로는 상기 제어 신호들을 발생시키고 상기 데이터 버스로 공급하도록 구성된 비디오 회의 회로.The bus control circuit comprises a skeletal interface circuit connected to the data bus, the skeletal interface circuit configured to generate and supply the control signals to the data bus. 제 9 항에 있어서,The method of claim 9, 상기 비디오 처리 수단은 상기 원격 인터페이스 회로에 접속된 데이터 처리기와, 거기에 데이터를 공급하기 위해 상기 데이터 처리기에 접속된 처리기 인터페이스와, 상기 처리기 인터페이스 및 상기 골격 인터페이스 회로에 접속되고, 골격 인터페이스 회로와 처리기 인터페이스 중 하나를 선택하고 활성화하도록 구성된 조정 및 제어 회로와, 상기 조정 및 제어 회로에 접속된 호스트 인터페이스 회로를 포함하고, 상기 호스트 인터페이스 회로는 처리기 인터페이스 및 골격 인터페이스 회로에 데이터를 공급하고 그로부터 데이터를 수신하도록 구성되고, 상기 조정 및 제어 회로는 또한 비디오 이미지를 얻고 디스플레이하기 위해 외부 장치로 비디오 신호들을 공급하고 그로부터 비디오 신호들을 수신하도록 접속되는 비디오 회의 회로.The video processing means includes a data processor connected to the remote interface circuit, a processor interface connected to the data processor for supplying data thereto, a processor interface and a skeleton interface circuit, and a skeleton interface circuit and a processor. Adjustment and control circuitry configured to select and activate one of the interfaces, and host interface circuitry coupled to the adjustment and control circuitry, wherein the host interface circuitry supplies data to and receives data from the processor interface and the skeleton interface circuitry. And the adjustment and control circuitry is further connected to supply video signals to and receive video signals from an external device for obtaining and displaying a video image. 다수의 비디오 출력 장치 및 비디오 입력 장치와 함께 사용하기 위한 비디오 회의 회로에 있어서,In a video conferencing circuit for use with multiple video output devices and video input devices, 상기 비디오 회의 회로는,The video conference circuit, 다수의 비디오 출력 장치들 중의 하나에 출력 비디오 신호들을 제공하기 위한 비디오 출력 수단과;Video output means for providing output video signals to one of the plurality of video output devices; 원격 인터페이스 회로와;A remote interface circuit; 비디오 입력 장치와;A video input device; 상기 비디오 입력 장치, 상기 비디오 출력 수단 및 상기 원격 인터페이스 회로에 접속된 응용 주문형 집적 회로(ASIC)를 포함하고,An application specific integrated circuit (ASIC) connected to said video input device, said video output means and said remote interface circuit, 상기 응용 주문형 집적 회로는,The application specific integrated circuit, 상기 다수의 비디오 입력 장치들로부터 비디오 입력 신호를 수신하기 위해 상기 비디오 입력 장치에 접속된 비디오-인 회로와,Video-in circuitry connected to the video input device for receiving video input signals from the plurality of video input devices; 상기 비디오 입력 신호를 수신하기 위해 상기 비디오-인 회로에 접속되고, 저장된 데이터로서 상기 비디오 입력 신호를 보유 및 전송하도록 구성된 메모리 회로와,Memory circuitry connected to the video-in circuitry for receiving the video input signal and configured to hold and transmit the video input signal as stored data; 상기 저장된 데이터를 수신하고 상기 저장된 데이터를 인코딩 공정을 통해 압축하여 인출되는 압축된 데이터를 형성하도록 상기 메모리 회로에 접속된 데이터 압축 수단과,Data compression means connected to the memory circuit to receive the stored data and compress the stored data through an encoding process to form compressed data; 상기 인출되는 압축된 데이터를 수신하도록 접속되고, 원격 스테이션으로부터 상기 인출되는 압축된 데이터를 전송하고 인입되는 압축된 데이터를 수신하도록 상기 원격 인터페이스 회로에 접속되고, 또한, 내부의 비디오 신호들의 흐름을 제어하도록 상기 비디오-인 회로, 상기 메모리 회로, 상기 비디오 압축 해제 수단, 상기 비디오 수신 수단, 및 상기 비디오 이미지 아웃 수단에 접속된 비디오 처리 수단과,Is connected to receive the extracted compressed data, is connected to the remote interface circuit to transmit the extracted compressed data from a remote station and to receive the incoming compressed data, and also controls the flow of internal video signals Video processing means connected to said video-in circuit, said memory circuit, said video decompression means, said video receiving means, and said video image out means; 상기 인입되는 압축된 데이터를 수신하도록 상기 비디오 처리 수단에 접속되고, 상기 인입되는 압축된 데이터를 압축 해제하고 상기 메모리 유닛에 전송하도록 구성되는 비디오 압축 해제 수단으로서, 상기 메모리 회로는 상기 인입되는 압축된 데이터를 인입되는 저장된 데이터로 변환시키도록 구성되는 상기 비디오 압축 해제 수단과,A video decompression means connected to the video processing means to receive the incoming compressed data and configured to decompress the incoming compressed data and send it to the memory unit, wherein the memory circuit is configured to decompress the incoming compressed data; Said video decompression means configured to convert data into incoming stored data; 상기 메모리 회로로부터 인입되는 저장된 데이터를 수신하고, 비디오 이미지 신호로서 상기 인입되는 저장된 데이터를 상기 비디오 출력 수단의 상기 다수의 비디오 출력 장치들 중의 하나로 전송하도록 접속된 비디오 이미지 아웃 회로를 갖는, 비디오 회의 회로.A video conferencing circuit connected to receive stored data incoming from the memory circuit and to transmit the incoming stored data as a video image signal to one of the plurality of video output devices of the video output means. . 제 11 항에 있어서,The method of claim 11, 상기 원격 인터페이스 회로는 모뎀을 포함하는 비디오 회의 회로.And the remote interface circuitry comprises a modem. 제 11 항에 있어서,The method of claim 11, 상기 메모리 회로는 비디오 입력 신호들을 저장된 데이터로 변환시키고, 상기 인입되는 압축된 데이터를 인입되는 저장된 데이터로 변환시키기 위해 메모리 구조 및 메모리 제어 회로를 포함하는 비디오 회의 회로.And the memory circuit includes a memory structure and a memory control circuit to convert video input signals to stored data and to convert the incoming compressed data to incoming stored data. 제 13 항에 있어서,The method of claim 13, 상기 메모리 구조는 상기 저장된 데이터 및 상기 인입되는 저장된 데이터를 수신 및 저장하도록 구성된 다이내믹 램(DRAM)인 비디오 회의 회로.And the memory structure is dynamic RAM (DRAM) configured to receive and store the stored data and the incoming stored data. 제 11 항에 있어서,The method of claim 11, 상기 비디오-인 회로는 상기 비디오 입력 신호를 수신하도록 접속된 입력 구성 회로와, 그로부터 제어 신호들을 수신하기 위해 상기 비디오 처리 수단에 접속되고, 입력 제어 신호들을 공급하기 위해 상기 입력 구성 회로에 접속되어, 상기 입력 구성 회로가 상기 비디오 입력 신호를 상기 메모리 회로에 공급하도록 작동하게 하는 제어 레지스터를 포함하는 비디오 회의 회로.The video-in circuit is connected to an input configuration circuit connected to receive the video input signal, to the video processing means to receive control signals therefrom, and to the input configuration circuit to supply input control signals, And a control register to enable the input configuration circuit to supply the video input signal to the memory circuit. 제 15 항에 있어서,The method of claim 15, 상기 입력 구성 회로의 상기 출력은 상기 출력 신호의 밀도를 감소시키도록 작동하는 데시메이션 회로에 공급되고, 비디오인 출력을 저장 및 전송하기 위해 버퍼에 접속되는 비디오 회의 회로.The output of the input configuration circuit is supplied to a decimation circuit that operates to reduce the density of the output signal and is connected to a buffer to store and transmit an output that is video. 제 11 항에 있어서,The method of claim 11, 내부에 제어 신호들을 전송하기 위해 상기 비디오-인 회로와, 상기 메모리 회로와, 상기 인코딩 회로와, 상기 디코딩 회로와, 상기 비디오 아웃 회로 사이에 상호 접속된 데이터 버스를 추가로 포함하고, 상기 비디오 처리 수단은 상기 제어 신호들을 거기에 공급하도록 상기 데이터 버스에 접속된 버스 제어 회로를 포함하는 것인 비디오 회의 회로.And further comprising a data bus interconnected between the video-in circuit, the memory circuit, the encoding circuit, the decoding circuit, and the video out circuit for transmitting control signals therein. Means comprises a bus control circuit connected to the data bus to supply the control signals thereto. 제 17 항에 있어서,The method of claim 17, 상기 버스 제어 회로는 상기 데이터 버스에 접속된 골격 인터페이스 회로를 포함하고, 상기 골격 인터페이스 회로는 상기 제어 신호들을 발생시키고, 상기 데이터 버스로 공급하도록 구성된 비디오 회의 회로.The bus control circuit includes a skeletal interface circuit connected to the data bus, the skeletal interface circuit configured to generate the control signals and to feed the data bus. 제 18 항에 있어서,The method of claim 18, 상기 비디오 처리 수단은 상기 원격 인터페이스 회로에 접속된 데이터 처리기와, 거기에 데이터를 공급하기 위해 상기 데이터 처리기에 접속된 처리기 인터페이스와, 상기 처리기 인터페이스 및 상기 골격 인터페이스 회로에 접속되고, 골격 인터페이스 회로와 처리기 인터페이스 중 하나를 선택하고 활성화하도록 구성된 조정 및 제어 회로와, 상기 조정 및 제어 회로에 접속된 호스트 인터페이스를 포함하고, 상기 호스트 인터페이스 회로는 처리기 인터페이스 및 골격 인터페이스 회로에 데이터를 공급하고, 그로부터 데이터를 수신하도록 구성되는 비디오 회의 회로.The video processing means includes a data processor connected to the remote interface circuit, a processor interface connected to the data processor for supplying data thereto, a processor interface and a skeleton interface circuit, and a skeleton interface circuit and a processor. Adjustment and control circuitry configured to select and activate one of the interfaces, and a host interface coupled to the adjustment and control circuit, the host interface circuitry supplying data to and receiving data from the processor interface and the skeleton interface circuitry. Video conferencing circuitry configured to. 제 11 항에 있어서,The method of claim 11, 상기 비디오 이미지 아웃 회로는,The video image out circuit, 상기 메모리 회로에 접속된 메모리 제어 시퀀서로서, 메모리 회로 명령을 발생시키고 전송하여, 메모리 회로가 상기 인입되는 저장된 데이터를 메모리 제어 시퀀서에 공급하게 하도록 구성되고, 상기 인입되는 저장된 데이터를 출력으로서 공급하도록 구성되는, 상기 메모리 제어 시퀀서와,A memory control sequencer coupled to the memory circuit, the memory control sequencer being configured to generate and transmit memory circuit commands to cause the memory circuit to supply the incoming stored data to a memory control sequencer and to supply the incoming stored data as an output. The memory control sequencer; 상기 메모리 제어 시퀀서로부터 상기 인입되는 저장된 데이터를 수신하도록 접속된 라인 버퍼로서, 제 1 비디오 아웃 신호로서 상기 인입되는 저장된 데이터의 비디오 라인을 저장하고, 제 2 비디오 아웃 신호로서 상기 저장된 비디오 데이터의 다른 비디오 라인을 저장하도록 구성되는, 상기 라인 버퍼와,A line buffer connected to receive the incoming stored data from the memory control sequencer, storing a video line of the incoming stored data as a first video out signal and another video of the stored video data as a second video out signal The line buffer, configured to store a line; 상기 제 1 비디오 아웃 신호 및 상기 제 2 비디오 아웃 신호를 수신하고, 보간된 비디오 신호를 발생시키도록 상기 라인 버퍼에 접속된 보간기 회로와,An interpolator circuit connected to said line buffer to receive said first video out signal and said second video out signal and to generate an interpolated video signal; 그로부터 상기 보간된 비디오 신호를 수신하도록 상기 보간기 회로에 접속된 버퍼와,A buffer connected to the interpolator circuit to receive the interpolated video signal therefrom; 상기 비디오 처리 제어로부터 제어 신호들을 수신하도록 상기 데이터 버스에 접속되고, 신호들을 공급하여 상기 버퍼가 상기 보간된 비디오 신호를 공급하게 하도록 상기 버퍼에 접속된 제어 레지스터와,A control register coupled to the data bus to receive control signals from the video processing control, the control register coupled to the buffer to supply signals to cause the buffer to supply the interpolated video signal; 그로부터 상기 보간된 비디오 신호를 수신하도록 상기 버퍼에 접속되고, 신호들을 수신하여 상기 보간된 비디오 신호가 비디오 이미지 신호로서 상기 출력 수단의 상기 다수의 비디오 출력 장치들 중의 하나에 공급되게 하도록 상기 제어 레지스터에 접속된 인코더를 포함하는 비디오 회의 회로.A buffer connected to the buffer to receive the interpolated video signal therefrom, and to receive the signals so that the interpolated video signal is supplied as a video image signal to one of the plurality of video output devices of the output means. A video conferencing circuit comprising a connected encoder. 다수의 비디오 출력 장치 및 비디오 입력 장치와 함께 사용하기 위한 비디오 회의 회로에 있어서,In a video conferencing circuit for use with multiple video output devices and video input devices, 상기 비디오 회의 회로는,The video conference circuit, 다수의 비디오 출력 장치들 중의 하나에 출력 비디오 신호들을 제공하기 위한 비디오 출력 수단과;Video output means for providing output video signals to one of the plurality of video output devices; 원격 인터페이스 회로와;A remote interface circuit; 다수의 비디오 신호 발생 장치들 중의 하나로부터 입력 비디오 신호들을 제공하기 위한 비디오 입력 수단과;Video input means for providing input video signals from one of a plurality of video signal generators; 상기 비디오 입력 수단, 상기 비디오 출력 수단 및 상기 원격 인터페이스 회로에 접속된 응용 주문형 집적 회로(ASIC)를 포함하고, 상기 응용 주문형 집적 회로는,An application specific integrated circuit (ASIC) connected to said video input means, said video output means and said remote interface circuit, said application specific integrated circuit comprising: 상기 다수의 비디오 신호 발생 장치들로부터 비디오 입력 신호를 수신하기 위해 상기 비디오 입력 수단에 접속된 비디오-인 회로와,A video-in circuit connected to said video input means for receiving a video input signal from said plurality of video signal generators; 상기 비디오 입력 신호를 수신하기 위해 상기 비디오-인 회로에 접속되고, 저장된 데이터로서 상기 비디오 입력 신호를 보유 및 전송하도록 구성된 메모리 회로와,Memory circuitry connected to the video-in circuitry for receiving the video input signal and configured to hold and transmit the video input signal as stored data; 상기 저장된 데이터를 수신하고 상기 저장된 데이터를 인코딩 공정을 통해 압축하여 인출되는 압축된 데이터를 형성하도록 상기 메모리 회로에 접속된 데이터 압축 수단과,Data compression means connected to the memory circuit to receive the stored data and compress the stored data through an encoding process to form compressed data; 상기 인출되는 압축된 데이터를 수신하도록 접속되고, 원격 스테이션으로부터 상기 인출되는 압축된 데이터를 전송하고, 인입되는 압축된 데이터를 수신하도록 상기 원격 인터페이스 회로에 접속된 비디오 처리수단으로서, 또한, 내부의 비디오 신호들의 흐름을 제어하도록 상기 비디오-인 회로, 상기 메모리 회로, 상기 비디오 압축 해제 수단, 상기 비디오 수신 수단, 및 상기 비디오 이미지 아웃 수단에 접속되는 상기 비디오 처리 수단과,A video processing means connected to receive the compressed compressed data and connected to the remote interface circuit to transmit the extracted compressed data from a remote station and to receive the compressed compressed data, further comprising an internal video The video processing means connected to the video-in circuit, the memory circuit, the video decompression means, the video receiving means, and the video image out means to control the flow of signals; 상기 인입되는 압축된 데이터를 수신하도록 상기 비디오 처리 수단에 접속되고, 상기 인입되는 압축된 데이터를 압축 해제하고 상기 메모리 유닛에 전송하도록 구성되는 비디오 압축 해제 수단으로서, 상기 메모리 회로는 상기 인입되는 압축된 데이터를 인입되는 저장된 데이터로 변환시키도록 구성되는 상기 비디오 압축 해제 수단과,A video decompression means connected to the video processing means to receive the incoming compressed data and configured to decompress the incoming compressed data and send it to the memory unit, wherein the memory circuit is configured to decompress the incoming compressed data; Said video decompression means configured to convert data into incoming stored data; 상기 메모리 회로로부터 인입되는 저장된 데이터를 수신하고, 비디오 이미지 신호로서 상기 인입되는 저장된 데이터를 상기 비디오 출력 수단의 상기 다수의 비디오 출력 장치 중 하나로 전송하도록 접속된 비디오 이미지 아웃 회로를 갖는 비디오 회의 회로.And a video image out circuit connected to receive the stored data incoming from the memory circuit and to transmit the incoming stored data as a video image signal to one of the plurality of video output devices of the video output means. 다수의 비디오 입력 장치 및 다수의 비디오 출력 장치와 함께 사용하기 위한 비디오 회의 회로에 있어서,In a video conferencing circuit for use with multiple video input devices and multiple video output devices, 상기 비디오 회의 회로는,The video conference circuit, 다수의 비디오 신호 발생 장치들 중의 하나로부터 입력 비디오 신호를 제공하기 위한 비디오 입력 수단과;Video input means for providing an input video signal from one of a plurality of video signal generators; 원격 인터페이스 회로와;A remote interface circuit; 다수의 비디오 출력 장치들 중의 하나에 출력 비디오 신호들을 제공하기 위한 비디오 출력 수단과;Video output means for providing output video signals to one of the plurality of video output devices; 상기 비디오 입력 수단, 상기 비디오 출력 장치 및 상기 원격 인터페이스 회로에 접속된 응용 주문형 집적 회로(ASIC)를 포함하고,An application specific integrated circuit (ASIC) connected to said video input means, said video output device and said remote interface circuit, 상기 응용 주문형 집적 회로(ASIC)는,The application specific integrated circuit (ASIC), 다수의 별개의 비디오 입력 장치들 중의 하나로부터 별개의 비디오 신호 포맷 각각의 상기 입력 비디오 신호를 수신하고,Receive the input video signal in each of a separate video signal format from one of a plurality of separate video input devices, 저장된 데이터로서 수신된 데이터를 저장하고,Store the received data as stored data, 상기 저장된 데이터를 인코딩 공정을 통해 압축하여 인출되는 압축된 데이터를 생성하고,Compressing the stored data through an encoding process to generate compressed data to be extracted; 인출되는 압축된 데이터를 상기 원격 인터페이스 회로를 통해 원격 스테이션으로 출력하고,Output the extracted compressed data to the remote station through the remote interface circuit, 원격 스테이션으로부터 상기 원격 인터페이스 회로를 통해 인입되는 압축된 데이터를 수신하고,Receive compressed data coming from the remote station via the remote interface circuit, 상기 인입되는 압축된 데이터를 디코딩 공정을 통해 압축 해제하고,Decompresses the incoming compressed data through a decoding process, 압축 해제된 데이터를 저장하고,Save the uncompressed data, 상기 다수의 비디오 출력 장치들 중의 하나에 의해 디스플레이하기 위해 상기 비디오 출력 수단을 통해 압축 해제된 데이터를 출력하도록 프로그램할 수 있는 수단을 갖는, 비디오 회의 회로.Means for programming to output decompressed data through the video output means for display by one of the plurality of video output devices. 제 22 항에 있어서,The method of claim 22, 상기 원격 인터페이스 회로는 모뎀을 포함하는 것인 비디오 회의 회로.And the remote interface circuit comprises a modem. 제 23 항에 있어서,The method of claim 23, wherein 상기 비디오 입력 수단은 선택된 비디오 신호들을 수신하고 이들을 입력 비디오 신호로 변환시키기 위한 비디오 디코더 회로를 포함하는 것인 비디오 회의 회로.Said video input means comprising video decoder circuitry for receiving selected video signals and converting them into an input video signal.
KR1020017001288A 1998-07-30 1999-07-27 Video conferencing interface KR20010072118A (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US9464698P 1998-07-30 1998-07-30
US60/094,646 1998-07-30
PCT/US1999/016995 WO2000007371A1 (en) 1998-07-30 1999-07-27 Video conferencing interface

Publications (1)

Publication Number Publication Date
KR20010072118A true KR20010072118A (en) 2001-07-31

Family

ID=22246341

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020017001288A KR20010072118A (en) 1998-07-30 1999-07-27 Video conferencing interface

Country Status (7)

Country Link
EP (1) EP1116384A4 (en)
JP (1) JP2002521979A (en)
KR (1) KR20010072118A (en)
AU (1) AU752570B2 (en)
CA (1) CA2338195C (en)
IL (2) IL141005A0 (en)
WO (1) WO2000007371A1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1402521A (en) * 2001-08-10 2003-03-12 陆黛丽 Universal communication system
US8208005B2 (en) 2007-07-31 2012-06-26 Hewlett-Packard Development Company, L.P. System and method of determining the identity of a caller in a videoconferencing system

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01252087A (en) * 1988-03-31 1989-10-06 Toshiba Corp Picture displaying system for television conference system
US5347305A (en) * 1990-02-21 1994-09-13 Alkanox Corporation Video telephone system
JPH05191802A (en) * 1991-02-19 1993-07-30 Nippon Steel Corp Integrated circuit and picture transmisson method using it
US5457780A (en) * 1991-04-17 1995-10-10 Shaw; Venson M. System for producing a video-instruction set utilizing a real-time frame differential bit map and microblock subimages
US5926208A (en) * 1992-02-19 1999-07-20 Noonen; Michael Video compression and decompression arrangement having reconfigurable camera and low-bandwidth transmission capability
FR2687884B1 (en) * 1992-02-24 1994-04-08 Alcatel Cit VIDEC CODEC, ESPECIALLY VISIOPHONIC.
US5612732A (en) * 1993-03-31 1997-03-18 Casio Computer Co., Ltd. Portable compact imaging and displaying apparatus with rotatable camera
US5802281A (en) * 1994-09-07 1998-09-01 Rsi Systems, Inc. Peripheral audio/video communication system that interfaces with a host computer and determines format of coded audio/video signals
US6236805B1 (en) * 1995-04-13 2001-05-22 Siemens Aktiengesellschaft Method and apparatus for storing, searching and playing back audiovisual information and data files
US5949474A (en) * 1997-12-31 1999-09-07 At&T Corp Videophone blocker

Also Published As

Publication number Publication date
EP1116384A4 (en) 2004-08-18
IL141005A (en) 2006-07-05
AU752570B2 (en) 2002-09-26
AU5234699A (en) 2000-02-21
CA2338195A1 (en) 2000-02-10
EP1116384A1 (en) 2001-07-18
IL141005A0 (en) 2002-02-10
JP2002521979A (en) 2002-07-16
CA2338195C (en) 2008-11-04
WO2000007371A1 (en) 2000-02-10

Similar Documents

Publication Publication Date Title
KR960003651B1 (en) Multi-board circuit for high speed local bus
US5634040A (en) Data communication apparatus and method having concurrent image overlay function
US5970233A (en) Multiple codecs for video encoding format compatibility
US5969750A (en) Moving picture camera with universal serial bus interface
US6389174B1 (en) Video transcoding with interim encoding format
JPH09505448A (en) Networks enabled for multimedia
US7075564B1 (en) Video conferencing interface
US7573497B2 (en) Computer-based multimedia communication system having an external unit
CA2338195C (en) Video conferencing interface
KR19990050412A (en) High-definition video decoding device for multiple input, single output of digital multimedia system
JP3178871B2 (en) Image communication device
KR100249820B1 (en) Method and apparatus for directly controlling video signal of portable video conference terminal
KR100863038B1 (en) Data transmission device of digital TV
JPH0522720A (en) Picture codec and av meeting terminal
KR100223590B1 (en) Multi-function tv
JP3514785B2 (en) Image communication terminal
KR19980039202A (en) Structure of Integrated Multimedia Data Input / Output Device and Its Driving Method
JP2000203193A (en) Displaying device of electronic white board and conferential terminal using it and television conference system
KR100369991B1 (en) Image processing device with simple configuration in set top box and method of controlling the same
KR19980029048A (en) Structure of Integrated Multimedia Data Processor and Its Driving Method
JPH0332187A (en) Video telephone system
JPH0522719A (en) Av meeting terminal
KR19990000896A (en) Moving picture telephone apparatus using monitor for personal computer
Gaglianello et al. Montage: multipoint video and audio for PCI based PC's
WO2002015590A1 (en) Method for transferring computer display resolutions in mpeg2 frames

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E601 Decision to refuse application