KR20010038876A - Regulating circuit for display size - Google Patents

Regulating circuit for display size Download PDF

Info

Publication number
KR20010038876A
KR20010038876A KR1019990047036A KR19990047036A KR20010038876A KR 20010038876 A KR20010038876 A KR 20010038876A KR 1019990047036 A KR1019990047036 A KR 1019990047036A KR 19990047036 A KR19990047036 A KR 19990047036A KR 20010038876 A KR20010038876 A KR 20010038876A
Authority
KR
South Korea
Prior art keywords
signal
voltage
resistor
inverting terminal
voltage signal
Prior art date
Application number
KR1019990047036A
Other languages
Korean (ko)
Inventor
박찬우
Original Assignee
박종섭
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박종섭, 현대전자산업 주식회사 filed Critical 박종섭
Priority to KR1019990047036A priority Critical patent/KR20010038876A/en
Publication of KR20010038876A publication Critical patent/KR20010038876A/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/223Controlling dimensions
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/04Deflection circuits ; Constructional details not otherwise provided for

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Details Of Television Scanning (AREA)

Abstract

PURPOSE: A circuit for controlling screen size is provided to doubly control a screen size of a monitor according to a horizontal frequency and a brightness of a screen. CONSTITUTION: A signal amplitude controller(100) includes the first variable resistor(R1) for increasing and decreasing amplitudes of the first and second voltage signals from a horizontal deflection circuit(10) and a high voltage generating circuit(30), respectively. A signal inverse flow preventing section(300) includes the first and second diodes(D1,D2) for preventing inverse flows of the second and first voltage signals, respectively. A buffer(500) includes an IC(A1) having a non-inverting terminal and an inverting terminal, the first voltage dividing resistor(R3) connected to the non-inverting terminal of IC(A1), the second and third voltage dividing resistors(Ra,R4) connected to the inverting terminal thereof, and a gain control resistor(Rf). A frequency discriminating section(700) includes a resistor(R5) connected to the third voltage dividing resistors(R4) in parallel and a frequency discriminator(50) connected to the resistor(R5).

Description

화면 크기 조절회로{Regulating circuit for display size}Regulating circuit for display size

본 발명은 화면 크기 조절회로에 관한 것으로서, 특히 모니터에 사용되는 수평 주파수 또는 화면의 밝기에 따라 미세하게 달라지는 모니터의 화면 크기를 이중으로 조절하는 화면 크기 조절회로에 관한 것이다.The present invention relates to a screen size control circuit, and more particularly, to a screen size control circuit for controlling a screen size of a monitor, which varies slightly depending on the horizontal frequency used for the monitor or the brightness of the screen.

일반적으로 저가형 모니터에 있어서, 모니터에 사용되는 수평 주파수가 낮은 경우에는 화면의 크기가 커지고, 수평 주파수가 높은 경우에는 화면의 크기가 작아지기 때문에, 모니터상에서 일정한 크기의 화면을 표시하는데 어려움이 있었다. 이러한 어려움을 해결하기 위해, 모니터에 사용되는 수평 주파수의 미세한 변동에 따라 화면의 크기를 조절하는 회로를 채용하여 모니터의 화면 크기를 조절하고 있었다.In general, in a low-cost monitor, when the horizontal frequency used for the monitor is low, the size of the screen increases, and when the horizontal frequency is high, the size of the screen decreases, which makes it difficult to display a constant size screen on the monitor. In order to solve this difficulty, the screen size of the monitor was adjusted by adopting a circuit that adjusts the screen size according to the minute variation of the horizontal frequency used in the monitor.

현재, 이와 같은 방식으로 모니터의 화면 크기를 조절하는데 사용되는 화면 크기 조절회로는, 통상적으로 부품업체에서 규격화하여 제조한 집적회로 부품을 사용하고 있고, 그 구성은 하나의 신호만을 입력받도록 구성되어 있다.At present, the screen size adjusting circuit used to adjust the screen size of the monitor in this way generally uses an integrated circuit component manufactured by standardization by a component manufacturer, and its configuration is configured to receive only one signal. .

그러나, 모니터의 화면 크기는 수평 주파수 뿐만 아니라 화면의 밝기, 즉 밝은 화면과 어두운 화면에 따라 화면 크기가 크게 변동하기 때문에, 수평 주파수에 따라 모니터의 화면 크기를 조절한 후, 재차 모니터의 화면 밝기에 따라 화면 크기를 조절해야 한다는 문제점이 있었다.However, since the screen size of the monitor fluctuates greatly depending on not only the horizontal frequency but also the brightness of the screen, that is, the bright and dark screens, the screen size of the monitor is adjusted according to the horizontal frequency. There was a problem that the screen size should be adjusted accordingly.

따라서, 본 발명의 목적은 수평 주파수와 화면의 밝기에 따라 이중으로 모니터의 화면 크기를 조절할 수 있는 화면 크기 조절회로를 제공하는 것이다.Accordingly, an object of the present invention is to provide a screen size control circuit that can adjust the screen size of the monitor in accordance with the horizontal frequency and the brightness of the screen.

본 발명의 다른 목적은, 간단한 회로 구성으로 모니터의 화면 크기를 조절할 수 있는 화면 크기 조절회로를 제공하는 것이다.Another object of the present invention is to provide a screen size adjustment circuit that can adjust the screen size of the monitor with a simple circuit configuration.

상기한 목적을 달성하기 위해, 본 발명은 수평편향 회로부에서 출력되는 제1 신호의 크기를 가감하는 제1 가변저항과 고압발생 회로부에서 출력되는 제2 신호의 크기를 가감하는 제2 가변저항으로 이루어지는 신호크기 조절부와; 상기 고압발생 회로부에서 출력되는 제2 신호가 상기 수직편향 회로부로 역입력되는 것을 방지하는 제1 다이오드와 상기 수평편향 회로부에서 출력되는 제1 신호가 상기 고압발생 회로부로 역입력되는 것을 방지하는 제2 다이오드로 이루어지는 신호역류 방지부와; 상기 제1 신호 및 제2 신호가 입력되는 비반전단자(+)와 이득 제어신호가 입력되는 반전단자(-)를 가지는 IC와, 상기 IC의 비반전단자(+)에 전기적으로 연결되어 있는 제1 분압저항과, 상기 IC의 반전단자(-)에 전기적으로 연결되어 있는 제2, 제3 분압저항 및 이득 제어용 저항으로 이루어지는 버퍼부와; 상기 제3 분압저항 저항과 병렬 접속되어 있는 저항과, 상기 저항과 전기적으로 연결되는 주파수 판별기로 이루어지는 주파수 판별부로 구성되는 화면 크기 조절회로를 제공한다.In order to achieve the above object, the present invention comprises a first variable resistor for adding or subtracting the magnitude of the first signal output from the horizontal deflection circuit portion and a second variable resistor for decreasing the magnitude of the second signal output from the high voltage generating circuit portion. A signal size adjusting unit; A first diode which prevents the second signal output from the high voltage generating circuit unit from being reversely input into the vertical deflection circuit portion and a second signal which prevents the first signal output from the horizontal deflection circuit portion from being reversely input into the high voltage generating circuit portion; A signal backflow prevention unit comprising a diode; An IC having a non-inverting terminal (+) to which the first and second signals are input and an inverting terminal (-) to which a gain control signal is input, and a second electrically connected to the non-inverting terminal (+) of the IC. A buffer unit comprising one voltage divider resistor, and second and third voltage divider resistors and a gain control resistor electrically connected to the inverting terminal (-) of the IC; A screen size control circuit includes a frequency discriminating unit including a resistor connected in parallel with the third voltage divider resistor and a frequency discriminator electrically connected to the resistor.

또한, 상기 버퍼부는 일정한 이득이 없는 경우에는 상기 이득 제어용 저항과 제2 분압저항을 생략하여 구성할 수 있다.The buffer unit may be configured by omitting the gain control resistor and the second voltage divider resistor when there is no constant gain.

도 1은 본 발명에 의해 화면 크기를 조절하는 회로의 개략적인 구성을 나타낸 도면,1 is a view showing a schematic configuration of a circuit for adjusting the screen size according to the present invention,

도 2는 본 발명에 의해 화면 크기를 조절하는 회로의 상세 회로도이다.2 is a detailed circuit diagram of a circuit for adjusting the screen size according to the present invention.

<도면의 주요 부분에 대한 부호의 설명><Description of the code | symbol about the principal part of drawing>

10 수평편향 회로부, 30 고압발생 회로부,10 horizontal deflection circuit section, 30 high voltage generating circuit section,

50 주파수 판별기, 40 밝기 제한회로부,50 frequency discriminator, 40 brightness limit circuit,

100 신호크기 조절부, 300 신호역류 방지부,100 signal size control unit, 300 signal backflow prevention unit,

500 버퍼부(, 700 주파수 판별부,500 buffer unit (, 700 frequency discriminating unit,

D1 제1 다이오드, D2 제2 다이오드,D1 first diode, D2 second diode,

F1 제1 전압신호, F2 제2 전압신호,F1 first voltage signal, F2 second voltage signal,

R1 제1 가변저항, R2 제2 가변저항,R1 first variable resistor, R2 second variable resistor,

R3 제1 분압저항, Ra 제2 분압저항,R3 first voltage divider resistance, Ra second voltage divider resistance,

R4 제3 분압저항, R5 저항.R4 third voltage divider resistor, R5 resistor.

이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명한다.Hereinafter, with reference to the accompanying drawings will be described in detail the present invention.

도 1은 본 발명에 의해 모니터의 화면 크기를 조절하는 화면 크기 조절회로의 개략적인 구성을 나타내고, 도 2는 본 발명에 의해 모니터의 화면 크기를 조절하는 화면 크기 조절회로의 상세 회로도이다.1 shows a schematic configuration of a screen size adjusting circuit for adjusting the screen size of a monitor according to the present invention, and FIG. 2 is a detailed circuit diagram of a screen size adjusting circuit for adjusting a screen size of a monitor according to the present invention.

도 1 및 도 2에 도시된 바와 같이, 본 발명은 수평편향 회로부(10)에서 출력되는 제1 전압신호(F1)의 크기를 가감하는 제1 가변저항(R1)과 고압발생 회로부(30)에서 출력되는 제2 전압신호(F2)의 크기를 가감하는 제2 가변저항(R2)으로 이루어지는 신호크기 조절부(100)와; 상기 고압발생 회로부(30)에서 출력되는 제2 전압신호(F2)가 상기 수직편향 회로부(10)로 역입력되는 것을 방지하는 제1 다이오드(D1)와 상기 수평편향 회로부(30)에서 출력되는 제1 전압신호(F1)가 상기 고압발생 회로부(30)로 역입력되는 것을 방지하는 제2 다이오드(D2)로 이루어지는 신호역류 방지부(300)와; 상기 제1 전압신호(F1) 및 제2 전압신호(F2)가 입력되는 비반전단자(+)와 이득 제어신호가 입력되는 반전단자(-)를 가지는 IC(A1)와, 상기 IC(A1)의 비반전단자(+)에 전기적으로 연결되어 있는 제1 제1 분압저항(R3)과, 상기 IC의 반전단자(-)에 전기적으로 연결되어 있는 제2, 제3 분압저항(Ra, R4) 및 이득 제어용 저항(Rf)으로 이루어지는 버퍼부(500)와; 상기 제3 분압저항(R4)과 병렬 접속되어 있는 저항(R5)과, 상기 저항(R5)과 전기적으로 연결되는 주파수 판별기(50)로 이루어지는 주파수 판별부(700)로 이루어지는 주파수 판별부(700)로 구성되어 있는 것을 특징으로 하고 있다.As shown in FIG. 1 and FIG. 2, in the first variable resistor R1 and the high voltage generating circuit unit 30, the magnitude of the first voltage signal F1 output from the horizontal deflection circuit unit 10 is increased or decreased. A signal size adjusting unit (100) formed of a second variable resistor (R2) for adding or subtracting the magnitude of the output second voltage signal (F2); A first diode D1 which prevents the second voltage signal F2 output from the high voltage generating circuit unit 30 from being reversely input into the vertical deflection circuit unit 10 and a second output signal which is output from the horizontal deflection circuit unit 30. A signal backflow prevention part (300) comprising a second diode (D2) for preventing one voltage signal (F1) from being inputted back into the high voltage generation circuit portion (30); IC (A1) having a non-inverting terminal (+) to which the first voltage signal F1 and the second voltage signal (F2) are input, and an inverting terminal (-) to which a gain control signal is input, and the IC (A1). A first first voltage divider (R3) electrically connected to the non-inverting terminal (+) of R2, and second and third voltage divider (Ra, R4) electrically connected to the inverting terminal (-) of the IC. And a buffer unit 500 formed of a gain control resistor Rf; Frequency discrimination unit 700 comprising a frequency discriminator 700 comprising a resistor R5 connected in parallel with the third voltage divider R4 and a frequency discriminator 50 electrically connected to the resistor R5. It is characterized by consisting of).

또한, 상기 버퍼부(500)는 일정한 이득이 없는 경우에는 상기 이득 제어용 저항(Rf)과 제2 분압저항(Ra)을 생략하여 구성하여도 된다.In addition, the buffer unit 500 may be configured by omitting the gain control resistor Rf and the second voltage divider Ra when there is no constant gain.

이와 같이 구성되는 본 발명의 동작에 대해서 상세히 설명하면, 다음과 같다.Referring to the operation of the present invention configured in this way in detail as follows.

먼저, 신호크기 조절부(100)에서는, 제1 가변저항(R1)으로 수평편향 회로부(10)에서 출력되는 제1 전압신호(F1)를 소정 범위내의 신호 크기로 가감하고, 또 제2 가변저항(R2)으로 고압발생 회로부(30)에서 출력되는 제2 전압신호(F2)를 소정 범위내의 신호 크기로 가감한다. 또, 상기 고압발생 회로부(30)에서 출력되는 제2 전압신호(F2)는 밝기 제한회로부(40)로 입력된다. 그리고, 소정 범위내의 신호 크기로 가감된 제1 전압신호(F1)와 상기 제2 전압신호(F2)는 신호역류 방지부(300)로 각각 입력된다.First, in the signal size adjusting unit 100, the first voltage signal F1 output from the horizontal deflection circuit unit 10 to the first variable resistor R1 is added or subtracted to a signal size within a predetermined range, and the second variable resistor is further reduced. At R2, the second voltage signal F2 output from the high voltage generation circuit unit 30 is added or subtracted to a signal size within a predetermined range. In addition, the second voltage signal F2 output from the high voltage generating circuit unit 30 is input to the brightness limiting circuit unit 40. In addition, the first voltage signal F1 and the second voltage signal F2 which are added or subtracted to a signal size within a predetermined range are respectively input to the signal backflow prevention part 300.

다음에, 신호역류 방지부(300)에서는, 제1 다이오드(D1)를 통해서 상기 제1 전압신호(F1)를 정류하여 직류전압 신호를 출력하고, 또 제2 다이오드(D2)를 통해서 제2 전압신호(F2)를 정류하여 직류전압 신호를 출력하여 버퍼부(500)로 입력한다. 이때, 제1 다이오드(D1)는 상기 제2 전압신호(F2)가 상기 수직편향 회로부(10)로 역입력되는 것을 방지하고, 제2 다이오드(D2)는 상기 제1 전압신호(F1)가 상기 고압발생 회로부(30)로 역입력되는 것을 방지한다.Next, the signal backflow prevention unit 300 rectifies the first voltage signal F1 through the first diode D1 to output a DC voltage signal, and then outputs a second voltage through the second diode D2. The signal F2 is rectified to output a DC voltage signal to the buffer unit 500. In this case, the first diode D1 prevents the second voltage signal F2 from being reversely input to the vertical deflection circuit unit 10, and the second diode D2 prevents the first voltage signal F1 from being inputted to the vertical deflection circuit unit 10. It prevents the reverse input to the high-voltage generating circuit section 30.

다음에, 버퍼부(500)에서는, 제1 분압저항(R3)으로 상기 신호역류 방지부(300)를 통해 출력된 상기 제1 전압신호(F1)와 제2 전압신호(F2)를 분압한 후, IC(A1)의 한쪽 입력단자(+)로 입력한다. 이때, 제1 분압저항(R3)은 IC(A1)의 입력조건에 따라 설정되지만, 통상의 경우 수백 ㏀정도의 저항을 사용한다. 또한, 상기 IC(A1)가 이득을 가지는 경우에는, 상기 IC(A1)의 출력신호의 일부를 제2, 제3 분압저항(Ra, R4) 및 이득 제어용 저항(Rf)을 통해서 상기 IC(A1)의 다른 한쪽의 입력단자(-)로 다시 입력하고, 상기 IC(A1)가 이득을 가지지 않는 경우에는, 상기 제2 분압저항(Ra) 및 이득 제어용 저항(Rf)을 생략하여도 된다. 그리고, 상기 IC(A1)는 출력신호를 주파수 판별부(700)로 출력한다.Next, the buffer unit 500 divides the first voltage signal F1 and the second voltage signal F2 output through the signal backflow prevention unit 300 with a first voltage divider R3. Input via one input terminal (+) of IC (A1). At this time, the first voltage divider R3 is set according to the input condition of the IC A1, but in general, a resistor of about several hundred kV is used. When the IC A1 has a gain, a part of the output signal of the IC A1 is passed through the second and third voltage divider Ra and R4 and the gain control resistor Rf. The second voltage divider Ra and the gain control resistor Rf may be omitted when the input signal is input again to the other input terminal (−) and the IC A1 has no gain. The IC A1 outputs an output signal to the frequency discriminator 700.

최후로, 상기 주파수 판별부(700)에서는, 저항(R5)을 통해서 주파수 판별기(50)로 입력된 상기 제1 전압신호(F1)와 상기 제2 전압신호(F2)를 주파수 판별기(50)에서 비교하고, 그 결과, 상기 제1 전압신호(F1)가 상기 제2 전압신호(F2)보다 큰 경우, 모니터 화면의 크기는 주로 상기 제1 전압신호(F1)를 가감하는 제1 가변저항(R1)에 의해 제어된다. 또한, 이 상태에서 화면의 밝기가 밝아지게 되면, 즉 상기 제2 전압신호(F2)가 상기 제1 전압신호(F1)보다 큰 경우, 모니터 화면의 크기는 주로 상기 제2 전압신호(F2)를 가감하는 제2 가변저항(R2)에 의해 제어된다.Lastly, the frequency discriminator 700 converts the first voltage signal F1 and the second voltage signal F2 input to the frequency discriminator 50 through the resistor R5 into the frequency discriminator 50. ), And as a result, when the first voltage signal F1 is larger than the second voltage signal F2, the size of the monitor screen is mainly a first variable resistor that adds or subtracts the first voltage signal F1. Controlled by (R1). In addition, when the brightness of the screen becomes bright in this state, that is, when the second voltage signal F2 is larger than the first voltage signal F1, the size of the monitor screen is mainly determined by the second voltage signal F2. It is controlled by the second variable resistor R2.

결국, 모니터의 화면 크기는 상기 제1 전압신호(F1)와 상기 제2 전압신호(F2)의 변화에 따라 조절되기 때문에, 모드별 화면 크기 조정과 화면의 밝기에 따른 조정이 동시에 행해지게 된다.As a result, since the screen size of the monitor is adjusted according to the change of the first voltage signal F1 and the second voltage signal F2, the screen size adjustment for each mode and the brightness according to the brightness of the screen are simultaneously performed.

상술한 바와 같이, 본 발명에 의하면, 간단한 회로 구성으로 모니터의 화면 크기는 수평 주파수와 화면의 밝기에 따라 이중으로 조절할 수 있다는 효과를 가진다.As described above, according to the present invention, the screen size of the monitor can be adjusted according to the horizontal frequency and the brightness of the screen by a simple circuit configuration.

Claims (2)

수평편향 회로부(10)에서 출력되는 제1 전압신호(F1)의 크기를 가감하는 제1 가변저항(R1)과 고압발생 회로부(30)에서 출력되는 제2 전압신호(F2)의 크기를 가감하는 제2 가변저항(R2)으로 이루어지는 신호크기 조절부(100)와;To subtract or subtract the magnitude of the first variable resistor R1 and the second voltage signal F2 output from the high voltage generation circuit unit 30 to subtract or subtract the magnitude of the first voltage signal F1 output from the horizontal deflection circuit unit 10. A signal size adjusting unit (100) consisting of a second variable resistor (R2); 상기 고압발생 회로부(30)에서 출력되는 제2 전압신호(F2)가 상기 수직편향 회로부(10)로 역입력되는 것을 방지하는 제1 다이오드(D1)와 상기 수평편향 회로부(30)에서 출력되는 제1 전압신호(F1)가 상기 고압발생 회로부(30)로 역입력되는 것을 방지하는 제2 다이오드(D2)로 이루어지는 신호역류 방지부(300)와;A first diode D1 which prevents the second voltage signal F2 output from the high voltage generating circuit unit 30 from being reversely input into the vertical deflection circuit unit 10 and a second output signal which is output from the horizontal deflection circuit unit 30. A signal backflow prevention part (300) comprising a second diode (D2) for preventing one voltage signal (F1) from being inputted back into the high voltage generation circuit portion (30); 상기 제1 전압신호(F1) 및 제2 전압신호(F2)가 입력되는 비반전단자(+)와 이득 제어신호가 입력되는 반전단자(-)를 가지는 IC(A1)와, 상기 IC(A1)의 비반전단자(+)에 전기적으로 연결되어 있는 제1 제1 분압저항(R3)과, 상기 IC의 반전단자(-)에 전기적으로 연결되어 있는 제2, 제3 분압저항(Ra, R4) 및 이득 제어용 저항(Rf)으로 이루어지는 버퍼부(500)와;IC (A1) having a non-inverting terminal (+) to which the first voltage signal F1 and the second voltage signal (F2) are input, and an inverting terminal (-) to which a gain control signal is input, and the IC (A1). A first first voltage divider (R3) electrically connected to the non-inverting terminal (+) of R2, and second and third voltage divider (Ra, R4) electrically connected to the inverting terminal (-) of the IC. And a buffer unit 500 formed of a gain control resistor Rf; 상기 제3 분압저항(R4)과 병렬 접속되어 있는 저항(R5)과, 상기 저항(R5)과 전기적으로 연결되는 주파수 판별기(50)로 이루어지는 주파수 판별부(700)로 이루어지는 주파수 판별부(700)로 구성되어 있는 것을 특징으로 하는 화면 크기 조절회로.Frequency discrimination unit 700 comprising a frequency discriminator 700 comprising a resistor R5 connected in parallel with the third voltage divider R4 and a frequency discriminator 50 electrically connected to the resistor R5. Screen size control circuit, characterized in that consisting of. 제 1 항에 있어서,The method of claim 1, 상기 버퍼부(500)는, 제1 전압신호(F1) 및 제2 전압신호(F2)가 입력되는 비반전단자(+)와 이득 제어신호가 입력되는 반전단자(-)를 가지는 IC(A1)와, 상기 IC(A1)의 비반전단자(+)에 전기적으로 연결되어 있는 제1 분압저항(R3)과, 상기 IC(A1)의 출력측에 전기적으로 연결되어 있는 제3 분압저항(R4)으로 이루어지는 것을 특징으로 하는 화면 크기 조절회로.The buffer unit 500 includes an IC A1 having a non-inverting terminal (+) to which the first voltage signal F1 and a second voltage signal F2 are input, and an inverting terminal (-) to which the gain control signal is input. And a first voltage divider R3 electrically connected to the non-inverting terminal (+) of the IC A1 and a third voltage divider R4 electrically connected to an output side of the IC A1. Screen size control circuit, characterized in that made.
KR1019990047036A 1999-10-28 1999-10-28 Regulating circuit for display size KR20010038876A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990047036A KR20010038876A (en) 1999-10-28 1999-10-28 Regulating circuit for display size

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990047036A KR20010038876A (en) 1999-10-28 1999-10-28 Regulating circuit for display size

Publications (1)

Publication Number Publication Date
KR20010038876A true KR20010038876A (en) 2001-05-15

Family

ID=19617291

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990047036A KR20010038876A (en) 1999-10-28 1999-10-28 Regulating circuit for display size

Country Status (1)

Country Link
KR (1) KR20010038876A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100111146A (en) * 2009-04-06 2010-10-14 삼성테크윈 주식회사 Head controller for chip mounter and head replacement method

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0136410B1 (en) * 1995-06-21 1998-05-15 구자홍 Driving control system on the multi-synchronous display system
KR19980079108A (en) * 1997-04-30 1998-11-25 배순훈 Screen size fluctuation prevention circuit by monitor brightness change
KR100236032B1 (en) * 1996-10-29 1999-12-15 전주범 Circuit for prohibiting from being changed horizontal size and vertical size of picture in a monitor
US6011593A (en) * 1996-08-08 2000-01-04 Hitachi, Ltd. Cathode ray tube with apparatus for reducing variation of deflection size due to brightness changes

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0136410B1 (en) * 1995-06-21 1998-05-15 구자홍 Driving control system on the multi-synchronous display system
US6011593A (en) * 1996-08-08 2000-01-04 Hitachi, Ltd. Cathode ray tube with apparatus for reducing variation of deflection size due to brightness changes
KR100236032B1 (en) * 1996-10-29 1999-12-15 전주범 Circuit for prohibiting from being changed horizontal size and vertical size of picture in a monitor
KR19980079108A (en) * 1997-04-30 1998-11-25 배순훈 Screen size fluctuation prevention circuit by monitor brightness change

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100111146A (en) * 2009-04-06 2010-10-14 삼성테크윈 주식회사 Head controller for chip mounter and head replacement method

Similar Documents

Publication Publication Date Title
KR890000016B1 (en) Digital automatic kinescope bias control system
RU2130235C1 (en) Device for regulation of brightness and contrast in tv set
KR20010038876A (en) Regulating circuit for display size
KR950004980A (en) Gradation Correction Device of Image Signal
FI62610C (en) ADJUSTMENT OF FAIRGSIGNALFOERSTAERKARE
EP0185096A1 (en) Apparatus for controlling amplitude of vertically deflecting signals
US20050030430A1 (en) Video signal processing circuit
KR200156531Y1 (en) Horizontal size limit circuit in a monitor
KR200152387Y1 (en) Picture stabilization circuit of monitor by using clamp signal
KR100458386B1 (en) Compensating a response rate auto brightness limit circuit
KR950008282Y1 (en) Auto sharpness control circuit
KR100210244B1 (en) Osd bright control circuit
KR200156525Y1 (en) An apparatus for controlling a brightness of a monitor
KR100302490B1 (en) Automatic Brightness Limiting Circuit of Monitor
KR100214777B1 (en) Contrast adjusting circuit for monitor
KR100824191B1 (en) Circuit for compensating rank tolerance of sensor in backlighting inverter
KR910004793Y1 (en) Automatic beam control circuit
KR920004814Y1 (en) Rf(radio frequency) automatic gain control circuit
KR200172685Y1 (en) Circuit for adjusting automatically light and darkness of osd
KR920002130Y1 (en) Precise aft control circuit
JPH01253375A (en) Display device
KR100226711B1 (en) Circuit for modulating video signal gain in a monitor
KR19990003617U (en) Monitor brightness adjuster
KR20010010979A (en) Automatic brightness limits circuit in a monitor
KR20010010986A (en) Vertical output circuit in a monitor

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee