KR20010001810A - 부호분할다중접속 통신시스템의 데이터 송신장치 및 방법 - Google Patents

부호분할다중접속 통신시스템의 데이터 송신장치 및 방법 Download PDF

Info

Publication number
KR20010001810A
KR20010001810A KR1019990021264A KR19990021264A KR20010001810A KR 20010001810 A KR20010001810 A KR 20010001810A KR 1019990021264 A KR1019990021264 A KR 1019990021264A KR 19990021264 A KR19990021264 A KR 19990021264A KR 20010001810 A KR20010001810 A KR 20010001810A
Authority
KR
South Korea
Prior art keywords
bits
bit
format
stores
physical channel
Prior art date
Application number
KR1019990021264A
Other languages
English (en)
Other versions
KR100407356B1 (ko
Inventor
장훈
이현석
김대균
구창회
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR10-1999-0021264A priority Critical patent/KR100407356B1/ko
Publication of KR20010001810A publication Critical patent/KR20010001810A/ko
Application granted granted Critical
Publication of KR100407356B1 publication Critical patent/KR100407356B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/30Definitions, standards or architectural aspects of layered protocol stacks
    • H04L69/32Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
    • H04L69/322Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0006Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format
    • H04L1/0007Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format by modifying the frame length
    • H04L1/0008Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format by modifying the frame length by supplementing frame payload, e.g. with padding bits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/22Parsing or analysis of headers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Quality & Reliability (AREA)
  • Communication Control (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

본 발명에 따른 부호분할다중접속 통신시스템의 데이터 송신방법이, 물리채널로 전송하기 위한 데이터 블록을 수신하여 다중화 PDU를 생성하고, 바이트 정렬을 위한 소정의 형식비트들을 상기 다중화 PDU에 부가하는 과정과, 상기 바이트 정렬된 다중화 PDU들을 정보비트열에 삽입하여 물리채널 프레임을 생성하는 과정으로 이루어진다.

Description

부호분할다중접속 통신시스템의 데이터 송신장치 및 방법{APPARATUS AND METHOD FOR TRANSMITTING DATA IN CDMA COMMUNICATION SYSTEM}
본 발명은 부호분할다중접속(Code Division Multiple Access: 이하 CDMA라 칭한다) 방식의 이동 통신시스템에 관한 것으로, 특히 무선 환경에서 데이터의 효율적 전송을 위해 사용되는 라디오 링크 프로토콜(RLP: Radio Link Protocol)에 따라 데이터를 송수신하는 장치 및 방법에 관한 것이다.
일반적으로 CDMA방식의 이동 통신시스템은 음성을 위주로 하는 IS-95 규격에서 발전하여, 음성뿐만 아니라 고속 데이터의 전송이 가능한 CDMA2000 규격으로 발전하기에 이르렀다. 상기 CDMA2000 규격에서는 고품질의 음성, 동화상, 인터넷 검색 등의 서비스가 가능하다.
상기 CDMA2000 규격에서 제공하는 패킷 데이터 서비스의 예가 도 1에 나타나 있다. 상기 도 1에서 단말기는 터미널 장치(Terminal Equipment)인 TE와 단말 장치(Mobile Termination)인 MT로 이루어져 있다. 상기 도 1에서 기지국은 교환기와 함께 BS/MSC(Base Station/Mobile Switching Center)로 표시되어 있고, 데이터 망(예: 인터넷)과 연동시켜주는 인터워킹펑션(Interworking Function)부는 IWF로 표시되어 있다. 상기 IWF부는 서로 다른 프로토콜을 사용하는 경우 상호간에 프로토콜 변환을 시켜 주는 기능을 수행하는 장치이다. 상기 도 1에서 단말기와 IWF부의 상위 서비스(Web Service)처리부들은 네트워크 프로토콜(IP: Internet Protocol)처리부와 링크 프로토콜(PPP: Point-to-Point Protocol)처리부를 거쳐서 데이터를 주고 받는다. 즉, 상위 서비스처리부들이 만든 데이터는 최종적으로 링크 프로토콜 패킷의 형태로 하위 계층에 전달되고, 하위 계층에서는 적절한 프로토콜을 사용하여 전송한다.
상기 도 1에서는 TE와 MT 사이에 EIA-232제어기가 사용되는 예를 보여 주고 있다. EIA-232제어기를 통하여 MT에 전송된 링크 프로토콜 패킷들은 본 발명에서 다루는 라디오 링크 프로토콜(Radio Link Protocol: 이하 RLP라 칭한다)을 거쳐서 RLP 프레임(RLP Frame)에 나누어 들어간다. 상기 과정으로 생성된 RLP 프레임은 CDMA2000 규격인 IS-2000 규격을 통하여 연결된 물리 채널을 통하여 전송되게 된다. 연결된 물리 채널을 통하여 기지국으로 수신된 RLP 패킷은 다시 링크 프로토콜 패킷들로 복원이 되고 복원된 패킷들을 릴레이 계층을 통하여 상기 IWF부로 전송된다. 일반적으로 기지국과 IWF부 사이의 인터페이스는 IS-658 규격을 따른다. 상기 IWF부에서는 링크 프로토콜 패킷에서 데이터를 꺼내어 네트워크 프로토콜 처리부에게 전달하고 최종적으로 이러한 데이터들은 상위 서비스 처리부에게 전달된다.
상기 과정은 단말기에서 기지국으로 데이터를 전송하는 과정을 보여 주었지만 반대로 기지국에서 단말기에게 데이터를 전송하는 과정 또한 유사하게 진행된다.
CDMA2000에서는 다양한 서비스를 제공하기 위해서 상기 도 1과는 다른 여러 가지 구성이 가능하도록 되어 있다. 그러나 상위 서비스의 데이터를 담은 링크 프로토콜 패킷들은 모두 RLP를 통하여 무선 물리 채널로 전송된다는 점에서는 모두 공통된다.
도 2는 RLP에 따라 데이터를 송수신하는 이동 통신시스템의 구성을 보여주는 도면이다. 상기 도 2의 RLP제어기에서 현재 사용되는 RLP Type 3 규격은 현재 전송율 집합 1(Rate Set 1)에 대해서 9.6 kbps 또는 19.2 kbps의 물리 채널 프레임을 채울 수 있는 크기의 RLP 프레임, 또는 전송율 집합 2(Rate Set 2)에 대해서 14.4 kbps 또는 28.8 kbps의 물리 채널 프레임을 채울 수 있는 크기의 RLP 프레임만을 생성한다. 상기 9.6 kbps 또는 14.4 kbps의 물리 채널 프레임을 채울 수 있는 RLP 프레임이 본 발명의 적용 대상이므로 본 발명에서는 RLP 프레임이라고 칭하겠다.
상기 RLP Type 3의 9.6 kbps 프레임을 받아서 상기 도 2의 다중화/역다중화 제어기와 물리 채널 제어기가 생성하는 프레임의 예가 도 3에 나타나 있다. 상기 도 3에서 우선 RLP 제어기가 RLP 프레임을 생성하여 다중화/역다중화 제어기에게 전달하면 상기 다중화/역다중화 제어기는 어떤 RLP 제어기가 생성한 것인지 표시하는 정보를 RLP 프레임 앞에 붙여서 'MuxPDU'를 완성시킨다. 상기 다중화/역다중화 제어기는 RLP 프레임마다 상기 MuxPDU를 생성한 후 MuxPDU를 연속적으로 물리 채널 프레임의 페이로드(payload)에 넣은 다음 남는 공간은 일정한 비트열로 채우고 물리 채널 제어기에게 전달한다. 상기 물리 채널 제어기는 전달된 물리 채널 프레임 페이로드에 대해서 상기 CDMA2000 표준이 규정하는 바와 같이 부호화 과정과 변조 과정을 수행한 후 수신기로 송신하게 된다.
상기 도 2에서 RLP 제어기와 다중화/역다중화 제어기는 범용 중앙 처리 장치(general purpose central processing unit)을 사용하는 것이 일반적이다. 따라서 상기 RLP 제어기와 다중화/역다중화 제어기는 일반적인 메모리 장치에서 데이터를 읽어서 프레임을 만들거나 또는 MuxPDU를 만들고 만들어진 프레임 또는 MuxPDU를 역시 일반적인 메모리 장치에 저장한다. 상기 프레임 또는 MuxPDU 생성 과정에 사용되는 메모리 장치는 8 비트를 하나의 저장 단위로 동작한다. 따라서 8 비트를 단위로 저장하고 읽는 작업은 매우 효과적으로 수행되지만 그렇지 않고 8 비트가 아닌 더 작은 단위로 동작하는 것은 부가적인 수행 절차가 많이 필요하므로 효과적으로 수행되지 않는다. 본 발명에서는 상기 8 비트 또는 8 비트의 배수를 단위로 메모리 장치에 저장되는 것을 바이트 정렬이 되었다고 칭하겠다.
상기 바이트 정렬은 일반 중앙 처리 장치를 사용하는 제어기들에게는 성능에 영향을 미치는 매우 중요한 요소 가운데 하나이다. 예를 들어 상기 도 3의 RLP 프레임(도 3의 (a))은 일련 번호 필드인 SEQ 필드가 8 비트로 되어 있으므로 8 비트 단위로 메모리 장치에서 제어기로 읽어들일 수 있다. 상기 RLP 프레임의 데이터 필드 또한 8 비트의 배수인 160 비트로 되어 있으므로 역시 8 비트 단위로 메모리 장치에서 읽어들일 수 있다. 또한 TYPE 필드가 3 비트이지만 이것은 8 비트 영역의 상위 3 비트를 사용하고 하위 5 비트는 사용하지 않으면 되므로 결국 TYPE 필드를 포함하는 8 비트를 읽고 상위 3 비트의 값을 설정한 후 다시 8 비트를 메모리 장치에 저장하면 된다.
그러나 상기 도 3의 MuxPDU(도 3의 (b))의 경우에는 1 비트의 MuxPDU 헤더 정보를 RLP 프레임 앞에 붙이므로 상기 도 3의 MuxPDU를 메모리에 저장할 때는 8 비트 저장 공간에 1 비트 MuxPDU 헤더 정보와 RLP 프레임의 SEQ 필드 중에서 상위 7 비트를 먼저 저장하고 SEQ 필드에서 나머지 1 비트와 데이터 필드의 첫번째 바이트의 상위 7 비트를 함께 저장해야한다. 나머지 데이터 바이트들에 대해서도 같은 저장 방식이 필요하다.
또한 상기 도 3의 물리 채널 프레임 페이로드(도 3의 (c))의 경우 크기가 8 비트의 배수가 아닌 172 비트의 MuxPDU를 연속적으로 저장하는 것 또한 상기한 과정과 마찬가지로 앞의 필드의 일부분과 뒤의 필드의 일부분을 계속 한 8 비트 저장 단위에 저장해야하므로 상기 일반 중앙 처리 장치가 처리하는데는 많은 시간이 필요하게 된다.
상기 문제를 해결하기 위해서 상기 CDMA2000 규격에서는 새로운 MuxPDU 형식과 새로운 RLP 프레임 형식을 제안하였다. 도 4에서는 이러한 새로운 프레임 포맷들을 보여준다. 상기 도 4의 RLP 프레임(도 4의 (a))은 가장 먼저 2 비트의 TYPE 필드가 오고, 일련 번호 필드인 SEQ 필드와 데이터 필드가 다음에 위치한다. 상기 도 4의 TYPE 필드는 비록 2 비트이므로 바이트 정렬이 되지는 않지만 8 비트 영역의 하위 2 비트를 사용하고 상위 6 비트는 사용하지 않으면 되므로 결국 TYPE 필드를 포함하는 8 비트를 읽고 하위 2 비트의 값을 설정한 후 다시 8 비트를 메모리 장치에 저장하면 된다.
또한 상기 도 4의 MuxPDU(도 4의 (b))를 생성할 때도 6 비트의 헤더 필드를 상기 TYPE 필드가 저장된 8 비트 저장 단위의 상위 6 비트에 쓰면 되므로 결국 TYPE 필드를 포함하는 8 비트를 읽고 상위 6 비트의 값을 설정한 후 다시 상기 8 비트를 메모리 장치에 저장하면 된다. 상기 과정으로 MuxPDU를 생성하면 생성된 MuxPDU는 모두 크기가 8 비트의 배수가 되므로 연속적으로 메모리에 저장하는 것 또한 상기 도 3의 방식에 비해서 훨씬 효과적으로 일어나게 된다. 따라서 상기 도 4의 프레임 포맷을 사용하면 모든 필드들을 8 비트 단위로 읽고 쓸 수 있으므로 처리 속도가 매우 향상된다.
그러나 상기 도 4의 문제점은 MuxPDU의 크기가 상기 도 3에 비해서 커지므로 9.6 kbps 또는 14.4 kbps의 물리 채널 프레임 페이로드에 들어가지 못한다는 것이다. 따라서 상기 도 4의 프레임 포맷들은 모두 19.2 kbps나 28.8 kbps 이상에서만 사용이 가능하다. 따라서 상기 CDMA2000 규격을 사용한 패킷 데이터 서비스에서 많이 사용될 것으로 예상되는 9.6 kbps 또는 14.4 kbps의 부가 채널을 지원하지 못한다는 단점이 있다.
상기 도 4의 또 다른 문제점은 RLP 프레임 형식이 바뀌었으므로 기존의 RLP를 수정해야만 한다는 것이다. 즉, 기존 도 3의 RLP 프레임을 더이상 적용할 수 없으므로 상기 RLP 프레임 형식만을 지원하는 RLP 타입 2는 CDMA2000 부가 채널에서 더이상 사용할 수 없게 된다.
따라서 상기 9.6 kbps 또는 14.4 kbps RLP 프레임들을 CDMA2000 부가 채널로 전송할 때 RLP를 수정하지 않으면서 기존의 MuxPDU를 생성하고 물리 채널 프레임을 채우는 방법 보다는 효과적인 다른 새로운 방법이 필요하다.
따라서 본 발명의 목적은 상기한 종래기술의 문제점을 해결하기 위해서 새로운 MuxPDU 형식과 생성된 MuxPDU를 부가 채널에 채우는 다중화/역다중화 제어기를 제공함에 있다.
본 발명의 다른 목적은 기존의 RLP를 수정하지 않으면서 9.6 kbps 또는 14.4 kbps의 부가 채널에도 전송할 수 있고 그 보다 더 높은 전송율의 부가 채널에도 전송하는데 있다.
본 발명의 또 다른 목적은 일반 중앙 처리 장치와 메모리 장치에서 효과적인 작업이 수행될 수 있도록 바이트 정렬을 맞출 수 있도록 하는데 있다.
이러한 목적들을 달성하기 위한 본 발명의 데이터 송신장치는 송신용 데이터 버퍼, 다수의 서비스 (RLP) 제어기, 다중화/역다중화 제어기, 물리계층 제어기를 포함하여 이루어진다. 다중화/역다중화 제어기는 다수의 서비스 제어기로부터의 RLP 프레임을 받고 이를 포함하는 MuxPDU들과 물리 채널 프레임 페이로드를 생성한다. 물리계층 처리기는 상기 생성된 물리 채널 프레임 페이로드를 물리채널을 통해 송신한다.
도 1은 패킷데이타를 수행하는 수행하는 일반적인 부호분할다중접속 통신시스템의 구성도.
도 2는 본 발명에 따른 RLP 통신장치를 도시하는 도면.
도 3은 CDMA2000에서 생성되는 프레임들의 포맷을 보여주는 도면
도 4는 CDMA2000에서 생성되는 프레임들의 포맷을 보여주는 도면.
도 5는 본 발명에서 생성되는 프레임 포맷을 보여주는 도면.
도 6은 본 발명에 따른 다중화/역다중화 제어기를 보여주는 도면.
도 7은 본 발명에서 생성되는 MuxPDU와 패딩 비트열을 보여주는 도면.
도 8은 본 발명에서 생성되는 정보 비트를 보여주는 도면.
이하 본 발명의 바람직한 실시예의 상세한 설명이 첨부된 도면들을 참조하여 설명될 것이다. 우선 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 동일한 부호를 가지도록 하고 있음에 유의해야 한다.
상기 도 2에서 물리계층 처리기 150, 250은 상기 IS-2000 규격에 따라서 단말기와 기지국 사이에 물리 채널을 연결하고, 다중화/역다중화 제어기 140, 150에서 전달한 물리 채널 프레임 페이로드를 상기 연결된 물리 채널을 통하여 상대편 물리 계층에게 전달하고, 상기 물리 채널을 통하여 수신된 상기 물리 채널 프레임 페이로드를 상기 다중화/역다중화 제어기 140, 150에게 전달하는 구성 요소들을 하나의 블록으로 나타낸 것이다.
다중화/역다중화 제어기 140,150은 상위 서비스 처리기인 RLP 처리기 130, 230에서 받은 RLP 프레임들에 목적지와 크기 등의 MuxPDU 정보를 RLP 프레임들에 붙여 MuxPDU를 생성한 후, 물리계층 처리기 150, 250에게 전달하는 다중화 기능과, 반대로 수신된 MuxPDU에 대해서 목적지와 크기를 확인한 후 상위 RLP 처리기 130, 230에게 전달하는 역다중화 기능을 수행한다.
송신 및 수신 데이터 버퍼 122, 124, 222, 224는 메모리 장치로서 도 1의 예에서와 같이 EIA-232 제어기나 IS-658 제어기가 상기 링크 프로토콜 처리기 110, 210에서 받은 데이터를 저장해둔다. 상기 데이터 버퍼들 122, 222는 RLP 처리기 130, 230가 요구할 때마다 저장된 패킷을 순서대로 요구된 크기에 맞게 잘라준다. 또한 상기 데이터 버퍼들 124, 224는 RLP 처리기 130, 230에서 데이터를 전달할 때마다 순서대로 저장해둔다. 이 저장된 데이터는 상기 EIA-232 제어기나 IS-658 제어기에 의해 PPP 처리기 또는 IWF부에게 전달된다. 상기 EIA-232 제어기나 IS-658 제어기는 EIA-232 규격과 IS-658 규격에 따라 동작하며, 상기 데이터 버퍼들 122, 124, 222, 224와 링크 프로토콜 처리기 110, 210 사이에서 데이터 송수신을 맡는다. 현재 CDMA2000 패킷 서비스에서는 상기 EIA-232 제어기나 IS-658 제어기 이외에 다른 방식을 사용할 수도 있으므로, 상기 도 2에서는 이들 제어기를 표시하지는 않았다는 사실에 유의할 필요가 있다.
도 6에서는 본 발명에서 제안하는 다중화/역다중화 제어기를 보여준다. 상기 도 6에서 RLP 제어기는 상기 도 2에서와 같다. 상기 도 6에서 다중화/역다중화 제어기는 범용 중앙 처리 장치로서 본 발명에서 제안하는 절차를 수행하는 장치이다. 메모리 장치는 상기 다중화/역다중화 제어기가 상기 RLP 제어기에서 받은 RLP 프레임을 저장하고 저장된 RLP 프레임을 바탕으로 만들어지는 물리 채널 프레임의 페이로드를 저장해두는 장치이다.
CRC 생성기는 논리 전송 단위를 사용하는 경우 필요한 장치로 부가 채널 프레임에 포함되는 물리 채널 CRC를 생성하는 장치와 같다. 또한, 패딩 비트열 레지스터는 8 비트 레지스터로 바이트 정렬을 위한 비트열을 저장하는 장치이고 채움 비트열 레지스터는 8 비트 레지스터로서 물리 채널 프레임의 페이로드에서 데이터가 없는 부분을 채우는 장치이다.
본 발명에 따라 바이트 정렬을 지키면서 RLP 프레임을 송수신하는 동작은 다중화/역다중화 제어기 140, 240의 동작으로 설명될 수 있을 것이다. 상기 다중화/역다중화 제어기 140과 240의 동작은 동일하게 수행되므로, 하기에서의 본 발명에 따른 동작은 편의상 다중화/역다중화 제어기 140의 동작으로 국한되어 설명될 것이다.
다중화/역다중화 제어기의 송신동작
현재 연결되어 있는 물리 채널을 통하여 패킷 데이터 뿐만 아니라 음성 데이터나, 기타 다른 여러 가지 정보들이 동시에 송신될 수 있으므로, 하기에서는 다중화/역다중화 제어기에게 전송할 데이터를 제공하는 역할을 수행하는 단위를 '서비스' 또는 '서비스 제어기'라고 칭할 것이다. 또한 다중화/역다중화 제어기 140과 물리계층 처리기 150이 서로 주고 받는 전송 단위를 '정보 비트(information bits)' 또는 '물리 체널 프레임(physical channel frame)의 페이로드(payload)'라고 칭하고, RLP처리기 130을 포함한 상위 서비스 블록과 다중화/역다중화 제어기 140이 서로 주고 받는 전송 단위를 '데이터 블록(data block)'이라고 칭한다.
송신측 다중화/역다중화 제어기 140은 적어도 매 설정시간(예: 20 ms)마다 물리계층 처리기 150에게 전송할 정보 비트를 생성하여 전달하여야 한다. 즉, 다중화/역다중화 제어기 140은 현재 연결되어 있는 모든 물리 채널에 대해서 물리 채널로 전송되는 프레임의 페이로드(payload)를 채울 정보 비트를 생성하여 전달하여야 한다. IS-2000 규격에는 기본 채널(Fundamental Channel), 전용 제어 채널(Dedicated Control Channel), 부가 채널(Supplemental Channel) 등이 존재한다. 본 발명은 상기 부가 채널에 적용할 수 있으므로 본 발명에서는 부가 채널만을 언급하도록 하겠다. 상기 다중화/역다중화 제어기 140이 이러한 정보 비트를 생성하여 물리 계층 제어기 150에게 전달하여 상기 부가 채널로 전송하고자 할 때는 다음과 같은 값들을 전달한다.
- SDU: 실제 전송될 정보 비트를 담는다. 부가 채널의 경우 만일 전송할 정보 비트가 없다면 상기 다중화/역다중화 제어기와 물리 계층이 미리 약속한 널값(NULL)을 채운다.
- FRAME_SIZE: 정보 비트가 담길 부가 채널 프레임의 크기를 담는다. 상기 SDU에 널값이 지정되는 경우에는 물리 계층에서 이 값을 무시한다.
- FRAME_RATE: 정보 비트가 담길 부가 채널 프레임이 전송될 전송 속도를 지정한다. 상기 SDU에 널값이 지정되는 경우에는 물리 계층에서 이 값을 무시한다.
송신측 다중화/역다중화 제어기 140이 상기한 내용을 물리계층 처리기 150에게 전달하면, 상기 물리계층 처리기 150은 지정된 부호화 방법 및 변조 방식 등을 사용하여 전달된 내용을 처리한 후 수신측에게 전송한다. 하기 〈표 1〉과 〈표 2〉는 부가 채널로 전송되는 물리 채널 프레임의 페이로드 크기를 보여준다.
CDMA2000의 부가 채널의 정보 비트 크기 (전송율 집합 1)
전송율 정보 비트 수
9600 bps 172 비트
19200 bps 360 비트
38400 bps 744 비트
76800 bps 1512 비트
CDMA2000의 부가 채널의 정보 비트 크기 (전송율 집합 2)
전송율 정보 비트 수
14400 bps 267 비트
28800 bps 552 비트
57600 bps 1128 비트
115200 bps 2280 비트
상기 〈표 1〉, 〈표 2〉에서 전송율 집합 1은 9.6 kbps, 19.2 kbps, 38.4 kbps, 76.8 kbps와 같이 9.6 kbps의 배수로 이루어지는 전송율의 집합을 말한다. 마찬가지로 상기 〈표 1〉, 〈표 2〉에서 전송율 집합 2는 14.4 kbps의 배수로 이루어지는 전송율의 집합을 말한다. 상기 〈표 1〉, 〈표 2〉에서는 상기한 바와 같이 RLP 제어기를 수정하지 않고 지원할 수 있는 전송율만을 보여주고 있다.
송신측 다중화/역다중화 제어기 140은 물리 채널로 전달할 논리 전송 단위의 페이로드 또는 정보 비트를 다음과 같이 생성한다. 우선 송신측 다중화/역다중화 제어기 140은 물리 채널로 전달할 논리 전송 단위의 페이로드 또는 정보 비트를 생성하기 위해, 논리적 채널(logical channel)이 현재 연결되어 있는 물리 채널에 대응되는 서비스들에서 전송할 데이터 블록(data block)을 전달받는다. 상기 논리적 채널이 연결된 물리 채널에 대응되는 서비스는 본 발명에서 현재 생성되는 정보 비트를 전송할 물리 채널로 자신의 데이터를 전송할 수 있는 서비스를 말한다. 즉, 현재 기본 채널로 전송될 정보 비트를 생성 중이고 기본 채널로 자신의 데이터를 전송할 수 있다면 상기 서비스에 해당된다. 이러한 서비스를 단말과 기지국 상호간에 서로 연결하고, 또한 상기 서비스의 논리적 채널을 물리 채널 위에 연결시키는 과정은 IS-2000에 규정된 시그날링 메시지(signaling message)와 시그날링 절차(signaling procedure)로 가능하다.
송신측 다중화/역다중화 제어기 140은 현재 논리적 채널이 연결되어 있는 물리 채널에 대응되는 서비스들의 데이터 블록을 전송하기로 결정하면, 적절한 우선 순위에 따라 상기 서비스 또는 RLP 제어기에게서 MuxPDU에 들어갈 수 있는 적절한 길이의 데이터 블록(도 5의 (a) 참조)을 요청한다. 상기 MuxPDU는 상기 다중화/역다중화 제어기에서 사용하는 블록 단위로 상기 다중화/역다중화 제어기 140은 상기 서비스에게서 데이터 블록을 받아들일 때 수신측 다중화/역다중화 제어기에서 수신된 상기 데이터 블록을 전달할 서비스를 알 수 있도록 형식 비트(format bit)를 상기 데이터 블록 뒤에 덧붙인 MuxPDU를 만든다(도 5의 (b) 참조). 상기 MuxPDU는 여러 가지 형식이 있을 수 있지만 본 발명에서는 상기한 바와 같이 RLP 제어기를 수정하지 않기 위해서 하기 〈표 3〉 또는 〈표 4〉의 형식을 사용하도록 하겠다.
부가 채널로 전송되는 MuxPDU 포맷 (전송율 집합 1)
제1서비스데이터 블록 제2서비스데이터 블록 형식 비트
171 비트 - '0'
- 168 비트 '0001'
부가 채널로 전송되는 MuxPDU 형식 (전송율 집합 2)
제1서비스데이터 블록 제2서비스데이터 블록 형식 비트
266 비트 - '0'
- 262 비트 '00001'
상기 〈표 3〉, 〈표 4〉의 MuxPDU는 최대 두 개의 서비스를 지원할 수 있고 상기 서비스 제어기 또는 RLP 제어기는 자신이 제1서비스인지 제2서비스인지에 따라서 상기 〈표 3〉, 〈표 4〉에 지정된 크기의 데이터 블록을 생성한다. 따라서, 상기 다중화/역다중화 제어기 140은 MuxPDU를 생성할 때 다음과 같이 동작한다.
첫째, 우선 순위에 따라서 이번에 데이터 블록을 요청할 서비스 제어기를 선택한다.
둘째, 상기 선택된 제어기에게 데이터 블록을 요청한다.
셋째, 상기 제어기에서 데이터 블록이 전달되면 상기 다중화/역다중화 제어기는 전달된 데이터 블록을 8 비트 단위로 상기 메모리 장치에 저장한다. 즉, 전송율 집합 1일 때,
- 상기 데이터 블록의 크기가 171 비트이면 앞의 168 비트를 8 비트 단위로 저장하고 마지막 3 비트는 8 비트 저장 단위의 상위 3 비트에 저장한다.
- 상기 데이터 블록의 크기가 168 비트이면 8 비트 단위로 상기 메모리 장치에 저장한다.
또는 전송율 집합 2일 때,
- 상기 데이터 블록의 크기가 266 비트이면 앞의 264 비트를 8 비트 단위로 저장하고 마지막 2 비트는 8 비트 저장 단위의 상위 2 비트에 저장한다.
- 상기 데이터 블록의 크기가 262 비트이면 앞의 236 비트를 8 비트 단위로 저장하고 마지막 6 비트는 8 비트 저장 단위의 상위 6 비트에 저장한다.
넷째, 상기 저장된 데이터 블록의 뒤에 상기 〈표 3〉 또는 〈표 4〉에 따른 형식 비트를 붙여서 MuxPDU를 완성한다. 즉, 즉, 전송율 집합 1일 때,
- 상기 데이터 블록의 크기가 171 비트이면 마지막 3 비트가 저장된 8 비트 저장 단위의 상위 네번째 비트에 상기 〈표 3〉의 형식 비트 '0'을 저장한다.
- 상기 데이터 블록의 크기가 168 비트이면 데이터 블록이 저장된 바로 다음 8 비트 저장 단위의 상위 4 비트에 상기 〈표 3〉의 형식 비트 '0001'을 저장한다.
또는 전송율 집합 2일 때,
- 상기 데이터 블록의 크기가 266 비트이면 마지막 2 비트가 저장된 8 비트 저장 단위의 상위 세번째 비트에 상기 〈표 4〉의 형식 비트 '0'을 저장한다.
- 상기 데이터 블록의 크기가 262 비트이면 마지막 6 비트가 저장된 8 비트 저장 단위의 상위 일곱번째와 여덟번째 비트에 상기 〈표 4〉의 형식 비트 '00001'의 앞 두 비트를 저장하고 다음 8 비트 저장 단위의 상위 3 비트에 나머지 형식 비트를 저장한다.
상기 과정을 마치면 172 비트 MuxPDU 또는 267 비트 MuxPDU가 상기 메모리 장치에 바이트 정렬이 되어서 저장된다.
상기 정보 비트는 이러한 MuxPDU 하나 또는 여러 개를 포함하고 있을 수 있다(도 5의 (c) 참조). 하기 〈표 5〉 또는 〈표 6〉에서는 부가 채널에서 가능한 상기 〈표 3〉 또는 〈표 4〉 형식 MuxPDU의 최대 개수를 보여준다.
CDMA2000의 부가 채널의 최대 MuxPDU의 수 (전송율 집합 1)
전송율 최대 MuxPDU의 수
9600 bps 1 개
19200 bps 2 개
38400 bps 4 개
76800 bps 8 개
CDMA2000의 부가 채널의 최대 MuxPDU의 수 (전송율 집합 2)
전송율 최대 MuxPDU의 수
14400 bps 1 개
28800 bps 2 개
57600 bps 4 개
115200 bps 8 개
상기 〈표 5〉 또는 〈표 6〉에서 MuxPDU 수가 하나만 규정된 전송율의 부가 채널에는 상기 생성된 MuxPDU를 바로 물리 채널 제어기에게 전달하고 정보 비트 생성 과정을 마친다. 그러나 상기 〈표 5〉 또는 〈표 6〉에서 MuxPDU 수가 두 개 이상으로 규정된 전송율의 부가 채널에 대해서는 상기 다중화/역다중화 제어기 140은 각각의 MuxPDU를 바이트 정렬시키기 위해 필요한 비트를 추가적으로 삽입한다. 상기 도 5의 (c)에서는 MuxPDU의 크기가 모두 172 비트이므로 각 MuxPDU들을 바이트 정렬시키기위해 4 비트의 '0000' 비트열을 삽입하는 것을 보여준다. 본 발명에서는 상기 바이트 정렬을 위한 추가 비트열을 패딩 비트열(padding bit patten)이라고 칭하겠다.
즉, 상기 다중화/역다중화 제어기 140은 MuxPDU 크기를 8 비트의 배수로 만들기 위해서 상기에서 생성한 172 비트 MuxPDU 또는 267 비트의 MuxPDU의 마지막 4 비트 또는 3 비트가 저장된 8 비트 저장 단위의 하위 4 비트 또는 5 비트를 상기 비트열 레지스터의 하위 4 비트 또는 5 비트의 값을 저정한다. 상기 비트열 레지스터에는 본 발명에서는 현재 8 비트의 '00000000' 값을 항상 넣어두는 것으로 한다. 상기 과정을 마치면 상기 MuxPDU와 패딩 비트열을 합친 크기는 176 비트 또는 272 비트가 되므로 모두 8 비트의 배수가 되어 상기 메모리 장치의 8 비트 저장 단위를 모두 채울 수 있게 된다. 도 7에서는 이러한 과정을 거쳐서 생성되는 MuxPDU와 패딩 비트열을 보여준다. 상기 도 7에서 회색 부분이 다중화/역다중화 제어기 140에 의해서 추가되는 부분이고 나머지 부분이 RLP 제어기에 의해서 생성되는 데이터 블록이다. 상기 도 7에서 알 수 있듯이 모든 MuxPDU는 패딩 비트열을 붙이면 길이가 바이트 단위로 되는 것을 알 수 있다.
상기 송신측 다중화/역다중화 제어기 140은 상기 MuxPDU를 만들고 패딩 비트열을 채우는 작업을 상기 〈표 5〉 또는 〈표 6〉에 규정된 최대 MuxPDU 개수만큼 MuxPDU를 생성할 때까지 또는 상기 서비스 제어기, 즉 RLP 제어기들이 모두 데이터 블록을 전달하지 않을 때까지 수행한다. 상기 다중화/역다중화 제어기 140은 생성된 MuxPDU를 메모리 장치에 저장된 이전에 생성된 MuxPDU와 패딩 비트열 바로 다음에 저장한다. 상기 다중화/역다중화 제어기 140은 이러한 방법으로 전송할 MuxPDU를 만들게 된다.
상기 송신측 다중화/역다중화 제어기 140은 더 이상의 전송할 데이터 블록이 없고 최대 MuxPDU 개수만큼 MuxPDU를 생성하지 못한 경우, 상기 만들어진 MuxPDU들로 정보 비트를 채운다. 그리고 정보 비트의 남은 부분을 채우기 위해서 상기 다중화/역다중화 제어기 140은 수신측 다중화/역다중화 제어기와 미리 약속한 일정한 비트열(bit pattern)을 사용하여 정보 비트의 남은 부분을 채운다. 본 발명에서는 상기 일정한 비트열을 '채움 비트열(fill bit pattern)'이라고 칭할 것이다. 따라서, 상기 송신측 다중화/역다중화 제어기 140은 상기 정보 비트의 남은 부분에 대해서 상기 채움 비트열 레지스터에 저장된 8 비트 비트열을 반복적으로 채운다. 즉, 남은 정보 비트 부분이 40 비트라면 상기 8 비트 채움 비트열 5 개를 40 비트 영역에 채운다. 본 발명에서는 상기 채움 비트열 레지스터에 8 비트의 '11111111'이 저장된 것으로 한다. 상기 과정을 마치면 다중화/역다중화 제어기 140은 상기 생성된 정보 비트를 물리 채널 제어기에게 전달한다(도 5의 (c) 참조).
상기 과정과 달리 정보 비트에는 또한 하나 또는 여러 개의 MuxPDU 마다 오류를 발견할 수 있는 CRC(Cyclic Redundancy Code)가 추가될 수 있다. 여러 개의 MuxPDU 마다 오류를 발견할 수 있는 CRC가 추가되는 경우, 하나의 CRC와 상기 CRC로 보호되는 정보 비트의 일부분을 본 발명에서는 '논리 전송 단위(LTU: Logical Transmission Unit)'이라고 칭하고 상기 물리 계층에게 전달될 정보 비트를 여러 부분으로 나누어서 각 나누어진 부분마다 오류를 검사할 수 있는 CRC를 넣는 방식을 '논리 전송 단위(logical transmission unit)가 사용되었다'고 한다. 이때 상기 CRC에 의해서 보호되는 CRC를 제외한 논리 전송 단위의 나머지 부분을 '논리 전송 단위의 페이로드'라고 칭할 것이다. 이들 논리 전송 단위는 수신측 다중화/역다중화 제어기에서 올바르게 수신되었는지의 여부를 판단하는 기본 단위가 된다. 만일 상기 논리 전송 단위가 사용되지 않는다면 수신측 다중화/역다중화 제어기에서 올바르게 수신되었는지 판단하는 기본 단위는 정보 비트가 된다.
송신측 다중화/역다중화 제어기 140은 현재 전송될 물리 채널 프레임에 대해서 가능한 전송율과 정보 비트의 크기, 그리고 논리 전송 단위가 사용되는지 여부와 사용될 경우의 논리 전송 단위 크기와 CRC 생성 방법 등을 미리 알고 있어야 한다. 이러한 '형상 정보(configuration)'는 단말과 기지국이 미리 약속한 범위에서, 물리 계층 제어기 150이 제공하는 현재의 물리 채널 상태에 따라 상기 송신측 다중화/역다중화 제어기 140이 생성할 정보 비트의 크기와 논리 전송 단위의 생성 방식을 결정하는데 사용한다. 본 발명에서는 부가 채널에 콘볼루션 코드(convolutional code)가 사용되고 전송율이 상기 〈표 1〉에서 38.4 kbps, 76.8 kbps 또는 상기 〈표 2〉에서 57.6 kbps, 115.2 kbps일 때 두 개의 MuxPDU 마다 16 비트 CRC를 항상 생성하는 것으로 한다. 하기 〈표 7〉, 〈표 8〉에서는 논리 전송 단위가 생성되는 경우 논리 전송 단위의 크기와 개수를 보여준다.
CDMA2000의 부가 채널의 논리 전송 단위 (전송율 집합 1)
전송율 논리 전송 단위 크기 논리 전송 단위 개수
38400 bps 368 비트 2 개
76800 bps 368 비트 4 개
CDMA2000의 부가 채널의 최대 MuxPDU의 수 (전송율 집합 2)
전송율 최대 MuxPDU의 수 논리 전송 단위 개수
57600 bps 560 비트 2 개
115200 bps 560 비트 4 개
상기 송신측 다중화/역다중화 제어기는 다음과 같이 논리 전송 단위가 사용된 정보 비트를 생성한다.
첫째, 상기한 방법과 같이 첫번째 MuxPDU를 만들고 메모리 장치에 저장된 MuxPDU 바로 뒤에 패딩 비트열을 넣는다. 또한 상기한 방법과 같이 두번째 MuxPDU를 만들고 메모리 장치에 저장된 MuxPDU 바로 뒤에 패딩 비트열을 넣는다. 만일 첫번째 MuxPDU를 생성할 때 모든 서비스 제어기가 아무런 데이터 블록을 전달하지 않으면 상기 채움 비트열 레지스터에 저장된 채움 비트열을 MuxPDU와 패딩 비트열을 합한 크기의 두 배만큼 삽입한다. 만일 첫번째 MuxPDU를 생성한 후 두번째 MuxPDU를 생성할 때 모든 서비스 제어기가 데이터 블록을 전달하지 않으면 상기 채움 비트열 레지스터에 저장된 채움 비트열을 MuxPDU와 패딩 비트열을 합한 크기만큼 상기 첫번째 MuxPDU와 패딩 비트열 다음에 삽입한다. 상기 방법으로 논리 전송 단위의 페이로드인 352 비트 또는 544 비트의 데이터가 만들어진다.
둘째, 상기와 같이 만들어진 352 비트 또는 544 비트의 페이로드를 상기 CRC 생성기에게 전달하고 16 비트 CRC를 전달받는다. 상기 전달된 16 비트 CRC를 상기 352 비트 또는 544 비트의 페이로드 뒤에 삽입한다. 상기 방법으로 368 비트 또는 560 비트의 논리 전송 단위가 만들어진다.
셋째, 상기 〈표 7〉, 〈표 8〉의 논리 전송 단위 개수만큼 상기 첫째와 둘째 과정을 반복한다. 상기 첫째와 둘째 과정에서 생성되는 논리 전송 단위는 이전에 생성되었던 논리 전송 단위의 바로 뒤에 삽입된다. 상기 〈표 7〉, 〈표 8〉의 논리 전송 단위 개수만큼 논리 전송 단위를 생성하여 메모리 장치에 저장하면 상기 생성된 논리 전송 단위 모두를 물리 채널 제어기에 전달할 정보 비트의 앞 부분에 넣는다. 상기 논리 전송 단위들이 상기 정보 비트를 모두 채우지 못하면 남는 부분은 모두 '0'으로 설정한다. 상기 다중화/역다중화 제어기 140은 완성된 정보 비트를 물리 채널 제어기에게 전달한다.
다중화/역다중화 제어기의 수신동작
수신측 물리계층 처리기 150은 수신되는 신호를 지정된 복호화 방법 및 복조 방식 등을 사용하여 해석한 다음, 수신된 물리 계층 프레임에 담긴 정보 비트 부분을 수신측 다중화/역다중화 제어기 140에게 전달한다. 물리계층 처리기 150이 이러한 정보 비트를 해석하여 다중화/역다중화 제어기 140에게 전달할 때는 다음과 같은 정보가 포함되어 전달된다.
- SDU: 실제 수신된 정보 비트를 담는다. 만일 수신된 정보 비트가 깨졌으면, 상기 다중화/역다중화 제어기 140과, 물리계층 처리기 150이 미리 약속한 널값(NULL)을 채운다.
- FRAME_QUALITY: 수신된 물리 채널 프레임이 올바른(valid) 프레임인지 아닌지의 여부를 알려준다.
- FRAME_SIZE: 수신된 물리 채널 프리임의 크기를 담는다. 이 값은 수신된 물리 채널 프레임의 전송 속도에 따라서 결정된다.
- FRAME_RATE: 수신된 물리 채널 프레임의 전송 속도를 담는다.
상기 수신측 다중화/역다중화 제어기 140은 상기 물리계층 처리기에서 전달받은 SDU가 널값이 아니면 상기 메모리 장치에 8 비트 단위로 저장한다.
상기 수신측 다중화/역다중화 제어기 140은 현재 수신된 물리 채널 프레임에 대해서 전송율과 정보 비트의 크기, 그리고 논리 전송 단위가 사용되었는지 여부와, 논리 전송 단위가 사용되었다면 수신된 논리 전송 단위의 크기, CRC 생성 방법 등을 미리 알고 있어야 한다. 이러한 형상 정보(configuration)은 단말과 기지국이 미리 약속한 범위에서 물리계층 처리기 150이 제공하는 상기 정보에 따라 결정할 수 있는 것으로 한다. 본 발명에서는 부가 채널에 콘볼루션 코드(convolutional code)가 사용되고 전송율이 상기 〈표 1〉에서 38.4 kbps, 76.8 kbps 또는 상기 〈표 2〉에서 57.6 kbps, 115.2 kbps일 때 상기 〈표 7〉 또는 〈표 8〉에 규정된 논리 전송 단위가 항상 사용되는 것으로 한다.
상기 수신측 다중화/역다중화 제어기 140은 만일 수신측 물리계층 처리기 150에서 SDU에 널값을 채우지 않았거나 FRAME_QUALITY에 깨진 프레임이 수신되었다고 알려주면 상기 형상 정보와 수신측 물리계층 처리기 150이 제공한 정보에 의해서 논리 전송 단위가 수신된 프레임에 사용되었는지 결정한다.
상기 수신측 다중화/역다중화 제어기 140은 만일 논리 전송 단위가 사용되었다면 논리 전송 단위의 길이와 CRC 검사 방법, 그리고 논리 전송 단위의 개수를 결정한다. 상기 다중화/역다중화 제어기 140은 상기 〈표 7〉 또는 〈표 8〉에서 지정된 논리 전송 단위의 크기와 개수 만큼 수신된 정보 비트에서 논리 전송 단위를 분리한다. 즉, 상기 논리 전송 단위는 그 크기가 일정하며 8 비트의 배수로 이루어져 있으므로 상기 다중화/역다중화 제어기 140은 메모리에 저장된 수신된 정보 비트를 상기 〈표 7〉 또는 〈표 8〉의 길이 단위로 나누면 논리 전송 단위를 구분할 수 있다. 도 8에는 상기 과정의 예가 나타나있다. 전송율 38.4 kbps로 수신된 정보 비트의 경우 상기 도 8에서와 같이 744 비트, 즉 93 바이트이다. 메모리 장치에 저장된 93 바이트의 정보 비트에서 앞 44 바이트가 첫번째 논리 전송 단위이고 그 다음 44 바이트가 두번째 논리 전송 단위이다. 마지막 40 비트는 논리 전송 단위를 생성하고 남은 부분을 '0'으로 채운 부분이 된다. 상기 두 논리 전송 단위는 모두 16 비트 CRC를 마지막 끝 부분에 담고 있으므로 결국 42 바이트의 페이로드와 2 바이트의 CRC로 구성되게 된다.
상기 수신측 다중화/역다중화 제어기 140은 할당되어 있는 물리 채널에서 수신된 정보 비트를 보내면, 물리 채널에서 함께 전달한 FRAME_QUALITY를 보고서 수신된 정보 비트가 깨졌는지 판단한다. 상기 수신측 다중화/역다중화 제어기 140은 만일 수신된 정보 비트가 깨졌고 수신된 정보 비트가 여러 개의 논리 전송 단위로 나누어져 있다면, 상기 과정에서 구분된 각 논리 전송 단위의 CRC를 다시 평가하여 오류가 없는 논리 전송 단위들이 있는지 살펴본다. 즉 상기 수신측 다중화/역다중화 제어기 140은 상기 논리 전송 단위의 페이로드를 상기 CRC 생성기에게 전달한 후 CRC 생성기가 전달한 16 비트 CRC와 상기 논리 전송 단위의 CRC가 서로 일치하는지 살펴본다. 만일 일치하면 논리 전송 단위는 오류가 없는 것이고 그렇지 않다면 오류가 있는 것이 된다.
상기 다중화/역다중화 제어기 140은 상기 과정에서 만일 오류가 있는 논리 전송 단위가 있다면, 각각의 오류가 있는 논리 전송 단위에 대하여 논리적 채널이 연결된 물리 채널에 대응되는 모든 서비스 제어기들에게 깨진 데이터 블록이 수신되었음을 알린다.
상기 수신측 다중화/역다중화 제어기 140은 만일 수신된 정보 비트가 깨졌고 수신된 정보 비트에 하나 또는 여러 개의 MuxPDU 마다 오류를 발견할 수 있는 CRC가 추가되어 있지 않다면, 논리적 채널이 연결된 물리 채널에 대응되는 모든 서비스 제어기들에게 깨진 데이터 블록이 수신되었음을 알린다.
상기 수신측 다중화/역다중화 제어기 140은 만일 오류가 없는 논리 전송 단위 또는 정보 비트가 수신되었으면, 다음과 같이 MuxPDU들을 상기 논리 전송 단위의 페이로드 또는 정보 비트에서 분리한다.
첫째, 논리 전송 단위가 쓰였다면 MuxPDU는 두 개가 들어있고 그렇지 않다면 상기 〈표 5〉 또는 〈표 6〉, 그리고 전송율에 따라서 최대 MuxPDU 개수가 정해진다.
둘째, 상기 메모리 장치에 저장된 논리 전송 단위의 페이로드 또는 정보 비트에서 상기 MuxPDU의 개수 또는 최대 개수 만큼 다음을 수행한다.
- MuxPDU의 길이는 172 비트 또는 267 비트이므로 MuxPDU의 마지막 형식 비트를 살펴본다. 형식 비트가 제1서비스이면 MuxPDU 앞 171 비트 또는 266 비트 부분을 제1서비스에 해당되는 서비스 제어기에게 전달한다. 만일 형식 비트가 제2서비스를 의미하면 MuxPDU 앞 168 비트 또는 262 비트 부분을 제2서비스에 해당되는 서비스 제어기에게 전달한다. 만일 형식 비트가 아무 것도 아니면 상기 다중화/역다중화 제어기 140은 나머지 논리 전송 단위의 페이로드 또는 정보 비트 부분을 무시한다.
상기 과정을 수신된 모든 논리 전송 단위 또는 정보 비트에 대해서 마치면 상기 수신측 다중화/역다중화 제어기 140은 수신 작업을 종료한다.
상술한 바와 같이 본 발명에서는 범용 중앙 연산 장치와 메모리 장치를 사용하는 경우 다중화/역다중화 작업을 효과적으로 수행할 수 있도록 하기 위해 바이트 정렬을 한 MuxPDU를 생성함으로써 처리 효율을 높일 수 있도록 하는 이점이 있다. 상술한 바와 같이 본 발명에서는 상기 바이트 정렬이 맞는 MuxPDU를 송신하고 수신할 수 있도록 하는 다중화/역다중화기와 MuxPDU 생성 방법을 제안하였다.

Claims (24)

  1. 물리채널로 전송하기 위한 데이터 블록을 수신하여 다중화 PDU를 생성하고, 바이트 정렬을 위한 소정의 패딩비트들을 상기 다중화 PDU에 부가하는 과정과,
    상기 바이트 정렬된 다중화 PDU들을 정보비트열에 삽입하여 물리채널 프레임을 생성하는 과정으로 이루어지는 부호분할다중접속 통신시스템의 데이터 송신방법.
  2. 제1항에 있어서, 전송율 집합이 1일 때의 상기 다중화 PDU 생성과정이, 상기 데이터 블록의 크기가 171비트이면, 앞의 168비트를 8비트 단위로 저장하며, 마지막 3비트는 8비트 저장단위의 상위 3비트에 저장하고 상위 네 번째 비트에 1비트의 상기 형식비트를 저장하는 부호분할다중접속 통신시스템의 데이터 송신방법.
  3. 제2항에 있어서, 상기 1비트의 형식비트가 0인 부호분할다중접속 통신시스템의 데이터 송신방법.
  4. 제1항에 있어서, 전송율 집합이 1일 때의 상기 다중화 PDU 생성과정이, 상기 데이터 블록의 크기가 168비트이면, 168비트를 8비트 단위로 저장하며, 다음의 8비트 저장 단위의 상위 4비트에 형식비트들을 저장하는 부호분할다중접속 통신시스템의 데이터 송신방법.
  5. 제14항에 있어서, 상기 4비트의 형식비트가 0001인 부호분할다중접속 통신시스템의 데이터 송신방법.
  6. 제1항에 있어서, 전송율 집합이 2일 때의 상기 다중화 PDU 생성과정이, 상기 데이터 블록의 크기가 266비트이면, 앞의 264비트를 8비트 단위로 저장하며, 마지막 2비트는 8비트 저장단위의 상위 2비트에 저장하고 상위 세 번째 비트에 1비트의 상기 형식비트를 저장하는 부호분할다중접속 통신시스템의 데이터 송신방법.
  7. 제6항에 있어서, 상기 1비트의 형식비트가 0인 부호분할다중접속 통신시스템의 데이터 송신방법.
  8. 제1항에 있어서, 전송율 집합이 2일 때의 상기 다중화 PDU 생성과정이, 상기 데이터블록의 크기가 262비트이면 앞의 236비트를 8비트 단위로 저장하고, 마지막 6비트는 8비트 저장단위의 상위 6비트에 저장하고 상위 일곱 번째와 여덟 번째 비트에 5비트의 형식비트들 중 상위 2비트를 저장하고 다음 8비트 저장위의 상위 3비트에 상기 형식비트들의 하위 3비트들을 저장하는 부호분할다중접속 통신시스템의 데이터 송신방법.
  9. 제8항에 있어서, 상기 5비트의 형식비트들이 00001인 부호분할다중접속 통신시스템의 데이터 송신방법.
  10. 제1항에 있어서, 상기 물리채널이 부가채널인 부호분할다중접속 통신시스템의 데이터 송신방법.
  11. 물리채널로 전송하기 위한 데이터 블록을 수신하여 다중화 PDU를 생성하고, 바이트 정렬을 위한 소정의 패딩비트들을 상기 다중화 PDU에 부가하는 과정과,
    상기 바이트 정렬된 소정수의 다중화 PDU들에 CRC를 삽입하여 LTU를 생성하는 과정과,
    상기 LTU들을 정보비트열에 삽입하여 물리채널 프레임을 생성하는 과정으로 이루어지는 부호분할다중접속 통신시스템의 데이터 송신방법.
  12. 제11항에 있어서, 전송율 집합이 1일 때의 상기 다중화 PDU 생성과정이, 상기 데이터 블록의 크기가 171비트이면, 앞의 168비트를 8비트 단위로 저장하며, 마지막 3비트는 8비트 저장단위의 상위 3비트에 저장하고 상위 네 번째 비트에 1비트의 상기 형식비트를 저장하는 부호분할다중접속 통신시스템의 데이터 송신방법.
  13. 제12항에 있어서, 상기 1비트의 형식비트가 0인 부호분할다중접속 통신시스템의 데이터 송신방법.
  14. 제11항에 있어서, 전송율 집합이 1일 때의 상기 다중화 PDU 생성과정이, 상기 데이터 블록의 크기가 168비트이면, 168비트를 8비트 단위로 저장하며, 다음의 8비트 저장 단위의 상위 4비트에 형식비트들을 저장하는 부호분할다중접속 통신시스템의 데이터 송신방법.
  15. 제14항에 있어서, 상기 4비트의 형식비트가 0001인 부호분할다중접속 통신시스템의 데이터 송신방법.
  16. 제11항에 있어서, 전송율 집합이 2일 때의 상기 다중화 PDU 생성과정이, 상기 데이터 블록의 크기가 266비트이면, 앞의 264비트를 8비트 단위로 저장하며, 마지막 2비트는 8비트 저장단위의 상위 2비트에 저장하고 상위 세 번째 비트에 1비트의 상기 형식비트를 저장하는 부호분할다중접속 통신시스템의 데이터 송신방법.
  17. 제16항에 있어서, 상기 1비트의 형식비트가 0인 부호분할다중접속 통신시스템의 데이터 송신방법.
  18. 제11항에 있어서, 전송율 집합이 2일 때의 상기 다중화 PDU 생성과정이, 상기 데이터블록의 크기가 262비트이면 앞의 236비트를 8비트 단위로 저장하고, 마지막 6비트는 8비트 저장단위의 상위 6비트에 저장하고 상위 일곱 번째와 여덟 번째 비트에 5비트의 형식비트들 중 상위 2비트를 저장하고 다음 8비트 저장위의 상위 3비트에 상기 형식비트들의 하위 3비트들을 저장하는 부호분할다중접속 통신시스템의 데이터 송신방법.
  19. 제18항에 있어서, 상기 5비트의 형식비트들이 00001인 부호분할다중접속 통신시스템의 데이터 송신방법.
  20. 제11항에 있어서, 상기 LTU를 생성하는 과정이, 적어도 두 개의 바이트 정렬된 다중화 PDU들과 CRC를 이루어지는 LTU를 생성하는 부호분할다중접속 통신시스템의 데이터 송신방법.
  21. 제11항에 있어서, 상기 물리채널이 부가채널인 부호분할다중접속 통신시스템의 데이터 송신방법.
  22. 물리채널로 전송하기 위한 데이터 블록을 수신하여 다중화 PDU를 생성하고, 바이트 정렬을 위한 소정의 패딩비트들을 상기 다중화 PDU에 부가하고 상기 바이트 정렬된 다중화 PDU들로 정보비트열을 구성하는 다중화 제어기와,
    상기 정보비트열에 CRC 및 테일비트들을 부가하여 물리채널 프레임을 생성하는 물리채널 제어기로 구성되는 부호분할다중접속 통신시스템의 데이터 송신장치.
  23. 제22항에 있어서, 상기 물리채널 제어기가 부가채널 제어기인 부호분할다중접속 통신시스템의 데이터 송신장치.
  24. RLP 프레임을 생성하는 RLP제어기와,
    상기 RLP 제어기에서 전달되는 RLP 프레임들에 다중화 PDU 정보들을 붙여 다중화 PDU를 생성하고, 상기 바이트 정렬을 위한 소정의 형식비트들을 상기 다중화 PDU에 부가하고 상기 바이트 정렬된 다중화 PDU들로 정보비트열을 구성하는 다중화 제어기와,
    상기 바이트 정렬된 다중화 PDU에 삽입하기 위한 CRC를 생성하는 CRC 생성기와,
    상기 정보비트열에 CRC 및 테일비트들을 부가하여 물리채널 프레임을 생성하는 물리채널 제어기로 구성되는 부호분할다중접속 통신시스템의 데이터 송신장치.
KR10-1999-0021264A 1999-06-04 1999-06-04 부호분할다중접속 통신시스템의 데이터 송신장치 및 방법 KR100407356B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-1999-0021264A KR100407356B1 (ko) 1999-06-04 1999-06-04 부호분할다중접속 통신시스템의 데이터 송신장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-1999-0021264A KR100407356B1 (ko) 1999-06-04 1999-06-04 부호분할다중접속 통신시스템의 데이터 송신장치 및 방법

Publications (2)

Publication Number Publication Date
KR20010001810A true KR20010001810A (ko) 2001-01-05
KR100407356B1 KR100407356B1 (ko) 2003-11-28

Family

ID=19590941

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1999-0021264A KR100407356B1 (ko) 1999-06-04 1999-06-04 부호분할다중접속 통신시스템의 데이터 송신장치 및 방법

Country Status (1)

Country Link
KR (1) KR100407356B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100951209B1 (ko) * 2004-12-31 2010-04-05 모토로라 인코포레이티드 무선 통신 시스템에서의 데이터 디코딩 방법 및 장치

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6088342A (en) * 1997-05-05 2000-07-11 Nokia Mobile Phones Limited Dynamic configuration of radio link protocol in a telecommunications system
WO1998026557A1 (fr) * 1996-12-10 1998-06-18 Ntt Mobile Communications Network Inc. Dispositif de communication mobile, procede de communication de donnees mobiles et support d'enregistrement
JP2848370B2 (ja) * 1997-01-31 1999-01-20 安藤電気株式会社 通信回線監視装置
KR20000073615A (ko) * 1999-05-12 2000-12-05 윤종용 부호분할 다중접속 방식의 이동통신 시스템에서 무선링크 프로토콜 전송방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100951209B1 (ko) * 2004-12-31 2010-04-05 모토로라 인코포레이티드 무선 통신 시스템에서의 데이터 디코딩 방법 및 장치

Also Published As

Publication number Publication date
KR100407356B1 (ko) 2003-11-28

Similar Documents

Publication Publication Date Title
KR100416996B1 (ko) 이동 통신시스템에서 라디오링크프로토콜에 따른 가변 길이의 데이터 송수신 장치 및 방법
CA2380700C (en) An apparatus and method for transmitting and receiving data according to radio link protocol in a mobile communications system
JP3426224B2 (ja) 移動通信システムにおける無線リンクプロトコルによる可変長データの伝送装置及び方法
KR100516671B1 (ko) 이동통신시스템에서 라디오링크프로토콜에 따른 가변길이의 데이터 송수신 장치 및 방법
KR20020002074A (ko) 스플릿 모드의 프로토콜 데이터 유닛의 생성 방법
US7349434B2 (en) Method and apparatus for transmitting different data types in a wireless packet data communication system
CN102904673B (zh) 使用crc和相等长度分组进行分组传输的方法和装置
KR20010093614A (ko) 무선 패킷 송수신 장치 및 그 방법
KR100532321B1 (ko) 이동 통신시스템에서 라디오링크프로토콜에 따른 가변 길이의 블록 일련번호 생성 및 바이트 일련번호 확인 장치 및 방법
KR100407356B1 (ko) 부호분할다중접속 통신시스템의 데이터 송신장치 및 방법
KR20000074179A (ko) 이동 통신시스템에서 라디오링크프로토콜에 따른 데이터 송수신장치 및 방법
KR100446527B1 (ko) 무선 패킷 데이터 통신 시스템에서 패킷 데이터 유닛의송신 및 수신 방법
US20070258413A1 (en) Method and a Device for Transferring Signalling Information in a Tdma Based System
KR20020011762A (ko) 논리적 전송 유닛의 오류를 체크하는 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061018

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee