KR20000065898A - Radio port up/down converter multiplex PLL synthesizer supplier - Google Patents

Radio port up/down converter multiplex PLL synthesizer supplier Download PDF

Info

Publication number
KR20000065898A
KR20000065898A KR1019990012645A KR19990012645A KR20000065898A KR 20000065898 A KR20000065898 A KR 20000065898A KR 1019990012645 A KR1019990012645 A KR 1019990012645A KR 19990012645 A KR19990012645 A KR 19990012645A KR 20000065898 A KR20000065898 A KR 20000065898A
Authority
KR
South Korea
Prior art keywords
pll
synthesizer
synthesizers
signals
signal
Prior art date
Application number
KR1019990012645A
Other languages
Korean (ko)
Inventor
김관민
장홍석
Original Assignee
김영환
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업 주식회사 filed Critical 김영환
Priority to KR1019990012645A priority Critical patent/KR20000065898A/en
Publication of KR20000065898A publication Critical patent/KR20000065898A/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/22Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop
    • H03L7/23Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop with pulse counters or frequency dividers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/005Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/403Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency
    • H04B1/406Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency with more than one transmission mode, e.g. analog and digital modes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W88/00Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
    • H04W88/08Access point devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transceivers (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

PURPOSE: A device for supplying a multi phase locked loop(PLL) synthesizer is provided to duplex a PLL synthesizer supplier to replace a PLL synthesizer circuit as other PLL synthesizer circuit when the PLL synthesizer circuit fails, so as to supply a stable reference signal. CONSTITUTION: A 10KHz inputting circuit receives a 10KHz reference input signal from a global positioning system(GPS), to transmit the reference input signal to radio frequency phase locked loop(RF PLL) synthesizers(45,46) and intermediate frequency(IF) PLL synthesizers(43,44). With the received reference input signal, the RF PLL synthesizers and the IF PLL synthesizers supply stable signals to Single Pole Double Throw(SPDT) switches(41,42). The IF PLL synthesizers attenuate power through an IF PLL, an amplifier and a PAD and amplify the power to transmit signals to the SPDT switches. The RF PLL synthesizers amplify signals while attenuating power through an RF PLL, an amplifier and a PAD, to transmit the signals to the SPDT switches. If one of the PLL synthesizer circuits is failed, a controller of a transceiver detects a PLL synthesizer failure signal to generate a PLL select signal, and operates the SPDT switches to continue to supply signals. The supplied signals are inputted as reference signals of IF and RF mixers through 4:1 dividers(39,40).

Description

기지국 업/다운 컨버터 다중 피엘엘 신디사이저 공급장치 {Radio port up/down converter multiplex PLL synthesizer supplier}Base station up / down converter multiple PLL synthesizer supply {Radio port up / down converter multiplex PLL synthesizer supplier}

본 발명은 이동통신 기지국 시스템에 관한 것으로, 특히 이동통신 기지국 트랜시버 업(Up)/다운(Down) 컨버터중 이중 주파수 변환시 각 섹터별(α,β,γ,R) IF 믹서와 RF 믹서에 각각 공급되는 기준 로컬 PLL 신디사이저(Synthesizer)를 하나의 이중화장치로 구성함으로써 디사이저의 수를 줄이고 안정된 신호의 공급이 가능하도록 한 기지국 업/다운 컨버터 다중 PLL 신디사이저 공급장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a mobile communication base station system, and in particular, to a dual frequency conversion of a mobile communication base station transceiver up / down converter and to each sector (α, β, γ, R) IF mixer and RF mixer, respectively. The present invention relates to a base station up / down converter multiple PLL synthesizer supply unit configured to reduce the number of desizers and to provide a stable signal by configuring a reference local PLL synthesizer as a single redundant device.

일반적으로 이중 주파수 변환 방식을 사용하는 기지국 업/다운 트랜시버는 각 보드가 독립적으로 IF, RF 믹서에 공급되는 로컬 PLL 신디사이저를 내장하고 있으므로 1FA/3 섹터 기지국 트랜시버인 경우 업/다운 컨버터 각각 4개의 동일 신디사이저회로가 필요하다.Typically, base station up / down transceivers using dual frequency conversion have a local PLL synthesizer, each board independently supplied to the IF and RF mixers. You need a synthesizer circuit.

현재 이동통신 기지국 장비중 업/다운 컨버터는 대부분이 이중 주파수변환방식을 사용한다.Currently, most up / down converters of mobile communication base station equipment use dual frequency conversion method.

도 1은 종래 이중 주파수변환방식을 사용한 업 컨버터를 나타낸 것으로, 제1 믹서(1)는 베이스밴드에서 전달되는 IF 주파수 신호와 IF PLL 신디사이저(2)에서 발생한 기준 신호의 차 만큼의 IF 신호를 생성하며 이때 발생한 IF 신호와 제2믹서(3)에 입력되는 RF PLL 신디사이저(4)의 차만큼의 RF신호가 출력된다.FIG. 1 illustrates an up converter using a conventional dual frequency conversion scheme, in which a first mixer 1 generates an IF signal equal to a difference between an IF frequency signal transmitted from a baseband and a reference signal generated from an IF PLL synthesizer 2. The RF signal equal to the difference between the generated IF signal and the RF PLL synthesizer 4 input to the second mixer 3 is output.

여기서, 상기 IF PLL신디사이저(2)와 RF PLL신디사이저(4)는 각각LPF,PLL,VCO,앰프로 구성되며, 도면에서 미설명된 부호 5는 밴드패스필터, 6은 앰프, 7은 가변 감쇄기, 8은 SAW를 나타낸다.Here, the IF PLL synthesizer 2 and the RF PLL synthesizer 4 are composed of LPF, PLL, VCO, and amplifier, respectively, wherein reference numeral 5 denotes a band pass filter, 6 denotes an amplifier, 7 denotes a variable attenuator, 8 represents SAW.

도 2는 종래 다운 컨버터를 나타낸 것으로, 상기 업 컨버터의 믹서와 같은 원리로 안테나로부터 입력되는 RF신호를 제1믹서(11)에서 RF PLL 신디사이저(12) 신호와의 차 만큼의 IF 신호를 출력하고 제2믹서(13)에서 IF 신호와 IF PLL 신디사이저(14) 신호의 차 만큼의 최종 IF 신호를 발생하게 된다.2 shows a conventional down converter, and outputs an IF signal equal to the difference between the RF signal input from the antenna and the RF PLL synthesizer 12 signal from the first mixer 11 in the same principle as the mixer of the up converter. The second mixer 13 generates the final IF signal as much as the difference between the IF signal and the IF PLL synthesizer 14 signal.

여기서, 상기 RF PLL신디사이저(12)와 IF PLL신디사이저(14)는 각각LPF,PLL,VCO,앰프로 구성되며, 도면에서 미설명된 부호 15는 앰프, 16은 밴드 패스 필터(BPF), 17은 SAW, 18은 가변 감쇄기를 나타낸다.Herein, the RF PLL synthesizer 12 and the IF PLL synthesizer 14 are composed of LPF, PLL, VCO, and amplifier, respectively, wherein reference numeral 15 denotes an amplifier, 16 denotes a band pass filter (BPF), and 17 denotes an amplifier. SAW, 18 represents a variable attenuator.

도 3은 종래의 이동통신 기지국 업 컨버터의 전체구성도로, α섹터,β섹터,γ섹터, 리던던시(Redundancy)섹터로 이루어지며, 각 섹터는 도 1과 동일하게 구성되는데 여기서는 중요부분만 도시하였으며 예를들어 α섹터에만 부호를 도시하였는데, 도면에서 1과 3은 믹서, 2는 IF PLL 신디사이저, 4는 RF PLL 신디사이저이다.3 is an overall configuration diagram of a conventional mobile communication base station up-converter, and is composed of α sector, β sector, γ sector, and redundancy sector, and each sector is configured in the same manner as in FIG. 1. For example, only symbols are shown in the α sector. In the drawings, 1 and 3 are mixers, 2 is an IF PLL synthesizer, and 4 is an RF PLL synthesizer.

단, 도면에서 제1 IF부의 주파수보다 제2 IF부의 주파수가 높게 설정되어 있다.However, in the drawing, the frequency of the second IF unit is set higher than that of the first IF unit.

도 4는 종래 기지국 다운 컨버터의 전체구성도로, 도 3과 마찬가지로 α섹터,β섹터,γ섹터, 리던던시섹터로 이루어지며, 각 섹터는 도 2와 동일하게 구성되는데 여기서는 중요부분만 도시하였으며 예를들어, α섹터에만 부호를 도시하였는데 도면에서 11과 13은 믹서, 12는 RF PLL 신디사이저, 14는 IF PLL 신디사이저이다.FIG. 4 is an overall configuration diagram of a conventional base station down converter, which is composed of α sector, β sector, γ sector, and redundancy sector as in FIG. 3, and each sector is configured in the same manner as in FIG. 2. 11 and 13 are mixers, 12 are RF PLL synthesizers, and 14 are IF PLL synthesizers.

도 5는 도 3의 IF PLL신디사이저(2)와 RF PLL신디사이저(4)의 상세구성도이고, 도 6은 도 4의 RF PLL신디사이저(12)와 IF PLL신디사이저(14)의 상세구성도로, IF PLL신디사이저(2)는 IF PLL(20), 앰프(21), PAD(Power Attenuation Device)(22),앰프(23),PAD(24)로 구성되고, RF PLL신디사이저(4)는 RF PLL(25), 앰프(26), PAD(27), 앰프(28), PAD(29)로 구성된다.5 is a detailed configuration diagram of the IF PLL synthesizer 2 and the RF PLL synthesizer 4 of FIG. 3, and FIG. 6 is a detailed configuration diagram of the RF PLL synthesizer 12 and the IF PLL synthesizer 14 of FIG. 4. The PLL synthesizer 2 is composed of an IF PLL 20, an amplifier 21, a power attenuation device (PAD) 22, an amplifier 23, and a PAD 24, and the RF PLL synthesizer 4 is an RF PLL ( 25), an amplifier 26, a PAD 27, an amplifier 28, and a PAD 29.

그러나 이와같은 종래 이중 주파수 변환 방식을 사용하는 기지국 업/다운 트랜시버에 있어서는, 1FA/3섹터인 경우 총 4개의 업/다운 컨버터(α,β,γ,R)에공통적으로 적용되는 IF, RF PLL 신디사이저 회로를 볼 수 있으며, 업/다운 컨버터에 각각 동일 회로가 4개씩 중첩되어 부품의 수가 증가하므로 원가가 증가하는 문제가 있었다.However, in the base station up / down transceiver using the conventional dual frequency conversion scheme, IF, RF, and PLL are commonly applied to a total of four up / down converters (α, β, γ, and R) in the case of 1FA / 3 sectors. Synthesizer circuits can be seen, and the same circuits are superimposed on the up / down converters each, increasing the number of components, thereby increasing the cost.

또한, 각 보드의 PLL신디사이저 신호의 페일(Fail)시 각 섹터별 업/다운 컨버터가 동작하지 않아 리던던시 업/다운 컨버터로의 절체를 통해 서비스해야 하는 문제가 있었다.In addition, when the PLL synthesizer signal of each board fails, the up / down converter for each sector does not operate. Therefore, there is a problem that the service is required by switching to the redundancy up / down converter.

본 발명은 이와같은 종래의 문제점을 해결하기 위하여 안출한 것으로, 본 발명의 목적은, 이동통신 기지국 업/다운 컨버터에서 주파수 상향 및 하향 변환시 믹서에 필요한 기준 신호를 입력하는 부분을 하나의 이중화 회로로 구성하여 각 업/다운 컨버터에 필요한 PLL 신디사이저회로의 수를 절반으로 줄여 원가를 절감하는 데 있다.The present invention has been made to solve such a conventional problem, and an object of the present invention is to provide a single redundant circuit for inputting a reference signal required for a mixer during frequency up and down conversion in a mobile communication base station up / down converter. The cost is reduced by halving the number of PLL synthesizer circuits required for each up / down converter.

본 발명의 다른 목적은, PLL신디사이저 공급부를 이중으로 구성하여 하나의 PLL 신디사이저 회로의 페일시 기존과 같이 리던던시 업/다운 컨버터로의 절체를 통하지 않고도 다른 PLL신디사이저 회로로 대체하여 안정적인 기준신호를 공급할 수 있도록 하는데 있다.It is another object of the present invention to provide a stable reference signal by configuring a PLL synthesizer supply unit in a double and replacing it with another PLL synthesizer circuit without switching to a redundancy up / down converter as in the case of failing one PLL synthesizer circuit. To make it work.

도 1은 종래 이중 주파수 변환 방식을 사용하는 이동통신기지국 업 컨버터의 구조도1 is a structural diagram of a mobile communication base station up-converter using a conventional dual frequency conversion method

도 2는 종래 이중 주파수 변환 방식을 사용하는 이동통신 기지국 다운 컨버터의 구조도2 is a structural diagram of a mobile communication base station down converter using a conventional dual frequency conversion method

도 3은 종래 1FA/3섹터 기지국 업 컨버터의 전체 구성도3 is an overall configuration diagram of a conventional 1FA / 3 sector base station up converter

도 4는 종래 1FA/3섹터 기지국 다운 컨버터의 전체 구성도4 is an overall configuration diagram of a conventional 1FA / 3 sector base station down converter

도 5는 도 3과 도 4의 IF, RF PLL 신디사이저의 세부 구성도5 is a detailed block diagram of the IF, RF PLL synthesizer of FIGS. 3 and 4

도 6은 종래 다중 IF, RF PLL 신디사이저를 이용한 1FA/3섹터 기지국 업 컨버터의 전체 구성도6 is an overall configuration diagram of a 1FA / 3 sector base station up converter using a conventional multiple IF, RF PLL synthesizer.

도 7은 본 발명 기지국 업 컨버터의 구성도7 is a block diagram of a base station up-converter of the present invention;

도 8은 본 발명 기지국 다운 컨버터의 구성도8 is a block diagram of a base station down converter of the present invention;

도 9는 도 7의 IF PLL, RF PLL신디사이저의 상세구성도9 is a detailed configuration diagram of the IF PLL and RF PLL synthesizers of FIG.

도 10은 도 8의 IF PLL, RF PLL신디사이저의 상세구성도10 is a detailed block diagram of the IF PLL and RF PLL synthesizer of FIG.

〈도면의 주요 부분에 대한 부호의 설명〉<Explanation of symbols for main parts of drawing>

31-38:믹서 39,40: 4:1디바이더Mixer 39, 40: 4: 1 Divider

41,42:SPDT스위치 43,44: IF PLL신디사이저41,42: SPDT switch 43, 44: IF PLL synthesizer

45,46:RF PLL신디사이저 47:10MHz입력부45,46: RF PLL synthesizer 47:10 MHz input

이와같은 목적을 달성하기 위한 본 발명은 기지국 업/다운 컨버터 IF 믹서, RF 믹서에 각각 공급되는 로컬 PLL 신디사이저 회로를 외부 보드나 하나의 업/다운 컨버터에 이중화 구조로 구현한 후 4:1 분배기를 이용하여 각각의 업/다운 컨버터에 공급하여 믹서에 필요한 기준신호로 사용하며, 시스템의 안정화를 위한 로컬 PLL 신디사이저 이중화 구조는 콘트롤부가 제어신호를 받아 하나의 로컬 PLL 신디사이저 회로가 페일시 SPDT(Single Pole Double Throw)스위치를 제어하여 자동으로 여분의 회로가 동작하도록 구성함을 특징으로 한다.In order to achieve the above object, the present invention implements a local PLL synthesizer circuit supplied to a base station up / down converter IF mixer and an RF mixer in a redundant structure on an external board or one up / down converter, and then uses a 4: 1 divider. It is supplied to each up / down converter and used as a reference signal for the mixer, and the local PLL synthesizer duplex structure for stabilization of the system has a control part that receives a control signal, and one local PLL synthesizer circuit fails when the single pole PDT Double Throw) switch to control the extra circuit automatically.

이하, 본 발명의 실시예를 첨부된 도면을 참고로 하여 상세히 설명하면 다음과 같다.Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 7은 본 발명에 따른 기지국 업 컨버터의 구성도로, α,β,γ,리던던시 섹터로 구성되는 기지국 업 컨버터 구성에 있어서, 상기 각 α,β,γ,리던던시 섹터로 신호를 보내는 하나의 보드로 된 업 다중 PLL신디사이저부(100)를 구비하고, 이 업 다중 PLL신디사이저부(100)를, 위성(GPS)이나 OCXO로부터 10MHz주파수를 입력받는 10MHz입력부(47)와, 상기 10MHz를 입력받아 기준신호(IF 와 RF)를 발생시키는 IF PLL신디사이저(43)(44) 및 RF PLL신디사이저(45)(46)와, 상기 IF PLL신디사이저(43)(44) 및 RF PLL신디사이저(45)(46)로부터 기준신호를 입력받아 스위칭을 수행하기 위한 SPDT스위치(41)(42)와, 상기 SPDT스위치(41)(42)의 스위칭에 따라 α,β,γ,리던던시 섹터의 각 믹서(31-38)에 신호를 분배하여 보내는 4:1디바이더(39)(40)로 구성한 것으로, 도면중 미설명 부호 48은 제1 IF부, 49는 제2 IF부, 50은 RF부이다.7 is a block diagram of a base station up-converter according to the present invention, in which the base station up-converter is composed of α, β, γ, and redundancy sectors. It is provided with a multiplexed up multiple PLL synthesizer unit 100, the up multiplexed PLL synthesizer 100, a 10MHz input unit 47 for receiving a 10MHz frequency from a satellite (GPS) or OCXO and the 10MHz input signal received a reference signal IF PLL synthesizers 43, 44 and RF PLL synthesizers 45, 46 for generating (IF and RF), and IF PLL synthesizers 43, 44 and RF PLL synthesizers 45, 46. SPDT switches 41 and 42 for receiving a reference signal and performing switching, and the mixers 31 to 38 of α, β, γ, and redundancy sectors according to the switching of the SPDT switches 41 and 42. In this figure, reference numeral 48 denotes a first IF unit, 49 denotes a second IF unit, and 50 denotes a 4: 1 divider 39 (40) for distributing a signal. RF part.

도 8은 본 발명에 따른 기지국 다운 컨버터의 구성도로, α,β,γ,리던던시 섹터로 구성되는 기지국 다운 컨버터 구성에 있어서, 상기 각 α,β,γ,리던던시 섹터로 신호를 보내는 하나의 보드로 된 다운 다중 PLL신디사이저부(200)를 구비하여 구성된 것으로, 다른 부분의 구성은 상기 도 7과 동일하나, RF신호가 입력되어 IF신호가 출력되도록 한 구성부분이 다르다.8 is a block diagram of a base station down converter according to the present invention. In the base station down converter structure consisting of α, β, γ, and redundancy sectors, a signal is sent to each board for each of the α, β, γ, redundancy sectors. It is configured with the down multiple PLL synthesizer unit 200, the configuration of the other part is the same as in FIG. 7, except that the RF signal is inputted to output the IF signal is different.

도 9와 도 10은 도 7과 도 8의 업/다운 컨버터 PLL신디사이저부(100),(200)의 상세구성을 나타낸 것으로, IF PLL신디사이저(43)(44)가 각각 IF PLL,AMP,PAD등으로 구성되는 것은 기존과 같으며, RF PLL신디사이저(45)(46)가 각각 RF PLL,AMP,PAD등으로 구성되는 것 또한 기존과 동일하다.9 and 10 show detailed configurations of the up / down converter PLL synthesizer units 100 and 200 of FIGS. 7 and 8, wherein IF PLL synthesizers 43 and 44 are IF PLL, AMP, and PAD, respectively. It is the same as the conventional configuration, and the RF PLL synthesizers 45, 46 are respectively configured as RF PLL, AMP, PAD, and the like.

이와같이 구성된 본 발명의 작용을 도 7내지 도 10을 참고로 하여 상세히 설명하면 다음과 같다.The operation of the present invention configured as described above will be described in detail with reference to FIGS. 7 to 10.

본 발명은 하나의 PLL 신디사이저 회로의 페일로 전체 업/다운 컨버터의 성능에 영향을 미치지 않도록 하기 위해 PLL 신디사이저를 이중화 구조로 구성한 것으로, 먼저 10KHz입력부(47)에서 위성(GPS)이나 OCXO로부터에서 기준입력신호 10MHz를 받으며 RF PLL신디사이저(45)(46)와 IF PLL신디사이저(43)(44)로 기준신호를 보낸다.The present invention consists of a redundant structure of the PLL synthesizer in order not to affect the performance of the entire up / down converter by failing a single PLL synthesizer circuit. First, a reference from a satellite (GPS) or an OCXO at the 10 KHz input unit 47 is used. It receives the input signal 10MHz and transmits a reference signal to the RF PLL synthesizers 45 and 46 and the IF PLL synthesizers 43 and 44.

따라서, RF PLL 신디사이저(45)(46)와 IF PLL신디사이저(43)(44)는 기준입력신호 10MHz를 받아 SPDT스위치(41)(42)로 안정적인 신호를 공급하게 되는데 IF PLL신디사이저(43)(44)의 경우에는 IF PLL, 앰프, PAD 등을 통하여 전원을 감쇄시키면서 신호를 증폭시켜 SPDT 스위치(41)로 보내고, RF PLL신디사이저(45)(46)의 경우에는 RF PLL,앰프,PAD 등을 통하여 전원을 감쇄시키면서 신호를 증폭시켜 SPDT스위치(42)로 보내게 된다.Accordingly, the RF PLL synthesizers 45 and 46 and the IF PLL synthesizers 43 and 44 receive a reference input signal 10 MHz and supply a stable signal to the SPDT switches 41 and 42. The IF PLL synthesizers 43 ( 44) amplifies the signal while attenuating the power through the IF PLL, amplifier, PAD, etc., and sends the signal to the SPDT switch 41. In the case of the RF PLL synthesizers 45 and 46, the RF PLL, amplifier, PAD, etc. While attenuating the power supply, the signal is amplified and sent to the SPDT switch 42.

즉, IF PLL신디사이저(43)(44), RF PLL신디사이저(45)(46)는 도 9와 도 10에 도시된 바와같이 각각 이중화 구조로 설계되어 있어 SPDT 스위치(41)(42)로 항상 안정적인 신호공급을 하게 된다.That is, the IF PLL synthesizers 43 and 44 and the RF PLL synthesizers 45 and 46 are designed in a redundant structure as shown in Figs. 9 and 10, respectively, so that the SPDT switches 41 and 42 are always stable. Signal supply.

만일, 어느 하나의 PLL 신디사이저 회로가 페일(Fail)시 트랜시버의 콘트롤부에서는 PLL신디사이저 페일신호를 감지하여 PLL선택신호를 발생시켜 SPDT 스위치(41)(42)를 작동시키므로 중단없는 신호공급을 하며, SPDT 스위치(41)(42)를 거친 신호는 4:1 디바이더(39)(40)를 통해 도 7 및 도 8과 같은 업/다운 컨버터 IF, RF 믹서(31-38)의 기준 신호로 입력된다.If any one of the PLL synthesizer circuits fails, the control unit of the transceiver detects the PLL synthesizer fail signal and generates a PLL selection signal to operate the SPDT switches 41 and 42 to provide an uninterrupted signal supply. The signal passing through the SPDT switches 41 and 42 is input as a reference signal of the up / down converter IF and the RF mixers 31 to 38 as shown in FIGS. 7 and 8 through the 4: 1 dividers 39 and 40. .

여기서, 동기식 기지국 시스템인 경우 GPS 10MHz 기준입력수를 최소 2개로 줄일 수 있다.Here, in the case of a synchronous base station system, the number of GPS 10 MHz reference inputs can be reduced to at least two.

즉, 본 발명에서는 하나의 PLL 신디사이저 회로의 페일시 이를 신속히 다른 PLL신디사이저로 대체하여 전체 업/다운 컨버터의 성능에 영향을 미치지 않도록 할 수 있는 것이다.That is, in the present invention, the failing of one PLL synthesizer circuit can be quickly replaced with another PLL synthesizer so as not to affect the performance of the entire up / down converter.

이상에서 설명한 바와같은 본 발명은 이동통신 기지국 업/다운 컨버터의 IF, RF PLL믹서에 각각 필요한 IF,RF PLL신디사이저 회로를 하나의 회로로 구성하여 PLL신디사이저 회로의 수를 절반으로 줄임으로써 부품수를 감소시켜 원가를 절감할 수 있으며, PLL신디사이저 공급부를 이중으로 구성하여 하나의 PLL 신디사이저 회로의 페일시 기존과 같이 리던던시 업/다운 컨버터로의 절체를 통하지 않고도 다른 PLL신디사이저 회로로 대체하여 항상 안정적인 기준신호를 공급할 수 있도록 하는 효과가 있다.As described above, the present invention configures the IF and RF PLL synthesizer circuits required for the IF and RF PLL mixers of the mobile communication base station up / down converter into one circuit, thereby reducing the number of parts by reducing the number of PLL synthesizer circuits in half. The cost can be reduced and the PLL synthesizer supply is doubled so that a single PLL synthesizer circuit fails and replaces it with another PLL synthesizer circuit without switching to a redundant up / down converter as before. There is an effect that can be supplied.

Claims (4)

기지국 업/다운 컨버터 구조에 있어서,In the base station up / down converter structure, 입력된 10MHz신호로 합성시 필요한 기준신호(IF 및 RF)를 발생시키는 복수의 IF PLL신디사이저 및 RF PLL신디사이저, 상기 복수의 IF PLL신디사이저 및 복수의 RF PLL신디사이저의 출력신호를 스위칭하여 하나의 IF PLL신디사이저와 하나의 RF PLL신디사이저 신호가 출력되게 하는 복수의 SPDT스위치, 상기 SPDT스위치에 의해 스위칭된 신호를 4:1로 분배하는 복수의 4:1디바이더로 된 기지국 업 컨버터의 업 다중 PLL신디사이저부와;A single IF PLL by switching output signals of a plurality of IF PLL synthesizers and RF PLL synthesizers, the IF PLL synthesizers, and a plurality of RF PLL synthesizers, which generate reference signals (IF and RF) necessary for synthesis into the input 10 MHz signal. An up-multiple PLL synthesizer section of a base station up-converter having a plurality of SPDT switches for outputting a synthesizer and a single RF PLL synthesizer signal, and a plurality of 4: 1 dividers for distributing the signals switched by the SPDT switches 4: 1; ; 입력된 10MHz신호를 합성시 필요한 기준신호(IF 및 RF)를 발생시키는 복수의 IF PLL신디사이저 및 RF PLL신디사이저, 상기 복수의 IF PLL신디사이저 및 복수의 RF PLL신디사이저의 출력신호를 스위칭하여 하나의 IF PLL신디사이저와 하나의 RF PLL신디사이저 신호가 출력되게 하는 복수의 SPDT스위치, 상기 SPDT스위치에 의해 스위칭된 신호를 4:1로 분배하는 복수의 4:1디바이더로 된 기지국 다운 컨버터의 다운 다중 PLL신디사이저부를 구비하여,One IF PLL by switching output signals of a plurality of IF PLL synthesizers and RF PLL synthesizers, the IF PLL synthesizers, and a plurality of RF PLL synthesizers, which generate reference signals (IF and RF) necessary for synthesizing the input 10 MHz signal. A plurality of SPDT switches for outputting a synthesizer and a single RF PLL synthesizer signal, and a down multiple PLL synthesizer portion of a base station down converter having a plurality of 4: 1 dividers for distributing the signals switched by the SPDT switches to 4: 1 So, 상기 4:1디바이더의 출력신호를 α,β,γ,리던던시 섹터의 각 믹서에 필요한 기준신호로 보내도록 구성된 것을 특징으로 하는 기지국 업/다운 컨버터 다중 피엘엘 신디사이저 공급장치.And transmitting the output signal of the 4: 1 divider as a reference signal required for each mixer of α, β, γ, and redundancy sectors. 제 1항에 있어서, 상기 업/다운 다중 PLL신디사이저부가, 각각 하나의 보드로 구성된 것을 특징으로 하는 기지국 업/다운 컨버터 다중 피엘엘 신디사이저 공급장치.The apparatus of claim 1, wherein the up / down multiple PLL synthesizer units are configured as one board. 제 1항에 있어서, 상기 업 다중 PLL신디사이저부의 4:1 디바이더의 IF출력이 각 섹터의 전단 믹서에, 4:1 디바이더의 RF출력이 각섹터의 후단믹서에 입력되도록 구성된 것을 특징으로 하는 기지국 업/다운 컨버터 다중 피엘엘 신디사이저 공급장치.The base station up according to claim 1, wherein the IF output of the 4: 1 divider of the up multiple PLL synthesizer unit is configured to be input to the front mixer of each sector and the RF output of the 4: 1 divider to the rear mixer of each sector. Multiple PDL Synthesizer Feeder 제 1항에 있어서, 상기 다운 다중 PLL신디사이저부의 4:1 디바이더의 RF출력이 각 섹터의 전단 믹서에, 4:1 디바이더의 IF출력이 각 섹터의 후단믹서에 입력되도록 구성된 것을 특징으로 하는 기지국 업/다운 컨버터 다중 피엘엘 신디사이저 공급장치.The base station up according to claim 1, wherein the RF output of the 4: 1 divider of the down multiple PLL synthesizer unit is input to the front mixer of each sector, and the IF output of the 4: 1 divider is input to the rear mixer of each sector. Multiple PDL Synthesizer Feeder
KR1019990012645A 1999-04-10 1999-04-10 Radio port up/down converter multiplex PLL synthesizer supplier KR20000065898A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990012645A KR20000065898A (en) 1999-04-10 1999-04-10 Radio port up/down converter multiplex PLL synthesizer supplier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990012645A KR20000065898A (en) 1999-04-10 1999-04-10 Radio port up/down converter multiplex PLL synthesizer supplier

Publications (1)

Publication Number Publication Date
KR20000065898A true KR20000065898A (en) 2000-11-15

Family

ID=19579321

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990012645A KR20000065898A (en) 1999-04-10 1999-04-10 Radio port up/down converter multiplex PLL synthesizer supplier

Country Status (1)

Country Link
KR (1) KR20000065898A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020034534A (en) * 2000-11-02 2002-05-09 박종섭 Device for suppling multi rf and if reference frequency duplicated in mobile bts system
KR100367836B1 (en) * 2000-11-03 2003-01-10 주식회사 하이닉스반도체 Dslam system composure device using dual snca

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020034534A (en) * 2000-11-02 2002-05-09 박종섭 Device for suppling multi rf and if reference frequency duplicated in mobile bts system
KR100367836B1 (en) * 2000-11-03 2003-01-10 주식회사 하이닉스반도체 Dslam system composure device using dual snca

Similar Documents

Publication Publication Date Title
US7792504B2 (en) Transmitter and transceiver, in particular for mobile radio, and transmission method
EP1796275B1 (en) Transceiver for transmitting and receiving an RF signal on at least two frequency ranges
JP5398957B2 (en) Power amplifier system
KR100458715B1 (en) Arrangement in a communication system
KR20050121753A (en) Dual antenna system having one phase lock loop
US6785525B2 (en) Multiband frequency generation using a single PLL-circuit
KR101475052B1 (en) Power-efficient multi-mode transceiver synthesizer configurations
US7079817B2 (en) Radio communication device that meets a plurality of frequency bands
JPH11262045A (en) Periodic beacon signal generator for code division multiplex access system base station
KR20000065898A (en) Radio port up/down converter multiplex PLL synthesizer supplier
KR100686440B1 (en) Multiband frequency generation using a single pll-circuit
US20060141967A1 (en) Frequency synthesizer for dual mode receiver
JP2006186718A (en) Radio receiving device, radio transmitting and receiving device, and mobile terminal device
KR100342688B1 (en) Apparatus for dual synthesizer card in mobile communication BTS
KR20010088048A (en) Tranceiver of multi frequency distributed structure in mobile communication system
KR100252918B1 (en) Apparatus for saving power of dual band mobile communication device
KR20020034534A (en) Device for suppling multi rf and if reference frequency duplicated in mobile bts system
JPH11355138A (en) Pll circuit and radio communication terminal equipment using the same
CN116192184A (en) Radio frequency broadband receiving and transmitting spread spectrum system
CN116248143A (en) C-band multichannel broadband multimode transceiver
JP2021034970A (en) Transmission device and transmission method
JPH03201628A (en) Space diversity radio communication equipment
JPH10322252A (en) Frequency selector, radio transmitter and radio receiver using frequency selector
KR20020041561A (en) Frequency up-converter in BST of mobile commanication system
JP2000134129A (en) Radio circuit

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination