KR20000031505A - 박막형 광로조절 장치의 제조방법 - Google Patents

박막형 광로조절 장치의 제조방법 Download PDF

Info

Publication number
KR20000031505A
KR20000031505A KR1019980047581A KR19980047581A KR20000031505A KR 20000031505 A KR20000031505 A KR 20000031505A KR 1019980047581 A KR1019980047581 A KR 1019980047581A KR 19980047581 A KR19980047581 A KR 19980047581A KR 20000031505 A KR20000031505 A KR 20000031505A
Authority
KR
South Korea
Prior art keywords
layer
patterning
mirror
lower electrode
photoresist
Prior art date
Application number
KR1019980047581A
Other languages
English (en)
Other versions
KR100294406B1 (ko
Inventor
손성용
Original Assignee
전주범
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자 주식회사 filed Critical 전주범
Priority to KR1019980047581A priority Critical patent/KR100294406B1/ko
Publication of KR20000031505A publication Critical patent/KR20000031505A/ko
Application granted granted Critical
Publication of KR100294406B1 publication Critical patent/KR100294406B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B26/00Optical devices or arrangements for the control of light using movable or deformable optical elements
    • G02B26/08Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light
    • G02B26/0816Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light by means of one or more reflecting elements
    • G02B26/0833Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light by means of one or more reflecting elements the reflecting element being a micromechanical device, e.g. a MEMS mirror, DMD
    • G02B26/0858Optical devices or arrangements for the control of light using movable or deformable optical elements for controlling the direction of light by means of one or more reflecting elements the reflecting element being a micromechanical device, e.g. a MEMS mirror, DMD the reflecting means being moved or deformed by piezoelectric means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32139Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer using masks
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S359/00Optical: systems and elements
    • Y10S359/904Micromirror

Abstract

거울의 안정성을 향상시킬 수 있는 박막형 광로조절 장치의 제조방법이 개시된다. 액티브매트릭스의 상부에 지지요소 및 액츄에이터를 형성하고, 액츄에이터 및 지지요소의 상부에 아큐플로로 이루어진 제2 희생층을 형성하며, 그 상부에 하드마스크를 적층하고, 포스트를 형성하기 위하여 제2 희생층을 패터닝한 후, 하드마스크를 제거하고 패터닝된 제2 희생층의 상부에 포토레지스트를 도포하고 패터닝한 다음, 알루미늄을 증착하여 거울 및 포스트를 형성함으로써, 포토레지스트의 과도한 식각으로 인한 하드마스크와 포토레지스트 사이의 취약부분이 발생하지 않기 때문에 거울과 포스트가 안정하게 연결된다. 따라서, 후에 제2 희생층 및 포토레지스트를 제거하여도 거울이 포스트로부터 이탈되는 현상을 방지하여 안정적인 거울을 형성할 수 있다.

Description

박막형 광로조절 장치의 제조방법
본 발명은 TMA(Thin-film Micromirror Array-actuated)를 이용한 박막형 광로조절 장치의 제조방법에 관한 것으로, 보다 상세하게는 거울을 지지하는 포스트로부터 거울이 이탈되는 현상을 방지할 수 있는 박막형 광로조절 장치의 제조방법에 관한 것이다.
광학 에너지(optical energy)를 스크린 상에 투영하기 위한 광로조절 장치 또는 공간적 광변조기(spatial light modulator)는 광통신, 화상처리 그리고 정보 디스플레이 장치와 같은 다양한 분야에 응용될 수 있다. 통상적으로 이러한 광변조기를 이용한 화상처리 장치들은 광학 에너지를 스크린 상에 표시하는 방법에 따라 직시형 화상표시 장치와 투사형 화상표시 장치로 구분된다.
직시형 화상 장치의 예로서는 CRT(Cathode Ray Tube)를 들 수 있는데, 이러한 CRT장치는 소위 브라운관으로 불리는 것으로서 화질은 우수하나 화면의 대형화에 따라 그 중량과 용적이 증가하여 제조 비용이 상승하게 되는 문제가 있다. 투사형 화상표시 장치로는 액정표시 장치(LCD), DMD(Deformable Mirror Device) 및 AMA를 들 수 있다. 이러한 투사형 화상표시 장치는 다시 그들의 광학적 특성에 따라 2개의 그룹으로 나뉠 수 있다. 즉, LCD와 같은 장치는 전송 광변조기로 분류될 수 있는데 반하여, DMD 및 AMA는 반사 광 변조기로 분류될 수 있다.
LCD와 같은 전송 광변조기는 광학적 구조가 매우 간단하므로, 얇게 형성하여 중량을 가볍게 할 수 있으며 용적을 줄이는 것이 가능하다. 그러나, 빛의 극성으로 인하여 광효율이 낮으며, 액정재료에 고유하게 존재하는 문제, 예를 들면 응답속도가 느리고 그 내부가 과열되기 쉬운 단점이 있다. 또한, 현존하는 전송 광변조기의 최대 광효율은 1∼2% 범위로 한정되며, 수용 가능한 디스플레이 품질을 제공하기 위해서 암실 조건을 필요로 한다. 따라서, 상술한 문제점들을 해결하기 위하여 DMD 및 AMA와 같은 광변조기가 개발되었다.
DMD는 5% 정도의 비교적 양호한 광효율을 나타내지만, DMD에 채용된 힌지 구조물에 의해서 심각한 피로 문제가 발생할 뿐만 아니라, 매우 복잡하고 값비싼 구동회로가 요구된다는 단점이 있다. AMA는 그 내부에 설치된 각각의 거울들이 광원으로부터 입사되는 빛을 소정의 각도로 반사하고, 상기 반사된 빛이 슬릿(slit)이나 핀홀(pinhole)과 같은 개구(aperture)를 통과하여 스크린에 투영되어 화상을 맺도록 광속을 조절할 수 있는 장치이다. 따라서, 그 구조와 동작 원리가 간단하며, LCD나 DMD에 비해 높은 광효율(10% 이상의 광효율)을 얻을 수 있다. 또한, 스크린에 투영되는 화상의 콘트라스트(contrast)가 향상되어 보다 밝고 선명한 화상을 얻을 수 있다.
이러한 AMA 장치는 크게 벌크형(bulk type)과 박막형(TMA)으로 구분된다. 상기 벌크형 광로조절 장치는 Gregory Um 등에게 허여된 미합중국 특허 제5,085,497호에 개시되어 있다. 벌크형 광로조절 장치는 다층 세라믹을 얇게 절단하여 내부에 금속 전극이 형성된 세라믹 웨이퍼를 트랜지스터가 내장된 액티브매트릭스(active matrix)에 장착한 후, 쏘잉(sawing) 방법을 사용하여 가공하고 그 상부에 거울을 설치함으로써 이루어진다. 그러나, 벌크형 광로조절 장치는 설계 및 제조에 있어서 매우 높은 정밀도가 요구되며, 변형층의 응답이 느리다는 단점이 있다.
이에 따라, 반도체 제조 공정을 이용하여 제조할 수 있는 박막형 광로조절 장치가 개발되었다. 상기 박막형 광로조절 장치는 본 출원인이 1998년 10월 30일 대한민국 특허청에 특허출원한 특허출원 제98-43962호(발명의 명칭: 박막형 광로조절 장치의 제조방법)에 개시되어 있다.
도 1은 상기 박막형 광로조절 장치의 사시도를 도시한 것이고, 도 2는 도 1의 장치를 A1­A2선으로 자른 단면도를 도시한 것이다.
도 1 및 도 2를 참조하면, 상기 박막형 광로조절 장치는, 액티브매트릭스(16), 지지요소(18), 액츄에이터(31) 및 거울(41)을 포함한다.
도 2를 참조하면, 액티브매트릭스(16)는 M×N(M, N은 자연수) 개의 MOS 트랜지스터(5)가 내장된 기판(1), 상기 MOS 트랜지스터(5)의 드레인(2) 및 소오스(3)로부터 연장되어 기판(1)의 상부에 형성된 제1 금속층(8), 제1 금속층(135)의 상부 차례로 형성된 제1 보호층(9), 제2 금속층(10), 제2 보호층(12) 및 식각방지층(13)을 포함한다.
도 1을 참조하면, 지지요소(18)는 지지라인(20), 지지층(19), 제1 앵커(21) 및 제2 앵커들(22a, 22b)을 포함한다. 지지라인(20) 및 지지층(19)은 제1 에어갭(15)을 개재하여 식각방지층(13)의 상부에 수평하게 형성된다. 지지라인(20) 상에는 공통전극선(32)이 형성된다. 지지층(19)은 직사각형 고리의 형상으로 지지라인(20)과 동일 평면상에서 직교하는 방향을 따라 일체로 형성된다. 상기 지지층(19) 중 지지라인(20)과 직교하는 방향으로 수평하게 연장된 2개의 암들 사이의 하부에는 제1 앵커(21)가 상기 2개의 암들과 일체로 형성되어 식각방지층(13)에 부착되며, 상기 2개의 암들의 외측 하부에는 2개의 제2 앵커들(22a, 22b)이 상기 2개의 암들과 일체로 형성되어 식각방지층(13)에 부착된다. 지지층(19)은 제1 앵커(21)에 의해 중앙부가 지지되며 제2 앵커들(22a, 22b)에 의하여 양측부가 지지된다. 제1 앵커(21)는 식각방지층(13) 중 아래에 제1 금속층(8)의 드레인패드가 위치한 부분 상에 형성된다. 제1 앵커(21)의 중앙부로부터 제1 금속층(8)의 드레인패드까지는 비어홀(38)이 형성된다.
상기 액츄에이터(31)는 하부전극(24), 제1 변형층(26), 제2 변형층(27), 제1 상부전극(29) 그리고 제2 상부전극(30)을 포함한다. 하부전극(24)은 상기 지지라인(20)에 대하여 소정의 거리만큼 이격된 거울상의 'ㄷ'자의 형상을 가지며, 하부전극(24)의 일측에는 제1 앵커(21)를 향하여 계단형의 돌출부들이 서로 대응하여 형성된다. 하부전극(24)의 돌출부들은 각기 제1 앵커(21)에 형성된 비어홀(38)의 주위까지 연장된다. 비어컨택(39)은 제1 금속층(8)의 드레인패드로부터 비어홀(38)을 통하여 하부전극(24)의 돌출부들까지 형성되어 드레인패드와 하부전극(24)을 전기적으로 연결한다. 상기 하부전극(24)의 2개의 암들은 각기 직사각평판의 형상을 가지며, 제1 및 제2 변형층(26, 27)은 각기 하부전극(24)의 2개의 암들보다 좁은 면적의 직사각평판의 형상을 갖고 하부전극(24)의 2개의 암들의 상부에 형성된다. 또한, 제1 및 제2 상부전극(29, 30)은 각기 제1 및 제2 변형층(26, 27)보다 좁은 면적의 직사각평판의 형상을 갖고 제1 및 제2 변형층(26, 27)의 상부에 형성된다.
제1 상부전극(29)의 일측으로부터 지지층(19)의 일부까지 제1 절연층(34)이 형성되며, 제1 상부전극(29)의 일측으로부터 제1 절연층(34) 및 지지층(19)의 일부를 통하여 공통전극선(32)까지 제1 상부전극연결부재(36)가 형성된다. 또한, 제2 상부전극(30)의 일측으로부터 지지층(19)의 일부까지 제2 절연층(35)이 형성되며, 제2 상부전극(30)의 일측으로부터 제2 절연층(35) 및 지지층(19)의 일부를 통하여 공통전극선(32)까지 제2 상부전극연결부재(37)가 형성된다.
상기 거울상의 'ㄷ'자형의 하부전극(24) 중 제1 및 제2 상부전극(29, 30)이 형성되지 않은 부분, 즉 지지라인(20)에 대하여 나란하게 형성된 부분에는 거울(41)을 지지하는 포스트(40)가 형성된다. 거울(41) 및 그 하부의 하드마스크(45)는 포스트(40)에 의하여 중앙부가 지지되며 양측부가 제2 에어갭(43)을 개재하여 액츄에이터(31)의 상부에 수평하게 형성된다. 거울(41)은 광원(도시되지 않음)으로부터 입사되는 광을 소정의 각도로 반사한다.
이하 상술한 박막형 광로조절 장치의 제조방법을 설명한다.
도 3a 내지 도 3c는 도 2에 도시한 장치의 제조방법을 설명하기 위한 도면들이다. 도 3a를 참조하면, n형으로 도핑된 실리콘 웨이퍼인 기판(1)에 실리콘부분산화법(LOCOS)을 이용하여 액티브영역 및 필드영역을 구분하기 위한 소자분리막(6)을 형성한다. 이어서, 상기 액티브영역의 상부에 폴리실리콘과 같은 도전물질로 이루어진 게이트(4)를 형성한 후, 이온주입공정으로 p+소오스(3) 및 드레인(2)을 형성함으로써, 기판(1)에 M×N(M, N은 자연수) 개의 P-MOS 트랜지스터(5)를 형성한다.
상기 P-MOS 트랜지스터(5)가 형성된 결과물의 상부에 산화물로 이루어진 절연막(7)을 형성한 후, 사진식각 방법으로 소오스(3) 및 드레인(2)의 일측 상부를 각기 노출시키는 개구부들을 형성한다. 이어서, 상기 개구부들이 형성된 결과물의 상부에 티타늄, 질화티타늄, 텅스텐 및 질화물 등으로 이루어진 제1 금속층(8)을 증착한 후 제1 금속층(8)을 패터닝한다. 이와 같이 패터닝된 제1 금속층(8)은 P-MOS 트랜지스터(5)의 드레인(2)으로부터 제1 앵커(21)의 하부까지 연장되는 드레인패드를 포함한다.
제1 금속층(8) 및 기판(1)의 상부에는 후속 공정으로 인하여 P-MOS 트랜지스터(5)가 내장된 기판(1)이 손상을 입는 것을 방지하는 제1 보호층(9)이 형성된다. 제1 보호층(9)은 인실리케이트유리(PSG)를 화학기상증착(CVD) 방법으로 8000Å의 두께를 갖게 형성한다.
제1 보호층(9)의 상부에는 제2 금속층(10)이 형성된다. 제2 금속층(10)은 티타늄을 스퍼터링하여 300Å의 두께로 티타늄층을 형성한 후, 상기 티타늄층의 상부에 질화티타늄을 물리기상증착(PVD) 방법으로 1200Å의 두께를 갖는 질화티타늄층을 형성함으로써 완성된다. 제2 금속층(10)은 입사광이 거울(41)뿐만 아니라 거울(41)이 덮고 있는 부분을 제외한 부분에도 입사하여, 액티브매트릭스(16)에 광전류가 흘러 소자가 오동작을 일으키는 것을 방지한다. 이어서, 제2 금속층(10) 중 후에 비어홀(38)이 형성될 부분인 그 아래에 제1 금속층(8)의 드레인패드가 위치한 부분을 식각하여 제2 금속층(10)에 홀(도시되지 않음)을 형성한다.
상기 제2 금속층(10)의 상부에는 인실리케이트유리(PSG)로 구성된 제2 보호층(12)이 적층된다. 제2 보호층(12)은 화학기상증착 방법으로 2000Å 정도의 두께를 갖도록 형성한다. 제2 보호층(12)은 후속하는 공정 동안 기판(1) 및 기판(1) 상에 형성된 상기 결과물들이 손상을 입는 것을 방지한다.
제2 보호층(12)의 상부에는 제2 보호층(12) 및 기판(1) 상의 결과물들이 후속하는 식각공정 동안 식각되는 것을 방지하는 식각방지층(13)이 적층된다. 식각방지층(13)은 산화규소(SiO2) 또는 오산화인(P2O5) 등의 저온산화물(LTO)로 이루어진다. 식각방지층(155)은 저압화학기상증착(LPCVD) 방법으로 0.2∼0.8㎛의 두께를 갖도록 형성한다. 따라서, 기판(1), 제1 금속층(8), 제1 보호층(9), 제2 금속층(10), 제2 보호층(12) 및 식각방지층(13)을 포함하는 액티브매트릭스(16)가 완성된다.
식각방지층(13)의 상부에는 제1 희생층(14)이 적층된다. 제1 희생층(14)은 폴리실리콘을 500℃이하의 온도에서 저압화학기상증착(LPCVD) 방법으로 2.0∼3.0㎛의 두께를 갖도록 형성한다. 이어서, 제1 희생층(14)의 표면을 화학기계적연마(CMP) 방법으로 연마함으로써 제1 희생층(14)이 1.1㎛의 두께를 갖도록 그 표면을 평탄화시킨다. 계속하여, 제1 희생층(14)의 상부에 제1 포토레지스트(도시되지 않음)를 도포하고 패터닝한 후, 제1 포토레지스트를 마스크로 이용하여 제1 희생층(14) 중 아래에 제2 금속층(10)의 홀이 위치한 부분 및 이와 양측으로 인접한 부분들을 식각하여 식각방지층(13)의 일부를 노출시킴으로써, 후에 형성되는 지지층(19)을 지지하는 제1 앵커(21) 및 제2 앵커들(22a, 22b)이 형성될 위치를 만들고 제1 포토레지스트를 제거한다. 이에 따라, 식각방지층(13)이 소정의 거리만큼 이격된 3개의 사각형의 형상으로 노출된다.
제1층(17)은 상기와 같이 사각형으로 노출된 식각방지층(13)의 상부 및 제1 희생층(14)의 상부에 적층된다. 제1층(17)은 질화물을 저압화학기상증착(LPCVD) 방법으로 0.1∼1.0㎛의 두께를 갖도록 형성한다. 하부전극층(23)은 제1층(17)의 상부에 적층된다. 하부전극층(23)은 백금(Pt), 탄탈륨(Ta) 또는 백금-탄탈륨(Pt-Ta) 등의 금속을 스퍼터링 방법 또는 화학기상증착 방법을 이용하여 0.1∼1.0㎛의 두께를 갖도록 형성한다. 하부전극층(23)의 상부에는 압전물질로 이루어진 제2층(25)이 적층된다. 제2층(25)은 졸-겔법으로 제조된 PZT를 스핀코팅하여 0.4㎛의 두께를 갖게 형성한다. 이어서, 상기 제2층(25)을 구성하는 압전물질을 급속열처리(RTA) 방법으로 열처리하여 상변이시킨다. 상부전극층(28)은 제2층(25)의 상부에 적층된다. 상부전극층(28)은 백금, 탄탈륨, 은 또는 백금-탄탈륨 등의 금속을 스퍼터링 방법 또는 화학기상증착 방법을 이용하여 0.1∼1.0㎛의 두께를 갖게 형성한다.
도 3b를 참조하면, 상부전극층(28)의 상부에 제2 포토레지스트(도시되지 않음)를 도포하고 패터닝한 후, 제2 포토레지스트를 마스크로 이용하여 상부전극층(28)을 각기 직사각평판의 형상을 가지며, 서로 소정의 거리만큼 이격되어 나란하게 형성된 제1 및 제2 상부전극(29, 30)으로 패터닝한 다음, 제2 포토레지스트를 제거한다. 제1 및 제2 상부전극(29, 30)에는 각기 외부로부터 후에 형성되는 공통전극선(32)을 통하여 제2 신호(바이어스 신호)가 인가된다.
이어서, 상부전극층(28)을 패터닝하는 방법과 동일한 방법으로 제2층(25)을 패터닝하여 각기 직사각평판의 형상을 가지며, 서로 소정의 거리만큼 이격되어 나란하게 형성된 제1 및 제2 변형층(26, 27)을 형성한다. 이 경우, 도 1에 도시한 바와 같이 제1 및 제2 변형층(26, 27)은 각기 제1 및 제2 상부전극(29, 30)보다 약간 넓은 직사각평판의 형상을 갖는다. 계속하여, 하부전극층(23)을 패터닝하여 후에 형성되는 지지라인(20)에 대하여 거울상의 'ㄷ'자의 형상을 가지며, 제1 앵커(21)를 향하여 계단형으로 형성된 돌출부들을 갖는 하부전극(24)을 형성한다. 이 경우, 상기 하부전극(22)의 2개의 암들은 각기 제1 및 제2 변형층(26, 27)보다 넓은 면적의 직사각평판의 형상을 갖는다. 또한, 하부전극층(23)을 패터닝할 때, 상기 제1층(17)의 일측 상부에는 공통전극선(32)이 하부전극(24)과 함께 형성된다. 공통전극선(32)은 후에 형성되는 지지라인(20)의 상부에 하부전극(24)과 소정의 거리만큼 이격되어 형성된다. 따라서, 제1 및 제2 상부전극(29, 30), 제1 및 제2 변형층(26, 27), 그리고 하부전극(24)을 포함하는 액츄에이터(31)가 완성된다.
이어서, 제1층(17)을 패터닝하여 지지층(19), 지지라인(20), 제1 앵커(21) 그리고 제2 앵커들(22a, 22b)을 포함하는 지지요소(18)를 형성한다. 이 때, 제1층(17) 중 상기 3개의 사각형으로 노출된 식각방지층(13)에 접촉되는 부분 중 양측부는 제2 앵커들(22a, 22b)이 되며, 중앙부는 제1 앵커(21)가 된다. 제1 앵커(21) 및 제2 앵커들(22a, 2b)은 각기 사각상자의 형상을 가지며, 제1 앵커(21)의 아래에는 제2 금속층(10)의 홀 및 제1 금속층(8)의 드레인패드가 위치한다. 따라서, 제1 앵커(21)는 하부전극(24) 사이의 하부에 형성되며, 제2 앵커들(22a, 22b)은 각기 하부전극(24)의 외측 하부에 형성된다.
계속하여, 지지요소(18) 및 액츄에이터(31)의 상부에 제3 포토레지스트(도시되지 않음)를 도포하고 패터닝하여 지지라인(19) 상에 형성된 공통전극선(32)으로부터 제1 및 제2 상부전극(29, 30)의 일부를 각기 노출시킨다. 이 때, 제1 앵커(21)로부터 하부전극(24)의 돌출부들까지도 함께 노출된다. 이어서, 상기 노출된 부분에 아몰퍼스 실리콘 또는 저온산화물인 산화규소 또는 오산화인 등을 증착하고 패터닝함으로써, 제1 상부전극(29)의 일부로부터 제1 변형층(26) 및 하부전극(24)을 통하여 지지층(19)의 일부까지 제1 절연층(34)을 형성하고, 동시에 제2 상부전극(30)의 일부로부터 제2 변형층(27) 및 하부전극(24)을 통하여 지지층(19)의 일부까지 제2 절연층(35)을 형성한다. 제1 및 제2 절연층(34, 35)은 저압화학기상증착(LPCVD) 방법으로 각기 0.2∼0.4㎛의 두께를 갖도록 형성한다.
다음에, 아래에 제2 금속층(10)의 홀 및 제1 금속층(8)의 드레인패드가 형성된 부분인 제1 앵커(21)의 중앙부로부터 제1 앵커(21), 식각방지층(13), 제2 보호층(12) 및 제1 보호층(9)을 식각하여 드레인패드까지 비어홀(38)을 형성한 후, 드레인패드로부터 비어홀(38)을 통하여 하부전극(24)의 돌출부들까지 비어컨택(39)을 형성한다. 이와 동시에, 제1 상부전극(29)으로부터 제1 절연층(34) 및 지지층(19)의 일부를 통하여 공통전극선(32)까지 제1 상부전극연결부재(36)와 제2 상부전극(30)으로부터 제2 절연층(35) 및 지지층(19)의 일부를 통하여 공통전극선(32)까지 제2 상부전극연결부재(37)가 형성된다. 상기 비어컨택(39)과 제1 및 제2 상부전극연결부재(36, 37)는 각기 백금 또는 백금-탄탈륨을 스퍼터링 방법 또는 화학기상증착 방법으로 0.1∼0.2㎛의 두께를 갖도록 증착한 후, 증착된 금속을 패터닝하여 형성한다. 제1 및 제2 상부전극연결부재(36, 37)는 각기 제1 및 제2 상부전극(29, 30)과 공통전극선(32)을 연결하며, 하부전극(24)은 비어컨택(39)을 통하여 드레인패드와 연결된다.
도 3c를 참조하면, 액츄에이터(31) 및 지지요소(18)의 상부에 높은 점성을 갖는 유동체로서 우수한 증착 평탄성을 갖는 아큐플로(accuflo)를 스핀코팅하여 제2 희생층(42)을 형성한다. 이어서, 거울(41) 및 포스트(40)를 형성하기 위하여 제2 희생층(42)의 상부에 제4 포토레지스트(44) 및 알루미늄(Al)으로 이루어진 하드마스크(45) 도포하고 통상의 사진식각 방법으로 상기 하드마스크(45) 및 제4 포토레지스트(44)를 패터닝한 후, 이러한 하드마스크(45) 및 제4 포토레지스트(44) 패턴을 따라 상기 제2 희생층(42)을 패터닝하여 거울상의 'ㄷ'자의 하부전극(24) 중 지지라인(20)과 인접하지 않고 평행하게 형성된 부분의 일부(즉, 그 상부에 제1 및 제2 상부전극(29, 30)이 형성되지 않은 부분)를 노출시킨다.
이어서, 상기 노출된 하부전극(24)의 일부 및 하드마스크(45)의 상부에 알루미늄을 스퍼터링 방법 또는 화학기상증착 방법으로 0.1∼1.0㎛의 두께로 증착하고, 상기 증착된 금속을 패터닝하여 사각평판의 형상을 갖는 거울(41)과 거울(41)을 지지하는 포스트(40)를 동시에 형성한다. 그리고, 제2 희생층(42)을 플라즈마 애싱(plasma ashing) 방법으로 제거한 후, 제1 희생층(14)을 플루오르화크세논(XeF2) 또는 플루오르화브롬(BrF2)을 사용하여 제거하고 세정 및 건조 처리를 수행하여 도 1에 도시한 바와 같은 TMA 소자를 완성한다.
그러나, 상술한 박막형 광로조절 장치의 제조방법에 있어서, 제2 희생층 상에 제4 포토레지스트 및 하드마스크를 증착한 후 포스트를 형성하기 위하여 이를 패터닝할 때, 상기 제4 포토레지스트와 하드마스크 사이에 취약부가 발생하여 후에 거울과 포스트가 서로 분리되는 문제점이 있다. 이를 도면을 참조하여 설명하면 다음과 같다.
도 4는 도 3c의 'B' 부분을 확대한 도면이다. 도 4를 참조하면, 아큐플로로 이루어진 제2 희생층(42)의 상부에 제4 포토레지스트(44)와 하드마스크(45)를 차례로 적층하고, 포스트(40)를 형성하기 위해 제2 희생층(42), 제4 포토레지스트(44) 및 하드마스크(45)를 식각하는 동안 하드마스크(45) 하부의 제4 포토레지스트(44)가 과도하게 식각(over etching)되어 하드마스크(45)와 제4 포토레지스트(44) 사이에 취약부(C)가 발생한다. 이와 같이 취약부(C)가 발생된 상태에서 거울(41)과 포스트(40)를 형성하기 위하여 금속을 증착할 경우, 상기 거울(41)과 포스트(40)가 연결되는 부분인 취약부(C)에 증착되는 금속의 두께가 그 상부의 거울(41) 및 하부의 포스트(40)에 비하여 극히 얇아지게 된다. 따라서, 제2 희생층(40) 및 제4 포토레지스트(44)가 제거되면, 상기 취약부(C)를 중심으로 그 상부의 거울(41) 및 하드마스크(45)가 포스트(40)로부터 이탈되는 문제가 발생한다.
본 발명은 상술한 문제점을 해결하기 위하여 안출된 것으로, 본 발명의 목적은 포스트로부터 거울이 이탈되는 현상을 방지하여 안정한 거울을 형성할 수 있는 방지할 수 있는 박막형 광로조절 장치의 제조방법을 제공하는 것이다.
도 1은 본 출원인의 선행 출원에 기재된 박막형 광로조절 장치의 사시도이다.
도 2는 도 1에 도시한 장치를 A1-A2선으로 자른 단면도이다.
도 3a 내지 도 3c는 도 2에 도시한 장치의 제조 공정도이다.
도 4는 도 3c의 'B' 부분을 확대한 단면도이다.
도 5는 본 발명에 따른 박막형 광로조절 장치의 사시도이다.
도 6은 도 5에 도시한 장치를 C1-C2선으로 자른 단면도이다.
도 7a 내지 도 7g는 도 5 및 도 6에 도시한 장치의 제조 공정도이다.
<도면의 주요 부분에 대한 부호의 설명〉
100 : 액티브매트릭스 101 : 기판
120 : 트랜지스터 135 : 제1 금속층
140 : 제1 보호층 145 : 제2 금속층
150 : 제2 보호층 155 : 식각방지층
160 : 제1 희생층 170 : 지지층
171 : 제1 앵커 172a, 172b : 제2 앵커
174 : 지지라인 175 : 지지요소
180 : 하부전극 190, 191 : 제1 및 제2 변형층
200, 201 : 제1 및 제2 상부전극 210 : 액츄에이터
220, 221 : 제1 및 제2 절연층
230, 231 : 제1 및 제2 상부전극연결부재
250 : 포스트 260 : 거울
270 : 비어 홀 280 : 비어컨택
300 : 제2 희생층 320 : 하드마스크
330 : 제4 포토레지스트
상술한 본 발명의 목적을 달성하기 위하여 본 발명은, 액티브매트릭스를 제공하는 단계, 상기 액티브매트릭스의 상부에 액츄에이터를 형성하는 단계, 상기 액티브매트릭스와 상기 액츄에이터 사이에 지지수단을 형성하는 단계, 상기 액츄에이터 및 지지수단의 상부에 제2 희생층과 하드마스크를 형성하는 단계, 상기 하드마스크를 제거하고 상기 제2 희생층의 상부에 포토레지스트를 도포하는 단계, 그리고 상기 포토레지스트 및 상기 제2 희생층의 상부에 거울 및 포스트를 형성하는 단계를 포함하는 박막형 광로조절 장치의 제조방법을 제공한다. 상기 액티브매트릭스는 MOS 트랜지스터가 내장되고 상기 트랜지스터의 드레인으로부터 연장된 드레인패드를 갖는 제1 금속층을 포함한다. 상기 액츄에이터를 형성하는 단계는, 상기 액티브매트릭스의 상부에 제1 희생층을 형성한 후, 상기 제1 희생층을 패터닝하여 상기 액티브매트릭스 중 상기 제1 금속층의 드레인패드가 형성된 부분 및 상기 드레인패드가 형성된 부분의 양측부를 노출시키는 단계, 그리고 상기 노출된 액티브매트릭스 및 상기 제1 희생층의 상부에 제1층, 하부전극층, 제2층 및 상부전극층을 형성하고, 상기 상부전극층, 제2층 및 상기 하부전극층을 패터닝하여 제1 및 제2 상부전극, 제1 및 제2 변형층 그리고 하부전극을 형성하는 단계를 포함한다. 상기 지지수단은, 상기 제1층을 패터닝하여 상기 액티브매트릭스 상에 형성된 지지라인, 상기 지지라인과 일체로 형성된 지지층, 그리고 상기 지지층 중 상기 지지라인과 인접한 부분 하부의 상기 제1 금속층의 드레인패드가 위치하는 부분 및 상기 드레인패드가 위치하는 부분의 양측부의 상기 액티브매트릭스에 각기 접촉되는 제1 앵커 및 제2 앵커들을 형성함으로써 완성된다. 상기 제2 희생층은 그 상부에 형성된 하드마스크의 패턴을 따라 패터닝되며, 상기 포토레지스트는 상기 제2 희생층의 패턴보다 넓은 패턴을 갖도록 패터닝된다.
본 발명에 따르면, 아큐플로로 이루어진 제2 희생층의 상부에 하드마스크를 적층하고, 포스트를 형성하기 위하여 제2 희생층을 패터닝한 후, 패터닝된 제2 희생층의 상부에 포토레지스트를 도포하고 패터닝한 다음 알루미늄을 증착하여 거울 및 포스트를 형성함으로써, 포토레지스트의 과도한 식각으로 인한 하드마스크와 포토레지스트 사이의 취약부분이 발생하지 않기 때문에, 거울과 포스트가 안정하게 일체로 연결된다. 따라서, 후에 제2 희생층 및 포토레지스트를 제거하여도 거울이 포스트로부터 이탈되는 현상을 방지하여 안정적인 거울을 형성할 수 있다. 또한, 포토레지스트가 과식각된 부분이 없는 평탄한 표면을 갖기 때문에 그 상부에 형성되는 거울도 평탄한 표면을 갖게 되어 거울의 수평도가 향상된다.
이하 첨부한 도면을 참조하여 본 발명의 바람직한 실시예에 따른 박막형 광로조절 장치의 제조방법을 상세하게 설명한다.
도 5는 본 발명에 따른 박막형 광로조절 장치의 사시도를 도시한 것이며, 도 6은 도 5의 장치를 D1-D2선으로 자른 단면도를 도시한 것이다.
도 5를 참조하면, 본 발명에 따른 박막형 광로조절 장치는 액티브매트릭스(100), 액티브매트릭스(100)의 상부에 형성된 지지요소(175), 지지요소(175)의 상부에 형성된 액츄에이터(210), 그리고 액츄에이터(210)의 상부에 형성된 거울(260)을 포함한다.
도 5 및 도 6을 참조하면, 액티브매트릭스(100)는 M×N(M, N은 자연수) 개의 P-MOS 트랜지스터(120)가 내장된 기판(101), 상기 P-MOS 트랜지스터(120)의 드레인(105) 및 소오스(110)로부터 연장되어 기판(101)의 상부에 형성된 제1 금속층(135), 제1 금속층(135)의 상부에 형성된 제1 보호층(140), 제1 보호층(140)의 상부에 형성된 제2 금속층(145), 제2 금속층(145)의 상부에 형성된 제2 보호층(150), 그리고 제2 보호층(150)의 상부에 형성된 식각방지층(155)을 포함한다.
제1 금속층(135)은 제1 신호(화상 신호)를 전달하기 위하여 P-MOS 트랜지스터(120)의 드레인(105)으로부터 연장되는 드레인패드를 포함하며, 제2 금속층(145)은 티타늄층 및 질화티타늄층으로 이루어진다.
도 5를 참조하면, 상기 지지요소(175)는 지지라인(174), 지지층(170), 제1 앵커(171) 및 제2 앵커들(172a, 172b)을 포함한다. 지지라인(174) 및 지지층(170)은 제1 에어갭(165)을 개재하여 식각방지층(155)의 상부에 수평하게 형성된다. 지지라인(174)의 상부에는 공통전극선(240)이 형성되며 지지라인(174)은 공통전극선(240)을 지지하는 기능을 수행한다.
상기 지지층(170)은 사각고리의 형상, 바람직하게는 직사각고리의 형상을 갖고 지지라인(174)에 대하여 동일 평면상에서 직교하는 방향을 따라 지지라인(174)과 일체로 형성된다. 상기 사각고리형의 지지층(170) 중 지지라인(174)과 직교하는 방향으로 수평하게 연장된 2개의 암들 사이의 하부에는 제1 앵커(171)가 상기 2개의 암들과 일체로 형성되어 식각방지층(155)에 부착되며, 상기 2개의 암들의 외측 하부에는 2개의 제2 앵커들(172a, 172b)이 상기 2개의 암들과 일체로 형성되어 식각방지층(155)에 부착된다.
제1 앵커(171) 및 제2 앵커들(172a, 172b)은 각기 사각상자의 형상을 갖는다. 지지층(170)은 제1 앵커(171)에 의해 중앙부가 지지되며 제2 앵커들(172a, 172b)에 의하여 양측부가 지지된다. 제1 앵커(171)는 식각방지층(155) 중 아래에 제1 금속층(135)의 드레인패드가 위치한 부분에 형성된다. 제1 앵커(171)의 중앙부에는 식각방지층(155), 제2 보호층(150), 제2 금속층(145)의 홀(도시되지 않음) 및 제1 보호층(140)을 통하여 제1 금속층(135)의 드레인패드까지 비어홀(270)이 형성된다.
상기 액츄에이터(210)는 지지라인(174)에 대하여 거울상의 'ㄷ'자의 형상으로 지지층(170)의 상부에 형성된다. 액츄에이터(210)는 하부전극(180), 제1 변형층(190), 제2 변형층(191), 제1 상부전극(200) 그리고 제2 상부전극(201)을 포함한다. 하부전극(180)은 지지라인(174)에 대하여 소정의 거리만큼 이격된 거울상의 'ㄷ'자의 형상을 가지며, 하부전극(180)의 일측의 내측에는 제1 앵커(171)를 향하여 계단형으로 돌출부들이 서로 대응하여 형성된다. 상기 하부전극(180)의 돌출부들은 각기 제1 앵커(171)에 형성된 비어홀(270)의 주위까지 연장된다.
비어컨택(280)은 제1 금속층(135)의 드레인패드로부터 비어홀(280)을 통하여 하부전극(180)의 돌출부들까지 형성되어 드레인패드와 하부전극(180)을 전기적으로 연결한다.
상기 거울상의 'ㄷ'자 형상의 하부전극(180)의 2개의 암들은 각기 직사각평판의 형상을 가지며, 제1 및 제2 변형층(190, 191)은 각기 하부전극(180)의 2개의 암들보다 좁은 면적의 직사각평판의 형상을 갖고 하부전극(180)의 2개의 암들의 상부에 형성된다. 또한, 제1 및 제2 상부전극(200, 201)은 각기 제1 및 제2 변형층(190, 191)보다 좁은 면적의 직사각평판의 형상을 갖고 제1 및 제2 변형층(190, 191)의 상부에 형성된다.
상기 제1 상부전극(200)의 일측으로부터 제1 변형층(190) 및 하부전극(180)을 통하여 지지층(170)의 일부까지 제1 절연층(220)이 형성되며, 제1 상부전극(200)의 일측으로부터 제1 절연층(220) 및 지지층(170)의 일부를 통하여 공통전극선(240)까지 제1 상부전극연결부재(230)가 형성된다. 제1 상부전극연결부재(230)는 제1 상부전극(200)과 공통전극선(240)을 서로 연결하며, 제1 절연층(220)은 제1 상부전극(200)과 하부전극(180)의 일측이 서로 연결되어 전기적인 단락(short)이 일어나는 것을 방지한다. 또한, 제2 상부전극(201)의 일측으로부터 제2 변형층(191) 및 하부전극(180)을 통하여 지지층(170)의 일부까지 제2 절연층(221)이 형성되며, 제2 상부전극(201)의 일측으로부터 제2 절연층(221) 및 지지층(170)의 일부를 통하여 공통전극선(240)까지 제2 상부전극연결부재(231)가 형성된다. 제2 절연층(221) 및 제2 상부전극연결부재(231)는 각기 제1 절연층(220) 및 제1 상부전극연결부재(230)와 나란하게 형성된다. 제2 상부전극연결부재(231)는 제2 상부전극(201)과 공통전극선(240)을 서로 연결하며, 제2 절연층(221)은 제2 상부전극(201)과 하부전극(180)의 타측이 서로 연결되어 전기적인 단락이 일어나는 것을 방지한다.
상기 하부전극(280) 중 제1 및 제2 상부전극(200, 201)이 형성되지 않은 부분, 즉 지지라인(174)에 대하여 평행하게 형성된 부분의 일부에는 거울(260)과 거울(260)을 지지하는 포스트(250)가 형성된다. 거울(260)은 포스트(250)에 의하여 중앙부가 지지되며 양측이 제2 에어갭(310)을 개재하여 액츄에이터(210)의 상부에 수평하게 형성된다. 거울(260)은 광원(도시되지 않음)으로부터 입사되는 광을 소정의 각도로 반사하여 스크린에 화상이 투영되도록 한다.
상술한 본 발명에 따른 박막형 광로조절 장치에 있어서, 외부로부터 전달된 제1 신호는 액티브매트릭스(100)에 내장된 MOS 트랜지스터(120), 제1 금속층(135)의 드레인패드 및 비어컨택(280)을 통해 하부전극(180)에 인가되며, 동시에, 제1 및 제2 상부전극(200, 201)에는 각기 외부로부터 공통전극선(240)을 통하여 제2 신호가 인가되어, 제1 상부전극(200)과 하부전극(180)의 일측 사이에 전위차에 따른 제1 전기장이 발생하며, 제2 상부전극(201)과 하부전극(180)의 타측 사이에 전위차에 따른 제2 전기장이 발생한다. 이러한 제1 전기장에 의하여 제1 상부전극(200)과 하부전극(180)의 일측 사이에 형성된 제1 변형층(190)이 변형을 일으키며, 동시에 상기 제2 전기장에 의하여 제2 상부전극(201)과 하부전극(180)의 타측 사이에 형성된 제2 변형층(191)이 변형을 일으킨다.
제1 및 제2 변형층(190, 191)이 각기 제1 및 제2 전기장에 대하여 직교하는 방향으로 수축함에 따라 제1 및 제2 변형층(190, 191)을 포함하는 액츄에이터(210)는 소정의 각도로 휘게 된다. 광원으로부터 입사되는 빛을 반사하는 거울(260)은 포스트(250)에 의해 지지되어 액츄에이터(210)의 상부에 형성되어 있으므로 액츄에이터(210)와 함께 경사진다. 따라서, 거울(260)은 입사광을 소정의 각도로 반사하며, 반사된 광은 슬릿을 통과하여 스크린에 화상을 맺게 된다.
이하 본 발명에 따른 박막형 광로조절 장치의 제조방법을 도면을 참조하여 상세하게 설명한다.
도 7a 내지 도 7g는 도 5 및 도 6에 도시한 장치의 제조방법을 설명하기 위한 도면들이다. 도 7a 내지 도 7g에 있어서, 도 5 및 도 6과 동일한 부재들에 대해서는 동일한 참조 번호를 사용한다.
도 7a를 참조하면, 실리콘부분산화법(LOCOS)을 이용하여 n형으로 도핑된 실리콘 웨이퍼인 기판(101)에 액티브영역 및 필드영역을 구분하기 위한 소자분리막(125)을 형성한다. 이어서, 상기 액티브영역의 폴리실리콘과 같은 도전물질로 이루어진 게이트(115)를 형성한 후, 이온주입 공정으로 p+소오스(110) 및 드레인(105)을 형성함으로써, 기판(101)에 M×N(M, N은 자연수) 개의 P-MOS 트랜지스터(120)를 형성한다.
상기 P-MOS 트랜지스터(120)가 형성된 결과물의 상부에 산화물로 이루어진 절연막(130)을 형성한 후, 사진식각 방법으로 상기 트랜지스터(120)의 소오스(110) 및 드레인(105)의 일측 상부를 각각 노출시키는 개구부들을 형성한다. 계속하여, 상기 개구부들이 형성된 결과물의 상부에 티타늄, 질화티타늄, 텅스텐 및 질화물 등으로 이루어진 제1 금속층(135)을 증착한 후, 증착된 제1 금속층(135)을 사진식각 방법으로 패터닝한다. 이와 같이 패터닝된 제1 금속층(135)은, 상기 트랜지스터(120)의 드레인(205)으로부터 지지층(170)을 지지하는 제1 앵커(171)의 아래까지 연장되는 드레인패드를 포함한다.
제1 금속층(135) 및 트랜지스터(120)가 형성된 기판(101)의 상부에는 인실리케이트유리(PSG)로 이루어진 제1 보호층(140)이 적층된다. 제1 보호층(140)은 화학기상증착(CVD) 방법으로 약 8000Å 정도의 두께를 갖도록 형성된다. 제1 보호층(140)은 후속 공정 동안 상기 P-MOS 트랜지스터(120)가 내장된 기판(101)이 손상을 입는 것을 방지한다.
제1 보호층(140)의 상부에는 티타늄층과 질화티타늄층으로 이루어진 제2 금속층(145)이 형성된다. 상기 티타늄층은 스퍼터링 방법으로 약 300Å 정도의 두께를 갖도록 형성되며, 상기 질화티타늄층은 티타늄층의 상부에 물리기상증착 방법(PVD)으로 약 1200Å 정도의 두께를 갖도록 형성된다. 제2 금속층(145)은 광원으로부터 입사되는 광이 거울(260)뿐만 아니라, 거울(260)이 덮고 있는 부분을 제외한 부분에도 입사됨으로 인하여, 기판(101)에 광누설전류(photo leakage current)가 흘러 소자가 오동작을 일으키는 것을 방지한다. 이어서, 제2 금속층(145) 중 후속 공정에서 비어홀(270)이 형성될 부분, 즉 그 아래에 제1 금속층(135)의 드레인패드가 위치하고 있는 부분을 식각하여 제2 금속층(145)에 홀(도시되지 않음)을 형성한다.
제2 금속층(145)의 상부에는 인실리케이트유리(PSG)로 구성된 제2 보호층(150)이 적층된다. 제2 보호층(150)은 화학기상증착 방법으로 약 2000Å 정도의 두께를 갖도록 형성된다. 제2 보호층(150)은 후속 공정 동안 기판(101) 및 기판(101) 상에 형성된 상기 결과물들이 손상을 입는 것을 방지한다.
제2 보호층(150)의 상부에는 식각방지층(155)이 적층된다. 식각방지층(155)은 제2 보호층(150) 및 기판(101) 상의 결과물들이 후속되는 식각공정 동안 식각되어 손상을 입는 것을 방지한다. 식각방지층(155)은 산화규소 또는 오산화인 등의 저온산화물(LTO)을 사용하여 형성한다. 상기 식각방지층(155)은 저압화학기상증착(LPCVD) 방법으로 약 350∼450℃ 정도의 온도에서 약 0.2∼0.8㎛ 정도의 두께를 갖도록 형성된다. 따라서, 트랜지스터(120)가 내장된 기판(101), 제1 금속층(135), 제1 보호층(140), 제2 금속층(145), 제2 보호층(150) 및 식각방지층(155)을 포함하는 액티브매트릭스(100)가 완성된다.
상기 식각방지층(155)의 상부에는 폴리실리콘으로 이루어진 제1 희생층(160)이 적층된다. 제1 희생층(160)은 액츄에이터(210)를 구성하는 박막들의 적층을 용이하게 하는 기능을 수행한다. 제1 희생층(160)은 약 500℃ 이하의 온도에서 저압화학기상증착(LPCVD) 방법을 사용하여 약 2.0∼3.0㎛ 정도의 두께를 갖도록 형성한다. 이어서, 제1 희생층(160)의 표면을 화학기계적연마(CMP) 방법을 이용하여 연마함으로써 제1 희생층(160)이 약 1.1㎛ 정도의 두께를 갖도록 그 표면을 평탄화시킨다.
도 7b는 제1 희생층(160)을 패터닝한 상태를 나타내는 평면도이다. 도 7a 및 도 7b를 참조하면, 제1 희생층(160)의 상부에 제1 포토레지스트(도시되지 않음)를 도포하고 패터닝한 후, 제1 포토레지스트를 마스크로 이용하여 제1 희생층(160) 중 아래에 제2 금속층(145)의 홀이 위치한 부분 및 이와 양측으로 인접한 부분들을 식각하여 식각방지층(155)의 일부를 노출시킴으로써, 후에 제1 앵커(171) 및 제2 앵커들(172a, 172b)이 형성될 위치를 만들고 제1 포토레지스트를 제거한다. 이에 따라, 상기 식각방지층(155)이 소정의 거리만큼 이격된 3개의 사각형의 형상으로 노출된다.
도 7c를 참조하면, 제1층(169)은 상기와 같이 노출된 식각방지층(155)의 상부 및 제1 희생층(160)의 상부에 적층된다. 제1층(169)은 질화물 또는 금속과 같은 경질의 물질을 저압화학기상증착(LPCVD) 방법으로 약 0.1∼1.0㎛ 정도의 두께를 갖도록 적층한다. 제1층(169)은 후에 지지층(170), 지지라인(174) 및 앵커들(171, 172a, 172b)을 포함하는 지지요소(275)로 패터닝된다.
하부전극층(179)은 제1층(169)의 상부에 적층된다. 하부전극층(179)은 백금, 탄탈륨 또는 백금-탄탈륨 등의 전기 전도성을 갖는 금속을 스퍼터링 방법 또는 화학기상증착 방법을 이용하여 약 0.1∼1.0㎛ 정도의 두께를 갖도록 형성한다. 하부전극층(179)은 후에 외부로부터 제1 신호가 인가되며, 일측의 양측에 계단형의 돌출부들이 서로 대응하여 형성된 거울상의 'ㄷ'자형의 하부전극(180)으로 패터닝된다.
상기 하부전극층(179)의 상부에 PZT 또는 PLZT 등의 압전물질을 사용하여 제2층(189)을 형성한다. 바람직하게는, 제2층(189)은 졸-겔법으로 제조된 PZT를 스핀코팅하여 약 0.4㎛ 정도의 두께를 갖도록 형성한다. 이어서, 상기 제2층(189)을 구성하는 압전물질을 급속열처리(RTA) 방법으로 열처리하여 상변이시킨다. 제2층(189)은 후에 제1 상부전극(200)과 하부전극(180)의 일측 사이에 발생하는 제1 전기장에 의하여 변형을 일으키는 제1 변형층(190) 및 제2 상부전극(201)과 하부전극(180)의 타측 사이에 발생하는 제2 전기장에 의하여 변형을 일으키는 제2 변형층(191)으로 패터닝된다.
상부전극층(199)은 제2층(189)의 상부에 적층된다. 상부전극층(199)은 백금, 탄탈륨, 은 또는 백금-탄탈륨 등의 전기 전도성을 갖는 금속을 스퍼터링방법 또는 화학기상증착 방법을 이용하여 약 0.1∼1.0㎛ 정도의 두께를 갖게 형성된다. 상부전극층(199)은 후에 제2 신호(바이어스 신호)가 각기 인가되며 소정의 거리만큼 이격되는 제1 상부전극(200) 및 제2 상부전극(201)으로 패터닝된다.
도 7d를 참조하면, 상기 상부전극층(199)의 상부에 제2 포토레지스트(도시되지 않음)를 도포하고 패터닝한 후, 제2 포토레지스트를 마스크로 이용하여 상부전극층(199)을 각기 사각평판의 형상, 바람직하게는 직사각평판의 형상을 가지며 서로 소정의 거리만큼 이격되어 나란하게 형성된 제1 상부전극(200) 및 제2 상부전극(201)으로 패터닝한 다음 제2 포토레지스트를 제거한다. 제1 및 제2 상부전극(200, 201)에는 각기 외부로부터 후에 형성되는 공통전극선(240)을 통하여 제2 신호가 인가된다.
계속하여, 상부전극층(199)을 패터닝하는 방법과 동일한 방법으로 제2층(189)을 패터닝하여 각기 직사각평판의 형상을 가지며, 서로 소정의 거리만큼 떨어져서 나란하게 형성된 제1 변형층(190) 및 제2 변형층(191)을 형성한다. 이 경우, 도 5에 도시한 바와 같이 제1 및 제2 변형층(190, 191)은 각기 제1 및 제2 상부전극(300, 301)보다 약간 넓은 면적의 직사각평판의 형상을 갖는다.
이어서, 하부전극층(179)을 패터닝하여 후에 형성되는 지지라인(174)에 대하여 거울상의 'ㄷ'자의 형상을 가지며, 제1 앵커(171)를 향하여 계단형으로 형성된 돌출부들을 갖는 하부전극(180)을 형성한다. 이 때, 하부전극(180)의 2개의 암들은 각기 제1 및 제2 변형층(190, 191)보다 넓은 면적의 직사각평판의 형상을 갖도록 형성된다. 또한, 하부전극층(179)을 패터닝할 때, 제1층(169)의 일측 상부에 하부전극(180)에 대하여 직교하는 방향으로 공통전극선(240)이 하부전극(180)과 동시에 형성된다. 공통전극선(240)은 후에 형성되는 지지라인(174)의 상부에 하부전극(180)과는 소정의 거리만큼 이격되어 형성된다. 따라서, 제1 및 제2 상부전극(200, 201), 제1 및 제2 변형층(190, 191), 그리고 하부전극(180)을 포함하는 액츄에이터(210)가 완성된다.
계속하여, 제1층(169)을 패터닝하여 지지층(170), 지지라인(174), 제1 앵커(171) 그리고 제2 앵커들(172a, 172b)을 포함하는 지지요소(175)를 형성한다. 제1층(169)에 있어서, 상기 3개의 사각형의 모양으로 노출된 식각방지층(155)에 접촉되는 부분 중 양측부는 제2 앵커들(172a, 172b)이 되며, 중앙부는 제1 앵커(171)가 된다. 제1 앵커(171) 및 제2 앵커들(172a, 172b)은 각기 사각상자의 형상을 가지며, 제1 앵커(171)의 아래에는 제2 금속층(145)의 홀 및 제1 금속층(135)의 드레인패드가 위치한다. 제1 및 제2 변형층(190, 191)은 각기 지지층(170) 중 지지라인(174)과 직교하는 방향으로 수평하게 연장된 2개의 암들의 위에 서로 나란하게 형성된다. 따라서, 제1 앵커(171)는 거울상의 'ㄷ'자 모양의 하부전극(180) 사이의 하부에 형성되며, 제2 앵커들(172a, 172b)은 각기 하부전극(180)의 외측 하부에 형성된다.
다음에, 지지요소(175) 및 액츄에이터(210)의 상부에 제3 포토레지스트(도시되지 않음)를 도포하고 패터닝하여 지지라인(274) 상에 형성된 공통전극선(240)으로부터 제1 및 제2 상부전극(200, 201)의 일부들을 노출시킨다. 이 때, 제1 앵커(171)로부터 하부전극(180)의 돌출부들까지도 함께 노출된다.
이어서, 상기 노출된 부분에 아몰퍼스 실리콘 또는 산화규소 내지 오산화인 과 같은 저온산화물을 증착하고 패터닝함으로써, 제1 상부전극(200)의 일부로부터 제1 변형층(190) 및 하부전극(180)을 통하여 지지층(170)의 일부까지 제1 절연층(220)을 형성하고, 동시에 제2 상부전극(201)의 일부로부터 제2 변형층(191) 및 하부전극(180)을 통하여 지지층(170)의 일부까지 제2 절연층(221)을 형성한다. 제1 및 제2 절연층(220, 221)은 저압화학기상증착 방법(LPCVD) 방법으로 각기 약 0.2∼0.4㎛ 정도의 두께를 갖도록 형성된다.
계속하여, 아래에 제2 금속층(145)의 홀 및 제1 금속층(135)의 드레인패드가 형성된 부분인 제1 앵커(171)의 중앙 상부로부터 제1 앵커(171), 식각방지층(155), 제2 보호층(150) 및 제1 보호층(140)의 일부를 식각하여 제1 금속층(135)의 드레인패드까지 비어홀(270)을 형성한 후, 상기 드레인패드로부터 비어홀(270)을 통하여 하부전극(180)의 돌출부들까지 비어컨택(280)을 형성한다(도 5 참조). 이와 동시에, 제1 상부전극(200)으로부터 제1 절연층(220) 및 지지층(170)의 일부를 통하여 공통전극선(240)까지 제1 상부전극연결부재(230)를 형성하며, 제2 상부전극(201)으로부터 제2 절연층(221) 및 지지층(170)의 일부를 통하여 공통전극선(240)까지 제2 상부전극연결부재(231)를 형성한다.
상기 비어컨택(280), 제1 및 제2 상부전극연결부재(230, 231)는 각기 백금, 탄탈륨 또는 백금-탄탈륨을 스퍼터링 방법 또는 화학기상증착 방법을 사용하여 약 0.1∼0.2㎛ 정도의 두께를 갖도록 증착한 후, 상기 증착된 금속을 패터닝하여 형성한다. 제1 및 제2 상부전극연결부재(230, 231)는 각기 제1 및 제2 상부전극(200, 201)과 공통전극선(240)을 연결하며, 하부전극(180)은 비어컨택(280)을 통하여 제1 금속층(135)의 드레인패드와 연결된다.
도 7e를 참조하면, 상기 액츄에이터(210) 및 지지요소(175)의 상부에 높은 점성 및 우수한 증착 평탄성을 갖는 아큐플로(accuflo)를 스핀코팅 방법을 사용하여 적층함으로써, 액츄에이터(210)를 완전히 덮을 수 있도록 충분한 높이를 갖는 제2 희생층(300)을 형성한다. 상기 아큐플로는 도포와 동시에 평탄화되는 특성을 가지므로, 아큐플로를 사용하여 제2 희생층(300)을 형성하면 제2 희생층(300)의 표면을 평탄화시키기 위한 별도의 공정이 추가되지 않는다. 또한, 상기 아큐플로는 포토레지스트와 유사하게 스핀코팅 방법으로 도포하고 플라즈마 애싱 방법으로 용이하게 제거할 수 있는 장점이 있다.
이어서, 스퍼터링 방법 또는 화학기상증착 방법을 이용하여 알루미늄으로 이루어진 하드마스크(320)를 제2 희생층(300)의 상부에 적층한다. 계속하여, 상기 하드마스크(320)를 패터닝한 후, 이러한 하드마스크(320)의 패턴을 따라 제2 희생층(300)을 패터닝하여 거울(260)을 지지하는 포스트(250)가 형성될 위치를 만든다.
도 7f를 참조하면, 하드마스크(320)를 블랭크 에칭(blank etching)하여 제거한 후, 상기 패터닝된 제2 희생층(300)의 상부에 후속하여 형성되는 거울(260) 내의 응력을 조절하기 위하여 제4 포토레지스트(330)를 스핀코팅 방법으로 도포한다. 이어서, 사진식각 방법으로 제4 포토레지스트(330)를 패터닝하여 제4 포토레지스트(330)에 상기 제2 희생층(300)의 패턴보다 약간 넓은 패턴이 형성되게 한다. 이와 같이 제4 포토레지스트(330)가 패터닝되면, 종래에 발생하였던 포토레지스트의 과식각으로 인한 하드마스크와 포토레지스트 사이의 취약부는 발생하지 않는다.
도 7g를 참조하면, 상기 패터닝된 제4 포토레지스트(330) 및 제2 희생층(300)의 상부에 알루미늄과 같은 반사성이 우수한 금속을 약 0.1∼1.0㎛의 두께로 증착하고, 증착된 알루미늄을 패터닝하여 사각평판의 형상을 갖는 거울(260) 및 거울(260)을 지지하는 포스트(250)를 동시에 형성한다. 이 때, 상기 제4 포토레지스트(330)는 거울(260)을 형성하는 동안 금속층에 발생하는 응력을 조절하여 거울(260)이 상방 또는 하방으로 휘어지는 것을 방지한다.
이어서, 플라즈마애싱 방법으로 제2 희생층(300)과 제4 포토레지스트(330)를 제거하고, 플루오르화크세논(XeF2) 또는 플루오르화브롬(BrF2)을 사용하여 상기 제1 희생층(160)을 제거한 후, 세정 및 건조 처리를 수행하여 도 5에 도시한 바와 같은 TMA 소자를 완성한다. 이와 같이 제1 및 제2 희생층(160, 300)이 제거되면 각기 제1 및 제2 에어갭(165, 310)이 형성된다.
본 발명에 따른 박막형 광로조절 장치의 제조방법에 의하면, 아큐플로로 이루어진 제2 희생층의 상부에 하드마스크를 적층하고, 포스트를 형성하기 위하여 제2 희생층을 패터닝한 후, 패터닝된 제2 희생층의 상부에 포토레지스트를 도포하고 패터닝한 다음 알루미늄을 증착하여 거울 및 포스트를 형성함으로써, 포토레지스트의 과도한 식각으로 인한 하드마스크와 포토레지스트 사이의 취약부분이 발생하지 않기 때문에, 거울과 포스트가 안정하게 일체로 연결된다. 따라서, 후에 제2 희생층 및 포토레지스트를 제거하여도 거울이 포스트로부터 이탈되는 현상을 방지하여 안정적인 거울을 형성할 수 있다. 또한, 포토레지스트가 과식각된 부분이 없는 평탄한 표면을 갖기 때문에 그 상부에 형성되는 거울도 평탄한 표면을 갖게 되어 거울의 수평도가 향상된다.
상술한 바와 같이, 본 발명의 바람직한 실시예를 참조하여 설명하였지만 해당 기술분야의 숙련된 당업자라면 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (3)

  1. MOS 트랜지스터가 내장되고 상기 트랜지스터의 드레인으로부터 연장된 드레인패드를 갖는 제1 금속층을 포함하는 액티브매트릭스를 제공하는 단계;
    상기 액티브매트릭스의 상부에 제1 희생층을 형성하고, 상기 제1 희생층을 패터닝하여 상기 제1 금속층의 드레인패드가 형성된 부분을 포함하는 상기 액티브매트릭스의 일부를 노출시키는 단계;
    상기 노출된 액티브매트릭스 및 상기 제1 희생층의 상부에 제1층, 하부전극층, 제2층 및 상부전극층을 형성하고, 이를 패터닝하여 제1 및 제2 상부전극, 제1 및 제2 변형층 그리고 하부전극을 포함하는 액츄에이터를 형성하는 단계;
    상기 제1층을 패터닝하여 지지라인, 지지층, 그리고 제1 앵커 및 제2 앵커들을 포함하는 지지수단을 형성하는 단계;
    상기 지지수단 및 상기 액츄에이터의 상부에 제2 희생층을 형성하는 단계;
    상기 제2 희생층의 상부에 하드마스크를 형성하고 상기 하드마스크를 패터닝한 후, 상기 패터닝된 하드마스크를 이용하여 상기 제2 희생층을 패터닝하는 단계;
    상기 하드마스크를 제거한 후, 제2 희생층의 상부에 포토레지스트를 도포하고 상기 포토레지스트를 패터닝하는 단계; 그리고
    상기 제2 희생층 및 상기 포토레지스트의 상부에 거울 및 포스트를 형성하는 단계를 포함하는 것을 특징으로 하는 박막형 광로조절 장치의 제조방법.
  2. 제1항에 있어서, 상기 하드마스크는 블랭크 에칭(blank etching) 방법으로 제거되는 것을 특징으로 하는 박막형 광로조절 장치의 제조방법.
  3. 제1항에 있어서, 상기 포토레지스트를 패터닝하는 단계는 상기 포토레지스트에 상기 제2 희생층의 패턴보다 넓은 면적의 패턴이 형성되게 하는 단계인 것을 특징으로 하는 박막형 광로조절 장치의 제조방법.
KR1019980047581A 1998-11-06 1998-11-06 박막형광로조절장치의제조방법 KR100294406B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980047581A KR100294406B1 (ko) 1998-11-06 1998-11-06 박막형광로조절장치의제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980047581A KR100294406B1 (ko) 1998-11-06 1998-11-06 박막형광로조절장치의제조방법

Publications (2)

Publication Number Publication Date
KR20000031505A true KR20000031505A (ko) 2000-06-05
KR100294406B1 KR100294406B1 (ko) 2001-10-26

Family

ID=19557424

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980047581A KR100294406B1 (ko) 1998-11-06 1998-11-06 박막형광로조절장치의제조방법

Country Status (1)

Country Link
KR (1) KR100294406B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100477365B1 (ko) * 2002-09-27 2005-03-22 주식회사 대우일렉트로닉스 원자힘 현미경의 팁 보호막 형성 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100477365B1 (ko) * 2002-09-27 2005-03-22 주식회사 대우일렉트로닉스 원자힘 현미경의 팁 보호막 형성 방법

Also Published As

Publication number Publication date
KR100294406B1 (ko) 2001-10-26

Similar Documents

Publication Publication Date Title
KR100294406B1 (ko) 박막형광로조절장치의제조방법
KR100276663B1 (ko) 박막형 광로조절 장치의 제조방법
KR100270995B1 (ko) 박막형 광로 조절 장치의 제조 방법
KR100276667B1 (ko) 박막형 광로조절 장치 및 그 제조방법_
KR100276666B1 (ko) 박막형 광로조절 장치
KR100276664B1 (ko) 박막형 광로조절 장치 및 그 제조 방법
KR20000031952A (ko) 박막형 광로조절 장치의 제조방법
KR20000032301A (ko) 박막형 광로조절 장치의 제조 방법
KR20000024882A (ko) 박막형 광로 조절 장치의 제조 방법
KR20000044204A (ko) 박막형 광로조절 장치의 제조방법
KR20000044202A (ko) 화소의 포인트 결함을 방지할 수 있는 박막형 광로조절 장치의제조방법
KR20000031508A (ko) 박막형 광로조절 장치의 제조 방법
KR20000044185A (ko) 박막형 광로조절 장치의 제조방법
KR20000044205A (ko) 박막형 광로조절 장치의 제조방법
KR20000032305A (ko) 박막형 광로조절 장치의 제조 방법
KR20000026435A (ko) 박막형 광로 조절 장치의 제조 방법
KR20000004787A (ko) 박막형 광로 조절 장치의 제조 방법
KR20000044208A (ko) 박막형 광로조절 장치 및 그 제조방법
KR20000044206A (ko) 박막형 광로조절 장치 및 그 제조방법
KR20000044211A (ko) 박막형 광로조절 장치 및 그 제조방법
KR20000004797A (ko) 박막형 광로 조절 장치의 제조 방법
KR20000004784A (ko) 박막형 광로 조절 장치의 제조 방법
KR20000044192A (ko) 박막형 광로조절 장치의 제조방법
KR20000044210A (ko) 박막형 광로조절 장치의 제조방법
KR20000032304A (ko) 박막형 광로조절 장치의 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090401

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee