KR20000028321A - Method for treating defect in external matching device of atm switching system - Google Patents

Method for treating defect in external matching device of atm switching system Download PDF

Info

Publication number
KR20000028321A
KR20000028321A KR1019980046502A KR19980046502A KR20000028321A KR 20000028321 A KR20000028321 A KR 20000028321A KR 1019980046502 A KR1019980046502 A KR 1019980046502A KR 19980046502 A KR19980046502 A KR 19980046502A KR 20000028321 A KR20000028321 A KR 20000028321A
Authority
KR
South Korea
Prior art keywords
matching device
master
external
failure information
failure
Prior art date
Application number
KR1019980046502A
Other languages
Korean (ko)
Inventor
이병구
Original Assignee
서평원
엘지정보통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서평원, 엘지정보통신 주식회사 filed Critical 서평원
Priority to KR1019980046502A priority Critical patent/KR20000028321A/en
Publication of KR20000028321A publication Critical patent/KR20000028321A/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/06Management of faults, events, alarms or notifications
    • H04L41/0654Management of faults, events, alarms or notifications using network fault recovery
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/06Management of faults, events, alarms or notifications
    • H04L41/0654Management of faults, events, alarms or notifications using network fault recovery
    • H04L41/0668Management of faults, events, alarms or notifications using network fault recovery by dynamic selection of recovery network elements, e.g. replacement by the most appropriate element after failure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/06Generation of reports
    • H04L43/065Generation of reports related to network devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/08Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
    • H04L43/0823Errors, e.g. transmission errors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/55Prevention, detection or correction of errors

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Environmental & Geological Engineering (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

PURPOSE: A method for treating a defect is provided to operate the treatment of defect and the management of state effectively by reducing needless Inter Process Communication(IPC) message in a corresponding switching system and by reducing load to the corresponding upper processor. CONSTITUTION: An upper processor appoints(S21) a top matching device as a master matching device for reporting(S22) the recognizing number for the master matching device to external matching devices. If defect information is transferred and the information is for the master matching device, every external device transfers(S25) the defect information to the upper processor. Then, the upper processor treats(S26) the defect and appoints(S27) a certain slave matching device as a master matching device. If the defect information is not for the master matching device, the master matching device transfers(S28) the defect information to the upper processor. Therefore, IPC message for the defect information is reduced in case of the generation of defect in the external matching devices, and the load to the upper processor is reduced for treating the defect quickly.

Description

에이티엠 교환 시스템에서의 외부 정합장치 장애 처리 방법How to Handle External Interface Failure in ATM Switching System

본 발명은 ATM 교환 시스템에서의 외부 정합장치 장애 처리 방법에 관한 것으로, 특히 교환 시스템의 외부 정합장치에 장애가 발생되는 경우 해당 장애 발생에 따른 장애 정보를 마스터로 지정된 외부 정합장치에서 상위 프로세서로 전송하여 장애 처리를 수행하도록 한 ATM 교환 시스템에서의 외부 정합장치 장애 처리 방법에 관한 것이다.The present invention relates to a method for handling an external matcher failure in an ATM switching system. In particular, when an error occurs in an external matcher of an exchange system, the fault information according to the failure occurs is transmitted from an external matcher designated as a master to a higher processor. The present invention relates to a failure handling method of an external interface device in an ATM switching system.

일반적으로, ATM 교환 시스템은 가입자선의 집선 기능을 수행하는 가입자 정합장치, 타국 교환 시스템과 연결된 중계선을 수용하는 중계선 정합장치 등과 같은 외부 정합 기능을 수행하는 다수 개의 외부 정합장치와, 각 외부 정합장치를 제어하고 관리하는 상위 프로세서를 구비하여 이루어지는데, 해당 각 외부 정합장치는 자신의 장애 발생에 따른 장애 정보를 다른 외부 정합장치로 전송하고, 동시에 상위 프로세서에도 해당 장애 정보를 전송한다.In general, the ATM switching system includes a plurality of external matching devices that perform external matching functions such as subscriber matching devices that perform the aggregation function of subscriber lines, trunk line matching devices that receive relay lines connected to other station switching systems, and each external matching device. It consists of a higher processor for controlling and managing the respective, the external matching device transmits the failure information according to its own failure to another external matching device, and at the same time transmits the corresponding failure information to the upper processor.

그런데, 해당 각 외부 정합장치는 장애가 발생하는 경우 다른 외부 정합장치로 장애 발생에 따른 장애 정보를 전송하고, 이에 해당 교환 시스템의 모든 외부 정합장치에서 상위 프로세서로 장애 정보를 전송함으로 인하여 해당 상위 프로세서와의 IPC(Inter Process Communication) 메시지 갯수가 많아지고, 해당 장애 정보가 포함된 IPC 메시지를 전송받아 장애 처리를 수행하는 상위 프로세서의 부하가 증가된다.However, each external matching device transmits the failure information according to the failure to another external matching device when a failure occurs, and transmits the failure information from all external matching devices of the corresponding exchange system to the upper processor. The number of interprocess communication (IPC) messages increases, and the load of an upper processor that performs failure processing by receiving an IPC message including corresponding failure information increases.

전술한 바와 같이, 종래의 ATM 교환 시스템에서는 어느 하나의 외부 정합장치에서 장애가 발생하는 경우 해당 외부 정합장치에 대한 장애 정보를 모든 외부 정합장치에서 상위 프로세서로 전송함에 따라 불필요한 IPC 메시지가 발생되며, 해당 IPC 메시지를 전송받아 장애 처리를 수행하는 상위 프로세서의 부하가 증가되는 문제점이 있었다.As described above, in a conventional ATM switching system, when a failure occurs in one external matching device, unnecessary IPC messages are generated by transmitting failure information on the external matching device from all external matching devices to a higher processor. There was a problem in that the load of an upper processor that performs an error processing by receiving an IPC message is increased.

본 발명은 전술한 바와 같은 문제점을 해결하기 위한 것으로 그 목적은, ATM 교환 시스템의 외부 정합장치 중에서 어느 하나의 외부 정합장치를 마스터 정합장치로 지정하고, 해당 마스터 정합장치에 대한 식별번호를 모든 외부 정합장치로 통보하며, 해당 외부 정합장치에서 장애가 발생하는 경우 마스터 정합장치에서만 해당 장애 정보를 상위 프로세서로 전송함으로써, 해당 교환 시스템에서의 불필요한 IPC 메시지를 감소시킴과 동시에 해당 상위 프로세서의 부하를 감소시키는데 있다.The present invention is to solve the problems as described above, the object is to designate any one of the external matching device of the external matching device of the ATM switching system as the master matching device, the identification number for the corresponding master matching device to all external It notifies the matching device, and if a failure occurs in the external matching device, only the master matching device sends the failure information to the upper processor, thereby reducing unnecessary IPC messages in the switching system and reducing the load on the upper processor. have.

상기와 같은 목적을 달성하기 위한 본 발명의 특징은, 마스터 정합장치를 지정하는 과정과; 상기 마스터 정합장치를 공지하는 과정과; 상기 마스터 정합장치만이 장애 정보를 전송하는 과정을 포함하는데 있다.Features of the present invention for achieving the above object, the process of designating a master matching device; Announcing the master matching device; Only the master matching device includes a process of transmitting fault information.

본 발명의 다른 특징은, 자체의 마스터 지정 우선 순위에 따라 특정 외부 정합장치를 마스터 정합장치로 지정하는 과정과; 상기 마스터 정합장치에 대한 식별번호를 모든 외부 정합장치로 통보하는 과정과; 다른 외부 정합장치로부터 장애 정보가 전송되는 경우 해당 장애 정보가 마스터 장애 정보인지를 확인하여 상기 마스터 정합장치를 제외한 각 외부 정합장치에서 해당 마스터 장애 정보를 상위 프로세서로 전송하는 과정과; 상기 마스터 장애 정보를 전송받아 상기 마스터 정합장치에 대한 장애 처리를 수행함과 동시에 자체의 마스터 지정 우선 순위에 따라 마스터 정합장치를 다시 지정한 후, 상기 마스터 정합장치에 대한 식별번호를 모든 외부 정합장치로 통보하는 과정으로 귀환하여 반복 동작을 수행하는 과정을 포함하는데 있다.Another feature of the present invention includes the steps of designating a specific external matching device as a master matching device according to its master designation priority; Notifying all external matching devices of the identification number of the master matching device; When the failure information is transmitted from another external matching device, checking whether the corresponding failure information is master failure information and transmitting the corresponding master failure information to the upper processor in each external matching device except the master matching device; Receive the master failure information and perform the failure processing on the master matching device and at the same time re-designates the master matching device according to its own master designation priority, and informs all external matching devices of the identification number for the master matching device It includes the process of performing a repetitive operation by returning to the process.

도 1은 본 발명에 따른 ATM 교환 시스템에서 외부 정합장치의 장애 처리를 위한 구성 블록도.1 is a block diagram illustrating a failure processing of an external matching device in an ATM switching system according to the present invention.

도 2는 본 발명에 따른 ATM 교환 시스템에서의 외부 정합장치 장애 처리 동작 순서도.2 is a flowchart illustrating an operation of processing an external matcher failure in an ATM switching system according to the present invention.

* 도면의 주요 부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings

10 ; 상위 프로세서 20 : 외부 정합장치부10; Upper processor 20: External matching device

20-1 : 마스터 정합장치 20-2~20-n : 슬레이브 정합장치20-1: Master matching device 20-2 ~ 20-n: Slave matching device

이하, 본 발명의 실시예를 첨부한 도면을 참조하여 상세하게 설명하면 다음과 같다.Hereinafter, an embodiment of the present invention will be described in detail with reference to the accompanying drawings.

본 발명에 따른 교환 시스템에서 정합장치의 장애 처리를 위한 구성은 첨부한 도면 도 1에 도시한 바와 같이 외부 정합장치부(20)와, 외부 정합장치부(20)를 제어하고 관리하는 상위 프로세서(10)를 구비하여 이루어지는데, 해당 외부 정합장치부(20)는 상위 프로세서(10)에 의해 마스터로 지정된 마스터 정합장치(20-1)와, 마스터로 지정되지 않는 다수 개의 슬레이브 정합장치(20-2~20-n)로 구성된다.In the exchange system according to the present invention, the configuration for the failure processing of the matching device is as shown in FIG. 1 attached to the upper processor for controlling and managing the external matching device unit 20 and the external matching device unit 20 ( 10), wherein the external matching device unit 20 includes a master matching device 20-1 designated as a master by the upper processor 10, and a plurality of slave matching devices 20- that are not designated as masters. 2 ~ 20-n).

해당 상위 프로세서(10)는 외부 정합장치부(20)에서 어느 하나의 외부 정합장치를 마스터 정합장치(20-1)로 지정하고, 해당 마스터 정합장치(20-1)에 대한 식별번호를 외부 정합장치부(20) 즉, 모든 외부 정합장치(20-1~20-n)로 통보하며, 마스터 정합장치(20-1)로부터 슬레이브 장애 정보를 전송받아 대응하는 슬레이브 정합장치(20-2~20-n)의 장애 처리를 수행하고, 각 슬레이브 정합장치(20-2~20-n)로부터 마스터 장애 정보를 전송받아 마스터 정합장치(20-1)의 장애 처리를 수행함과 동시에 마스터 정합장치를 다시 지정한다.The upper processor 10 designates one external matching device as the master matching device 20-1 in the external matching device unit 20, and externally matches the identification number for the corresponding master matching device 20-1. The device unit 20, that is, notifies all external matching devices 20-1 to 20-n, receives slave failure information from the master matching device 20-1, and corresponds to the corresponding slave matching devices 20-2 to 20. -n) performs failure processing, receives master failure information from each slave matching device 20-2 to 20-n, performs failure processing of the master matching device 20-1, and simultaneously resets the master matching device. Specify.

그리고, 해당 마스터 정합장치(20-1)는 각 슬레이브 정합장치(20-2~20-n)에 대한 슬레이브 장애 정보를 상위 프로세서(10)로 전송하며, 해당 각 슬레이브 정합장치(20-2~20-n)는 자신의 장애 발생에 따른 장애 정보를 마스터 정합장치(20-1)로 전송하고, 마스터 정합장치(20-1)에 장애가 발생하는 경우 해당 마스터 정합장치에 대한 마스터 장애 정보를 상위 프로세서(10)에 전송한다.The master matching device 20-1 transmits slave failure information for each slave matching device 20-2 to 20-n to the upper processor 10, and corresponding slave matching devices 20-2 to 20. 20-n) transmits failure information according to its own failure to the master matching device 20-1, and if a failure occurs in the master matching device 20-1, the master failure information for the corresponding master matching device is higher. Send to processor 10.

이와 같이 구성된 본 발명에 따른 교환 시스템에서의 장애 처리 동작은 첨부한 도면 도 2와 같은 순서로 수행된다.Failure processing operations in the exchange system according to the present invention configured as described above are performed in the same order as in FIG.

먼저, 해당 교환 시스템에서 외부 정합장치부(20)에 대한 장애 처리 및 상태 관리를 수행하는 상위 프로세서(10)에서 자체의 마스터 지정 우선 순위에 따라 최상위 외부 정합장치를 마스터 정합장치(20-1)로 지정한 후(스텝 S21), 해당 마스터 정합장치(20-1)에 대한 식별번호를 외부 정합장치부(20) 즉, 모든 외부 정합장치(20-1~20-n)로 통보한다(스텝 S22).First, the master matching device 20-1 performs the highest external matching device according to its own master designation priority in the upper processor 10 performing failure processing and state management of the external matching device unit 20 in the corresponding exchange system. (Step S21), the identification number for the master matching device 20-1 is notified to the external matching device unit 20, that is, all external matching devices 20-1 to 20-n (step S22). ).

이때, 어느 하나의 외부 정합장치에서 장애가 발생하는 경우 해당 장애 정보는 다른 모든 외부 정합장치로 전송되므로, 해당 각 외부 정합장치(20-1~20-n)에서 다른 외부 정합장치로부터 장애 정보가 전송되는가를 확인하여(스텝 S23), 장애 정보가 전송되는 경우 해당 장애 정보가 마스터 정합장치(20-1)에 대한 장애 정보인가를 확인한다(스텝 S24).In this case, when a failure occurs in one external matching device, since the corresponding failure information is transmitted to all other external matching devices, the failure information is transmitted from each other external matching device in the respective external matching devices 20-1 to 20-n. If the failure information is transmitted, it is checked whether the corresponding failure information is the failure information for the master matching device 20-1 (step S24).

만약, 마스터 정합장치(20-1)에 대한 장애 정보인 경우 해당 마스터 정합장치(20-1)를 제외한 모든 외부 정합장치 즉, 각 슬레이브 정합장치(20-2~20-n)는 해당 장애 정보를 상위 프로세서(10)로 전송한다(스텝 S25).In case of failure information on the master matching device 20-1, all external matching devices except for the corresponding master matching device 20-1, that is, each slave matching device 20-2 to 20-n correspond to corresponding failure information. Is transmitted to the upper processor 10 (step S25).

이에, 해당 상위 프로세서(10)는 각 슬레이브 정합장치(20-2~20-n)로부터 마스터 장애 정보를 전송받아 해당 마스터 정합장치(20-1)에 대한 장애 처리를 수행하고(스텝 S26), 동시에 자체의 마스터 지정 우선 순위에 따라 다른 외부 정합장치(20-2~20-n) 중에서 어느 하나의 외부 정합장치 즉, 특정 슬레이브 정합장치를 마스터 정합장치로 다시 지정한 후(스텝 S27), 해당 마스터로 지정한 외부 정합장치에 대한 식별번호를 모든 외부 정합장치(20-1~20-n)로 통보하는 스텝 S22로 귀환하여 반복 동작을 수행한다.Accordingly, the upper processor 10 receives master failure information from each slave matching device 20-2 to 20-n and performs a failure processing on the corresponding master matching device 20-1 (step S26). At the same time, after reassigning one of the external matching devices, that is, a specific slave matching device, to the master matching device according to its own master designation priority (step S27), The identification number for the external matching device designated by the control unit returns to step S22 in which all external matching devices 20-1 to 20-n are notified.

한편, 스텝 S24에서 만약, 마스터 정합장치(20-1)에 대한 장애 정보가 아닌 경우 즉, 슬레이브 정합장치(20-2~20-n)에 대한 장애 정보인 경우 해당 마스터 정합장치(20-1)만이 해당 슬레이브 장애 정보를 상위 프로세서(10)로 전송한다(스텝 S28).On the other hand, in step S24, if the failure information for the master matching device 20-1, that is, the failure information for the slave matching devices 20-2 to 20-n, the corresponding master matching device 20-1. ) Transmits the corresponding slave failure information to the upper processor 10 (step S28).

이에, 해당 상위 프로세서(10)는 마스터 정합장치(20-1)로부터 슬레이브 장애 정보를 전송받아 해당 슬레이브 정합장치(20-2~20-n)에 대한 장애 처리를 수행한 후(스텝 S29), 스텝 S23으로 귀환하여 반복 동작을 수행한다.Accordingly, the upper processor 10 receives slave failure information from the master matching device 20-1 and performs failure processing on the corresponding slave matching devices 20-2 to 20-n (step S29). The flow returns to step S23 to perform a repeat operation.

이와 같이, 본 발명에서는 교환 시스템의 외부 정합장치부(20)에서 어느 하나의 외부 정합장치를 마스터 정합장치(20-1)로 지정하며, 해당 마스터 정합장치(20-1)에 대한 식별번호를 모든 외부 정합장치(20-1~20-n)로 통보하여 마스터 정합장치(20-1)가 아닌 슬레이브 정합장치(20-2~20-n)는 장애 정보를 상위 프로세서(10)로 전송하지 않고, 해당 마스터 정합장치(20-1)만이 해당 장애 정보를 상위 프로세서(10)로 전송한다.As described above, in the present invention, any one of the external matching devices is designated as the master matching device 20-1 in the external matching device unit 20 of the exchange system, and an identification number for the corresponding master matching device 20-1 is designated. All external matching devices 20-1 to 20-n are notified so that the slave matching devices 20-2 to 20-n, not the master matching device 20-1, do not transmit the fault information to the upper processor 10. Instead, only the master matching device 20-1 transmits the corresponding failure information to the upper processor 10.

그런데, 해당 마스터 정합장치(20-1)에서 장애가 발생하는 경우에는 모든 슬레이브 정합장치(20-2~20-n)에서 마스터 장애 정보를 상위 프로세서(10)로 전송하여 해당 마스터 정합장치(20-1)에 대한 장애 처리를 수행하게 하며, 이때 해당 상위 프로세서(10)는 장애 처리를 수행함과 동시에 해당 슬레이브 정합장치(20-2~20-n) 중에서 어느 하나를 마스터 정합장치로 다시 지정하고, 다시 지정한 마스터 정합장치에 대한 식별번호를 모든 외부 정합장치로 통보하게 된다.However, when a failure occurs in the master matching device 20-1, all slave matching devices 20-2 through 20-n transmit the master failure information to the upper processor 10, and the corresponding master matching device 20-. 1) to perform the failure processing, wherein the upper processor 10 performs the failure processing and at the same time any one of the slave matching device (20-2 ~ 20-n) again to the master matching device, The identification number for the designated master matching device is notified to all external matching devices.

따라서, 해당 교환 시스템의 외부 정합장치(20)부에서 장애가 발생하는 경우 해당 장애 정보에 대한 IPC 메시지가 감소되며, 해당 장애를 처리하는 상위 프로세서(10)의 부하가 감소하게 되어 장애 처리를 보다 신속하게 수행할 수 있게 된다.Therefore, when a failure occurs in the external matching device 20 of the corresponding switching system, the IPC message for the corresponding failure information is reduced, and the load of the upper processor 10 that handles the failure is reduced, so that failure processing can be performed more quickly. Can be done.

또한, 해당 교환 시스템에서 어느 하나의 외부 정합장치가 실장 또는 탈장되는 경우에도 해당 외부 정합장치의 실장 또는 탈장에 대한 상태 정보를 모든 외부 정합장치(20-1~20-n)에서 상위 프로세서(10)로 전송하지 않고, 마스터 정합장치(20-1)에서만 해당 상태 정보를 상위 프로세서(10)로 전송하게 함으로써, 해당 상위 프로세서(20)의 외부 정합장치에 대한 상태 관리 측면에서 보다 효율적인 관리를 수행할 수 있게 된다.In addition, even when one external matching device is mounted or dismounted in the corresponding exchange system, the status information on the mounting or hernia of the external matching device is displayed on the upper processor 10 in all the external matching devices 20-1 to 20-n. By transmitting the state information only to the master matching device 20-1 to the upper processor 10, rather than transmitting to the upper processor 10, more efficient management in terms of state management of the external matching device of the upper processor 20 is performed. You can do it.

이상과 같이, 본 발명은 ATM 교환 시스템의 외부 정합장치 중에서 어느 하나의 외부 정합장치를 마스터 정합장치로 지정하고, 해당 마스터 정합장치에 대한 식별번호를 모든 외부 정합장치로 통보하며, 해당 외부 정합장치에서 장애가 발생하는 경우 마스터 정합장치에서만 해당 장애 정보를 상위 프로세서로 전송함으로써, 해당 교환 시스템에서의 불필요한 IPC 메시지를 감소시키고, 해당 상위 프로세서의 부하를 감소시켜 보다 효율적인 장애 처리 및 상태 관리를 수행할 수 있게 된다.As described above, the present invention designates any one of the external matching devices of the external matching device of the ATM switching system as the master matching device, notifies all external matching devices of the identification number for the corresponding master matching device, and the corresponding external matching device. In case of failure, the master matching device transmits the fault information to the upper processor, thereby reducing unnecessary IPC messages in the corresponding switching system and reducing the load of the upper processor to perform more efficient fault handling and status management. Will be.

Claims (4)

마스터 정합장치를 지정하는 과정과; 상기 마스터 정합장치를 공지하는 과정과; 상기 마스터 정합장치만이 장애 정보를 전송하는 과정을 포함하는 것을 특징으로 하는 ATM 교환 시스템에서의 외부 정합장치 장애 처리 방법.Designating a master matching device; Announcing the master matching device; And the master matching device transmits the failure information only. 제 1항에 있어서,The method of claim 1, 상기 마스터 정합장치가 장애 발생시에는 마스터 정합장치가 아닌 외부 정합장치가 장애 정보를 전송하는 단계와; 마스터 정합장치를 재지정하는 단계와; 재지정한 마스터 정합장치를 공지하는 단계를 더 포함하는 것을 특징으로 하는 ATM 교환 시스템에서의 외부 정합장치 장애 처리 방법.Transmitting a failure information by an external matching device other than the master matching device when the master matching device fails; Reassigning a master matching device; And announcing the reassigned master matching device. 자체의 마스터 지정 우선 순위에 따라 특정 외부 정합장치를 마스터 정합장치로 지정하는 과정과; 상기 마스터 정합장치에 대한 식별번호를 모든 외부 정합장치로 통보하는 과정과; 다른 외부 정합장치로부터 장애 정보가 전송되는 경우 해당 장애 정보가 마스터 장애 정보인지를 확인하여 상기 마스터 정합장치를 제외한 각 외부 정합장치에서 해당 마스터 장애 정보를 상위 프로세서로 전송하는 과정과; 상기 마스터 장애 정보를 전송받아 상기 마스터 정합장치에 대한 장애 처리를 수행함과 동시에 자체의 마스터 지정 우선 순위에 따라 마스터 정합장치를 다시 지정한 후, 상기 마스터 정합장치에 대한 식별번호를 모든 외부 정합장치로 통보하는 과정으로 귀환하여 반복 동작을 수행하는 과정을 포함하는 것을 특징으로 하는 ATM 교환 시스템에서의 외부 정합장치 장애 처리 방법.Designating a specific external matching device as a master matching device according to its own master designation priority; Notifying all external matching devices of the identification number of the master matching device; When the failure information is transmitted from another external matching device, checking whether the corresponding failure information is master failure information and transmitting the corresponding master failure information to the upper processor in each external matching device except the master matching device; Receive the master failure information and perform the failure processing on the master matching device and at the same time re-designates the master matching device according to its own master designation priority, and informs all external matching devices of the identification number for the master matching device And a step of performing an iterative operation by returning to a process of performing an external matching device failure in the ATM switching system. 제 3항에 있어서,The method of claim 3, 다른 외부 정합장치로부터 장애 정보가 전송되는 경우 해당 장애 정보가 슬레이브 장애 정보인지를 확인하여 상기 마스터 정합장치에서 해당 슬레이브 장애 정보를 상위 프로세서로 전송하는 단계와; 상기 슬레이브 장애 정보를 전송받아 대응하는 슬레이브 정합장치에 대한 장애 처리를 수행하는 단계를 더 포함하는 것을 특징으로 하는 ATM 교환 시스템에서의 외부 정합장치 장애 처리 방법.When the failure information is transmitted from another external matching device, checking whether the corresponding failure information is slave failure information and transmitting the corresponding slave failure information to an upper processor in the master matching device; And receiving the slave failure information and performing failure processing on a corresponding slave matching device.
KR1019980046502A 1998-10-30 1998-10-30 Method for treating defect in external matching device of atm switching system KR20000028321A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980046502A KR20000028321A (en) 1998-10-30 1998-10-30 Method for treating defect in external matching device of atm switching system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980046502A KR20000028321A (en) 1998-10-30 1998-10-30 Method for treating defect in external matching device of atm switching system

Publications (1)

Publication Number Publication Date
KR20000028321A true KR20000028321A (en) 2000-05-25

Family

ID=19556678

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980046502A KR20000028321A (en) 1998-10-30 1998-10-30 Method for treating defect in external matching device of atm switching system

Country Status (1)

Country Link
KR (1) KR20000028321A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010097109A (en) * 2000-04-20 2001-11-08 박종섭 Higher control processor in IMT-2000
KR20040025712A (en) * 2002-09-17 2004-03-25 (주)텔레필드 Method for checking IPC connection status

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010097109A (en) * 2000-04-20 2001-11-08 박종섭 Higher control processor in IMT-2000
KR20040025712A (en) * 2002-09-17 2004-03-25 (주)텔레필드 Method for checking IPC connection status

Similar Documents

Publication Publication Date Title
US20040151163A1 (en) Apparatus for redundancy of voice processing unit in media gateway system, and method thereof
US20030021293A1 (en) Signaling gateway system and network management method for use in the signaling gateway system
KR20000028321A (en) Method for treating defect in external matching device of atm switching system
KR100258254B1 (en) Method for disposing protection protocol using v5.2
JP2003345478A (en) Intelligent type device capable of sharing identical user input/output interface by al intelligent type modules
KR100258240B1 (en) No7 network management distributed control method
JP3920368B2 (en) Exchange, control device therefor, method for controlling program module, exchange and switching system therefor
JPH04291867A (en) External supervisory equipment for communication system
KR100277840B1 (en) How to deal with failures of personal mobile switching centers
KR20070080626A (en) Duplicated system and operating method thereof
KR100388965B1 (en) Apparatus for cross duplication of each processor board in exchange
KR940005530B1 (en) Call loss prevention method
KR0121970B1 (en) Common-bus managing method in an exchanger
KR100222414B1 (en) Method of watching/tapping subscriber
CN115338849A (en) Demonstrator transmission system, transmission method of demonstrator transmission system and transmission device
KR0155335B1 (en) The control method for data communications board and the same duplexing interface circuit
KR100291099B1 (en) How to Report Redundancy Status of Device Control Board
KR100208281B1 (en) Peripheral processor in the switching system
JP3375039B2 (en) Automatic exchange method and automatic exchange configuration method
KR0136396B1 (en) Restoration bus structure and access method for message bttween exchanger processors
KR100257041B1 (en) Mode changing method of bts fault management by mmc
JPH08101734A (en) Power source control system and computer system
JPH02185136A (en) Work station address setting method
JPH0447897A (en) Distribution panel system
JPH10262114A (en) Device and method for detecting failure in data communication exchange system

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination