KR19990086300A - Image signal interface circuit - Google Patents

Image signal interface circuit Download PDF

Info

Publication number
KR19990086300A
KR19990086300A KR1019980019234A KR19980019234A KR19990086300A KR 19990086300 A KR19990086300 A KR 19990086300A KR 1019980019234 A KR1019980019234 A KR 1019980019234A KR 19980019234 A KR19980019234 A KR 19980019234A KR 19990086300 A KR19990086300 A KR 19990086300A
Authority
KR
South Korea
Prior art keywords
image
signal
switching means
processing system
image signal
Prior art date
Application number
KR1019980019234A
Other languages
Korean (ko)
Inventor
정성종
오학서
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019980019234A priority Critical patent/KR19990086300A/en
Publication of KR19990086300A publication Critical patent/KR19990086300A/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/45Cameras or camera modules comprising electronic image sensors; Control thereof for generating image signals from two or more image sensors being of different type or operating in different modes, e.g. with a CMOS sensor for moving images in combination with a charge-coupled device [CCD] for still images
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof

Abstract

복수의 고해상도 카메라로 촬영한 복수의 화상신호를 인터페이스하여 하나의 화상 처리 시스템으로 입력 및 확인할 수 있도록 하는 것이다.A plurality of image signals photographed by a plurality of high resolution cameras are interfaced to allow input and confirmation with a single image processing system.

복수의 고해상도 카메라와 화상 처리 시스템의 사이에, 복수의 고해상도 카메라가 출력하는 복수의 화상신호들 중에서 하나의 화상신호를 선택하여 화상 처리 시스템으로 입력시키는 스위칭 수단을 구비하고, 스위칭 수단은 멀티플렉서를 사용하는 것으로서 작업자의 키 조작에 따라 화상 처리 시스템의 키입력부에서 출력되는 신호로 제어부가 스위칭 수단의 스위칭 동작을 제어하여 하나의 화상 신호를 선택적으로 출력하고, 이 선택적으로 출력하는 화상신호를 화상 처리 시스템이 입력하여 표시부에 표시하는 것으로서 하나의 화상 처리 시스템으로 복수의 고해상도 카메라의 화상신호를 확인할 수 있다.Between a plurality of high resolution cameras and an image processing system, a switching means for selecting one image signal from among a plurality of image signals output by the plurality of high resolution cameras and inputting the image signal to the image processing system, wherein the switching means uses a multiplexer. The control unit controls the switching operation of the switching means by a signal output from the key input unit of the image processing system according to the operator's key operation, and selectively outputs one image signal, and outputs the selectively output image signal. By inputting and displaying on the display unit, image signals of a plurality of high resolution cameras can be confirmed by one image processing system.

Description

화상신호 인터페이스 회로Image signal interface circuit

본 발명은 복수의 고해상도 카메라로 촬영한 소정의 화상신호를 하나의 화상 처리 시스템으로 입력시켜 처리할 수 있도록 하는 화상신호 인터페이스 회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an image signal interface circuit for inputting and processing a predetermined image signal photographed by a plurality of high resolution cameras into one image processing system.

일반적으로 반도체 소자 및 CCD(Charge Coupled Device) 등과 같은 소정의 정밀 부품을 제조할 경우에 이를 고해상도 카메라로 촬영하고, 촬영한 화상 신호를 화상 처리 시스템에서 처리하여 작업자가 확인할 수 있도록 하고 있다.In general, in the case of manufacturing a predetermined precision component such as a semiconductor device and a charge coupled device (CCD), it is taken by a high-resolution camera and processed by the image processing system so that the operator can check.

도 1은 종래의 고해상도 카메라 및 화상 처리 시스템의 연결 상태를 보인 블록도이다.1 is a block diagram showing a connection state of a conventional high resolution camera and an image processing system.

여기서, 부호 10은 소정 부품의 제조 상태를 촬영하는 고해상도 카메라이다.Here, reference numeral 10 denotes a high resolution camera for photographing a manufacturing state of a predetermined part.

상기 고해상도 카메라(10)는, 8비트의 픽셀 데이터(P0∼P7)와, 프레임 인에이블 신호(FEN), 라인 인에이블 신호(LEN) 및 픽셀 데이터 스트로브 신호(STB)를 출력한다.The high resolution camera 10 outputs 8-bit pixel data P0 to P7, a frame enable signal FEN, a line enable signal LEN, and a pixel data strobe signal STB.

부호 20은 상기 고해상도가 촬영하여 출력하는 화상신호를 처리하여 표시하는 화상 처리 시스템이다.Reference numeral 20 denotes an image processing system which processes and displays an image signal photographed and output by the high resolution.

상기 화상 처리 시스템(20)은, 상기 고해상도 카메라(10)에서 출력되는 8비트의 픽셀 데이터(P0∼P7)를 저장 및 출력하는 프레임 메모리(21)와, 상기 고해상도 카메라(10)에서 출력되는 프레임 인에이블 신호(FEN), 라인 인에이블 신호(LEN) 및 픽셀 데이터 스트로브 신호(STB)에 따라 상기 프레임 메모리(21)의 동작을 제어하는 제어부(23)와, 상기 프레임 메모리(23)에서 출력되는 화상을 표시하는 표시부(25)를 구비한다.The image processing system 20 includes a frame memory 21 for storing and outputting 8-bit pixel data P0 to P7 output from the high resolution camera 10, and a frame output from the high resolution camera 10. A control unit 23 for controlling the operation of the frame memory 21 according to the enable signal FEN, the line enable signal LEN, and the pixel data strobe signal STB, and is output from the frame memory 23. The display part 25 which displays an image is provided.

이와 같이 구성된 종래의 고해상도 카메라 및 화상 처리 시스템은 소정 부품의 제조 상태를 검사할 경우에 고해상도 카메라(10)가 검사할 소정 부품을 촬영하여 8비트의 픽셀 데이터(P0∼P7)와, 프레임 인에이블 신호(FEN), 라인 인에이블 신호(LEN) 및 픽셀 데이터 스트로브 신호(STB)를 출력하게 된다.In the conventional high resolution camera and the image processing system configured as described above, when the manufacturing state of the predetermined component is inspected, the high resolution camera 10 photographs the predetermined component to be inspected to enable 8-bit pixel data P0 to P7 and frame enablement. The signal FEN, the line enable signal LEN, and the pixel data strobe signal STB are output.

상기 고해상도 카메라(10)가 출력하는 8비트의 픽셀 데이터(P0∼P7)는 화상 처리 시스템(20)의 프레임 메모리(21)에 인가되고, 프레임 인에이블 신호(FEN), 라인 인에이블 신호(LEN) 및 픽셀 데이터 스트로브 신호(STB)는 제어부(23)로 입력된다.The 8-bit pixel data P0 to P7 output by the high resolution camera 10 are applied to the frame memory 21 of the image processing system 20, and the frame enable signal FEN and the line enable signal LEN are provided. ) And the pixel data strobe signal STB are input to the controller 23.

그러면, 제어부(23)는 프레임 인에이블 신호(FEN), 라인 인에이블 신호(LEN) 및 픽셀 데이터 스트로브 신호(STB)로 8비트의 픽셀 데이터(P0∼P7)의 출력 상태를 확인하고, 프레임 메모리(21)를 제어하여 8비트의 픽셀 데이터(P0∼P7)를 저장하며, 프레임 메모리(21)에 저장한 픽셀 데이터(P0∼P7)를 출력하여 표시부(25)에 표시되게 한다.Then, the control unit 23 confirms the output state of the 8-bit pixel data P0 to P7 with the frame enable signal FEN, the line enable signal LEN, and the pixel data strobe signal STB. The control unit 21 controls 8-bit pixel data P0 to P7, and outputs pixel data P0 to P7 stored in the frame memory 21 to be displayed on the display unit 25.

그러므로 작업자는 표시부(25)에 표시되는 소정의 화상으로 소정 부품의 상태를 확인할 수 있다.Therefore, the operator can confirm the state of the predetermined part by the predetermined image displayed on the display portion 25.

이러한 종래의 기술에 따르면, 하나의 고해상도 카메라(10)에 하나의 화상 처리 시스템(20)을 연결하여 고해상도 카메라(10)에서 출력되는 소정의 화상을 볼 수 있도록 하고 있다.According to the related art, one image processing system 20 is connected to one high resolution camera 10 so that a predetermined image output from the high resolution camera 10 can be viewed.

상기 화상 처리 시스템(20)은 매우 고가로서 복수의 고해상도 카메라(10)를 사용해야 할 경우에는 도 2에 도시된 바와 같이 복수의 고해상도 카메라(10,11,12, ···)를 복수의 화상 처리 시스템(20,21,22,···)에 각기 연결해야 되므로 많은 설비비가 필요하게 되는 문제점이 있었다.When the image processing system 20 is very expensive and a plurality of high resolution cameras 10 are to be used, the plurality of high resolution cameras 10, 11, 12, ... are processed as shown in FIG. Since the systems 20, 21, 22, ... must be connected respectively, there was a problem that a lot of equipment costs are required.

따라서 본 발명의 목적은 복수의 고해상도 카메라가 출력하는 복수의 화상 신호를 하나의 화상 처리 시스템에서 처리하여 작업자가 확인할 수 있도록 하는 화상신호 인터페이스 회로를 제공하는 데 있다.Accordingly, it is an object of the present invention to provide an image signal interface circuit which allows an operator to check a plurality of image signals output by a plurality of high resolution cameras in one image processing system.

이러한 목적을 달성하기 위한 본 발명의 화상신호 인터페이스 회로에 따르면, 복수의 고해상도 카메라와 화상 처리 시스템의 사이에, 복수의 고해상도 카메라가 출력하는 복수의 화상신호들 중에서 하나의 화상신호를 선택하여 화상 처리 시스템으로 입력시키는 스위칭 수단을 구비한다.According to the image signal interface circuit of the present invention for achieving the above object, image processing is performed by selecting one image signal among a plurality of image signals output from a plurality of high resolution cameras between a plurality of high resolution cameras and an image processing system. Switching means for input to the system.

상기 스위칭 수단은 예를 들면, 멀티플렉서를 사용하는 것으로서 작업자의 키 조작에 따라 화상 처리 시스템의 키입력부에서 출력되는 신호로 제어부가 스위칭 수단의 스위칭 동작을 제어한다.The switching means uses a multiplexer, for example, and the control unit controls the switching operation of the switching means by a signal output from the key input unit of the image processing system according to the operator's key operation.

도 1은 종래의 고해상도 카메라 및 화상 처리 시스템의 연결 상태를 보인 블록도이고,1 is a block diagram showing a connection state of a conventional high resolution camera and an image processing system,

도 2는 복수의 고해상도 카메라 및 복수의 화상 처리 시스템의 연결 상태를 보인 블록도이며,2 is a block diagram illustrating a connection state between a plurality of high resolution cameras and a plurality of image processing systems;

도 3은 본 발명의 인터페이스 회로를 보인 블록도이다.3 is a block diagram showing an interface circuit of the present invention.

*도면의 주요 부분에 대한 부호의 설명** Description of the symbols for the main parts of the drawings *

100, 101, 102,··· : 고해상도 카메라100, 101, 102, ...

200 : 스위칭 수단 300 : 화상 처리 시스템200: switching means 300: image processing system

310 : 프레임 메모리 320 : 제어부310: frame memory 320: control unit

330 : 키입력부 340 : 표시부330: key input unit 340: display unit

이하, 본 발명의 화상신호 인터페이스 회로를 예시한 첨부된 도 3의 도면을 참조하여 상세히 설명한다.Hereinafter, a detailed description will be given with reference to the accompanying drawings of FIG. 3 which illustrate the image signal interface circuit of the present invention.

도 3은 본 발명의 인터페이스 회로를 보인 블록도이다.3 is a block diagram showing an interface circuit of the present invention.

여기서, 부호 100, 101, 102,···는 소정의 피사체를 촬영하여 화상신호를 출력하는 복수의 고해상도 카메라이다.Here, reference numerals 100, 101, 102, ... denote a plurality of high resolution cameras for photographing a predetermined subject and outputting image signals.

상기 복수의 고해상도 카메라(100,101,102,···)가 출력하는 화상신호는 8비트의 픽셀 데이터(P0∼P7)와, 프레임 인에이블 신호(FEN), 라인 인에이블 신호(LEN) 및 픽셀 데이터 스트로브 신호(STB)로서 모두 11라인으로 이루어진다.The image signals output by the plurality of high resolution cameras 100, 101, 102, ... are 8-bit pixel data P0 to P7, a frame enable signal FEN, a line enable signal LEN and a pixel data strobe signal. It consists of 11 lines as (STB).

부호 200은 상기 복수의 고해상도 카메라(100,101,102,···)에서 출력되는 복수의 화상신호를 스위칭하여 하나의 화상신호를 선택적으로 출력하는 스위칭 수단으로 예를 들면, 멀티플렉서를 사용하여 화상신호를 스위칭한다.Numeral 200 denotes switching means for selectively outputting one image signal by switching a plurality of image signals output from the plurality of high resolution cameras 100, 101, 102, ..., for example, by using a multiplexer to switch the image signals. .

부호 300은 상기 스위칭 수단(200)이 하나의 화상신호를 선택적으로 출력하게 제어하고 출력한 화상신호를 표시하는 화상 처리 시스템이다.Reference numeral 300 denotes an image processing system which controls the switching means 200 to selectively output one image signal and displays the output image signal.

상기 화상 처리 시스템(300)은, 상기 스위칭 수단(200)이 선택적으로 출력하는 하나의 화상신호에서 8비트의 픽셀 데이터(P0∼P7)를 저장 및 출력하는 프레임 메모리(310)와, 상기 스위칭 수단(200)이 하나의 화상신호를 선택적으로 스위칭하게 제어신호를 발생하고 상기 스위칭 수단(200)이 선택적으로 출력하는 하나의 화상신호에서 프레임 인에이블 신호(FEN), 라인 인에이블 신호(LEN) 및 픽셀 데이터 스트로브 신호(STB)에 따라 상기 프레임 메모리(310)의 동작을 제어하는 제어부(330)와, 작업자의 조작에 따라 스위칭할 하나의 화상신호에 대한 키신호를 입력시키는 키입력부(350)와, 상기 프레임 메모리(310)에서 출력되는 화상을 표시하는 표시부(370)로 구성된다.The image processing system 300 includes a frame memory 310 for storing and outputting 8-bit pixel data P0 to P7 from one image signal selectively output by the switching means 200, and the switching means. The frame enable signal FEN, the line enable signal LEN, and the like are generated in one image signal selectively generated by the switching means 200, and the control unit 200 selectively switches one image signal. A control unit 330 for controlling the operation of the frame memory 310 according to a pixel data strobe signal STB, a key input unit 350 for inputting a key signal for one image signal to be switched according to the operator's operation; The display unit 370 displays an image output from the frame memory 310.

이와 같이 구성된 본 발명의 화상신호 인터페이스 회로는 고해상도 카메라(100,101,102,···)가 각기 소정의 피사체를 촬영하여 화상신호 즉, 8비트의 픽셀 데이터(P0∼P7)와, 프레임 인에이블 신호(FEN), 라인 인에이블 신호(LEN) 및 픽셀 데이터 스트로브 신호(STB)를 출력하고, 출력한 화상신호는 스위칭 수단(200)으로 입력된다.In the image signal interface circuit of the present invention configured as described above, the high resolution cameras 100, 101, 102, ... capture a predetermined subject, respectively, so that an image signal, that is, 8-bit pixel data P0 to P7 and a frame enable signal FEN ), The line enable signal LEN and the pixel data strobe signal STB are output, and the output image signal is input to the switching means 200.

이와 같은 상태에서 작업자가 선택할 하나의 화상신호에 따라 화상 처리 시스템(300)의 키입력부(350)를 조작하면, 키입력부(350)의 키신호에 따라 제어부(330)가 소정의 스위칭 제어신호를 출력하고, 출력한 스위칭 제어신호에 따라 스위칭 수단(200)이 하나의 화상신호를 선택하여 출력하게 된다.In this state, when the operator manipulates the key input unit 350 of the image processing system 300 according to one image signal to be selected, the control unit 330 generates a predetermined switching control signal according to the key signal of the key input unit 350. The switching means 200 selects and outputs one image signal according to the output switching control signal.

상기 스위칭 수단(200)이 스위칭하여 선택적으로 출력하는 8비트의 픽셀 데이터(P0∼P7)는 화상 처리 시스템(300)의 프레임 메모리(310)에 인가되고, 프레임 인에이블 신호(FEN), 라인 인에이블 신호(LEN) 및 픽셀 데이터 스트로브 신호(STB)는 제어부(330)로 입력된다.The 8-bit pixel data P0 to P7 that are switched and selectively output by the switching means 200 are applied to the frame memory 310 of the image processing system 300, and the frame enable signal FEN and line in The enable signal LEN and the pixel data strobe signal STB are input to the controller 330.

그러면, 제어부(330)는 프레임 인에이블 신호(FEN), 라인 인에이블 신호(LEN) 및 픽셀 데이터 스트로브 신호(STB)로 8비트의 픽셀 데이터(P0∼P7)의 출력 상태를 확인하고, 프레임 메모리(310)를 제어하여 8비트의 픽셀 데이터(P0∼P7)를 저장하며, 프레임 메모리(310)에 저장한 픽셀 데이터(P0∼P7)를 출력하여 표시부(370)에 표시되게 한다.Then, the controller 330 checks the output state of the 8-bit pixel data P0 to P7 with the frame enable signal FEN, the line enable signal LEN, and the pixel data strobe signal STB, and the frame memory The control unit 310 controls the pixel data P0 to P7 of 8 bits, and outputs the pixel data P0 to P7 stored in the frame memory 310 to be displayed on the display unit 370.

이상에서와 같이 본 발명에 따르면, 복수의 고해상도 카메라가 촬영하여 출력하는 화상신호를 스위칭하여 하나의 화상신호를 선택하고, 이 선택한 하나의 화상신호를 화상 처리 시스템으로 입력시켜 화상을 확인할 수 있도록 하는 것으로서 하나의 화상 처리 시스템으로 복수의 고해상도 카메라의 화상신호를 모두 확인할 수 있고, 이로 인하여 생산 설비비를 줄일 수 있다.As described above, according to the present invention, one image signal is selected by switching image signals photographed and output by a plurality of high resolution cameras, and the selected one image signal is inputted to an image processing system so that the image can be confirmed. As one image processing system, all image signals of a plurality of high resolution cameras can be confirmed, thereby reducing production equipment costs.

Claims (3)

복수의 고해상도 카메라;A plurality of high resolution cameras; 상기 복수의 고해상도 카메라가 각기 출력하는 화상신호들 중에서 하나의 화상신호를 선택적으로 출력하는 스위칭 수단; 및Switching means for selectively outputting one image signal among image signals respectively output by the plurality of high resolution cameras; And 상기 스위칭 수단의 스위칭 동작을 제어하고 스위칭 수단이 선택적으로 출력하는 화상신호를 표시하는 하나의 화상 처리 시스템으로 구성됨을 특징으로 하는 화상신호 인터페이스 회로.And an image processing system for controlling the switching operation of said switching means and for displaying an image signal selectively outputted by said switching means. 제 1 항에 있어서, 상기 스위칭 수단은;The method of claim 1, wherein the switching means; 멀티플렉서인 것을 특징으로 하는 화상신호 인터페이스 회로.An image signal interface circuit, characterized in that it is a multiplexer. 제 1 항에 있어서, 상기 화상 처리 시스템은;The image processing system of claim 1, wherein the image processing system comprises: 상기 스위칭 수단이 선택적으로 출력하는 하나의 화상신호에서 8비트의 픽셀 데이터를 저장 및 출력하는 프레임 메모리;A frame memory for storing and outputting 8-bit pixel data in one image signal selectively outputted by the switching means; 상기 스위칭 수단이 하나의 화상신호를 선택적으로 스위칭하게 제어신호를 발생하고 상기 스위칭 수단이 선택적으로 출력하는 하나의 화상신호에서 프레임 인에이블 신호, 라인 인에이블 신호 및 픽셀 데이터 스트로브 신호에 따라 상기 프레임 메모리의 동작을 제어하는 제어부; 및The frame memory according to a frame enable signal, a line enable signal, and a pixel data strobe signal in one image signal selectively generated by the switching means and selectively outputting one image signal by the switching means. Control unit for controlling the operation of; And 작업자의 조작에 따라 스위칭할 하나의 화상신호에 대한 키신호를 입력시키는 키입력부; 및A key input unit for inputting a key signal for one image signal to be switched according to an operator's operation; And 상기 프레임 메모리에서 출력되는 화상을 표시하는 표시부로 구성됨을 특징으로 하는 화상신호 인터페이스 회로.And a display unit for displaying an image output from the frame memory.
KR1019980019234A 1998-05-27 1998-05-27 Image signal interface circuit KR19990086300A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980019234A KR19990086300A (en) 1998-05-27 1998-05-27 Image signal interface circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980019234A KR19990086300A (en) 1998-05-27 1998-05-27 Image signal interface circuit

Publications (1)

Publication Number Publication Date
KR19990086300A true KR19990086300A (en) 1999-12-15

Family

ID=65899770

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980019234A KR19990086300A (en) 1998-05-27 1998-05-27 Image signal interface circuit

Country Status (1)

Country Link
KR (1) KR19990086300A (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4326221A (en) * 1980-09-30 1982-04-20 Mallos Gene G Central/remote television monitoring system
JPH0822586A (en) * 1994-07-07 1996-01-23 Meidensha Corp Multipoint monitoring system
JPH10234032A (en) * 1997-02-20 1998-09-02 Victor Co Of Japan Ltd Monitor video display device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4326221A (en) * 1980-09-30 1982-04-20 Mallos Gene G Central/remote television monitoring system
JPH0822586A (en) * 1994-07-07 1996-01-23 Meidensha Corp Multipoint monitoring system
JPH10234032A (en) * 1997-02-20 1998-09-02 Victor Co Of Japan Ltd Monitor video display device

Similar Documents

Publication Publication Date Title
US6947082B2 (en) Image-taking apparatus and image-taking method
US9955089B2 (en) Solid-state image pickup apparatus, its driving method, and camera system
CN101472072B (en) Image pickup apparatus
KR101139454B1 (en) Mobile communication terminal and and operating method thereof
US6757020B1 (en) Detecting/setting the on/off state of a display in a video camera with manual and automatic function
KR0184035B1 (en) Image processing system and method for outputting a superposed video signal including video and information
US5627603A (en) Image processing apparatus utilizing a conventional signal processor to process high-definition electronic camera signals
US20070223809A1 (en) Picture display apparatus and method
KR19990086300A (en) Image signal interface circuit
WO2003091947A1 (en) Image processing device
JP2984437B2 (en) Imaging device
JP2005258034A (en) Electric universal head
KR20000024803A (en) Device for controlling output selection of multi-camera
KR100277278B1 (en) Video signal processing device
US6469736B1 (en) Video camera with integrated signal processing
JP2007243819A (en) Image processing apparatus
KR0141719B1 (en) Video data transmission device using video bus
KR0139362B1 (en) Digital processing circuit for a camera
KR100362423B1 (en) Lcd monitor type integration having a split screen
JPH07135590A (en) Image pickup device
JP4436243B2 (en) Television camera
KR19990060725A (en) Camera Adjuster of Video Communication System
JP2001245288A (en) On-vehicle supervisory camera
JPH0255477A (en) Picture synthesis device
JPH08275046A (en) Image pickup device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application