KR19990077930A - 액정표시장치와그제어회로및액정표시패널구동방법 - Google Patents

액정표시장치와그제어회로및액정표시패널구동방법 Download PDF

Info

Publication number
KR19990077930A
KR19990077930A KR1019990008823A KR19990008823A KR19990077930A KR 19990077930 A KR19990077930 A KR 19990077930A KR 1019990008823 A KR1019990008823 A KR 1019990008823A KR 19990008823 A KR19990008823 A KR 19990008823A KR 19990077930 A KR19990077930 A KR 19990077930A
Authority
KR
South Korea
Prior art keywords
potential
pulse
scan
line
liquid crystal
Prior art date
Application number
KR1019990008823A
Other languages
English (en)
Other versions
KR100329538B1 (ko
Inventor
가이쓰또무
가네꼬요시야
Original Assignee
아끼구사 나오유끼
후지쓰 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아끼구사 나오유끼, 후지쓰 가부시끼가이샤 filed Critical 아끼구사 나오유끼
Publication of KR19990077930A publication Critical patent/KR19990077930A/ko
Application granted granted Critical
Publication of KR100329538B1 publication Critical patent/KR100329538B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0414Vertical resolution change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 간단한 구성으로서, 확대 또는 축소 표시하기 위해 표시 라인수를 증가 또는 감소시켜도 매끄러운 화상을 표시하는 액정 표시 장치에 관한 것이다.
주사 라인(SL1~ SLn) 중 소정 주사 라인에 공급되는 주사 펄스의 후연의 타이밍이 데이터 라인의 l 라인분 표시 전위 갱신 시가 되도록 하는 제어 회로(40)를 구비하며, 여기에 소정 라인은 주사 라인수와 표시하고자 하는 화상의 라인수와의 차이를 보충하기 위해 상기 화상에의 라인의 추가 또는 상기 화상의 2 라인의 l라인으로의 감소에 대응하는 주사 라인이다. 제어 회로(40)에서는 주기 검출 회로(45)로 수직 및 수평 동기 펄스의 주기를 검출하고, 그 검출치와 카운터(44)로부터의 수평 동기 펄스(*HS)의 계수치(CH)에 의거하여 MPU(46)에서 레퍼런스값(REF)을 결정하고, 카운터(42)로부터의 화소 클록(CLKD)의 계수치(CD)가 REF에 일치한 시점을 주사 펄스 후연 시점이 되게 하는 신호(AE)를 회로(47)에서 생성한다.

Description

액정 표시 장치와 그 제어 회로 및 액정 표시 패널 구동 방법{METHOD AND APPARATUS FOR DRIVING LIQUID CRYSTAL DISPLAY PANEL}
본 발명은 액정 표시 장치와 그 제어 회로 및 액정 표시 패널 구동 방법에 관한 것이다.
컴퓨터는 복수의 해상도(도트 매트릭스 구성) 중의 1개를 선택하여 영상 신호를 출력할 수 있다. 이에 대하여 액정 표시 장치의 도트 매트릭스 구성은 고정되어 있다.
따라서 도 12a에서, 예를 들면 SVGA(800x600 화소)의 액정 표시 패널에 VGA(640×480 화소), XGA(1024x768 화소) 또는 SXGA(1280×1024 화소)의 비디오 신호를 입력하여 전화면 표시하려면 액정 표시 장치에 메모리, 메모리 제어 회로 및 디지털 필터 회로를 추가하여 디지털 화상 처리를 할 필요가 있다. 이 때문에 제조 코스트 상승, 부품 실장 면적 증대 및 소비 전력 증대 문제가 생기고 있었다.
이 문제를 해결하려면, 예를 들면 도 12b에 나타내는 바와 같이 표시 라인수를 3/4 배로 할 경우, 4라인마다 1 라인 감축하면 된다. 그러나 예를 들면 흑선과 백선이 교대로 배치된 화상에서는 선이 두꺼워지든지 가늘어지든지 하여 매끄러운 표시를 얻을 수 없다. 또 도 12c에 나타내는 바와 같이 표시 라인수를 4/3 배로 할 경우, 3라인마다 l 라인 겹치게 추가하면 된다. 그러나 감축의 경우와 마찬가지로, 선이 두꺼워지든지 가늘어지든지 하여 매끄러운 표시를 얻을 수 없다.
본 발명의 목적은 이 문제점을 감안하여 간단한 구성으로서 확대 또는 축소 표시하기 위해 표시 라인수를 증가 또는 감소시켜도 매끄러운 화상을 표시할 수 있는 액정 표시 장치와 그 제어 회로 및 액정 표시 패널 구동 방법을 제공하는 것에 있다.
도 l은 본 발명의 제 l 실시예에 관한 액정 표시 장치의 개략 구성을 나타내는 도면.
도 2a 및 도 2b은 도 l의 장치의 개략 동작을 나타내는 타임 차트로서, 도 2a은 프레임 반전을 나타내는 도면이고, 도 2b은 백선과 흑선을 교대로 표시할 경우의 홀수 프레임 및 짝수 프레임에서의 1개의 데이터 라인의 전위 변화를 나타내는 도면.
도 3a 및 도 3b은 각각 3/4배 표시 및4/3배 표시의 설명도.
도 4는 lH마다의 표시 전위 전환시의 전위 변화가 작은 경우의 표시 전위 유지 시점의 차이 설명도.
도 5는 도 1의 액정 표시 장치의 주변 회로의 구성예를 나타내는 블록도.
도 6은 도 5 중의 펄스 후연 타이밍 회로 및 주사 드라이버의 구성예를 나타내는 도면.
도 7은 도 5 중의 주기 검출 회로의 구성예를 나타낸 블록도.
도 8은 제어 회로의 동작을 나타내는 타임 차트.
도 9는 3/2배 확대 표시 모드로의 표시 동작을 나타내는 타임 차트.
도 10은 3/4배 축소 표시 모드로의 표시 동작을 나타내는 타임 차트.
도 11은 본 발명의 제 2 실시예의 주사 펄스 후연 시점 조정 설명 도.
도 12a~ 도 12 c은 종래 기술의 문제점 설명도.
(부호의 설명)
10 LCD 패널
11 액정 화소
12 TFT
20 신호 처리 회로
30 데이터 드라이버
31, 51 시프트 레지스터
32, 33 샘플 홀드 회로행
40 제어 회로
41 q/p증배 회로
42, 44 카운터
43 타이밍 펄스 생성 회로
45 주기 검출 회로
451 클록 발생 회로
452, 455 카운터
453, 456 T플립플롭
454, 457 레지스터
46 MPU
47 펄스 후연 타이밍 회로
471 RS플립플롭
472 콘택터
50 주사 드라이버
52 타이밍 조정 회로
521 앤드 게이트
53 출력 버퍼 회로
*HS 수평 동기 신호
*VS 수직 동기 신호
VC 공통 전위
SL1-SLn, Sli 주사 라인
DL1~ DLm, DLj 데이터 라인
VA, VB 비디오 신호
AE 펄스 후연 타이밍 신호
REF 레퍼런스값
CLKD 화소 클록
SPD 수평 스타트 펄스
SPG 수직 스타트 펄스
LCH 래치 신호
CLKG 주사 클록
청구항 1의 액정 표시 장치에서는
복수의 주사 라인 중 선택된 것에서 스위치 소자가 온이 되어 데이터 라인의 전위가 상기 스위치 소자를 거치고 액정 표시 화소의 선택 행의 표시 전극에 인가되는 액티브 매트릭스형 액정 표시 패널과,
상기 데이터 라인에 상기 전위를 인가하여 표시하고자 하는 화상의 l 수평 기간마다 상기 전위를 갱신하는 데이터 드라이버와,
상기 복수의 주사 라인에 대하여 선순차로 펄스를 공급하는 주사 드라이버와,
상기 복수의 주사 라인 중 소정 주사 라인에 공급되는 상기 펄스의 후연의 타이밍이 상기 데이터 라인의 상기 전위의 갱신 시가 되게 하는 제어 회로를 갖고,
상기 소정 라인은 상기 복수의 주사 라인의 수와 상기 표시하고자 하는 화상의 라인수와의 차이를 보충하기 위해 상기 표시하고자 하는 화상에의 라인의 추가 또는 상기 표시하고자 하는 화상의 2 라인의 l라인으로의 감축에 대응하는 주사 라인이다. 감축은 예를 들면 상기 표시하고자 하는 화상의 2 라인의 1라인으로의 감축이다.
이 액정 표시 장치에 의하면, 디지털 필터 처리 등을 하는 일이 없이 간단한 구성으로서, 이 추가 또는 감축에 대응하는 주사 라인의 각 화소의 표시 전위가 그 전후의 주사 라인 상의 서로 이웃한 화소의 표시 전위의 평균에 거의 동일해지므로, 화상의 라인 복제에 의한 추가 또는 단순한 생략을 하는 종래의 경우보다도, 매끄러운 표시가 가능해지는 효과를 발휘한다.
청구항 2의 액정 표시 장치에서는 청구항 1에서, 상기 제어 회로는
수평 동기 펄스로 초기화되어 클록을 계수하는 제 1 카운터와,
상기 제 1 카운터의 계수치가 제 l 값이 됐을 때에 상기 천이를 실행시키는 펄스 후연 타이밍 회로를 갖는다.
이 액정 표시 장치에 의하면, 상기 천이를 실행시키는 시점이 디지털 회로로 결정되므로, 온도 변동이나 회로 소자의 특성의 산포에 의한 상기 시점의 조정의 차이를 피할 수 있는 효과를 발휘한다.
청구항 3의 액정 표시 장치에서는 청구항 2에서, 상기 클록은 화소 클록이다.
이 액정 표시 장치에 의하면, 데이터 드라이버와 제어 회로에서 화소 클록을 공통으로 사용할 수 있으므로, 새로운 클록을 생성할 필요가 없는 효과를 발휘한다.
청구항 4의 액정 표시 장치에서는 청구항 2 또는 청구항 3에서, 상기 제어 회로는 또한
수직 동기 펄스로 초기화되어 상기 수평 동기 펄스를 계수하는 제 2 카운터를 갖고,
상기 펄스 후연 타이밍 회로는 상기 제 1 카운터의 계수치가 상기 제l 값이 되고 또한 상기 제 2 카운터의 계수치가 제 2 값이 됐을 때에 상기 천이를 실행시킨다.
청구항 5의 액정 표시 장치에서는 청구항 4에서, 상기 수평 동기 펄스 및 상기 수직 동기 펄스의 주기를 검출하고, 그 검출치 및 상기 제2 카운터의 계수치에 의거하여 상기 제 1 값을 결정하는 레퍼런스값 결정 회로를 갖는다.
이 액정 표시 장치에 의하면, 이들 검출치 및 제 2 카운터의 계수치에 의거하여 제 1 값을 적당하게 결정하면 되므로, 제어 회로의 구성이 간단하게 되는 효과를 발휘한다.
청구항 6의 액정 표시 장치에서는 청구항 2내지 청구항 5의 어느 한 항에서, 상기 주사 드라이버는
선택 비트가 주사 펄스마다 1 비트 시프트되는 시프트 레지스터와,
출력단이 상기 주사 라인에 접속된 출력 버퍼 회로와,
상기 시프트 레지스터의 병렬 출력의 각 비트와 상기 펄스 후연 타이밍 회로의 출력에 의거하여 상기 비트에 대응하는 상기 주사 라인의 출력을 결정하는 타이밍 조정 회로를 갖는다.
청구항 7의 액정 표시 장치에서는 청구항 6에서, 상기 타이밍 조정 회로는 상기 시프트 레지스터의 병렬 출력의 비트가 상기 선택 비트일 때에 상기 출력 버퍼 회로에 대하여 상기 비트에 대응하는 상기 주사 라인 상에 상기 주사 펄스를 생성시키고, 상기 펄스 후연 타이밍 회로의 출력이 2치의 한쪽으로부터 다른 쪽으로 변화하는 시점에서 상기 출력 버퍼 회로에 대하여 상기 주사 펄스를 소멸시킨다.
이 액정 표시 장치에 의하면, 타이밍 조정 회로의 구성이 간단하게 되는 효과를 발휘한다.
청구항 8의 액정 표시 장치에서는 청구항 1내지 청구항 7 중의 어느 한 항에서, 상기 갱신 시는 동일 극성에서의 표시용 최대 전위와 표시용 최소 전위의 한쪽으로부터 다른 쪽으로 상기 전위를 갱신할 때에 중점 전위가 되는 시점과 대략 일치한다.
청구항 9의 제어 회로에서는 청구항 1내지 청구항 8 중의 어느 한 항에 기재한 제어 회로이다.
청구항 10에서는 복수의 주사 라인 중 선택된 것에서 스위치 소자가 온이 되어 데이터 라인의 전위가 상기 스위치 소자를 거치고 액정 표시 화소의 선택행 표시 전극에 인가되는 액티브 매트릭스형 액정 표시 패널을 구동하는 액정 표시 패널 구동 방법에서,
(1) 상기 데이터 라인에 상기 전위를 인가하고 표시하고자 하는 화상의 1 수평 기간마다 상기 전위를 갱신하고,
(2) 상기 복수의 주사 라인에 대하여 선순차로 펄스를 공급하고,
(3) 상기 복수의 주사 라인 중 소정 주사 라인에 공급되는 상기 펄스의 후연의 타이밍이 상기 데이터 라인의 상기 전위의 갱신 시가 되게 하고,
상기 소정 라인은 상기 복수의 주사 라인의 수와 상기 표시하고자 하는 화상의 라인수와의 차이를 보충하기 위해 상기 표시하고자 하는 화상에의 라인의 추가 또는 감축에 대응하는 주사 라인이다.
청구항 11의 액정 표시 패널 구동 방법에서는 청구항 10에서, 상기 스텝(3)에서는
수평 동기 펄스로 초기화하여 클록을 계수하여 그 값을 제 l 계수치로 하고,
수직 동기 펄스로 초기화하고 상기 수평 동기 펄스를 계수하여 그 값을 제 2 계수치로 하고,
상기 제 l 계수치가 제 l 값이 되고 또한 상기 제 2 계수치가 제 2 값이 됐을 때에 상기 천이를 실행시킨다.
청구항 12의 액정 표시 패널 구동 방법에서는 청구항 11에서, 상기 스텝(3)에서는 또한
상기 수평 동기 펄스 및 상기 수직 동기 펄스의 주기를 검출하고,
그 검출치 및 상기 제2 값에 의거하여 상기 제 1 값을 결정한다.
청구항 13의 액정 표시 패널 구동 방법에서는 청구항 10 내지 청구항 12 중의 어느 한 항에서, 상기 갱신 시는 동일 극성에서의 표시용 최대 전위와 표시용 최소 전위의 한쪽으로부터 다른 쪽으로 전위를 갱신할 때에 중점 전위가 되는 시점과 대략 일치한다.
(발명의 실시예)
이하 도면에 의거하여 본 발명의 실시예를 설명한다.
〔제 1 실시예]
도 1은 본 발명이 적용된 제 l 실시예의 액정 표시 장치의 개략 구성을 나타낸다. LCD 패널(10)에서는 대향하는 글라스 기판의 한쪽에 공통 전위(VC)가 인가되는 투명의 대향 전극이 일면에 피착되고, 다른 쪽의 글라스 기판에 투명의 표시 전극이 매트릭스상으로 배치되며, 글라스 기판 간에 액정이 봉입되고, 액정 화소(11)가 매트릭스상으로 형성되어 있다. 표시 전극 측의 글라스 기판에는 또한 각 표시 전극에 대응하여 TFT(12)이 형성되고, 데이터 라인(DLj)과 주사 라인(SLi)이 절연막을 개재해서 형성되어 있다. TFT(12)은 데이터 라인(DLj)과 액정 화소(11)의 표시 전극 간에 접속되고, 그 게이트는 주사 라인(SLi)에 접속되어 있다.
도시하지 않은 컴퓨터로부터 디지털 또는 아날로그의 비디오 신호(VA)가 신호 처리 회로(20)에 공급되고, 표시 전극용의 아날로그 비데오 신호(VB)로 변환되어 데이터 드라이버(30)에 공급된다. 액정 열화 방지를 위해 액정 화소에는 교류 전압을 인가할 필요가 있고, 비디오 신호(VB)은 예를 들면 도 2a에 나타내는 바와 같이, 공통 전위(VC)를 기준으로 해서 1프레임마다 극성이 반전한다. 도 2a중 전위(V1)로부터 전위(V2)까지는 액정 화소의 불감대이고, 전위(V0, V3)는 최대 진폭의 경우의 정극성 전위 및 음극성 전위이다. 예를 들면 V0=15V, Vl =12V, VC=10V, V2=8V, V3=5V이다.
데이터 드라이버(30)는 제어 회로(140)로부터의 신호에 의거하여, 비디오 신호(VB)을 l 라인분 유지할 때마다, 이들을 동시에 데이터 라인(DL1~ DLn)에 인가한다. 이에 따라 데이터 라인(DL1-DLn)의 표시 전위는 수평 동기 신호(*HS)의 1 주기(1H)마다 갱신된다. 제어 회로(40)에는 상기 컴퓨터로부터 비디오 신호(VA) 용의 수평 동기 신호(*HS) 및 수직 동기 신호(*VS)가 공급된다. 주사 드라이버(50)는 제어 회로(40)로부터의 신호에 의거하여 주사 라인(SL1~ SLm)에 대하여 주사 펄스를 선순차로 공급한다.
이 주사 펄스가 주사 라인(SLi)에 공급되면 제 i 라인이 선택 라인이 되고, 그 TFT(12)이 온이 되며, 데이터 라인(DLj)의 전위가 TFT(12)을 거치고 액정 화소의 표시 전극에 인가된다. 주사 라인(SLi)이 선택 상태로부터 비선택 상태로 천이하는 시점, 즉 주사 펄스의 후연의 시점에서의 데이터 라인(DLj)의 전위가 액정 화소의 표시 전극에서 수직 동기 신호(*VS)의 1 주기(1V)의 사이로 유지된다.
LCD 패널(10)에 예를 들면 흑선 및 백선을 교대로 표시할 경우, l개의 데이터 라인(DLj)의 전위는 홀수 프레임인지 짝수 프레임인지에 따라, 도 2b에 나타내는 VBO 또는 VBE와 같이 변화한다. 표시 전위(VBO, VBE)의 1주기는 어느 것이나 2H로 동일하다. 액정의 인가 전압에 대한 투과 특성은 액정의 종류에 의해 반대가 되지만, 본 실시예의 액정 화소는 표시 전위가 V0 또는 V3일 때 검은 색이 되고, V1 또는 V2일 때 백이 되는 것으로 한다.
예를 들면 LCD 패널(10)은 SVGA 방식으로서, n=800, m=600이고, 이에 대하여, 표시하고자 하는 비디오 신호(VA)의 화상의 해상도는 SVGA, VGA, lXGA 또는 SXGA이다. VA의 화상의 라인수와 LCD 패널(10)의 주사 라인수가 다르고, 또한 LCD 패널(10)에 VA의 화상을 전화면 표시할 경우에는 VA의 화상의 라인을 추가하거나 감축할 필요가 있다.
표시 라인 추가의 경우, 예를 들면 비디오 신호(VA)의 화상의 라인수와 LCD 패널(10)의 주사 라인수와의 비가 2:3인 경우를 생각한다. 이 경우, 도 2b중의 시점(t1~ t6)에서 각각 주사 라인(SL1~ SL6)을 선택 상태로부터 비선택 상태로 천이시킨다. 즉LCD 패널(10)의 주사 라인 중 소정 주사 라인에 공급되는 주사 펄스의 후연의 타이밍이 데이터 라인(DL1~ DLn)의 표시 전위 갱신 시가 되게 한다. 여기에 소정 라인이란 LCD 패널(10)의 주사 라인수와 표시하고자 하는 비디오 신호(VA)의 화상의 라인수와의 차이를 보충하기 위해 VA의 화상에 라인을 추가할 경우의, 상기 추가에 대응하는 LCD 패널(10)의 주사 라인이다. 환언하면 이 추가에 대응하는 주사 라인의 각 화소의 표시 전위가 그 전후의 주사 라인 상의 서로 이웃하는 화소의 표시 전위 사이의 전위, 바람직하게는 중간, 즉 평균이 되도록 하기 위해 데이터 라인의 표시 전위 전환 시점(t3, t6)에서 이 추가에 대응하는 주사 라인을 선택 상태로부터 비선택 상태로 천이시킨다.
이에 따라 도 3b에 나타내는 화상 변환이 되고, 상방으로부터 하방에 흑선, 백선, 흑선, 백선, ㆍㆍㆍ이었던VA의 화상이 흑선, 백선, 회색, 흑선, 백선, 회색, ㆍㆍㆍ의 화상이 된다. 따라서 도 12c에 나타내는 종래의 경우보다도 매끄러운 표시가 가능해진다.
표시 라인 감축의 경우, 예를 들면 비디오 신호(VA)의 화상의 라인수와 LCD 패널(10)의 주사 라인수의 비가 4:3일 경우를 생각한다. 이 경우 도 2b중의 시점(t1, t3, t5)에서 각각 주사 라인(SL1~ SL3)을 선택 상태로부터 비선택 상태로 천이시킨다. 즉 LCD 패널(10)의 주사 라인 중 소정 주사 라인에 공급되는 주사 펄스의 후연의 타이밍이 데이터 라인(DL1~ DLn)의 표시 전위 갱신 시가 되게 한다. 여기에 소정 라인이란 LCD 패널(10)의 주사 라인수와 표시하고자 하는 VA의 화상의 라인수와의 차이를 보충하기 위해 VA의 화상을 감축할 경우, 예를 들면 서로 이웃하는 2 라인을 l 라인으로 감소시킬 경우의 상기 감소에 대응하는 LCD 패널(10)의 주사 라인이다. 환언하면 이 감소에 대응하는 주사 라인의 각 화소의 표시 전위가 그 전후의 주사 라인 상의 서로 이웃하는 화소의 표시 전위의, 예를 들면 평균이 되도록 하기 위해, 데이터 라인의 표시 전위 전환 시점(t3)에서, 감소에 대응하는 주사 라인을 선택 상태로부터 비선택 상태로 천이시킨다.
이에 따라 도 3a에 나타내는 화상 변환이 이루어지고, 상방으로부터 하방으로 흑선, 백선, 흑선, 백선,ㆍㆍㆍ이었던VA의 화상이 흑선, 회색, 백선,ㆍㆍㆍ의 화상이 된다. 따라서 도 12c에 나타내는 종래의 경우보다도 매끄러운 표시가 가능해진다.
데이터 라인(DLj) 상의 1H마다의 표시 전위 전환시의 전위 변화가 작을 경우, 예를 들면 도 4에 나타내는 바와 같이 전위(V0)로부터 전위(Va)로 변화할 경우, 최대 진폭의 경우의 평균 전위(Vm) 에 상당하는 시점(t3)에서의 전위는 전후의 주사 라인의 전위의 평균치가 되지 않는다. 그러나 이 경우 휘도 변화가 완만하므로 이 평균치로부터의 차이는 작고, 화질에 거의 영향을 주지 않는다.
실제로 본안의 액정 표시 장치를 시험 제작하여, 상기한 주사 라인의 추가 및 감축을 하였던 바, 보통 사용되는 화상에서도 표시가 매끈매끈해지는 것이 확인되었다. 도 5는 도 l의 LCD 패널(10)의 주변 회로의 구성예를 나타낸다.
데이터 드라이버(30)에서는 시프트 레지스터(31)가 제로 클리어된 상태에서 그 직렬 신호 입력단에 제어 회로(40)로부터 수평 스타트 펄스(SPD)가 공급되고, 제어 회로(40)로부터의 화소 클록(CLKD)에 따라 이것이 시프트 레지스터(31)의 최하위 비트에 도입되고, CLKD에 의해 순차 시프트된다. 수평 스타트 펄스(SPD)는 1H마다 1개이며, 화소 클록(CLKD)은 비디오 신호(VA)의 화상의 수평 방향 도트수에 의하지 않고 1H마다 n 개이다. 샘플 홀드 회로행(32)은 n 개의 샘플 홀드 회로를 구비하고, 시프트 레지스터(31)의 병렬 출력에 의해 비디오 신호(VB)이 샘플 홀드 회로행(32)에 순차적으로 샘플링되어 유지된다. 1 라인분의 비디오 신호(VB)가 샘플 홀드 회로행(32)에 유지된 뒤에, 제어 회로(40)로부터의 도 9에 나타내는 래치 신호(LCH)에 의해 샘플 홀드 회로행(32)의 n 개의 출력이 샘플 홀드 회로행(33)에 동시에 샘플링되어 lH마다 유지된다. 이 유지 중에 상술한 시프트 레지스터(31) 및 샘플 홀드 회로행(32)의 동작이 재차 이루어진다. 이에 따라 lH마다 데이터 라인(DL1~ DLn)의 표시 전위의 짝이 갱신되고, 예를 들면 흑선과 백선을 교대로 표시할 경우에는 데이터 라인(DLj)의 표시 전위가 도 9에 나타낸 바와 같이 변화한다.
주사 드라이버(50)에서는 시프트 레지스터(51)가 제로 클리어된 상태로 그 직렬 신호 입력단에 제어 회로(40)로부터 도 9에 나타내는 수직 스타트 펄스(SPG)가 공급되고, 제어 회로(40)로부터의 도 9에 나타내는 주사 클록(CLKG)에 따라 이것이 시프트 레지스터(51)의 최하위 비트에 도입되고, CLKG에 의해 순차적으로 시프트된다. 도 9 중의 수치는 시프트 레지스터(51)의 'l'의 비트 위치를 나타내고 있다. 수직 스타트 펄스(SPG)는 수직 동기 신호(*VS)의 1주기(1V)마다 1개이고, 주사 클록(CLKG)은 VA의 화상의 수직 방향 도트수에 의하지 않고 1V마다 m개이다.
타이밍 조정 회로(52)에는 시프트 레지스터(51)의 병렬 출력과 제어 회로(40)로부터의 펄스 후연 타이밍 신호(AE)가 공급된다. 도 6에 나타내는 바와 같이 타이밍 조정 회로(52)는 앤드 게이트(521~ 52m)를 구비하고 있고, 그 각각의 한쪽의 입력단에는 펄스 후연 타이밍 신호(AE)가 공급되고, 다른 쪽의 입력단에는 시프트 레지스터(51)가 대응하는 비트의 출력이 공급된다. 후술하는 바와 같이 주사 클록(CLKG)의 상승에서 펄스 후연 타이밍 신호(AE)가 상승하므로, 도 9에 나타내는 바와 같이, 주사 클록(CLKG)이 상승 타이밍에서 시프트 레지스터(51)의 'l'의 비트에 대응한 타이밍 조정 회로(52)의 앤드 게이트의 출력이 '1'이 된다. 그리고 펄스 후연 타이밍 신호(AE)의 하강의 타이밍에서 이 앤드 게이트의 출력이 '0'이 된다.
출력 버퍼 회로(53)는 레벨 시프트 회로이고, 타이밍 조정 회로(52)의 i번째의 앤드 게이트(52i)의 출력이 'l' 일 때 주사 라인(SLi)을 선택 상태, 예를 들면 20V로 하여 앤드 게이트(52i)의 출력이 '0'일 때에 주사 라인(SLi)을 비선택 상태, 예를 들면 -5V로 한다.
도 5로 돌아와서, 제어 회로(40)에서는 q/p증배(multiplication) 회로(41)에 의해 수평 동기 신호(*HS)의 주파수가 q/p 배가 되어 상술한 화소 클록(CLKD)이 생성되고, 이것이 카운터(42)로 계수되어 그 계수치가 CD로서 출력된다. 계수치(CD)는 수평 동기 신호(*HS)의 상승에 의해 제로 클리어된다. 수평 동기 신호(*HS)의 펄스는 카운터(44)로 계수되고, 그 계수치가 CH로서 출력된다. 계수치(CH)은 수직 동기 신호(*VS)의 펄스로 제로 클리어된다. 따라서 계수치(CD, CH)는 도 8에 나타내는 바와 같이 변화한다.
LCD 패널(10)의 해상도와 다른 비디오 신호(VA)의 화상의 해상도가 특정한 1개만 허가되고 있을 경우에는, 해상도가 다른 것을 아는 것만으로 펄스 후연 타이밍 신호(AE)의 하강 시점을 결정할 수 있다. 그러나 이것이 복수 중의 1개를 선택하는 것이 허가되고 있을 경우에는, 비디오 신호(VA)의 화상의 해상도를 조사할 필요가 있다. 그래서 수직 동기 신호(*VS) 및 수평 동기 신호(*HS)의 주기(TF, TH)를 주기 검출 회로(45)에서 검출하고 있다.
도 7은 주기 검출 회로(45)의 구성예를 나타낸다.
클록 발생 회로(451)의 출력 펄스가 카운터(452)로 계수된다. 수평 동기 신호(*HS)는 D플립플롭으로 구성된 T플립플롭(453)으로 2분주되고, 그 비반전 출력단(Q)으로부터의 도 8에 나타내는 신호WH의 상승에서 카운터(452)가 제로 클리어된다. 그리고 T플립플롭(453)의 반전 출력단(*Q)으로부터의 신호(*WH)의 상승에서 카운터(452)의 계수치가 레지스터(454)에 유지된다. 이에 따라 클록 발생 회로(451)의 출력 펄스로 계측한 수평 동기 신호(*HS)의 주기(TH)가 레지스터(454)에 유지되고, 이것이 *HS의 2 주기마다 갱신된다. 마찬가지로 클록 발생 회로(451)의 출력 펄스가 카운터(455)로 계수되고, 수직 동기 신호(*VS)가 T플립플롭(456)으로 2분주되고, 그 비반전 출력단(Q)으로부터의 신호의 상승에서 카운터(455)가 제로 클리어된다. 그리고 T플립플롭(456)의 반전 출력단(*Q)로부터의 신호의 상승에서 카운터(455)의 계수치가 레지스터(457)에 유지된다. 이에 따라 클록 발생 회로(451)의 출력 펄스로 계측한 수직 동기 신호(*VS)의 주기(TF)가 레지스터(457)에 유지되고, 이것이 *VS의 2 주기마다 갱신된다.
MPU(46)은 도시하지 않은 ROM을 구비하고 있고, 주기 검출 회로(45)로부터의 수평 주기(TH) 및 수직 주기(TF)를 ROM의 테이블 저장치와 비교해서 비디오 신호(VA)의 화상의 해상도를 판정하고, 그 결과에 의거하여 상술한 화소 클록(CLKD)을 생성하기 위한 p 및 q의 값을 결정하고, 이들을 q/p증배 회로(41)로 설정한다. MPU(46)은 또한 계수치(CH)가 변화할 때마다, 예를 들면 상기 결과와 계수치(CH)에 입각하여 이 ROM을 어드레스 지정하고, 펄스 후연 타이밍 신호(AE)의 하강 시점을 정하는 도 8에 나타내는 레퍼런스값(REF)을 판독 출력하여, 이것을 펄스 후연 타이밍 회로(47)에 공급한다.
회로(47)에서는 타이밍 펄스 생성 회로(43)로부터의 주사 클록(CLKG)에서 도 6에 나타내는 바와 같이 RS플립플롭(471)이 세트되고, 퍼레이(472)에서 계수치(CD)와 레퍼런스값(REF)이 비교되고, 양자가 일치하면 도 8에 나타내는 바와 같이 일치 신호(EQ)가 상승하여서, RS플립플롭(471)이 리세트 된다. RS플립플롭(471)의 비반전 출력단(Q)으로부터의 펄스 후연 타이밍 신호(AE)가 타이밍 조정 회로(52)에 공급된다.
타이밍 펄스 생성 회로(43)는 수평 동기 신호(*HS)와 화소 클록(CLKD)에 의거하여 상술한 수평 스타트 펄스(SPD) 및 래치 신호(LCH)를 생성하고, 수직 동기 신호(*VS)와 수평 동기 신호(*HS)와 화소 클록(CLKD)에 의거하여 상술한 수직 스타트 펄스(SPG) 및 주사 클록(CLKG)을 생성한다.
도 9은 3/2배 확대 표시 모드, 즉 비디오 신호(VA)의 화상의 라인수와 LCD 패널(10)의 주사 라인수의 비가 2:3일 경우에, 비디오 신호(VA)의 화상을 LCD 패널(10)에 전화면 표시할 경우의 동작을 나타내는 타임 차트이다.
도 10은 3/4배 축소 표시 모드, 즉 비디오 신호(VA)의 화상의 라인수와 LCD 패널(10)의 주사 라인수의 비가 4:3일 경우에, 비디오 신호(VA)의 화상을 LCD 패널(10)에 전화면 표시할 경우의 동작을 나타내는 타임 차트이다.
〔제 2 실시예]
도 1에서 데이터 드라이버(30)의 출력단과 TFT(12) 간의 데이터 라인(DLj)의 길이가 길어질수록, 즉 주사 라인(SLi)의 i의 값이 커질수록, 기생 용량의 증가에 의해 액정 화소(11)의 표시 전극으로의 표시 전위의 변화는 도 1l에 나타내는 바와 같이 둔해진다. 도면 중 중점 전위(Vm)는 흑전위(V1)와 백전위(V0)의 중점 전위이고, 직선(OA, OB, OC, OD)은 각각 주사 라인(SLi), i= a~ d(a<b<c<d)에 대응한 표시 전극 전위의 변화를 나타내고 있다. 주사 라인(SLa~ SLd)은 상기 추가 또는 감축되는 라인에 대응한 LCD 패널(10)의 주사 라인이다.
제 2 실시예에서는 직선(OA, OB, OC, OD)이 중점 전위(Vm)가 되는 시점에 각각 주사 라인(SLa~ SLd)의 주사 펄스 후연이 일치하도록, 도 5의 MPU(46)로부터 출력되는 레퍼런스값(REF)이 정해진다. 이에 따라 도 11에 나타내는 차이가 무시할 수 없는 경우에, 제 1 실시예의 경우보다도 표시가 매끄럽게 된다.
다른 점은 제 1 실시예의 경우와 동일하다.
또한 본 발명에는 그 밖에도 여러 가지의 변형례가 포함된다. 예를 들면 LCD 패널(10)에 전화면 표시하지 않고, 상술한 바와 같이 화상을 확대 또는 축소하고, 또는 화상의 일부를 단지 확대 또는 축소할 경우에 본 발명을 적용하여도 좋다.
또한 본 발명은 제어 회로(40)에 특징이 있고, 비디오 신호(VA, VB)의 어느쪽 또는 양쪽이 디지털이어도 좋다.
도 5에서 카운터(44)를 생략하고, 수평 동기 신호(*HS) 및 수직 동기 신호(*VS)를 MPU(46)에 공급하고, 수평 동기 신호(*HS)의 펄스마다 레퍼런스값(REF)을 갱신하고, 이것을 수직 동기 신호(*VS)의 주기로 되풀이하는 구성이어도 좋다. 또 주기 검출 회로(45)의 출력을 해상도 식별 코드로 변환하고, 이것과 계수치(CH)로 테이블 ROM을 어드레스 지정하여 레퍼런스값(REF)을 판독 출력하는 구성이어도 좋다. 주기 검출 회로(45)를 이용하지 않고 신호(VA) 공급측의 도시하지 않은 컴퓨터로부터 공급되는 해상도 식별 코드를 사용하여도 좋다.
또한 본 발명은 상기 실시예의 프레임 반전법 이외에도, 추가/감축시키고자 하는 라인이 동극성이 되는 구동을 하는 것이면 적용 가능하다.
상술한 바와 같이 본 발명에 의하면, 간단한 구성으로서 확대 또는 축소 표시하기 위해 표시 라인수를 증가 또는 감소시켜도 매끄러운 화상을 표시할 수 있는 액정 표시 장치와 그 제어 회로 및 액정 표시 패널 구동 방법을 제공할 수 있다.

Claims (13)

  1. 복수의 주사 라인 중 선택된 것에서 스위치 소자가 온이 되어 데이터 라인의 전위가 상기 스위치 소자를 거치고 액정 표시 화소의 선택 행의 표시 전극에 인가되는 액티브 매트릭스형 액정 표시 패널과,
    상기 데이터 라인에 상기 전위를 인가하고 표시하고자 하는 화상의 l 수평 기간마다 상기 전위를 갱신하는 데이터 드라이버와,
    상기 복수의 주사 라인에 대하여 선순차로 펄스를 공급하는 주사 드라이버와,
    상기 복수의 주사 라인 중 소정 주사 라인에 공급되는 상기 펄스의 후연의 타이밍이 상기 데이터 라인의 상기 전위의 갱신 시가 되게 하는 제어 회로
    를 갖고, 상기 소정 라인은 상기 복수의 주사 라인의 수와 상기 표시하고자 하는 화상의 라인수와의 차이를 보충하기 위해 상기 표시하고자 하는 화상에의 라인의 추가 또는 감축에 대응하는 주사 라인인 것을 특징으로 하는 액정 표시장치.
  2. 제 1항에 있어서,
    상기 제어 회로는 수평 동기 펄스로 초기화되고 클록을 계수하는 제 1 카운터와,
    상기 제 1 카운터의 계수치가 제 1 값이 된 때를 상기 후연의 타이밍으로 하는 펄스 후연 타이밍 회로
    를 갖는 것을 특징으로 하는 액정 표시 장치.
  3. 제 2항에 있어서,
    상기 클록은 화소 클록인 것을 특징으로 하는 액정 표시 장치.
  4. 제 2항에 있어서,
    상기 제어 회로는
    수직 동기 펄스로 초기화되고 상기 수평 동기 펄스를 계수하는 제 2 카운터를 더 갖고,
    상기 펄스 후연 타이밍 회로는 상기 제l 카운터의 계수치가 상기 제 1 값이 되고 또한 상기 제 2 카운터의 계수치가 제 2 값이 된 때를 상기 후연의 타이밍으로 하는 것을 특징으로 하는 액정 표시 장치.
  5. 제 4항에 있어서,
    상기 수평 동기 펄스 및 상기 수직 동기 펄스의 주기를 검출하고, 그 검출치 및 상기 제2 카운터의 계수치에 의거하여 상기 제l 값을 결정하는 레퍼런스값 결정 회로
    를 갖는 것을 특징으로 하는 액정 표시 장치.
  6. 제 2항에 있어서,
    상기 주사 드라이버는
    선택 비트가 주사 펄스마다 1비트 시프트되는 시프트 레지스터와,
    출력단이 상기 주사 라인에 접속된 출력 버퍼 회로와,
    상기 시프트 레지스터의 병렬 출력과 상기 펄스 후연 타이밍 회로의 출력에 의거하여, 상기 출력 버퍼 회로의 출력을 결정하는 타이밍 조정 회로
    를 갖는 것을 특징으로 하는 액정 표시 장치.
  7. 제 6항에 있어서,
    상기 타이밍 조정 회로는 상기 시프트 레지스터의 병렬 출력의 비트가 상기 선택 비트일 때에 상기 출력 버퍼 회로에 대하여 상기 비트에 대응하는 상기 주사 라인 상에 상기 주사 펄스를 생성하게 하고, 상기 펄스 후연 타이밍 회로의 출력이 활성화하는 시점에서 상기 출력 버퍼 회로에 대하여 상기 주사 펄스를 소멸시키는 것을 특징으로 하는 액정 표시 장치.
  8. 제 1항에 있어서,
    상기 갱신 시는 동일 극성에서의 표시용 최대 전위와 표시용 최소 전위의 한쪽으로부터 다른 쪽으로 상기 전위를 갱신할 때에 중점 전위가 되는 시점과 대략 일치하는 것을 특징으로 하는 액정 표시 장치.
  9. 제 1항 내지 제 8항 중 어느 한 항에 기재된 제어 회로.
  10. 복수의 주사 라인 중 선택된 것에서 스위치 소자가 온이 되어 데이터 라인의 전위가 상기 스위치 소자를 거치고 액정 표시 화소의 선택 행의 표시 전극에 인가되는 액티브 매트릭스형 액정 표시 패널을 구동하는 액정 표시 패널 구동 방법에 있어서,
    (1) 상기 데이터 라인에 상기 전위를 인가하고 표시하고자 하는 화상의 1 수평 기간마다 상기 전위를 갱신하고,
    (2) 상기 복수의 주사 라인에 대하여 선순차로 펄스를 공급하고,
    (3) 상기 복수의 주사 라인 중 소정 주사 라인에 공급되는 상기 펄스의 후연의 타이밍이 상기 데이터 라인의 상기 전위의 갱신 시가 되게 하고,
    상기 소정 라인은 상기 복수의 주사 라인의 수와 상기 표시하고자 하는 화상의 라인수와의 차이를 보충하기 위해 상기 표시하고자 하는 화상에의 라인의 추가 또는 감축에 대응하는 주사 라인인 것을 특징으로 하는 액정 표시 패널 구동방법.
  11. 제 10항에 있어서,
    상기 스텝(3)에서는
    수평 동기 펄스로 초기화하여 클록을 계수하고 그 값을 제 1 계수치로 하고,
    수직 동기 펄스로 초기화하여 상기 수평 동기 펄스를 계수하고 그 값을 제 2 계수치로 하고,
    상기 제 1 계수치가 제 1 값이 되고, 또한 상기 제 2 계수치가 제 2 값이 되었을 때를 상기 후연의 타이밍으로 하는 것을 특징으로 하는 액정 표시 패널의 구동 방법.
  12. 제 11항에 있어서,
    상기 스텝(3)에서는 또한
    상기 수평 동기 펄스 및 상기 수직 동기 펄스의 주기를 검출하고,
    그 검출치 및 상기 제 2 값에 의거하여 상기 제 1 값을 결정하는 것을 특징으로 하는 액정 표시 패널 구동 방법.
  13. 제 10항 내지 제 12항 중 어느 한 항에 있어서,
    상기 갱신 시는 동일 극성에서의 표시용 최대 전위와 표시용 최소 전위의 한쪽으로부터 다른 쪽으로 전위를 갱신할 때에 중점 전위가 되는 시점과 대략 일치하는 것을 특징으로 하는 액정 표시 패널 구동 방법.
KR1019990008823A 1998-03-18 1999-03-16 액정 표시 장치와 그 제어 회로 및 액정 표시 패널 구동 방법 KR100329538B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP98-069071 1998-03-18
JP06907198A JP3770360B2 (ja) 1998-03-18 1998-03-18 液晶表示装置及びその制御回路並びに液晶表示パネル駆動方法

Publications (2)

Publication Number Publication Date
KR19990077930A true KR19990077930A (ko) 1999-10-25
KR100329538B1 KR100329538B1 (ko) 2002-03-23

Family

ID=13391992

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990008823A KR100329538B1 (ko) 1998-03-18 1999-03-16 액정 표시 장치와 그 제어 회로 및 액정 표시 패널 구동 방법

Country Status (4)

Country Link
US (1) US6753841B2 (ko)
JP (1) JP3770360B2 (ko)
KR (1) KR100329538B1 (ko)
TW (1) TW421776B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7525613B2 (en) 2005-06-15 2009-04-28 Toshiba Matsushita Display Technology Co., Ltd. Liquid crystal display device and display control method thereof

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004086146A (ja) 2002-06-27 2004-03-18 Fujitsu Display Technologies Corp 液晶表示装置の駆動方法及び駆動制御回路、及びそれを備えた液晶表示装置
TWI284876B (en) * 2002-08-19 2007-08-01 Toppoly Optoelectronics Corp Device and method for driving liquid crystal display
US6999092B2 (en) * 2002-10-25 2006-02-14 Fujitsu Limited Image display apparatus in which a specific area display attribute is modifiable
DE10339661B4 (de) * 2003-08-28 2006-07-27 Siemens Ag Verfahren und Anordnung zur Synchronisation eines Videoeingangs- mit einem Videoausgangssignal
CN100373443C (zh) * 2004-06-04 2008-03-05 联咏科技股份有限公司 源极驱动器、源极驱动器阵列、具有此阵列的驱动电路及显示器
JP4763049B2 (ja) 2006-05-24 2011-08-31 シャープ株式会社 カウンタ回路を備える制御信号生成回路ならびに表示装置
US8035547B1 (en) 2008-03-17 2011-10-11 Garmin Switzerland Gmbh System and method of assisted aerial navigation

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1551046A (en) * 1975-08-27 1979-08-22 Bell & Howell Ltd Apparatus for determining the position of a spot of light on a plane surgace
JP2799095B2 (ja) * 1991-12-02 1998-09-17 株式会社東芝 液晶表示器駆動装置
US6118429A (en) * 1993-09-30 2000-09-12 Hitachi, Ltd. Liquid crystal display system capable of reducing and enlarging resolution of input display data
JP3350302B2 (ja) * 1995-09-01 2002-11-25 パイオニアビデオ株式会社 平面表示装置の駆動装置
JP3593212B2 (ja) * 1996-04-27 2004-11-24 株式会社半導体エネルギー研究所 表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7525613B2 (en) 2005-06-15 2009-04-28 Toshiba Matsushita Display Technology Co., Ltd. Liquid crystal display device and display control method thereof

Also Published As

Publication number Publication date
JP3770360B2 (ja) 2006-04-26
TW421776B (en) 2001-02-11
JPH11265173A (ja) 1999-09-28
US6753841B2 (en) 2004-06-22
KR100329538B1 (ko) 2002-03-23
US20020122041A1 (en) 2002-09-05

Similar Documents

Publication Publication Date Title
US8952879B2 (en) Hold type image display system
KR100393150B1 (ko) 액정 표시 장치
KR101303494B1 (ko) 액정표시장치와 그 구동방법
KR101310379B1 (ko) 액정표시장치와 그 구동방법
KR101298438B1 (ko) 액정표시장치와 그 구동방법
KR100482259B1 (ko) 화상표시장치 및 표시구동방법
EP0391655A2 (en) A drive device for driving a matrix-type LCD apparatus
KR100261053B1 (ko) 액정 패널 구동 방법 및 회로
KR100517395B1 (ko) 표시장치와 전자 기기 및 구동 방법
KR20030023477A (ko) 액정 표시 장치 및 그 구동 방법
US7499063B2 (en) Liquid crystal display
US20020075212A1 (en) Method and apparatus for driving a liquid crystal display panel in a dot inversion system
KR100389027B1 (ko) 액정표시장치 및 그 구동방법
KR101278001B1 (ko) 액정표시장치와 그 구동방법
US6417847B1 (en) Flat-panel display device, array substrate, and method for driving flat-panel display device
KR100329538B1 (ko) 액정 표시 장치와 그 제어 회로 및 액정 표시 패널 구동 방법
KR100848953B1 (ko) 액정표시장치의 게이트 구동회로
JPH11352462A (ja) 液晶表示装置およびその駆動方法
KR100880942B1 (ko) 액정표시장치의 구동방법 및 구동장치
KR101225221B1 (ko) 액정표시장치와 그 구동방법
US11823637B2 (en) Timing control circuit and operation method thereof
KR100806898B1 (ko) 액정 표시 장치
KR20080050313A (ko) 액정표시장치 및 그 구동방법
JP2854620B2 (ja) 表示装置の駆動方法
KR100880934B1 (ko) 액정표시장치 및 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120223

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee