KR19990066130A - Nonvolatile Memory Device And Its Program Method - Google Patents

Nonvolatile Memory Device And Its Program Method Download PDF

Info

Publication number
KR19990066130A
KR19990066130A KR1019980001781A KR19980001781A KR19990066130A KR 19990066130 A KR19990066130 A KR 19990066130A KR 1019980001781 A KR1019980001781 A KR 1019980001781A KR 19980001781 A KR19980001781 A KR 19980001781A KR 19990066130 A KR19990066130 A KR 19990066130A
Authority
KR
South Korea
Prior art keywords
threshold voltage
voltage
data states
voltages
difference
Prior art date
Application number
KR1019980001781A
Other languages
Korean (ko)
Inventor
이동기
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019980001781A priority Critical patent/KR19990066130A/en
Priority to JP1362799A priority patent/JPH11317087A/en
Publication of KR19990066130A publication Critical patent/KR19990066130A/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5621Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
    • G11C11/5628Programming or writing circuits; Data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable

Abstract

본 발명에 따른 불 휘발성 메모리 장치는 전기적으로 소거 및 프로그램 가능한 그리고 플로팅 게이트 및 제어 게이트를 가지는 적어도 하나의 메모리 셀과; 상기 메모리 셀은 복수 개의 가능한 데이터 상태들을 나타내는 복수 개의 균등한 드레솔드 전압 분포들 중 하나의 드레솔드 전압 분포를 가지며, 프로그램 동작 동안에, 상기 메모리 셀의 제어 게이트에 순차적으로 변화하는 프로그램 전압을 제공하며 상기 가능한 데이터 상태들 중 하나의 데이터 상태의 드레솔드 전압 분포를 갖도록 프로그램하는 수단을 포함하되, 상기 가능한 데이터 상태들 각각에 대응하는 드레솔드 전압 분포들 중 인접한 분포들 간의 차가 불균등하다.A nonvolatile memory device according to the present invention comprises: at least one memory cell electrically erasable and programmable and having a floating gate and a control gate; The memory cell has a threshold voltage distribution of one of a plurality of uniform threshold voltage distributions representing a plurality of possible data states, and during a program operation, provides a sequentially varying program voltage to a control gate of the memory cell. Means for programming to have a threshold voltage distribution of one of the possible data states, wherein the difference between adjacent distributions of the threshold voltage distributions corresponding to each of the possible data states is uneven.

Description

불 휘발성 메모리 장치 및 그것의 프로그램 방법(NON-VOLATILE MEMORY DEVICE AND PROGRAM METHOD THEREOF)NON-VOLATILE MEMORY DEVICE AND PROGRAM METHOD THEREOF

본 발명은 반도체 메모리 장치에 관한 것으로서, 구체적으로는 전기적으로 소거 및 프로그램 가능한 셀들에 멀티-비트 데이터를 저장하는 불 휘발성 메모리 장치 및 그것의 프로그램 방법에 관한 것이다.TECHNICAL FIELD The present invention relates to a semiconductor memory device, and more particularly, to a nonvolatile memory device and a program method thereof for storing multi-bit data in electrically erasable and programmable cells.

도 1은 종래 기술에 따른 2비트 데이터의 가능한 상태들에 대응하는 드레솔드 전압 분포를 보여주는 도면이다. 그리고, 도 2는 종래 기술의 프로그램 방법에 따른 프로그램 전압 및 프로그램 기준 전압의 변화를 보여주는 파형도이다.1 is a diagram showing a threshold voltage distribution corresponding to possible states of 2-bit data according to the prior art. 2 is a waveform diagram illustrating a change in a program voltage and a program reference voltage according to a conventional program method.

일예로 전기적으로 소거 및 프로그램 가능한 롬 (electrically erasable and programmable ROM : 이하 EEPROM 이라 칭함) 셀이 4 개의 가능한 상태들을 갖는다고 가정하자. 이 경우, 상기 가능한 상태들은 "0", "1", "10" 및 "11"이다. 도 1에 도시된 바와 같이, 상태 "0"은 소거된 상태를 나타내며, 상태들 "1" - "11"은 프로그램된 상태들을 나타낸다. 여기서, 프로그램된 상태들의 드레솔드 전압 분포는 대략 0.4V이며, 상기 분포는 공정 변화 및 여러 가지 변수에 따라 다르게 형성될 수 있다.As an example, assume that an electrically erasable and programmable ROM (hereinafter referred to as EEPROM) cell has four possible states. In this case, the possible states are "0", "1", "10" and "11". As shown in Fig. 1, state "0" represents an erased state, and states "1"-"11" represent programmed states. Here, the threshold voltage distribution of the programmed states is approximately 0.4V, and the distribution may be formed differently according to process changes and various variables.

EEPROM 셀은 상기 각 상태에 대응하는 프로그램 기준 전압들 (Vref1), (Vref2) 및 (Vref3)에 의거하여 일련의 프로그램 및 프로그램 검증 동작들 (program and program verification operations)을 통해 요구되는 상태로 프로그램된다. 각 상태에 대응하는 프로그램 기준 전압들 (Vref1), (Vref2) 및 (Vref3)은, 도 1 및 도 2에 도시된 바와 같이, 각각 0.4V, 1.6V 및 2.8V이다. 상기 프로그램 기준 전압들의 간격은 1.2V로 일정하게 분포된다.The EEPROM cell is programmed to the required state through a series of program and program verification operations based on the program reference voltages Vref1, Vref2 and Vref3 corresponding to each of the above states. . The program reference voltages Vref1, Vref2, and Vref3 corresponding to each state are 0.4V, 1.6V, and 2.8V, respectively, as shown in FIGS. 1 and 2. The interval of the program reference voltages is uniformly distributed at 1.2V.

EEPROM 셀의 제어 게이트에 각 데이터 상태에 대응하는 선택 전압들 (도 1의 Vg1, Vg2 및 Vg3)을 순차적으로 공급해서, 앞서 설명된 과정을 통해서, 프로그램된 EEPROM 셀의 데이터 상태는 감지 증폭기 (sense amplifier) (도 3 참조) (예컨대, 페이지 버퍼)를 통해 감지된다.By sequentially supplying selection voltages (Vg1, Vg2 and Vg3 of FIG. 1) corresponding to each data state to the control gate of the EEPROM cell, through the above-described process, the data state of the programmed EEPROM cell is sense amplifier (sense). amplifier (see FIG. 3) (e.g., page buffer).

임의의 선택 전압을 기준하여 낮은 드레솔드 전압 분포와 높은 드레솔드 전압 분포 사이의 간격은 다음과 같은 이유로 설정된다. EEPROM 셀에 저장된 데이터 상태는 감지 증폭기에 의해서 감지된다. 이때, 선택 전압과 EEPROM 셀의 드레솔드 전압의 차에 의해서 유기되는, 상기 EEPROM 셀을 통해 흐르는, 전류량을 충분히 감지할 수 있느냐 여부를 기준하여, 선택 전압과 그에 비해서 낮은 드레솔드 전압 사이의 간격 (또는, 마진)이 결정된다. 이는 도 1의 기호 (a)로 표시되어 있다.The interval between the low threshold voltage distribution and the high threshold voltage distribution on the basis of any selected voltage is set for the following reason. The data state stored in the EEPROM cell is sensed by the sense amplifier. At this time, based on whether the amount of current flowing through the EEPROM cell, which is induced by the difference between the selection voltage and the threshold voltage of the EEPROM cell, can be sufficiently sensed, the interval between the selection voltage and the lower threshold voltage compared thereto ( Or margin). This is indicated by symbol (a) in FIG.

이와 반대로, 선택 전압에 비해 높은 드레솔드 전압 분포를 갖는 데이터 상태에서는 누설 전류, 공정 변화, 전원 변화 등을 고려하여, 선택 전압과 그에 비해서 높은 드레솔드 전압 사이의 간격 (또는, 마진)이 결정된다. 이는 도 1의 기호 (b)로 표시되어 있다. 도 1 및 도 2에 도시된 바와같이, 임의의 선택 전압을 기준하여 낮고 그리고 높은 상태들 간의 마진들 (a) 및 (b), 그리고 프로그램 검증 전압들 사이의 간격은 동일한 간격으로 분포되어 있다.In contrast, in a data state having a higher threshold voltage distribution than the selected voltage, the interval (or margin) between the selected voltage and the higher threshold voltage is determined in consideration of leakage current, process change, power supply change, and the like. . This is indicated by symbol (b) in FIG. As shown in Figures 1 and 2, the margins (a) and (b) between the low and high states with respect to any selected voltage and the spacing between the program verify voltages are distributed at equal intervals.

점차적으로, 반도체 메모리 장치는 기술의 발달에 따라 고집적화 및 고속화의 추세에 있다. 그러한 추세에 따라 보다 높은 집적도를 갖는 반도체 메모리 장치의 실현을 위해, 앞서 설명된 바와 같이, 하나의 메모리 셀에 적어도 2비트의 데이터를 저장할 수 있는 멀티 기술이 연구 개발되고 있다. 멀티 기술은 하나의 메모리 셀에 멀티-비트 데이터를 저장하기 때문에, 단일 비트 (single bit)에 비해서 신뢰성 (reliability)이 떨어진다. 결과적으로, 멀티-비트 데이터를 저장하는 불 휘발성 메모리 장치가 실용화되기 위한 중요한 과제로 신뢰성 문제가 점차적으로 대두되고 있다.Increasingly, semiconductor memory devices are on the trend of high integration and high speed with the development of technology. In accordance with such a trend, in order to realize a semiconductor memory device having a higher degree of integration, as described above, multiple technologies capable of storing at least two bits of data in one memory cell have been researched and developed. Since multi-technology stores multi-bit data in one memory cell, reliability is inferior to a single bit. As a result, reliability problems are gradually raised as an important task for the practical use of nonvolatile memory devices for storing multi-bit data.

따라서 본 발명의 목적은 멀티-비트 데이터를 저장하는 불 휘발성 메모리 장치의 신뢰성 (reliability)을 향상시킬 수 있는 프로그램 방법을 제공하는 것이다.Accordingly, an object of the present invention is to provide a program method capable of improving the reliability of a nonvolatile memory device storing multi-bit data.

본 발명의 다른 목적은 향상된 신뢰성을 갖는, 멀티 비트 데이터를 저장하는, 불 휘발성 메모리 장치를 제공하는 것이다.Another object of the present invention is to provide a nonvolatile memory device which stores multi-bit data with improved reliability.

도 1은 종래 기술에 따른 2 비트 데이터의 가능한 상태들에 대응하는 드레솔드 전압 분포를 보여주는 도면;1 shows a threshold voltage distribution corresponding to possible states of 2-bit data according to the prior art;

도 2는 종래 기술의 프로그램 방법에 따른 프로그램 전압 및 프로그램 기준 전압의 변화를 보여주는 파형도;2 is a waveform diagram showing a change in a program voltage and a program reference voltage according to a conventional program method;

도 3은 불 휘발성 메모리 장치의 개략적인 구성을 보여주는 블록도;3 is a block diagram showing a schematic configuration of a nonvolatile memory device;

도 4는 F-N 터널링을 이용한 프로그램 동작을 구조적으로 보여주는 단면도;4 is a cross-sectional view structurally showing a program operation using F-N tunneling;

도 5는 역 F-N 터널링에 따른 드레솔드 전압의 변화를 보여주는 도면;5 shows the change in the threshold voltage due to reverse F-N tunneling;

도 6은 본 발명에 따른 2 비트 데이터의 가능한 상태들에 대응하는 드레솔드 전압 분포를 보여주는 도면; 그리고6 shows a threshold voltage distribution corresponding to possible states of 2-bit data according to the present invention; And

도 7은 본 발명의 프로그램 방법에 따른 프로그램 전압 및 프로그램 기준 전압의 변화를 보여주는 파형도이다.7 is a waveform diagram illustrating a change in a program voltage and a program reference voltage according to the program method of the present invention.

*도면의 주요 부분에 대한 부호 설명* Explanation of symbols on the main parts of the drawings

100 : 메모리 셀 어레이 120 : 워드 라인 전압 발생 회로100: memory cell array 120: word line voltage generation circuit

140 : 행 디코더 160 : 감지 증폭기140: row decoder 160: sense amplifier

(구성)(Configuration)

상술한 바와같은 목적을 달성하기 위한 본 발명의 일특징에 의하면, 전기적으로 소거 및 프로그램 가능한 그리고 플로팅 게이트 및 제어 게이트를 가지는 적어도 하나의 메모리 셀을 포함하되, 상기 메모리 셀은 복수 개의 가능한 데이터 상태들을 나타내는 복수 개의 균등한 드레솔드 전압 분포들 중 하나의 드레솔드 전압 분포를 갖는 불 휘발성 메모리 장치의 프로그램 방법에 있어서: 상기 가능한 데이터 상태들 중 하나의 데이터 상태의 드레솔드 전압 분포를 갖도록 프로그램하되, 상기 가능한 데이터 상태들 각각에 대응하는 드레솔드 전압 분포들 중 인접한 분포들 간의 차가 불균등한 것을 특징으로 한다.According to one aspect of the present invention for achieving the object as described above, it comprises at least one memory cell electrically erasable and programmable and having a floating gate and a control gate, the memory cell comprising a plurality of possible data states A program method of a nonvolatile memory device having a threshold voltage distribution of one of a plurality of uniform threshold voltage distributions, the method comprising: programming to have a threshold voltage distribution of a data state of one of the possible data states; The difference between adjacent distributions of the threshold voltage distributions corresponding to each of the possible data states is characterized by unevenness.

이 실시예에 있어서, 상기 가능한 데이터 상태들 각각에 대응하는 드레솔드 전압 분포들 간의 차는 드레솔드 전압이 클수록 더 큰 것을 특징으로 한다.In this embodiment, the difference between the threshold voltage distributions corresponding to each of the possible data states is larger as the threshold voltage is larger.

이 실시예에 있어서, 상기 메모리 셀의 제어 게이트에 인가되는 전압을 기준하여, 상기 데이터 상태들 각각에 대응하는 드레솔드 전압들과 대응하는 상기 제어 게이트 전압들 간의 전압차는 균등한 것을 특징으로 한다.In this embodiment, the voltage difference between the threshold voltages corresponding to each of the data states and the corresponding control gate voltages is equal based on the voltage applied to the control gate of the memory cell.

이 실시예에 있어서, 독출 동작시 상기 데이터 상태들 각각에 대응하는 상기 제어 게이트에 인가되는 게이트 전압들과 상기 게이트 전압들에 비해서 높은 드레솔드 전압들 사이의 전압차는 불균등하되, 드레솔드 전압이 클수록 더 큰 것을 특징으로 한다.In this embodiment, the voltage difference between gate voltages applied to the control gate corresponding to each of the data states and higher threshold voltages than the gate voltages in the read operation is uneven, but the higher the threshold voltage is. It is characterized by a larger one.

이 실시예에 있어서, 상기 제어 게이트 전압들 간의 차는 불균등한 것을 특징으로 한다.In this embodiment, the difference between the control gate voltages is characterized by unevenness.

이 실시예에 있어서, 상기 프로그램 단계에서 상기 메모리 셀은 F-N 터널링에 의해서 프로그램되는 것을 특징으로 한다.In this embodiment, the memory cell is programmed by F-N tunneling in the program step.

본 발명의 다른 특징에 의하면, 불 휘발성 메모리 장치에 있어서: 전기적으로 소거 및 프로그램 가능한 그리고 플로팅 게이트 및 제어 게이트를 가지는 적어도 하나의 메모리 셀과; 상기 메모리 셀은 복수 개의 가능한 데이터 상태들을 나타내는 복수 개의 균등한 드레솔드 전압 분포들 중 하나의 드레솔드 전압 분포를 가지며, 프로그램 동작 동안에, 상기 메모리 셀의 제어 게이트에 순차적으로 변화하는 프로그램 전압을 제공하며 상기 가능한 데이터 상태들 중 하나의 데이터 상태의 드레솔드 전압 분포를 갖도록 프로그램하는 수단을 포함하되, 상기 가능한 데이터 상태들 각각에 대응하는 드레솔드 전압 분포들 중 인접한 분포들 간의 차가 불균등한 것을 특징으로 한다.According to another aspect of the invention, a nonvolatile memory device comprising: at least one memory cell electrically erasable and programmable and having a floating gate and a control gate; The memory cell has a threshold voltage distribution of one of a plurality of uniform threshold voltage distributions representing a plurality of possible data states, and during a program operation, provides a sequentially varying program voltage to a control gate of the memory cell. Means for programming to have a threshold voltage distribution of one of the possible data states, wherein the difference between adjacent distributions of the threshold voltage distributions corresponding to each of the possible data states is uneven; .

이 실시예에 있어서, 상기 메모리 셀은 F-N 터널링에 의해서 프로그램되는 것을 특징으로 한다.In this embodiment, the memory cell is programmed by F-N tunneling.

이 실시예에 있어서, 상기 가능한 데이터 상태들 각각에 대응하는 드레솔드 전압 분포들 간의 차는 드레솔드 전압이 클수록 더 큰 것을 특징으로 한다.In this embodiment, the difference between the threshold voltage distributions corresponding to each of the possible data states is larger as the threshold voltage is larger.

이 실시예에 있어서, 상기 메모리 셀의 제어 게이트에 인가되는 전압을 기준하여, 상기 데이터 상태들 각각에 대응하는 드레솔드 전압들과 대응하는 상기 제어 게이트 전압들 간의 전압차는 균등한 것을 특징으로 한다.In this embodiment, the voltage difference between the threshold voltages corresponding to each of the data states and the corresponding control gate voltages is equal based on the voltage applied to the control gate of the memory cell.

이 실시예에 있어서, 독출 동작시 상기 데이터 상태들 각각에 대응하는 상기 제어 게이트에 인가되는 게이트 전압들과 상기 게이트 전압들에 비해서 높은 드레솔드 전압들 사이의 전압차는 불균등하되, 드레솔드 전압이 클수록 상기 전압차는 더 큰 것을 특징으로 한다.In this embodiment, the voltage difference between gate voltages applied to the control gate corresponding to each of the data states and higher threshold voltages than the gate voltages in the read operation is uneven, but the higher the threshold voltage is. The voltage difference is characterized in that it is larger.

(작용)(Action)

이와같은 방법에 의해서, F-N 터널링을 이용한 메모리 장치에서 한계 드레솔드 전압값을 설정하여 그 보다 낮은 전압 하에서 가능한 데이터 상태들에 대응하는 드레솔드 전압들을 설정함으로써 신뢰성을 향상시킬 수 있다.In this manner, reliability can be improved by setting a threshold threshold voltage value in a memory device using F-N tunneling and setting the threshold voltages corresponding to possible data states under a lower voltage.

(실시예)(Example)

이하 본 발명의 실시예에 따른 참조도면 도 3 내지 도 7에 의거하여 상세히 설명한다.Reference will now be made in detail with reference to FIGS. 3 to 7 according to an embodiment of the present invention.

다음의 설명에서는 본 발명의 보다 철저한 이해를 제공하기 위해 특정한 상세들이 예를들어 한정되고 자세하게 설명된다. 그러나, 당해 기술분야에 통상의 지식을 가진 자들에게 있어서는 본 발명이 이러한 상세한 항목들이 없이도 상기한 설명에 의해서만 실시될 수 있을 것이다.In the following description, specific details are set forth by way of example and in detail in order to provide a more thorough understanding of the present invention. However, for those of ordinary skill in the art, the present invention may be practiced only by the above description without these details.

도 3은 불 휘발성 메모리 장치의 구성을 개략적으로 보여주는 블록도이다.3 is a block diagram schematically illustrating a configuration of a nonvolatile memory device.

본 발명의 배경 기술의 일예에 따른 불 휘발성 메모리 장치는, 도 3에 도시된 바와같이, 메모리 셀 어레이 (memory cell array) (100), 워드 라인 전압 발생 회로 (wordline voltage generating circuit) (120), 행 디코더 (row decoder) (140) 및 감지 증폭기 (sense amplifier) (160)를 포함한다. 상기 메모리 셀 어레이 (100)는, 도면에는 도시되지 않았지만, 행들과 열들로 배열된 복수 개의 전기적으로 소거 및 프로그램 가능한 롬 셀들로 구성된다. 상기 워드 라인 전압 발생 회로 (120)는 각 동작 모드에 관련된 서로 다른 워드 라인 전압들을 발생한다.As shown in FIG. 3, a nonvolatile memory device according to an exemplary embodiment of the present invention may include a memory cell array 100, a wordline voltage generating circuit 120, A row decoder 140 and a sense amplifier 160. The memory cell array 100 is comprised of a plurality of electrically erasable and programmable ROM cells arranged in rows and columns, although not shown in the figure. The word line voltage generation circuit 120 generates different word line voltages related to each operation mode.

예컨대, 프로그램 모드에서, 도 2에 도시된 바와같이, 순차적으로 변화하는 프로그램 전압 (Vpgm) 및 프로그램 기준 전압들 (Vref1)-(Vref3)을 발생하게 된다. 그리고, 상기 감지 증폭기 (160)는 독출/검증 모드에서 선택된 셀에 저장된 데이터 상태를 감지 증폭하고, 프로그램 모드에서 상기 선택된 셀에 관련된 열 상에 요구되는 데이터 상태에 대응하는 전압을 전달한다.For example, in the program mode, as shown in FIG. 2, the program voltage Vpgm and the program reference voltages Vref1-Vref3 that are sequentially changed are generated. The sense amplifier 160 senses and amplifies the data state stored in the selected cell in the read / verify mode and delivers a voltage corresponding to the data state required on the column associated with the selected cell in the program mode.

상기 메모리 셀 어레이 (100), 워드 라인 전압 발생 회로 (120), 행 디코더 (140) 및 감지 증폭기 (160)는 이 분야의 지식을 습득한 자들에게 잘 알려져 있기 때문에, 그것에 대한 상세 회로는 도시되지 않았다.Since the memory cell array 100, the word line voltage generator circuit 120, the row decoder 140 and the sense amplifier 160 are well known to those skilled in the art, detailed circuits on them are not shown. Did.

도 4는 F-N 터널링을 이용한 EEPROM 셀에 대한 프로그램 동작을 구조적으로 보여주는 단면도이다. 도 5는 역 F-N 터널링에 따른 드레솔드 전압의 변화를 모의 실험한 결과를 보여주는 도면이다.4 is a cross-sectional view structurally illustrating a program operation for an EEPROM cell using F-N tunneling. 5 is a diagram showing the results of simulation of the change in the threshold voltage according to reverse F-N tunneling.

전기적으로 소거 및 프로그램 가능한 롬 (EEPROM) 셀은 핫 일렉트론 인젝션 (hot electron injection)과 콜드 일렉트론 터널링 (cold electron tunneling)을 이용하여 프로그램된다. 전자는 에버런치 (avalanche)을 이용하고, 후자는 터널링 즉, F-N (Fowler-Norheim) 터널링을 이용함은 이 분야의 통상적인 지식을 습득한 자들에게 자명하다. 상기한 프로그램 방법들의 공통점은 EEPROM 셀의 플로팅 게이트 (10)에 (-) 전자들을 주입한다는 점이다. 그리고, 주입된 전자들의 양에 따라 EEPROM 셀의 드레솔드 전압 (threshold voltage)이 결정된다. 도 4에 도시된 바와 같이, EEPROM 셀은 (-) 전자들이 축적되는 플로팅 게이트 (floating gate) (10) 및, 프로그램 전압 (Vpgm)이 인가되는 제어 게이트 (control gate) (12)를 갖는다.Electrically erasable and programmable ROM (EEPROM) cells are programmed using hot electron injection and cold electron tunneling. The former uses avalanche and the latter uses tunneling, ie, Fowler-Norheim (F-N) tunneling, which is apparent to those who have gained common knowledge in this field. Common to these program methods is that they inject negative electrons into the floating gate 10 of the EEPROM cell. Then, the threshold voltage of the EEPROM cell is determined according to the amount of electrons injected. As shown in FIG. 4, the EEPROM cell has a floating gate 10 in which negative electrons are accumulated, and a control gate 12 to which a program voltage Vpgm is applied.

F-N 터널링을 이용하여 EEPROM 셀에 단일 비트 또는 멀티 비트 데이터를 저장하는 방법이 이하 개략적으로 설명된다.A method of storing single-bit or multi-bit data in an EEPROM cell using F-N tunneling is outlined below.

제어 게이트 (12)에는 프로그램 전압 (Vpgm) (예컨대, 18V)이 인가된다. 상기 프로그램 전압 (Vpgm)에 의해서 플로팅 게이트 (10)에 소정 레벨의 플로팅 게이트 전압이 유기된다. 이때, 상기 유기된 플로팅 게이트 전압과 0V로 바이어스되는 벌크 (14)의 전압차에 의해서 유기되는 전계에 따라 채널로 전류가 흐른다. 이를 F-N 전류라 칭하고, 하기한 수학식 1과 같이 표현된다.Program voltage Vpgm (eg, 18V) is applied to the control gate 12. The floating gate voltage of a predetermined level is induced in the floating gate 10 by the program voltage Vpgm. At this time, a current flows in the channel according to the electric field induced by the voltage difference between the induced floating gate voltage and the bulk 14 biased to 0V. This is called an F-N current, and is represented by Equation 1 below.

[수학식 1][Equation 1]

수학식 1에서, 기호 (A)는 F-N 다이오드 면적을 나타내고, 기호 (Tox)는 터널 산화막 또는 게이트 산화막 (16)의 두께를 나타낸다. 여기서, 터널 산화막 (16)은, 도 4에서, 플로팅 게이트 (10)와 벌크 (14) 사이에 형성되어 있다. 전압 (VFG)은 플로팅 게이트 (10)에 유기되는 전압이고, 기호들 (JF) 및 (EF)은 F-N 다이오드 파라미터 상수들이다. 수학식 1에 표기된 전류량에 따라 플로팅 게이트 (10)에 전하가 주입되고, 상기 주입된 전하량에 따라 플로팅 게이트 (10)의 전위가 변화된다. 즉, 셀의 초기 드레솔드 전압 (소거된 상태에 대응하는 드레솔드 전압)이 변한다.In Equation 1, symbol (A) represents the FN diode area, and symbol (Tox) represents the thickness of the tunnel oxide film or the gate oxide film 16. Here, the tunnel oxide film 16 is formed between the floating gate 10 and the bulk 14 in FIG. 4. The voltage V FG is the voltage induced in the floating gate 10, and the symbols J F and E F are FN diode parameter constants. Charge is injected into the floating gate 10 according to the amount of current indicated in Equation 1, and the potential of the floating gate 10 is changed according to the injected charge amount. That is, the initial threshold voltage of the cell (the threshold voltage corresponding to the erased state) changes.

예컨대, 셀의 제어 게이트 (12)에 인가되는 프로그램 전압 (Vpgm)이 18V이고, 제어 게이트 (12)와 플로팅 게이트 (10) 사이의 커패시턴스 (C1)와 플로팅 게이트 (10)와 벌크 (14) 사이의 커패시턴스 (C2)가 동일하다고 하자. 그러므로, 플로팅 게이트 (10)에 유기되는 전압 (VFG)은 1/2Vpgm [{C1/(C1+C2)}×Vpgm(18V)]가 된다. 그리고, 면적 (A)이 0.5㎛×0.5㎛이고, 두께 (TOX)가 100Å이고, FN 파라미터들 (JF) 및 (EF) 각각은 1.1×10-16[A/V2] 및 2.4×108[V/Cm]일 때, F-N 전류 (IF-N)는 1.06×10-12[A]이다. 임의의 프로그램 시간 동안에 상기 F-N 전류 (IF-N)에 의해 플로팅 게이트 (10)에 전하가 주입되고, 그 주입된 전하량에 따라 셀의 드레솔드 전압이 증가하게 된다.For example, the program voltage Vpgm applied to the control gate 12 of the cell is 18V, and the capacitance C1 between the control gate 12 and the floating gate 10 and between the floating gate 10 and the bulk 14. Assume that the capacitance of C2 is the same. Therefore, the voltage V FG induced in the floating gate 10 becomes 1 / 2Vpgm [{C1 / (C1 + C2)} × Vpgm (18V)]. And the area (A) is 0.5 μm × 0.5 μm, the thickness T OX is 100 μs, and the FN parameters J F and E F are 1.1 × 10 −16 [A / V 2 ] and 2.4, respectively. When x10 8 [V / Cm], the FN current I FN is 1.06x10 < -12 > [A]. Charge is injected into the floating gate 10 by the FN current I FN during an arbitrary program time, and the dress voltage of the cell increases according to the injected charge amount.

셀의 플로팅 게이트 (10)에 주입된 전하량이 점자적으로 증가하면, 셀의 드레솔드 전압 역시 증가하는 반면에 플로팅 게이트 (10)의 전위는 낮아진다. 그 결과, 채널과 플로팅 게이트 (10) 사이의 전계 (electric field)가 프로그램 과정에서 유기되는 전계의 방향과 반대 방향으로 증가된다. 이때, 전계를 시간에 따른 수식으로 표현하면 하기한 수학식 2와 같이 표현될 수 있다.As the amount of charge injected into the cell's floating gate 10 increases, the threshold voltage of the cell also increases while the potential of the floating gate 10 is lowered. As a result, the electric field between the channel and the floating gate 10 is increased in the direction opposite to the direction of the electric field induced during the programming process. In this case, when the electric field is expressed by a formula according to time, it may be expressed as Equation 2 below.

[수학식 2][Equation 2]

여기서, VT(t)=VT-init-▵VT(t) 이고, 기호 (CFG)는 플로팅 게이트 커플링 비이고, 기호 (COG)는 제어 게이트 커플링 비를 나타낸다. 그리고, 전압 (VT_init)은 프로그램된 셀 드레솔드 전압 (threshold voltage)을 의미한다. 만약, 프로그램된 셀의 드레솔드 전압 (VT_init)에 의해 역으로 발생하는 전계 E(t)가 충분히 크면, 플로팅 게이트 (10)에서 채널로 역 F-N 전류 IR(t) 역시 증가하게 된다. 시간에 따라 흐르는 역 F-N 전류 IR(t)는 수학식 3과 같이 표현될 수 있다.here, V T (t) = V T - init -▵V T (t) , Symbol C FG is a floating gate coupling ratio, and symbol C OG is a control gate coupling ratio. In addition, the voltage V T_init means a programmed cell threshold voltage. If the electric field E (t) generated in reverse by the threshold voltage V T_init of the programmed cell is sufficiently large, the reverse FN current I R (t) from the floating gate 10 to the channel also increases. The reverse FN current I R (t) flowing over time may be expressed as in Equation 3.

[수학식 3][Equation 3]

셀의 플로팅 게이트 (10)에 저장된 전하들이 상기 역 F-N 전류 IR(t)에 의해서 빠져나가는 전하량은 수학식 4와 같이 표현될 수 있고, 그 결과 드레솔드 전압은 드레솔드 전압이 초기 프로그램된 초기 드레솔드 전압 (VT_init)에 비해서 낮아진다. 이를 수식으로 표현하면 수학식 5와 같다.The amount of charge that the charges stored in the floating gate 10 of the cell are released by the inverse FN current I R (t) may be expressed as Equation 4, so that the threshold voltage is initially programmed when the threshold voltage is initially programmed. It is lower than the threshold voltage (V T_init ). This may be expressed as an equation (5).

[수학식 4][Equation 4]

[수학식 5][Equation 5]

여기서, 전압 VT(tDR)은 상용화된 플래시 EEPROM 셀의 데이터 유지 시간 (tDR=10years)으로 프로그램된 데이터가 지속되는 시간을 나타낸다. 통상적으로, 그러한 시간 (tDR)은 제품 명세서 (specification)에 명시되어 있다.Here, the voltage V T (tDR) represents the time for which the programmed data lasts as the data holding time (tDR = 10 years) of a commercially available flash EEPROM cell. Typically, such time (tDR) is specified in the product specification.

앞서 설명된 과정을 모의실험(simulation)한 결과의 도면이 도 5에 도시되어 있다. 도 5에서 알 수 있듯이, 제품화된 EEPROM 셀의 데이터 유지 구간 (data retention period)이 경과한 후, 상태 "11"에 대응하는 드레솔드 전압이 대략 0.6V 낮아졌다. 선택 전압 (즉, 제어 게이트 전압)이 인가되는 경우, EEPROM 셀은 초기의 오프 셀 (off cell)에서 온 셀 (on cell)로 감지된다. 그 결과, 멀티-비트 데이터를 저장하는 불 휘발성 메모리 장치의 신뢰성이 저하될 수 있다. 이와 반대로, 도 5에서 알 수 있듯이, 나머지 상태들 "10" 및 "1"의 드레솔드 전압들은 데이터 유지 시간 (tDR) 동안에 거의 변화되지 않는다.A diagram of the results of simulating the above described process is shown in FIG. 5. As can be seen in FIG. 5, after the data retention period of the commercialized EEPROM cell has elapsed, the threshold voltage corresponding to the state "11" is lowered by approximately 0.6V. When a selection voltage (ie, control gate voltage) is applied, the EEPROM cell is sensed as an on cell from an initial off cell. As a result, the reliability of the nonvolatile memory device storing the multi-bit data can be lowered. In contrast, as can be seen in FIG. 5, the threshold voltages of the remaining states "10" and "1" hardly change during the data retention time tDR.

그러므로, 제품을 설계할 때 미리 역 F-N 터널링에 의한 드레솔드 전압의 변화를 고려하여 각 상태에 대응하는 드레솔드 전압들을 가능한 적은 역 F-N 터널링이 발생하는 전압 이하로 분포시킴으로써 앞서 설명된 신뢰성 문제를 사전에 방지할 수 있다. 그러한 전압을 이하 한계 드레솔드 전압 (Vmax)이라 칭한다.Therefore, when designing the product, in advance, the reliability problem described above is preempted by distributing the dress voltages corresponding to each state below the voltage at which reverse FN tunneling occurs in consideration of the change in the dress voltage due to reverse FN tunneling. To prevent it. Such voltage is hereinafter referred to as the limit threshold voltage Vmax.

도 6은 본 발명에 따른 2 비트 데이터의 가능한 상태들에 대응하는 드레솔드 전압 분포를 보여주는 도면이다. 그리고, 도 7은 본 발명의 프로그램 방법에 따른 프로그램 전압 및 프로그램 기준 전압의 변화를 보여주는 파형도이다.6 is a diagram showing a threshold voltage distribution corresponding to possible states of 2-bit data according to the present invention. 7 is a waveform diagram illustrating a change in a program voltage and a program reference voltage according to the program method of the present invention.

본 발명에 따른 2 비트 데이터의 가능한 상태들은 상기 한계 드레솔드 전압 (Vmax) 이하에서 분포된다. 상기 각 상태에 대응하는 드레솔드 전압 분포 (threshold voltage distribution)는 0.4V이다. 앞서 설명된 역 F-N 터널링 현상의 가능성은 각 상태에 대응하는 드레솔드 전압들이 높을수록 크다. 이를 근거로 하여, 본 발명에 따른 셀 분포는 종래와 달리 불균등하다. 예컨대, 도 1에서, 선택 전압을 기준하여 낮고 그리고 높은 드레솔드 전압들 간의 마진들 (a) 및 (b)은 0.4V로 동일하다.Possible states of 2-bit data according to the present invention are distributed below the threshold threshold voltage (Vmax). The threshold voltage distribution corresponding to each state is 0.4V. The likelihood of the reverse F-N tunneling phenomenon described above is greater as the threshold voltages corresponding to each state are higher. On the basis of this, the cell distribution according to the present invention is different from the conventional one. For example, in FIG. 1, the margins (a) and (b) between the low and high threshold voltages based on the selection voltage are equal to 0.4V.

이와 반대로, 본 발명에 따른 셀 분포는 역 F-N 터널링 현상을 고려하여 한계 드레솔드 전압 (Vmax) 이하에서 분포되고, 각 선택 전압 (Vg1), (Vg2) 및 (Vg3)을 기준하여 낮은 드레솔드 전압 (a)과 높은 드레솔드 전압 (b), (b') 및 (b") 간의 차는 불균등하다.On the contrary, the cell distribution according to the present invention is distributed below the limit threshold voltage Vmax in consideration of the reverse FN tunneling phenomenon, and the low threshold voltage based on the respective selection voltages Vg1, Vg2, and Vg3. The difference between (a) and the high threshold voltages (b), (b ') and (b ") is uneven.

예컨대, 선택 전압 (Vg2)과 EEPROM 셀의 드레솔드 전압 (0.6V)의 차에 의해서 유기되는, 상기 EEPROM 셀을 통해 흐르는, 전류량을 충분히 감지할 수 있느냐 여부를 기준하여, 상기 선택 전압 (Vg2)과 그에 비해서 낮은 드레솔드 전압 (0.6V) 사이의 간격 (또는, 마진)은 0.4V이다. 이와 반대로, 선택 전압 (Vg2)과 그에 비해서 높은 드레솔드 전압 (1.3V) (즉, 프로그램 기준 전압-Vref2) 사이의 간격 (또는, 마진)은 0.3V이다.For example, the selection voltage Vg2 is based on whether the amount of current flowing through the EEPROM cell is sufficiently sensed, induced by the difference between the selection voltage Vg2 and the threshold voltage 0.6V of the EEPROM cell. In comparison, the spacing (or margin) between the low threshold voltage (0.6V) is 0.4V. In contrast, the spacing (or margin) between the selection voltage Vg2 and the high threshold voltage 1.3V (ie, the program reference voltage Vref2) is 0.3V.

게다가, 각 선택 전압 (Vg1), (Vg2), 그리고 (Vg3)을 기준하여 높은 드레솔드 전압들 (즉, 프로그램 기준 전압들-Vref1, Vref2 및 Vref3)과 상기 각 선택 전압 (Vg1), (Vg2), 그리고 (Vg3) 간의 차는 드레솔드 전압이 높을수록 크다. 즉, 드레솔드 전압이 높으면 높을수록 역 F-N 터널링이 발생할 가능성은 높고, 드레솔드 전압이 낮으면 낮을수록 역 F-N 터널링이 발생할 가능성은 낮다.In addition, the high threshold voltages (ie, the program reference voltages Vref1, Vref2 and Vref3) and the respective selection voltages Vg1 and Vg2 based on the respective selection voltages Vg1, Vg2, and Vg3. ), And the difference between (Vg3) is larger the higher the threshold voltage. In other words, the higher the threshold voltage, the higher the probability of reverse F-N tunneling. The lower the threshold voltage, the lower the probability of reverse F-N tunneling.

결과적으로, 한계 드레솔드 전압 (Vmax) 이하에서 각 데이터 상태에 대응하는 드레솔드 전압들을 분포시킴으로써 사전에 신뢰성이 저하되는 것을 방지할 수 있다. 뿐만 아니라, 역 F-N 터널링이 발생할 가능성이 드레솔드 전압이 높을수록 크기 때문에, 마진들 (b, b', b")은 드레솔드 전압이 높을수록 더 많이 할당하고, 드레솔드 전압이 낮을수록 더 작게 할당하였다. 그러므로, F-N 터널링을 이용한 프로그램 동작시 플로팅 게이트 (10)에 저장된 전하들이 역 F-N 전류 IR(t) 및 여러 가지 누설원 (leakage source)에 의해 소실되어 유발될 수 있는 비트 페일 현상을 확률적으로 사전에 방지할 수 있다.As a result, it is possible to prevent the degradation of reliability in advance by distributing the threshold voltages corresponding to each data state below the threshold threshold voltage Vmax. In addition, since the probability of reverse FN tunneling is higher at higher threshold voltages, the margins (b, b ', b ") are allocated more at higher threshold voltages, and smaller at lower threshold voltages. Therefore, in the program operation using FN tunneling, the electric charges stored in the floating gate 10 are lost due to the reverse FN current I R (t) and various leakage sources. Probability can be prevented in advance.

이상에서, 본 발명에 따른 회로의 구성 및 동작을 상기한 설명 및 도면에 따라 도시하였지만, 이는 예를들어 설명한 것에 불과하며 본 발명의 기술적 사상 및 범위를 벗어나지 않는 범위 내에서 다양한 변화 및 변경이 가능함은 물론이다.In the above, the configuration and operation of the circuit according to the present invention are shown in accordance with the above description and drawings, but this is merely an example, and various changes and modifications can be made without departing from the spirit and scope of the present invention. Of course.

상기한 바와같이, 한계 드레솔드 전압을 설정하여 상기 전압에 비해서 낮은 전압 하에서 F-N 터널링을 이용하여 전기적으로 소거 및 프로그램 가능한 롬 (EEPROM) 셀을 프로그램함으로써 셀에서 유발되는 역 F-N 전류에 의한 비트 페일 현상을 방지할 수 있다. 그 결과, 신뢰성이 향상된 불 휘발성 메모리 장치를 구현할 수 있다.As described above, bit fail due to reverse FN current induced in a cell by setting a threshold threshold voltage and programming an electrically erasable and programmable ROM (EEPROM) cell using FN tunneling at a lower voltage than the voltage. Can be prevented. As a result, a nonvolatile memory device having improved reliability can be implemented.

Claims (11)

전기적으로 소거 및 프로그램 가능한 그리고 플로팅 게이트 및 제어 게이트를 가지는 적어도 하나의 메모리 셀을 포함하되, 상기 메모리 셀은 복수 개의 가능한 데이터 상태들을 나타내는 복수 개의 균등한 드레솔드 전압 분포들 중 하나의 드레솔드 전압 분포를 갖는 불 휘발성 메모리 장치의 프로그램 방법에 있어서:At least one memory cell electrically erasable and programmable and having a floating gate and a control gate, wherein the memory cell is one of a plurality of equivalent threshold voltage distributions representing a plurality of possible data states. In the method of programming a nonvolatile memory device having: 상기 가능한 데이터 상태들 중 하나의 데이터 상태의 드레솔드 전압 분포를 갖도록 프로그램하되, 상기 가능한 데이터 상태들 각각에 대응하는 드레솔드 전압 분포들 중 인접한 분포들 간의 차가 불균등한 것을 특징으로 하는 프로그램 방법.Program to have a threshold voltage distribution of one of the possible data states, wherein the difference between adjacent distributions of the threshold voltage distributions corresponding to each of the possible data states is uneven. 제 1 항에 있어서,The method of claim 1, 상기 가능한 데이터 상태들 각각에 대응하는 드레솔드 전압 분포들 간의 차는 드레솔드 전압이 클수록 더 큰 것을 특징으로 하는 프로그램 방법.And the difference between the threshold voltage distributions corresponding to each of the possible data states is larger as the threshold voltage is larger. 제 2 항에 있어서,The method of claim 2, 상기 메모리 셀의 제어 게이트에 인가되는 전압을 기준하여, 상기 데이터 상태들 각각에 대응하는 드레솔드 전압들과 대응하는 상기 제어 게이트 전압들 간의 전압차는 균등한 것을 특징으로 하는 프로그램 방법.The voltage difference between the threshold voltages corresponding to each of the data states and the control gate voltages corresponding to the voltages applied to the control gates of the memory cells is equal. 제 2 항에 있어서,The method of claim 2, 독출 동작시 상기 데이터 상태들 각각에 대응하는 상기 제어 게이트에 인가되는 게이트 전압들과 상기 게이트 전압들에 비해서 높은 드레솔드 전압들 사이의 전압차는 불균등하되, 드레솔드 전압이 클수록 더 큰 것을 특징으로 하는 프로그램 방법.In a read operation, a voltage difference between gate voltages applied to the control gate corresponding to each of the data states and higher threshold voltages than the gate voltages is uneven, but the higher the threshold voltage is, the larger the difference is. Program method. 제 4 항에 있어서,The method of claim 4, wherein 상기 제어 게이트 전압들 간의 차는 불균등한 것을 특징으로 하는 프로그램 방법.And the difference between the control gate voltages is uneven. 제 1 항에 있어서,The method of claim 1, 상기 프로그램 단계에서 상기 메모리 셀은 F-N 터널링에 의해서 프로그램되는 것을 특징으로 하는 프로그램 방법.And wherein said memory cell is programmed by F-N tunneling in said programming step. 불 휘발성 메모리 장치에 있어서:In a nonvolatile memory device: 전기적으로 소거 및 프로그램 가능한 그리고 플로팅 게이트 및 제어 게이트를 가지는 적어도 하나의 메모리 셀과;At least one memory cell that is electrically erasable and programmable and has a floating gate and a control gate; 상기 메모리 셀은 복수 개의 가능한 데이터 상태들을 나타내는 복수 개의 균등한 드레솔드 전압 분포들 중 하나의 드레솔드 전압 분포를 가지며,The memory cell has one threshold voltage distribution of one of a plurality of uniform threshold voltage distributions representing a plurality of possible data states; 프로그램 동작 동안에, 상기 메모리 셀의 제어 게이트에 순차적으로 변화하는 프로그램 전압을 제공하며 상기 가능한 데이터 상태들 중 하나의 데이터 상태의 드레솔드 전압 분포를 갖도록 프로그램하는 수단을 포함하되,Means for providing a sequentially varying program voltage to a control gate of said memory cell during a program operation and having a threshold voltage distribution of one of said possible data states; 상기 가능한 데이터 상태들 각각에 대응하는 드레솔드 전압 분포들 중 인접한 분포들 간의 차가 불균등한 것을 특징으로 하는 불 휘발성 메모리 장치.And an uneven difference between adjacent distributions of the threshold voltage distributions corresponding to each of the possible data states. 제 7 항에 있어서,The method of claim 7, wherein 상기 메모리 셀은 F-N 터널링에 의해서 프로그램되는 것을 특징으로 하는 불 휘발성 메모리 장치.And said memory cell is programmed by F-N tunneling. 제 7 항에 있어서,The method of claim 7, wherein 상기 가능한 데이터 상태들 각각에 대응하는 드레솔드 전압 분포들 간의 차는 드레솔드 전압이 클수록 더 큰 것을 특징으로 하는 불 휘발성 메모리 장치.And the difference between the threshold voltage distributions corresponding to each of the possible data states is larger as the threshold voltage is larger. 제 7 항에 있어서,The method of claim 7, wherein 상기 메모리 셀의 제어 게이트에 인가되는 전압을 기준하여, 상기 데이터 상태들 각각에 대응하는 드레솔드 전압들과 대응하는 상기 제어 게이트 전압들 간의 전압차는 균등한 것을 특징으로 하는 불 휘발성 메모리 장치.And a voltage difference between the threshold voltages corresponding to each of the data states and the control gate voltages is equal based on a voltage applied to the control gate of the memory cell. 제 7 항에 있어서,The method of claim 7, wherein 독출 동작시 상기 데이터 상태들 각각에 대응하는 상기 제어 게이트에 인가되는 게이트 전압들과 상기 게이트 전압들에 비해서 높은 드레솔드 전압들 사이의 전압차는 불균등하되, 드레솔드 전압이 클수록 상기 전압차는 더 큰 것을 특징으로 하는 불 휘발성 메모리 장치.In the read operation, a voltage difference between gate voltages applied to the control gate corresponding to each of the data states and high threshold voltages is higher than the gate voltages, but the higher the threshold voltage is, the larger the voltage difference is. Nonvolatile memory device characterized in that.
KR1019980001781A 1998-01-21 1998-01-21 Nonvolatile Memory Device And Its Program Method KR19990066130A (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019980001781A KR19990066130A (en) 1998-01-21 1998-01-21 Nonvolatile Memory Device And Its Program Method
JP1362799A JPH11317087A (en) 1998-01-21 1999-01-21 Nonvolatile memory and programming method therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980001781A KR19990066130A (en) 1998-01-21 1998-01-21 Nonvolatile Memory Device And Its Program Method

Publications (1)

Publication Number Publication Date
KR19990066130A true KR19990066130A (en) 1999-08-16

Family

ID=19531906

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980001781A KR19990066130A (en) 1998-01-21 1998-01-21 Nonvolatile Memory Device And Its Program Method

Country Status (2)

Country Link
JP (1) JPH11317087A (en)
KR (1) KR19990066130A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7489558B2 (en) 2006-02-01 2009-02-10 Samsung Electronics Co., Ltd. Program method of flash memory capable of compensating read margin reduced due to charge loss
US7983082B2 (en) 2007-10-09 2011-07-19 Samsung Electronics Co., Ltd. Apparatus and method of multi-bit programming
KR101105645B1 (en) * 2010-02-05 2012-01-18 국민대학교산학협력단 Methods of operating and fabricating nanoparticle-based nonvolatile memory devices

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4517503B2 (en) * 2000-12-15 2010-08-04 株式会社デンソー Multilevel writing and reading method of nonvolatile semiconductor memory device
US6760257B2 (en) * 2002-08-29 2004-07-06 Macronix International Co., Ltd. Programming a flash memory cell
DE102004010840B4 (en) * 2004-03-05 2006-01-05 Infineon Technologies Ag A method of operating an electrically writable and erasable nonvolatile memory cell and a memory device for electrically nonvolatile memory
KR100818717B1 (en) 2007-01-18 2008-04-02 삼성전자주식회사 Nonvolatile semi-conductor memory device and program method of the nonvolatile semi-conductor memory device
US7639532B2 (en) * 2007-10-10 2009-12-29 Micron Technology, Inc. Non-equal threshold voltage ranges in MLC NAND
JP2009099206A (en) * 2007-10-17 2009-05-07 Toshiba Corp Resistance change memory device
JP2009123292A (en) 2007-11-15 2009-06-04 Toshiba Corp Semiconductor memory device
JP5781047B2 (en) * 2012-10-17 2015-09-16 株式会社東芝 Storage media
KR20210066899A (en) 2019-02-20 2021-06-07 양쯔 메모리 테크놀로지스 씨오., 엘티디. A method for programming a memory system

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7489558B2 (en) 2006-02-01 2009-02-10 Samsung Electronics Co., Ltd. Program method of flash memory capable of compensating read margin reduced due to charge loss
US7983082B2 (en) 2007-10-09 2011-07-19 Samsung Electronics Co., Ltd. Apparatus and method of multi-bit programming
KR101105645B1 (en) * 2010-02-05 2012-01-18 국민대학교산학협력단 Methods of operating and fabricating nanoparticle-based nonvolatile memory devices

Also Published As

Publication number Publication date
JPH11317087A (en) 1999-11-16

Similar Documents

Publication Publication Date Title
USRE46665E1 (en) Programming method for non-volatile memory device
JP5090712B2 (en) Programming method for flash memory device
JP3631463B2 (en) Nonvolatile semiconductor memory device
KR100926950B1 (en) Computation technique to reduce the coupling effect between two memory elements of non-volatile memory operated in multiple data states
US6169693B1 (en) Self-convergence of post-erase threshold voltages in a flash memory cell using transient response
US6577540B2 (en) Flash memory device capable of preventing an over-erase of flash memory cells and erase method thereof
US7190624B2 (en) Flash memory device capable of preventing an over-erase of flash memory cells and erase method thereof
US6240016B1 (en) Method to reduce read gate disturb for flash EEPROM application
KR20090011249A (en) Non-volatile memory cell programming method
KR950001775A (en) Nonvolatile Semiconductor Memory Device
US6438037B1 (en) Threshold voltage compacting for non-volatile semiconductor memory designs
CN100524530C (en) Pulse width converged method to control voltage threshold (VT) distribution of a memory cell
US7120060B2 (en) Memory device with non-volatile reference memory cell trimming capabilities
KR19990066130A (en) Nonvolatile Memory Device And Its Program Method
KR100741466B1 (en) Operation method of non-volatile memory device
KR20040044360A (en) Movolatile memory and method of date erasing for nonvolatile memory
KR100525910B1 (en) Method of programming a flash memory cell and method of programing an NAND flash memory using the same
US7570514B2 (en) Method of operating multi-level cell and integrate circuit for using multi-level cell to store data
US7142455B1 (en) Positive gate stress during erase to improve retention in multi-level, non-volatile flash memory
KR101091581B1 (en) Source controlled operation of non-volatile memories
US7596020B2 (en) Multi-level nonvolatile semiconductor memory device capable of discretely controlling a charge storage layer potential based upon accumulated electrons
JP2015109121A (en) Semiconductor storage device
US6937518B1 (en) Programming of a flash memory cell
JP5341858B2 (en) Flash EPROM threshold voltage drop method and structure thereof
KR20080089075A (en) Method for operating semiconductor flash memory device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
SUBM Submission of document of abandonment before or after decision of registration