KR19990032586U - 메모리 맵 변경 회로 - Google Patents
메모리 맵 변경 회로 Download PDFInfo
- Publication number
- KR19990032586U KR19990032586U KR2019970045347U KR19970045347U KR19990032586U KR 19990032586 U KR19990032586 U KR 19990032586U KR 2019970045347 U KR2019970045347 U KR 2019970045347U KR 19970045347 U KR19970045347 U KR 19970045347U KR 19990032586 U KR19990032586 U KR 19990032586U
- Authority
- KR
- South Korea
- Prior art keywords
- memory map
- application program
- ram
- present
- cpu
- Prior art date
Links
Landscapes
- Stored Programmes (AREA)
Abstract
본 고안은 메모리 맵 회로에 관한 것으로서, CPU를 중심으로 신호의 조합 및 타이밍에 관련된 PLD, 부팅에 관련된 기본 프로그램을 수용하고 있는 ROM, CPU의 작업 공간이 되는 RAM, 및 응용 프로그램 영역과 차후 업그레이드를 위하여 남겨놓은 백업 영역으로 구분되는 플래쉬 메모리를 포함하는 것임을 특징으로 한다. 본 고안에 의한 메모리 맵 회로에서는, 응용 프로그램의 동작이 RAM 영역에서 이루어지므로 기본적인 동작 속도가 향상되는 이점이 있다. 또한, 네트워크 시스템을 그대로 둔 상태에서 응용 프로그램의 업 그레이드를 수행할 수 있으므로 시스템이 정지되는 일이 없이 시스템의 기능 추가 및 성능의 향상을 이룰 수 있다
Description
본 고안은 프로그램을 수행하는 시스템 성능의 향상을 위한 메모리 맵의 변경 회로에 관한 것이다.
일반적으로 프로그램을 실행하기 위한 하드웨어의 구성은 도1에 도시된 바와 같이, 부팅 등의 기본 프로그램과 응용 프로그램을 저장하고 있는 ROM(12)과 응용 프로그램과 관련된 작업이 수행되는 RAM(13), CPU(10)와 필요한 신호 조합을 이루어내는 PLD(11)로 구성된다.
상기한 구성을 가지는 종래 기술에 의한 시스템에서는 시스템 동작에 필요한 모든 프로그램이나 응용 프로그램 등을 ROM이라는 비휘발성 메모리에 저장해 두고 있다가 시스템을 가동하게 되면 부팅과 주변 테스트 과정을 거친 후, 응용 프로그램이 동작하여 운용하는 형태이다.
이러한 종래 기술에 의한 장치는 모든 프로그램이 ROM 영역에서 동작하게 되므로 실행 속도면에서 다름 메모리에서 동작하는 방식과는 두드러지게 느려서 시스템의 성능을 저하시키는 단점이 있다.
또한, 종래 기술에 의한 장치는 소프트웨어의 측면에서 기능이 부가되거나 향상되는 프로그램을 이식하기가 매우 어려운 문제가 생긴다. 이러한 성능 개선 문제를 해결하기 위하여 기존의 장비를 교체하거나 전문 인력을 통한 부품을 교체하는 방식을 사용하여야 하는데, 이는 많은 시간적인 낭비와 비용의 증가를 가져오고, 네트웨크 또한 안정적으로 운용할 수 없는 단점이 있다.
상기한 바와 같은 종래 기술에 의한 장치의 단점을 해결하기 위한 것으로서, 본 고안의 목적은 응용 프로그램의 동작이 RAM 영역에서 이루어지도록 하여 동작 속도가 향상되는 메모리 맵 변경 회로를 제공하는데 있다.
본 고안의 또 다른 목적은, 네트워크 시스템을 그대로 둔 상태에 응용 프로그램의 업 그레이드를 이룰 수 있도록하여, 응용 프로그램의 업 그레이드시 시스템이 정지되는 일이 없도록 하는 메모리 맵 변경 회로를 제공하는데 있다.
도1은 종래 기술에 의한 메모리 맵 회로의 구성도,
도2는 본 고안에 의한 메모리 맵 회로의 구성도.
* 도면의 주요한 부분에 대한 부호의 설명 *
10, 20 : CPU 11, 21 : PLD
12, 22 : ROM 13, 24 : RAM
23 : 플래쉬 메모리
이하에서 첨부된 도면을 참조하면서, 본 고안의 실시예를 설명한다.
도2은 본 고안에 의한 메모리 맵 회로의 블록 구성도이다.
도2에 도시된 바와 같이, 본 고안에 의한 메모리 맵 회로는, CPU(20)를 중심으로 신호의 조합 및 타이밍에 관련된 PLD(21), 부팅에 관련된 기본 프로그램을 수용하고 있는 ROM(22), CPU의 작업 공간이 되는 RAM(23), 및 응용 프로그램 영역과 차후 업그레이드를 위하여 남겨놓은 백업 영역으로 구분되는 플래쉬 메모리(24)를 포함하는 것임을 특징으로 한다.
상기한 바와 같은 구성을 가지는 본 고안에 의한 메모리 맵 회로의 작동을 설명한다.
본 고안에서는 추가된 플래쉬 메모리(24) 영역 중 일부를 업그레이드를 위한 예비 영역으로 준비해 둔다.
시스템의 동작은 일단, 기존의 응용 프로그램을 통하여 이루어지다가, 기능이 향상된 업그레이드 응용 프로그램을, 이미 구성되어 있는 네트워크 망을 통하여 다운로드 받는다. 다운 로드된 응용 프로그램은 플래쉬 메모리의 백업 영역에 저장되어 있다가 CPU(20)에 의하여 새로운 응용 프로그램을 RAM(24)에 옮긴다.
따라서, 종래에는 ROM(22) 영역을 참조한 응용 프로그램의 작동이 업그레이드 응용 프로그램을 위하여 RAM(24) 영역을 찾아야 한다. ROM(22)과 RAM(24)의 칩 인에이블 신호에 모드 변환할 수 있는 변수를 가미한다. 그리하면, 이러한 모드 변환 변수가 인에이블 되이 않을 때는 ROM(23) 영역이 선택되어 기존의 응용 프로그램을 이용하다가 모드변환변수가 인에이블되면 이제는 RAM(24) 영역을 선택하게 되므로 백업받아 저장된 새로운 응용 프로그램을 이용하여 시스템의 업그레이드가 이루어질 수 있다.
이상에서 설명한 바와 같이, 본 고안에 의한 메모리 맵 회로에서는, 응용 프로그램의 동작이 RAM 영역에서 이루어지므로 기본적인 동작 속도가 향상되는 이점이 있다. 또한, 네트워크 시스템을 그대로 둔 상태에서 응용 프로그램의 업 그레이드를 수행할 수 있으므로 시스템이 정지되는 일이 없이 시스템의 기능 추가 및 성능의 향상을 이룰 수 있다
Claims (1)
- 메모리 맵 회로에 있어서,CPU를 중심으로 신호의 조합 및 타이밍에 관련된 PLD;부팅에 관련된 기본 프로그램을 수용하고 있는 ROM;CPU의 작업 공간이 되는 RAM; 및응용 프로그램 영역과 차후 업그레이드를 위하여 남겨놓은 백업 영역으로 구분되는 플래쉬 메모리를 포함하는 것임을 특징으로 하는 메모리 맵 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019970045347U KR19990032586U (ko) | 1997-12-31 | 1997-12-31 | 메모리 맵 변경 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019970045347U KR19990032586U (ko) | 1997-12-31 | 1997-12-31 | 메모리 맵 변경 회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR19990032586U true KR19990032586U (ko) | 1999-07-26 |
Family
ID=69697046
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019970045347U KR19990032586U (ko) | 1997-12-31 | 1997-12-31 | 메모리 맵 변경 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR19990032586U (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100429265B1 (ko) * | 2001-11-14 | 2004-04-29 | 엘지전자 주식회사 | 프로그램 가능한 로직디바이스를 이용한 공통 송수신인터페이스 |
KR100818797B1 (ko) * | 2006-10-19 | 2008-04-01 | 삼성전자주식회사 | 메모리 용량 조절 방법과 메모리 용량 조절 장치 |
-
1997
- 1997-12-31 KR KR2019970045347U patent/KR19990032586U/ko not_active Application Discontinuation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100429265B1 (ko) * | 2001-11-14 | 2004-04-29 | 엘지전자 주식회사 | 프로그램 가능한 로직디바이스를 이용한 공통 송수신인터페이스 |
KR100818797B1 (ko) * | 2006-10-19 | 2008-04-01 | 삼성전자주식회사 | 메모리 용량 조절 방법과 메모리 용량 조절 장치 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6289300B1 (en) | Integrated circuit with embedded emulator and emulation system for use with such an integrated circuit | |
KR100280637B1 (ko) | 고정된플래시롬의데이터갱신이가능한컴퓨터시스템및그제어방법 | |
KR101366747B1 (ko) | Sdr 단말 장치, 및 sdr 단말 장치의 재 구성 방법 | |
KR20040083862A (ko) | 플래시롬의 응용 프로그램 저장/실행 방법 | |
KR100496856B1 (ko) | 어드레스 확장이 가능한 데이터 처리 시스템 | |
US20020156945A1 (en) | Computer system, resource allocating method thereof and resource allocating program thereof | |
US20020114211A1 (en) | Asynchronous flash-EEPROM behaving like a synchronous RAM/ROM | |
KR19990032586U (ko) | 메모리 맵 변경 회로 | |
KR100223844B1 (ko) | 옵션 자동 설정 회로 | |
US5771361A (en) | Data processor having shared terminal for monitoring internal and external memory events | |
CN113064833A (zh) | 一种单片机仿真方法、系统、装置、设备及存储介质 | |
US6877062B2 (en) | Method and apparatus for increasing the memory read/write speed by using internal registers | |
KR100303307B1 (ko) | 실시간 오퍼레이팅 시스템에서 디버깅동작을 위한 다운로드장치 및 방법 | |
KR100428012B1 (ko) | 감시 제어 시스템의 원격 다운 로드 장치 및 방법 | |
KR100250206B1 (ko) | 멀티프로세싱이 가능한 피엘씨 및 구현방법 | |
JP3737360B2 (ja) | オンボード書き換え装置 | |
KR19980050246U (ko) | 플래쉬 rom 퓨징장치 | |
KR200170061Y1 (ko) | 복구능력이있는플래시메모리 | |
KR19980064744A (ko) | 마이크로컴퓨터용 에뮬레이션 장치 및 방법 | |
KR100222620B1 (ko) | 다중 프로그램의 다운로드 방법 | |
JP3097602B2 (ja) | データ処理装置 | |
CN118377514A (zh) | 一种基于arm串口升级fpga固化程序的装置及方法 | |
KR100383001B1 (ko) | 엠씨유의 온-보드 프로그램 방법 | |
KR0147611B1 (ko) | 주종 관계의 복수의 프로세서를 가진 컴퓨터 시스템 | |
JPH11316691A (ja) | オペレーティングシステムの実行方法及び、これを用いた情報処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |