KR19990018413A - Bidirectional I / O buffer to prevent leakage current - Google Patents
Bidirectional I / O buffer to prevent leakage current Download PDFInfo
- Publication number
- KR19990018413A KR19990018413A KR1019970041589A KR19970041589A KR19990018413A KR 19990018413 A KR19990018413 A KR 19990018413A KR 1019970041589 A KR1019970041589 A KR 1019970041589A KR 19970041589 A KR19970041589 A KR 19970041589A KR 19990018413 A KR19990018413 A KR 19990018413A
- Authority
- KR
- South Korea
- Prior art keywords
- output
- input
- buffer
- enable signal
- output buffer
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/017509—Interface arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0008—Arrangements for reducing power consumption
- H03K19/0016—Arrangements for reducing power consumption by using a control or a clock signal, e.g. in order to apply power supply
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
Abstract
누설전류를 방지할 수 있는 반도체장치의 양방향 입출력버퍼가 개시된다. 상기 입출력버퍼는, 출력인에이블 신호에 응답하여 칩 내부로부터 오는 출력데이터를 버퍼링하여 패드로 전달하는 3 상태 출력버퍼와, 입력인에이블 신호와 상기 패드에 인가되는 입력데이터를 논리곱하여 그 결과를 칩 내부로 전달하는 논리곱수단을 구비하는 것을 특징으로 한다. 상기 양방향 입출력버퍼에서는, 상기 양방향 입출력버퍼를 사용하지 않을 때 상기 양방향 입출력버퍼에 접속되어 있는 패드가 플로우팅되어 0V가 아닌 소정의 전압이 인가되더라도, 상기 입력인에이블 신호에 논리로우를 인가함으로써 상기 논리곱수단의 출력 상태를 논리로우로 만들어 누설전류를 방지할 수 있다.A bidirectional input / output buffer of a semiconductor device capable of preventing a leakage current is disclosed. The input / output buffer is a three-state output buffer buffering the output data coming from the chip in response to the output enable signal and delivered to the pad, the input enable signal and the input data applied to the pad and the result of the chip Characterized in that it comprises a logical multiplication means for transmitting to the inside. In the bidirectional input / output buffer, even when a pad connected to the bidirectional input / output buffer is floated when a predetermined voltage other than 0 V is applied when the bidirectional input / output buffer is not used, the logical enable is applied to the input enable signal. It is possible to prevent the leakage current by making the output state of the logical product means logical low.
Description
본 발명은 반도체장치에 관한 것으로, 특히 반도체장치의 양방향 입출력버퍼(Bidirectional Input Output Buffer)에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to semiconductor devices, and more particularly, to a bidirectional input output buffer.
반도체장치에서는 칩 외부에서 데이터를 받아들이기 위한 입력버퍼와, 칩 내부의 데이터를 외부로 출력하기 위한 출력버퍼, 및 상기 입력버퍼 및 출력버퍼의 기능을 통합한 양방향 입출력버퍼가 사용된다. 일반적으로 설계자동화를 위해 상기 입력버퍼, 출력버퍼, 및 양방향 입출력버퍼들은 패드와 함께 하나의 셀(Cell)로 구성된다. 그런데 상기 입력버퍼, 출력버퍼, 및 양방향 입출력버퍼들은 통상 칩 외부와 인터페이스하기 위해 구동능력이 큰 트랜지스터들을 포함하므로, 전류소모가 많으며 또한 경우에 따라 원치않는 누설전류가 발생될 수도 있다.In the semiconductor device, an input buffer for receiving data from the outside of the chip, an output buffer for outputting the data inside the chip to the outside, and a bidirectional input / output buffer integrating the functions of the input buffer and the output buffer are used. In general, the input buffer, the output buffer, and the bidirectional input / output buffer are configured as one cell together with a pad for design automation. However, since the input buffer, the output buffer, and the bidirectional input / output buffer typically include transistors having a large driving capability to interface with the outside of the chip, current consumption is high and in some cases, unwanted leakage current may be generated.
도 1은 종래기술에 따른 양방향 입출력버퍼 셀의 구조도(Schematic Diagram)이다.1 is a schematic diagram of a bidirectional input / output buffer cell according to the prior art.
도 1을 참조하면, 상기 종래의 양방향 입출력버퍼 셀은, 핀(Pin)을 통해 칩 외부와 연결되는 패드(101)와, 출력인에이블 신호(OUTEN)에 응답하여 칩 내부로부터 오는 출력데이터(DOUT)을 받아 버퍼링하여 상기 패드(101)로 전달하는 3 상태(Tri-state) 출력버퍼(103), 및 상기 패드(101)에 인가되는 입력데이터를 칩 내부로 전달하는 입력데이터 라인(DIN)을 구비한다. 여기에는 도시되지 않았지만 일반적으로 상기 입력데이터를 버퍼링하기 위해 입력버퍼가 포함된다.Referring to FIG. 1, the conventional bidirectional I / O buffer cell includes a pad 101 connected to the outside of the chip through a pin and an output data DOUT coming from inside the chip in response to an output enable signal OUTEN. ) Is a tri-state output buffer 103 for receiving and buffering the buffer 101 and passing the input data applied to the pad 101 into the chip. Equipped. Although not shown here, an input buffer is generally included to buffer the input data.
도 2는 도 1에 도시된 양방향 입출력버퍼 셀의 회로도(Circuit Diagram)이다. 여기에서 도 1의 구성요소와 동일한 것에 대해서는 동일한 참조부호가 사용되었다.FIG. 2 is a circuit diagram of the bidirectional I / O buffer cell shown in FIG. 1. Here, the same reference numerals are used for the same elements as in FIG. 1.
도 2를 참조하면, 상기 3 상태 출력버퍼는, 상기 출력인에이블 신호(OUTEN)을 반전시키는 인버터(I1)과, 상기 인버터(I1)의 출력신호와 상기 출력데이터(DOUT)을 논리곱하고 그 결과를 반전시키는 낸드게이트(ND1)과, 상기 출력인에이블 신호(OUTEN)과 상기 출력데이터(DOUT)을 논리합하고 그 결과를 반전시키는 노아게이트(NR1)과, 소오스에 전원공급전압(VDD)가 인가되고 게이트에 상기 낸드게이트(ND1)의 출력신호가 인가되며 드레인에 패드(PAD)가 접속되는 피모스 구동 트랜지스터(P1), 및 드레인에 상기 패드(PAD)가 접속되고 게이트에 상기 노아게이트(NR1)의 출력신호가 인가되며 소오스에 접지전압(VSS)가 인가되는 엔모스 구동 트랜지스터(N1)을 포함하여 구성된다.Referring to FIG. 2, the tri-state output buffer logically multiplies the inverter I1 for inverting the output enable signal OUTEN, the output signal of the inverter I1, and the output data DOUT. The NAND gate ND1 for inverting the signal, the NOA gate NR1 for ORing the output enable signal OUTEN and the output data DOUT, and inverting the result, and a power supply voltage VDD are applied to the source. And an output signal of the NAND gate ND1 is applied to a gate, and a PMOS driving transistor P1 is connected to a drain pad PAD, and the pad PAD is connected to a drain and the NOR gate NR1 is connected to a gate. NMOS driving transistor (N1) is applied to the output signal is applied to the source and the ground voltage (VSS).
또한 패드(PAD)에 인가되는 입력데이터를 버퍼링하기 위한 입력버퍼(105)는, 상기 패드(PAD)에 인가되는 입력데이터를 반전시키는 인버터(I2)와 상기 인버터(I2)의 출력신호를 반전시켜 칩 내부로 전달하는 인버터(I3)를 포함하여 구성된다.In addition, the input buffer 105 for buffering the input data applied to the pad PAD inverts the output signal of the inverter I2 and the inverter I2 which inverts the input data applied to the pad PAD. It is configured to include an inverter (I3) for transferring into the chip.
도 1 및 도 2를 참조하여 종래기술에 따른 양방향 입출력버퍼의 동작을 설명하면 다음과 같다. 상기 양방향 입출력버퍼를 입력버퍼로 사용하고자 할 때는, 상기 출력인에이블 신호(OUTEN)을 논리하이로 만든다. 이에 따라 상기 3 상태 출력버퍼(103)이 디스에이블되고, 상기 패드(101)에 입력데이터가 인가되면 상기 입력버퍼(105)를 통해 칩 내부로 전달될 수 있다. 즉 도 2에서 낸드게이트(ND1)의 출력신호가 논리하이가 되고 노아게이트(NR1)의 출력신호가 논리로우가 됨으로써 피모스 구동 트랜지스터(P1) 및 엔모스 구동 트랜지스터(N1)이 모두 턴오프되고, 패드(PAD)에 입력데이터가 인가되면 상기 입력버퍼(105)를 통해 칩 내부로 전달될 수 있다.Referring to Figures 1 and 2 will be described the operation of the bidirectional input and output buffer according to the prior art. When the bidirectional input / output buffer is to be used as an input buffer, the output enable signal OUTEN is made logic high. Accordingly, when the three-state output buffer 103 is disabled, and input data is applied to the pad 101, the three-state output buffer 103 may be transferred into the chip through the input buffer 105. That is, in FIG. 2, the output signal of the NAND gate ND1 becomes logic high and the output signal of the NOR gate NR1 becomes logic low, so that both the PMOS driving transistor P1 and the NMOS driving transistor N1 are turned off. When input data is applied to the pad PAD, the input data may be transferred into the chip through the input buffer 105.
또한 상기 양방향 입출력버퍼를 출력버퍼로 사용하고자 할 때는, 상기 출력인에이블 신호(OUTEN)을 논리로우로 만든다. 이에 따라 상기 3 상태 출력버퍼(103)이 인에이블되고, 상기 출력데이터(DOUT)가 상기 패드(101)로 전달된다. 즉 도 2에서 상기 출력인에이블 신호(OUTEN)가 논리로우이므로, 상기 출력데이터(DOUT)의 상태에 따라 상기 피모스 구동 트랜지스터(P1) 및 엔모스 구동 트랜지스터(N1)의 턴온 및 턴오프가 결정된다.In addition, when the bidirectional input / output buffer is to be used as an output buffer, the output enable signal OUTEN is made low. Accordingly, the three-state output buffer 103 is enabled, and the output data DOUT is transmitted to the pad 101. That is, since the output enable signal OUTEN is logic low in FIG. 2, turn-on and turn-off of the PMOS driving transistor P1 and the NMOS driving transistor N1 are determined according to the state of the output data DOUT. do.
또한 상기 양방향 입출력버퍼를 출력버퍼나 입력버퍼로 사용치 않고자 할 때는, 상기 패드(101)을 플로우팅시킨다.In addition, when the bidirectional input / output buffer is not to be used as an output buffer or an input buffer, the pad 101 is floated.
그런데 상술한 종래기술에 따른 양방향 입출력버퍼 셀에서는, 상기 양방향 입출력버퍼를 사용하지 않기 위해 이에 접속되어 있는 패드를 플로우팅시킬 때 0V가 아닌 소정의 전압이 상기 입력버퍼(105)의 첫 번째 인버터(I2)로 입력되어 누설전류(Leakage Current)가 발생하게 된다. 따라서 상기 종래기술에 따른 양방향 입출력버퍼가 저전압에서 동작하는 포터블(Portable)용 칩에 적용될 때는 전력소모가 증가하여 칩의 성능을 떨어뜨리게 된다.However, in the bidirectional I / O buffer cell according to the related art described above, when a pad connected to the bidirectional I / O buffer is not used, a predetermined voltage other than 0 V causes the first inverter of the input buffer 105 to operate. Input to I2) generates a leakage current. Therefore, when the bidirectional input / output buffer according to the prior art is applied to a portable chip operating at a low voltage, power consumption increases, thereby degrading the performance of the chip.
따라서 본 발명의 목적은, 누설전류를 방지할 수 있는 양방향 입출력버퍼를 제공하는 데 있다.Accordingly, an object of the present invention is to provide a bidirectional input and output buffer that can prevent the leakage current.
도 1은 종래기술에 따른 양방향 입출력버퍼 셀의 구조도1 is a structural diagram of a bi-directional input and output buffer cell according to the prior art
도 2는 도 1에 도시된 양방향 입출력버퍼 셀의 회로도FIG. 2 is a circuit diagram of a bidirectional input / output buffer cell shown in FIG. 1.
도 3은 본 발명에 따른 양방향 입출력버퍼 셀의 구조도3 is a structural diagram of a bidirectional input / output buffer cell according to the present invention;
도 4는 도 3에 도시된 양방향 입출력버퍼 셀의 회로도FIG. 4 is a circuit diagram of the bidirectional input / output buffer cell shown in FIG. 3.
상기 목적을 달성하기 위한 본 발명에 따른 양방향 입출력버퍼는, 출력인에이블 신호에 응답하여 칩 내부로부터 오는 출력데이터를 버퍼링하여 패드로 전달하는 3 상태 출력버퍼와, 입력인에이블 신호와 상기 패드에 인가되는 입력데이터를 논리곱하여 그 결과를 칩 내부로 전달하는 논리곱수단을 구비하는 것을 특징으로 한다.The bidirectional input / output buffer according to the present invention for achieving the above object is a three-state output buffer for buffering the output data coming from the chip in response to the output enable signal to pass to the pad, the input enable signal and the pad applied to the And a logical multiplication means for logically multiplying the input data and transferring the result into the chip.
상기 양방향 입출력버퍼가 입력버퍼로 사용될 때는 상기 출력인에이블 신호에 논리로우가 인가되고 상기 입력인에이블 신호에 논리하이가 인가된다. 상기 양방향 입출력버퍼가 출력버퍼로 사용될 때는 상기 출력인에이블 신호에 논리하이가 인가되고 상기 입력인에이블 신호에 논리로우가 인가된다. 또한 상기 양방향 입출력버퍼가 입력버퍼 및 출력버퍼로 사용되지 않을 때는 상기 출력인에이블 신호 및 상기 입력인에이블 신호에 모두 논리로우가 인가된다.When the bidirectional input / output buffer is used as an input buffer, a logic low is applied to the output enable signal and a logic high is applied to the input enable signal. When the bidirectional input / output buffer is used as an output buffer, logic high is applied to the output enable signal and logic low is applied to the input enable signal. When the bidirectional input / output buffer is not used as an input buffer and an output buffer, a logic low is applied to both the output enable signal and the input enable signal.
이하 첨부도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하고자 한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.
도 3은 본 발명에 따른 양방향 입출력버퍼 셀의 구조도이다.3 is a structural diagram of a bidirectional input / output buffer cell according to the present invention.
도 3을 참조하면, 상기 본 발명에 따른 양방향 입출력버퍼 셀은, 핀을 통해 칩 외부와 연결되는 패드(301)과, 출력인에이블 신호(OUTEN)에 응답하여 칩 내부로부터 오는 출력데이터(DOUT)을 버퍼링하여 상기 패드(301)로 전달하는 3 상태 출력버퍼(303)과, 입력인에이블 신호(INEN)과 상기 패드(301)에 인가되는 입력데이터를 논리곱하여 그 결과를 칩 내부로 전달하는 논리곱수단(305)를 구비한다.Referring to FIG. 3, the bidirectional input / output buffer cell according to the present invention includes a pad 301 connected to the outside of the chip through a pin and output data DOUT coming from inside the chip in response to an output enable signal OUTEN. Logic to multiply the three-state output buffer 303 for buffering and transmitting the result to the pad 301, the input enable signal INEN and the input data applied to the pad 301, and transferring the result into the chip. The multiplying means 305 is provided.
도 4는 도 3에 도시된 양방향 입출력버퍼 셀의 회로도이다. 여기에서 도 3의 구성요소와 동일한 것에 대해서는 동일한 참조부호가 사용되었다.FIG. 4 is a circuit diagram of the bidirectional input / output buffer cell shown in FIG. 3. Here, the same reference numerals are used for the same elements as in FIG. 3.
도 4를 참조하면, 상기 3 상태 출력버퍼(303)은, 상기 출력인에이블 신호(OUTEN)과 상기 출력데이터(DOUT)을 논리곱하고 그 결과를 반전시키는 낸드게이트(ND2)와, 상기 출력인에이블 신호(OUTEN)을 반전시키는 인버터(I4)와, 상기 인버터(I4)의 출력신호와 상기 출력데이터(DOUT)을 논리합하고 그 결과를 반전시키는 노아게이트(NR2)와, 소오스에 전원공급전압(VDD)가 인가되고 게이트에 상기 낸드게이트(ND2)의 출력신호가 인가되며 드레인에 상기 패드(PAD)가 접속되는 피모스 구동 트랜지스터(P2), 및 드레인에 상기 패드(PAD)가 접속되고 게이트에 상기 노아게이트(NR2)의 출력신호가 인가되며 소오스에 접지전압(VSS)가 인가되는 엔모스 구동 트랜지스터(N2)를 포함하여 구성된다.Referring to FIG. 4, the three-state output buffer 303 includes a NAND gate ND2 for performing an AND operation on the output enable signal OUTEN and the output data DOUT and inverting the result thereof, and the output enable. An inverter I4 for inverting the signal OUTEN, a noar gate NR2 for ORing the output signal of the inverter I4 and the output data DOUT and inverting the result, and a power supply voltage VDD for the source. Is applied, an output signal of the NAND gate ND2 is applied to a gate, and the PMOS driving transistor P2 is connected to a drain PAD, and the pad PAD is connected to a drain and the gate is connected to the gate. The NMOS driving transistor N2 is applied to the output signal of the NOR gate NR2 and the ground voltage VSS is applied to the source.
또한 상기 논리곱수단(305)는, 상기 입력인에이블 신호(INEN)과 상기 패드(PAD)에 인가되는 입력데이터를 입력으로 하는 낸드게이트(ND3)와, 상기 낸드게이트(ND3)의 출력신호를 반전시키는 인버터(I5)를 포함하여 구성된다.In addition, the AND product 305 is configured to receive a NAND gate ND3 for inputting the input enable signal INEN and input data applied to the pad PAD, and an output signal of the NAND gate ND3. It is comprised including the inverter I5 which inverts.
이하 도 3 및 도 4를 참조하여 본 발명에 따른 양방향 입출력버퍼의 동작을 설명하면 다음과 같다. 상기 양방향 입출력버퍼를 입력버퍼로 사용하고자 할 때는, 상기 출력인에이블 신호(OUTEN)을 논리로우로 만들고 상기 입력인에이블 신호(INEN)을 논리하이로 만든다. 이에 따라 상기 3 상태 출력버퍼(303)이 디스에이블되고, 상기 패드(301)에 입력데이터가 인가되면 상기 논리곱수단(305)를 통해 칩 내부로 전달될 수 있다. 결국 출력모드는 오프 상태가 되고 입력모드는 온 상태가 된다. 즉 도 4에서 낸드게이트(ND2)의 출력신호가 논리하이가 되고 노아게이트(NR2)의 출력신호가 논리로우가 됨으로써 피모스 구동 트랜지스터(P2) 및 엔모스 구동 트랜지스터(N2)가 모두 턴오프되고, 패드(PAD)에 입력데이터가 인가되면 낸드게이트(ND3) 및 인버터(I5)를 통해 칩 내부로 전달된다.Hereinafter, an operation of the bidirectional input / output buffer according to the present invention will be described with reference to FIGS. 3 and 4. When the bidirectional input / output buffer is to be used as an input buffer, the output enable signal OUTEN is made logic low and the input enable signal INEN is made logic high. Accordingly, when the three-state output buffer 303 is disabled and input data is applied to the pad 301, the three-state output buffer 303 may be transferred into the chip through the logical multiplication means 305. Eventually the output mode will be off and the input mode will be on. That is, in FIG. 4, the output signal of the NAND gate ND2 becomes logic high and the output signal of the NOR gate NR2 becomes logic low, so that both the PMOS driving transistor P2 and the NMOS driving transistor N2 are turned off. When input data is applied to the pad PAD, the input data is transferred into the chip through the NAND gate ND3 and the inverter I5.
또한 상기 양방향 입출력버퍼를 출력버퍼로 사용하고자 할 때는, 상기 출력인에이블 신호(OUTEN)을 논리하이로 만들고 상기 입력인에이블 신호(INEN)을 논리로우로 만든다. 이에 따라 상기 3 상태 출력버퍼(303)이 인에이블되어 상기 출력데이터(DOUT)가 상기 패드(301)로 전달되고, 이때 상기 논리곱수단(305)는 상기 논리로우의 입력인에이블 신호(INEN)에 의해 상기 패드(301)에 인가되는 입력데이터에 무관하게 항상 논리로우를 출력한다. 결국 출력모드는 온 상태가 되고 입력모드는 오프 상태가 된다. 즉 도 4에서 상기 출력인에이블 신호(OUTEN)가 논리하이이므로, 상기 출력데이터(DOUT)의 상태에 따라 상기 피모스 구동 트랜지스터(P1) 및 엔모스 구동 트랜지스터(N1)의 턴온 및 턴오프가 결정된다.When the bidirectional input / output buffer is to be used as an output buffer, the output enable signal OUTEN is made logic high and the input enable signal INEN is made logic low. Accordingly, the three-state output buffer 303 is enabled so that the output data DOUT is transmitted to the pad 301, and the logical multiplication means 305 is the input enable signal INEN of the logic low. The logic low is always output regardless of the input data applied to the pad 301. Eventually the output mode will be on and the input mode will be off. That is, since the output enable signal OUTEN is logic high in FIG. 4, turn-on and turn-off of the PMOS driving transistor P1 and the NMOS driving transistor N1 are determined according to the state of the output data DOUT. do.
예컨데 상기 출력데이터(DOUT)가 논리하이일 경우, 상기 낸드게이트(ND2) 및 노아게이트(NR2)의 출력신호들은 모두 논리로우가 되므로 상기 피모스 구동 트랜지스터(P2)는 턴온되고 상기 엔모스 구동 트랜지스터(N2)는 턴오프되며, 이에 따라 상기 패드(PAD)는 논리하이가 된다. 또한 상기 출력데이터(DOUT)가 논리로우일 경우에는, 상기 낸드게이트(ND2) 및 노아게이트(NR2)의 출력신호들이 모두 논리하이가 되므로 상기 피모스 구동 트랜지스터(P2)는 턴오프되고 상기 엔모스 구동 트랜지스터(N2)는 턴온되며, 이에 따라 상기 패드(PAD)는 논리로우가 된다.For example, when the output data DOUT is logic high, since the output signals of the NAND gate ND2 and the NOR gate NR2 are all logic low, the PMOS driving transistor P2 is turned on and the NMOS driving transistor is turned on. N2 is turned off, so that the pad PAD is logic high. In addition, when the output data DOUT is logic low, since the output signals of the NAND gate ND2 and the NOR gate NR2 are both logic high, the PMOS driving transistor P2 is turned off and the NMOS The driving transistor N2 is turned on, so that the pad PAD is logic low.
또한 상기 양방향 입출력버퍼를 출력버퍼나 입력버퍼로 사용치 않고자 할 때는, 상기 출력인에이블 신호(OUTEN) 및 상기 입력인에이블 신호(INEN)을 모두 논리로우로 만든다. 이에 따라 상기 3 상태 출력버퍼(303)은 디스에이블되고, 상기 논리곱수단(305)는 상기 논리로우의 입력인에이블 신호(INEN)에 의해 상기 패드(301)의 상태에 무관하게 항상 논리로우를 출력한다. 결국 출력모드 및 입력모두가 모두 오프 상태가 된다.In addition, when the bidirectional input / output buffer is not to be used as an output buffer or an input buffer, both the output enable signal OUTEN and the input enable signal INEN are logic low. Accordingly, the three-state output buffer 303 is disabled, and the logical multiplication means 305 always generates a logic low regardless of the state of the pad 301 by the input enable signal INEN of the logic low. Output Eventually both output mode and input will be off.
따라서 상술한 본 발명에 따른 양방향 입출력버퍼 셀에서는, 상기 양방향 입출력버퍼를 사용하지 않을 때 상기 양방향 입출력버퍼에 접속되어 있는 패드가 플로우팅되어 0V가 아닌 소정의 전압이 상기 논리곱수단(305)에 인가되더라도, 상기 입력인에이블 신호(INEN)에 논리로우를 인가함으로써 상기 논리곱수단(305)의 출력 상태를 논리로우로 만들어 누설전류를 방지할 수 있다.Therefore, in the bidirectional I / O buffer cell according to the present invention described above, when the bidirectional I / O buffer is not used, a pad connected to the bidirectional I / O buffer is floated so that a predetermined voltage other than 0V is applied to the logical multiplication means 305. Even if it is applied, by applying a logic low to the input enable signal (INEN) it is possible to prevent the leakage current by making the output state of the logical multiplication means 305 to a logic low.
이상과 같이, 본 발명을 일실시예를 들어 한정적으로 설명하였으나 이에 한정되지 않으며 본 발명의 사상의 범위 내에서 당해 분야의 통상의 지식을 가진 자에 의해 본원 발명에 대한 각종 변형이 가능함은 자명하다.As described above, the present invention has been limited to one embodiment, but not limited thereto. It is obvious that various modifications to the present invention can be made by those skilled in the art within the scope of the spirit of the present invention. .
상술하였듯이 본 발명에 따른 반도체장치의 양방향 입출력 버퍼는, 누설전류를 방지할 수 있으므로 저전압에서 동작하는 포터블(Portable)용 칩에 용이하게 적용될 수 있는 장점이 있다.As described above, the bidirectional input / output buffer of the semiconductor device according to the present invention has an advantage that it can be easily applied to a portable chip operating at a low voltage because leakage current can be prevented.
Claims (6)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970041589A KR100446284B1 (en) | 1997-08-27 | 1997-08-27 | Bidirectional input/output buffer for preventing leakage current, especially easily applying to portable chip operating at low power |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970041589A KR100446284B1 (en) | 1997-08-27 | 1997-08-27 | Bidirectional input/output buffer for preventing leakage current, especially easily applying to portable chip operating at low power |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990018413A true KR19990018413A (en) | 1999-03-15 |
KR100446284B1 KR100446284B1 (en) | 2004-10-14 |
Family
ID=37362363
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970041589A KR100446284B1 (en) | 1997-08-27 | 1997-08-27 | Bidirectional input/output buffer for preventing leakage current, especially easily applying to portable chip operating at low power |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100446284B1 (en) |
-
1997
- 1997-08-27 KR KR1019970041589A patent/KR100446284B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100446284B1 (en) | 2004-10-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960027337A (en) | Positive logic circuit with improved output signal level | |
KR100384396B1 (en) | Improved data output buffer | |
JPH11203869A (en) | Mode register set circuit of semiconductor device and method of setting operation mode | |
US7545171B2 (en) | Input/output device with fixed value during sleep mode or at a time of supplying initial voltage to system | |
KR970013732A (en) | Data output buffer using multi power | |
US6339343B1 (en) | Data I/O buffer control circuit | |
KR100446284B1 (en) | Bidirectional input/output buffer for preventing leakage current, especially easily applying to portable chip operating at low power | |
US6873189B2 (en) | I/O buffer circuit | |
KR940004833A (en) | Latch-up Reduction Output Driver and Latch-up Reduction Method of CMOS Circuit | |
KR100292404B1 (en) | Multiple using input circuit and method using the same | |
KR100333696B1 (en) | Input buffer for reducing stasnby current | |
KR100209747B1 (en) | Output buffer circuit | |
KR20040001270A (en) | Data transmission circuit and method for reducing leakage current | |
KR970004057B1 (en) | Input buffer | |
KR100486200B1 (en) | Bit line voltage generator for semiconductor device | |
JP3467936B2 (en) | Semiconductor device | |
KR100210858B1 (en) | Integrated circuit | |
KR980006867A (en) | Bidirection I / O Pins on Semiconductor Devices Enable Control of Pull-Up Transistors | |
KR19990051365A (en) | Bidirectional I / O Buffer | |
KR0147469B1 (en) | Output noise decreasing circuit | |
KR100282228B1 (en) | Data output buffer | |
KR100474587B1 (en) | Sense Amplifier Output Circuit | |
KR920000824B1 (en) | Double-side input-output buffer circuit | |
KR20000026568A (en) | Single phase latch circuit for low power consumption | |
KR20050064325A (en) | A input latch for semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |