KR19980039240A - 탭 수와 업데이트 타임 조절 가능한 디지털 브이시알 적응형 등화기 - Google Patents
탭 수와 업데이트 타임 조절 가능한 디지털 브이시알 적응형 등화기 Download PDFInfo
- Publication number
- KR19980039240A KR19980039240A KR1019960058238A KR19960058238A KR19980039240A KR 19980039240 A KR19980039240 A KR 19980039240A KR 1019960058238 A KR1019960058238 A KR 1019960058238A KR 19960058238 A KR19960058238 A KR 19960058238A KR 19980039240 A KR19980039240 A KR 19980039240A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- equalizer
- output
- feed forward
- digital
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B5/00—Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
- G11B5/02—Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
- G11B5/027—Analogue recording
- G11B5/035—Equalising
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/12—Formatting, e.g. arrangement of data block or words on the record carriers
- G11B2020/1264—Formatting, e.g. arrangement of data block or words on the record carriers wherein the formatting concerns a specific kind of data
- G11B2020/1265—Control data, system data or management information, i.e. data used to access or process user data
- G11B2020/1275—Calibration data, e.g. specific training patterns for adjusting equalizer settings or other recording or playback parameters
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
본 발명은 디지털 브이시알 등에서 자기 테이프 등에 고밀도로 기록된 자기신호를 샘플링하여 등화하는 등화기 회로에 있어서, 등화기 회로의 하드웨어 특성 상 실시간 처리 부담으로 인한 탭 수의 제약을 없애기 위하여 등화기에서 처리되어 출력되는 신호에 대하여 탭 수와 웨이트의 업데이트를 가변적으로 실시하도록 하는 가변조정부를 추가하여 전체 등화기 회로를 구성하므로써, 전체 등화기 회로에 있어서의 재생등화의 특성을 향상시키는 효과가 있다.
Description
본 발명은 디지털 브이시알(DVCR ; Digital Video Cassette Recorder, 이하 DVCR이라 한다) 등에서 자기 테이프 등에 고밀도로 기록된 자기신호를 샘플링하여 등화하는 등화기 회로에 있어서, 등화기 회로의 하드웨어 특성 상 실시간 처리 부담으로 인한 탭 수의 제약을 없애기 위하여 등화기에서 처리되어 출력되는 신호에 대하여 탭 수와 웨이트의 업데이트를 가변적으로 실시하도록 하는 가변조정부를 추가하여 전체 등화기 회로를 구성하므로써, 전체 등화기 회로에 있어서 등화기의 재생등화 특성을 향상시키기 위하여 등화기 내부의 처리 단계에서 탭 수와 업데이트 타임이 조절 가능한 디지털 브이시알 적응형 등화기에 관한 것이다.
현재, 개발중에 있는 DVCR은 종래의 아날로그 VCR과 달리 자기 테이프 등과 같은 자기기록 매체로부터 재생되는 아날로그 신호를 디지털 신호로 변환하여 재생하는 디지털 디브이시알의 일종으로서, 다양한 신호원 소스(source)로부터 입력되는 비디오 신호를 디지털화하여 전용편집기(editor)나 워크스테이션(workstation) 또는 개인용컴퓨터(PC ; Personal Computer) 등의 각종 정보기기와도 연결되어 종래의 아날로그 VCR에서는 불가능하였던 다양한 편집이나 고도한 기능의 수행은 물론 고화질의 기록 및 재생을 가능하게 한 영상 및 음성 기록·재생기기로서, 방송위성(BS ; Broadcasting Satellite)이나 고선명 티브이(HDTV ; High Definition TV) 및 케이블 티브이(CATV ; CAble TV)와 셋탑박스(Set Top Box) 등과도 연결되어 사용되므로써 앞으로 차세대 멀티미디어 기기 분야에 있어서 중추적인 역할이 기대되는 것 중의 하나이다.
이러한 DVCR에서 자기 테이프 상에 기록된 자기 신호를 기록·재생하는 전체 회로의 구성은 도 1에서와 같이 기록계와 재생계로 구분하여 볼 수 있다. 상기 도 1에서의 DVCR의 기록계와 재생계의 각 부에 대하여 상세히 살펴 보면, 먼저 디지털 테이프에 신호를 기록하는 기록계에 있어서는 아날로그 형태의 영상신호(vedio signal)와 음성신호(audio signal)를 각각의 단자를 통하여 입력받으면 아날로그/디지털변환기(1, 1')에서 상기 아날로그 비디오 신호와 오디오 신호를 각각 디지털 신호로 변환시킨 후 타이밍변환회로(2, 2')에서 입력된 신호에 대한 타이밍을 변환시키다. 여기서는, 음성 신호, 오류정정용 패리티, 기록 데이터를 식별하기 위한 동기신호(SYNC)와 식별신호(ID) 등을 삽입할 수 있도록 원래의 신호에 시간적 간격을 확보한다. 그 후, 영상 신호는 셔플회로(3)에서의 셔플링(shuffling)에 의해서 인접한 화소가 테이프 상에서 흩어지도록 한다. 이 셔플링은 테이프 상처, 테이프에 부착된 분진 등에 의해서 발생되는 비교적 큰 오류(버스트 오류 ; burst error)를 화면상에서 분산시키는 기능을 갖는다. 다음의 외부호패리티삽입회로(4)에서는 상기와 같은 버스트 오류를 정정하기 위한 외부호 패리티가 부가된다. 아날로그 음성 신호도 동일하게 아날로그/디지털 변환되어 4개 채널의 음성 신호가 혼합되어 셔플링된 후, 외부호 패리티가 삽입되어 비디오/오디오신호혼합·분할기(5)에서 비디오 신호와 혼합된다.
혼합된 신호는 다기 2개의 채널로 분할되고, 동기및식별부호삽입회로(6, 6')에서 동기신호(SYNC)와 식별신호(ID)가 부가되고 이어서 내부호패리티삽입회로(7, 7')에서 랜덤 오류(random error)를 정정하기 위한 내부호 패리티가 삽입된다. 그 후, 부호화회로(8, 8')에서 자기기록 재생계에 적합한 부호화(채널 코딩 ; channel coding)가 행해지고, 병렬-직렬변환회로(9, 9')에서 병렬 신호가 직렬 신호로 변환되어 기록증폭회로(10, 10')의 기록 증폭기(amplifier)에서 기록에 필요한 소정의 크기로 증폭되어 회전트랜스(11, 11')와 기록헤드(12, 12')를 통하여 테이프에 직렬 디지털 신호로 기록되게 된다.
한편, 재생계에 있어서는 테이프 상에 기록되어 있는 자기신호가 재생헤드(13, 13')와 회전트랜스(14, 14')에 의해서 전압으로 변환되어 재생증폭회로(15, 15')의 재생증폭기에서 증폭된 후, 재생등화회로(16, 16')에서 자기기록계의 진폭(ampli- tude)과 위상(phase)의 왜곡(distortion)이 보정된다.
등화된 신호(equalized signal)는 위상루프잠금회로(18, 18')의 PLL(Phase-Locked Loop) 회로에서 재생신호로 동기된 클럭(clock)이 만들어지고, 이 클럭을 트리거(trigger)로 하여 부호검출회로(18, 18')에서 등화된 재생신호의 레벨에 대응하여 심볼 0 또는 1 이 판정된다. 판정된 신호는 직렬-병렬변환회로(19, 19')에서 직렬 신호가 병렬 신호로 변환되고, 복호화회로(20, 20')에서 복호화된 후, 내부호오류정정회로(21, 21')에서 랜덤 오류가 정정된다.
이어서, 시간축보정회로(22, 22')에서 테이프나 헤드에 의한 지터(jitter)가 제거된다. 그 후, 비디오/오디오신호혼합·분할기(23)에서 2개 채널의 신호가 혼합되어 다시 영상 신호와 음성 신호로 분리된다.
이후, 영상 신호는 외부호오류정정회로(24)에서 버스트 오류가 정정되고 디셔플회로(25)에서 디셔플이 행해진 후, 오류수정회로(26)에서 오류가 수정(conceal)된다. 여기서는, 수정이 불가능한 화소를 인접화소로부터 보간(interpolation) 또는 1 필드/1 프레임 이전의 화소와 치환된 후, 타이밍변환회로(27)에서 동기신호(SYNC), 블랙 버스트(black burst) 신호 등이 부가된다. 그 후, 디지털/아날로그변환기(29)에서 디지털 신호를 아날로그 신호로 변환시켜서 최종적으로 아날로그 영상 신호를 출력하게 된다.
음성 신호도 마찬가지로, 외부호오류정정회로(24')에서 버스트 오류가 정정되고, 디셔플회로(25')에서 디셔플된 후, 이어서 오류수정회로(26')에서 오류 정정이 불가능한 샘플이 전후의 샘플로 보간되어 4개 채널로 분할된 후, 아날로그 음성 신호로 변환되어 출력된다.
상기와 같은 디지털 비디오의 기록·재생계에서 사용되는 등화회로는 증폭된 영상 및 음성 신호를 자기기록계의 진폭과 위상의 왜곡을 보정하여 출력하는 회로로서, 등화기에서 등화된 신호는 이후의 PLL 회로에서 동기 클럭을 만들어 이 클럭을 트리거 신호로 하여 부호검출회로에서는 상기 등화기에서 등화된 신호의 레벨에 대응하여 입력되는 신호에 대하여 각각 심볼 0 또는 1 로 판정한다. 이렇게 판정된 신호를 이후의 회로에서 처리하여 기록·재생하게 되기 때문에, 등화기에서의 처리가 매우 중요한 데, DVCR에서는 적응형 등화기를 사용하여 신호의 디지털 처리에 잘 맞도록 입력되는 신호의 레벨을 정확히 판정하여 대응 심볼(0, 1)을 만들어 내게 된다.
일반적으로 DVCR에서 상기와 같은 재생계에 있어서의 재생 등화기를 구현하는 데 있어서는, 현재 도 2에서와 같이 아날로그 등화기를 사용하고 있었는 데, 이에 대해 살펴 보면 마그네틱 채널부(41)로부터 헤드에서 독취되어 증폭된 신호를 트랜스버설 필터(trnsversal filter)(42)에서 입력받아서 입력되는 신호의 재생특성이 1-D가 되도록 유지하여 지연기(43)에서 이 신호에 대해 1+D로 지연시켜서 출력시키면 3-레벨 디텍터(44)에서 상기 신호의 레벨에 대응하여 0과 1의 신호를 생성하면, 3-2레벨 생성기(45)에서 상기 3-레벨 디텍터(44)에서 출력되는 신호의 3가지 레벨을 2개의 레벨로 만든다. 즉, 출력되는 신호의 레벨이 1일때와 -1일 때에는 1로 대응시키고, 0일 때에는 0으로 대응시키므로써 입력되는 3 레벨을 2 레벨로 출력시키는 것이다.
그러나, 이러한 아날로그 방식의 I-NRZI(Interleaved Non-Return to Zero Inverse) 등화기에서는 입력되는 신호에 대응한 등화 처리에 있어서, 회전드럼 상에서의 헤드 절환에 의한 신호변동에 대한 적응이 떨어지게 되어 정확한 재생등화가 이루어지지 못한다는 문제점이 있었다.
본 발명은 상기와 같은 문제점을 해소하기 위하여, DVCR에서 자기 테이프 상에 기록된 자기 신호를 기록·재생하는 전체 회로의 구성에서의 기록 또는 재생 신호를 등화하는 등화기에 관한 것으로서, 등화기 회로의 하드웨어 특성 상 실시간 처리 부담으로 인한 탭 수의 제약을 없애기 위하여 등화기에서 처리되어 출력되는 신호에 대하여 탭 수와 웨이트의 업데이트를 가변적으로 실시하도록 하는 가변조정부를 추가하여 전체 등화기 회로를 구성하므로써, 전체 등화기 회로에 있어서 등화기의 재생등화 특성을 향상시키기 위하여 등화기 내부의 처리 단계에서 탭 수와 업데이트 타임이 조절 가능한 디지털 브이시알 적응형 등화기를 제공함에 그 목적이 있다.
도 1은 디지털 브이시알에서의 기록계와 재생계의 전체 회로를 나타내는 블록 회로도.
도 2는 종래의 디지털 브이시알에서 사용되고 있는 아날로그 등화기의 전체 블록 회로도.
도 3은 본 발명에 의한 탭 수와 업데이트 타임 조절 가능한 디지털 적응형 등화기의 전체 블록 회로도.
도 4는 본 발명에 의한 탭 수와 업데이트 타임 조절 가능한 디지털 적응형 등화기에서의 피드포워드이퀄라이저의 블록 회로도.
도 5는 도 4의 가변조정부의 탭수가변조정기에서 피드포워드이퀄라이저의 출력신호에 대하여 탭 수의 가변 조정을 하기 위한 기준신호의 아이패턴의 다이어그램을 나타낸 신호 파형도.
* 도면의 주요부분에 대한 부호의 설명
1, 1' : 아날로그/디지털변환기 2, 2', 27, 27' : 타이밍변환회로
3,3' : 셔플(shuffle)회로 4, 4' : 외부호패리티삽입회로
5, 23 : 비디오/오디오신호혼합·분할기 6, 6' : 동기신호및식별부호삽입회로
7, 7' : 내부호패리티삽입회로 8, 8' : 부호화회로
9, 9' : 병렬-직렬변환회로 10, 10' : 기록증폭회로
11; 11', 14, 14' : 회전트랜스 12, 12' : 기록헤드
13, 13' : 재생헤드 15, 15' : 재생증폭회로
16, 16' : 재생등화회로 17, 17' : 위상루프잠금(PLL)회로
18, 18' : 부호검출회로 19, 19' : 병렬-직렬변환회로
20, 20' : 복호화회로 21, 21' : 내부호오류정정회로
22, 22' : 시간축보정회로 24, 24' : 외부호오류정정회로
25, 25 : 디셔플(deshuffle)회로 26, 26' : 오류수정회로
28 : 동기신호및버스트신호삽입회로 29, 29' : 디지털/아날로그변환회로
41, 51 : 마그네틱채널부 42 : 트랜스버설필터
43, 55 : 지연기 44, 54 : 3-레벨디텍터
45, 56 : 3-2레벨생성기 52 : 아날로그/디지털변환기
53 : 피드포워드이퀄라이저 531 : 탭수가변조정부
532 : 웨이트업데이트부 533 : 곱셈기
57 : 감산기 58 : 가변조정부
581 : 등화기절대값계산기 582 : 탭수가변조정기
583 : 카운터 584 : 비교기
상기 목적을 달성하기 위하여 본 발명은, DVCR의 회전드럼헤드 상에 복수로 구비된 헤드에서 독취되어 보내온 신호를 신호처리계로 보내는 마그네틱 채널부와, 상기 마그네틱 채널부에 연결되어 상기 마그네틱 채널부로부터 출력되는 아날로그 신호를 디지털 신호로 변환하여 출력하는 아날로그/디지털변환기와, 상기 아날로그/디지털변환기에서 출력되는 디지털 신호를 입력받아 채널 특성이 변하여도 출력되는 신호의 특성이 1-D가 되도록 유지하는 피드포워드이퀄라이저와, 상기 피드포워드이퀄라이저에 연결되어 상기 피드포워드이퀄라이저에서 처리하여 출력하는 신호의 3가지 레벨을 검출하는 3-레벨디텍터와, 상기 3-레벨디텍터에서 출력되는 신호에 대해 1+D 로 1비트 지연시켜서 출력하는 지연기와, 상기 지연기에서 출력되는 신호에 대하여 출력되는 비트값이 1 이면 1을 대응출력시키고 0 이면 0을 출력시키는 한편 -1 이면 1을 대응출력시키는 3-2레벨생성기와, 상기 피드포워드이퀄라이저의 출력값과 3-레벨디텍터의 출력값을 각각 입력받아서 상기 2개의 신호값을 감산하여 상기 피드포워드이퀄라이저 측으로 피드백시키는 감산기와 상기 피드포워드이퀄라이저에서 출력되는 신호에 대하여 탭수와 업데이트를 가변하기 위한 조정 신호를 생성하여 피드포워드이퀄라이저에 피드백시키는 가변조정부를 포함하여 구성되었다.
이와 같이 구성되는 본 발명은, DVCR의 회전드럼헤드 상에 복수로 구비된 헤드에서 신호를 독취하여 마그네틱 채널부로 보내면, 마그네틱 채널부에서 이후의 아날로그/디지털 변환기로 보내고, 여기서 아날로그 신호가 디지털 신호로 변환되어 피드포워드이퀄라이저로 입력되면, 이 피드포워드이퀄라이저에서는 입력되는 디지털 신호의 파형을 등화시켜서 출력시킨다. 이 신호는 3-레벨 디텍터에서 이 신호의 출력 레벨을 비교하여 {1, 0, -1}의 출력 레벨을 결정하여 출력시키게 된다.
그러면, 지연기에서 이 신호에 대하여 1 + D로 지연시켜서 출력하고, 3-2레벨생성기에서 이 3가지 레벨의 출력 신호에 대하여 2개의 레벨 신호로 출력시키게 된다. 즉, 출력되는 비트값이 1 이면 1을 대응출력시키고 0 이면 0을 출력시키는 한편 -1 이면 1을 대응출력하게 된다.
그리고, 가산기에서는 상기 피드포워드이퀄라이저와 3-레벨디텍터에서 출력되는 각각의 신호를 입력받아 상기 2개의 값을 가산하여 상기 피드포워드이퀄라이저 측으로 피드백시키는 한편, 상기 가변조정부에서는 상기 피드포워드이퀄라이저에서 출력되는 신호에 대하여 탭 수와 웨이트를 가변시키도록 하는 조정신호를 생성하여 피드포워드이퀄라이저에 피드백시켜서 피드포워드이퀄라이저에서 등화 처리되는 신호의 탭 수와 웨이트를 가변시킬 수 있도록 하므로써, 전체적으로 원래의 신호와 동일한 신호로 등화가 이루어지도록 되어 있다.
이하 첨부된 도면을 참조하여 본 발명의 일 실시예를 상세히 설명한다.
상기와 같은 목적을 이루기 위한 본 발명은 도 3에서와 같이, DVCR의 회전드럼헤드 상에 복수로 구비된 헤드에서 독취되어 보내온 신호를 신호처리계로 보내는 마그네틱 채널부(51)와, 상기 마그네틱 채널부(51)에 연결되어 상기 마그네틱 채널부(51)로부터 출력되는 아날로그 신호를 디지털 신호로 변환하여 출력하는 아날로그/디지털변환기(52)와, 상기 아날로그/디지털변환기(52)에서 출력되는 디지털 신호를 입력받아 채널 특성이 변하여도 출력되는 신호의 특성이 1-D가 되도록 유지하는 피드포워드이퀄라이저(53)와, 상기 피드포워드이퀄라이저(53)에 연결되어 상기 피드포워드이퀄라이저(53)에서 처리하여 출력하는 신호의 3가지 레벨을 검출하는 3-레벨디텍터(54)와, 상기 3-레벨디텍터(54)에서 출력되는 신호에 대해 1+D 로 1비트 지연시켜서 출력하는 지연기(55)와, 상기 지연기(55)에서 출력되는 신호에 대하여 출력되는 비트값이 1 이면 1을 대응출력시키고 0 이면 0을 출력시키는 한편 -1 이면 1을 대응 출력시키는 3-2레벨생성기(56)와, 상기 피드포워드이퀄라이저(53)의 출력값과 3-레벨디텍터(54)의 출력값을 각각 입력받아서 상기 2개의 신호값을 감산하여 상기 피드포워드이퀄라이저(53) 측으로 피드백시키는 감산기(57)와, 상기 피드포워드이퀄라이저(53)에서 출력되는 신호에 대하여 탭수와 업데이트를 가변하기 위한 조정 신호를 생성하여 피드포워드이퀄라이저(53)에 피드백시키는 가변조정부(58)를 포함하여 구성되었다.
상기에서, 상기 피드포워드이퀄라이저(53)는 상기 피드포워드이퀄라이저(53)의 출력신호를 입력받아 상기 피드포워드이퀄라이저(53)의 출력 신호에 대하여 탭수와 웨이트업데이트치를 계산하여 피드백시키는 가변조정부(58)에서 보내 오는 조정신호에 따라 내부 처리 단계에서 등화 단계의 탭 수를 증가시키는 탭수가변조정기(531)와, 등화시 탭 수의 변동에 따른 업데이트 시간을 길게 조정하는 웨이트업데이트부(532) 및 이들 두 신호를 곱하여 그 결과치를 출력하는 곱셈기(533)를 포함하여 구성되었다.
또한, 상기 가변조정부(58)는 상기 피드포워드이퀄라이저(53)의 출력 신호를 입력 받아 이 신호값인 y의 절대값을 구하여 출력하는 등화기절대값계산기(581)와, 상기 등화기절대값계산기(581)에서 게산된 절대값을 근거로 상기 y 신호에 대해 전후의 델타 변동분(a-△ y a+△)을 구하여 피드포워드이퀄라이저(53)에서 출력되는 신호 y의 범위를 계산하여 출력하는 탭수가변조정기(582)와, 상기 탭수가변조정기(582)에서 보내 오는 델타 변동분 신호에 포함된 데이터의 수를 계산하여 출력하는 카운터(583)와, 상기 카운터(583)에서 보내 오는 신호를 기준 변동 허용값과 비교하여 상기 델타 변동분이 기준 변동 허용값보다 큰 경우에는 조정 신호를 생성하여 피드포워드이퀄라이저(53)에 피드백시키는 비교기(584)를 포함하여 구성되었다.
이와 같이 구성되는 본 발명은, DVCR의 회전드럼헤드 상에 복수로 구비된 헤드에서 신호를 독취하여 마그네틱 채널부(51)로 보내면, 마그네틱 채널부(51)에서는 미약한 재생신호를 프리앰프(도면 미표시)를 통하여 소정의 크기로 증폭한 후 아날로그/디지털변환기(52)로 보내어 아날로그 신호가 디지털 신호로 변환되어 피드포워드이퀄라이저(53)로 입력된다.
이때, 상기 마그네틱채널부(51)에서 출력되는 신호의 전송계수 h(t)는 그 전송로 상의 전송특성에 의해 h(t) = 1/1+(2t/Tw50)2이 된다.(여기서, Tw50은 독립파형 최고치의 반값에 해당하는 위치에서의 파형폭이다.)
그리고, 아날로그/디지털변환기(52)에서는 상기 마그네틱채널부(51)에서 출력되는 신호인 h(t)를 1 심볼(symbol) 단위로 샘플링(sampling)하여 피드포워드이퀄라이저(53)로 보낸다.
피드포워드이퀄라이저(53)는 파형등화기(wave equalizer)를 적용하여 입력되는 디지털 신호에 대해 채널 특성이 변하여도 출력되는 신호의 특성을 일정하기 유지시킬 수 있는 적응형 등화기(adaptive equalizer)로서, 마그네틱채널부(51)를 통과되어 아날로그/디지털변환기(52)에서 샘플링되어 입력되는 신호의 특성이 1-D가 되도록 수정하여 출력시킨다. 이 신호는 이후 3-레벨 디텍터(54)에서 출력 레벨을 비교하여 {1, 0, -1}의 출력 레벨을 결정하여 출력시키게 된다.
이후 이 신호가 지연기(55)로 보내어져서 상기 3-레벨 디텍터(54)에서 결정된 값과 그 전에 결정된 값을 합하여 전체적으로 1 비트 만큼 지연시켜서 보내면, 3-2레벨생성기(56)에서 이 입력되는 신호에 대하여 출력되는 비트값이 1 이면 1을 대응출력시키고 0 이면 0을 출력시키는 한편 -1 이면 1을 대응출력하게 된다.
한편, 감산기(57)에서는 상기 피드포워드이퀄라이저(53)와 3-레벨디텍터(54)에서 출력되는 각각의 신호를 입력받아 상기 2개의 값을 감산하여 그 신호차를 상기 피드포워드이퀄라이저(53) 측으로 피드백시키는 한편, 상기 가변조정부(58)에서는 상기 피드포워드이퀄라이저(53)에서 출력되는 신호에 대하여 탭 수와 웨이트를 가변시키도록 하는 조정신호를 생성하여 피드포워드이퀄라이저(53)에 피드백시켜서 피드포워드이퀄라이저(53)에서 등화 처리되는 신호의 탭 수와 웨이트를 가변시킬 수 있도록 하므로써, 전체적으로 원의 신호와 동일한 신호로 등화가 이루어지도록 되어 있다.
이를 보다 상세히 살펴 보면, 먼저 상기 피드포워드이퀄라이저(53)는 도 4에서와 같이 탭수가변조정부(531)와 웨이트업데이트부(532) 및 곱셈기(533)를 포함하고 있어서 후단의 감산기(57)에서 피드포워드이퀄라이저(53)와 3-레벨디텍터(54)에서 출력되는 각각의 신호를 입력받아 상기 2개의 값을 감산하여 그 신호차를 피드백시켜 보내오는 신호 외에, 가변조정부(58)에서 피드백되어 오는 조정신호에 의해서 탭(tap) 수와 웨이트(weight)의 업데이트(update)를 실시하므로써, 재생 신호의 등화를 적응(adaptation)시키게 된다.
이때, 상기 가변조정부(58)에서는 상기 피드포워드이퀄라이저(53)의 출력 신호를 입력 받으면 등화기절대값계산기(581)에서 상기 피드포워드이퀄라이저(53)에서 출력되는 신호 y의 절대값을 구한 후 이 값을 근거로 탭수가변조정기(582)에서 도 5에서와 같이 y의 절대값에 대해 전후의 델타 변동분(a-△ y a+△)을 구하여 피드포워드이퀄라이저(53)에서 출력되는 신호 y의 범위를 계산한 후, 카운터(583)에서 상기 델타 변동분 신호에 포함된 데이터의 수를 계산하여 보내면 비교기(584)에서는 이 신호를 기준 변동 허용값과 비교하여 델타 변동분이 기준 변동 허용값보다 큰 경우에는 조정 신호를 생성하여 피드포워드이퀄라이저(53)에 보내게 된다.
이에 따라, 피드포워드이퀄라이저(53)에서는 탭수가변조정부(531)에서는 탭 수를 증가시키는 한편, 웨이트업데이트부(532)에서는 업데이트 시간을 길게 조정하게 되므로써, 등화기 전체의 하드웨어 특성에 따른 실시간 처리에 보다 양호하게 적응될 수 있게 된다.
이와 같이 이루어지는 본 발명은, 상기 감산기(57)에서 피드포워드이퀄라이저(53)와 그 후단의 3-레벨디텍터(54)의 각 출력신호를 감산하여 그 신호차를 피드백시키는 한편, 가변조정부(58)에서 피드백되어 오는 조정신호에 의해서 탭 수와 웨이트의 업데이트를 실시하므로써, 재생 신호의 등화를 적응시키게 되어 전체 등화기 회로에 있어서의 재생등화의 특성을 향상시키는 효과가 있다.
Claims (3)
- DVCR에서 재생 신호를 등화하는 회로를 디지털 적응형 등화기로 구성함에 있어서, DVCR의 회전드럼헤드 상에 복수로 구비된 헤드에서 독취되어 보내온 신호를 신호처리계로 보내는 마그네틱 채널부(51)와, 상기 마그네틱 채널부(51)에 연결되어 상기 마그네틱 채널부(51)로부터 출력되는 아날로그 신호를 디지털 신호로 변환하여 출력하는 아날로그/디지털변환기(52)와, 상기 아날로그/디지털변환기(52)에서 출력되는 디지털 신호를 입력받아 채널 특성이 변하여도 출력되는 신호의 특성이 1-D가 되도록 유지하는 피드포워드이퀄라이저(53)와, 상기 피드포워드이퀄라이저(53)에 연결되어 상기 피드포워드이퀄라이저(53)에서 처리하여 출력하는 신호의 3가지 레벨을 검출하는 3-레벨디텍터(54)와, 상기 3-레벨디텍터(54)에서 출력되는 신호에 대해 1+D 로 1비트 지연시켜서 출력하는 지연기(55)와, 상기 지연기(55)에서 출력되는 신호에 대하여 출력되는 비트값이 1 이면 1을 대응출력시키고 0 이면 0을 출력시키는 한편 -1 이면 1을 대응 출력시키는 3-2레벨생성기(56)와, 상기 피드포워드이퀄라이저(53)의 출력값과 3-레벨디텍터(54)의 출력값을 각각 입력받아서 상기 2개의 신호값을 감산하여 상기 피드포워드이퀄라이저(53) 측으로 피드백시키는 감산기(57)와, 상기 피드포워드이퀄라이저(53)에서 출력되는 신호에 대하여 탭수와 업데이트를 가변하기 위한 조정 신호를 생성하여 피드포워드이퀄라이저(53)에 피드백시키는 가변조정부(58)를 포함하여 이루어지는 것을 특징으로 하는 탭 수와 업데이트 타임 조절 가능한 디지털 브이시알 적응형 등화기.
- 상기 제 1항에 있어서, 상기 피드포워드이퀄라이저(53)는 상기 피드포워드이퀄라이저(53)의 출력신호를 입력받아 상기 피드포워드이퀄라이저(53)의 출력 신호에 대하여 탭수와 웨이트업데이트치를 계산하여 피드백시키는 가변조정부(58)에서 보내 오는 조정신호에 따라 내부 처리 단계에서 등화 단계의 탭 수를 증가시키는 탭수가변조정기(531)와, 등화시 탭 수의 변동에 따른 업데이트 시간을 길게 조정하는 웨이트업데이트부(532)와, 상기 두개의 신호를 곱하여 그 결과치를 출력하는 곱셈기(533)를 포함하여 이루어지는 것을 특징으로 하는 탭 수와 업데이트 타임 조절 가능한 디지털 브이시알 적응형 등화기.
- 상기 제 1항에 있어서, 상기 가변조정부(58)는 상기 피드포워드이퀄라이저(53)의 출력 신호를 입력 받아 이 신호값인 y의 절대값을 구하여 출력하는 등화기절대값계산기(581)와, 상기 등화기절대값계산기(581)에서 계산된 절대값을 근거로 상기 y 신호에 대해 전후의 델타 변동분(a-△ y a+△)을 구하여 피드포워드이퀄라이저(53)에서 출력되는 신호 y의 범위를 계산하여 출력하는 탭수가변조정기(582)와, 상기 탭수가변조정기(582)에서 보내 오는 델타 변동분 신호에 포함된 데이터의 수를 계산하여 출력하는 카운터(583)와, 상기 카운터(583)에서 보내 오는 신호를 기준 변동 허용값과 비교하여 상기 델타 변동분이 기준 변동 허용값보다 큰 경우에는 조정 신호를 생성하여 피드포워드이퀄라이저(53)에 피드백시키는 비교기(584)를 포함하여 이루어지는 것을 특징으로 하는 탭 수와 업데이트 타임 조절 가능한 디지털 브이시알 적응형 등화기.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960058238A KR100210128B1 (ko) | 1996-11-27 | 1996-11-27 | 탭 수와 업데이트 타임 조절 가능한 디지털 브이시알 적응형 등화기 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960058238A KR100210128B1 (ko) | 1996-11-27 | 1996-11-27 | 탭 수와 업데이트 타임 조절 가능한 디지털 브이시알 적응형 등화기 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980039240A true KR19980039240A (ko) | 1998-08-17 |
KR100210128B1 KR100210128B1 (ko) | 1999-07-15 |
Family
ID=19483912
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960058238A KR100210128B1 (ko) | 1996-11-27 | 1996-11-27 | 탭 수와 업데이트 타임 조절 가능한 디지털 브이시알 적응형 등화기 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100210128B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100698150B1 (ko) * | 2005-03-21 | 2007-03-26 | 엘지전자 주식회사 | 디지털 방송 수신기의 채널 등화 장치 및 그 방법 |
-
1996
- 1996-11-27 KR KR1019960058238A patent/KR100210128B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100698150B1 (ko) * | 2005-03-21 | 2007-03-26 | 엘지전자 주식회사 | 디지털 방송 수신기의 채널 등화 장치 및 그 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR100210128B1 (ko) | 1999-07-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB2320866A (en) | An equalization arrangement in which initial values which determine tap coefficients are adaptively chosen | |
KR930000441B1 (ko) | 디지탈신호 기록재생장치 | |
KR100221891B1 (ko) | 입력 디지탈 데이타 검출 장치 | |
US5270876A (en) | Apparatus for reproducing data recorded on a magnetic recording medium | |
KR100210128B1 (ko) | 탭 수와 업데이트 타임 조절 가능한 디지털 브이시알 적응형 등화기 | |
US5296929A (en) | Automatic correction apparatus for video signal of digital VTR | |
KR920000430B1 (ko) | 주기성잡음제거기능을 갖춘 아날로그신호연결부분처리장치 | |
KR100213032B1 (ko) | 자기기록 재생장치에서 디지탈 신호 검출 장치 | |
KR100210127B1 (ko) | 가변 웨이트 업데이트 디지털 브이시알 적응형 등화기 | |
KR100223570B1 (ko) | 웨이트 업데이트 억압 디지털 브이시알 적응형 등화기 | |
KR100223571B1 (ko) | 디지털 브이시알 적응형 등화기 | |
EP0445780B1 (en) | Image signal recording and reproducing system | |
JP3238542B2 (ja) | 自動等化器 | |
JPH03273574A (ja) | ディジタル信号記録再生装置 | |
KR100269435B1 (ko) | 고화질 디지털 브이시알 | |
JPH05102793A (ja) | 磁気再生装置 | |
KR0157556B1 (ko) | 디지탈 브이씨알의 트랙구분신호 생성장치 | |
JPH06169232A (ja) | 自動等化装置 | |
KR0151030B1 (ko) | 통합등화기를 갖는 디지탈 기록재생장치 | |
KR100236704B1 (ko) | 디지탈 브이씨알의 재생 등화기 | |
JPH0474362A (ja) | デジタル磁気記録装置 | |
KR100220679B1 (ko) | 디지탈 브이. 씨. 알의 등화기 | |
KR0185908B1 (ko) | 재생신호 보정방법 및 그 장치 | |
KR0132861B1 (ko) | 비터비복호기 | |
JPH03296904A (ja) | 自動利得制御回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |