KR19980023626A - 데이타 송신장치 - Google Patents

데이타 송신장치 Download PDF

Info

Publication number
KR19980023626A
KR19980023626A KR1019960043124A KR19960043124A KR19980023626A KR 19980023626 A KR19980023626 A KR 19980023626A KR 1019960043124 A KR1019960043124 A KR 1019960043124A KR 19960043124 A KR19960043124 A KR 19960043124A KR 19980023626 A KR19980023626 A KR 19980023626A
Authority
KR
South Korea
Prior art keywords
data
unit
predetermined
bit
storage
Prior art date
Application number
KR1019960043124A
Other languages
English (en)
Other versions
KR0176622B1 (ko
Inventor
이영준
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019960043124A priority Critical patent/KR0176622B1/ko
Publication of KR19980023626A publication Critical patent/KR19980023626A/ko
Application granted granted Critical
Publication of KR0176622B1 publication Critical patent/KR0176622B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/414Specialised client platforms, e.g. receiver in car or embedded in a mobile appliance
    • H04N21/4143Specialised client platforms, e.g. receiver in car or embedded in a mobile appliance embedded in a Personal Computer [PC]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
    • H04N21/44004Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving video buffer management, e.g. video decoder buffer or video display buffer

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

본 발명은 데이타 송신 장치에 관한 것으로서, 특히 퍼스널 컴퓨터(PC)를 이용한 대량의 데이타를 주변 장치에 전송하기 위한 데이타 송신 장치에 관한 것이며, 본 발명을 위하여 퍼스널 컴퓨터내의 소정의 데이타를 소정의 인터페이스 포맷으로 변환하여 병렬로 출력하는 인터페이스부, 인터페이스부로 부터 출력되는 소정의 데이타를 선입 선출하는 저장부, 저장부에서 출력되는 소정의 데이타를 래치하는 래치부, 래치부에서 출력되는 소정의 데이타를 데이타 저장 포맷에 따라 최상위 비트(MSB) 또는 최하위 비트(LSB)비트를 선택하여 우선적으로 출력하는 비트 교체부, 저장부에 저장된 데이타 량을 검사하여 저장 용량에 맞게 소정의 데이타를 조절하게하고, 상기 비트 교체부에서 출력되는 소정의 병렬 데이타를 직렬 데이타로 변환하여 전송하는 제어부, 제어부에서 출력되는 소정의 직렬 데이타를 소정 포맷의 신호 형태로 변환하여 출력하는 신호 변환부를 포함한다. 본 발명에 의하면 VOD(Video On Demand) 망에 사용되는 세탑박스가 MPEG-1 데이타를 복원하는 경우 VOD망이 보급되지 않더라도 사용자는 퍼스널 컴퓨터를 사용하여 가정에서 데이타를 복원할 수있으며, 이 MPEG-1 데이타는 디지탈 형식으로 파일이 보존되므로 영구적인 영상 데이타 저장이 가능하다.

Description

데이타 송신 장치
본 발명은 데이타 송신 장치에 관한 것으로서, 특히 퍼스널 컴퓨터(PC)를 이용한 대량의 데이타를 주변 장치에 전송하기 위한 데이타 송신 장치에 관한 것이다. 일반적으로 주변기기에 데이타를 전송하기 위한 수단으로 보통 사용되고 있는 퍼스널 컴퓨터에는 도 1에 도시한 바와 같이 병렬 포트(Port)(1)와 직렬 포트(2,3)가 구비되어 있다. 도 2에 도시된 바와 같이 퍼스널 컴퓨터(210)는 구비된 포트에의하여 주변기기(220)에 데이터를 전송한다. 퍼스널 컴퓨터는 병렬 포트를 이용하는 경우 고속 데이타 전송이 가능하나 케이블 라인수가 많아 전송 거리에 제한이 있고, 직렬 포트를 이용하는 경우 RS-232C가 이용되고 있으나 최대 속도가 수십 Kbps로 제한되고 있다. 따라서 이에대한 문제를 극복하기 위한 수단으로서 퍼스널 컴퓨터에 에드온 카드(Add On Card)형식의 통신 카드가 이용되고 있으나 이를 설치하기 위해서는 비용이 상승하며, 네트워크 장비를 설치해야하는등의 문제점이 있었다.
본 발명이 이루고자하는 기술적과제는 퍼스널 컴퓨터를 이용하여 주변 장치에 국제 동화상 규격인 MPEG-1의 데이타를 효율적으로 전송하기 위한 데이타 송신 장치를 제공하는 데있다.
도 1은 종래의 퍼스널 컴퓨터에서 통신을 위한 코넥터의 종류를 도시한 것이다.
도 2는 일반적인 퍼스널 컴퓨터와 데이타 수신 장치의 구성도를 도시한 것이다.
도 3은 본 발명에 따른 데이타 전송 장치의 구성을 보이는 블럭도이다.
도 4는 도 3의 데이터 전송부(320)의 구성을 보이는 블럭도이다.
도 5는 도 3의 비트 교체(Swap)부(440)의 상세 블럭도이다.
상기의 과제를 이루기 위하여 본 발명은 퍼스널 컴퓨터와 세탑박스간의 데이타를 송신하기 위한 데이타 송신 장치에 있어서, 퍼스널 컴퓨터내의 소정의 데이타를 소정의 인터페이스 포맷으로 변환하여 병렬로 출력하는 인터페이스부, 상기 인터페이스부로 부터 출력되는 소정의 데이타를 선입 선출하는 저장부, 상기 저장부에서 출력되는 소정의 데이타를 래치하는 래치부, 상기 래치부에서 출력되는 소정의 데이타를 데이타 저장 포맷에 따라 최상위 비트(MSB) 또는 최하위 비트(LSB)비트를 선택하여 우선적으로 출력하는 비트 교체부, 상기 저장부에 저장된 데이타 량을 검사하여 저장 용량에 맞게 소정의 데이타를 조절하게하고, 상기 비트 교체부에서 출력되는 소정의 병렬 데이타를 직렬 데이타로 변환하여 전송하는 제어부, 상기 제어부에서 출력되는 소정의 직렬 데이타를 소정 포맷의 신호 형태로 변환하여 출력하는 신호 변환부를 포함하는 것을 특징으로 하는 데이타 송출 장치이다.
이하 첨부된 도면들을 참조하면서 본 발명에 따른 바람직한 실시예를 설명하기로 한다.
도 3은 본 발명에 따른 데이타 전송 장치의 구성을 보이는 블럭도이며, 데이터를 저장한 하드디스크 드라이브(314)가 접속된 퍼스널컴퓨터(310), 퍼스널컴퓨터(310)의 데이타를 입력하여 송출하는 데이타 전송부(320), 퍼스널컴퓨터(310)에 제어 신호를 송신하고, 데이타 전송부(320)로 부터 T1에 의해 데이타를 수신하는 세탑박스(330), 세탑박스(330)로 부터 출력되는 데이타를 R,G,B 신호로 변환하여 화면에 표시되는 텔레비젼(TV)(340)으로 구성된다.
통상의 MPEG-1의 데이타의 전송 속도는 1.544M로 전송될 수있으며, 이의 전송 규격은 통신망에서 사용하고 있는 T1 신호가 주로 사용된다. T1은 1.544Mbps인 고속으로 신호를 전송하는 국제 통신 규격이며, 단방향으로 외부 전송망(110)에서 입력되는 영상 데이타를 메모리(102)에 저장한다. 세탑박스(SetTopBox)는 네트워크 라인으로 부터 입력되는 영상 및 음성 데이타를 이용하는 일종의 단말기를 칭한다. 도 3에 도시된 바와 같이 하드디스크 드라이브(314)에는 동화상인 MPEG1 데이터가 저장되어 있다. 세탑박스(330)측에서 사용자가 원하는 데이터를 간단한 통신 프로토콜을 이용하여 퍼스널컴퓨터(310)의 시리얼 포트로 데이터를 전송하면, 퍼스널컴퓨터(310)는 그에 해당하는 MPEG1데이타를 하드디스크 드라이브(314)에서 리드하여 데이터 전송부(320)를 통해 세탑박스(330)로 전송한다. 세탑박스(330)는 수신된 데이터를 복원하여 텔레비젼(TV)(340)으로 출력한다. 여기서 데이터 전송부(320)는 퍼스널컴퓨터(310)에 에드온 카드(Add On Card)형태로 구현될 수있으며, 또한 퍼스널컴퓨터(310)에 구비된 병렬 포트로 데이터를 전송받아 T1형태로 변환하는 스탠드-얼론(Stand-Alone)형 박스로도 구현될 수 도 있다.
도 4는 도 3의 데이터 전송부(320)의 구성을 보이는 블럭도이며, 도 4의 블럭도는 퍼스널 컴퓨터내의 데이타를 인터페이스 포맷으로 변환하는 인터페이스(I/F)부(410), 인터페이스부(410)로 부터 출력되는 데이타를 리드 제어 신호(RD)에 의해 선입 선출하는 FIFO(420), FIFO(420)에서 출력되는 데이타를 직렬 데이타로 변환하여 전송이 완료할 때까지 래치하는 래치(430), 래치부(430)에서 출력되는 데이타를 최상위 비트(MSB) 또는 최하위 비트(LSB)비트를 스위치(SW1)에 의해 선택하여 우선적으로 출력하는 비트교체부(440), 상기 FIFO(420)에 리드 제어 신호 및 래치(430)에 래치 신호를 인가하고, FIFO(420)의 저장 용량을 검사하는 제어 로직부(450), 제어 로직부(450)에서 출력되는 데이타를 T1 포맷의 신호 형태로 변환하여 출력하는 T1변환부(460)로 구성한다.
도 5는 도 3의 비트 교체(Swap)부(440)의 상세 블럭도이며, 최상위 비트(MSB) 및 제어 신호를 논리곱하는 제1논리곱(AND) 게이트(510), 인버터(520)에 의해 인버터된 제어 신호 및 최하위 비트(LSB)를 논리곱하는 제2논리곱(AND) 게이트(530), 제1논리곱 게이트(510) 및 제2논리곱 게이트(530)의 출력 신호를 논리합하는 논리합(OR) 게이트(540)로 구성된다.
도 4에 도시된 바와 같이 퍼스널 컴퓨터(PC)내에있는 하드디스크 드라이브(HDD)의 MPEG-1 데이타를 송신하기 위하여 퍼스널 컴퓨터 인터페이스 즉, 송신 장치와 퍼스널 컴퓨터간의 데이타를 인터페이스(Interface)하는 인터페이스부(410)는 기존에 존재하는 ISA(Indexed Sequentioal Access) 버스, PCI(Programmable comunication Interface) 버스, 또는 병렬 포트가 사용될 수있다. FIFO(First In First Out:선입 선출)(420)는 인터페이스부(410)에서 출력되는 MPEG-1 데이터를 차례로 저장하고, 저장된 순서부터 출력한다. 또한 퍼스널 컴퓨터의 인터페이스부(410)는 MPEG-1 데이타를 송신하기 위하여 FIFO(420)의 데이타 표시기인 하프 플래그(Halh Flag)를 사용한다. 즉, FIFO(420)는 현재 저장된 잔여 데이타가 최대 용량의 1/2 미만일 때하프 플래그(Half Flag:HF)를 하이(H)로 액티브 시키면, 인터페이스부(410)로 부터 용량의 1/2 만큼 지속적으로 하드 디스크 드라이브내의 MPEG-1 데이타를 라이트 하도록 한다. 또 최대 용량의 1/2 이상이면 하프 플래그(Half Flag:HF)가 로우(H)로 액티브() 되어 인터페이스부(410)에 인터럽트를 인가한다.
래치부(430)는 FIFO부(420)에서 출력되는 MPEG-1 데이타를 입력되는 제어 신호에 따라 래치(Latch)한다. 비트교체(Swap)부는 래치부(420)에서 출력되는 모든 병렬 데이타 신호에 최상위 비트(MSB) 또는 최하위 비트(LSB)비트를 선택하여 우선적으로 출력한다. 즉, 병렬로 수신된 데이타의 비트 순서를 변환하여 출력한다. 비트교체의 목적은 데이타 저장 방법인 리틀 또는 빅(Little Or Big Indian) 인디안(Indian) 포맷의 데이타를 수신할 수있는 형태로 변환하기 위해서다. 비트교체부(440)의 동작은 도 5에 도시된 바와 같이 스위치(SW1)의 접점(a)가 접점(b)의 전원(Vcc)로 스위칭되어 신호가 하이(H)로 제1논리곱 게이트(510) 및 제2논리곱 게이트(530)로 입력되면 제1논리곱 게이트(510)가 동작하여 최상위 비트(MSB)가 출력되고, 이에 따라 논리합 게이트(540)로 최하위비트(LSB) 대신 최상위 비트(MSB)가 출력되며, 스위치(SW1)의 접점(a)가 접점(c)의 접지(GND)로 스위칭되어 제어 신호가 로우(L)로 제1논리곱 게이트(510) 및 제2논리곱 게이트(530)로 입력되면 최상위 비트(MSB) 대신 최하위비트(LSB)가 출력된다.
로직 제어부(450)는 FIFO(420)에서 외부로 보낼 데이타가 있는 경우로 판단하는 공(Empty) 신호(EM)를 검출(하이 액티브)하면, FIFO(420)의 MPEG-1 데이타를 리드하기 위해 리드 신호()를 출력함과 동시에 데이타를 래치하기 위해 래치부(430)로 래치 신호()를 출력하여 병렬 데이타로 부터 변환된 직렬 데이타를 모두 전송할 때 까지 래치하며, 비트 교체부(440)로 부터 출력되는 병렬 데이타를 직렬 데이타로 변환하여 직렬 데이타 및 클럭 신호를 출력한다. T1변환부(460)는 로직 제어부(450)에서 출력되는 직렬 데이타 및 클럭 신호(1.544MHz)를 입력받아 T1 포맷의 T1 신호로 변환되어 T-POS(Positive) 및 T-NEG(Negative) 신호를 출력한다. 한편 제어 로직부(450)에서는 한 병렬 데이타에 대한 전송이 완료되면 다시 FIFO부(420)의 리드 제어 신호을 인가하여 상기의 과정을 반복함으로서 MPEG-1의 데이타 전송을 완료하게 된다. 본 발명의 데이타 전송 장치는 퍼스널 컴퓨터에 에드-온 카드(Add-On-Card) 형태로 구현될 수있으며, 또한 퍼스널 컴퓨터내에 있는 병렬 포트로도 데이타를 전송 받아 T1의 형태로 변환하는 스탠드-얼론 형(Stand-Alone-Type)의 박스로도 구현될 수있다.
VOD(Video On Demand) 망에 사용되는 세탑박스가 MPEG-1 데이타를 복원하는 경우 VOD망이 보급되지 않더라도 사용자는 퍼스널 컴퓨터를 사용하여 가정에서 데이타를 복원할 수있으며, 이 MPEG-1 데이타는 디지탈 형식으로 파일이 보존되므로 영구적인 영상 데이타 저장이 가능한 잇점이 있다.

Claims (5)

  1. 퍼스널 컴퓨터와 세탑박스간의 데이타를 송신하기 위한 데이타 송신 장치에 있어서,
    상기 퍼스널 컴퓨터내의 소정의 데이타를 소정의 인터페이스 포맷으로 변환하여 병렬로 출력하는 인터페이스부;
    상기 인터페이스부로 부터 출력되는 소정의 데이타를 선입 선출하는 저장부;
    상기 저장부에서 출력되는 소정의 데이타를 래치하는 래치부;
    상기 래치부에서 출력되는 소정의 데이타를 데이타 저장 포맷에 따라 최상위 비트(MSB) 또는 최하위 비트(LSB)비트를 선택하여 우선적으로 출력하는 비트 교체부;
    상기 저장부의 저장된 데이타 량을 검사하여 저장 용량에 맞게 소정의 데이타를 선입 선출하게 하고, 상기 비트 교체부에서 출력되는 소정의 병렬 데이타를 직렬 데이타로 변환하고, 한 병렬 데이타가 직렬 데이타로 전송완료할 때 까지 상기 래치부에서 데이타를 래치하는 제어부; 및
    상기 제어부에서 출력되는 소정의 직렬 데이타를 소정 포맷의 신호 형태로 변환하여 상기 세탑박스로 출력하는 신호 변환부를 포함하는 것을 특징으로 하는 데이타 송출 장치.
  2. 제1항에 있어서, 상기 인터페이스부의 소정의 데이타는 MPEG-1 규격의 데이타인 것을 특징으로 하는 데이타 송출 장치.
  3. 제1항에 있어서, 상기 저장부는 FIFO(First In First Out) 메모리인 것을 특징으로 하는 데이타 송출 장치.
  4. 제1항에 있어서, 상기 신호 변환부의 신호 형태는 T1 신호인 것을 특징으로 하는 데이타 송출 장치.
  5. 제1항에 있어서, 상기 비트교체부는 최상위 비트 및 제어 신호를 입력으로 하여 논리곱하는 제1논리곱부;
    상기 인버터된 상기 제어 신호 및 최하위 비트를 입력으로 하여 논리곱하는 제2논리곱부; 및
    상기 제1논리곱부 및 상기 제2논리곱부의 출력을 논리합하여 상기 제어 신호에 따라 최상위 비트와 최하위 비트를 선택하는 논리합부를 포함하는 것을 특징으로 하는 데이타 송출 장치.
KR1019960043124A 1996-09-30 1996-09-30 데이타 송신장치 KR0176622B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960043124A KR0176622B1 (ko) 1996-09-30 1996-09-30 데이타 송신장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960043124A KR0176622B1 (ko) 1996-09-30 1996-09-30 데이타 송신장치

Publications (2)

Publication Number Publication Date
KR19980023626A true KR19980023626A (ko) 1998-07-06
KR0176622B1 KR0176622B1 (ko) 1999-05-15

Family

ID=19475704

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960043124A KR0176622B1 (ko) 1996-09-30 1996-09-30 데이타 송신장치

Country Status (1)

Country Link
KR (1) KR0176622B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010026664A (ko) * 1999-09-08 2001-04-06 윤종용 휴대폰과 퍼스널 컴퓨터간의 어뎁테이션 방법
KR100575977B1 (ko) * 2000-09-06 2006-05-02 삼성전자주식회사 엠피3 재생기능을 구비한 이동통신 단말기에서 피씨와의링크 공용화 방법

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10114789B2 (en) 2015-01-08 2018-10-30 Samsung Electronics Co., Ltd. System on chip for packetizing multiple bytes and data processing system including the same

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010026664A (ko) * 1999-09-08 2001-04-06 윤종용 휴대폰과 퍼스널 컴퓨터간의 어뎁테이션 방법
KR100575977B1 (ko) * 2000-09-06 2006-05-02 삼성전자주식회사 엠피3 재생기능을 구비한 이동통신 단말기에서 피씨와의링크 공용화 방법

Also Published As

Publication number Publication date
KR0176622B1 (ko) 1999-05-15

Similar Documents

Publication Publication Date Title
US6388591B1 (en) Apparatus and method for receiving data serially for use with an advanced technology attachment packet interface (atapi)
US6388590B1 (en) Apparatus and method for transmitting data serially for use with an advanced technology attachment packet interface (atapi)
US6516361B2 (en) Method of and apparatus for capturing and processing continuous media-based data streams transmitted over an IEEE 1394 serial bus
CA1065061A (en) Cpu-1/0 bus interface for a data processing system
US5315424A (en) Computer fiber optic interface
CN211184115U (zh) 一种具有多路视频显示功能的车载显控终端
US20050270296A1 (en) Video card
EP0537397A1 (en) Adaptive FIFO memory controller
KR0176622B1 (ko) 데이타 송신장치
US7158140B1 (en) Method and apparatus for rendering an image in a video graphics adapter
CN109815181B (zh) 一种基于axi协议接口的任意位宽转换方法及装置
US5805778A (en) DMA controller for DMA transferring image data for one page without increasing a burden on a CPU
US6618781B1 (en) Computer add-on card capable of outputting different type of digital TV signals
US6473527B1 (en) Module and method for interfacing analog/digital converting means and JPEG compression means
CN212112568U (zh) 一种基于mipi接口的硬件算法验证系统
GB2375447A (en) Encoding video signal for transmission over low bandwidth cabling
KR100259819B1 (ko) 브이오디 서버의 데이터 전송 방법 및 장치
JPH10105696A (ja) データインターフェースを備えたフィルムスキャナ装置
EP0793829A1 (en) Method of communicating digital data and a system for implementing the method
CN213751890U (zh) 一种带视频处理的led控制系统
JP3726769B2 (ja) シリアルデータ処理装置
CN112948303B (zh) 一种以u.2为传输接口适配服务器的音视频解码设备及方法
GB1581837A (en) Peripheral device controller for a data processing system
JP4716001B2 (ja) Cpu間通信システム
JPH1188459A (ja) シリアルバス接続システム

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20101028

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee