KR102679171B1 - 표시 패널 및 표시 장치 - Google Patents

표시 패널 및 표시 장치 Download PDF

Info

Publication number
KR102679171B1
KR102679171B1 KR1020227037827A KR20227037827A KR102679171B1 KR 102679171 B1 KR102679171 B1 KR 102679171B1 KR 1020227037827 A KR1020227037827 A KR 1020227037827A KR 20227037827 A KR20227037827 A KR 20227037827A KR 102679171 B1 KR102679171 B1 KR 102679171B1
Authority
KR
South Korea
Prior art keywords
data line
electrically connected
color
subpixel
pixel
Prior art date
Application number
KR1020227037827A
Other languages
English (en)
Other versions
KR20220152335A (ko
Inventor
후이링 루
루 장
지에 주
시밍 후
Original Assignee
쿤산 고-비젼녹스 옵토-일렉트로닉스 씨오., 엘티디.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from CN202010862493.5A external-priority patent/CN111951727B/zh
Application filed by 쿤산 고-비젼녹스 옵토-일렉트로닉스 씨오., 엘티디. filed Critical 쿤산 고-비젼녹스 옵토-일렉트로닉스 씨오., 엘티디.
Publication of KR20220152335A publication Critical patent/KR20220152335A/ko
Application granted granted Critical
Publication of KR102679171B1 publication Critical patent/KR102679171B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

본 출원은 표시 패널(100) 및 표시 장치를 개시한다. 표시 패널(100)은 표시 영역 및 표시 영역을 둘러싸는 비표시 영역(NA)을 포함하고, 표시 영역은 제1 표시 영역(AA1) 및 제2 표시 영역(AA2)을 포함하며, 제1 표시 영역(AA1)의 광 투과율은 제2 표시 영역(AA2)의 광 투과율보다 크고, 표시 패널(100)은 제1 픽셀 유닛(10) 및 디멀티플렉서(20)를 포함하며, 복수의 제1 픽셀 유닛(10)은 제1 표시 영역(AA1)에 위치하고, 각 제1 픽셀 유닛(10)은 적어도 3가지 색상의 제1 서브 픽셀(11)을 포함하고, 복수의 디멀티플렉서(20)는 비표시 영역(NA)에 위치하며, 각 디멀티플렉서(20)는 충전 방식이 서로 다른 적어도 2개의 신호 출력 단자를 포함하고, 여기서, 각 제1 픽셀 유닛(10) 중의 동일한 색상의 제1 서브 픽셀(11)은 각 디멀티플렉서(20) 중의 충전 방식이 동일한 신호 출력 단자와 전기적으로 연결된다.

Description

표시 패널 및 표시 장치
본 출원은 2020년 08월 25일에 제출한 발명의 명칭이 "표시 패널 및 표시 장치"인 중국 특허 출원 제202010862493.5호의 우선권을 주장하며, 해당 출원의 모든 내용은 인용을 통해 본 출원에 통합된다.
본 출원은 표시 기술 분야에 관한 것으로, 특히 표시 패널 및 표시 장치에 관한 것이다.
전자 장치의 급속한 발전으로, 화면 점유율에 대한 사용자의 요구가 점점 더 높아져, 전자 장치의 풀스크린 표시가 업계에서 점점 더 많은 관심을 받고 있다.
현재 언더 스크린 카메라의 디자인이 나왔는 바, 언더 스크린 카메라는 카메라가 표시 화면 아래에 위치하나 표시 화면의 표시 기능에 영향을 미치지 않는 것을 가리킨다. 사용자가 카메라를 사용하지 않을 경우, 카메라 위의 표시 화면에 정상적으로 이미지가 표시되고, 사용자가 카메라를 사용할 경우 카메라 위의 표시 화면에 이미지가 표시되지 않는다.
표시 화면에서 카메라에 해당하는 영역의 광 투과율을 보장하기 위해, 이 영역의 픽셀 밀도는 일반적으로 표시 화면의 다른 영역보다 작다. 따라서 이 영역에 표시 불균일(mura)이 발생하면 일반적으로 비교적 뚜렷하여, 사용자의 사용 체험에 영향을 미친다.
본 출원의 제1 양태는 표시 패널을 제공하는 바, 해당 표시 패널은 표시 영역 및 표시 영역을 둘러싸는 비표시 영역을 포함하고, 표시 영역은 제1 표시 영역 및 제2 표시 영역을 포함하며, 제1 표시 영역의 광 투과율은 제2 표시 영역의 광 투과율보다 크고,
표시 패널은 제1 픽셀 유닛 및 디멀티플렉서를 포함하고,
복수의 제1 픽셀 유닛은 제1 표시 영역에 위치하며, 각 제1 픽셀 유닛은 적어도 3가지 색상의 제1 서브 픽셀을 포함하고,
복수의 디멀티플렉서는 비표시 영역에 위치하고, 각 디멀티플렉서는 충전 방식이 서로 다른 적어도 2개의 신호 출력 단자를 포함하고,
여기서, 각 제1 픽셀 유닛 중의 동일한 색상의 제1 서브 픽셀은 각 디멀티플렉서 중의 충전 방식이 동일한 신호 출력 단자와 전기적으로 연결된다.
제2 양태에서, 본 출원의 실시예는 제1 양태의 어느 하나의 실시형태 따른 표시 패널을 포함하는 표시 장치를 제공한다.
본 출원의 실시예에 의해 제공되는 표시 패널 및 표시 장치에 따르면, 표시 패널에서 제1 표시 영역의 광 투과율은 제2 표시 영역의 광 투과율보다 크고, 복수의 제1 픽셀 유닛은 상기 제1 표시 영역에 위치하며, 각 제1 픽셀 유닛은 적어도 3가지 색상의 제1 서브 픽셀을 포함하고, 복수의 디멀티플렉서는 표시 패널의 비표시 영역에 위치하며, 각 디멀티플렉서는 충전 방식이 서로 다른 적어도 2개의 신호 출력 단자를 포함하고, 제1 표시 영역에 있는 각 제1 픽셀 유닛 중의 동일한 색상의 제1 서브 픽셀은 각 디멀티플렉서 중의 충전 방식이 같은 신호 출력 단자와 전기적으로 연결된다. 동일한 색상의 제1 서브 픽셀과 전기적으로 연결된 신호 출력 단자의 충전 방식은 동일하므로, 동일한 색상의 제1 서브 픽셀이 동일한 충전 효율로 충전되도록 보장 할 수 있어, 상이한 충전 효율로 인한 동일한 색상의 제1 서브 픽셀의 휘도 차이를 피면하여, 제1 표시 영역에 표시 불균일(mura, 무라)이 나타나는 것을 방지할 수 있고, 나아가 제1 표시 영역의 표시 품질을 향상시킬 수 있다.
본 출원의 표시 패널 및 표시 장치에 따르면, 동일한 색상의 제1 서브 픽셀에 전기적으로 연결된 신호 출력 단자의 충전 방식이 동일하여, 동일한 색상의 제1 서브 픽셀이 동일한 충전 효율로 충전되도록 보장 할 수 있어, 상이한 충전 효율로 인한 동일한 색상의 제1 서브 픽셀의 휘도 차이를 피면하여, 제1 표시 영역의 표시 불균일(mura, 무라)을 방지할 수 있고, 더 나아가 제1 표시 영역의 표시 품질을 향상시킬 수 있다.
본 출원의 다른 특징, 목적 및 이점은 첨부 도면을 참조하여 비제한적인 실시예에 대한 상세한 설명을 통해 더욱 명백해질 것이며, 여기서 동일하거나 유사한 부호는 동일하거나 유사한 특징을 나타내고, 첨부 도면은 실제 축척으로 그려지지 않았다.
도 1은 본 출원의 일 실시예에 따른 표시 패널의 개략적인 평면도를 나타낸다.
도 2는 예시에 의해 제공되는 도 1의 Q 영역의 부분 확대도를 나타낸다.
도 3은 본 출원의 일 실시예에 따른 제1 서브 픽셀과 디멀티플렉서 사이의 연결의 개략도를 나타낸다.
도 4는 본 출원의 일 실시예에 따른 표시 패널의 개략적인 타이밍도를 나타낸다.
도 5는 본 출원의 다른 실시예에 따른 제1 서브 픽셀과 디멀티플렉서 사이의 연결의 개략도를 나타내고, 도 1과 비교하여, 동일한 열의 제1 픽셀 유닛에서 동일한 색상의 제1 서브 픽셀에 대응하는 제1 픽셀 회로는 동일한 열에 위치한다.
도 6은 본 출원의 일 실시예에 따른 제1 서브 픽셀 및 제2 서브 픽셀과 디멀티플렉서의 출력 단자와의 관계를 개략적으로 나타낸다.
도 7은 본 출원의 다른 실시예에 따른 표시 패널의 개략적인 구조도를 나타낸다.
도 8은 본 출원의 일 실시예에 따른 표시 장치의 개략적인 구조도를 나타낸다.
도 9는 도 8의 A-A 방향 단면의 개략적인 구조도를 나타낸다.
이하, 본 출원의 다양한 양태의 특징 및 실시예에 대해 상세히 설명하는 바, 본 출원의 목적, 기술적 해결책 및 이점을 보다 명확하게 하기 위하여 하기 도면 및 특정 실시예와 결합하여 본 출원을 더욱 상세하게 설명한다. 본 명세서에 기술된 특정 실시예는 본 출원을 설명하기 위한 것일 뿐, 본 출원을 제한하려는 것이 아님을 이해해야 한다. 본 출원은 이러한 특정 세부사항의 일부가 없이도 실시될 수 있다는 것은 당업자에게 명백한 것이다. 실시예에 대한 하기 설명은 단지 본 출원의 예를 예시함으로써 본 출원에 대한 더 나은 이해를 제공하기 위한 것이다.
풀스크린을 구현하기 위해 표시 패널에 투광성 표시 영역을 배치할 수 있다. 일반적으로 투광성 표시 영역의 픽셀 밀도(Pixels Per Inch, PPI)는 표시 패널의 다른 영역의 픽셀 밀도보다 작다. 또한, 종래 기술에서는 디멀티플렉서(Demux)의 서로 다른 신호 출력 단자에 따라 충전 방식이 서로 다르다는 것을 고려하지 않았고, 서로 다른 충전 방식에 따라 대응하는 충전 효율이 다르다는 것을 고려하지 않았다. 종래 기술에서는 일반적으로 투광성 표시 영역의 다양한 색상의 서브 픽셀을 디멀티플렉서의 각 신호 출력 단자에 임의로 연결함으로써, 투광성 표시 영역의 동일한 색상의 서브 픽셀이 서로 다른 충전 방식의 신호 출력 단자에 대응되도록 하여, 동일한 색상의 서브 픽셀의 충전 효율이 일치하지 않아, 동일한 색상의 서브 픽셀의 휘도가 일치하지 않게 한다. 또한 투광성 표시 영역의 픽셀 밀도가 비교적 작고, 동일한 색상의 서브 픽셀의 휘도가 일치하지 않으면 쉽게 사람의 눈에 보이는 무라(mura)가 나타난다.
상기와 같은 문제점을 해결하기 위하여, 본 출원의 실시예는 표시 패널 및 표시 장치를 제공하며, 이하에서는 도면을 참조하여 표시 패널 및 표시 장치의 각 실시예에 대해 설명한다.
본 출원의 일 실시예는 표시 패널을 제공하는 바, 해당 표시 패널은 유기발광다이오드(Organic Light Emitting Diode, OLED) 표시 패널일 수 있다.
도 1은 본 출원의 일 실시예에 따른 표시 패널의 개략적인 평면도를 나타내고, 도 2는 도 1의 Q 영역의 부분 확대도를 나타낸다.
도 1에 도시된 바와 같이, 표시 패널(100)은 표시 영역 및 표시 영역을 둘러싸는 비표시 영역(NA)을 구비한다. 표시 영역은 제1 표시 영역(AA1) 및 제2 표시 영역(AA2)을 포함한다. 제1 표시 영역(AA1)의 광 투과율은 제2 표시 영역(AA2)의 광 투과율보다 크다.
본 명세서에서, 제1 표시 영역(AA1)의 광 투과율은 15% 이상일 수 있다. 제1 표시 영역(AA1)의 광 투과율이 15%보다 크거나, 심지어 40%보다 크거나, 심지어 더 높은 광 투과율을 갖도록 하기 위해, 본 실시예에서, 표시 패널(100)의 기능 필름 층의 적어도 일부의 광 투과율은 80%보다 클 수 있고, 심지어 기능 필름 층의 적어도 일부의 광 투과율은 90%보다 클 수 있다.
본 출원의 실시예의 표시 패널(100)에 따르면, 제1 표시 영역(AA1)의 광 투과율이 제2 표시 영역(AA2)의 광 투과율보다 크므로 표시 패널(100)이 제1 표시 영역(AA1)의 뒷면에 감광 어셈블리를 집적할 수 있다. 예를 들어 카메라와 같은 감광 어셈블리를 화면 밑에 집적함과 동시에 제1 표시 영역(AA1)은 화면을 표시할 수 있어, 표시 패널(100)의 표시 영역을 증가하여, 표시 장치의 풀스크린 디자인을 구현한다.
제1 표시 영역(AA1)의 형상은 원형, 타원, 직사각형 또는 기타 다각형일 수 있다. 제1 표시 영역(AA1)은 표시 패널(100)의 가장자리에 배치하거나 또는 표시 패널(100)의 중앙에 가까운 위치에 배치할 수 있으며, 제1 표시 영역(AA1)의 구체적인 형태 및 위치는 실제 수요에 따라 배치할 수 있는 바, 본 출원은 이에 대해 한정하지 않는다.
도 3은 본 출원의 일 실시예에 따른 제1 서브 픽셀과 디멀티플렉서 사이의 연결의 개략도를 나타낸다. 도 1 내지 도 3을 함께 참조하면, 본 출원의 실시예에 따른 표시 패널(100)은 제1 픽셀 유닛(10) 및 디멀티플렉서(20)를 포함할 수 있다. 제1 표시 영역(AA1)에는 복수의 제1 픽셀 유닛(10)이 위치하며, 각 제1 픽셀 유닛(10)은 적어도 3가지 색상의 제1 서브 픽셀(11)을 포함한다. 본 출원의 도면에는 각 제1 픽셀 유닛(10)이 모두 3가지 색상의 제1 서브 픽셀(11)을 포함하는 것을 나타내고 있다. 디멀티플렉서(20)는 표시 패널(100)의 비표시 영역(NA)에 위치한다. 디멀티플렉서(20)는 충전 방식이 서로 다른 적어도 2개의 신호 출력 단자를 포함한다. 본 출원의 도면에는 디멀티플렉서(20)가 충전 방식이 다른 2개의 신호 출력 단자, 즉 제1 신호 출력 단자(21) 및 제2 신호 출력 단자(22)를 포함하는 것을 나타내고 있다.
각 제1 픽셀 유닛(10)에서 동일한 색상의 제1 서브 픽셀(11)은 각 디멀티플렉서(20)의 충전 방식이 동일한 신호 출력 단자와 전기적으로 연결된다. 예시적으로, 도 3에 도시된 바와 같이, 제1 픽셀 유닛(10)은 제1 색상의 제1 서브 픽셀(111), 제2 색상의 제1 서브 픽셀(112) 및 제3 색상의 제1 서브 픽셀(113),이 3가지 색상의 제1 서브 픽셀(11)을 포함한다. 제1 픽셀 유닛(10)에서 3개의 3가지 색상의 제1 서브 픽셀(11)은 "품(品)"자 형으로 분포될 수 있다. 본 출원의 도면에서, 동일한 무늬는 동일한 색상의 서브 픽셀을 나타낸다.
도 3에는 4행 2열의 총 8개의 제1 픽셀 유닛(10)이 도시되어 있으며, 각 제1 픽셀 유닛(10)에서 제1 색상의 제1 서브 픽셀(111)은 디멀티플렉서(20)의 제1 신호 출력 단자(21)에 전기적으로 연결되고, 각 제1 픽셀 유닛(10)에서 제2 색상의 제1 서브 픽셀(112)은 디멀티플렉서(20)의 제2 신호 출력 단자(22)에 전기적으로 연결되고, 각 제1 픽셀 유닛(10)에서 제3 색상의 제1 서브 픽셀(113)은 디멀티플렉서(20)의 제1 신호 출력 단자(21)에 전기적으로 연결된다.
예시적으로, 디멀티플렉서(20)의 신호 입력 단자와 신호 출력 단자는 1:N일 수 있으며, 여기서 N은 2 이상의 양의 정수이다. 즉, 디멀티플렉서(20)는 하나의 신호 입력 단자와 N개의 신호 출력 단자를 갖는다. 예를 들어, 디멀티플렉서(20)는 3개의 신호 출력 단자를 가지며, 3개의 신호 출력 단자 중 적어도 2개는 서로 다른 충전 방식를 가질 수 있다.
예시적으로, 시분할 다중화 방식에 의해 하나의 신호 입력 단자로부터 상이한 신호를 수신하고, 서로 다른 신호 출력 단자를 통해 상이한 신호를 송신할 수 있다.
도 3을 참조하면, 디멀티플렉서(20)에는 제1 신호 출력 단자(21) 및 제2 신호 출력 단자(22)를 포함되는 것이 도시되어 있다. 도 4는 본 출원의 일 실시예에 따른 표시 패널의 타이밍도를 나타낸다. 예시적으로, 제1 신호 출력 단자(21)는 제1 제어 신호 단자(SW1)에 의해 출력되는 제1 제어 신호에 의해 제어되며, 제1 제어 신호가 로우 레벨 신호일 경우, 제1 신호 출력 단자(21)는 신호를 출력할 수 있다. 제2 신호 출력 단자(22)는 제2 제어 신호 단자(SW2)에 의해 출력되는 제2 제어 신호에 의해 제어되며, 제2 제어 신호가 로우 레벨 신호일 경우, 제2 신호 출력 단자(22)는 신호를 출력할 수 있다.
예시적으로, 한 행의 주사 시간 내에서 제1 제어 신호는 먼저 로우 레벨이고, 그 다음 제2 제어 신호가 로우 레벨이 되며, 시분할 다중화가 필요하기 때문에 제1 제어 신호의 로우 레벨과 제2 제어 신호의 로우 레벨은 중첩되지 않는다. 본 출원의 실시예에 의해 제공되는 표시 패널은 각 행의 제1 픽셀 유닛(10)와 전기적으로 연결된 주사선(미도시)을 더 포함하고, 주사선을 통해 각 행의 제1 픽셀 유닛(10)에 주사 신호(SCAN)를 전달한다. 각 행의 주사 시간이 상대적으로 짧기 때문에 주사 신호(SCAN)의 로우 레벨은 제2 제어 신호의 로우 레벨과 중첩될 수 있다. 주사 신호(SCAN)가 로우 레벨인 경우에만 제1 신호 출력 단자(21) 및 제2 신호 출력 단자(22)에서 출력되는 신호가 대응하는 제1 서브 픽셀에 기입될 수 있다. 따라서, 제1 제어 신호와 주사 신호의 로우 레벨가 중첩되지 않고, 제1 신호 출력 단자(21)에서 출력된 신호가 먼저 신호 라인에 저장된 다음, 대응하는 제1 서브 픽셀에충전되면, 제1 신호 출력 단자(21)의 충전 방식은 라인 충전 방식이라고 할 수 있다. 하지만 제2 제어 신호와 주사 신호의 로우 레벨이 중첩되고, 제2 제어 신호 단자(22)에 의해 출력된 신호가 대응하는 제1 서브 픽셀에 직접 충전되면, 제2 신호 출력 단자(22)의 충전 방식은 직접 충전 방식이라고 할 수 있다. 두 충전 방식의 충전 효율은 다르다.
본 출원의 실시예에 따르면, 동일한 색상의 제1 서브 픽셀과 전기적으로 연결된 신호 출력 단자의 충전 방식은 동일하므로, 동일한 색상의 제1 서브 픽셀이 동일한 충전 효율로 충전되도록 보장할 수 있어, 상이한 충전 효율로 인한 동일한 색상의 제1 서브 픽셀의 휘도 차이를 피면하여, 제1 표시 영역의 표시 불균일(mura, 무라)을 방지할 수 있고, 나아가 제1 표시 영역의 표시 품질을 향상시킬 수 있다.
일부 실시예에서, 계속해서 도 3을 참조하면, 본 출원의 실시예에 의해 제공되는 표시 패널은 제1 픽셀 회로(12) 및 제1 데이터 라인(13)을 더 포함한다. 각 제1 서브 픽셀(11) 각자는 하나의 제1 픽셀 회로(12)에 전기적으로 연결된다. 본 출원의 도면에서, 각 색상의 제1 서브 픽셀(11)의 무늬는 대응하는 제1 픽셀 회로의 무늬와 동일하다. 예시적으로, 제1 색상의 제1 서브 픽셀(111)은 제1 픽셀 회로(121)에 대응하여 전기적으로 연결되고, 제2 색상의 제1 서브 픽셀(112)은 제1 픽셀 회로(122)에 대응하여 전기적으로 연결되고, 제3 색상의 제1 서브 픽셀(113)은 제1 픽셀 회로(123)에 대응하여 전기적으로 연결된다. 동일한 열의 제1 픽셀 유닛(10)에서, 제2 색상의 제1 서브 픽셀(112)에 대응하는 제1 픽셀 회로(122)는 동일한 열에 위치할 수 있고, 제1 색상의 제1 서브 픽셀(111)에 대응하는 제1 픽셀 회로(121)는 제1 색상의 제1 서브 픽셀(111)에 인접하여 배치될 수 있고, 제3 색상의 제1 서브 픽셀(113)에 대응하는 제1 픽셀 회로(123)는 제3 색상의 제1 서브 픽셀(113)에 인접하여 배치될 수 있다.
일부 실시예에서, 제1 픽셀 회로(12)의 회로 구조는 2T1C 회로, 3T1C 회로, 6T1C 회로, 6T2C 회로, 7T1C 회로, 7T2C 회로, 또는 9T1C 회로 중 임의의 어느 한 종류일 수 있다. 본 명세서에서, "2T1C 회로"는 픽셀 회로에 2개의 박막 트랜지스터(T)와 1개의 커패시터(C)를 포함하는 픽셀 회로를 가리키며, 기타 "7T1C 회로", "7T2C 회로", "9T1C 회로" 등은 순차적으로 유추된다.
일부 실시예에서, 복수의 제1 데이터 라인(13)은 제1 표시 영역(AA1)에서 열 방향(Y)을 따라 연장되고 또한 행 방향(X)에서 이격되어 분포되며, 여기서 "행"과 "열"은 서로 바뀔 수 있다. 제1 데이터 라인(13)은 제1 픽셀 회로(12) 및 디멀티플렉서(20)의 신호 출력 단자와 전기적으로 연결되고, 또한 동일한 제1 데이터 라인(13)과 전기적으로 연결된 제1 서브 픽셀(11)과 색상이 동일하다. 즉, 하나의 제1 데이터 라인(13)은 한 색상의 제1 서브 픽셀(11)에만 전기적으로 연결되어, 동일한 색상의 제1 서브 픽셀과 전기적으로 연결된 신호 출력 단자의 동일한 충전 방식을 구현하는 것이 간단하고 편리하다.
여기서, 제1 데이터 라인(13)이 열 방향(Y)으로 연장된다는 것은 제1 데이터 라인(13)이 전체적으로 열 방향(Y)으로 연장되어 있음을 의미한다. 도 3에 도시된 바와 같이, 제1 데이터 라인(13)은 예로서 제1 서브 데이터 라인(131), 제2 서브 데이터 라인(132) 및 제3 서브 데이터 라인(133)을 포함한다. 제1 서브 데이터 라인(131)은 제1 색상의 제1 서브 픽셀(111)과 전기적으로 연결되고, 제2 서브 데이터 라인(132)은 제2 색상의 제1 서브 픽셀(112)과 전기적으로 연결되고, 제3 서브 데이터 라인(133)은 제3 색상의 제1 서브 픽셀(113)과 전기적으로 연결된다. 동일한 열의 제1 픽셀 유닛(10)에는 3개 열의 제1 픽셀 회로(12)가 대응하여 있으며, 제2 색상의 제1 서브 픽셀(112)에 대응하는 제1 픽셀 회로(122)는 동일한 열에 위치할 수 있고, 다른 2개 열의 제1 픽셀 회로(12) 중의 각 열은 모두 제1 색상의 제1 서브 픽셀(111)에 대응하는 제1 픽셀 회로(121) 및 제3 색상의 제1 서브 픽셀(113)에 대응하는 제1 픽셀 회로(123)를 포함한다. 각 제1 데이터 라인(13)이 한 색상의 제1 서브 픽셀(11)에만 전기적으로 연결되도록 보장하기 위해, 제1 서브 데이터 라인(131)과 제3 서브 데이터 라인(133)은 인터리빙(교착)될 수 있고, 또한 제1 서브 데이터 라인(131)과 제3 서브 데이터 라인(133)은 전체적으로 열 방향(Y)으로 연장된다.
도 5는 본 출원의 다른 실시예에 따른 제1 서브 픽셀과 디멀티플렉서 사이의 연결의 개략도를 나타낸다. 일부 선택적인 실시예에서, 도 2 및 도 5에 도시된 바와 같이, 복수의 제1 픽셀 유닛(10)은 어레이 형태로 제1 표시 영역(AA1)에 분포될 수 있다. 동일한 열의 제1 픽셀 유닛(10)에서, 동일한 색상의 제1 서브 픽셀(11)에 대응하는 제1 픽셀 회로(12)는 동일한 열에 위치한다. 예시적으로, 동일한 열의 제1 픽셀 유닛(10)에서, 제1 색상의 제1 서브 픽셀(111)에 대응하는 제1 픽셀 회로(121)는 동일한 열에 위치하고, 제2 색상의 제1 서브 픽셀(112)에 대응하는 제1 픽셀 회로(122)는 동일한 열에 위치하고, 제3 색상의 제1 서브 픽셀(113)에 대응하는 제1 픽셀 회로(123)는 동일한 열에 위치한다. 이와 같이, 각 색상의 제1 서브 픽셀(11)에 대응하는 제1 데이터 라인(13)은 열 방향(Y)을 따라 직선형으로 연장될 수 있다. 즉, 각 색상의 제1 서브 픽셀(11)에 대응하는 제1 데이터 라인(13)은 인터리빙 되지 않아 제1 데이터 라인(13) 상의 신호가 서로 간섭하는 것을 방지할 수 있다.
도 6은 본 출원의 일 실시예에 따른 제1 서브 픽셀 및 제2 서브 픽셀과 디멀티플렉서의 출력 단자와의 관계를 개략적으로 나타낸다. 일부 선택적인 실시예에서, 도 2 및 도 6에 도시된 바와 같이, 표시 패널은 제2 픽셀 유닛(30), 제2 픽셀 회로(32) 및 제2 데이터 라인(33)을 더 포함할 수 있다. 제2 표시 영역(AA2)에는 복수의 제2 픽셀 유닛(30)이 위치하며, 각 제2 픽셀 유닛(30)은 적어도 3가지 색상의 제2 서브 픽셀(31)를 포함할 수 있다. 예시적으로, 동일한 색상의 제1 서브 픽셀(11)과 제2 서브 픽셀(31)의 크기는 동일할 수 있고, 인접한 2개의 동일한 색상의 제1 서브 픽셀(11) 사이의 거리는 인접한 2개의 동일한 색상의 제2 서브 픽셀(31)의 크기보다 클 수 있어, 제1 표시 영역(AA1)의 광 투과율을 증가시킬 수 있다. 도 2에서는 제1 픽셀 유닛(10)이 가상적인 서브 픽셀(114)을 포함하는 것을 나타내고 있는 바, 가상적인 서브 픽셀(114)은 그것이 하나의 서브 픽셀 위치를 차지하지만, 그 위치에 서브 픽셀 구조가 설치되지 않았음을 나타낸다. 동일한 마스크로 제1 서브 픽셀과 제2 서브 픽셀을 동시에 형성하여 프로세스를 절감할 수 있다.
각 제2 서브 픽셀(31) 각자에는 하나의 제2 픽셀 회로(32)가 전기적으로 연결된다. 예시적으로, 제2 픽셀 유닛(30)은 제1 색상의 제2 서브 픽셀(311), 제2 색상의 제2 서브 픽셀(312) 및 제3 색상의 제2 서브 픽셀(313), 이 3가지 색상의 제2 서브 픽셀을 포함할 수 있다. 제1 색상의 제2 서브 픽셀(311)은 제2 픽셀 회로(321)에 대응하여 전기적으로 연결되고, 제2 색상의 제2 서브 픽셀(312)은 제2 픽셀 회로(322)에 대응하여 전기적으로 연결되고, 제2 서브 픽셀(313)은 제3 픽셀 회로(322)에 대응하여 전기적으로 연결된다.
예시적으로, 제2 픽셀 회로(32)의 회로 구조는 제1 픽셀 회로(12)의 회로 구조와 동일할 수 있다. 또는, 제2 픽셀 회로(32)에 포함되는 트랜지스터의 수량 및/또는 커패시터의 수량은 제1 픽셀 회로(12)에 포함되는 트랜지스터의 수량 및/또는 커패시터의 수량보다 많을 수 있다.
복수의 제2 데이터 라인(33)은 제2 표시 영역(AA2)에서 열 방향(Y)을 따라 연장되며, 또한 행 방향(X)에서 이격되어 분포된다. 제2 데이터 라인(33)은 제2 픽셀 회로(32) 및 디멀티플렉서(20)의 신호 출력 단자와 전기적으로 연결된다. 제2 표시 영역(AA2)의 픽셀 밀도가 비교적 높기 때문에, 동일한 종류의 제2 서브 픽셀이 서로 다른 충전 방식의 신호 출력 단자와 전기적으로 연결되어도 제2 표시 영역(AA2)은 뚜렷한 무라를 나타내지 않는다. 따라서, 각 색상의 제2 서브 픽셀에 전기적으로 연결된 신호 출력 단자의 충전 방식에 대해 제한하지 않을 수 있다. 각 디멀티플렉서(20)는 일반적으로 행 방향(X)을 따라 분포되므로, 각 제2 데이터 라인(33)은 상대적으로 가까운 거리의 디멀티플렉서(20)의 신호 출력 단자와 전기적으로 연결될 수 있어, 제2 데이터 라인(33)과 디멀티플렉서(20)의 신호 출력 단자 사이의 연결 라인의 길이를 단축할 수 있어, 프레임을 더욱 감소시킬 수 있다.
일부 선택적인 실시예에서, 도 2 및 도 6을 계속 참조하면, 복수의 제2 픽셀 유닛(30)은 어레이 형태로 제2 표시 영역(AA2)에 분포될 수 있다. 제2 픽셀 유닛(30)은 제1 색상의 제2 서브 픽셀(311), 제2 색상의 제2 서브 픽셀(312) 및 제3 색상의 제2 서브 픽셀(313)를 포함한다.
예시적으로, 동일한 열의 제2 픽셀 유닛(30)에서, 제2 색상의 제2 서브 픽셀(312)에 대응하는 제2 픽셀 회로(322)는 동일한 열에 위치할 수 있고, 제1 색상의 제2 서브 픽셀(311)에 대응하는 제2 픽셀 회로(321)는 제1 색상의 제2 서브 픽셀(311)에 인접하여 배치될 수 있고, 제3 색상의 제2 서브 픽셀(313)에 대응하는 제2 픽셀 회로(323)는 제3 색상의 제2 서브 픽셀(313)에 인접하여 배치될 수 있다. 즉, 동일한 열의 제2 픽셀 유닛(30)에는 3개 열의 제2 픽셀 회로(32)가 대응되어 있으며, 제2 색상의 제2 서브 픽셀(312)에 대응하는 제2 픽셀 회로(322)는 동일한 열에 위치할 수 있고, 다른 2개 열의 제2 픽셀 회로(32) 중의 각 열은 모두 제1 색상의 제2 서브 픽셀(311)에 대응하는 제2 픽셀 회로(321) 및 제3 색상의 제2 서브 픽셀(313)에 대응하는 제2 픽셀 회로(323)를 포함한다. 즉, 동일한 열의 제2 픽셀 유닛(30)은 제1 열의 제2 픽셀 회로, 제2 열의 제2 픽셀 회로 및 제3 열의 제2 픽셀 회로에 대응한다. 여기서, 제1 열의 제2 픽셀 회로 및 제3 열의 제2 픽셀 회로는 제1 색상의 제2 서브 픽셀 및 제3 색상의 제2 서브 픽셀에 전기적으로 연결되고, 또한 제1 열의 제2 픽셀 회로에서 임의의 인접한 2개의 제2 픽셀 회로에 전기적으로 연결된 제2 서브 픽셀의 색상은 서로 다르며, 제3 열의 제2 픽셀 회로에서 임의의 인접한 2개의 제2 픽셀 회로에 전기적으로 연결된 제2 서브 픽셀의 색상은 서로 다르고, 제1 열의 제2 픽셀 회로와 제3 열의 제2 픽셀 회로에서 동일한 행에 있는 2개의 제2 픽셀 회로에 전기적으로 연결된 제2 서브 픽셀은 색상이 서로 다르며, 제2 열의 제2 픽셀 회로는 제2 색상의 제2 서브 픽셀에 전기적으로 연결된다.
제2 데이터 라인(33)은 모두 열 방향(Y)을 따라 직선형으로 연장될 수 있으며, 각 제2 데이터 라인(33)은 동일한 열에 위치하는 제2 픽셀 회로(32)와 전기적으로 연결된다. 예시적으로, 제2 데이터 라인(33)은 제4 서브 데이터 라인(331), 제5 서브 데이터 라인(332) 및 제6 서브 데이터 라인(333)을 포함할 수 있다. 제4 서브 데이터 라인(331)은 제1 열의 제2 픽셀 회로와 전기적으로 연결되고, 제5 서브 데이터 라인(332)은 제2 열의 제2 픽셀 회로와 전기적으로 연결되며, 제6 서브 데이터 라인(333)은 제3 열의 제2 픽셀 회로와 전기적으로 연결된다. 이와 같이, 각 열의 제2 픽셀 유닛(30)에 대응하는 3개의 제2 데이터 라인(33)이 모두 인터리빙되지 않아, 데이터 라인 상의 신호가 서로 간섭하는 것을 방지할 수 있다. 그리고 위에서 언급한 바와 같이, 제2 표시 영역(AA2)의 픽셀 밀도가 비교적 크기 때문에, 동일한 종류의 제2 서브 픽셀이 서로 다른 충전 방식의 신호 출력 단자와 전기적으로 연결되더라도 제2 표시 영역(AA2)은 뚜렷한 무라(mura)를 나타내지 않는다. 따라서, 제4 서브 데이터 라인(331)과 제6 서브 데이터 라인(333)은 서로 다른 색상의 제2 서브 픽셀에 전기적으로 연결될 수 있다.
일부 선택적인 실시예에서, 도 2 및 도 6을 계속 참조하면, 제1 픽셀 유닛(10)은 제1 색상의 제1 서브 픽셀(111), 제2 색상의 제1 서브 픽셀(112) 및 제3 색상의 제1 서브 픽셀(113)을 포함한다. 제1 데이터 라인(13)은 제1 서브 데이터 라인(131), 제2 서브 데이터 라인(132) 및 제3 서브 데이터 라인(133)을 포함한다. 동일한 열의 제1 픽셀 유닛(10)에서, 동일한 색상의 제1 서브 픽셀(11)에 대응하는 제1 픽셀 회로(12)는 동일한 열에 위치할 수 있다. 제1 서브 데이터 라인(131)은 제1 색상의 제1 서브 픽셀(111)과 전기적으로 연결되고, 제2 서브 데이터 라인(132)은 제2 색상의 제1 서브 픽셀(112)과 전기적으로 연결되고, 제3 서브 데이터 라인(133)은 제3 색상의 제1 서브 픽셀(113)과 전기적으로 연결된다. 각 제1 서브 데이터 라인(131), 각 제2 서브 데이터 라인(132) 및 각 제3 서브 데이터 라인(133)은 제4 서브 데이터 라인(331), 제5 서브 데이터 라인(332) 및 제6 서브 데이터 라인(333) 중 어느 하나를 매칭되게 통해 대응하는 신호 출력 단자와 전기적으로 연결된다. 예시적으로, 제1 서브 데이터 라인(131)은 제5 서브 데이터 라인(332)을 매칭되게 통해 제1 신호 출력 단자(21)와 전기적으로 연결될 수 있고, 제2 서브 데이터 라인(132)은 제4 서브 데이터 라인(331)을 매칭되게 통해 제2 신호 출력 단자(22)와 전기적으로 연결될 수 있고, 제3 서브 데이터 라인(133)은 제6 서브 데이터 라인(333)을 매칭해게 통과하여 제1 신호 출력 단자(21)와 전기적으로 연결될 수 있다. 여기서 매칭은 각 제1 서브 데이터 라인(131)에 연결된 각 제2 데이터 라인 중의 서브 데이터 라인에 대응하는 신호 출력 단자의 충전 방식이 동일하다는 것을 의미하고, 마찬가지로 각 제2 서브 데이터 라인(132)에 연결된 각 제2 데이터 라인 중의 서브 데이터 라인에 대응하는 신호 출력 단자의 충전 방식은 동일하고, 각 제3 서브 데이터 라인(133)에 연결된 각 제2 데이터 라인 중의 서브 데이터 라인에 대응하는 신호 출력 단자의 충전 방식이 동일하다는 것을 의미한다.
제1 표시 영역(AA1)과 디멀티플렉서(20)는 일반적으로 표시 패널의 열 방향의 양측에 위치하며, 이들 사이의 거리는 비교적 멀어, 표시 패널에 너무 많은 신호선이 있는 것을 방지할 수 있다. 만약 제1 데이터 라인(13)과 디멀티플렉서(20)를 직접 연결하면, 각 제1 데이터 라인(13)은 또한 제2 표시 영역(AA2)을 통과할 필요가 있으므로, 제2 표시 영역(AA2)에 너무 많은 신호선이 있도록 한다
일부 선택적인 실시예에서, 디멀티플렉서(20)는 충전 방식이 다른 제1 신호 출력 단자(21) 및 제2 신호 출력 단자(22)를 포함할 수 있고, 제1 서브 데이터 라인(131) 및 제3 서브 데이터 라인(133)은 제1 신호 출력 단자(21)에 전기적으로 연결되고, 제2 서브 데이터 라인(132)은 제2 신호 출력 단자(22)에 전기적으로 연결된다. 물론 이는 하나의 예일 뿐이며, 동일한 색상의 제1 서브 픽셀에 전기적으로 연결된 신호 출력 단자의 충전 방식이 동일함을 보장하는 조건하에, 각 서브 데이터 라인과 각 신호 출력 단자의 연결 관계는 실제 수요에 따라 설정할 수 있으며, 본 출원은 이에 대해 제한하지 않는다.
일부 선택적인 실시예에서, 도 3 또는 도 5를 참조하면, 각 디멀티플렉서(20)는 제1 트랜지스터(23) 및 제2 트랜지스터(24)를 포함할 수 있다. 제1 트랜지스터(23)의 게이트는 제1 제어 신호 단자(SW1)에 전기적으로 연결되고, 제2 트랜지스터(24)의 게이트는 제2 제어 신호 단자(SW2)에 전기적으로 연결된다. 제1 트랜지스터(23)의 제1 극(231)은 제1 신호 출력 단자(21)이고, 제2 트랜지스터(24)의 제1 극(241)은 제2 신호 출력 단자(22)이고, 제1 트랜지스터(23)의 제2 극(232)과 제2 트랜지스터(24)의 제2 극(242)은 팬아웃(Fan Out) 라인(40)에 전기적으로 연결된다. 이상은 디멀티플렉서(20)의 하나의 회로 구조일 뿐이며, 디멀티플렉서(20)의 회로 구조는 이에 한정되지 않으며, 디멀티플렉서(20)의 회로 구조는 실제 수요에 따라 설정할 수 있다.
도 7은 본 출원의 다른 실시예에 따른 표시 패널의 개략적인 구조도를 나타낸다. 도 7에 도시된 바와 같이, 표시 패널(100)은 결속 영역(50)을 더 포함한다. 팬아웃 라인(40)은 결속 영역(50)까지 연장된다. 일부 실시예에서, 표시 패널(100)은 집적 회로(Integrated Circuit, IC) 칩 및 연성 인쇄 회로(Flexible Printed Circuit, FPC)를 더 포함하고, IC 칩은 연성 인쇄 회로 기판을 통해 결속 영역(50)에 배치될 수 있다. 각 디멀티플렉서(20) 각자는 팬아웃 라인(40)을 통해 IC 칩에 전기적으로 연결되어 IC 칩에서 전송되는 데이터 신호를 수신한다.
일부 선택적인 실시예에서, 제1 색상의 제1 서브 픽셀(111)과 제1 색상의 제2 서브 픽셀(311)은 모두 적색 서브 픽셀일 수 있고, 제2 색상의 제1 서브 픽셀(112)과 제2 색상의 제2 서브 픽셀(312)은 모두 녹색 서브 픽셀일 수 있고, 제3 색상의 제1 서브 픽셀(113)과 제3 색상의 제2 서브 픽셀(313)는 모두 청색 서브 픽셀일 수 있다. 물론, 상기는 예시일 뿐, 제1 색상은 적색으로 한정되지 않고, 제2 색상은 녹색으로 한정되지 않으며, 제3 색상은 청색으로 한정되지 않으며, 실제 수요에 따라 각 서브 픽셀에 대응하는 색상을 설정할 수 있다.
본 출원의 실시예는 표시 장치를 더 제공하며, 해당 표시 장치는 전술한 실시예 중 어느 하나의 표시 패널(100)을 포함할 수 있다. 이하에서는, 일 실시예의 표시 장치를 예로 들어 설명한다. 해당 실시예에서, 표시 장치는 전술한 실시예의 표시 패널(100)을 포함한다.
도 8은 본 출원의 일 실시예에 따른 표시 장치의 개략적인 평면도를 나타내고, 도 9는 일 실시예에 따른 도 8의 A-A 방향 단면도를 나타낸다. 본 실시예의 표시 장치에서, 표시 패널(100)은 전술한 실시예 중 하나의 표시 패널(100)일 수 있고, 표시 패널(100)은 제1 표시 영역(AA1), 제2 표시 영역(AA2) 및 제1 표시 영역(AA1)과 제2 표시 영역(AA2) 사이의 과도 표시 영역(TA)을 구비하고, 제1 표시 영역(AA1)의 광 투과율은 제2 표시 영역(AA2)의 광 투과율보다 크다.
표시 패널(100)은 서로 대향하는 제1 면(S1) 및 제2 면(S2)을 포함하며, 제1 면(S1)은 표시 면이다. 표시 장치는 감광 어셈블리(200)를 더 포함하고, 감광 어셈블리(200)는 표시 패널(100)의 제2 면(S2) 측에 위치하며, 감광 어셈블리(200)는 제1 표시 영역(AA1)의 위치에 대응한다.
감광 어셈블리(200)는 외부 이미지 정보를 수집하기 위한 이미지 수집 장치일 수 있다. 본 실시예에서, 감광 어셈블리(200)는 상보성 금속 산화물 반도체(Complementary Metal Oxide Semiconductor, CMOS) 이미지 수집 장치이고, 일부 다른 실시예에서 감광 어셈블리(200)는 전하 결합 소자(Charge-coupled Device, CCD) 이미지 수집 장치 등 기타 형태의 이미지 수집 장치일 수도 있다. 감광 어셈블리(200)는 이미지 수집 장치에 한정되지 않을 수 있음을 이해할 수 있고, 예를 들어 일부 실시예에서, 감광 어셈블리(200)는 적외선 센서, 근접 센서, 적외선 렌즈, 투광 감지 소자, 주변 광 센서 및 도트 매트릭스 프로젝터 등 광 센서일 수도 있다. 또한, 표시 장치는 표시 패널(100)의 제2 면(S2)에 이어피스, 스피커 등의 기타 부품을 집적할 수도 있다.
본 출원의 실시예에 의해 제공되는 표시 장치에 따르면, 동일한 색상의 제1 서브 픽셀에 전기적으로 연결된 신호 출력 단자의 충전 방식이 동일하여, 동일한 색상의 제1 서브 픽셀이 동일한 충전 효율로 충전되도록 보장 할 수 있어, 상이한 충전 효율로 인한 동일한 색상의 제1 서브 픽셀의 휘도 차이를 피면하여, 제1 표시 영역의 표시 불균일(mura, 무라)을 방지할 수 있고, 더 나아가 제1 표시 영역의 표시 품질을 향상시킬 수 있다.
상술한 바와 같은 본 출원의 실시예들은 모든 세부 사항을 다 상세히 설명하지 않았으며, 본 출원의 범위를 제한하지 않는다. 상기 설명에 따라 당업자는 많은 수정 및 변형을 이룰 수 있음은 명백한 것이다. 본 출원의 원리 및 실제 응용을 보다 잘 해석하기 위해 본 명세서에서는 이러한 실시예들을 구체적으로 설명하여, 당업자가 본 출원을 더 잘 이용하고 본 출원에 기초하여 수정하여 사용하도록 한다. 본 출원의 범위는 첨부된 청구범위에 의해서만 제한된다.

Claims (14)

  1. 표시 패널에 있어서,
    상기 표시 패널은 표시 영역 및 표시 영역을 둘러싸는 비표시 영역을 포함하고, 상기 표시 영역은 제1 표시 영역 및 제2 표시 영역을 포함하며, 상기 제1 표시 영역의 광 투과율은 상기 제2 표시 영역의 광 투과율보다 크고,
    상기 표시 패널은 제1 픽셀 유닛 및 디멀티플렉서를 포함하며,
    복수의 상기 제1 픽셀 유닛은 상기 제1 표시 영역에 위치하고, 각 상기 제1 픽셀 유닛은 적어도 3가지 색상의 제1 서브 픽셀을 포함하며,
    복수의 상기 디멀티플렉서는 상기 비표시 영역에 위치하고, 각 상기 디멀티플렉서는 충전 방식이 서로 다른 적어도 2개의 신호 출력 단자를 포함하며,
    상기 디멀티플렉서는 충전 방식이 서로 다른 제1 신호 출력 단자 및 제2 신호 출력 단자를 포함하고, 상기 제1 신호 출력 단자의 충전 방식은 라인 충전 방식이고, 상기 제2 신호 출력 단자의 충전 방식은 직접 충전 방식이며,
    여기서, 각 상기 제1 픽셀 유닛 중의 동일한 색상의 상기 제1 서브 픽셀은 각 상기 디멀티플렉서 중의 제1 신호 출력 단자와 제2 신호 출력 단자 중의 하나와 전기적으로 연결되는,
    표시 패널.
  2. 제1항에 있어서,
    상기 표시 패널은 제1 픽셀 회로 및 제1 데이터 라인을 더 포함하고,
    각 상기 제1 서브 픽셀 각자는 하나의 상기 제1 픽셀 회로에 전기적으로 연결되며,
    복수의 상기 제1 데이터 라인은 상기 제1 표시 영역에서 열 방향을 따라 연장되고, 행 방향에서 이격되어 분포되며, 상기 제1 데이터 라인은 상기 제1 픽셀 회로 및 상기 디멀티플렉서의 신호 출력 단자와 전기적으로 연결되고, 동일한 상기 제1 데이터 라인에 전기적으로 연결된 상기 제1 서브 픽셀의 색상은 동일한,
    표시 패널.
  3. 제2항에 있어서,
    복수의 상기 제1 픽셀 유닛은 어레이 형태로 상기 제1 표시 영역에 분포되고, 동일한 열의 상기 제1 픽셀 유닛에서 동일한 색상의 상기 제1 서브 픽셀에 대응되는 제1 픽셀 회로는 동일한 열에 위치하는,
    표시 패널.
  4. 제2항에 있어서,
    상기 제1 픽셀 유닛은 제1 색상의 제1 서브 픽셀, 제2 색상의 제1 서브 픽셀 및 제3 색상의 제1 서브 픽셀을 포함하고,
    상기 제1 데이터 라인은 제1 서브 데이터 라인, 제2 서브 데이터 라인 및 제3 서브 데이터 라인을 포함하며,
    여기서, 상기 제1 서브 데이터 라인은 상기 제1 색상의 제1 서브 픽셀과 전기적으로 연결되고, 상기 제2 서브 데이터 라인은 상기 제2 색상의 제1 서브 픽셀과 전기적으로 연결되며, 상기 제3 서브 데이터 라인은 상기 제3 색상의 제1 서브 픽셀과 전기적으로 연결되고,
    동일한 열의 상기 제1 픽셀 유닛에는 3개 열의 제1 픽셀 회로가 대응하여 있으며, 동일한 열의 상기 제1 픽셀 유닛에서, 상기 제2 색상의 제1 서브 픽셀에 대응하는 상기 제1 픽셀 회로는 동일한 열에 위치하고, 다른 2개 열의 제1 픽셀 회로 중의 각 열은 모두 상기 제1 색상의 제1 서브 픽셀에 대응하는 제1 픽셀 회로 및 상기 제3 색상의 제1 서브 픽셀에 대응하는 제1 픽셀 회로를 포함하며,
    동일한 열의 제1 픽셀 유닛에 대응하는 상기 제1 서브 데이터 라인과 상기 제3 서브 데이터 라인이 인터리빙되는,
    표시 패널.
  5. 제2항에 있어서,
    상기 표시 패널은 제2 픽셀 유닛, 제2 픽셀 회로 및 제2 데이터 라인을 더 포함하고,
    복수의 상기 제2 픽셀 유닛은 상기 제2 표시 영역에 위치하며, 각 상기 제2 픽셀 유닛은 적어도 3가지 색상의 제2 서브 픽셀을 포함하고,
    각 상기 제2 서브 픽셀 각자는 하나의 제2 픽셀 회로에 전기적으로 연결되며,
    복수의 상기 제2 데이터 라인은 상기 제2 표시 영역에서 상기 열 방향을 따라 연장되고, 상기 행 방향에서 이격되어 분포되고, 상기 제2 데이터 라인은 상기 제2 픽셀 회로 및 상기 디멀티플렉서의 신호 출력 단자와 전기적으로 연결되는,
    표시 패널.
  6. 제5항에 있어서,
    복수의 상기 제2 픽셀 유닛은 어레이 형태로 상기 제2 표시 영역에 분포되고, 상기 제2 픽셀 유닛은 제1 색상의 제2 서브 픽셀, 제2 색상의 제2 서브 픽셀 및 제3 색상의 제2 서브 픽셀을 포함하며,
    동일한 열의 상기 제2 픽셀 유닛은 제1 열의 제2 픽셀 회로, 제2 열의 제2 픽셀 회로 및 제3 열의 제2 픽셀 회로에 대응하고, 여기서, 상기 제1 열의 제2 픽셀 회로, 상기 제3 열의 제2 픽셀 회로는 상기 제1 색상의 제2 서브 픽셀 및 상기 제3 색상의 제2 서브 픽셀에 전기적으로 연결되며, 상기 제1 열의 제2 픽셀 회로 중 임의의 인접한 2개의 제2 픽셀 회로에 전기적으로 연결된 제2 서브 픽셀의 색상은 다르고, 상기 제3 열의 제2 픽셀 회로 중 임의의 인접한 2개의 제2 픽셀 회로에 전기적으로 연결된 제2 서브 픽셀의 색상은 다르며, 상기 제1 열의 제2 픽셀 회로와 상기 제3 열의 제2 픽셀 회로에서 동일한 행에 있는 2개의 제2 픽셀 회로에 전기적으로 연결된 제2 서브 픽셀는 색상이 서로 다르고, 상기 제2 열의 제2 픽셀 회로는 제2 색상의 제2 서브 픽셀과 전기적으로 연결되며,
    상기 제2 데이터 라인은 제4 서브 데이터 라인, 제5 서브 데이터 라인 및 제6 서브 데이터 라인을 포함하고,
    상기 제4 서브 데이터 라인은 상기 제1 열의 제2 픽셀 회로와 전기적으로 연결되며, 상기 제5 서브 데이터 라인은 상기 제2 열의 제2 픽셀 회로와 전기적으로 연결되고, 상기 제6 서브 데이터 라인은 상기 제3 열의 제2 픽셀 회로와 전기적으로 연결되는,
    표시 패널.
  7. 제6항에 있어서,
    상기 제1 픽셀 유닛은 제1 색상의 제1 서브 픽셀, 제2 색상의 제1 서브 픽셀 및 제3 색상의 제1 서브 픽셀을 포함하고,
    상기 제1 데이터 라인은 제1 서브 데이터 라인, 제2 서브 데이터 라인 및 제3 서브 데이터 라인을 포함하며,
    여기서, 상기 제1 서브 데이터 라인은 상기 제1 색상의 제1 서브 픽셀과 전기적으로 연결되고, 상기 제2 서브 데이터 라인은 상기 제2 색상의 제1 서브 픽셀과 전기적으로 연결되며, 상기 제3 서브 데이터 라인은 상기 제3 색상의 제1 서브 픽셀과 전기적으로 연결되고,
    각 상기 제1 서브 데이터 라인, 각 상기 제2 서브 데이터 라인 및 각 상기 제3 서브 데이터 라인은 상기 제4 서브 데이터 라인, 상기 제5 서브 데이터 라인 및 상기 제6 서브 데이터 라인 중 어느 하나를 매칭되게 통해 대응하는 신호 출력 단자와 전기적으로 연결되는,
    표시 패널.
  8. 제7항에 있어서,
    상기 디멀티플렉서는 충전 방식이 서로 다른 제1 신호 출력 단자 및 제2 신호 출력 단자를 포함하고, 상기 제1 서브 데이터 라인과 상기 제3 서브 데이터 라인은 상기 제1 신호 출력 단자와 전기적으로 연결되며, 상기 제2 서브 데이터 라인은 상기 제2 신호 출력 단자와 전기적으로 연결되는,
    표시 패널.
  9. 제8항에 있어서,
    각 상기 디멀티플렉서는 제1 트랜지스터 및 제2 트랜지스터를 포함하고, 상기 제1 트랜지스터의 게이트는 제1 제어 신호 단자와 전기적으로 연결되며, 상기 제2 트랜지스터의 게이트는 제2 제어 신호 단자와 전기적으로 연결되고, 상기 제1 트랜지스터의 제1 극은 상기 제1 신호 출력 단자이며, 상기 제2 트랜지스터의 제1 극은 제2 신호 출력 단자이고, 상기 제1 트랜지스터의 제2 극과 상기 제2 트랜지스터의 제2 극은 팬아웃 라인에 전기적으로 연결되는,
    표시 패널.
  10. 제1항에 있어서,
    각 상기 제1 픽셀 유닛 중의 제1 색상의 제1 서브 픽셀은 상기 디멀티플렉서의 상기 제1 신호 출력 단자에 전기적으로 연결되며, 각 상기 제1 픽셀 유닛 중의 제2 색상의 제1 서브 픽셀은 상기 디멀티플렉서의 상기 제2 신호 출력 단자에 전기적으로 연결되고, 각 상기 제1 픽셀 유닛 중의 제3 색상의 제1 서브 픽셀은 상기 디멀티플렉서의 상기 제1 신호 출력 단자에 전기적으로 연결되는,
    표시 패널.
  11. 제1항에 있어서,
    상기 디멀티플렉서는 제1 신호 출력 단자 및 제2 신호 출력 단자를 포함하고, 상기 제1 신호 출력 단자는 제1 제어 신호에 의해 제어되며, 제1 제어 신호가 로우 레벨 신호일 경우, 상기 제1 신호 출력 단자가 신호를 출력할 수 있고, 상기 제2 신호 출력 단자는 제2 제어 신호에 의해 제어되며, 상기 제2 제어 신호가 로우 레벨 신호일 경우, 상기 제2 신호 출력 단자가 신호를 출력할 수 있고,
    상기 제1 제어 신호와 주사 신호의 로우 레벨이 중첩되지 않고, 상기 제1 신호 출력 단자에서 출력되는 신호가 먼저 신호 라인에 저장된 다음, 대응하는 상기 제1 서브 픽셀에 충전되면, 상기 제1 신호 출력 단자의 충전 방식은 라인 충전 방식이고, 상기 제2 제어 신호와 주사 신호의 로우 레벨이 중첩되고, 상기 제2 신호 출력 단자에서 출력되는 신호가 대응하는 제1 서브 픽셀에 직접 충전되면, 상기 제2 신호 출력 단자의 충전 방식은 직접 충전 방식인,
    표시 패널.
  12. 표시 장치에 있어서,
    제1항 내지 제11항 중 어느 한 항의 표시 패널을 포함하는, 표시 장치.
  13. 삭제
  14. 삭제
KR1020227037827A 2020-08-25 2021-06-11 표시 패널 및 표시 장치 KR102679171B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN202010862493.5A CN111951727B (zh) 2020-08-25 2020-08-25 显示面板及显示装置
CN202010862493.5 2020-08-25
PCT/CN2021/099870 WO2022041945A1 (zh) 2020-08-25 2021-06-11 显示面板及显示装置

Publications (2)

Publication Number Publication Date
KR20220152335A KR20220152335A (ko) 2022-11-15
KR102679171B1 true KR102679171B1 (ko) 2024-06-27

Family

ID=

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180240389A1 (en) * 2017-11-30 2018-08-23 Wuhan Tianma Micro-Electronics Co., Ltd. Control method for display panel
US20200027405A1 (en) * 2018-07-20 2020-01-23 Lg Display Co., Ltd. Display apparatus

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180240389A1 (en) * 2017-11-30 2018-08-23 Wuhan Tianma Micro-Electronics Co., Ltd. Control method for display panel
US20200027405A1 (en) * 2018-07-20 2020-01-23 Lg Display Co., Ltd. Display apparatus

Similar Documents

Publication Publication Date Title
JP7229359B2 (ja) 表示基板、表示パネル及び表示装置
WO2021120761A1 (zh) 显示面板及其驱动方法、显示装置
KR102606222B1 (ko) 표시장치 및 표시패널
JP7280979B2 (ja) 表示パネル及び表示装置
US11244609B2 (en) Display device and OLED display panel thereof
US20220069023A1 (en) Display panel and display device
CN111951727B (zh) 显示面板及显示装置
US20210351255A1 (en) Array substrate, display panel and display apparatus
US11424297B2 (en) Display panel having multiple display regions and display apparatus
JP2023509665A (ja) 表示パネル及び表示装置
CN111833754B (zh) 显示面板以及显示装置
CN110767174B (zh) 显示装置及其显示面板、oled阵列基板
CN112509509B (zh) 显示面板及其驱动方法、显示装置
CN216623636U (zh) 显示面板及显示装置
CN111710708A (zh) 显示面板以及显示装置
CN113410257A (zh) 阵列基板、显示面板及显示装置
CN112489584B (zh) 显示面板和显示装置
WO2023109137A1 (zh) 显示面板及显示装置
WO2022206053A1 (zh) 显示面板及显示装置
US20240029648A1 (en) Display panel and display apparatus
CN210467147U (zh) 一种显示装置
KR102679171B1 (ko) 표시 패널 및 표시 장치
US12008976B2 (en) Display panel and driving method, and display device
CN114927068B (zh) 可拉伸显示面板及其显示驱动方法、显示装置
EP3882975B1 (en) Oled array substrate, display panel and display device