KR102662713B1 - 업링크 제어 정보(uci)의 송신 - Google Patents

업링크 제어 정보(uci)의 송신 Download PDF

Info

Publication number
KR102662713B1
KR102662713B1 KR1020197034462A KR20197034462A KR102662713B1 KR 102662713 B1 KR102662713 B1 KR 102662713B1 KR 1020197034462 A KR1020197034462 A KR 1020197034462A KR 20197034462 A KR20197034462 A KR 20197034462A KR 102662713 B1 KR102662713 B1 KR 102662713B1
Authority
KR
South Korea
Prior art keywords
dmrs
sequence
uci
delete delete
pilot sub
Prior art date
Application number
KR1020197034462A
Other languages
English (en)
Other versions
KR20190140988A (ko
Inventor
소니 아카라카란
타오 루오
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Priority to KR1020247014178A priority Critical patent/KR20240060734A/ko
Publication of KR20190140988A publication Critical patent/KR20190140988A/ko
Application granted granted Critical
Publication of KR102662713B1 publication Critical patent/KR102662713B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/261Details of reference signals
    • H04L27/2613Structure of the reference signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/261Details of reference signals
    • H04L27/2613Structure of the reference signals
    • H04L27/26136Pilot sequence conveying additional information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0044Arrangements for allocating sub-channels of the transmission path allocation of payload
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver
    • H04L5/0051Allocation of pilot signals, i.e. of signals known to the receiver of dedicated pilots, i.e. pilots destined for a single user or terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/21Control channels or signalling for resource management in the uplink direction of a wireless link, i.e. towards the network

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Reduction Or Emphasis Of Bandwidth Of Signals (AREA)
  • Communication Control (AREA)

Abstract

본 개시내용의 양상들은 복조 기준 신호(DMRS) 시퀀스에 정보를 임베딩함으로써 그 정보를 무선으로 통신하는 것에 관한 것이다. 본 명세서에 개시된 일부 예들에서, DMRS 시퀀스는 업링크(UL) 통신에서 업링크 제어 정보(UCI)를 통신하도록 구성될 수 있다. 다른 양상들, 구성들, 및 특징들이 또한 청구되고 설명된다.

Description

업링크 제어 정보(UCI)의 송신
[0001] 본 출원은 2017년 4월 25일자로 미국 특허 및 상표청에 출원된 가출원 제 62/489,970호 및 2018년 4월 24일자로 미국 특허 및 상표청에 출원된 정규 출원 제 15/961,344호를 우선권으로 그리고 그들의 이점을 주장하며, 그 출원들의 전체 내용들은, 그들의 전체가 아래에서 완전히 기재된 것처럼 그리고 모든 적용가능한 목적들을 위해 본 명세서에 인용에 의해 포함된다.
[0002] 아래에 논의되는 기술은 일반적으로 무선 통신 시스템들에 관한 것으로, 더 상세하게는, 업링크 제어 정보(UCI)를 송신하기 위한 시스템들 및 방법들에 관한 것이다.
[0003] 업링크(UL) 관점으로부터의 무선 통신들은 통상적으로, 수신된 데이터를 복조하기 위해 채널 추정에 대하여 기지국에 의해 알려진 복조 기준 신호(DMRS) 시퀀스를 사용한다. DMRS 시퀀스는 통상적으로 상위 계층들로부터의 정보를 전달하지 않는다. 그러나, 효율적인 정보 송신을 위한 요구 및 모바일 브로드밴드 액세스가 계속 증가함에 따라, 모바일 통신들에 대한 사용자 경험을 발전시키고 향상시키기 위해 다수의 사용들이 무선 통신의 특정한 양상들에 할당될 수 있다.
[0004] 다음은, 본 개시내용의 하나 이상의 양상들의 기본적인 이해를 제공하기 위해 그러한 양상들의 간략화된 요약을 제시한다. 이러한 요약은 개시내용의 모든 고려된 특징들의 포괄적인 개관이 아니며, 개시내용의 임의의 또는 모든 양상들의 범위를 서술하거나 개시내용의 모든 양상들의 핵심 또는 중요 엘리먼트들을 식별하도록 의도되지 않는다. 이러한 요약의 유일한 목적은, 이후에 제시되는 더 상세한 설명에 대한 서론으로서 간략화된 형태로 개시내용의 하나 이상의 양상들의 일부 개념들을 제시하는 것이다.
[0005] 본 개시내용의 양상들은 복조 기준 신호(DMRS) 시퀀스에 정보를 임베딩하는 것에 관한 것이다. 본 명세서에 개시된 일부 예들에서, DMRS 시퀀스는 업링크(UL) 통신에서 업링크 제어 정보(UCI)를 통신하도록 구성될 수 있다. 다른 양상들, 구성들, 및 특징들이 또한 청구되고 설명된다.
[0006] 일 예에서, DMRS 시퀀스에 임베딩된 정보를 통신하는 방법이 개시된다. 이러한 방법은 무선 통신에서 사용될, 복수의 DMRS 시퀀스들 중에서 제1 DMRS 시퀀스를 선택하는 단계 ― 복수의 DMRS 시퀀스들 중 하나 이상은 물리 채널을 통해 정보를 통신하도록 구성됨 ―, 및 무선 통신을 송신하는 단계를 포함한다.
[0007] 다른 예에서, DMRS에 임베딩된 정보의 무선 통신을 위한 장치가 개시된다. 이러한 장치는 트랜시버, 메모리, 및 트랜시버 및 메모리에 통신가능하게 커플링된 적어도 하나의 프로세서를 포함하며, 여기서 적어도 하나의 프로세서는, 무선 통신에서 사용될, 메모리에 저장된 복수의 DMRS 시퀀스들 중에서 제1 DMRS 시퀀스를 선택하고 ― 복수의 DMRS 시퀀스들 중 하나 이상은 물리 채널을 통해 정보를 통신하도록 구성됨 ―, 그리고 트랜시버를 통해 무선 통신을 송신하도록 구성된다.
[0008] 다른 예에서, 무선 통신에서 페이로드와 제어 정보를 결합시키기 위한 방법이 개시된다. 이러한 방법은, 제1 제어 정보의 제1 비트 사이즈를 결정하고 페이로드의 제2 비트 사이즈를 결정하는 단계, 임계 조건이 만족되는지 여부를 결정하기 위해 제1 비트 사이즈를 제2 비트 사이즈와 비교하는 단계, 및 임계 조건이 만족된다면, 페이로드와 제1 제어 정보를 결합시키는 단계를 포함하며, 여기서 페이로드는 제2 제어 정보 및 메시지 데이터 중 하나 이상을 포함한다.
[0009] 다른 예에서, 무선 통신에서 페이로드와 제어 정보를 결합시키기 위한 장치가 개시된다. 이러한 장치는, 트랜시버, 메모리, 및 트랜시버 및 메모리에 통신가능하게 커플링된 적어도 하나의 프로세서를 포함하며, 여기서 적어도 하나의 프로세서 및 메모리는, 제1 제어 정보의 제1 비트 사이즈를 결정하고, 페이로드의 제2 비트 사이즈를 결정하고, 임계 조건이 만족되는지 여부를 결정하기 위해 제1 비트 사이즈를 제2 비트 사이즈와 비교하며, 그리고 임계 조건이 만족된다면, 페이로드와 제1 제어 정보를 결합시키도록 구성되며, 여기서 페이로드는 제2 제어 정보 및 메시지 데이터 중 하나 이상을 포함한다.
[0010] 다른 예에서, 제어 정보를 수신하기 위한 방법이 개시된다. 이러한 방법은, DMRS 시퀀스 및 제어 정보를 포함하는 무선 통신을 수신하는 단계, 및 DMRS 시퀀스에 기반하여 제어 정보를 결정하는 단계를 포함한다.
[0011] 다른 예에서, 제어 정보를 수신하기 위한 장치가 개시된다. 이러한 장치는, 트랜시버, 메모리, 및 트랜시버 및 메모리에 통신가능하게 커플링된 적어도 하나의 프로세서를 포함하며, 여기서 적어도 하나의 프로세서 및 메모리는, DMRS 시퀀스 및 제어 정보를 포함하는 무선 통신을 수신하고, 그리고 DMRS 시퀀스에 기반하여 제어 정보를 결정하도록 구성된다.
[0012] 본 발명의 이들 및 다른 양상들은 후속하는 상세한 설명의 검토 시에 더 완전하게 이해되게 될 것이다. 본 발명의 다른 양상들, 특징들, 및 실시예들은, 첨부한 도면들과 함께 본 발명의 특정한 예시적인 실시예들의 다음의 설명을 검토할 시에 당업자들에게 명백해질 것이다. 본 발명의 특징들이 아래의 특정한 실시예들 및 도면들에 대해 논의될 수 있지만, 본 발명의 모든 실시예들은, 본 명세서에 논의되는 유리한 특징들 중 하나 이상을 포함할 수 있다. 즉, 하나 이상의 실시예들이 특정한 유리한 특징들을 갖는 것으로 논의될 수 있지만, 그러한 특징들 중 하나 이상은 또한, 본 명세서에서 논의되는 본 발명의 다양한 실시예들에 따라 사용될 수 있다. 유사한 방식으로, 예시적인 실시예들이 디바이스, 시스템, 또는 방법 실시예들로서 아래에서 논의될 수 있지만, 그러한 예시적인 실시예들이 다양한 디바이스들, 시스템들, 및 방법들에서 구현될 수 있음을 이해해야 한다.
[0013] 도 1은 무선 통신 시스템의 개략적인 예시이다.
[0014] 도 2는 라디오 액세스 네트워크(RAN)의 일 예의 개념적인 예시이다.
[0015] 도 3은 직교 주파수 분할 멀티플렉싱(OFDM)을 이용하는 에어 인터페이스에서 무선 리소스들의 조직의 개략적인 예시이다.
[0016] 도 4는 본 개시내용의 일부 양상들에 따른 예시적인 자립식(self-contained) 슬롯들의 개념적인 다이어그램이다.
[0017] 도 5는 본 개시내용의 일부 양상들에 따른, 스케줄링 엔티티에 대한 하드웨어 구현의 일 예를 개념적으로 예시한 블록 다이어그램이다.
[0018] 도 6은 본 개시내용의 일부 양상들에 따른, 스케줄링된 엔티티에 대한 하드웨어 구현의 일 예를 개념적으로 예시한 블록 다이어그램이다.
[0019] 도 7은 본 개시내용의 일부 양상들에 따른, 복조 기준 신호 내에서 업링크(UL) 제어 정보를 송신하기 위한 예시적인 프로세스를 예시한 흐름도이다.
[0020] 도 8은 본 개시내용의 일부 양상들에 따른, 2개의 무선 노드들 사이에서 통신되는 업링크 메시지에서 페이로드와 업링크 제어 정보를 결합시키기 위한 예시적인 프로세스를 예시한 흐름도이다.
[0021] 도 9는 본 개시내용의 일부 양상들에 따른, UL 메시지 내의 DMRS 시퀀스에 기반하여 적어도 하나의 업링크 제어 정보(UCI)를 결정하기 위한 예시적인 프로세스를 예시한 흐름도이다.
[0022] 첨부된 도면들과 관련하여 아래에 기재된 상세한 설명은 다양한 구성들의 설명으로서 의도되며, 본 명세서에 설명된 개념들이 실시될 수 있는 유일한 구성들을 표현하도록 의도되지 않는다. 상세한 설명은 다양한 개념들의 완전한 이해를 제공하려는 목적을 위한 특정한 세부사항들을 포함한다. 그러나, 이들 개념들이 이들 특정한 세부사항들 없이도 실시될 수 있다는 것이 당업자들에게는 명백할 것이다. 일부 예시들에서, 잘 알려진 구조들 및 컴포넌트들은 그러한 개념들을 불명료하게 하는 것을 방지하기 위해 블록 다이어그램 형태로 도시된다.
[0023] 양상들 및 실시예들이 일부 예들에 대한 예시에 의해 본 명세서에서 설명되지만, 당업자들은, 부가적인 구현들 및 사용 경우들이 많은 상이한 어레인지먼트(arrangement)들 및 시나리오들에서 이루어질 수 있다는 것을 이해할 것이다. 본 명세서에 설명되는 혁신들은 많은 상이한 플랫폼 타입들, 디바이스들, 시스템들, 형상들, 사이즈들, 패키징 어레인지먼트들에 걸쳐 구현될 수 있다. 예컨대, 실시예들 및/또는 사용들은 집적 칩 실시예들 및 다른 비-모듈-컴포넌트 기반 디바이스들(예컨대, 최종-사용자 디바이스들, 차량들, 통신 디바이스들, 컴퓨팅 디바이스들, 산업용 장비, 소매/구매 디바이스들, 의료용 디바이스들, AI-인에이블 디바이스들 등)을 통해 이루어질 수 있다. 일부 예들이 사용 경우들 또는 애플리케이션들에 구체적으로 지시될 수 있거나 지시되지 않을 수 있지만, 설명된 혁신들의 넓은 범위의 적용가능성이 발생할 수 있다. 구현들은 칩-레벨 또는 모듈식 컴포넌트로부터 비-모듈식 비-칩-레벨 구현들까지 그리고 추가로 설명된 혁신들의 하나 이상의 양상들을 포함하는 집합, 분산형, 또는 OEM(original equipment manufacturer) 디바이스들 또는 시스템들까지의 범위에 이를 수 있다. 일부 실제적인 세팅들에서, 설명된 양상들 및 특징들을 포함하는 디바이스들은 또한, 청구되고 설명된 실시예들의 구현 및 실시를 위한 부가적인 컴포넌트들 및 특징들을 반드시 포함할 수 있다. 예컨대, 무선 신호들의 송신 및 수신은 아날로그 및 디지털 목적들을 위한 다수의 컴포넌트들(예컨대, 안테나, 라디오 주파수(RF) 체인들, 전력 증폭기들, 변조기들, 버퍼, 프로세서(들), 인터리버, 가산기들/합산기들 등을 포함하는 하드웨어 컴포넌트들)을 반드시 포함한다. 본 명세서에 설명되는 혁신들이 다양한 사이즈들, 형상들, 및 구성의 광범위하게 다양한 디바이스들, 칩-레벨 컴포넌트들, 시스템들, 분산형 어레인지먼트들, 최종-사용자 디바이스들 등에서 실시될 수 있다는 것이 의도된다.
[0024] 본 개시내용 전반에 걸쳐 제시되는 다양한 개념들은 광범위하게 다양한 원격통신 시스템들, 네트워크 아키텍쳐들, 및 통신 표준들에 걸쳐 구현될 수 있다. 이제 도 1를 참조하면, 제한 없는 예시적인 예로서, 본 개시내용의 다양한 양상들은 무선 통신 시스템(100)을 참조하여 예시된다. 무선 통신 시스템(100)은 3개의 상호작용 도메인들, 즉 코어 네트워크(102), 라디오 액세스 네트워크(RAN)(104), 및 사용자 장비(UE)(106)를 포함한다. 무선 통신 시스템(100)에 의해, UE(106)는 인터넷과 같은(그러나 이에 제한되지 않음) 외부 데이터 네트워크(110)와의 데이터 통신을 수행하도록 인에이블링될 수 있다.
[0025] RAN(104)은 라디오 액세스를 UE(106)에 제공하기 위해 임의의 적합한 무선 통신 기술 또는 기술들을 구현할 수 있다. 일 예로서, RAN(104)은 3세대 파트너쉽 프로젝트(3GPP) 새로운 라디오(NR) 규격들(종종 5G로 지칭됨)에 따라 동작할 수 있다. 다른 예로서, RAN(104)은 5G NR 및 eUTRAN(Evolved Universal Terrestrial Radio Access Network) 표준들(종종 LTE로 지칭됨)의 하이브리드 하에서 동작할 수 있다. 3GPP는 이러한 하이브리드 RAN을 차세대 RAN 또는 NG-RAN으로 지칭한다. 물론, 많은 다른 예들이 본 개시내용의 범위 내에서 이용될 수 있다.
[0026] 예시된 바와 같이, RAN(104)은 복수의 기지국들(108)을 포함한다. 광범위하게, 기지국은 UE로 또는 UE로부터의 하나 이상의 셀들에서의 라디오 송신 및 수신을 담당하는 라디오 액세스 네트워크 내의 네트워크 엘리먼트이다. 상이한 기술들, 표준들, 또는 콘텍스트들에서, 기지국은 다양하게, 베이스 트랜시버 스테이션(BTS), 라디오 기지국, 라디오 트랜시버, 트랜시버 기능, 기본 서비스 세트(BSS), 확장된 서비스 세트(ESS), 액세스 포인트(AP), Node B(NB), eNode B(eNB), gNode B(gNB), 또는 일부 다른 적합한 용어로 당업자들에 의해 지칭될 수 있다.
[0027] 다수의 모바일 장치들에 대한 무선 통신을 지원하는 RAN(104)이 추가로 예시된다. 모바일 장치는 3GP 표준들에서 사용자 장비(UE)로 지칭될 수 있지만, 모바일 스테이션(MS), 가입자 스테이션, 모바일 유닛, 가입자 유닛, 무선 유닛, 원격 유닛, 모바일 디바이스, 무선 디바이스, 무선 통신 디바이스, 원격 디바이스, 모바일 가입자 스테이션, 액세스 단말(AT), 모바일 단말, 무선 단말, 원격 단말, 핸드셋, 단말, 사용자 에이전트, 모바일 클라이언트, 클라이언트, 또는 일부 다른 적합한 용어로 당업자들에 의해 또한 지칭될 수 있다. UE는 네트워크 서비스들에 대한 액세스를 사용자에게 제공하는 장치일 수 있다.
[0028] 본 문헌 내에서, "모바일" 장치는 반드시 이동 능력을 가질 필요는 없으며, 정지형일 수 있다. 용어 모바일 장치 또는 모바일 디바이스는 다양한 종류의 디바이스들 및 기술들을 광범위하게 지칭한다. UE들은 통신을 돕도록 사이징, 형상화, 및 배열된 다수의 하드웨어 구조 컴포넌트들을 포함할 수 있으며; 그러한 컴포넌트들은 서로 전기적으로 커플링되는, 안테나들, 안테나 어레이들, RF 체인들, 증폭기들, 하나 이상의 프로세서들 등을 포함할 수 있다. 예컨대, 모바일 장치의 일부 비-제한적인 예들은 모바일, 셀룰러(셀) 폰, 스마트 폰, 세션 개시 프로토콜(SIP) 폰, 랩톱, 퍼스널 컴퓨터(PC), 노트북, 넷북, 스마트북, 태블릿, 개인 휴대 정보 단말(PDA), 및, 예컨대 "사물 인터넷"(IoT)에 대응하는 광범위한 종류의 임베디드 시스템들을 포함한다. 부가적으로, 모바일 장치는 자동차 또는 다른 운송 차량, 원격 센서 또는 액추에이터, 로봇 또는 로봇형 디바이스, 위성 라디오, 글로벌 포지셔닝 시스템(GPS) 디바이스, 물체 추적 디바이스, 드론, 멀티-콥터, 쿼드-콥터, 원격 제어 디바이스, 소비자 및/또는 웨어러블 디바이스, 이를테면 아이웨어, 웨어러블 카메라, 가상 현실 디바이스, 스마트 워치, 건강 또는 피트니스 추적기, 디지털 오디오 플레이어(예컨대, MP3 플레이어), 카메라, 게임 콘솔 등일 수 있다. 부가적으로, 모바일 장치는 디지털 홈 또는 스마트 홈 디바이스, 이를테면 홈 오디오, 비디오, 및/또는 멀티미디어 디바이스, 어플라이언스, 벤딩 머신, 지능형 조명, 홈 보안 시스템, 스마트 계량기 등일 수 있다. 부가적으로, 모바일 장치는 스마트 에너지 디바이스, 보안 디바이스, 태양광 패널 또는 태양광 어레이, 전기 전력을 제어하는 도시 인프라구조 디바이스(예컨대, 스마트 그리드), 조명, 식수 등; 산업 자동화 및 기업 디바이스; 로지스틱 제어기; 농업용 장비; 군사 방어 장비, 차량들, 항공기, 선박들, 및 무기류 등일 수 있다. 더 추가적으로, 모바일 장치는 연결형 의료 또는 원격진료 지원, 예컨대 원거리의 건강 관리를 제공할 수 있다. 원격의료 디바이스들은 원격의료 모니터링 디바이스들 및 원격의료 관리 디바이스들을 포함할 수 있으며, 이들의 통신은, 예컨대 중요 서비스 데이터의 전달을 위한 우선순위화된 액세스 및/또는 중요 서비스 데이터의 전달을 위한 관련 QoS의 측면들에서 다른 타입들의 정보에 비해 우선적인 처리 또는 우선순위화된 액세스를 제공받을 수 있다.
[0029] RAN(104)과 UE(106) 사이의 무선 통신은 에어 인터페이스를 이용하는 것으로 설명될 수 있다. 기지국(예컨대, 기지국(108))으로부터 하나 이상의 UE들(예컨대, UE(106))로의 에어 인터페이스를 통한 송신들은 다운링크(DL) 송신으로 지칭될 수 있다. 본 개시내용의 특정한 양상들에 따르면, 용어 다운링크는 스케줄링 엔티티(아래에서 추가로 설명됨; 예컨대, 기지국(108))에서 발신되는 포인트-투-멀티포인트 송신을 지칭할 수 있다. 이러한 방식을 설명하기 위한 다른 방식은 용어 브로드캐스트 채널 멀티플렉싱을 사용하는 것일 수 있다. UE(예컨대, UE(106))로부터 기지국(예컨대, 기지국(108))으로의 송신들은 업링크(UL) 송신들로 지칭될 수 있다. 본 개시내용의 추가적인 양상들에 따르면, 용어 업링크는 스케줄링된 엔티티(아래에서 추가로 설명됨; 예컨대, UE(106))에서 발신되는 포인트-투-포인트 송신을 지칭할 수 있다.
[0030] 일부 예들에서, 에어 인터페이스에 대한 액세스가 스케줄링될 수 있으며, 여기서 스케줄링 엔티티(예컨대, 기지국(108))는 자신의 서비스 영역 또는 셀 내의 일부 또는 모든 디바이스들 및 장비 사이의 통신을 위해 리소스들을 할당한다. 본 개시내용 내에서, 아래에서 추가로 논의되는 바와 같이, 스케줄링 엔티티는 하나 이상의 스케줄링된 엔티티들에 대해 리소스들을 스케줄링, 할당, 재구성 및 해제하는 것을 담당할 수 있다. 즉, 스케줄링된 통신을 위해, 스케줄링된 엔티티들일 수 있는 UE들(106)은 스케줄링 엔티티(108)에 의해 할당된 리소스들을 이용할 수 있다.
[0031] 기지국들(108)은 스케줄링 엔티티들로서 기능할 수 있는 유일한 엔티티들이 아니다. 즉, 일부 예들에서, UE는 스케줄링 엔티티로서 기능하여, 하나 이상의 스케줄링된 엔티티들(예컨대, 하나 이상의 다른 UE들)에 대한 리소스들을 스케줄링할 수 있다.
[0032] 도 1에 예시된 바와 같이, 스케줄링 엔티티(108)는 하나 이상의 스케줄링된 엔티티들(106)로 다운링크 트래픽(112)을 브로드캐스팅할 수 있다. 광범위하게, 스케줄링 엔티티(108)는, 다운링크 트래픽(112) 및 일부 예들에서는 하나 이상의 스케줄링된 엔티티들(106)로부터 스케줄링 엔티티(108)로의 업링크 트래픽(116)을 포함하여 무선 통신 네트워크 내의 트래픽을 스케줄링하는 것을 담당하는 노드 또는 디바이스이다. 반면에, 스케줄링된 엔티티(106)는, 무선 통신 네트워크 내의 다른 엔티티, 이를테면 스케줄링 엔티티(108)로부터의 스케줄링 정보(예컨대, 그랜트), 동기화 또는 타이밍 정보, 또는 다른 제어 정보를 포함하는(그러나 이에 제한되지 않음) 다운링크 제어 정보(114)를 수신하는 노드 또는 디바이스이다.
[0033] 일반적으로, 기지국들(108)은 무선 통신 시스템의 백홀 부분(120)과의 통신을 위한 백홀 인터페이스를 포함할 수 있다. 백홀(120)은 기지국(108)과 코어 네트워크(102) 사이의 링크를 제공할 수 있다. 추가로, 일부 예들에서, 백홀 네트워크는 개개의 기지국들(108) 사이의 상호연결을 제공할 수 있다. 임의의 적합한 전송 네트워크를 사용하는 직접적인 물리 연결, 가상 네트워크 등과 같은 다양한 타입들의 백홀 인터페이스들이 이용될 수 있다.
[0034] 코어 네트워크(102)는 무선 통신 시스템(100)의 일부일 수 있으며, RAN(104)에서 사용되는 라디오 액세스 기술과는 독립적일 수 있다. 일부 예들에서, 코어 네트워크(102)는 5G 표준들(예컨대, 5GC)에 따라 구성될 수 있다. 다른 예들에서, 코어 네트워크(102)는 4G EPC(evolved packet core) 또는 임의의 다른 적합한 표준 또는 구성에 따라 구성될 수 있다.
[0035] 이제 도 2를 참조하면, 제한이 아닌 예로서, RAN(200)의 개략적인 예시가 제공된다. 일부 예들에서, RAN(200)은 위에서 설명되고 도 1에 예시된 RAN(104)과 동일할 수 있다. RAN(200)에 의해 커버링되는 지리적 영역은, 하나의 액세스 포인트 또는 기지국으로부터 브로드캐스팅된 식별에 기반하여 사용자 장비(UE)에 의해 고유하게 식별될 수 있는 셀룰러 구역들(셀들)로 분할될 수 있다. 도 2는 매크로셀들(202, 204, 및 206) 및 소형 셀(208)을 예시하며, 이들 각각은 하나 이상의 섹터들(도시되지 않음)을 포함할 수 있다. 섹터는 셀의 서브-영역이다. 하나의 셀 내의 모든 섹터들은 동일한 기지국에 의해 서빙된다. 섹터 내의 라디오 링크는 그 섹터에 속하는 단일 로지컬 식별에 의해 식별될 수 있다. 섹터들로 분할되는 셀에서, 셀 내의 다수의 섹터들은 안테나들의 그룹들에 의해 형성될 수 있으며, 각각의 안테나는 셀의 일부에서 UE들과의 통신을 담당한다.
[0036] 도 2에서, 2개의 기지국들(210 및 212)이 셀들(202 및 204)에 도시되며; 셀(206) 내의 원격 라디오 헤드(RRH)(216)를 제어하는 제3 기지국(214)이 도시되어 있다. 즉, 기지국은 통합형 안테나를 가질 수 있거나 또는 피더 케이블(feeder cable)들에 의해 안테나 또는 RRH에 연결될 수 있다. 예시된 예에서, 셀들(202, 204, 및 126)은, 기지국들(210, 212, 및 214)이 큰 사이즈를 갖는 셀들을 지원하므로 매크로셀들로 지칭될 수 있다. 추가로, 기지국(218)은, 하나 이상의 매크로셀들과 중첩될 수 있는 소형 셀(208)(예컨대, 마이크로셀, 피코셀, 펨토셀, 홈 기지국, 홈 Node B, 홈 eNode B 등)에 도시되어 있다. 이러한 예에서, 셀(208)은, 기지국(218)이 비교적 작은 사이즈를 갖는 셀을 지원하므로 소형 셀로 지칭될 수 있다. 셀 사이징(sizing)은 시스템 설계 뿐만 아니라 컴포넌트 제약들에 따라 행해질 수 있다.
[0037] 라디오 액세스 네트워크(200)가 임의의 수의 무선 기지국들 및 셀들을 포함할 수 있음을 이해할 것이다. 추가로, 중계 노드가 주어진 셀의 사이즈 또는 커버리지 영역을 연장시키기 위해 배치될 수 있다. 기지국들(210, 212, 214, 218)은 임의의 수의 모바일 장치들에 대해 코어 네트워크로의 무선 액세스 포인트들을 제공한다. 일부 예들에서, 기지국들(210, 212, 214, 및/또는 218)은 위에서 설명되고 도 1에 예시된 기지국/스케줄링 엔티티(108)와 동일할 수 있다.
[0038] 도 2는 기지국으로서 기능하도록 구성될 수 있는 쿼드콥터(quadcopter) 또는 드론(220)을 더 포함한다. 즉, 일부 예들에서, 셀은 반드시 정지형일 필요는 없으며, 셀의 지리적 영역은 쿼드콥터(220)와 같은 모바일 기지국의 위치에 따라 이동될 수 있다.
[0039] RAN(200) 내에서, 셀들은 각각의 셀의 하나 이상의 섹터들과 통신할 수 있는 UE들을 포함할 수 있다. 추가로, 각각의 기지국(210, 212, 214, 218 및 220)은 개개의 셀들 내의 모든 UE들에 대해 코어 네트워크(102)(도 1 참조)로의 액세스 포인트를 제공하도록 구성될 수 있다. 예컨대, UE들(222 및 224)은 기지국(210)과 통신할 수 있고; UE들(226 및 228)은 기지국(212)과 통신할 수 있고; UE들(230 및 232)은 RRH(216)에 의해 기지국(214)과 통신할 수 있고; UE(234)는 기지국(218)과 통신할 수 있으며; UE(236)는 모바일 기지국(220)과 통신할 수 있다. 일부 예들에서, UE들222, 224, 226, 228, 230, 232, 234, 236, 238, 240, 및/또는 242)은 위에서 설명되고 도 1에 예시된 UE/스케줄링된 엔티티(106)와 동일할 수 있다.
[0040] 일부 예들에서, 모바일 네트워크 노드(예컨대, 쿼드콥터(220))는 UE로서 기능하도록 구성될 수 있다. 예컨대, 쿼드콥터(220)는 기지국(210)과 통신함으로써 셀(202) 내에서 동작할 수 있다.
[0041] RAN(200)의 추가적인 양상에서, 사이드링크 신호들은 기지국으로부터의 스케줄링 또는 제어 정보에 의존할 필요 없이 UE들 사이에서 사용될 수 있다. 예컨대, 2개 이상의 UE들(예컨대, 제1 UE(226) 및 제2 UE(228))은 기지국(예컨대, 기지국(212))을 통한 그 통신을 중계하지 않으면서 피어 투 피어(P2P) 또는 사이드링크 신호들(227)을 사용하여 서로 통신할 수 있다. 추가적인 예에서, UE(238)는 UE들(240 및 242)과 통신하는 것으로 예시된다. 여기서, UE(238)는 스케줄링 엔티티 또는 1차 사이드링크 디바이스로서 기능할 수 있고, UE들(240 및 242)은 스케줄링된 엔티티 또는 비-1차(예컨대, 2차) 사이드링크 디바이스로서 기능할 수 있다. 또 다른 예에서, UE는 디바이스-투-디바이스(D2D), 피어-투-피어(P2P), 또는 차량-투-차량(V2V) 네트워크에서 그리고/또는 메시(mesh) 네트워크에서 스케줄링 엔티티로서 기능할 수 있다. 메시 네트워크의 예에서, UE들(240 및 242)은 선택적으로, 스케줄링 엔티티(238)와 통신하는 것에 부가하여 서로 직접 통신할 수 있다. 따라서, 시간-주파수 리소스들에 대한 스케줄링된 액세스를 갖고 셀룰러 구성, P2P 구성, 또는 메시 구성을 갖는 무선 통신 시스템에서, 스케줄링 엔티티 및 하나 이상의 스케줄링된 엔티티들은 스케줄링된 리소스들을 이용하여 통신할 수 있다.
[0042] 라디오 액세스 네트워크(200)에서, UE가 그의 위치와는 독립적으로 이동 동안 통신하기 위한 능력은 모빌리티로 지칭된다. UE와 라디오 액세스 네트워크 사이의 다양한 물리 채널들은 일반적으로, 제어 평면 및 사용자 평면 기능 둘 모두에 대한 보안 콘텍스트를 관리하는 보안 콘텍스트 관리 기능(SCMF) 및 인증을 수행하는 보안 앵커 기능(SEAF)을 포함할 수 있는 액세스 및 모빌리티 관리 기능(AMF, 예시되지 않음, 도 1의 코어 네트워크(102)의 일부)의 제어 하에서 셋업, 유지, 및 해제된다.
[0043] 본 개시내용의 다양한 양상들에서, 라디오 액세스 네트워크(200)는 모빌리티 및 핸드오버들(즉, 하나의 라디오 채널로부터 다른 라디오 채널로의 UE의 연결의 전달)을 가능하게 하기 위해 DL-기반 모빌리티 또는 UL-기반 모빌리티를 이용할 수 있다. DL-기반 모빌리티에 대해 구성된 네트워크에서, 스케줄링 엔티티와의 콜(call) 동안 또는 임의의 다른 시간에서, UE는 그의 서빙 셀로부터의 신호의 다양한 파라미터들 뿐만 아니라 이웃한 셀들의 다양한 파라미터들을 모니터링할 수 있다. 이들 파라미터들의 품질에 의존하여, UE는 이웃한 셀들 중 하나 이상과의 통신을 유지할 수 있다. 이러한 시간 동안, UE가 하나의 셀로부터 다른 셀로 이동되면, 또는 이웃한 셀로부터의 신호 품질이 주어진 시간의 양 동안 서빙 셀로부터의 신호 품질을 초과하면, UE는 서빙 셀로부터 이웃한 (타겟) 셀로의 핸드오버 또는 핸드오프를 착수할 수 있다. 예컨대, UE(224)(차량으로서 예시되지만, 임의의 적합한 형태의 UE가 사용될 수 있음)는 그의 서빙 셀(202)에 대응하는 지리적 영역으로부터 이웃 셀(206)에 대응하는 지리적 영역으로 이동할 수 있다. 이웃 셀(206)로부터의 신호 강도 또는 품질이 주어진 시간의 양 동안 그의 서빙 셀(202)로부터의 신호 강도 또는 품질을 초과할 경우, UE(224)는 이러한 상태를 표시하는 리포팅 메시지를 그의 서빙 기지국(210)에 송신할 수 있다. 응답으로, UE(224)는 핸드오버 커맨드를 수신할 수 있고, UE는 셀(206)로의 핸드오버를 겪을 수 있다.
[0044] UL-기반 모빌리티에 대해 구성된 네트워크에서, 각각의 UE로부터의 UL 기준 신호들은 각각의 UE에 대한 서빙 셀을 선택하도록 네트워크에 의해 이용될 수 있다. 일부 예들에서, 기지국들(210, 212, 및 214/216)은 통합된 동기화 신호들(예컨대, 통합된 1차 동기화 신호(PSS)들, 통합된 2차 동기화 신호(SSS)들 및 통합된 물리 브로드캐스트 채널들(PBCH))을 브로드캐스팅할 수 있다. UE들(222, 224, 226, 228, 230, 및 232)은 통합된 동기화 신호들을 수신하고, 동기화 신호들로부터 캐리어 주파수 및 슬롯 타이밍을 도출하며, 타이밍을 도출하는 것에 대한 응답으로, 업링크 파일럿 또는 기준 신호를 송신할 수 있다. UE(예컨대, UE(224))에 의해 송신된 업링크 파일럿 신호는 라디오 액세스 네트워크(200) 내에서 2개 이상의 셀들(예컨대, 기지국들(210 및 214/216))에 의해 동시에 수신될 수 있다. 셀들 각각은 파일럿 신호의 강도를 측정할 수 있고, 라디오 액세스 네트워크(예컨대, 코어 네트워크 내의 중앙 노드 및/또는 기지국들(210 및 214/216) 중 하나 이상)는 UE(224)에 대한 서빙 셀을 결정할 수 있다. UE(224)가 라디오 액세스 네트워크(200)를 통해 이동함에 따라, 네트워크는 UE(224)에 의해 송신된 업링크 파일럿 신호를 계속 모니터링할 수 있다. 이웃한 셀에 의해 측정된 파일럿 신호의 신호 강도 또는 품질이 서빙 셀에 의해 측정된 신호 강도 또는 품질의 것을 초과할 경우, 네트워크(200)는 UE(224)에 통지하거나 또는 통지하지 않으면서 서빙 셀로부터 이웃한 셀로 UE(224)를 핸드오버시킬 수 있다.
[0045] 기지국들(210, 212, 및 214/216)에 의해 송신된 동기화 신호가 통합될 수 있지만, 동기화 신호는 특정 셀을 식별할 수 있는 것이 아니라 오히려, 동일한 주파수 상에서 그리고/또는 동일한 타이밍으로 동작하는 다수의 셀들의 구역을 식별할 수 있다. 5G 네트워크 또는 다른 차세대 통신 네트워크들에서의 구역들의 사용은, 업링크-기반 모빌리티 프레임워크를 가능하게 하고 UE 및 네트워크 둘 모두의 효율을 개선시키는데, 이는, UE와 네트워크 사이에서 교환될 필요가 있는 모빌리티 메시지들의 수가 감소될 수 있기 때문이다.
[0046] 라디오 액세스 네트워크(200) 내의 에어 인터페이스는 하나 이상의 듀플렉싱 알고리즘들을 이용할 수 있다. 듀플렉스는 양측의 엔드포인트들이 양 방향들로 서로 통신할 수 있는 포인트-투-포인트 통신 링크를 지칭한다. 풀 듀플렉스는 양측의 엔드포인트들이 서로 동시에 통신할 수 있다는 것을 의미한다. 하프 듀플렉스는 하나의 엔드포인트만이 한번에 다른 엔드포인트에 정보를 전송할 수 있다는 것을 의미한다. 무선 링크에서, 풀 듀플렉스 채널은 일반적으로 송신기 및 수신기의 물리적 격리, 및 적합한 간섭 소거 기술들에 의존한다. 풀 듀플렉스 에뮬레이션(emulation)은 주파수 분할 듀플렉스(FDD) 또는 시분할 듀플렉스(TDD)를 이용함으로써 무선 링크들에 대해 빈번하게 구현된다. FDD에서, 상이한 방향들의 송신들은 상이한 캐리어 주파수들에서 동작한다. TDD에서, 주어진 채널 상에서의 상이한 방향들의 송신들은 시분할 멀티플렉싱을 사용하여 서로 분리된다. 즉, 일부 시간들에서, 채널은 하나의 방향으로의 송신들에 대해 전용되는 반면, 다른 시간들에서, 채널은 다른 방향으로의 송신들에 대해 전용되며, 여기서 방향은 매우 급격하게, 예컨대 슬롯마다 여러 번 변경될 수 있다.
[0047] 라디오 액세스 네트워크(200) 내의 에어 인터페이스는 다양한 디바이스들의 동시 통신을 가능하게 하기 위해 하나 이상의 멀티플렉싱 및 다중 액세스 알고리즘들을 이용할 수 있다. 예컨대, 5G NR 규격들은, 사이클릭 프리픽스(CP)를 갖는 직교 주파수 분할 멀티플렉싱(OFDM)을 이용하여, UE들(222 및 224)로부터 기지국(210)으로의 UL 송신들을 위한 다중 액세스 및 기지국(210)으로부터 하나 이상의 UE들(222 및 224)로의 DL 송신들을 위한 멀티플렉싱을 제공한다. 부가적으로, UL 송신들의 경우, 5G NR 규격들은, (또한 단일-캐리어 FDMA(SC-FDMA)로 지칭되는) CP를 갖는 이산 푸리에 변환-확산-OFDM(DFT-s-OFDM)에 대한 지원을 제공한다. 그러나, 본 개시내용의 범위 내에서, 멀티플렉싱 및 다중 액세스는 위의 방식들로 제한되지 않으며, 시분할 다중 액세스(TDMA), 코드 분할 다중 액세스(CDMA), 주파수 분할 다중 액세스(FDMA), SCMA(sparse code multiple access), 리소스 확산 다중 액세스(RSMA), 또는 다른 적합한 다중 액세스 방식들을 이용하여 제공될 수 있다. 추가로, 기지국(210)으로부터 UE들(222 및 224)로의 DL 송신들을 멀티플렉싱하는 것은, 시분할 멀티플렉싱(TDM), 코드 분할 멀티플렉싱(CDM), 주파수 분할 멀티플렉싱(FDM), 직교 주파수 분할 멀티플렉싱(OFDM), SCM(sparse code multiplexing), 또는 다른 적합한 멀티플렉싱 방식들을 이용하여 제공될 수 있다.
[0048] 본 개시내용의 다양한 양상들은 도 3에 예시된 바와 같은 OFDM 파형을 참조하여 설명될 것이다. 본 개시내용의 다양한 양상들이 아래의 본 명세서에 설명되는 것과 실질적으로 동일한 방식으로 DFT-s-OFDM 파형에 적용될 수 있다는 것이 당업자들에 의해 이해되어야 한다. 즉, 본 개시내용의 일부 예들이 명확화를 위해 OFDM 링크에 포커싱될 수 있지만, 동일한 원리들이 DFT-s-OFDMA 파형들에 또한 적용될 수 있다는 것이 이해되어야 한다.
[0049] 본 개시내용 내에서, 프레임은 무선 송신들을 위한 10ms의 지속기간을 지칭하며, 각각의 프레임은 각각 1ms의 10개의 서브프레임들로 이루어진다. 주어진 캐리어 상에서, UL에는 프레임들의 하나의 세트가 존재할 수 있고, DL에는 프레임들의 다른 세트가 존재할 수 있다. 이제 도 3을 참조하면, OFDM 리소스 그리드(304)를 도시하는 예시적인 DL 서브프레임(302)의 확대도가 예시된다. 그러나, 당업자들이 용이하게 인식할 바와 같이, 임의의 특정 애플리케이션에 대한 PHY 송신 구조는 임의의 수의 인자들에 의존하여, 본 명세서에 설명된 예로부터 변할 수 있다. 여기서, 시간은 OFDM 심볼들의 단위들을 갖는 수평 방향에 있고; 주파수는 서브캐리어들 또는 톤들의 단위들을 갖는 수직 방향에 있다.
[0050] 리소스 그리드(304)는 주어진 안테나 포트에 대한 시간-주파수 리소스들을 개략적으로 표현하기 위해 사용될 수 있다. 즉, 다수의 안테나 포트들이 이용가능한 MIMO 구현에서, 대응하는 다수의 리소스 그리드들(304)이 통신에 이용가능할 수 있다. 리소스 그리드(304)는 다수의 리소스 엘리먼트(RE)들(306)로 분할된다. 1 서브캐리어 × 1 심볼인 RE는 시간-주파수 그리드의 가장 작은 이산 부분이며, 물리 채널 또는 신호로부터의 데이터를 표현하는 단일 복소 값을 포함한다. 특정 구현에서 이용되는 변조에 의존하여, 각각의 RE는 정보의 하나 이상의 비트들을 표현할 수 있다. 일부 예들에서, RE들의 블록은, 주파수 도메인에서 임의의 적합한 수의 연속하는 서브캐리어들을 포함하는 물리 리소스 블록(PRB) 또는 더 간단하게는 리소스 블록(RB)(308)으로 지칭될 수 있다. 일 예에서, RB는 사용된 뉴머롤로지(numerology)와는 독립적인 수인 12개의 서브캐리어들을 포함할 수 있다. 일부 예들에서, 뉴머롤로지에 의존하여, RB는 시간 도메인에서 임의의 적합한 수의 연속하는 OFDM 심볼들을 포함할 수 있다. 본 개시내용 내에서, RB(308)와 같은 단일 RB가 단일 방향의 통신(주어진 디바이스에 대한 송신 또는 수신 중 어느 하나)에 전반적으로 대응한다는 것이 가정된다.
[0051] UE는 일반적으로 리소스 그리드(304)의 서브세트만을 이용한다. RB는 UE에 할당될 수 있는 리소스들의 가장 작은 단위일 수 있다. 따라서, UE에 대해 스케줄링되는 RB들이 많아지고 에어 인터페이스에 대해 선택되는 변조 방식이 고차가 될수록, UE에 대한 데이터 레이트가 더 높아진다.
[0052] 이러한 예시에서, RB(308)는 서브프레임(302)의 전체 대역폭 미만을 점유하는 것으로 도시되며, 일부 서브캐리어들이 RB(308) 위에 그리고 그 아래에 예시되어 있다. 주어진 구현에서, 서브프레임(302)은 임의의 수의 하나 이상의 RB들(408)에 대응하는 대역폭을 가질 수 있다. 추가로, 이러한 예시에서, RB(308)는 서브프레임(302)의 전체 지속기간 미만을 점유하는 것으로 도시되지만, 이것은 단지 하나의 가능한 예일 뿐이다.
[0053] 각각의 1ms 서브프레임(302)은 하나 또는 다수의 인접 슬롯들로 이루어질 수 있다. 도 3에 도시된 예에서, 하나의 서브프레임(302)은 예시적인 예로서 4개의 슬롯들(310)을 포함한다. 일부 예들에서, 슬롯은 주어진 사이클릭 프리픽스(CP) 길이를 갖는 특정된 수의 OFDM 심볼들에 따라 정의될 수 있다. 예컨대, 슬롯은 공칭 CP를 갖는 7개 또는 14개의 OFDM 심볼들을 포함할 수 있다. 부가적인 예들은 더 짧은 지속기간(예컨대, 하나 또는 2개의 OFDM 심볼들)을 갖는 미니-슬롯들을 포함할 수 있다. 일부 경우들에서, 이들 미니-슬롯들은, 동일한 또는 상이한 UE들에 대한 진행중인 슬롯 송신들에 대해 스케줄링되는 리소스들을 점유하여 송신될 수 있다.
[0054] 슬롯들(310) 중 하나의 슬롯의 확대도는 제어 구역(312) 및 데이터 구역(314)을 포함하는 슬롯(310)을 예시한다. 일반적으로, 제어 구역(312)은 제어 채널들(예컨대, PDCCH)을 반송할 수 있고, 데이터 구역(314)은 데이터 채널들(예컨대, PDSCH 또는 PUSCH)을 반송할 수 있다. 물론, 슬롯은 모든 DL, 모든 UL, 또는 적어도 하나의 DL 부분 및 적어도 하나의 UL 부분을 포함할 수 있다. 도 3에 예시된 간단한 구조는 단지 속성상 예시적일 뿐이며, 상이한 슬롯 구조들이 이용될 수 있고, 제어 구역(들) 및 데이터 구역(들) 각각의 하나 이상을 포함할 수 있다.
[0055] 도 3에 예시되지 않았지만, RB(308) 내의 다양한 RE들(306)은 제어 채널들, 공유 채널들, 데이터 채널들 등을 포함하는 하나 이상의 물리 채널들을 반송하도록 스케줄링될 수 있다. RB(308) 내의 다른 RE들(306)은 또한, 복조 기준 신호(DMRS), 제어 기준 신호(CRS), 또는 사운딩 기준 신호(SRS)를 포함하는(그러나 이에 제한되지 않음) 파일럿들 또는 기준 신호들을 반송할 수 있다. 이들 파일럿들 또는 기준 신호들은 수신 디바이스가 대응하는 채널의 채널 추정을 수행하는 것을 제공할 수 있으며, 이는 RB(308) 내의 제어 및/또는 데이터 채널들의 코히런트 복조/검출을 가능하게 할 수 있다.
[0056] DL 송신에서, 송신 디바이스(예컨대, 스케줄링 엔티티(108))는 하나 이상의 DL 제어 채널들, 이를테면 PBCH; PSS; SSS; 물리 제어 포맷 표시자 채널(PCFICH); 물리 하이브리드 자동 반복 요청(HARQ) 표시자 채널(PHICH); 및/또는 물리 다운링크 제어 채널(PDCCH) 등을 포함하는 DL 제어 정보(114)를 하나 이상의 스케줄링된 엔티티들(106)에 반송하기 위해 (예컨대, 제어 구역(312) 내에서) 하나 이상의 RE들(306)을 할당할 수 있다. PCFICH는, 수신 디바이스가 PDCCH를 수신 및 디코딩하는 것을 보조하기 위한 정보를 제공한다. PDCCH는 전력 제어 커맨드들, 스케줄링 정보, 그랜트, 및/또는 DL 및 UL 송신들을 위한 RE들의 할당을 포함하는(그러나 이에 제한되지 않음) 다운링크 제어 정보(DCI)를 반송한다. PHICH는 HARQ 피드백 송신들, 이를테면 확인응답(ACK) 또는 부정 확인응답(NACK)을 반송한다. HARQ는 당업자들에게 잘 알려진 기법이며, 여기서 패킷 송신들의 무결성은, 예컨대 임의의 적합한 무결성 체킹 메커니즘, 이를테면 체크섬 또는 사이클릭 리던던시 체크(CRC)를 이용하여 정확도를 위해 수신 측에서 체크될 수 있다. 송신의 무결성이 확인되었다면, ACK가 송신될 수 있지만, 확인되지 않았다면, NACK가 송신될 수 있다. NACK에 대한 응답으로, 송신 디바이스는, 체이스 결합, 증분적인 리던던시 등을 구현할 수 있는 HARQ 재송신을 전송할 수 있다.
[0057] UL 송신에서, 송신 디바이스(예컨대, 스케줄링된 엔티티(106))는 하나 이상의 UL 제어 채널들, 이를테면 물리 업링크 제어 채널(PUCCH)을 포함하는 UL 제어 정보(118)를 스케줄링 엔티티(108)에 반송하기 위해 하나 이상의 RE들(306)을 이용할 수 있다. UL 제어 정보는 파일럿들, 기준 신호들, 및 업링크 데이터 송신들을 디코딩하는 것을 가능하게 하거나 보조하도록 구성된 정보를 포함하는 다양한 패킷 타입들 및 카테고리들을 포함할 수 있다. 일부 예들에서, 제어 정보(118)는 스케줄링 요청(SR), 예컨대 스케줄링 엔티티(108)가 업링크 송신들을 스케줄링하기 위한 요청을 포함할 수 있다. 여기서, 제어 채널(118) 상에서 송신된 SR에 대한 응답으로, 스케줄링 엔티티(108)는 업링크 패킷 송신들에 대한 리소스들을 스케줄링할 수 있는 다운링크 제어 정보(114)를 송신할 수 있다. UL 제어 정보는 또한, HARQ 피드백, 채널 상태 피드백(CSF), 또는 임의의 다른 적합한 UL 제어 정보를 포함할 수 있다.
[0058] 제어 정보에 부가하여, (예컨대, 데이터 구역(314) 내의) 하나 이상의 RE들(306)이 사용자 데이터 또는 트래픽 데이터에 대해 할당될 수 있다. 그러한 트래픽은 하나 이상의 트래픽 채널들, 이를테면 DL 송신에 대해서는 물리 다운링크 공유 채널(PDSCH); 또는 UL 송신에 대해서는 물리 업링크 공유 채널(PUSCH) 상에서 반송될 수 있다. 일부 예들에서, 데이터 구역(314) 내의 하나 이상의 RE들(306)은 주어진 셀에 대한 액세스를 가능하게 할 수 있는 정보를 반송하는 시스템 정보 블록(SIB)들을 반송하도록 구성될 수 있다.
[0059] 위에서 설명되고 도 1 및 도 3에 예시된 채널들 또는 캐리어들은 반드시, 스케줄링 엔티티(108)와 스케줄링된 엔티티들(106) 사이에서 이용될 수 있는 채널들 또는 캐리어들의 전부가 아니며, 당업자들은 예시된 것들에 부가하여 다른 채널들 또는 캐리어들, 이를테면 다른 트래픽, 제어, 및 피드백 채널들이 이용될 수 있다는 것을 인식할 것이다.
[0060] 위에서 설명된 이들 물리 채널들은 일반적으로, 매체 액세스 제어(MAC) 계층에서 핸들링하기 위해 멀티플렉싱되어 전송 채널들에 맵핑된다. 전송 채널들은 전송 블록들(TB)로 불리는 정보의 블록들을 반송한다. 정보의 비트들의 수에 대응할 수 있는 전송 블록 사이즈(TBS)는 변조 및 코딩 방식(MCS) 및 주어진 송신 내의 RB들의 수에 기반하는 제어된 파라미터일 수 있다.
[0061] 본 개시내용의 일 양상에 따르면, 하나 이상의 슬롯들은 자립식 슬롯들로서 구조화될 수 있다. 예컨대, 도 4는 자립식 슬롯들(400 및 450)의 2개의 예시적인 구조들을 예시한다. 일부 예들에서, 자립식 슬롯들(400 및/또는 450)은 위에서 설명되고 도 3에 예시된 슬롯(310) 대신에 사용될 수 있다.
[0062] 예시된 예에서, DL-중심 슬롯(400)은 송신기-스케줄링된 슬롯일 수 있다. 명칭 DL-중심은 일반적으로, DL 방향으로의 송신들(예컨대, 스케줄링 엔티티(108)로부터 스케줄링된 엔티티(106)로의 송신들)에 대해 더 많은 리소스들이 할당되는 구조를 지칭한다. 유사하게, UL-중심 슬롯(450)은 수신기-스케줄링된 슬롯일 수 있으며, 여기서 UL 방향으로의 송신들(예컨대, 스케줄링된 엔티티(106)로부터 스케줄링 엔티티(108)로의 송신들)에 대해 더 많은 리소스들이 할당된다.
[0063] 각각의 슬롯, 이를테면 자립식 슬롯들(400 및 450)은 송신(Tx) 및 수신(Rx) 부분들을 포함할 수 있다. 예컨대, DL-중심 슬롯(400)에서, 스케줄링 엔티티(108)는 먼저 DL 제어 구역(402)에서, 예컨대 PDCCH 상에서 제어 정보를 송신할 기회를 갖고, 이어서 예컨대, DL 데이터 구역(404)에서 PDSCH 상에서 DL 사용자 데이터 또는 트래픽을 송신할 기회를 갖는다. 적합한 지속기간(410)을 갖는 가드 기간(GP) 구역(406)에 후속하여, 스케줄링 엔티티(108)는, 예컨대 캐리어를 사용하여 다른 엔티티들로부터 UL 버스트(408)에서 임의의 UL 스케줄링 요청들, CSF, HARQ, ACK/NACK 등을 포함하는 UL 피드백 및/또는 UL 데이터를 수신할 기회를 갖는다. 여기서, DL-중심 슬롯(400)과 같은 슬롯은, 데이터 구역(404)에서 반송된 데이터 전부가 동일한 슬롯의 제어 구역(402)에서 스케줄링될 경우; 그리고 추가로, 데이터 구역(404)에서 반송된 데이터 전부가 동일한 슬롯의 UL 버스트(408)에서 확인응답될 경우(또는 적어도 확인응답될 기회를 갖는 경우), 자립식 슬롯으로 지칭될 수 있다. 이러한 방식으로, 각각의 자립식 슬롯은, 임의의 주어진 패킷에 대한 스케줄링-송신-확인응답 사이클을 완료하기 위해 반드시 임의의 다른 슬롯을 요구하지는 않는 자립식 엔티티로 고려될 수 있다.
[0064] GP 구역(406)은 UL 및 DL 타이밍의 변동성을 수용하도록 포함될 수 있다. 예컨대, (예컨대, DL로부터 UL로의) 라디오 주파수(RF) 안테나 방향 스위칭으로 인한 레이턴시들 및 송신 경로 레이턴시들은 스케줄링된 엔티티(106)로 하여금, DL 타이밍과 매칭하도록 UL 상에서 조기에 송신하게 할 수 있다. 그러한 조기 송신은 스케줄링 엔티티(108)로부터 수신된 심볼들과 간섭할 수 있다. 따라서, GP 구역(406)은 DL 데이터 구역(404) 이후의 시간의 양이 간섭을 방지하게 허용할 수 있으며, 여기서 GP 구역(406)은, 스케줄링 엔티티(108)가 그의 RF 안테나 방향을 스위칭시키기 위한 적절한 시간의 양, 오버-디-에어(OTA) 송신을 위한 적절한 시간의 양, 및 스케줄링된 엔티티에 의한 ACK 프로세싱을 위한 적절한 시간의 양을 제공한다.
[0065] 유사하게, UL-중심 슬롯(450)은 자립식 슬롯으로서 구성될 수 있다. UL-중심 슬롯(450)은 DL-중심 슬롯(400)과 실질적으로 유사하며, DL 제어 구역(450), 가드 기간(454), UL 데이터 구역(456), 및 UL 버스트 구역(458)을 포함한다.
[0066] 슬롯들(400 및 450)에 예시된 슬롯 구조는 단지 자립식 슬롯들의 일 예일 뿐이다. 다른 예들은 모든 각각의 슬롯의 시작부에 공통 DL 부분 및 모든 각각의 슬롯의 끝에 공통 UL 부분을 포함할 수 있으며, 이들 개개의 부분들 사이에서 슬롯의 구조의 다양한 차이들을 갖는다. 다른 예들이 여전히 본 개시내용의 범위 내에서 제공될 수 있다.
DMRS에 의한 정보의 통신
[0067] DL-중심 슬롯(400)의 UL 버스트(408), 및 UL-중심 슬롯(450)의 UL 데이터 구역(456) 및 UL 버스트 구역(458)은 각각 하나 이상의 DMRS 시퀀스들을 포함할 수 있다. DMRS 시퀀스는 각각의 UL 구역에서 하나 이상의 리소스 엘리먼트들(306)을 점유할 수 있으며, 통상적으로는 처음 하나 또는 2개의 심볼들에 존재한다. 본 개시내용의 일부 양상들에서, 제1 UE(226)는 N개의 알려진 DMRS 시퀀스들의 세트로부터 DMRS 시퀀스를 선택한다. 이러한 방식으로, 업링크 제어 정보(UCI)의 log2(N)개의 비트들이 특정 DMRS 시퀀스들을 사용하여 통신될 수 있다. UCI는 HARQ ACK/NACK, 스케줄링 요청, 채널 상태 정보(CSI), 채널 품질 정보(CQI), 프리코딩 매트릭스 표시자(PMI), 랭크 표시자(RI), PTI(procedure transaction identifier), 불연속 송신/수신(DTX/DRX) 등 중 하나 이상을 포함할 수 있다.
[0068] 이어서, 제1 UE(226)는 UL 송신을 기지국(212)에 통신하며, 여기서 UL 송신은 DMRS 내에 UCI 페이로드를 포함한다. N개의 가능한 DMRS 시퀀스들의 세트들의 세트는 적어도 제1 UE와 기지국(212) 사이에 알려져 있다. 예컨대, N개의 가능한 DMRS 시퀀스들을 포함하는 DMRS 정보는 기지국(212) 및 제1 UE(226) 각각 상의 메모리에 저장될 수 있다. 다른 구성에서, N개의 가능한 DMRS 시퀀스들의 세트는 또한 제2 UE(228)에 알려져 있을 수 있으며, 그에 의해, 제2 UE(228)와 제1 UE(226) 및 기지국(212) 둘 모두 사이에서의 직접적인 D2D 통신을 허용한다. DMRS 시퀀스는 DMRS 정보 내에 저장된 룩업 테이블을 사용하여 통신될 UCI 정보에 기반하여 선택될 수 있다. 룩업 테이블은, N개의 알려진 DMRS 시퀀스들 각각에 대응하는 특정한 UCI 정보 및/또는 UCI 정보의 특정한 조합들을 포함할 수 있다. 예컨대, 제1 UE(226)로부터 기지국(212)으로 통신되는 특정한 DMRS 시퀀스는 HARQ ACK 메시지에 대응할 수 있다. 룩업 테이블은 DMRS 시퀀스와 적어도 하나의 UCI 페이로드 사이에 1-대-1 대응을 포함할 수 있다. 아래의 표 1은 그러한 룩업 테이블의 일 예를 예시한다.
이러한 예에서, 제1 UE(226)는 DMRS 시퀀스 1을 통해 HARQ ACK 메시지를 기지국(212)에 통신한다.
[0069] 일 구성에서, 제1 UE(226)는 UL 송신을 위해 적어도 하나의 DMRS 시퀀스를 선택하고, 선택된 시퀀스(들)를 포함하도록 UL 데이터 구역(456) 및/또는 UL 버스트 구역(458)을 구성한다. 예컨대, 제1 UE(226)는 UL 데이터 구역(456)에서의 송신을 위해 DMRS 시퀀스 1을 선택함으로써 HARQ ACK 메시지를 기지국(212)에 통신할 수 있다. 동일한 프로세스가 DL-중심 슬롯(400)의 UL 버스트 구역(408)에서 사용될 수 있다. 임의의 적합한 수(N)의 DMRS 시퀀스들이 임의의 UCI 페이로드 X에 대응하도록 이용될 수 있음을 유의한다. 이러한 경우, 기지국(212)이 DMRS 시퀀스를 포함하는 UL 송신을 수신할 때, 기지국은, 어느 DMRS 시퀀스가 UL 송신에서 통신되었는지를 결정하고 어느 UCI(들)가 DMRS 시퀀스에 대응하는지를 결정함으로써 DMRS 시퀀스와 UCI 페이로드 사이의 관계를 확인할 수 있다. 일 예에서, 기지국(212)은, 어느 DMRS 시퀀스가 UL 송신에서 통신되었는지를 결정하기 위해, 저장된 DMRS 정보 내의 N개의 가능한 DMRS 시퀀스들에 대한 상관의 크기를 설정할 수 있다. DMRS 시퀀스들은 서로 직교하도록 또는 서로 간에 낮은 교차 상관을 갖도록 제1 UE에 의해 선택될 수 있다.
[0070] DMRS 시퀀스들은 DMRS 시퀀스들의 N개의 가능한 선택들 전부 또는 그의 일부 사이에서 공통적인 임베디드 파일럿 서브-시퀀스를 가질 수 있다. 임베디드 파일럿 서브-시퀀스들은, 어느 DMRS 시퀀스가 송신되었는지를 검출하는 것을 보조하도록 채널 추정을 위해 이용될 수 있다. 예컨대, 공통 파일럿 서브-시퀀스(예컨대, 제1 파일럿 서브-시퀀스)는 (제1 ACK에 대응하는) DMRS 시퀀스 1, (제1 NACK에 대응하는 DMRS 시퀀스 2, 및 (제1 DTX에 대응하는) DMRS 시퀀스 3에 임베딩될 수 있다. 다른 예에서, 제1 파일럿 서브-시퀀스가 DMRS 시퀀스들 1 내지 3에 임베딩되는 것에 부가하여, 제2 파일럿 서브-시퀀스는 (제2 ACK에 대응하는) DMRS 시퀀스 4, (제2 NACK에 대응하는) DMRS 시퀀스 5, 및 (제2 DTX에 대응하는) DMRS 시퀀스 6에 임베딩될 수 있다. 이러한 예에서, 제1 파일럿 서브-시퀀스는 제2 파일럿 서브-시퀀스와 구별가능하다. 그러한 구별 특징들은 UL 송신과 연관된 UE 특정 파라미터(예컨대, UE 아이덴티티)를 설정하도록 기지국(212)에 의해 이용될 수 있다. 다른 예에서, DMRS 시퀀스들의 N개의 가능한 선택들의 각각 또는 N개의 DMRS 시퀀스들의 일부는 고유한 임베디드 파일럿 서브-시퀀스를 포함할 수 있다. 이러한 예에서, 단일 DMRS 시퀀스는 복수의 UCI들에 대응할 수 있다. 그러나, 단일 DMRS 시퀀스는 복수의 UCI들 중 고유한 UCI에 대응하는 임베디드 파일럿 서브-시퀀스들을 포함할 수 있다. 따라서, 공통 DMRS 시퀀스는 복수의 UCI들을 통신하는 데 사용될 수 있으며, 여기서 임베디드 파일럿 서브-시퀀스는 복수의 UCI들 중 고유한 UCI와 공통 DMRS 시퀀스를 구별한다.
[0071] 어느 DMRS 시퀀스가 송신되었는지를 검출한 이후, 기지국(212)은 이어서, 채널 추정을 수행하고 UL 송신과 연관된 페이로드 데이터(예컨대, 다른 UCI 정보 및/또는 PUSCH 데이터)를 복조하기 위해, 수신된 DMRS 시퀀스를 사용할 수 있다. PUSCH 페이로드들은 통상적으로 HARQ 절차를 겪는 반면, UCI들은 통상적으로 그렇지 않다. 따라서, UCI 및 PUSCH 데이터 둘 모두를 포함하는 UL 송신들을 관리하기 위해, 스케줄링 엔티티(108)(예컨대, 기지국(212))는 레이턴시를 감소시키기 위해 특정한 데이터를 드롭(drop)하도록 구성될 수 있다. 예컨대, 공통 UCI 페이로드가 모든 HARQ 재송신들을 통해 반송될 수 있기 때문에, 기지국(212) 및/또는 스케줄링된 엔티티(106)(예컨대, 제1 UE(226))는, HARQ 송신들의 수가 임계치를 초과하면 이러한 방식으로 반송된 UCI를 무시하도록 구성될 수 있다. 일 예에서, 임계치는 1일 수 있다(즉, UCI가 제1 송신에서 디코딩되면, UCI만이 유효한 것으로 고려됨). 다른 구성에서, 허용된 최대 수의 HARQ 송신들은 기지국(212)에 의해 동적으로 생성되고, PUSCH 그랜트를 포함하는 DCI에서 제1 UE(226)로 시그널링될 수 있다. 이러한 예에서, 임계치는, UCI 데이터를 포함하지 않는 페이로드와 연관된 PUSCH 그랜트보다 UCI 및 PUSCH 데이터 둘 모두를 포함하는 페이로드와 연관된 PUSCH 그랜트들에 대해 비교적 더 낮은 값으로 세팅될 수 있다. 다른 구성에서, 제1 UE(226)는 UL 송신의 페이로드를 다수의 독립적으로 확인응답된 코드 블록 그룹(CBG)들로 세그먼트화할 수 있다. 이러한 예에서, 기지국(212)은 HARQ 재송신들의 최대 수에 대응하는 임계치 값들을 생성할 수 있으며, 여기서 UCI 데이터를 포함하는 CBG들에 대응하는 제1 임계치 값은 UCI 데이터를 포함하지 않는 CBG들에 대응하는 제2 임계치 값과 상이할 수 있다.
[0072] 일 구성에서, N의 값은 복잡도를 감소시키도록 제한될 수 있다. 예컨대, N의 값은 비-바이너리 UCI 타입들을 반송하도록 선택될 수 있다. 하나의 비-제한적인 예에서, N=3으로 세팅하는 것은 대응하는 DMRS 내에 제공되는 3-상태 UCI를 허용할 수 있다. 3-상태 UCI의 일 예는 표준 ACK/NACK에 부가하여 존재하는 정보를 제공할 수 있는 3-상태 ACK를 포함할 수 있다. 3-상태 ACK는 복합 상태들, 이를테면 (i) 검출된 PDCCH 없음, (ii) PDCCH가 검출되지만 PDSCH CRC가 실패됨, 및 (iii) PDCCH가 검출되고 PDSCH CRC가 통과됨을 반영할 수 있다. 그러므로, 대응하는 PDSCH를 디코딩한 이후 PDCCH가 검출되지만 CRC가 실패된 것과 PDCCH가 검출되지 않는 것 사이를 구별하는 것이 가능할 수 있다. 다른 구성에서, 스케줄링된 엔티티(106)는 DMRS를 통해 ACK(즉, PDCCH가 검출되고 PDSCH CRC가 통과됨), NACK(즉, PDCCH가 검출되지만 PDSCH CRC가 실패됨), 또는 불연속 송신/수신(DTX/DRX) 메시지를 제공할 수 있다. 3-상태 ACK는 일 예로서 사용되고 있지만, 다른 비-바이너리 UCI 타입들 및 대응하는 N 값들이 고려된다.
[0073] 다른 구성에서, 스케줄링된 엔티티(106)(예컨대, 제1 UE(226))는 슬롯의 DMRS 시퀀스에 의해 반송된 UCI에 제1 전력 레벨을 할당하고, 동일한 슬롯의 페이로드에서 통신되는 다른 UCI에 제2 전력 레벨을 할당할 수 있다. 예컨대, 제1 UE(226)는, DMRS 시퀀스를 통한 제1 UCI(예컨대, 2비트 ACK) 뿐만 아니라 PUCCH를 통한 제2 UCI(예컨대, 1비트 ACK)를 포함하는 UL 송신을 통신할 수 있다. 이러한 예에서, 제1 UE(226)는 3-상태 ACK를 기지국(212)에 통신하고 있을 수 있다. 그러므로, 제1 UCI 및 제2 UCI는, 각각에 상이한 복조 요건들로 인해 상이한 신뢰성 요건들을 할당받을 수 있다. 예컨대, 제1 UE(226)는 제1 UCI 및 제2 UCI의 각각의 UCI의 송신 전력 레벨을 변조하여, 각각의 UCI에 대한 특유한 디코딩 신뢰성 요건들을 기지국(212)에 표시하거나 또는 부과할 수 있다. 이러한 예에서, 제1 UE(226)는 중요한 것으로 간주되는 정보(예컨대, DMRS의 제1 UCI)에 대해 송신 전력 레벨을 증가시키고, 비교적 덜 중요한 정보(예컨대, PUCCH의 제2 UCI)에 대한 전력을 감소(즉, 증가 전력 레벨에 비해 감소시키거나 또는 공칭 또는 디폴트 레벨로 유지)시킬 수 있다. 전력을 선택적으로 변조하는 것은, 제1 UE(226)가 신뢰성의 정도를 표시하고 또한 전력 절약 조치들을 이용하기 위해 동일한 슬롯의 상이한 UCI들 사이에서 델타 오프셋을 생성하게 허용한다.
[0074] 다른 구성에서, 상이한 UCI들의 레이턴시 요건들은 슬롯 내에서 UCI들의 특정한 어레인지먼트를 전략적으로 구성함으로써 제어될 수 있다. 그러한 구성은, 스케줄링된 엔티티(106) 및/또는 스케줄링 엔티티(108)가 정보의 타임라인 우선순위화를 달성할 수 있는 데에 유익하다. 위에서 언급된 바와 같이, DMRS 시퀀스는 일반적으로 "가장 앞쪽"에 있거나 또는 슬롯의 UL 버스트 및/또는 UL 데이터 구역 중 임의의 것의 시작부에 있다. 그러므로, DMRS 시퀀스의 이러한 속성은 송신의 UL 구역에서 특정한 UCI(예컨대, 제1 UCI)를 앞쪽에 배치하기 위해 이용될 수 있다. 예컨대, 제1 UE(226)가 적어도 2개의 UCI들을 포함하는 UL-중심 슬롯(450)을 송신하고 있으면, 제1 UE(226)는, 제1 UCI가 제2 UCI에 비해 타임라인 우선순위화를 수신해야 한다고 결정할 수 있다. 이러한 경우, 제1 UCI는 DMRS 상에서 반송될 수 있고, 제2 UCI는 PUCCH를 통해 반송될 수 있다. 이러한 예에서, 슬롯 내의 UCI들의 어레인지먼트는, 제1 UCI가 제2 UCI보다 조기에 프로세싱되는 것을 초래한다. 이러한 예에서, 제1 UE(226)는 하나 이상의 UCI들의 우선순위에 기반하여 하나 이상의 DMRS 시퀀스들을 선택함으로써 우선순위화의 타임라인을 설정할 수 있다.
[0075] 일 양상에서, UCI의 우선순위는 UCI가 응답하는 데이터의 우선순위의 함수일 수 있다. 예컨대, UCI가 제1 UE(226)에 의해 수신된 미션 크리티컬(mission critical) 데이터와 연관된 1비트 ACK이면, 제1 UE(226)는 PUCCH에 의해 1비트 ACK를 송신하는 대신 1비트 ACK와 연관된 DMRS 시퀀스를 선택할 수 있다. 이러한 예에서, 1비트 ACK의 우선순위는 제1 UE(226)에 의해 수신된 미션 크리티컬 데이터의 우선순위에 의해 설정되었다. 일부 구성들에서, 미션 크리티컬 데이터는 비교적 높은 신뢰성 요건을 갖는 데이터를 지칭한다. 예컨대, 미션 크리티컬 데이터의 신뢰성 요건은 그 서브프레임에 포함된 다른 데이터의 신뢰성 요건보다 클 수 있다. 일반적으로, 신뢰성은 데이터가 에러들 없이 의도된 목적지에 의해 얼마나 일관되게 성공적으로 수신되는지를 지칭한다.
[0076] 다른 양상에서, UCI의 우선순위는 UCI의 타입의 함수일 수 있다. 예컨대, 우선순위는, UCI가 CSI, ACK, NACK, 및/또는 SR을 포함하는지에 관계없이 비트들의 수를 포함하는 UCI의 특성들에 의해 결정될 수 있다. 하나의 그러한 예에서, 1비트 UCI는 UCI의 비트들의 수에 의해 설정된 비교적 더 높은 우선순위를 가질 수 있지만, 2비트 ACK는 더 큰 수의 비트들을 갖는 것으로 인해 비교적 더 낮은 우선순위를 가질 수 있다. 그러므로, 스케줄링된 엔티티(226)가 UCI에 대해 특정한 DMRS 시퀀스를 선택하는지 여부는 (i) UCI가 응답하는 데이터의 우선순위, (ii) UCI의 타입, 및 (iii) UCI의 비트 사이즈 중 하나 이상의 것들의 함수일 수 있다.
단일 페이로드에서의 정보의 통신
[0077] DMRS에 의해 UCI 정보를 송신하는 것에 대한 하나의 대안은 UCI들의 비트들을 단일 PUCCH/PUSCH 페이로드로 번들링(bundle)시키는 것이다. 일 예에서, SR이 더 큰 페이로드와 함께 번들링될 수 있다. 더 큰 페이로드는 PUCCH/PUSCH 송신을 위한 데이터 부분 및 UCI들의 하나 이상의 타입들(예컨대, CSI, CQI, HARQ ACK/NACK 등)을 포함할 수 있다. 스케줄링된 엔티티(106)가 UL 데이터 송신들을 위한 리소스들을 요청하고 있는지 여부를 표시하는 하나 이상의 비트들을 SR이 포함할 수 있지만, 스케줄링된 엔티티(106)가 필요로 하는 리소스들의 양 및/또는 타입에 관한 정보를 전달하기 위해 부가적인 비트들이 부가될 경우, SR은 비트-사이즈를 증가시킬 수 있다. 예컨대, 하나의 비트에 부가하여 또는 그 대신에, SR은 또한 버퍼 상태 리포트(BSR)를 포함할 수 있다. 이러한 경우, 데이터 비트들은 UL 송신에서 통신되기 전에 버퍼에 저장될 수 있다. BSR은 그 버퍼에 저장된 비트들의 수를 포함하여, 스케줄링된 엔티티(106)가 필요로 하는 리소스들의 양에 관한 정보를 스케줄링 엔티티(108)에 제공할 수 있다. BSR은 버퍼의 길이를 표시하는 명시적인 데이터를 포함할 수 있다. 그러나, 일부 예들에서, BSR은 레이턴시를 감소시키기 위해, 명시적인 길이의 입도보다 감소된 입도의 데이터를 제공할 수 있다. 그러한 경우, 2개의 비트들 이하의 경우, BSR은 버퍼의 일반적인 용량을 표시할 수 있다. BSR은 버퍼의 길이를 표시하는 명시적인 정보를 포함하는 제1 데이터를 포함할 수 있다. 그러나, 일부 예들에서, BSR은 레이턴시를 감소시키기 위해, 제1 데이터의 입도에 비해 감소된 입도의 정보를 포함하는 제2 데이터를 대신 포함할 수 있다. 예컨대, 버퍼의 길이를 표시하는 명시적인 정보를 제공하는 대신, BSR은 버퍼의 일반적인 용량을 표시하도록 비트 사이즈에서 감소될 수 있다. 그러한 경우, BSR은 2개의 비트들 이하로 감소될 수 있다. 제1 데이터 또는 제2 데이터를 갖는 BSR을 통신하기 위한 결정은 UCI 또는 PUCCH/PUSCH 페이로드 중 하나 이상과 연관된 다양한 우선순위 메트릭들에 기반할 수 있다. 일반적으로, 우선순위는 데이터의 중요도 또는 시간-민감도를 지칭한다. 비교적 더 높은 중요도를 갖는 제1 데이터는 수정되거나 또는 사이즈에서 감소되지 않을 수 있다. 그러나, 비교적 큰 시간-민감도를 갖는 제1 데이터는 수정되어, 비교적 더 적은 중요도 및/또는 비교적 더 적은 시간-민감도를 갖는 다른 데이터 이전에 데이터가 수신될 수 있다.
[0078] 예컨대, 스케줄링된 엔티티(106)는, 다른 UCI 페이로드가 임계 사이즈 요건을 충족시키면, SR과 같은 UCI를 다른 UCI 페이로드와 번들링시키도록 선택할 수 있다. 이러한 예에서, 임계 사이즈 요건은 메모리에 저장된 단일-페이로드 정보에 기반하여 결정될 수 있다. 단일-페이로드 정보는 스케줄링된 엔티티(106)와 스케줄링 엔티티(108) 사이에서 통신될 수 있다. 단일-페이로드 정보는 UCI(예컨대, SR)의 비트들의 수(M)와 다른 UCI 페이로드 내의 비트들의 수(X) 사이의 관계를 포함할 수 있다. 그러한 관계는 허용된 M 값들 및 대응하는 X 값들의 세트의 저장된 테이블에 기반할 수 있다. 룩업 테이블은 다른 UCI 페이로드 내의 비트들의 임계 수와 UCI 내의 비트들의 수 사이의 1-대-1 대응을 포함할 수 있다. 아래의 표 2은 그러한 테이블의 일 예를 예시한다.
이러한 예에서, 다른 UCI 페이로드가 55개 이상의 비트들을 포함하면, SR이 2개 이하의 비트들을 포함하는 한, SR이 페이로드에 부가될 수 있다. 아래에서 추가로 논의되는 바와 같이, 임계치는 동적이며, 스케줄링 엔티티(108) 또는 스케줄링된 엔티티(106) 중 어느 하나에 의해, 예비된 리소스들에 기반하여 세팅될 수 있다.
[0079] 다른 구성에서, UCI는 스케줄링된 엔티티(106) 및 스케줄링 엔티티(108) 중 어느 하나 또는 둘 모두에게 이용가능한 리소스들에 기반하여 기회주의적으로(opportunistically) 단일 페이로드로 번들링될 수 있다. 예컨대, 스케줄링된 엔티티(106)는, 요청된 정보를 전송하기 위한 리소스들을 예비하고, 정보가 요청된 경우 인스턴스들로의 정보의 번들링을 제한함으로써 동작할 수 있다. 그러한 경우, RRC, MAC-CE(MAC 제어 엘리먼트), DCI, 또는 다른 제어 커맨드 교환은 UCI(예컨대, CQI, PMI, RI, PTI 등)를 리포팅하도록, 스케줄링된 엔티티를 트리거링할 수 있으며, 리포팅된 UCI가 임계 사이즈를 충족시키는 한, 그 UCI는 번들링될 수 있다. 대안적으로, RRC, MAC-CE, DCI, 또는 다른 제어 커맨드 교환은 임계 사이즈를 특정할 수 있다.
[0080] 스케줄링된 엔티티(106) 및 스케줄링 엔티티(108) 중 하나 또는 둘 모두는, UCI 정보를 DMRS에 임베딩함으로써 UCI 정보를 송신할지 또는 UCI 정보를 다른 페이로드와 번들링시킴으로써 UCI 정보를 송신할지를 결정할 수 있다. 그러한 결정은 다수의 파라미터들에 기반할 수 있다. 그러한 파라미터들은, UCI의 비트 사이즈, UCI가 얼마나 신뢰할 수 있게 요구되는지, 스케줄링된 엔티티(106) 및 스케줄링 엔티티(108) 중 어느 하나 또는 둘 모두의 프로세싱 요건들, 전력 요건들, 스케줄링된 엔티티(106) 및 스케줄링 엔티티(108) 중 어느 하나 또는 둘 모두의 이용가능한 리소스들의 양을 포함한다.
[0081] 도 5는 프로세싱 시스템(514)을 이용하는 스케줄링 엔티티(500)에 대한 하드웨어 구현의 일 예를 예시한 블록 다이어그램이다. 예컨대, 스케줄링 엔티티(500)는 도 1 및/또는 도 2 중 임의의 하나 이상에 예시된 바와 같은 사용자 장비(UE)일 수 있다. 다른 예에서, 스케줄링 엔티티(500)는 도 1 및/또는 도 2 중 임의의 하나 이상에 예시된 바와 같은 기지국일 수 있다.
[0082] 스케줄링 엔티티(500)는 하나 이상의 프로세서들(504)을 포함하는 프로세싱 시스템(514)을 이용하여 구현될 수 있다. 프로세서들(504)의 예들은 마이크로프로세서들, 마이크로제어기들, 디지털 신호 프로세서(DSP)들, 필드 프로그래밍가능 게이트 어레이(FPGA)들, 프로그래밍가능 로직 디바이스(PLD)들, 상태 머신들, 게이팅된 로직, 이산 하드웨어 회로들, 및 본 개시내용 전반에 걸쳐 설명된 다양한 기능을 수행하도록 구성된 다른 적절한 하드웨어를 포함한다. 다양한 예들에서, 스케줄링 엔티티(500)는 본 명세서에 설명된 기능들 중 임의의 하나 이상을 수행하도록 구성될 수 있다. 즉, 스케줄링 엔티티(500)에서 이용되는 바와 같은 프로세서(504)는, 아래에서 설명되고 도 7 내지 도 9에 예시된 프로세스들 및 절차들 중 임의의 하나 이상을 구현하는 데 사용될 수 있다.
[0083] 이러한 예에서, 프로세싱 시스템(514)은 버스(502)에 의해 일반적으로 표현된 버스 아키텍처를 이용하여 구현될 수 있다. 버스(502)는, 프로세싱 시스템(514)의 특정한 애플리케이션 및 전체 설계 제약들에 의존하여 임의의 수의 상호연결 버스들 및 브리지들을 포함할 수 있다. 버스(502)는, (프로세서(504)에 의해 일반적으로 표현되는) 하나 이상의 프로세서들, 메모리(505), 및 (컴퓨터-판독가능 매체(506)에 의해 일반적으로 표현되는) 컴퓨터-판독가능 매체들을 포함하는 다양한 회로들을 함께 통신가능하게 커플링시킨다. 버스(502)는 또한, 당업계에 잘 알려져 있고, 따라서 더 추가적으로 설명되지 않을 타이밍 소스들, 주변기기들, 전압 조정기들, 및 전력 관리 회로들과 같은 다양한 다른 회로들을 링크시킬 수 있다. 버스 인터페이스(508)는 버스(502)와 트랜시버(510) 사이에 인터페이스를 제공한다. 트랜시버(510)는, 송신 매체를 통해 다양한 다른 장치와 통신하기 위한 통신 인터페이스 또는 수단을 제공한다. 장치의 속성에 의존하여, 사용자 인터페이스(512)(예컨대, 키패드, 디스플레이, 스피커, 마이크로폰, 조이스틱)가 또한 제공될 수 있다.
[0084] 본 개시내용의 일부 양상들에서, 프로세서(504)는 UL 통신에서 수신된 DMRS 시퀀스를 결정하기 위한 회로망(540)을 포함할 수 있다. 예컨대, 스케줄링 엔티티(500)는 트랜시버(510)에 의해, DMRS 시퀀스 및 적어도 하나의 UCI를 포함하는 UL 메시지를 수신할 수 있다. 적어도 하나의 UCI는 CSI, CQI, HARQ ACK/NACK 등 중 임의의 것을 포함할 수 있다.
[0085] DMRS 시퀀스를 결정하기 위한 회로망(540)은, 메모리(505)에 저장된 DMRS 정보(554)와 DMRS 시퀀스를 비교함으로써, 수신된 DMRS 시퀀스가 UCI를 통신하도록 구성되는지 여부를 결정할 수 있다. DMRS 정보(554)는 복수의 DMRS 시퀀스들 및 그들의 대응하는 UCI들을 포함하는 룩업 테이블을 포함할 수 있다. 저장된 DMRS 정보(554)를 사용하여, DMRS 시퀀스를 결정하기 위한 회로망(540)은 어느 UCI가 수신된 DMRS 시퀀스에 의해 통신되고 있는지를 결정할 수 있다.
[0086] DMRS 시퀀스를 결정하기 위한 회로망(540)은 또한, 수신된 DMRS 시퀀스가 UCI에 대응하는 임베디드 파일럿 서브-시퀀스를 포함하는지 여부를 결정할 수 있다. 예컨대, DMRS 시퀀스를 결정하기 위한 회로망(540)이 DMRS 시퀀스가 임베디드 파일럿 서브-시퀀스를 포함한다고 결정하면, 회로망은 메모리(505)에 저장된 DMRS 정보(554)에 포함된 다른 룩업 테이블과 임베디드 파일럿 서브-시퀀스를 비교할 수 있다. DMRS 정보(554)는 복수의 파일럿 서브-시퀀스들 및 그들의 대응하는 UCI들을 포함하는 다른 룩업 테이블을 포함할 수 있다. 저장된 DMRS 정보(554)를 사용하여, DMRS 시퀀스를 결정하기 위한 회로망(540)은 어느 UCI가 DMRS 시퀀스 내에 포함된 임베디드 파일럿 서브-시퀀스에 의해 통신되었는지를 결정할 수 있다.
[0087] DMRS 시퀀스를 결정하기 위한 회로망(540)은 또한 비-바이너리 UCI 타입을 생성하여 스케줄링된 엔티티로 통신할 수 있다. 하나의 비-제한적인 예에서, DMRS 시퀀스를 결정하기 위한 회로망(540)은 트랜시버(510)에 의해 대응하는 DMRS 시퀀스 내에서 통신되는 3-상태 UCI에 대해 N=3으로 세팅할 수 있다. DMRS 시퀀스를 결정하기 위한 회로망(540)은 비-바이너리 UCI 타입들을 메모리(505) 내의 DMRS 정보(554)에 저장하고, 트랜시버(510)를 통해 비-바이너리 UCI 타입들을 스케줄링된 엔티티에 통신할 수 있다. 3-상태 ACK는 일 예로서 사용되고 있지만, 다른 비-바이너리 UCI 타입들 및 대응하는 N 값들이 고려된다.
[0088] 다른 구성에서, DMRS 시퀀스를 결정하기 위한 회로망(540)은 슬롯의 DMRS 시퀀스에 의해 반송된 UCI에 제1 전력 레벨을 할당하고, 동일한 슬롯의 페이로드에서 통신되는 다른 UCI에 제2 전력 레벨을 할당할 수 있다. 전력 레벨들 및 대응하는 UCI들은 DMRS 정보(554)에 저장되고, 스케줄링된 엔티티에 통신될 수 있다. DMRS 시퀀스를 결정하기 위한 회로망(540)은, 각각의 UCI에 상이한 복조 요건들로 인해 제1 UCI 및 제2 UCI에 상이한 신뢰성 요건들을 할당할 수 있다.
[0089] 다른 구성에서, DMRS 시퀀스를 결정하기 위한 회로망(540)은 상이한 UCI들에 대한 레이턴시 요건들 및 슬롯 내의 UCI들의 전략적인 구성들을 결정할 수 있다. 슬롯 내의 UCI들의 어레인지먼트는 하나의 UCI가 동일한 슬롯 내의 다른 UCI보다 더 조기에 프로세싱되는 것을 초래한다. 스케줄링 엔티티(500)는 레이턴시 요건들 및 전략적 구성들을 메모리(605) 내의 DMRS 정보(554)에 저장할 수 있다.
[0090] 일부 예들에서, UCI의 우선순위는 UCI의 타입의 함수일 수 있다. 예컨대, 우선순위는, UCI가 CSI, ACK, NACK, 및/또는 SR을 포함하는지에 관계없이 비트들의 수를 포함하는 UCI의 특성들에 의해 결정될 수 있다. 하나의 그러한 예에서, 1비트 UCI는 UCI의 비트들의 수에 의해 설정된 비교적 더 높은 우선순위를 가질 수 있지만, 2비트 ACK는 더 큰 수의 비트들을 갖는 것으로 인해 비교적 더 낮은 우선순위를 가질 수 있다. 그러므로, DMRS 시퀀스를 결정하기 위한 회로망(540)은 UCI에 대한 특정한 DMRS 시퀀스를 생성 및 선택할 수 있으며, 여기서 선택은, (i) UCI가 응답하는 데이터의 우선순위, (ii) UCI의 타입, 및 (iii) UCI의 비트 사이즈 중 하나 이상의 것들의 함수에 기반할 수 있다. 특정한 함수는 메모리(505) 내의 DMRS 정보(554)에 저장될 수 있다.
[0091] 일부 예들에서, DMRS 시퀀스를 결정하기 위한 회로망(540)은 DMRS 정보(554)를 생성하고 그것을 스케줄링된 엔티티에 통신할 수 있어서, 스케줄링 엔티티(500) 및 스케줄링된 엔티티 둘 모두는 동일한 DMRS 정보(554)를 갖는다. DMRS 시퀀스를 결정하기 위한 회로망(540)은 DMRS 시퀀스 결정 소프트웨어(550)와 협력하여 동작할 수 있다.
[0092] 프로세서(504)는 단일 페이로드 결합을 결정하기 위한 회로망(542)을 포함할 수 있다. 일 예에서, 단일 페이로드 결합 회로(542)는, 스케줄링된 엔티티가 UL 통신에서 UCI를 단일 페이로드로 결합할 시에 사용하기 위한 명령들 및/또는 파라미터들을 생성할 수 있다. 그러한 경우, 프로세서(504)에 의해 생성된 RRC, MAC-CE(MAC 제어 엘리먼트), DCI, 또는 다른 제어 커맨드 교환은 단일 페이로드 결합 회로에 의해 생성된 단일 페이로드 정보(556)를 포함할 수 있다. 스케줄링 엔티티는 트랜시버(510)에 의해, 스케줄링된 엔티티와 교환된 제어 커맨드를 통신하고, 메모리(505) 내의 단일 페이로드 정보(556)에 저장할 수 있다. 단일 페이로드 정보(556)는, 보고된 UCI가 임계 사이즈를 충족시키는 한, UL 페이로드와 번들링된 UCI(예컨대, CQI, PMI, RI, PTI 등)를 리포팅하기 위해, 스케줄링된 엔티티를 트리거링하도록 구성될 수 있다. RRC, MAC-CE, DCI, 또는 다른 제어 커맨드 교환은 임계 사이즈를 특정할 수 있다. 단일 페이로드 결합을 위한 회로망(542)은 단일 페이로드 결합 소프트웨어(552)와 협력하여 동작할 수 있다.
[0093] 프로세서(504)는, 컴퓨터-판독가능 매체(506) 상에 저장된 소프트웨어의 실행을 포함하는 일반적인 프로세싱 및 버스(502)를 관리하는 것을 담당한다. 소프트웨어는 프로세서(504)에 의해 실행될 경우, 프로세싱 시스템(514)으로 하여금 임의의 특정한 장치에 대해 아래에서 설명되는 다양한 기능들을 수행하게 한다. 컴퓨터-판독가능 매체(506) 및 메모리(505)는 또한, 소프트웨어를 실행할 경우 프로세서(504)에 의해 조작되는 데이터를 저장하기 위해 사용될 수 있다.
[0094] 프로세싱 시스템의 하나 이상의 프로세서들(504)은 소프트웨어를 실행할 수 있다. 소프트웨어는, 소프트웨어, 펌웨어, 미들웨어, 마이크로코드, 하드웨어 디스크립션 언어, 또는 다른 용어로서 지칭되는지에 관계없이, 명령들, 명령 세트들, 코드, 코드 세그먼트들, 프로그램 코드, 프로그램들, 서브프로그램들, 소프트웨어 모듈들, 애플리케이션들, 소프트웨어 애플리케이션들, 소프트웨어 패키지들, 루틴들, 서브루틴들, 오브젝트들, 실행파일(executable)들, 실행 스레드들, 절차들, 함수들 등을 의미하도록 광범위하게 해석되어야 한다. 소프트웨어는 컴퓨터-판독가능 매체(506) 상에 상주할 수 있다. 컴퓨터-판독가능 매체(506)는 비-일시적인 컴퓨터-판독가능 매체일 수 있다. 비-일시적인 컴퓨터-판독가능 매체는 예로서, 자기 저장 디바이스(예컨대, 하드 디스크, 플로피 디스크, 자기 스트립), 광학 디스크(예컨대, 컴팩트 디스크(CD), 또는 DVD(digital versatile disc)), 스마트 카드, 플래시 메모리 디바이스(예컨대, 카드, 스틱, 또는 키 드라이브), 랜덤 액세스 메모리(RAM), 판독 전용 메모리(ROM), 프로그래밍가능 ROM(PROM), 소거가능한 PROM(EPROM), 전기적으로 소거가능한 PROM(EEPROM), 레지스터, 착탈형 디스크, 및 컴퓨터에 의해 액세스 및 판독될 수 있는 소프트웨어 및/또는 명령들을 저장하기 위한 임의의 다른 적절한 매체를 포함한다. 컴퓨터-판독가능 매체(506)는 프로세싱 시스템(514) 내부, 프로세싱 시스템(514) 외부에 상주할 수 있거나, 프로세싱 시스템(514)을 포함하는 다수의 엔티티들에 걸쳐 분산될 수 있다. 컴퓨터-판독가능 매체(506)는 컴퓨터 프로그램 물건으로 구현될 수 있다. 예로서, 컴퓨터 프로그램 제품은 패키징 재료들에 컴퓨터-판독가능 매체를 포함할 수 있다. 당업자들은, 특정 애플리케이션 및 전체 시스템에 부과된 전체 설계 제한들에 의존하여 본 개시내용 전반에 걸쳐 제시되는 설명된 기능을 어떻게 최상으로 구현할지를 인식할 것이다.
[0095] 하나 이상의 예들에서, 컴퓨터-판독가능 저장 매체(506)는, 예컨대 UL 메시지에서 사용될, 복수의 DMRS 시퀀스들 중에서 제1 DMRS 시퀀스를 선택하는 것 ― DMRS 시퀀스들 중 하나 이상은 UCI를 통신하도록 구성됨 ― 및 UL 메시지를 송신하는 것을 포함하는 다양한 기능들을 위해 구성된 DMRS 시퀀스 결정 소프트웨어(550)를 포함할 수 있다. DMRS 시퀀스 결정 소프트웨어(550)는 또한, DMRS 시퀀스 및 적어도 하나의 UCI를 포함하는 UL 메시지를 수신하고, UL 메시지 내의 DMRS 시퀀스에 기반하여 적어도 하나의 UCI를 결정하도록 구성될 수 있다. 예컨대, DMRS 시퀀스 결정 소프트웨어(550)는, 예컨대 블록들(702 및 704)을 포함하는, 도 7 및 도 9와 관련하여 위에서 설명된 기능들 중 하나 이상을 구현하도록 구성될 수 있다.
[0096] 하나 이상의 예들에서, 컴퓨터-판독가능 저장 매체(506)는, 예컨대, UCI의 비트 사이즈를 결정하는 것, 페이로드의 사이즈에 기반한 임계치 값과 UCI의 비트 사이즈를 비교하는 것, UCI 비트 사이즈가 임계치 값보다 큰지 여부를 결정하는 것, UCI가 DMRS에 임베딩될 수 있는지 여부를 결정하는 것, 및 UCI를 페이로드와 결합시키는 것을 포함하는 다양한 기능들을 위해 구성된 단일 페이로드 결합 소프트웨어(552)를 포함할 수 있다. 예컨대, 단일 페이로드 결합 소프트웨어(552)는, 예컨대 블록들(802 내지 810)을 포함하는, 도 8과 관련하여 위에서 설명된 기능들 중 하나 이상을 구현하도록 구성될 수 있다.
[0097] 도 6은 프로세싱 시스템(614)을 이용하는 스케줄링된 엔티티(600)에 대한 하드웨어 구현의 일 예를 예시한 개념적인 다이어그램이다. 예컨대, 스케줄링된 엔티티(600)는 도 1 및/또는 도 2 중 임의의 하나 이상에 예시된 바와 같은 사용자 장비(UE)일 수 있다. 다른 예에서, 스케줄링된 엔티티(600)는 도 1, 도 2 및/또는 도 5 중 임의의 하나 이상에 예시된 바와 같은 기지국일 수 있다.
[0098] 프로세싱 시스템(614)은 도 5에 예시된 프로세싱 시스템(514)과 실질적으로 동일하며, 버스 인터페이스(608), 버스(602), 메모리(605), 프로세서(604), 및 컴퓨터-판독가능 매체(606)를 포함할 수 있다. 또한, 스케줄링된 엔티티(600)는 위의 도 5에서 설명된 것들과 실질적으로 유사한 사용자 인터페이스(612) 및 트랜시버(610)를 포함할 수 있다. 즉, 스케줄링된 엔티티(600)에서 이용되는 바와 같은 프로세서(604)는, 아래에서 설명되고 도 7 내지 도 9에 예시된 프로세스들 중 임의의 하나 이상을 구현하는 데 사용될 수 있다.
[0099] 본 개시내용의 일부 양상들에서, 프로세서(604)는 레이턴시 요건, 전력 요건들, 및/또는 UCI 타입에 적어도 기반하여 DMRS 시퀀스를 결정하기 위한 회로망(640)을 포함할 수 있다. 일 구성에서, DMRS 시퀀스를 결정하기 위한 회로망(640)은 UL 송신을 위해 적어도 하나의 DMRS 시퀀스를 선택하고, 선택된 시퀀스(들)를 포함하도록 UL 데이터 구역(456) 및/또는 UL 버스트 구역(458)을 구성할 수 있다. 예컨대, DMRS 시퀀스를 결정하기 위한 회로망(640)은 트랜시버(610)에 의한 송신을 위해 대응하는 DMRS 시퀀스를 선택함으로써, HARQ ACK 메시지를 스케줄링 엔티티(500)에 통신할 수 있다. 임의의 적합한 수(N)의 DMRS 시퀀스들은 임의의 UCI 페이로드 X에 대응하도록 이용될 수 있다. DMRS 시퀀스들의 수(N)는 메모리(605)에 DMRS 정보로서 저장될 수 있다. DMRS 시퀀스를 결정하기 위한 회로망(640)은 DMRS 정보를 생성할 수 있거나, 또는 스케줄링 엔티티(500)는 DMRS 정보(654)를 생성하고 DMRS 정보(654)를 스케줄링된 엔티티(600)에 통신할 수 있다. 스케줄링된 엔티티(600)는 트랜시버(610)를 통해 DMRS 정보(654)를 수신하고, DMRS 정보(654)를 메모리에 저장할 수 있다. DMRS 시퀀스들은 서로 직교하도록 또는 서로 간에 낮은 교차 상관을 갖도록, DMRS 시퀀스를 결정하기 위한 회로망(640)에 의해 선택될 수 있다.
[0100] DMRS 시퀀스를 결정하기 위한 회로망(640)은 또한 메모리(605) 내의 DMRS 정보(654)에 저장된 복수의 파일럿 서브-시퀀스들로부터 임베디드 파일럿 서브-시퀀스를 선택할 수 있다. 예컨대, 공통 파일럿 서브-시퀀스(예컨대, 제1 파일럿 서브-시퀀스)는 제1 ACK에 대응하는 DMRS 시퀀스에 임베딩될 수 있다.
[0101] DMRS 시퀀스를 결정하기 위한 회로망(640)은 또한 비-바이너리 UCI 타입들을 생성 및/또는 수신할 수 있다. 하나의 비-제한적인 예에서, N=3으로 세팅하는 것은 트랜시버(610)에 의해 대응하는 DMRS 내에서 통신되는 3-상태 UCI를 허용할 수 있다. DMRS 시퀀스를 결정하기 위한 회로망(640)은 비-바이너리 UCI 타입들을 메모리(505) 내의 DMRS 정보(554)에 저장하고, 트랜시버(510)를 통해 비-바이너리 UCI 타입들을 스케줄링된 엔티티에 통신할 수 있다. 3-상태 ACK는 일 예로서 사용되고 있지만, 다른 비-바이너리 UCI 타입들 및 대응하는 N 값들이 고려된다.
[0102] 다른 구성에서, DMRS 시퀀스를 결정하기 위한 회로망(640)은 슬롯의 DMRS 시퀀스에 의해 반송된 UCI에 제1 전력 레벨을 할당하고, 동일한 슬롯의 페이로드에서 통신되는 다른 UCI에 제2 전력 레벨을 할당할 수 있다. 전력 레벨들 및 대응하는 UCI들은 DMRS 정보(654)에 저장되고, 스케줄링된 엔티티에 통신될 수 있다. 예컨대, 스케줄링된 엔티티(600)는 트랜시버(610)를 사용하여, DMRS 시퀀스에 임베딩된 제1 UCI(예컨대, 2비트 ACK) 뿐만 아니라 PUCCH를 통한 제2 UCI(예컨대, 1비트 ACK)를 포함하는 UL 송신을 통신할 수 있다. 이러한 예에서, 스케줄링된 엔티티(600)는 3-상태 ACK를 스케줄링 엔티티에 통신하고 있을 수 있다. 그러므로, DMRS 시퀀스를 결정하기 위한 회로망(640)은, 각각의 UCI에 상이한 복조 요건들로 인해 제1 UCI 및 제2 UCI에 상이한 신뢰성 요건들을 할당할 수 있다. 예컨대, DMRS 시퀀스 결정 회로(640)는 제1 UCI 및 제2 UCI의 각각의 UCI의 송신 전력 레벨을 변조하여, 각각의 UCI에 대한 특유한 디코딩 신뢰성 요건들을 표시할 수 있다.
[0103] 다른 구성에서, DMRS 시퀀스를 결정하기 위한 회로망(640)은 상이한 UCI들에 대한 레이턴시 요건들을 결정하고, 슬롯 내의 UCI들의 특정한 어레인지먼트를 전략적으로 구성할 수 있다. 슬롯 내의 UCI들의 어레인지먼트는 하나의 UCI가 동일한 슬롯 내의 다른 UCI보다 더 조기에 프로세싱되는 것을 초래한다. 다른 예에서, 스케줄링된 엔티티(600)는 레이턴시 요건들 및 특정한 어레인지먼트들을 수신하고, 정보를 DMRS 정보(654)에 저장할 수 있다.
[0104] 일부 예들에서, UCI의 우선순위는 UCI의 타입의 함수일 수 있다. 예컨대, 우선순위는, UCI가 CSI, ACK, NACK, 및/또는 SR을 포함하는지에 관계없이 비트들의 수를 포함하는 UCI의 특성들에 의해 결정될 수 있다. 하나의 그러한 예에서, 1비트 UCI는 UCI의 비트들의 수에 의해 설정된 비교적 더 높은 우선순위를 가질 수 있지만, 2비트 ACK는 더 큰 수의 비트들을 갖는 것으로 인해 비교적 더 낮은 우선순위를 가질 수 있다. 그러므로, DMRS 시퀀스 결정 회로(640)는 UCI에 대한 특정한 DMRS 시퀀스를 생성 및 선택할 수 있으며, 여기서 선택은, (i) UCI가 응답하는 데이터의 우선순위, (ii) UCI의 타입, 및 (iii) UCI의 비트 사이즈 중 하나 이상의 것들의 함수에 기반할 수 있다. 특정한 함수는 메모리(605) 내의 DMRS 정보(654)에 저장될 수 있다.
[0105] 일부 예들에서, DMRS 시퀀스를 결정하기 위한 회로망(640)은 DMRS 정보(654)를 생성하고 그것을 스케줄링 엔티티에 통신할 수 있어서, 스케줄링 엔티티 및 스케줄링된 엔티티(600) 둘 모두는 동일한 DMRS 정보(654)를 갖는다. DMRS 시퀀스를 결정하기 위한 회로망(640)은 DMRS 시퀀스 결정 소프트웨어(650)와 협력하여 동작할 수 있다.
[0106] 프로세서(604)는 단일 페이로드 결합을 결정하기 위한 회로망(642)을 포함할 수 있다. 일 예에서, 단일 페이로드 결합을 위한 회로망(642)은, 페이로드가 사이즈 요건을 충족시킨다면, UCI들의 비트들을 UL 통신의 단일 PUCCH/PUSCH 페이로드로 번들링시킬 수 있다. 임계 사이즈 요건은 메모리에 저장된 단일-페이로드 정보(656)에 기반하여 결정될 수 있다. 일 예에서, 단일 페이로드 결합을 위한 회로망(642)은 SR과 같은 UCI를 더 큰 페이로드와 번들링시킬 수 있다. 더 큰 페이로드는 PUCCH/PUSCH 송신을 위한 데이터 부분 및 UCI들의 하나 이상의 타입들(예컨대, CSI, CQI, HARQ ACK/NACK 등)을 포함할 수 있다. 스케줄링된 엔티티(600)가 UL 데이터 송신들을 위한 리소스들을 요청하고 있는지 여부를 표시하는 하나 이상의 비트들을 SR이 포함할 수 있지만, 스케줄링된 엔티티(600)가 필요로 하는 리소스들의 양 및/또는 타입에 관한 정보를 전달하기 위해 부가적인 비트들이 부가될 경우, SR은 비트-사이즈를 증가시킬 수 있다. 예컨대, 하나의 비트에 부가하여, SR은 또한 버퍼 상태 리포트(BSR)를 포함할 수 있다. 이러한 경우, 데이터 비트들은 UL 송신에서 통신되기 전에 단일 페이로드 정보(656)로서 버퍼 또는 메모리(605)에 저장될 수 있다. BSR은 버퍼에 저장된 비트들의 수를 포함하여, 스케줄링된 엔티티(600)가 필요로 하는 리소스들의 양에 관한 정보를 스케줄링 엔티티에 제공할 수 있다. BSR은 버퍼의 길이를 표시하는 명시적인 데이터를 포함할 수 있다. 그러나, 일부 예들에서, BSR은 레이턴시를 감소시키기 위해, 명시적인 길이의 입도보다 감소된 입도의 데이터를 제공할 수 있다. 그러한 경우, 2개의 비트들 이하의 경우, BSR은 버퍼의 일반적인 용량을 표시할 수 있다. BSR은 버퍼의 길이를 표시하는 명시적인 정보를 포함하는 제1 데이터를 포함할 수 있다. 그러나, 일부 예들에서, BSR은 레이턴시를 감소시키기 위해, 제1 데이터의 입도에 비해 감소된 입도의 정보를 포함하는 제2 데이터를 대신 포함할 수 있다. 예컨대, 버퍼의 길이를 표시하는 명시적인 정보를 제공하는 대신, BSR은 버퍼의 일반적인 용량을 표시하도록 비트 사이즈에서 감소될 수 있다. 그러한 경우, BSR은 2개의 비트들 이하로 감소될 수 있다. BSR이 2개의 비트들 이하로 감소되는 것은 본 개시내용에서 일 예로서 사용되고 있으며, 비트들의 다른 수가 고려된다. 단일 페이로드 결합을 위한 회로망(642)은 UCI 또는 PUCCH/PUSCH 페이로드 중 하나 이상과 연관된 다양한 우선순위 메트릭들에 기반하여 제1 데이터 또는 제2 데이터를 갖는 BSR을 통신하기로 결정할 수 있다.
[0107] 다른 예에서, 단일 페이로드 결합을 위한 회로망(642)은 스케줄링된 엔티티(600) 및 스케줄링 엔티티 중 어느 하나 또는 둘 모두에게 이용가능한 리소스들에 기반하여 기회주의적으로 UCI를 단일 페이로드로 번들링시킬 수 있다. 예컨대, 스케줄링된 엔티티(600)는, 요청된 정보를 전송하기 위한 리소스들을 예비하고, 정보가 요청된 경우 인스턴스들로의 정보의 번들링을 제한함으로써 동작할 수 있다. 그러한 경우, RRC, MAC-CE(MAC 제어 엘리먼트), DCI, 또는 다른 제어 커맨드 교환은 UCI(예컨대, CQI, PMI, RI, PTI 등)를 리포팅하도록, 스케줄링된 엔티티를 트리거링할 수 있으며, 리포팅된 UCI가 임계 사이즈를 충족시키는 한, 그 UCI는 번들링될 수 있다. 대안적으로, RRC, MAC-CE, DCI, 또는 다른 제어 커맨드 교환은 임계 사이즈를 특정할 수 있다.
[0108] 하나 이상의 예들에서, 컴퓨터-판독가능 저장 매체(606)는, 예컨대 UL 메시지에서 사용될, 복수의 DMRS 시퀀스들 중에서 제1 DMRS 시퀀스를 선택하는 것 ― DMRS 시퀀스들 중 하나 이상은 UCI를 통신하도록 구성됨 ― 및 UL 메시지를 송신하는 것을 포함하는 다양한 기능들을 위해 구성된 DMRS 시퀀스 결정 소프트웨어(650)를 포함할 수 있다. DMRS 시퀀스 결정 소프트웨어(650)는 또한, DMRS 시퀀스 및 적어도 하나의 UCI를 포함하는 UL 메시지를 수신하고, UL 메시지 내의 DMRS 시퀀스에 기반하여 적어도 하나의 UCI를 결정하도록 구성될 수 있다. 예컨대, DMRS 시퀀스 결정 소프트웨어(650)는, 예컨대 블록들(702 및 704)을 포함하는, 도 7 및 도 9와 관련하여 위에서 설명된 기능들 중 하나 이상을 구현하도록 구성될 수 있다.
[0109] 하나 이상의 예들에서, 컴퓨터-판독가능 저장 매체(606)는, 예컨대, UCI의 비트 사이즈를 결정하는 것, 페이로드의 사이즈에 기반한 임계치 값과 UCI의 비트 사이즈를 비교하는 것, UCI 비트 사이즈가 임계치 값보다 큰지 여부를 결정하는 것, UCI가 DMRS에 임베딩될 수 있는지 여부를 결정하는 것, 및 UCI를 페이로드와 결합시키는 것을 포함하는 다양한 기능들을 위해 구성된 단일 페이로드 결합 소프트웨어(652)를 포함할 수 있다. 예컨대, 단일 페이로드 결합 소프트웨어(652)는, 예컨대 블록들(802 내지 810)을 포함하는, 도 8과 관련하여 위에서 설명된 기능들 중 하나 이상을 구현하도록 구성될 수 있다.
[0110] 도 7은 UL 메시지에서 DMRS 내에 업링크 제어 정보를 임베딩시키기 위한 예시적인 프로세스(700)를 예시한 흐름도이다. 아래에서 설명되는 바와 같이, 일부 또는 모든 예시된 특징들은 본 개시내용의 범위 내의 특정한 구현에서 생략될 수 있고, 일부 예시된 특징들은 모든 실시예들의 구현에 대해 요구되지는 않을 수 있다. 일부 예들에서, 프로세스(700)는 도 5 및 도 6에 각각 예시된 스케줄링 엔티티(500) 및/또는 스케줄링된 엔티티(600)에 의해 수행될 수 있다. 일부 예들에서, 프로세스(700)는 아래에서 설명되는 기능들 또는 알고리즘을 수행하기 위한 임의의 적합한 장치 또는 수단에 의해 수행될 수 있다.
[0111] 블록(702)에서, 스케줄링된 엔티티(600)는 DMRS 정보(654)로서 메모리(605) 상에 저장된 N개의 알려진 시퀀스들로부터 DMRS 시퀀스를 선택한다. 일 예에서, DL-중심 슬롯(400)의 UL 버스트(408), 및 UL-중심 슬롯(450)의 UL 데이터 구역(456) 및 UL 버스트 구역(458)은 각각 하나 이상의 DMRS 시퀀스들을 포함할 수 있다. DMRS 시퀀스는 각각의 UL 구역에서 하나 이상의 리소스 엘리먼트들(306)을 점유할 수 있다.ㄴ 이러한 방식으로, 업링크 제어 정보(UCI)의 log2(N)개의 비트들이 특정 DMRS 시퀀스들을 사용하여 통신될 수 있다. UCI는 HARQ ACK/NACK, SR, CSI, CQI, PMI, RI, PTI, DTX/DRX 등 중 하나 이상을 포함할 수 있다. DMRS 시퀀스는 메모리(605) 상의 DMRS 정보(654) 내에 저장된 룩업 테이블을 사용하여 통신될 UCI 정보에 기반하여 선택될 수 있다. 룩업 테이블은, N개의 알려진 DMRS 시퀀스들 각각에 대응하는 특정한 UCI 정보 및/또는 UCI 정보의 특정한 조합들을 포함할 수 있다.
[0112] 일 구성에서, 스케줄링된 엔티티(600)는 UL 송신을 위해 적어도 하나의 DMRS 시퀀스를 선택하고, 선택된 시퀀스(들)를 포함하도록 UL 데이터 구역(456) 및/또는 UL 버스트 구역(458)을 구성할 수 있다. 예컨대, 스케줄링된 엔티티(600)는 UL 데이터 구역(456)에서의 송신을 위해 대응하는 DMRS 시퀀스를 선택함으로써 HARQ ACK 메시지를 통신할 수 있다. 동일한 프로세스가 DL-중심 슬롯(400)의 UL 버스트 구역(408)에서 사용될 수 있다. 임의의 적합한 수(N)의 DMRS 시퀀스들이 임의의 UCI 페이로드 X에 대응하도록 이용될 수 있음을 유의한다. DMRS 시퀀스들은 서로 직교하도록 또는 서로 간에 낮은 교차 상관을 갖도록 제1 UE에 의해 선택될 수 있다.
[0113] DMRS 시퀀스들은 DMRS 시퀀스들의 N개의 가능한 선택들 전부 또는 그의 일부 사이에서 공통적인 임베디드 파일럿 서브-시퀀스를 가질 수 있다. 임베디드 파일럿 서브-시퀀스들은, 어느 DMRS 시퀀스가 송신되었는지를 검출하는 것을 보조하도록 채널 추정을 위해 이용될 수 있다. 예컨대, 공통 파일럿 서브-시퀀스(예컨대, 제1 파일럿 서브-시퀀스)는 (제1 ACK에 대응하는) DMRS 시퀀스 1, (제1 NACK에 대응하는 DMRS 시퀀스 2, 및 (제1 DTX에 대응하는) DMRS 시퀀스 3에 임베딩될 수 있다. 다른 예에서, 제1 파일럿 서브-시퀀스가 DMRS 시퀀스들 1 내지 3에 임베딩되는 것에 부가하여, 제2 파일럿 서브-시퀀스는 (제2 ACK에 대응하는) DMRS 시퀀스 4, (제2 NACK에 대응하는) DMRS 시퀀스 5, 및 (제2 DTX에 대응하는) DMRS 시퀀스 6에 임베딩될 수 있다. 이러한 예에서, 제1 파일럿 서브-시퀀스는 제2 파일럿 서브-시퀀스와 구별가능하다.
[0114] 다른 예에서, DMRS 시퀀스들의 N개의 가능한 선택들의 각각 또는 N개의 DMRS 시퀀스들의 일부는 고유한 임베디드 파일럿 서브-시퀀스를 포함할 수 있다. 이러한 예에서, 단일 DMRS 시퀀스는 복수의 UCI들에 대응할 수 있다. 그러나, 단일 DMRS 시퀀스는 복수의 UCI들 중 고유한 UCI에 대응하는 임베디드 파일럿 서브-시퀀스들을 포함할 수 있다. 따라서, 공통 DMRS 시퀀스는 복수의 UCI들을 통신하는 데 사용될 수 있으며, 여기서 임베디드 파일럿 서브-시퀀스는 복수의 UCI들 중 고유한 UCI와 공통 DMRS 시퀀스를 구별한다.
[0115] 다른 예에서, N의 값은 복잡도를 감소시키도록 제한될 수 있다. 예컨대, N의 값은 비-바이너리 UCI 타입들을 반송하도록 선택될 수 있다. 하나의 비-제한적인 예에서, N=3으로 세팅하는 것은 대응하는 DMRS 내에 제공되는 3-상태 UCI를 허용할 수 있다. 3-상태 UCI의 일 예는 표준 ACK/NACK에 부가하여 존재하는 정보를 제공할 수 있는 3-상태 ACK를 포함할 수 있다. 3-상태 ACK는 복합 상태들, 이를테면 (i) 검출된 PDCCH 없음, (ii) PDCCH가 검출되지만 PDSCH CRC가 실패됨, 및 (iii) PDCCH가 검출되고 PDSCH CRC가 통과됨을 반영할 수 있다. 그러므로, 대응하는 PDSCH를 디코딩한 이후 PDCCH가 검출되지만 CRC가 실패된 것과 PDCCH가 검출되지 않는 것 사이를 구별하는 것이 가능할 수 있다. 이러한 경우, 스케줄링된 엔티티(106)는 DMRS를 통해 ACK(즉, PDCCH가 검출되고 PDSCH CRC가 통과됨), NACK(즉, PDCCH가 검출되지만 PDSCH CRC가 실패됨), 또는 불연속 송신/수신(DTX/DRX) 메시지를 제공할 수 있다. 3-상태 ACK는 일 예로서 사용되고 있지만, 다른 비-바이너리 UCI 타입들 및 대응하는 N 값들이 고려된다.
[0116] 다른 예에서, 스케줄링된 엔티티(600)는 슬롯의 DMRS 시퀀스에 의해 반송된 UCI에 제1 전력 레벨을 할당하고, 동일한 슬롯의 페이로드에서 통신되는 다른 UCI에 제2 전력 레벨을 할당할 수 있다. 예컨대, 스케줄링된 엔티티(600)는, DMRS 시퀀스를 통한 제1 UCI(예컨대, 2비트 ACK) 뿐만 아니라 PUCCH를 통한 제2 UCI(예컨대, 1비트 ACK)를 포함하는 UL 메시지를 생성할 수 있다. 이러한 예에서, 생성된 UL 메시지는 3-상태 ACK일 수 있다. 그러므로, 제1 UCI 및 제2 UCI는, 각각에 상이한 복조 요건들로 인해 상이한 신뢰성 요건들을 할당받을 수 있다. 예컨대, 스케줄링된 엔티티(600)는 제1 UCI 및 제2 UCI의 각각의 UCI의 송신 전력 레벨을 변조하여, 각각의 UCI에 대한 특유한 디코딩 신뢰성 요건들을 표시할 수 있다. 이러한 예에서, 스케줄링된 엔티티(600)는 중요한 것으로 간주되는 정보(예컨대, DMRS의 제1 UCI)에 대해 송신 전력 레벨을 증가시키고, 비교적 덜 중요한 정보(예컨대, PUCCH의 제2 UCI)에 대한 전력을 감소(즉, 증가 전력 레벨에 비해 감소시키거나 또는 공칭 또는 디폴트 레벨로 유지)시킬 수 있다. 전력을 선택적으로 변조하는 것은, 스케줄링된 엔티티(600)가 신뢰성의 정도를 표시하고 또한 전력 절약 조치들을 이용하기 위해 동일한 슬롯의 상이한 UCI들 사이에서 델타 오프셋을 생성하게 허용한다.
[0117] 다른 구성에서, 스케줄링된 엔티티는 슬롯 내의 UCI들의 특정한 어레인지먼트를 전략적으로 구성함으로써 상이한 UCI들의 레이턴시 요건들을 제어할 수 있다. 그러한 구성은 정보의 타임라인 우선순위화를 설정하는 데 유익하다. 위에서 언급된 바와 같이, DMRS 시퀀스는 일반적으로 "가장 앞쪽"에 있거나 또는 슬롯의 UL 버스트 및/또는 UL 데이터 구역 중 임의의 것의 시작부에 있다. 그러므로, DMRS 시퀀스의 이러한 속성은 송신의 UL 구역에서 특정한 UCI(예컨대, 제1 UCI)를 앞쪽에 배치하기 위해 이용될 수 있다. 예컨대, 스케줄링된 엔티티(600)가 적어도 2개의 UCI들을 포함하는 UL-중심 슬롯(450)을 생성하고 있으면, 스케줄링된 엔티티(600)는, 제1 UCI가 제2 UCI에 비해 타임라인 우선순위화를 수신해야 한다고 결정할 수 있다. 이러한 경우, 제1 UCI는 DMRS 상에서 반송될 수 있고, 제2 UCI는 PUCCH를 통해 반송될 수 있다. 이러한 예에서, 슬롯 내의 UCI들의 어레인지먼트는, 제1 UCI가 제2 UCI보다 조기에 프로세싱되는 것을 초래한다. 이러한 예에서, 스케줄링된 엔티티(600)는 UL 메시지를 생성함으로써 우선순위화의 타임라인을 설정할 수 있으며, 여기서 하나 이상의 DMRS 시퀀스들은 하나 이상의 UCI들의 우선순위에 기반하여 선택된다.
[0118] 일 양상에서, UCI의 우선순위는 UCI가 응답하는 데이터의 우선순위의 함수일 수 있다. 예컨대, UCI가 스케줄링된 엔티티(600)에 의해 수신된 미션 크리티컬 데이터와 연관된 1비트 ACK이면, 스케줄링된 엔티티는 PUCCH에 의해 1비트 ACK를 송신하는 대신 1비트 ACK와 연관된 DMRS 시퀀스를 선택함으로써 UL 메시지를 생성할 수 있다. 이러한 예에서, 1비트 ACK의 우선순위는 스케줄링된 엔티티(600)에 의해 수신된 미션 크리티컬 데이터의 우선순위에 의해 설정된다. 일부 구성들에서, 미션 크리티컬 데이터는 비교적 높은 신뢰성 요건을 갖는 데이터를 지칭한다. 예컨대, 미션 크리티컬 데이터의 신뢰성 요건은 그 서브프레임에 포함된 다른 데이터의 신뢰성 요건보다 클 수 있다. 일반적으로, 신뢰성은 데이터가 에러들 없이 의도된 목적지에 의해 얼마나 일관되게 성공적으로 수신되는지를 지칭한다.
[0119] 다른 양상에서, UCI의 우선순위는 UCI의 타입의 함수일 수 있다. 예컨대, 우선순위는, UCI가 CSI, ACK, NACK, 및/또는 SR을 포함하는지에 관계없이 비트들의 수를 포함하는 UCI의 특성들에 의해 결정될 수 있다. 하나의 그러한 예에서, 1비트 UCI는 UCI의 비트들의 수에 의해 설정된 비교적 더 높은 우선순위를 가질 수 있지만, 2비트 ACK는 더 큰 수의 비트들을 갖는 것으로 인해 비교적 더 낮은 우선순위를 가질 수 있다. 그러므로, 스케줄링된 엔티티(600)가 UCI에 대해 특정한 DMRS 시퀀스를 선택하는지 여부는 (i) UCI가 응답하는 데이터의 우선순위, (ii) UCI의 타입, 및 (iii) UCI의 비트 사이즈 중 하나 이상의 것들의 함수일 수 있다.
[0120] 블록(704)에서, 스케줄링된 엔티티(600)는 제1 DMRS 시퀀스를 포함하는 UL 메시지를 송신한다.
[0121] 일 구성에서, 무선 통신을 위한 스케줄링 엔티티(500) 및/또는 스케줄링된 엔티티(600)는 UL 메시지에서 사용될, 복수의 DMRS 시퀀스들 중에서 제1 DMRS 시퀀스를 선택하고 ― DMRS 시퀀스들 중 하나 이상은 UCI를 통신하도록 구성됨 ― 그리고 UL 메시지를 송신하기 위한 수단을 포함한다. 일 양상에서, 전술된 수단은 프로세서들(504 및/또는 604)일 수 있다. 다른 양상에서, 전술된 수단은 전술된 수단에서 언급된 기능들을 수행하도록 구성된 트랜시버들(510 및/또는 610)일 수 있다. 다른 양상에서, 전술된 수단은, 전술된 수단에 의해 언급된 기능들을 수행하도록 구성된 회로 또는 임의의 장치일 수 있다.
[0122] 도 8은 UCI를 페이로드에 부가하기 위한 예시적인 프로세스(800)를 예시한 흐름도이다. 페이로드는 하나 이상의 타입들의 다른 UCI 정보를 포함할 수 있고, 또한 PUSCH 송신을 위한 데이터 페이로드를 포함할 수 있다. 아래에서 설명되는 바와 같이, 일부 또는 모든 예시된 특징들은 본 개시내용의 범위 내의 특정한 구현에서 생략될 수 있고, 일부 예시된 특징들은 모든 실시예들의 구현에 대해 요구되지는 않을 수 있다. 일부 예들에서, 프로세스(800)는 도 5 및 도 6에 각각 예시된 스케줄링 엔티티(500) 및/또는 스케줄링된 엔티티(600)에 의해 수행될 수 있다. 일부 예들에서, 프로세스(800)는 아래에서 설명되는 기능들 또는 알고리즘을 수행하기 위한 임의의 적합한 장치 또는 수단에 의해 수행될 수 있다.
[0123] 블록(802)에서, 스케줄링된 엔티티(600)는 UCI의 비트 사이즈를 결정한다. UCI 비트들의 수가 변할 수 있는 다수의 이유들이 존재한다. 예컨대, 다중-입력 및 다중-출력(MIMO) 송신들을 수신하는 스케줄링된 엔티티는 상이한 시간들에 1개, 2개, 또는 다수의 상이한 데이터 스트림들을 통해 DL 데이터를 수신할 수 있다. 그러한 경우, ACK에 대응하는 UCI는 그에 따라 변할 것이며, 상이한 ACK가 상이한 데이터 스트림들 각각에 대해 필요하다.
[0124] 또한, 일 시간에, 스케줄링 엔티티는 단일 광대역 채널 추정을 위해 채널 상태 피드백(CSF)을 요청할 수 있는 반면; 다른 시간에, 스케줄링 엔티티는 많은 상이한 협대역 채널 추정들을 위해 CSF를 요청할 수 있다. UCI 비트-사이즈는 또한 레이턴시 감소 조치들에 기반하여 변할 수 있다. 예컨대, DMRS 시퀀싱을 통한 제어 정보의 감소된 레이턴시는 제어 시그널링의 더 빠른 전달로 인해 다른 UCI 및/또는 데이터 양상들을 간접적으로 감소시킬 수 있다.
[0125] 블록(804)에서, 스케줄링된 엔티티(600)는, 페이로드의 사이즈에 기반하여 결정되는 임계치 값과 UCI의 비트 사이즈를 비교하며, 여기서 페이로드는 하나 이상의 타입들의 UCI를 포함할 수 있고, PUSCH 송신을 위한 데이터 페이로드를 또한 포함할 수 있다. 일부 구성들에서, 페이로드의 비트 사이즈가 증가함에 따라, 페이로드에 부가되도록 허용되는 UCI의 비트 사이즈가 또한 증가한다. 그러므로, UCI의 허용가능한 비트 사이즈는 페이로드의 비트 사이즈의 함수이다.
[0126] 블록(806)에서, 스케줄링된 엔티티(600)는 UCI의 비트 사이즈가 임계치 값보다 큰지 여부를 결정한다. UCI 비트 사이즈가 임계치 값보다 크면, 프로세스는 블록(808)으로 이동한다. UCI 비트 사이즈가 임계치 값보다 크지 않으면, 프로세스는 블록(810)으로 이동한다.
[0127] 블록(808)에서, 스케줄링된 엔티티(600)는 UCI가 UL 메시지의 DMRS에 임베딩될 수 있는지 여부를 결정한다. UCI가 임베딩되면, 프로세스는 도 7에 도시된 것으로 이동한다. UCI가 DMRS에 임베딩될 수 없다면, UCI는 다음의 이용가능한 기회에 송신된다.
[0128] 블록(810)에서, 스케줄링된 엔티티(600)는 페이로드와 UCI를 결합시킨다.
[0129] 일 구성에서, 무선 통신을 위한 스케줄링 엔티티(500) 및/또는 스케줄링된 엔티티(600)는, UCI의 비트 사이즈를 결정하고, 페이로드의 사이즈에 기반한 임계치 값과 UCI의 비트 사이즈를 비교하고, UCI 비트 사이즈가 임계치 값보다 큰지 여부를 결정하고, UCI가 DMRS에 임베딩될 수 있는지 여부를 결정하며, 그리고 UCI를 페이로드와 결합시키기 위한 수단을 포함한다. 일 양상에서, 전술된 수단은 프로세서들(504 및/또는 604)일 수 있다. 다른 양상에서, 전술된 수단은 전술된 수단에서 언급된 기능들을 수행하도록 구성된 트랜시버들(510 및/또는 610)일 수 있다. 다른 양상에서, 전술된 수단은, 전술된 수단에 의해 언급된 기능들을 수행하도록 구성된 회로 또는 임의의 장치일 수 있다.
[0130] 도 9는 본 개시내용의 일부 양상들에 따른, 적어도 하나의 UCI를 포함하는, DMRS 시퀀스를 갖는 UL 메시지를 수신하기 위한 예시적인 프로세스(900)를 예시한 흐름도이다. 아래에서 설명되는 바와 같이, 일부 또는 모든 예시된 특징들은 본 개시내용의 범위 내의 특정한 구현에서 생략될 수 있고, 일부 예시된 특징들은 모든 실시예들의 구현에 대해 요구되지는 않을 수 있다. 일부 예들에서, 프로세스(900)는 도 5 및 도 6에 각각 예시된 스케줄링 엔티티(500) 및/또는 스케줄링된 엔티티(600)에 의해 수행될 수 있다. 일부 예들에서, 프로세스(900)는 아래에서 설명되는 기능들 또는 알고리즘을 수행하기 위한 임의의 적합한 장치 또는 수단에 의해 수행될 수 있다.
[0131] 블록(902)에서, 스케줄링 엔티티(500)는 트랜시버(510)를 통해, DMRS 시퀀스 및 적어도 하나의 UCI를 포함하는 UL 메시지를 수신할 수 있다. UCI는 HARQ ACK/NACK, SR, CSI, CQI, PMI, RI, PTI, DTX/DRX 등 중 하나 이상을 포함할 수 있다. 수신된 UL 메시지는 DMRS 내에 UCI 페이로드를 포함할 수 있다. N개의 가능한 DMRS 시퀀스들의 세트는 스케줄링 엔티티(500)와 UL 메시지를 송신했던 엔티티(예컨대, 스케줄링된 엔티티(600)) 사이에 알려져 있을 수 있다. 예컨대, N개의 가능한 DMRS 시퀀스들을 포함하는 DMRS 정보(554)는 스케줄링 엔티티(500) 및 스케줄링된 엔티티(600) 각각 상의 메모리(505)에 저장될 수 있다. 다른 실시예에서, N개의 가능한 DMRS 시퀀스들의 세트는 또한 다른 스케줄링된 엔티티에 알려져 있을 수 있으며, 그에 의해, 스케줄링된 엔티티(600)와 다른 스케줄링된 엔티티 및 스케줄링 엔티티(500) 둘 모두 사이에서의 직접적인 D2D 통신을 허용한다. DMRS 정보(554)는, N개의 알려진 DMRS 시퀀스들 각각에 대응하는 특정한 UCI 정보 및/또는 UCI 정보의 특정한 조합들을 갖는 룩업 테이블을 포함할 수 있다.
[0132] 블록(904)에서, 스케줄링 엔티티(500)가 DMRS 시퀀스를 포함하는 UL 송신을 수신할 경우, 스케줄링 엔티티는, DMRS 시퀀스와 UCI 페이로드 사이의 관계를 확인함으로써, 어느 DMRS 시퀀스가 UL 송신에서 통신되었는지를 결정할 수 있다. 일 예에서, 스케줄링 엔티티(500)는, 어느 DMRS 시퀀스가 UL 송신에서 통신되었는지를 결정하기 위해, 저장된 DMRS 정보(554) 내의 N개의 가능한 DMRS 시퀀스들에 대한 상관의 크기를 설정할 수 있다.
[0133] DMRS 시퀀스들은 DMRS 시퀀스들의 N개의 가능한 선택들 전부 또는 그의 일부 사이에서 공통적인 임베디드 파일럿 서브-시퀀스를 가질 수 있다. 임베디드 파일럿 서브-시퀀스들은, 어느 DMRS 시퀀스가 송신되었는지를 검출하는 것을 보조하도록 채널 추정을 위해 이용될 수 있다. 예컨대, 공통 파일럿 서브-시퀀스(예컨대, 제1 파일럿 서브-시퀀스)는 (제1 ACK에 대응하는) DMRS 시퀀스 1, (제1 NACK에 대응하는 DMRS 시퀀스 2, 및 (제1 DTX에 대응하는) DMRS 시퀀스 3에 임베딩될 수 있다. 다른 예에서, 제1 파일럿 서브-시퀀스가 DMRS 시퀀스들 1 내지 3에 임베딩되는 것에 부가하여, 제2 파일럿 서브-시퀀스는 (제2 ACK에 대응하는) DMRS 시퀀스 4, (제2 NACK에 대응하는) DMRS 시퀀스 5, 및 (제2 DTX에 대응하는) DMRS 시퀀스 6에 임베딩될 수 있다. 이러한 예에서, 제1 파일럿 서브-시퀀스는 제2 파일럿 서브-시퀀스와 구별가능하다. 그러한 구별 특징들은, UL 메시지를 송신했던 무선 엔티티(예컨대, 스케줄링된 엔티티(600))에 대응하는 파라미터를 설정하도록 스케줄링 엔티티(500)에 의해 이용될 수 있다. 다른 예에서, DMRS 시퀀스들의 N개의 가능한 선택들의 각각 또는 N개의 DMRS 시퀀스들의 일부는 고유한 임베디드 파일럿 서브-시퀀스를 포함할 수 있다. 이러한 예에서, 단일 DMRS 시퀀스는 복수의 UCI들에 대응할 수 있다. 그러나, 단일 DMRS 시퀀스는 복수의 UCI들 중 고유한 UCI에 대응하는 임베디드 파일럿 서브-시퀀스들을 포함할 수 있다. 따라서, 공통 DMRS 시퀀스는 복수의 UCI들을 통신하는 데 사용될 수 있으며, 여기서 임베디드 파일럿 서브-시퀀스는 복수의 UCI들 중 고유한 UCI와 공통 DMRS 시퀀스를 구별한다.
[0134] 일 실시예에서, N의 값은 복잡도를 감소시키도록 제한될 수 있다. 예컨대, N의 값은 비-바이너리 UCI 타입들을 반송하도록 선택될 수 있다. 하나의 비-제한적인 예에서, N=3으로 세팅하는 것은 대응하는 DMRS 내에 제공되는 3-상태 UCI를 허용할 수 있다. 3-상태 UCI의 일 예는 표준 ACK/NACK에 부가하여 존재하는 정보를 제공할 수 있는 3-상태 ACK를 포함할 수 있다. 3-상태 ACK는 복합 상태들, 이를테면 (i) 검출된 PDCCH 없음, (ii) PDCCH가 검출되지만 PDSCH CRC가 실패됨, 및 (iii) PDCCH가 검출되고 PDSCH CRC가 통과됨을 반영할 수 있다. 그러므로, 대응하는 PDSCH를 디코딩한 이후 PDCCH가 검출되지만 CRC가 실패된 것과 PDCCH가 검출되지 않는 것 사이를 구별하는 것이 가능할 수 있다. 이러한 경우, 스케줄링된 엔티티(500)는 DMRS를 통해 ACK(즉, PDCCH가 검출되고 PDSCH CRC가 통과됨), NACK(즉, PDCCH가 검출되지만 PDSCH CRC가 실패됨), 또는 불연속 송신/수신(DTX/DRX) 메시지를 수신할 수 있다. 3-상태 ACK는 일 예로서 사용되고 있지만, 다른 비-바이너리 UCI 타입들 및 대응하는 N 값들이 고려된다. 스케줄링 엔티티(500)는, DMRS 시퀀스 및/또는 파일럿 서브-시퀀스와 UCI 페이로드 사이의 관계를 확인함으로써, 어느 비-바이너리 UCI 타입이 수신된 DMRS 시퀀스에 임베딩되었는지를 결정할 수 있다.
[0135] 일 구성에서, 무선 통신을 위한 스케줄링 엔티티(500) 및/또는 스케줄링된 엔티티(600)는, DMRS 시퀀스 및 적어도 하나의 UCI를 포함하는 UL 메시지를 수신하고, 그리고 UL 메시지 내의 DMRS 시퀀스에 기반하여 적어도 하나의 UCI를 결정하기 위한 수단을 포함한다. 일 양상에서, 전술된 수단은 프로세서들(504 및/또는 604)일 수 있다. 다른 양상에서, 전술된 수단은 전술된 수단에서 언급된 기능들을 수행하도록 구성된 트랜시버들(510 및/또는 610)일 수 있다. 다른 양상에서, 전술된 수단은, 전술된 수단에 의해 언급된 기능들을 수행하도록 구성된 회로 또는 임의의 장치일 수 있다.
[0136] 물론, 위의 예들에서, 프로세서(504 및/또는 604)에 포함된 회로망은 단지 일 예로서 제공될 뿐이며, 컴퓨터-판독가능 저장 매체(506 및/또는 606)에 저장된 명령들, 또는 도 1, 도 2, 도 5 또는 도 6 중 임의의 것에 설명된 임의의 다른 적합한 장치 또는 수단을 포함하고(그러나 이에 제한되지 않음), 예컨대, 도 7, 도 8, 및/또는 도 9와 관련하여 본 명세서에 설명된 프로세스들 및/또는 알고리즘들을 이용하는, 설명된 기능들을 수행하기 위한 다른 수단이 본 개시내용의 다양한 양상들 내에 포함될 수 있다.
부가적인 고려사항들
[0137] 본 개시내용의 수 개의 양상들이 업링크 채널들을 통한 업링크 제어 정보(UCI) 데이터의 통신을 참조하여 제시되지만, 당업자들은 이들 양상들이 다운링크(DL) 데이터의 통신으로 확장될 수 있음을 용이하게 인식할 것이다. 예로서, DL 정보는 위에서 설명된 것들과 유사한 방법들 및 디바이스들을 사용하여, 복조 기준 신호(DMRS)에 임베딩되고 물리 채널을 통해 통신될 수 있다. 다른 예에서, DL 데이터는 위에서 설명된 것들과 유사한 방법들 및 디바이스들을 사용하여, 단일 페이로드에서 다른 DL 데이터와 결합될 수 있다.
[0138] 무선 통신 네트워크의 수 개의 양상들은 예시적인 구현을 참조하여 제시되었다. 당업자들이 용이하게 인식할 바와 같이, 본 개시내용 전반에 걸쳐 설명된 다양한 양상들은 다른 원격통신 시스템들, 네트워크 아키텍처들 및 통신 표준들로 확장될 수 있다.
[0139] 예로서, 다양한 양상들은 3GPP에 의해 정의된 다른 시스템들, 이를테면 롱텀 에볼루션(LTE), 이벌브드 패킷 시스템(EPS), UMTS(Universal Mobile Telecommunication System), 및/또는 GSM(Global System for Mobile) 내에서 구현될 수 있다. 다양한 양상들은 또한, 3세대 파트너쉽 프로젝트 2(3GPP2)에 의해 정의된 시스템들, 이를테면 CDMA2000 및/또는 EV-DO(Evolution-Data Optimized)로 확장될 수 있다. 다른 예들은 IEEE 802.11(Wi-Fi), IEEE 802.16(WiMAX), IEEE 802.20, UWB(Ultra-Wideband), 블루투스, 및/또는 다른 적합한 시스템들을 이용하는 시스템들 내에서 구현될 수 있다. 이용된 실제 원격통신 표준, 네트워크 아키텍처, 및/또는 통신 표준은, 특정한 애플리케이션 및 시스템에 부과된 전체 설계 제한들에 의존할 것이다.
[0140] 본 개시내용 내에서, 단어 "예시적인"은 "예, 예시 또는 예증으로서 제공되는 것"을 의미하는데 사용된다. "예시적인" 것으로서 본 명세서에 설명된 임의의 구현 또는 양상은 본 개시내용의 다른 양상들에 비해 반드시 바람직하거나 유리한 것으로서 해석될 필요는 없다. 유사하게, 용어 "양상들"은, 본 개시내용의 모든 양상들이 논의된 특징, 장점 또는 동작 모드를 포함한다는 것을 요구하지는 않는다. 용어 "커플링된"은, 2개의 오브젝트들 사이에서의 직접적인 또는 간접적인 커플링을 지칭하기 위해 본 명세서에서 사용된다. 예컨대, 오브젝트 A가 오브젝트 B를 물리적으로 터치하고 오브젝트 B가 오브젝트 C를 터치하면, 오브젝트들 A 및 C는, 그들이 서로를 물리적으로 직접 터치하지 않더라도, 서로 커플링된 것으로 여전히 고려될 수 있다. 예컨대, 제1 오브젝트가 제2 오브젝트와 결코 직접 물리적으로 접촉하지 않더라도, 제1 오브젝트는 제2 오브젝트에 커플링될 수 있다. 용어들 "회로" 및 "회로망"은 광범위하게 사용되며, 전자 회로들의 타입에 대한 제한 없이, 연결 및 구성되는 경우, 본 개시내용에 설명된 기능들의 수행을 가능하게 하는 전기 디바이스들 및 컨덕터들의 하드웨어 구현들 뿐만 아니라, 프로세서에 의해 실행될 경우, 본 개시내용에 설명된 기능들의 수행을 가능하게 하는 정보 및 명령들의 소프트웨어 구현들 둘 모두를 포함하도록 의도된다.
[0141] 도 1 내지 도 9에 예시된 컴포넌트들, 단계들, 특징들 및/또는 기능들 중 하나 이상은, 단일 컴포넌트, 단계, 특징 또는 기능으로 재배열 및/또는 조합되거나, 또는 수 개의 컴포넌트들, 단계들, 또는 기능에 임베딩될 수 있다. 부가적인 엘리먼트들, 컴포넌트들, 단계들, 및/또는 기능들은 또한, 본 명세서에 기재된 신규한 특징들을 벗어나지 않으면서 부가될 수 있다. 도 1 내지 도 9에 예시된 장치, 디바이스들, 및/또는 컴포넌트들은 본 명세서에 설명된 방법들, 특징들, 또는 단계들 중 하나 이상을 수행하도록 구성될 수 있다. 본 명세서에 설명된 신규한 알고리즘들은 또한, 효율적으로 소프트웨어에 구현되고 그리고/또는 하드웨어에 구현될 수 있다.
[0142] 기재된 방법들 내의 단계들의 특정한 순서 또는 계층이 예시적인 프로세스들의 예시임을 이해할 것이다. 설계 선호도들에 기반하여, 방법들의 단계들의 특정 순서 또는 계층이 재배열될 수 있음을 이해한다. 첨부한 방법 청구항들은 샘플 순서로 다양한 단계들의 엘리먼트들을 제시하며, 본 명세서에 특정하게 인용되지 않으면, 제시된 특정한 순서 또는 계층으로 제한되도록 의도되지 않는다.

Claims (47)

  1. 복조 기준 신호(DMRS) 시퀀스에 임베딩된 업링크 제어 정보(UCI)를 통신하는 방법으로서,
    특정 UCI를 통신하기로 결정하는 단계;
    업링크 메시지에 사용될 복수의 DMRS 시퀀스들 중에서 제1 DMRS를 선택하는 단계 ― 상기 제1 DMRS 시퀀스는 상기 특정 UCI에 대응함 ―;
    다수의 파일럿 서브-시퀀스들 중에서 상기 제1 DMRS 시퀀스에 임베딩하기 위해 제1 파일럿 서브-시퀀스를 선택하는 단계 ― 상기 제1 파일럿 서브-시퀀스는 상기 복수의 DMRS 시퀀스들의 전부 또는 일부 사이에서 공통임 ―; 및
    물리 채널을 통해 상기 제1 DMRS 시퀀스를 포함하는 상기 업링크 메시지를 송신하는 단계를 포함하고, 상기 제1 DMRS 시퀀스는 상기 특정 UCI 및 상기 제1 파일럿 서브-시퀀스를 포함하는, 방법.
  2. 제1항에 있어서,
    상기 UCI는 하이브리드 자동 반복 요청(HARQ) 확인응답(ACK), HARQ 부정-확인응답(NACK), 스케줄링 요청(SR), 또는 채널 상태 정보(CSI) 중 하나 이상을 포함하는, 방법.
  3. 제1항에 있어서,
    상기 복수의 DMRS 시퀀스들은 UCI의 log2(N)개의 비트들을 통신하도록 구성되는 N개의 DMRS 시퀀스들의 세트를 포함하는, 방법.
  4. 제1항에 있어서,
    상기 제1 DMRS 시퀀스는 메모리 디바이스 상에 저장되는 룩업 테이블로부터 선택되는, 방법.
  5. 제4항에 있어서,
    상기 룩업 테이블은 상기 제1 DMRS 시퀀스와 상기 특정 UCI 사이의 일-대-일 대응을 포함하는, 방법.
  6. 제1항에 있어서,
    상기 복수의 DMRS 시퀀스들 및 상기 복수의 DMRS 시퀀스들 각각에 대응하는 하나 이상의 UCI들을 포함하는 룩업 테이블을 포함하는 DMRS 정보를 수신하는 단계; 및
    메모리 디바이스 상에 상기 DMRS 정보를 저장하는 단계를 추가로 포함하는, 방법.
  7. 복소 기준 신호(DMRS)에 임베딩된 업링크 제어 정보(UCI)의 무선 통신을 위한 장치로서, 상기 장치는,
    트랜시버;
    메모리; 및
    상기 트랜시버 및 상기 메모리에 통신가능하게 커플링된 적어도 하나의 프로세서를 포함하고, 상기 적어도 하나의 프로세서는,
    특정 UCI를 통신하기로 결정하고,
    업링크 메시지에 사용될, 상기 메모리에 저장된 복수의 DMRS 시퀀스들 중에서 제1 DMRS를 선택하고 ― 상기 제1 DMRS 시퀀스는 상기 특정 UCI에 대응함 ―;
    다수의 파일럿 서브-시퀀스들 중에서 상기 제1 DMRS 시퀀스에 임베딩하기 위해 제1 파일럿 서브-시퀀스를 선택하고 ― 상기 제1 파일럿 서브 시퀀스는 상기 복수의 DMRS 시퀀스들의 전부 또는 일부 사이에서 공통임 ―; 그리고
    물리 채널을 통해 상기 제1 DMRS 시퀀스를 포함하는 상기 업링크 메시지를 상기 트랜시버를 통해 송신하도록 구성되고, 상기 제1 DMRS 시퀀스는 상기 특정 UCI 및 상기 제1 파일럿 서브-시퀀스를 포함하는, 장치.
  8. 제어 정보를 수신하기 위한 방법으로서,
    DMRS 시퀀스를 포함하는 업링크 메시지를 수신하는 단계 ― 상기 DMRS 시퀀스는 상기 업링크 메시지에 사용될 복수의 DMRS 시퀀스들 중 하나의 DMRS 시퀀스이고, 상기 DMRS 시퀀스는 특정 업링크 제어 정보(UCI) 및 파일럿 서브-시퀀스를 포함하고, 상기 DMRS 시퀀스는 상기 특정 UCI에 대응하고, 그리고 상기 파일럿 서브-시퀀스는 상기 복수의 DMRS 시퀀스들의 전부 또는 일부 사이에서 공통임 ―; 및
    상기 DMRS 시퀀스 및 상기 파일럿 서브-시퀀스에 기반하여 상기 특정 UCI를 결정하는 단계를 포함하는, 방법.
  9. 제8항에 있어서,
    상기 UCI는 하이브리드 자동 반복 요청(HARQ) 확인응답(ACK), HARQ 부정-확인응답(NACK), 스케줄링 요청(SR), 또는 채널 상태 정보(CSI) 중 하나 이상을 포함하는, 방법.
  10. 제8항에 있어서,
    상기 DMRS 시퀀스에 기반하여 상기 특정 UCI를 결정하는 단계는 메모리 디바이스 상에 저장되는 룩업 테이블에 기반하여 상기 DMRS 시퀀스와 상기 UCI 사이의 대응을 확인하는 단계를 추가로 포함하는, 방법.
  11. 제어 정보를 수신하기 위한 장치로서, 상기 장치는,
    트랜시버;
    메모리; 및
    상기 트랜시버 및 상기 메모리에 통신가능하게 커플링된 적어도 하나의 프로세서를 포함하고, 상기 적어도 하나의 프로세서 및 상기 메모리는,
    DMRS 시퀀스를 포함하는 업링크 메시지를 수신하고 ― 상기 DMRS 시퀀스는 상기 업링크 메시지에 사용될 복수의 DMRS 시퀀스들 중 하나의 DMRS 시퀀스이고, 상기 DMRS 시퀀스는 특정 업링크 제어 정보(UCI) 및 파일럿 서브-시퀀스를 포함하고, 상기 DMRS 시퀀스는 상기 특정 UCI에 대응하고, 그리고 상기 파일럿 서브-시퀀스는 상기 복수의 DMRS 시퀀스들의 전부 또는 일부 사이에서 공통임 ―; 그리고
    상기 DMRS 시퀀스 및 상기 파일럿 서브-시퀀스에 기반하여 상기 특정 UCI를 결정하도록 구성되는, 장치.
  12. 복조 기준 신호(DMRS) 시퀀스에 임베딩된 업링크 제어 정보(UCI)를 통신하는 방법으로서,
    특정 UCI를 통신하기로 결정하는 단계;
    업링크 메시지에 사용될 복수의 DMRS 시퀀스들 중에서 제1 DMRS 시퀀스를 선택하는 단계 ― 상기 제1 DMRS 시퀀스는 다수의 UCI들에 대응함 ―;
    다수의 파일럿 서브-시퀀스들 중에서 상기 제1 DMRS 시퀀스에 임베딩하기 위해 제1 파일럿 서브-시퀀스를 선택하는 단계 ― 상기 제1 파일럿 서브-시퀀스는 상기 특정 UCI에 대응함 ―; 및
    물리 채널을 통해 상기 제1 DMRS 시퀀스를 포함하는 상기 업링크 메시지를 송신하는 단계를 포함하고, 상기 제1 DMRS 시퀀스는 상기 특정 UCI에 대응하는 상기 제1 파일럿 서브-시퀀스를 포함하는, 방법.
  13. 복조 기준 신호(DMRS)에 임베딩된 업링크 제어 정보(UCI)의 무선 통신을 위한 장치로서, 상기 장치는,
    트랜시버;
    메모리; 및
    상기 트랜시버 및 상기 메모리에 통신가능하게 커플링된 적어도 하나의 프로세서를 포함하고, 상기 적어도 하나의 프로세서는,
    특정 UCI를 통신하기로 결정하고,
    업링크 메시지에 사용될 복수의 DMRS 시퀀스들 중에서 제1 DMRS 시퀀스를 선택하고 ― 상기 제1 DMRS 시퀀스는 다수의 UCI들에 대응함 ―;
    다수의 파일럿 서브-시퀀스들 중에서 상기 제1 DMRS 시퀀스에 임베딩하기 위해 제1 파일럿 서브-시퀀스를 선택하고 ― 상기 제1 파일럿 서브-시퀀스는 상기 특정 UCI에 대응함 ―; 그리고
    물리 채널을 통해 상기 제1 DMRS 시퀀스를 포함하는 상기 업링크 메시지를 상기 트랜시버를 통해 송신하도록 구성되고, 상기 제1 DMRS 시퀀스는 상기 특정 UCI에 대응하는 상기 제1 파일럿 서브-시퀀스를 포함하는, 장치.
  14. 제어 정보를 수신하기 위한 방법으로서,
    DMRS 시퀀스 및 파일럿 서브-시퀀스를 포함하는 업링크 메시지를 수신하는 단계 ― 상기 파일럿 서브-시퀀스는 복수의 업링크 제어 정보(UCI)들 중 특정한 하나의 UCI에 대응하는 특정 UCI를 포함하고, 그리고 상기 DMRS 시퀀스는 다수의 UCI들에 대응함 ―; 및
    상기 DMRS 시퀀스 및 상기 파일럿 서브-시퀀스에 기반하여 상기 특정 UCI를 결정하는 단계를 포함하는, 방법.
  15. 제어 정보를 수신하기 위한 장치로서, 상기 장치는,
    트랜시버;
    메모리; 및
    상기 트랜시버 및 상기 메모리에 통신가능하게 커플링된 적어도 하나의 프로세서를 포함하고, 상기 적어도 하나의 프로세서 및 상기 메모리는,
    DMRS 시퀀스 및 파일럿 서브-시퀀스를 포함하는 업링크 메시지를 수신하고 ― 상기 파일럿 서브-시퀀스는 복수의 업링크 제어 정보(UCI)들 중 특정한 하나의 UCI에 대응하는 특정 UCI를 포함하고, 그리고 상기 DMRS 시퀀스는 다수의 UCI들에 대응함 ―; 그리고
    상기 DMRS 시퀀스 및 상기 파일럿 서브-시퀀스에 기반하여 상기 특정 UCI를 결정하도록 구성되는, 장치.
  16. 삭제
  17. 삭제
  18. 삭제
  19. 삭제
  20. 삭제
  21. 삭제
  22. 삭제
  23. 삭제
  24. 삭제
  25. 삭제
  26. 삭제
  27. 삭제
  28. 삭제
  29. 삭제
  30. 삭제
  31. 삭제
  32. 삭제
  33. 삭제
  34. 삭제
  35. 삭제
  36. 삭제
  37. 삭제
  38. 삭제
  39. 삭제
  40. 삭제
  41. 삭제
  42. 삭제
  43. 삭제
  44. 삭제
  45. 삭제
  46. 삭제
  47. 삭제
KR1020197034462A 2017-04-25 2018-04-25 업링크 제어 정보(uci)의 송신 KR102662713B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020247014178A KR20240060734A (ko) 2017-04-25 2018-04-25 업링크 제어 정보(uci)의 송신

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201762489970P 2017-04-25 2017-04-25
US62/489,970 2017-04-25
US15/961,344 US10880058B2 (en) 2017-04-25 2018-04-24 Transmitting uplink control information (UCI)
US15/961,344 2018-04-24
PCT/US2018/029469 WO2018200747A1 (en) 2017-04-25 2018-04-25 Transmitting uplink control information (uci)

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020247014178A Division KR20240060734A (ko) 2017-04-25 2018-04-25 업링크 제어 정보(uci)의 송신

Publications (2)

Publication Number Publication Date
KR20190140988A KR20190140988A (ko) 2019-12-20
KR102662713B1 true KR102662713B1 (ko) 2024-04-30

Family

ID=63854812

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020247014178A KR20240060734A (ko) 2017-04-25 2018-04-25 업링크 제어 정보(uci)의 송신
KR1020197034462A KR102662713B1 (ko) 2017-04-25 2018-04-25 업링크 제어 정보(uci)의 송신

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020247014178A KR20240060734A (ko) 2017-04-25 2018-04-25 업링크 제어 정보(uci)의 송신

Country Status (9)

Country Link
US (3) US10880058B2 (ko)
EP (2) EP4113921A1 (ko)
JP (1) JP7168583B2 (ko)
KR (2) KR20240060734A (ko)
CN (2) CN110546928B (ko)
BR (1) BR112019022026A2 (ko)
SG (1) SG11201908243XA (ko)
TW (2) TWI772410B (ko)
WO (1) WO2018200747A1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10374966B2 (en) * 2016-04-28 2019-08-06 Hughes Network Systems, Llc Scheduling prioritized traffic in a scrambled coded multiple access (SCMA) system
US10880058B2 (en) 2017-04-25 2020-12-29 Qualcomm Incorporated Transmitting uplink control information (UCI)
CN110832915B (zh) * 2017-05-04 2020-12-04 Lg电子株式会社 在无线通信系统中发送上行链路信号的方法和用于该方法的装置
US10447490B1 (en) * 2017-06-30 2019-10-15 Hall Labs Llc System and device for evened frequency emission impact distribution using SIS channel sequencing by time-slotted transitions
US11418619B1 (en) * 2017-09-25 2022-08-16 Amazon Technologies, Inc. Scheduling data communication for devices
CN112335309A (zh) * 2018-06-26 2021-02-05 Oppo广东移动通信有限公司 一种上行信号的传输方法及终端设备、网络设备
US11743006B2 (en) * 2019-11-27 2023-08-29 Intel Corporation Physical uplink control channel design for discrete fourier transform-spread-orthogonal frequency-division multiplexing (DFT-s-OFDM) waveforms
CN115668839A (zh) * 2020-06-05 2023-01-31 高通股份有限公司 报告所选解调参考信号配置和相关信道状态反馈
CN114727329B (zh) * 2022-06-07 2022-08-23 四川创智联恒科技有限公司 一种NR5G PUCCH Format0处理优化方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017038337A1 (ja) * 2015-08-31 2017-03-09 京セラ株式会社 無線端末及び基地局

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8571120B2 (en) * 2006-09-22 2013-10-29 Texas Instruments Incorporated Transmission of acknowledge/not acknowledge (ACK/NACK) bits and their embedding in the reference signal
CN102484869B (zh) * 2009-06-19 2015-09-16 交互数字专利控股公司 在lte-a中用信号发送上行链路控制信息
TWI628933B (zh) * 2009-10-01 2018-07-01 內數位專利控股公司 傳輸上鏈控制資訊的方法及系統
EP2562949B1 (en) * 2010-04-22 2020-01-08 LG Electronics Inc. Method and apparatus for transmitting uplink control information in a carrier aggregation system
CN104137461B (zh) * 2012-02-20 2017-11-17 Lg 电子株式会社 无线通信系统中传送上行链路信号的方法和设备
WO2013125872A1 (ko) * 2012-02-21 2013-08-29 엘지전자 주식회사 하향링크 신호 수신 또는 전송 방법, 및 이를 위한 장치
US9538509B2 (en) * 2012-05-18 2017-01-03 Alcatel Lucent Method and apparatus for multi-mode control information on uplink channel
WO2014021664A1 (ko) * 2012-08-01 2014-02-06 엘지전자 주식회사 제어 정보를 시그널링 하는 방법 및 이를 위한 장치
WO2014046374A1 (ko) * 2012-09-19 2014-03-27 엘지전자 주식회사 상향링크 제어정보 전송 방법 및 장치
US10555286B2 (en) * 2013-07-30 2020-02-04 Qualcomm Incorporated Uplink control information (UCI) transmission with bundling considerations
US9949275B2 (en) * 2013-10-01 2018-04-17 Qualcomm Incorporated Physical uplink control management in LTE/LTE-A systems with unlicensed spectrum
US9472248B2 (en) * 2014-03-28 2016-10-18 Intel Corporation Method and apparatus for implementing a heterogeneous memory subsystem
WO2016108665A1 (ko) * 2014-12-31 2016-07-07 엘지전자(주) 무선 통신 시스템에서 자원을 할당하기 위한 방법 및 이를 위한 장치
JP6684287B2 (ja) * 2015-01-09 2020-04-22 エルジー エレクトロニクス インコーポレイティド 制御情報を送信する方法及びそのための装置
US10103849B2 (en) * 2015-08-13 2018-10-16 Lg Electronics Inc. Method of transmitting or receiving uplink control information in wireless communication system and apparatus for the same
CN107210839B (zh) * 2015-09-11 2021-07-20 华为技术有限公司 一种控制信息发送、接收方法、用户设备及网络设备
JP6557423B6 (ja) * 2016-01-20 2019-09-18 エルジー エレクトロニクス インコーポレイティド 非免許帯域を支援する無線通信システムにおいて上りリンク信号を送信する方法及びそれを支援する装置
JP6865502B2 (ja) * 2016-01-27 2021-04-28 株式会社Nttドコモ 端末及び無線通信方法
US10491440B2 (en) * 2016-02-02 2019-11-26 Lg Electronics Inc. Method for transmitting uplink control channel and user equipment for performing same
US10778396B2 (en) * 2016-03-07 2020-09-15 Lg Electronics Inc. Method for transmitting demodulation reference signal in wireless communication system for supporting narrowband IoT, and device therefor
US10708938B2 (en) * 2016-10-31 2020-07-07 Samsung Electronics Co., Ltd. Transmission of UL control channels with dynamic structures
US10321386B2 (en) * 2017-01-06 2019-06-11 At&T Intellectual Property I, L.P. Facilitating an enhanced two-stage downlink control channel in a wireless communication system
US10869300B2 (en) * 2017-01-08 2020-12-15 Lg Electronics Inc. Uplink signal transmission method of terminal in wireless communication system and device for supporting same
US11088886B2 (en) * 2017-01-25 2021-08-10 Nec Corporation Methods and apparatuses for uplink signal receiving and transmission
DE112018000204T5 (de) * 2017-03-24 2019-08-14 Intel IP Corporation Design für physischen Kurzdauer- und Langdauer-Neufunk-Uplink-Steuerkanal (Kurzdauer- und Langdauer-NR-PUCCH)
US10880058B2 (en) 2017-04-25 2020-12-29 Qualcomm Incorporated Transmitting uplink control information (UCI)

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017038337A1 (ja) * 2015-08-31 2017-03-09 京セラ株式会社 無線端末及び基地局

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
3GPP R1-1703046*
3GPP R1-1705553
3GPP R1-1705739

Also Published As

Publication number Publication date
TWI772410B (zh) 2022-08-01
EP4113921A1 (en) 2023-01-04
TW201842748A (zh) 2018-12-01
SG11201908243XA (en) 2019-11-28
CN110546928B (zh) 2022-06-21
US20200007285A1 (en) 2020-01-02
CN115037428A (zh) 2022-09-09
TWI800418B (zh) 2023-04-21
KR20190140988A (ko) 2019-12-20
US10880058B2 (en) 2020-12-29
BR112019022026A2 (pt) 2020-05-12
TW202245435A (zh) 2022-11-16
US20180309552A1 (en) 2018-10-25
WO2018200747A1 (en) 2018-11-01
CN110546928A (zh) 2019-12-06
EP3616377B1 (en) 2022-08-17
JP2020518160A (ja) 2020-06-18
EP3616377A1 (en) 2020-03-04
US20220393828A1 (en) 2022-12-08
JP7168583B2 (ja) 2022-11-09
KR20240060734A (ko) 2024-05-08
US11463210B2 (en) 2022-10-04

Similar Documents

Publication Publication Date Title
EP3847858B1 (en) Techniques for use in determining a transmission configuration state
KR102662713B1 (ko) 업링크 제어 정보(uci)의 송신
KR102648663B1 (ko) 주기적인 및 비주기적인 제어 정보에 대한 스케줄링 및 송신 방식
KR102439199B1 (ko) 업링크 확인응답 맵핑 및 리소스 할당
US11228992B2 (en) Uplink transmissions without timing synchronization in wireless communication
KR102366770B1 (ko) 무선 통신에서 전송 블록 사이즈를 결정하기 위한 방법들 및 장치
KR20190140025A (ko) 뉴 라디오(nr) 네트워크들에서의 유연한 스케줄링
KR20200015544A (ko) 업링크 리소스들의 전략적 매핑
EP3744146B1 (en) Multi-bit scheduling request
JP2023534129A (ja) 設定された優先度レベルを有するharq-ackコードブックと連動するシングルショットharq-ackコードブックの管理
KR20230017183A (ko) 서브-대역 풀 듀플렉스를 위한 하이브리드 자동 반복 요청 프로세스들
CN115004760A (zh) 使用下行链路控制信息动态启用和禁用物理下行链路共享信道调度
KR102668722B1 (ko) 뉴 라디오에서 업링크 제어 정보의 송신
KR20200013757A (ko) 뉴 라디오에서 업링크 제어 정보의 송신

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant