KR102605328B1 - 폴라 코딩된 pdcch 송신을 위한 2-단계 스크램블링 - Google Patents

폴라 코딩된 pdcch 송신을 위한 2-단계 스크램블링 Download PDF

Info

Publication number
KR102605328B1
KR102605328B1 KR1020197036516A KR20197036516A KR102605328B1 KR 102605328 B1 KR102605328 B1 KR 102605328B1 KR 1020197036516 A KR1020197036516 A KR 1020197036516A KR 20197036516 A KR20197036516 A KR 20197036516A KR 102605328 B1 KR102605328 B1 KR 102605328B1
Authority
KR
South Korea
Prior art keywords
bits
crc
wtru
polar
bit
Prior art date
Application number
KR1020197036516A
Other languages
English (en)
Other versions
KR20200064954A (ko
Inventor
펭준 시
춘슈안 예
카일 정-린 판
성권 홍
Original Assignee
인터디지탈 패튼 홀딩스, 인크
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인터디지탈 패튼 홀딩스, 인크 filed Critical 인터디지탈 패튼 홀딩스, 인크
Publication of KR20200064954A publication Critical patent/KR20200064954A/ko
Application granted granted Critical
Publication of KR102605328B1 publication Critical patent/KR102605328B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0072Error control for data other than payload data, e.g. control data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Gyroscopes (AREA)
  • Optical Communication System (AREA)
  • Dc Digital Transmission (AREA)

Abstract

무선 송수신 유닛(WTRU)은 물리적 다운링크 제어 채널(PDCCH) 송신을 수신할 수 있고, PDCCH 송신에 대한 조기 종결을 수행할 수 있다. WTRU를 위하여 의도되지 않은 송신들은 종결될 수 있다. WTRU는 제 1 스크램블링 시퀀스에 기초하여 PDCCH 송신의 제 1 디코드를 수행할 수 있다. 제 1 스크램블링 시퀀스는 WTRU 식별자에 기초하여 초기화될 수 있는 골드 시퀀스를 이용하여 생성될 수 있다. 제 1 디코드가 성공적이지 않을 경우에, WTRU는 PDCCH 송신이 WTRU를 위하여 의도되지 않는 것으로 결정할 수 있다. WTRU는 제 2 스크램블링 시퀀스(예컨대, 셀 라디오 네트워크 임시 ID(C-RNTI))에 기초하여 PDCCH 송신의 보조 비트 추가된(ABA) 폴라 디코드를 수행할 수 있다. WTRU는 다운링크 제어 정보(DCI)를 획득하기 위하여 ABA 폴라 디코드의 출력에 대한 CRC를 수행할 수 있다.

Description

폴라 코딩된 PDCCH 송신을 위한 2-단계 스크램블링
상호 참조
이 출원은 2017년 6월 14일자로 출원된 미국 특허 가출원 제62/519,396호; 2017년 8월 9일자로 출원된 미국 특허 가출원 제62/543,117호; 2017년 8월 29일자로 출원된 미국 특허 가출원 제62/551,722호; 2017년 9월 8일자로 출원된 미국 특허 가출원 제62/556,292호; 2017년 9월 15일자로 출원된 미국 특허 가출원 제62/559,394호; 2017년 9월 29일자로 출원된 미국 특허 가출원 제62/566,256호; 2017년 11월 15일자로 출원된 미국 특허 가출원 제62/586,429호로부터 우선권 주장하고, 이 출원들은 그 전체적으로 참조에 의해 편입된다.
이동 통신들은 진화하는 것을 계속한다. 5 세대는 5G로서 지칭될 수 있다. 이동 통신의 이전(레거시(legacy)) 세대는 예를 들어, 4 세대(fourth generation; 4G) 롱텀 에볼루션(long term evolution; LTE)일 수 있다. 이동 무선 통신들은 뉴 라디오(New Radio; NR)와 같은 다양한 라디오 액세스 기술(radio access technology; RAT)들을 구현한다. NR을 위한 이용 경우(use case)들은 예를 들어, 극단적인 이동 광대역(extreme Mobile Broadband; eMBB), 초 고 신뢰성 및 저 레이턴시 통신들(Ultra High Reliability and Low Latency Communications; URLLC), 및 대용량 머신 타입 통신들(massive Machine Type Communications; mMTC)을 포함할 수 있다.
무선 송수신 유닛(wireless transmit receive unit; WTRU)은 gNB로부터 물리적 다운링크 제어 채널(Physical Downlink Control Channel; PDCCH) 송신을 수신할 수 있다. PDCCH 송신은 WTRU가 PDCCH 송신들에 대한 조기 종결(early termination)을 수행할 수 있도록 코딩(예컨대, gNB에 의해 코딩)될 수 있다. PDCCH 송신이 WTRU가 조기 종결을 수행할 수 있도록 코딩될 경우에, WTRU를 위하여 의도되지 않는 송신들은 폐기(예컨대, 디코딩의 완료 이전에 폐기)될 수 있다. 예를 들어, PDCCH 송신을 수신한 후에, WTRU는 제 1 스크램블링 시퀀스(scrambling sequence)에 기초하여 PDCCH 송신의 제 1 디코드(decode)를 수행할 수 있다. 제 1 스크램블링 시퀀스는 WTRU 식별자(identifier; ID)로 초기화될 수 있는 골드 시퀀스(Gold sequence)를 이용하여 생성될 수 있다. 제 1 디코드가 성공적이지 않을 경우에, WTRU는 PDCCH 송신이 WTRU를 위하여 의도되지 않는 것(예컨대, 그리고 WTRU에 의해 폐기됨)으로 결정할 수 있다. 제 1 디코드가 성공적일 경우에, WTRU는 제 2 스크램블링 시퀀스에 기초하여 수신된 PDCCH 송신의 보조 비트 추가된(assistance bit added; ABA) 폴라 디코드(polar decode)를 수행(예컨대, 그 다음으로 수행)할 수 있다. 제 2 스크램블링 시퀀스는 WTRU ID(예컨대, 셀 라디오 네트워크 임시 ID(cell radio network temporary ID; C-RNTI))일 수 있다. ABA 폴라 디코드가 성공적이지 않을 경우에, WTRU는 PDCCH 송신이 WTRU를 위하여 의도되지 않는 것으로 결정할 수 있다. 폴라 디코드가 성공적일 경우에, WTRU는 다운링크 제어 정보(downlink control information; DCI)를 획득하기 위하여 CRC를 수행할 수 있다.
도 1a는 하나 이상의 개시된 실시예들이 구현될 수 있는 일 예의 통신 시스템을 예시하는 시스템 도면이고;
도 1b는 실시예에 따라 도 1a에서 예시된 통신 시스템 내에서 이용될 수 있는 일 예의 무선 송수신 유닛(WTRU)을 예시하는 시스템 도면이고;
도 1c는 실시예에 따라 도 1a에서 예시된 통신 시스템 내에서 이용될 수 있는 일 예의 라디오 액세스 네트워크(radio access network; RAN) 및 일 예의 코어 네트워크(core network; CN)를 예시하는 시스템 도면이고;
도 1d는 실시예에 따라 도 1a에서 예시된 통신 시스템 내에서 이용될 수 있는 추가의 예의 RAN 및 추가의 예의 CN을 예시하는 시스템 도면이다;
도 2는 N = 8인 폴라 인코더의 예이다.
도 3은 정상적인 폴라 코드의 예이다.
도 4는 PC 폴라 코드의 예이다.
도 5는 보조 비트 보조된 폴라 코드 구성의 예이다.
도 6은 2-단계 조기 종결을 지원하기 위한 뉴 라디오 물리적 다운링크 제어 채널(New Radio Physical Downlink Control Channel; NR-PDCCH)을 위한 폴라 코딩의 예이다.
도 7은 CRC를 갖는 DCI를 위한 ABA 폴라 인코딩(polar encoding) 및 WTRU-ID를 위한 폴라 인코딩과의 그 조합의 예이다.
도 8은 NR-PDCCH를 위한 2-단계 맵핑 및 ABA 폴라 인코딩의 예이다.
도 9는 NR-PDCCH를 위한 2-단계 조기 종결 디코딩의 예이다.
도 10은 (예컨대, 정보 중요도에 기초한) 비-시간 인덱스(non-time index) MIB들을 위한 비트 채널 맵핑의 예이다.
도 11은 (예컨대, 정보 안정성에 기초한) 비-시간 인덱스 MIB들을 위한 비트 채널 맵핑의 예이다.
도 12는 공동 인코딩(joint encoding)을 갖는 NR-PBCH 코딩 절차의 예이다.
도 13은 NR-PBCH을 위한 격리된 맵핑 및 폴라 인코딩 동작들의 예이다.
도 14는 (예컨대, 인코더의 종료부에 놓여진 SS 블록 시간 인덱스(들)를 갖는) NR-PBCH를 위한 격리된 맵핑 및/또는 폴라 인코딩의 예이다.
도 15는 별도 인코딩(separate encoding)을 갖는 NR-PBCH 코딩 절차의 예이다.
도 16은 비-시간 인덱스 MIB를 위한 격리된 맵핑 및 폴라 인코딩 및 SS 블록 인덱스 MIB를 위한 폴라 인코딩과의 그 조합의 예이다.
도 17은 MIB 정보를 위한 비트 채널 맵핑의 예이다.
도 18은 MIB 정보를 위한 비트 채널 맵핑의 예이다.
도 19는 NR 시간 관련된 정보의 예이다.
도 20은 PBCH 스크램블링에 관련된 표의 예이다.
도 21은 PBCH 인코딩 프로세스의 예이다.
도 22는 [SSBI, 절반 프레임 표시, SFN]의 자연적 순서에서의 페이로드 비트들 재순서화 패턴의 예이다.
도 23은 [SSBI, 절반 프레임 표시, SFN]의 자연적 순서에서의 PBCH 페이로드 비트들 재순서화 패턴의 예이다.
도 24는 [SSBI, SFN, 절반 프레임 표시]의 자연적 순서에서의 PBCH 페이로드 비트들 재순서화 패턴의 예이다.
도 25는 [SSBI, (s1, s2), 절반 프레임 표시, 다른 SFN]의 자연적 순서에서의 PBCH 페이로드 비트들 재순서화 패턴의 예이다.
도 26은 [SSBI, 예약된 비트들]의 자연적 순서에서의 PBCH 페이로드 비트들 재순서화 패턴의 예이다.
도 27a는 페이로드 비트 재순서화 패턴과 연관된 예이다.
도 27b는 6 GHz 초과 대역을 위한 [예약된 비트들, SSBI]의 자연적 순서에서의 PBCH 페이로드 비트들 재순서화 패턴의 예이다.
도 28은 6 GHz 미만 대역을 위한 [예약된 비트들]의 자연적 순서에서의 PBCH 페이로드 비트들 재순서화 패턴의 예이다.
도 29는 SS 블록 인덱스 및 SFN의 공동 인코딩을 갖는 NR-PBCH 코딩 절차의 예이다.
도 30은 NR-PBCH를 위한 격리된 맵핑 및 폴라 인코딩의 예이다.
도 31은 SS 블록 인덱스 및 SFN의 별도 인코딩을 갖는 NR-PBCH 코딩 절차의 예이다.
도 32는 비-시간 인덱스/SFN MIB를 위한 격리된 맵핑 및 폴라 인코딩, 및 SS 블록 인덱스 MIB를 위한 폴라 인코딩 및 SFN MIB를 위한 폴라 인코딩과의 그 조합의 예이다.
도 33은 DL 제어 채널을 위한 분산된 CRC를 갖는 일 예의 폴라 코드 구성 흐름을 예시한다.
도 34는 DL 제어 채널을 위한 분산된 CRC 및 WTRU-특정 스크램블링을 갖는 예시적인 폴라 코드 구성 흐름을 예시한다.
도 35는 DL 제어 채널을 위한 분산된 CRC 및 WTRU-특정 스크램블링을 갖는 일 예의 폴라 코드 구성 흐름을 예시한다.
도 36은 송신기의 일 예의 세그먼트화(segmentation)를 예시한다.
도 37은 세그먼트화된 폴라 코딩된 블록의 일 예의 디코딩을 예시한다.
도 38은 DL 제어 채널을 위한 분산된 CRC를 갖는 일 예의 NR 폴라 코드 구성 흐름을 예시한다.
도 39는 분산된 CRC 및 인터리빙된 CRC 비트들을 갖는 일 예의 NR 폴라 코드 구성 흐름을 예시한다.
도 40은 인터리빙된 CRC 비트들 없이 분산된 CRC를 갖는 일 예의 NR 폴라 코드 구성 흐름을 예시한다.
도 41은 분산된 CRC를 갖는 NR 폴라 코드 구성 도면의 예를 예시한다.
도 42는 CRC 길이/다항식을 선택하는 프로세스의 예를 예시한다.
도 43은 UCI 세그먼트화 및/또는 CRC 연결(attachment)의 구현의 예이다.
도 44는 대형 UCI의 세그먼트화의 예이다.
도 45는 SCI를 위한 채널 인코딩 프로세스의 예이다.
도 46은 DL 제어 채널을 위한 분산된 CRC 및 WTRU-특정 스크램블링을 갖는 일 예의 NR 폴라 코드 구성 흐름을 예시한다.
도 47은 DL 제어 채널을 위한 분산된 CRC 및 WTRU-특정 스크램블링을 갖는 일 예의 NR 폴라 코드 구성 흐름을 예시한다.
도 48은 스크램블링을 위한 WTRU-ID 결정 구현의 예이다.
도 1a는 하나 이상의 개시된 실시예들이 구현될 수 있는 일 예의 통신 시스템(100)을 예시하는 도면이다. 통신 시스템(100)은 음성, 데이터, 비디오, 메시징, 브로드캐스트 등과 같은, 컨텐츠를 다수의 무선 사용자들에게 제공하는 다중 액세스 시스템일 수 있다. 통신 시스템(100)은 다수의 무선 사용자들이 무선 대역폭을 포함하는 시스템 자원들의 공유를 통해 이러한 컨텐츠를 액세스하는 것을 가능하게 할 수 있다. 예를 들어, 통신 시스템들(100)은 코드 분할 다중 액세스(code division multiple access; CDMA), 시간 분할 다중 액세스(time division multiple access; TDMA), 주파수 분할 다중 액세스(frequency division multiple access; FDMA), 직교 FDMA(orthogonal FDMA; OFDMA), 단일-캐리어 FDMA(single-carrier FDMA; SC-FDMA), 제로-테일 고유-단어 DFT-확산 OFDM(zero-tail unique-word DFT-Spread OFDM; ZT UW DTS-s OFDM), 고유 단어 OFDM(unique word OFDM; UW-OFDM), 자원 블록-필터링된 OFDM, 필터 뱅크 멀티캐리어(filter bank multicarrier; FBMC) 등과 같은 하나 이상의 채널 액세스 방법들을 채용할 수 있다.
도 1a에서 도시된 바와 같이, 개시된 실시예들은 임의의 수의 WTRU들, 기지국(base station)들, 네트워크들, 및/또는 네트워크 엘리먼트(network element)들을 고려한다는 것이 인식될 것이지만, 통신 시스템(100)은 무선 송수신 유닛(WTRU)들(102a, 102b, 102c, 102d), RAN(104/113), CN(106/115), 공중 교환 전화 네트워크(public switched telephone network; PSTN)(108), 인터넷(110), 및 다른 네트워크들(112)을 포함할 수 있다. WTRU들(102a, 102b, 102c, 102d)의 각각은 무선 환경에서 동작하고 및/또는 통신하도록 구성된 임의의 타입의 디바이스일 수 있다. 예로서, 그 임의의 것이 "스테이션(station)" 및/또는 "STA"로서 지칭될 수 있는 WTRU들(102a, 102b, 102c, 102d)은 무선 신호들을 송신하고 및/또는 수신하도록 구성될 수 있고, 사용자 장비(user equipment; UE), 이동국(mobile station), 고정식 또는 이동식 가입자 유닛, 가입-기반 유닛, 페이저(pager), 셀룰러 전화, 개인 정보 단말(personal digital assistant; PDA), 스마트폰, 랩톱, 넷북, 개인용 컴퓨터, 무선 센서, 핫스폿(hotspot) 또는 Mi-Fi 디바이스, 사물 인터넷(Internet of Things; IoT) 디바이스, 시계 또는 다른 웨어러블, 헤드-장착형 디스플레이(head-mounted display; HMD), 차량, 드론(drone), 의료용 디바이스 및 애플리케이션들(예컨대, 원격 진료), 산업용 디바이스 및 애플리케이션들(예컨대, 산업적 및/또는 자동화된 프로세싱 체인 컨텍스트들에서 동작하는 로봇 및/또는 다른 무선 디바이스들), 소비자 전자 디바이스, 상업적 및/또는 산업적 무선 네트워크들 상에서 동작하는 디바이스 등을 포함할 수 있다. WTRU들(102a, 102b, 102c, 및 102d) 중의 임의의 것은 UE로서 상호 교환가능하게 지칭될 수 있다.
통신 시스템들(100)은 또한, 기지국(114a) 및/또는 기지국(114b)을 포함할 수 있다. 기지국들(114a, 114b)의 각각은 CN(106/115), 인터넷(110), 및/또는 다른 네트워크들(112)과 같은 하나 이상의 통신 네트워크들에 대한 액세스를 용이하게 하기 위하여 WTRU들(102a, 102b, 102c, 102d) 중의 적어도 하나와 무선으로 인터페이싱하도록 구성된 임의의 타입의 디바이스일 수 있다. 예로서, 기지국들(114a, 114b)은 기지국 트랜시버(base transceiver station; BTS), 노드-B(Node-B), eNode B, 홈 노드 B(Home Node B), 홈 eNode B(Home eNode B), gNB, NR NodeB, 사이트 제어기(site controller), 액세스 포인트(access point; AP), 무선 라우터(wireless router) 등일 수 있다. 기지국들(114a, 114b)은 단일 엘리먼트로서 각각 도시되지만, 기지국들(114a, 114b)은 임의의 수의 상호접속된 기지국들 및/또는 네트워크 엘리먼트들을 포함할 수 있다는 것이 인식될 것이다.
기지국(114a)은, 다른 기지국들, 및/또는 기지국 제어기(base station controller; BSC), 라디오 네트워크 제어기(radio network controller; RNC), 릴레이 노드(relay node)들 등과 같은 네트워크 엘리먼트들(도시되지 않음)을 또한 포함할 수 있는 RAN(104/113)의 일부일 수 있다. 기지국(114a) 및/또는 기지국(114b)은 셀(도시되지 않음)로서 지칭될 수 있는 하나 이상의 캐리어 주파수(carrier frequency)들 상에서 무선 신호들을 송신하고 및/또는 수신하도록 구성될 수 있다. 이 주파수들은 인가된 스펙트럼(licensed spectrum), 비인가된 스펙트럼(unlicensed spectrum), 또는 인가된 및 비인가된 스펙트럼의 조합 내에 있을 수 있다. 셀은 상대적으로 고정될 수 있거나 시간 경과에 따라 변경될 수 있는 특정 지리적 에어리어(area)로의 무선 서비스를 위한 커버리지(coverage)를 제공할 수 있다. 셀은 셀 섹터(cell sector)들로 추가로 분할될 수 있다. 예를 들어, 기지국(114a)과 연관된 셀은 3 개의 섹터들로 분할될 수 있다. 이에 따라, 하나의 실시예에서, 기지국(114a)은 3 개의 트랜시버들, 즉, 셀의 각각의 섹터를 위한 하나를 포함할 수 있다. 실시예에서, 기지국(114a)은 다중 입력 다중 출력(multiple-input multiple output; MIMO) 기술을 채용할 수 있고, 셀의 각각의 섹터를 위한 다수의 트랜시버들을 사용할 수 있다. 예를 들어, 빔포밍(beamforming)은 희망된 공간적 방향들에서 신호들을 송신하고 및/또는 수신하기 위하여 이용될 수 있다.
기지국들(114a, 114b)은, 임의의 적당한 무선 통신 링크(예컨대, 라디오 주파수(radio frequency; RF), 마이크로파, 센티미터파(centimeter wave), 마이크로미터파(micrometer wave), 적외선(infrared; IR), 자외선(ultraviolet: UV), 가시광(visible light) 등)일 수 있는 무선 인터페이스(116) 상에서 WTRU들(102a, 102b, 102c, 102d) 중의 하나 이상과 통신할 수 있다. 무선 인터페이스(116)는 임의의 적당한 라디오 액세스 기술(radio access technology; RAT)을 이용하여 확립될 수 있다.
더 구체적으로, 위에서 언급된 바와 같이, 통신 시스템(100)은 다중 액세스 시스템일 수 있고, CDMA, TDMA, FDMA, OFDMA, SC-FDMA 등과 같은 하나 이상의 채널 액세스 방식들을 채용할 수 있다. 예를 들어, RAN(104/113)에서의 기지국(114a) 및 WTRU들(102a, 102b, 102c)은, 광대역 CDMA(wideband CDMA; WCDMA)를 이용하여 무선 인터페이스(115/116/117)를 확립할 수 있는 유니버셜 이동 통신 시스템(Universal Mobile Telecommunications System; UMTS) 지상 라디오 액세스(UMTS Terrestrial Radio Access; UTRA)와 같은 라디오 기술을 구현할 수 있다. WCDMA는 고속 패킷 액세스(High-Speed Packet Access; HSPA) 및/또는 진화형 HSPA(Evolved HSPA; HSPA+)와 같은 통신 프로토콜들을 포함할 수 있다. HSPA는 고속 다운링크(DL) 패킷 액세스(High-Speed Downlink Packet Access; HSDPA) 및/또는 고속 UL 패킷 액세스(High-Speed UL Packet Access; HSUPA)를 포함할 수 있다.
실시예에서, 기지국(114a) 및 WTRU들(102a, 102b, 102c)은, 롱텀 에볼루션(Long Term Evolution; LTE) 및/또는 LTE-어드밴스드(LTE- Advanced; LTE-A) 및/또는 LTE-어드밴스드 프로(LTE-Advanced Pro; LTE-A Pro)를 이용하여 무선 인터페이스(116)를 확립할 수 있는 진화형 UMTS 지상 라디오 액세스(E-UTRA)와 같은 라디오 기술을 구현할 수 있다.
실시예에서, 기지국(114a) 및 WTRU들(102a, 102b, 102c)은, 뉴 라디오(NR)를 이용하여 무선 인터페이스(116)를 확립할 수 있는 NR 라디오 액세스와 같은 라디오 기술을 구현할 수 있다.
실시예에서, 기지국(114a) 및 WTRU들(102a, 102b, 102c)은 다수의 라디오 액세스 기술들을 구현할 수 있다. 예를 들어, 기지국(114a) 및 WTRU들(102a, 102b, 102c)은 예를 들어, 이중 접속성(dual connectivity; DC) 원리들을 이용하여 LTE 라디오 액세스 및 NR 라디오 액세스를 함께 구현할 수 있다. 이에 따라, WTRU들(102a, 102b, 102c)에 의해 사용된 무선 인터페이스는 다수의 타입들의 라디오 액세스 기술들 및/또는 다수의 타입들의 기지국들(예컨대, eNB 및 gNB)로/로부터 전송된 송신들에 의해 특징지어질 수 있다.
다른 실시예들에서, 기지국(114a) 및 WTRU들(102a, 102b, 102c)은 IEEE 802.11(즉, 무선 충실도(Wireless Fidelity; WiFi)), IEEE 802.16(즉, 마이크로파 액세스를 위한 전세계 상호운용성(Worldwide Interoperability for Microwave Access; WiMAX)), CDMA2000, CDMA2000 1X, CDMA2000 EV-DO, 잠정 표준 2000(Interim Standard 2000; IS-2000), 잠정 표준 95(IS-95), 잠정 표준 856(IS-856), 이동 통신을 위한 글로벌 시스템(Global System for Mobile communications; GSM), GSM 진화를 위한 증대된 데이터 레이트들(Enhanced Data rates for GSM Evolution; EDGE), GSM EDGE(GERAN) 등과 같은 라디오 기술들을 구현할 수 있다.
도 1a에서의 기지국(114b)은 예를 들어, 무선 라우터, 홈 노드 B, 홈 eNode B, 또는 액세스 포인트일 수 있고, 업무의 장소, 집, 차량, 캠퍼스, 산업 설비, (예컨대, 드론들에 의한 이용을 위한) 공중 회랑(air corridor), 도로 등과 같은 국소화된 에어리어에서 무선 접속성을 용이하게 하기 위한 임의의 적당한 RAT를 사용할 수 있다. 하나의 실시예에서, 기지국(114b) 및 WTRU들(102c, 102d)은 무선 로컬 영역 네트워크(wireless local area network; WLAN)를 확립하기 위하여 IEEE 802.11과 같은 라디오 기술을 구현할 수 있다. 실시예에서, 기지국(114b) 및 WTRU들(102c, 102d)은 무선 개인 영역 네트워크(wireless personal area network; WPAN)를 확립하기 위하여 IEEE 802.15와 같은 라디오 기술을 구현할 수 있다. 또 다른 실시예에서, 기지국(114b) 및 WTRU들(102c, 102d)은 피코셀(picocell) 또는 펨토셀(femtocell)을 확립하기 위하여 셀룰러-기반 RAT(예컨대, WCDMA, CDMA2000, GSM, LTE, LTE-A, LTE-A 프로, NR 등)를 사용할 수 있다. 도 1a에서 도시된 바와 같이, 기지국(114b)은 인터넷(110)에 대한 직접적인 접속을 가질 수 있다. 이에 따라, 기지국(114b)은 CN(106/115)을 통해 인터넷(110)을 액세스하도록 요구되지 않을 수 있다.
RAN(104/113)은 음성, 데이터, 애플리케이션들, 및/또는 보이스 오버 인터넷 프로토콜(voice over internet protocol; VoIP) 서비스들을 WTRU들(102a, 102b, 102c, 102d) 중의 하나 이상에 제공하도록 구성된 임의의 타입의 네트워크일 수 있는 CN(106/115)과 통신할 수 있다. 데이터는 상이한 스루풋(throughput) 요건들, 레이턴시 요건들, 에러 공차 요건들, 신뢰성 요건들, 데이터 스루풋 요건들, 이동성 요건들 등과 같은 변동되는 서비스 품질(quality of service; QoS) 요건들을 가질 수 있다. CN(106/115)은 호출 제어, 과금 서비스들, 이동 위치-기반 서비스들, 선불 통화(pre-paid calling), 인터넷 접속성, 비디오 분배 등을 제공할 수 있고, 및/또는 사용자 인증(user authentication)과 같은 하이-레벨 보안성 기능들을 수행할 수 있다. 도 1a에서 도시되지 않았지만, RAN(104/113) 및/또는 CN(106/115)은 RAN(104/113)과 동일한 RAT 또는 상이한 RAT를 채용하는 다른 RAN들과 직접적으로 또는 간접적으로 통신할 수 있다는 것이 인식될 것이다. 예를 들어, NR 라디오 기술을 사용하고 있을 수 있는 RAN(104/113)에 접속되는 것에 추가하여, CN(106/115)은 또한, GSM, UMTS, CDMA 2000, WiMAX, E-UTRA, 또는 WiFi 라디오 기술을 채용하는 또 다른 RAN(도시되지 않음)과 통신할 수 있다.
CN(106/115)은 또한, PSTN(108), 인터넷(110), 및/또는 다른 네트워크들(112)을 액세스하기 위하여 WTRU들(102a, 102b, 102c, 102d)을 위한 게이트웨이로서 역할을 할 수 있다. PSTN(108)은 기존 전화 서비스(plain old telephone service; POTS)를 제공하는 회선-교환 전화 네트워크(circuit-switched telephone network)들을 포함할 수 있다. 인터넷(110)은 TCP/IP 인터넷 프로토콜 묶음에서의 송신 제어 프로토콜(TCP), 사용자 데이터그램 프로토콜(UDP), 및/또는 인터넷 프로토콜(IP)과 같은 통상적인 통신 프로토콜들을 이용하는 상호접속된 컴퓨터 네트워크들 및 디바이스들의 글로벌 시스템을 포함할 수 있다. 네트워크들(112)은 다른 서비스 제공자들에 의해 소유되고 및/또는 운영된 유선 및/또는 무선 통신 네트워크들을 포함할 수 있다. 예를 들어, 네트워크들(112)은 RAN(104/113)과 동일한 RAT 또는 상이한 RAT를 채용할 수 있는 하나 이상의 RAN들에 접속된 또 다른 CN을 포함할 수 있다.
통신 시스템(100)에서의 WTRU들(102a, 102b, 102c, 102d)의 일부 또는 전부는 멀티-모드 능력들을 포함할 수 있다(예컨대, WTRU들(102a, 102b, 102c, 102d)은 상이한 무선 링크들 상에서 상이한 무선 네트워크들과 통신하기 위한 다수의 트랜시버들을 포함할 수 있음). 예를 들어, 도 1a에서 도시된 WTRU(102c)는 셀룰러-기반 라디오 기술을 채용할 수 있는 기지국(114a)과, 그리고 IEEE 802 라디오 기술을 채용할 수 있는 기지국(114b)과 통신하도록 구성될 수 있다.
도 1b는 일 예의 WTRU(102)를 예시하는 시스템 도면이다. 도 1b에서 도시된 바와 같이, WTRU(102)는 그 중에서도, 프로세서(118), 트랜시버(120), 송수신 엘리먼트(transmit/receive element; 122), 스피커/마이크로폰(124), 키패드(126), 디스플레이/터치패드(128), 비-분리가능(non-removable) 메모리(130), 분리가능(removable) 메모리(132), 전원(134), 글로벌 위치결정 시스템(global positioning system; GPS) 칩셋(136), 및/또는 다른 주변기기들(138)을 포함할 수 있다. WTRU(102)는 실시예와 부합하게 유지하면서 상기한 엘리먼트들의 임의의 하위-조합을 포함할 수 있다는 것이 인식될 것이다.
프로세서(118)는 범용 프로세서, 특수 목적 프로세서, 기존의 프로세서, 디지털 신호 프로세서(digital signal processor; DSP), 복수의 마이크로프로세서들, DSP 코어와 연관된 하나 이상의 마이크로프로세서들, 제어기, 마이크로제어기, 애플리케이션 특정 집적 회로(Application Specific Integrated Circuit; ASIC)들, 필드 프로그래밍가능 게이트 어레이(Field Programmable Gate Array; FPGA)들 회로들, 임의의 다른 타입의 집적 회로(integrated circuit; IC), 상태 머신(state machine) 등일 수 있다. 프로세서(118)는 신호 코딩, 데이터 프로세싱, 전력 제어, 입출력 프로세싱, 및/또는 WTRU(102)가 무선 환경에서 동작하는 것을 가능하게 하는 임의의 다른 기능성을 수행할 수 있다. 프로세서(118)는 송수신 엘리먼트(122)에 결합될 수 있는 트랜시버(120)에 결합될 수 있다. 도 1b는 프로세서(118) 및 트랜시버(120)를 별도의 컴포넌트(component)들로서 도시하고 있지만, 프로세서(118) 및 트랜시버(120)는 전자 패키지 또는 칩 내에 함께 통합될 수 있다는 것이 인식될 것이다.
송수신 엘리먼트(122)는 무선 인터페이스(116) 상에서 신호들을 기지국(예컨대, 기지국(114a))으로 송신하거나 기지국으로부터 신호들을 수신하도록 구성될 수 있다. 예를 들어, 하나의 실시예에서, 송수신 엘리먼트(122)는 RF 신호들을 송신하고 및/또는 수신하도록 구성된 안테나일 수 있다. 실시예에서, 송수신 엘리먼트(122)는 예를 들어, IR, UV, 또는 가시광 신호들을 송신하고 및/또는 수신하도록 구성된 에미터/검출기(emitter/detector)일 수 있다. 또 다른 실시예에서, 송수신 엘리먼트(122)는 RF 및 광 신호들 양자를 송신하고 및/또는 수신하도록 구성될 수 있다. 송수신 엘리먼트(122)는 무선 신호들의 임의의 조합을 송신하고 및/또는 수신하도록 구성될 수 있다는 것이 인식될 것이다.
송수신 엘리먼트(122)는 도 1b에서 단일 엘리먼트로서 도시되지만, WTRU(102)는 임의의 수의 송수신 엘리먼트들(122)을 포함할 수 있다. 더 구체적으로, WTRU(102)는 MIMO 기술을 채용할 수 있다. 이에 따라, 하나의 실시예에서, WTRU(102)는 무선 인터페이스(116) 상에서 무선 신호들을 송신하고 수신하기 위한 2 개 이상의 송수신 엘리먼트들(122)(예컨대, 다수의 안테나들)을 포함할 수 있다.
트랜시버(120)는 송수신 엘리먼트(122)에 의해 송신되어야 하는 신호들을 변조하도록, 그리고 송수신 엘리먼트(122)에 의해 수신되는 신호들을 복조하도록 구성될 수 있다. 위에서 언급된 바와 같이, WTRU(102)는 멀티-모드 능력들을 가질 수 있다. 이에 따라, 트랜시버(120)는 WTRU(102)가 예를 들어, NR 및 IEEE 802.11과 같은 다수의 RAT들을 통해 통신하는 것을 가능하게 하기 위한 다수의 트랜시버들을 포함할 수 있다.
WTRU(102)의 프로세서(118)는 스피커/마이크로폰(124), 키패드(126), 및/또는 디스플레이/터치패드(128)(예컨대, 액정 디스플레이(LCD) 디스플레이 유닛 또는 유기 발광 다이오드(organic light-emitting diode; OLED) 디스플레이 유닛)에 결합될 수 있고, 이로부터 사용자 입력 데이터를 수신할 수 있다. 프로세서(118)는 또한, 사용자 데이터를 스피커/마이크로폰(124), 키패드(126), 및/또는 디스플레이/터치패드(128)로 출력할 수 있다. 추가적으로, 프로세서(118)는 비-분리가능 메모리(130) 및/또는 분리가능 메모리(132)와 같은 임의의 타입의 적당한 메모리로부터 정보를 액세스할 수 있고, 이 메모리 내에 데이터를 저장할 수 있다. 비-분리가능 메모리(130)는 랜덤-액세스 메모리(random-access memory; RAM), 판독-전용 메모리(read-only memory; ROM), 하드 디스크, 또는 임의의 다른 타입의 메모리 저장 디바이스를 포함할 수 있다. 분리가능 메모리(132)는 가입자 식별 모듈(subscriber identity module; SIM) 카드, 메모리 스틱, 보안 디지털(secure digital; SD) 메모리 카드 등을 포함할 수 있다. 다른 실시예들에서, 프로세서(118)는 서버 또는 홈 컴퓨터(도시되지 않음) 상에서와 같이, WTRU(102) 상에 물리적으로 위치되지 않은 메모리로부터 정보를 액세스할 수 있고, 이 메모리 내에 데이터를 저장할 수 있다.
프로세서(118)는 전원(134)으로부터 전력을 수신할 수 있고, 전력을 WTRU(102)에서의 다른 컴포넌트들로 분배하고 및/또는 제어하도록 구성될 수 있다. 전원(134)은 WTRU(102)에 급전하기 위한 임의의 적당한 디바이스일 수 있다. 예를 들어, 전원(134)은 하나 이상의 건전지 배터리들(예컨대, 니켈-카드뮴(nickel-cadmium; NiCd), 니켈-아연(nickel-zinc; NiZn), 니켈 금속 수소화물(nickel metal hydride; NiMH), 리튬-이온(lithium-ion; Li-ion) 등), 태양 전지(solar cell)들, 연료 전지들 등을 포함할 수 있다.
프로세서(118)는 또한, WTRU(102)의 현재의 위치에 관한 위치 정보(예컨대, 경도 및 위도)를 제공하도록 구성될 수 있는 GPS 칩셋(136)에 결합될 수 있다. GPS 칩셋(136)으로부터의 정보에 추가적으로 또는 이에 대신하여, WTRU(102)는 무선 인터페이스(116) 상에서 기지국(예를 들어, 기지국들(114a, 114b))으로부터 위치 정보를 수신할 수 있고 및/또는 2 개 이상의 근접 기지국들로부터 수신되고 있는 신호들의 타이밍에 기초하여 그 위치를 결정할 수 있다. WTRU(102)는 실시예와 부합하게 유지하면서 임의의 적당한 위치-결정 방법을 통해 위치 정보를 취득할 수 있다는 것이 인식될 것이다.
프로세서(118)는 추가적인 특징들, 기능성, 및/또는 유선 또는 무선 접속성을 제공하는 하나 이상의 소프트웨어 및/또는 하드웨어 모듈들을 포함할 수 있는 다른 주변기기들(138)에 추가로 결합될 수 있다. 예를 들어, 주변기기들(138)은 가속도계, 전자-나침판(e-compass), 위성 트랜시버, (사진들 및/또는 비디오를 위한) 디지털 카메라, 유니버셜 직렬 버스(universal serial bus; USB) 포트, 진동 디바이스, 텔레비전 트랜시버, 핸즈 프리(hands free) 헤드셋, Bluetooth® 모듈, 주파수 변조된(frequency modulated; FM) 라디오 유닛, 디지털 음악 플레이어, 미디어 플레이어, 비디오 게임 플레이어 모듈, 인터넷 브라우저(internet browser), 가상 현실(Virtual Reality) 및/또는 증강 현실(Augmented Reality)(VR/AR) 디바이스, 활동 추적기 등을 포함할 수 있다. 주변기기들(138)은 하나 이상의 센서들을 포함할 수 있고, 센서들은 자이로스코프(gyroscope), 가속도계(accelerometer), 홀 효과 센서(hall effect sensor), 자력계(magnetometer), 방위 센서(orientation sensor), 근접성 센서(proximity sensor), 온도 센서, 시간 센서, 지리위치 센서(geolocation sensor), 고도계(altimeter), 광 센서, 터치 센서, 자력계(magnetometer), 기압계(barometer), 제스추어 센서(gesture sensor), 생체계측 센서(biometric sensor), 및/또는 습도 센서(humidity sensor) 중의 하나 이상일 수 있다.
WTRU(102)는 (예컨대, (예컨대, 송신을 위한) UL 및 (예컨대, 수신을 위한) 다운링크의 양자를 위한 특정한 서브프레임들과 연관된) 신호들의 일부 또는 전부의 송신 및 수신이 동시발생적 및/또는 동시적일 수 있는 전이중 라디오(full duplex radio)를 포함할 수 있다. 전이중 라디오는 하드웨어(예컨대, 초크)를 통한 자체-간섭 또는 프로세서(예컨대, 별도의 프로세서(도시되지 않음)) 또는 프로세서(118))를 통한 신호 프로세싱을 감소시키고 실질적으로 제거하기 위한 간섭 관리 유닛을 포함할 수 있다. 실시예에서, WRTU(102)는 (예컨대, (예컨대, 송신을 위한) UL 또는 (예컨대, 수신을 위한) 다운링크의 어느 하나를 위한 특정한 서브프레임들과 연관된) 신호들의 일부 또는 전부의 송신 및 수신을 위한 반이중 라디오(half-duplex radio)를 포함할 수 있다.
도 1c는 실시예에 따라 RAN(104) 및 CN(106)을 예시하는 시스템 도면이다. 위에서 언급된 바와 같이, RAN(104)은 무선 인터페이스(116) 상에서 WTRU들(102a, 102b, 102c)과 통신하기 위하여 E-UTRA 라디오 기술을 채용할 수 있다. RAN(104)은 또한, CN(106)과 통신할 수 있다.
RAN(104)은 실시예와 부합하게 유지하면서 임의의 수의 eNode-B들을 포함할 수 있다는 것이 인식될 것이지만, RAN(104)은 eNode-B들(160a, 160b, 160c)을 포함할 수 있다. eNode-B들(160a, 160b, 160c)은 무선 인터페이스(116) 상에서 WTRU들(102a, 102b, 102c)과 통신하기 위한 하나 이상의 트랜시버들을 각각 포함할 수 있다. 하나의 실시예에서, eNode-B들(160a, 160b, 160c)은 MIMO 기술을 구현할 수 있다. 이에 따라, eNode-B(160a)는 예를 들어, 무선 신호들을 WTRU(102a)로 송신하기 위하여, 및/또는 WTRU(102a)로부터 무선 신호들을 수신하기 위하여 다수의 안테나들을 이용할 수 있다.
eNode-B들(160a, 160b, 160c)의 각각은 특정한 셀(도시되지 않음)과 연관될 수 있고, 라디오 자원 관리 판정들, 핸드오버(handover) 판정들, UL 및/또는 DL에서의 사용자들의 스케줄링 등을 처리하도록 구성될 수 있다. 도 1c에서 도시된 바와 같이, eNode-B들(160a, 160b, 160c)은 X2 인터페이스 상에서 서로 통신할 수 있다.
도 1c에서 도시된 CN(106)은 이동성 관리 엔티티(mobility management entity; MME)(162), 서빙 게이트웨이(serving gateway)(164), 및 패킷 데이터 네트워크(packet data network; PDN) 게이트웨이(또는 PGW)(166)를 포함할 수 있다. 상기한 엘리먼트들의 각각은 CN(106)의 일부로서 도시되지만, 이 엘리먼트들 중의 임의의 것은 CN 운영자 이외의 엔티티에 의해 소유될 수 있고 및/또는 운영될 수 있다는 것이 인식될 것이다.
MME(162)는 S1 인터페이스를 통해 RAN(104)에서의 eNode-B들(162a, 162b, 162c)의 각각에 접속될 수 있고, 제어 노드로서 서빙할 수 있다. 예를 들어, MME(162)는 WTRU들(102a, 102b, 102c)의 사용자들을 인증하는 것, 베어러 활성화/비활성화, WTRU들(102a, 102b, 102c)의 초기 연결 동안에 특정한 서빙 게이트웨이를 선택하는 것 등을 담당할 수 있다. MME(162)는 RAN(104)과, GSM 및/또는 WCDMA와 같은 다른 라디오 기술들을 채용하는 다른 RAN들(도시되지 않음)과의 사이에서 스위칭하기 위한 제어 평면 기능을 제공할 수 있다.
SGW(164)는 S1 인터페이스를 통해 RAN(104)에서의 eNode B들(160a, 160b, 160c)의 각각에 접속될 수 있다. SGW(164)는 일반적으로, WTRU들(102a, 102b, 102c)로/로부터 사용자 데이터 패킷들을 라우팅할 수 있고 포워딩할 수 있다. SGW(164)는 인터-eNode B 핸드오버들 동안에 사용자 평면들을 앵커링(anchoring) 하는 것, DL 데이터가 WTRU들(102a, 102b, 102c)을 위하여 이용가능할 때에 페이징을 트리거링하는 것, WTRU들(102a, 102b, 102c)의 컨텍스트(context)들을 관리하고 저장하는 것 등과 같은 다른 기능들을 수행할 수 있다.
SGW(164)는 WTRU들(102a, 102b, 102c)과 IP-가능형 디바이스들 사이의 통신들을 용이하게 하기 위하여, 인터넷(110)과 같은 패킷-교환 네트워크들에 대한 액세스를 WTRU들(102a, 102b, 102c)에 제공할 수 있는 PGW(166)에 접속될 수 있다.
CN(106)은 다른 네트워크들과의 통신들을 용이하게 할 수 있다. 예를 들어, CN(106)은 WTRU들(102a, 102b, 102c)과 전통적인 지상-라인 통신 디바이스들 사이의 통신들을 용이하게 하기 위하여, PSTN(108)과 같은 회선-교환 네트워크들에 대한 액세스를 WTRU들(102a, 102b, 102c)에 제공할 수 있다. 예를 들어, CN(106)은, CN(106)과 PSTN(108) 사이의 인터페이스로서 역할을 하는 IP 게이트웨이(예컨대, IP 멀티미디어 서브시스템(IMS) 서버)를 포함할 수 있거나, 이 IP 게이트웨이와 통신할 수 있다. 추가적으로, CN(106)은, 다른 서비스 제공자들에 의해 소유되고 및/또는 운영되는 다른 유선 및/또는 무선 네트워크들을 포함할 수 있는 다른 네트워크들(112)에 대한 액세스를 WTRU들(102a, 102b, 102c)에 제공할 수 있다.
WTRU는 무선 단말로서 도 1a 내지 도 1d에서 설명되지만, 어떤 대표적인 실시예들에서, 이러한 단말이 통신 네트워크와의 유선 통신 인터페이스들을 (예컨대, 일시적으로 또는 영구적으로) 이용할 수 있다는 것이 고려된다.
대표적인 실시예들에서, 다른 네트워크(112)는 WLAN일 수 있다.
기반구조 기본 서비스 세트(Basic Service Set; BSS) 모드에서의 WLAN은 BSS를 위한 액세스 포인트(AP) 및 AP와 연관된 하나 이상의 스테이션(station; STA)들을 가질 수 있다. AP는, BSS 내로 및/또는 BSS로부터의 트래픽을 반송(carry)하는 분배 시스템(Distribution System; DS) 또는 또 다른 타입의 유선/무선 네트워크에 대한 액세스 또는 인터페이스를 가질 수 있다. BSS 외부로부터 발신되는 STA들로의 트래픽은 AP를 통해 도달할 수 있고 STA들로 전달될 수 있다. STA들로부터 BSS 외부의 목적지들로 발신되는 트래픽은 개개의 목적지들로 전달되도록 하기 위하여 AP로 전송될 수 있다. BSS 내에서의 STA들 사이의 트래픽은 예를 들어, AP를 통해 전송될 수 있고, 여기서, 출발지 STA는 트래픽을 AP로 전송할 수 있고, AP는 트래픽을 목적지 STA로 전달할 수 있다. BSS 내에서의 STA들 사이의 트래픽은 피어-투-피어(peer-to-peer) 트래픽으로서 고려될 수 있고 및/또는 지칭될 수 있다. 피어-투-피어 트래픽은 직접 링크 셋업(direct link setup; DLS)으로 출발지 및 목적지 STA들 사이에서(예컨대, 그 사이에서 직접적으로) 전송될 수 있다. 어떤 대표적인 실시예들에서, DLS는 802.11e DLS 또는 802.11z 터널링된 DLS(tunneled DLS; TDLS)를 이용할 수 있다. 독립적 BSS(Independent BSS; IBSS) 모드를 이용하는 WLAN은 AP를 가지지 않을 수 있고, IBSS 내의, 또는 IBSS를 이용하는 STA들(예컨대, STA들의 전부)은 서로 직접적으로 통신할 수 있다. IBSS 통신 모드는 때때로, "애드-훅(ad-hoc)" 통신 모드로서 본원에서 지칭될 수 있다.
802.11ac 기반구조 동작 모드 또는 유사한 동작 모드를 이용할 때, AP는 주 채널(primary channel)과 같은 고정된 채널 상에서 비콘(beacon)을 송신할 수 있다. 주 채널은 고정된 폭(예컨대, 20 MHz 폭 대역폭) 또는 시그널링을 통해 동적으로 설정된 폭일 수 있다. 주 채널은 BSS의 동작 채널일 수 있고, AP와의 접속을 확립하기 위하여 STA들에 의해 이용될 수 있다. 어떤 대표적인 실시예들에서, 충돌 회피를 갖는 캐리어 감지 다중 액세스(Carrier Sense Multiple Access with Collision Avoidance; CSMA/CA)는 예를 들어, 802.11 시스템들에서 구현될 수 있다. CSMA/CA를 위하여, AP를 포함하는 STA들(예컨대, 매 STA)은 주 채널을 감지할 수 있다. 주 채널이 특정한 STA에 의해 비지(busy)인 것으로 감지/검출되고 및/또는 결정될 경우, 특정한 STA는 백오프(back off)할 수 있다. 하나의 STA(예컨대, 오직 하나의 스테이션)는 주어진 BSS에서 임의의 주어진 시간에 송신할 수 있다.
높은 스루풋(High Throughput; HT)의 STA들은 40 MHz 폭 채널을 형성하기 위하여 인접한 또는 비인접한 20 MHz 채널과의 주 20 MHz 채널의 조합을 통해, 예를 들어, 통신을 위한 40 MHz 폭 채널을 이용할 수 있다.
매우 높은 스루풋(Very High Throughput; VHT)의 STA들은 20 MHz, 40 MHz, 80 MHz, 및/또는 160 MHz 폭 채널들을 지원할 수 있다. 40 MHz 및/또는 80 MHz 채널들은 인접 20 MHz 채널들을 조합함으로써 형성될 수 있다. 160 MHz 채널은 8 개의 인접 20 MHz 채널들을 조합합으로써, 또는 80+80 구성으로서 지칭될 수 있는 2 개의 비-인접 80 MHz 채널들을 조합함으로써 형성될 수 있다. 80+80 구성을 위하여, 채널 코딩 후의 데이터는 데이터를 2 개의 스트림들로 분할할 수 있는 세그먼트 파서(segment parser)를 통해 전달될 수 있다. 역 고속 푸리에 변환(Inverse Fast Fourier Transform; IFFT) 프로세싱 및 시간 도메인 프로세싱은 각각의 스트림에 대해 별도로 행해질 수 있다. 스트림들은 2 개의 80 MHz 채널들 상으로 맵핑될 수 있고, 데이터는 송신 STA에 의해 송신될 수 있다. 수신 STA의 수신기에서, 80+80 구성을 위한 위에서 설명된 동작은 반전될 수 있고, 조합된 데이터는 매체 액세스 제어(Medium Access Control; MAC)로 전송될 수 있다.
1 GHz 미만 동작 모드들은 802.11af 및 802.11ah에 의해 지원된다. 채널 동작 대역폭들 및 캐리어들은 802.11n 및 802.11ac에서 이용된 것들에 비해 802.11af 및 802.11ah에서 감소된다. 802.11af는 TV 백색 공간(TV White Space; TVWS) 스펙트럼에서의 5 MHz, 10 MHz, 및 20 MHz 대역폭들을 지원하고, 802.11ah는 비-TVWS 스펙트럼을 이용하여 1 MHz, 2 MHz, 4 MHz, 8 MHz, 및 16 MHz 대역폭들을 지원한다. 대표적인 실시예에 따르면, 802.11ah는 매크로 커버리지 에어리어에서의 MTC 디바이스들과 같은, 계측기 타입 제어/머신-타입 통신들을 지원할 수 있다. MTC 디바이스들은 어떤 능력들, 예를 들어, 어떤 및/또는 제한된 대역폭들을 위한 지원(예컨대, 오직 이를 위한 지원)을 포함하는 제한된 능력들을 가질 수 있다. MTC 디바이스들은 (예컨대, 매우 긴 배터리 수명을 유지하기 위하여) 임계치를 초과하는 배터리 수명을 갖는 배터리를 포함할 수 있다.
다수의 채널들, 및 802.11n, 802.11ac, 802.11af, 및 802.11ah와 같은 채널 대역폭들을 지원할 수 있는 WLAN 시스템들은 주 채널로서 지정될 수 있는 채널을 포함한다. 주 채널은 BSS에서의 모든 STA들에 의해 지원된 가장 큰 공통 동작 대역폭과 동일한 대역폭을 가질 수 있다. 주 채널의 대역폭은 가장 작은 대역폭 동작 모드를 지원하는 BSS에서 동작하는 모든 STA들 중으로부터의 STA에 의해 설정될 수 있고 및/또는 제한될 수 있다. 802.11ah의 예에서, 주 채널은 AP, 및 BSS에서의 다른 STA들이 2 MHz, 4 MHz, 8 MHz, 16 MHz, 및/또는 다른 채널 대역폭 동작 모드들을 지원하더라도, 1 MHz 모드를 지원하는(예컨대, 오직 지원하는) STA들(예컨대, MTC 타입 디바이스들)을 위하여 1 MHz 폭일 수 있다. 캐리어 감지 및/또는 네트워크 할당 벡터(Network Allocation Vector; NAV) 설정들은 주 채널의 스테이터스(status)에 종속될 수 있다. 주 채널이 예를 들어, AP로 송신하는 (오직 1 MHz 동작 모드를 지원하는) STA로 인해 비지일 경우, 전체 이용가능한 주파수 대역들은 주파수 대역들의 대부분이 아이들(idle)로 유지되고 이용가능할 수 있더라도, 비지인 것으로 고려될 수 있다.
미국에서는, 802.11ah에 의해 이용될 수 있는 이용가능한 주파수 대역들은 902 MHz로부터 928 MHz까지이다. 한국에서는, 이용가능한 주파수 대역들은 917.5 MHz로부터 923.5 MHz까지이다. 일본에서는, 이용가능한 주파수 대역들은 916.5 MHz로부터 927.5 MHz까지이다. 802.11ah를 위하여 이용가능한 총 대역폭은 국가 코드에 따라 6 MHz 내지 26 MHz이다.
도 1d는 실시예에 따라 RAN(113) 및 CN(115)을 예시하는 시스템 도면이다. 위에서 언급된 바와 같이, RAN(113)은 무선 인터페이스(116) 상에서 WTRU들(102a, 102b, 102c)과 통신하기 위하여 NR 라디오 기술을 채용할 수 있다. RAN(113)은 또한, CN(115)과 통신할 수 있다.
RAN(113)은 실시예와 부합하게 유지하면서 임의의 수의 gNB들을 포함할 수 있다는 것이 인식될 것이지만, RAN(113)은 gNB들(180a, 180b, 180c)을 포함할 수 있다. gNB들(180a, 180b, 180c)은 무선 인터페이스(116) 상에서 WTRU들(102a, 102b, 102c)과 통신하기 위한 하나 이상의 트랜시버들을 각각 포함할 수 있다. 하나의 실시예에서, gNB들(180a, 180b, 180c)은 MIMO 기술을 구현할 수 있다. 예를 들어, gNB들(180a, 108b)은 신호들을 gNB들(180a, 180b, 180c)로 송신하고 및/또는 gNB들(180a, 180b, 180c)로부터 신호들을 수신하기 위하여 빔포밍을 사용할 수 있다. 따라서, gNB(180a)는 예를 들어, 무선 신호들을 WTRU(102a)로 송신하기 위하여, 및/또는 WTRU(102a)로부터 무선 신호들을 수신하기 위하여 다수의 안테나들을 이용할 수 있다. 실시예에서, gNB들(180a, 180b, 180c)은 캐리어 어그리게이션(carrier aggregation) 기술을 구현할 수 있다. 예를 들어, gNB(180a)는 다수의 컴포넌트 캐리어(component carrier)들을 WTRU(102a)(도시되지 않음)로 송신할 수 있다. 이 컴포넌트 캐리어들의 서브세트(subset)는 비인가된 스펙트럼 상에 있을 수 있는 반면, 나머지 컴포넌트 캐리어들은 인가된 스펙트럼 상에 있을 수 있다. 실시예에서, gNB들(180a, 180b, 180c)은 조정된 멀티-포인트(Coordinated Multi-Point; CoMP) 기술을 구현할 수 있다. 예를 들어, WTRU(102a)는 gNB(180a) 및 gNB(180b)(및/또는 gNB(180c))로부터 조정된 송신들을 수신할 수 있다.
WTRU들(102a, 102b, 102c)은 스케일러블 뉴머롤로지(scalable numerology)와 연관된 송신들을 이용하여 gNB들(180a, 180b, 180c)과 통신할 수 있다. 예를 들어, OFDM 심볼 이격 및/또는 OFDM 서브캐리어 이격은 상이한 송신들, 상이한 셀들, 및/또는 무선 송신 스펙트럼의 상이한 부분들에 대하여 변동될 수 있다. WTRU들(102a, 102b, 102c)은 (예컨대, 변동되는 수의 OFDM 심볼들을 포함하고 및/또는 절대적 시간의 변동되는 길이들을 지속하는) 다양한 또는 스케일러블 길이들의 서브프레임 또는 송신 시간 간격(TTI)들을 이용하여 gNB들(180a, 180b, 180c)과 통신할 수 있다.
gNB들(180a, 180b, 180c)은 단독형 구성 및/또는 비-단독형 구성에서의 WTRU들(102a, 102b, 102c)과 통신하도록 구성될 수 있다. 단독형 구성에서, WTRU들(102a, 102b, 102c)은 (예컨대, eNode-B들(160a, 160b, 160c)과 같은) 다른 RAN들을 또한 액세스하지 않으면서, gNB들(180a, 180b, 180c)과 통신할 수 있다. 단독형 구성에서, WTRU들(102a, 102b, 102c)은 gNB들(180a, 180b, 180c) 중의 하나 이상을 이동성 앵커 포인트(mobility anchor point)로서 사용할 수 있다. 단독형 구성에서, WTRU들(102a, 102b, 102c)은 비인가된 대역에서의 신호들을 이용하여 gNB들(180a, 180b, 180c)과 통신할 수 있다. 비-단독형 구성에서, WTRU들(102a, 102b, 102c)은 또한, eNode-B들(160a, 160b, 160c)과 같은 또 다른 RAN과 통신하고/또 다른 RAN에 접속하면서, gNB들(180a, 180b, 180c)과 통신할 수 있고/gNB들(180a, 180b, 180c)에 접속할 수 있다. 예를 들어, WTRU들(WTRUs 102a, 102b, 102c)은 하나 이상의 gNB들(180a, 180b, 180c) 및 하나 이상의 eNode-B들(160a, 160b, 160c)과 실질적으로 동시에 통신하기 위하여 DC 원리들을 구현할 수 있다. 비-단독형 구성에서, eNode-B들(160a, 160b, 160c)은 WTRU들(102a, 102b, 102c)을 위한 이동성 앵커로서 역할을 할 수 있고, gNB들(180a, 180b, 180c)은 WTRU들(102a, 102b, 102c)을 서비스하기 위한 추가적인 커버리지 및/또는 스루풋을 제공할 수 있다.
gNB들(180a, 180b, 180c)의 각각은 특정한 셀(도시되지 않음)과 연관될 수 있고, 라디오 자원 관리 판정들, 핸드오버 판정들, UL 및/또는 DL에서의 사용자들의 스케줄링, 네트워크 슬라이싱의 지원, 이중 접속성, NR과 E-UTRA 사이의 연동, 사용자 평면 기능(User Plane Function; UPF)(184a, 184b)을 향한 사용자 평면 데이터의 라우팅, 액세스 및 이동성 관리 기능(Access and Mobility Management Function; AMF)(182a, 182b)을 향한 제어 평면 정보의 라우팅 등을 처리하도록 구성될 수 있다. 도 1d에서 도시된 바와 같이, gNB들(180a, 180b, 180c)은 X2 인터페이스 상에서 서로 통신할 수 있다.
도 1d에서 도시된 CN(115)은 적어도 하나의 AMF(182a, 182b), 적어도 하나의 UPF(184a, 184b), 적어도 하나의 세션 관리 기능(Session Management Function; SMF)(183a, 183b), 및 아마도 데이터 네트워크(Data Network; DN)(185a, 185b)를 포함할 수 있다. 상기한 엘리먼트들의 각각은 CN(115)의 일부로서 도시되지만, 이 엘리먼트들 중의 임의의 것은 CN 운영자 이외의 엔티티에 의해 소유될 수 있고 및/또는 운영될 수 있다는 것이 인식될 것이다.
AMF(182a, 182b)는 N2 인터페이스를 통해 RAN(113)에서의 gNB들(180a, 180b, 180c) 중의 하나 이상에 접속될 수 있고, 제어 노드로서 역할을 할 수 있다. 예를 들어, AMF(182a, 182b)는 WTRU들(102a, 102b, 102c)의 사용자들을 인증하는 것, 네트워크 슬라이싱을 위한 지원(예컨대, 상이한 요건들을 갖는 상이한 PDU 세션들의 처리), 특정한 SMF(183a, 183b)를 선택하는 것, 등록 에어리어의 관리, NAS 시그널링의 종결, 이동성 관리 등을 담당할 수 있다. 네트워크 슬라이싱은 WTRU들(102a, 102b, 102c)에서 사용되는 서비스들의 타입들에 기초하여 WTRU들(102a, 102b, 102c)을 위한 CN 지원을 맞춤화하기 위하여 AMF(182a, 182b)에 의해 이용될 수 있다. 예를 들어, 상이한 네트워크 슬라이스들은 초-신뢰성 저 레이턴시(ultra-reliable low latency; URLLC) 액세스에 의존하는 서비스들, 증대된 대용량 이동 광대역(enhanced massive mobile broadband; eMBB) 액세스에 의존하는 서비스들, 머신 타입 통신(MTC) 액세스를 위한 서비스들, 및/또는 등과 같은 상이한 이용 경우들에 대하여 확립될 수 있다. AMF(162)는 RAN(113)과, LTE, LTE-A, LTE-A 프로와 같은 다른 라디오 기술들, 및/또는 WiFi와 같은 비-3GPP 액세스 기술들을 채용하는 다른 RAN들(도시되지 않음)과의 사이에서 스위칭하기 위한 제어 평면 기능을 제공할 수 있다.
SMF(183a, 183b)는 N11 인터페이스를 통해 CN(115)에서의 AMF(182a, 182b)에 접속될 수 있다. SMF(183a, 183b)는 또한, N4 인터페이스를 통해 CN(115)에서의 UPF(184a, 184b)에 접속될 수 있다. SMF(183a, 183b)는 UPF(184a, 184b)를 선택할 수 있고 제어할 수 있고, UPF(184a, 184b)를 통한 트래픽의 라우팅을 구성할 수 있다. SMF(183a, 183b)는 UE IP 어드레스를 관리하고 할당하는 것, PDU 세션들을 관리하는 것, 정책 집행 및 QoS를 제어하는 것, 다운링크 데이터 통지들을 제공하는 것 등과 같은 다른 기능들을 수행할 수 있다. PDU 세션 타입은 IP-기반, 비-IP 기반, 이더넷-기반 등일 수 있다.
UPF(184a, 184b)는 WTRU들(102a, 102b, 102c)과 IP-가능형 디바이스들 사이의 통신들을 용이하게 하기 위하여, 인터넷(110)과 같은 패킷-교환 네트워크들에 대한 액세스를 WTRU들(102a, 102b, 102c)에 제공할 수 있는 N3 인터페이스를 통해 RAN(113)에서의 gNB들(180a, 180b, 180c) 중의 하나 이상에 접속될 수 있다. UPF(184, 184b)는 패킷들을 라우팅하고 포워딩하는 것, 사용자 평면 정책들을 집행하는 것, 멀티-호밍된(multi-homed) PDU 세션들을 지원하는 것, 사용자 평면 QoS를 처리하는 것, 다운링크 패킷들을 버퍼링하는 것, 이동성 앵커링(mobility anchoring)을 제공하는 것 등과 같은 다른 기능들을 수행할 수 있다.
CN(115)은 다른 네트워크들과의 통신들을 용이하게 할 수 있다. 예를 들어, CN(115)은, CN(115)과 PSTN(108) 사이의 인터페이스로서 역할을 하는 IP 게이트웨이(예컨대, IP 멀티미디어 서브시스템(IMS) 서버)를 포함할 수 있거나, 이 IP 게이트웨이와 통신할 수 있다. 추가적으로, CN(115)은, 다른 서비스 제공자들에 의해 소유되고 및/또는 운영되는 다른 유선 및/또는 무선 네트워크들을 포함할 수 있는 다른 네트워크들(112)에 대한 액세스를 WTRU들(102a, 102b, 102c)에 제공할 수 있다. 하나의 실시예에서, WTRU들(102a, 102b, 102c)은 UPF(184a, 184b)로의 N3 인터페이스, 및 UPF(184a, 184b)와 DN(185a, 185b) 사이의 N6 인터페이스를 경유하여 UPF(184a, 184b)를 통해 로컬 데이터 네트워크(DN)(185a, 185b)에 접속될 수 있다.
도 1a 내지 도 1d, 및 도 1a 내지 도 1d의 대응하는 설명을 고려하면, WTRU(102a 내지 102d), 기지국(114a 내지 114b), eNode-B(160a 내지 160c), MME(162), SGW(164), PGW(166), gNB(180a 내지 180c), AMF(182a 내지 182b), UPF(184a 내지 184b), SMF(183a 내지 183b), DN(185a 내지 185b), 및/또는 본원에서 설명된 임의의 다른 디바이스(들) 중의 하나 이상에 관련하여 본원에서 설명된 기능들 중의 하나 이상 또는 전부는 하나 이상의 에뮬레이션 디바이스(emulation device)들(도시되지 않음)에 의해 수행될 수 있다. 에뮬레이션 디바이스들은 본원에서 설명된 기능들 중의 하나 이상 또는 전부를 에뮬레이팅하도록 구성된 하나 이상의 디바이스들일 수 있다. 예를 들어, 에뮬레이션 디바이스들은 다른 디바이스들을 테스팅하기 위하여, 및/또는 네트워크 및/또는 WTRU 기능들을 시뮬레이팅하기 위하여 이용될 수 있다.
에뮬레이션 디바이스들은 실험실 환경에서 및/또는 운영자 네트워크 환경에서 다른 디바이스들의 하나 이상의 테스트들을 구현하도록 설계될 수 있다. 예를 들어, 하나 이상의 에뮬레이션 디바이스들은 통신 네트워크 내에서의 다른 디바이스들을 테스팅하기 위하여 유선 및/또는 무선 통신 네트워크의 일부로서 완전히 또는 부분적으로 구현되고 및/또는 전개되면서, 하나 이상 또는 모든 기능들을 수행할 수 있다. 하나 이상의 에뮬레이션 디바이스들은 유선 및/또는 무선 통신 네트워크의 일부로서 일시적으로 구현되고/전개되면서, 하나 이상 또는 모든 기능들을 수행할 수 있다. 에뮬레이션 디바이스는 테스팅의 목적들을 위하여 또 다른 디바이스에 직접적으로 결합될 수 있고, 및/또는 오버-디-에어(over-the-air) 무선 통신들을 이용하여 테스팅을 수행할 수 있다.
하나 이상의 에뮬레이션 디바이스들은 유선 및/또는 무선 통신 네트워크의 일부로서 구현되고/전개되지 않으면서, 전부를 포함하는 하나 이상의 기능들을 수행할 수 있다. 예를 들어, 에뮬레이션 디바이스들은 하나 이상의 컴포넌트들의 테스팅을 구현하기 위하여 테스팅 실험실 및/또는 비-전개된(예컨대, 테스팅) 유선 및/또는 무선 통신 네트워크에서의 테스팅 시나리오에서 사용될 수 있다. 하나 이상의 에뮬레이션 디바이스들은 테스트 장비일 수 있다. (예컨대, 하나 이상의 안테나들을 포함할 수 있는) RF 회로부를 통한 직접 RF 결합 및/또는 무선 통신들은 데이터를 송신하고 및/또는 수신하기 위하여 에뮬레이션 디바이스들에 의해 이용될 수 있다.
예시적인 실시예들의 상세한 설명은 다양한 도면들을 참조하여 지금부터 설명될 것이다. 이 설명은 가능한 구현들의 상세한 예를 제공하지만, 세부사항들은 예시적이도록 의도된 것이며 결코 적용의 범위를 제한하도록 의도된 것이 아니라는 것에 주목해야 한다.
폴라 코드는 제어 채널 코딩을 위하여(예컨대, NR을 위하여) 이용될 수 있다. 폴라 코드들은 예를 들어, 터보 코드들 및 LDPC 코드들과 같은 코드들을 달성하는 용량일 수 있다. 폴라 코드들은 선형 블록 코드들일 수 있다. 폴라 코드들은 낮은 인코딩 및 디코딩 복잡도를 가질 수 있다. 폴라 코드들은 매우 낮은 에러 바닥(error floor) 및 명시적 구성 방식(explicit construction scheme)들을 가질 수 있다.
(N, K) 폴라 코드의 예들에서, K는 정보 블록 길이일 수 있고, N은 코딩된 블록 길이일 수 있다. 값 N은 일부 정수 n에 대하여, 예를 들어, 2의 거듭제곱(power), 예컨대, N = 2n으로서 설정될 수 있다. 폴라 코드들은 선형 블록 코드들일 수 있다. 폴라 코드의 생성기 행렬은 에 의해 표현될 수 있고, 여기서, BN은 비트-반전 치환 행렬(bit-reversal permutation matrix)일 수 있고, 여기서, 는 n-번째 크로네커 거듭제곱(Knonecker power)을 나타낼 수 있고, 여기서, F = 이다. 예들에서, 폴라 코드의 구현에서는, BN이 (예컨대, 단순화를 위하여) 인코더 측에서 무시될 수 있고, 비트-반전 동작은 디코더 측 상에서 수행될 수 있다.
도 2는 N = 8인 폴라 인코더의 예이다. 도 2는 의 일 예의 구현을 도시한다. 폴라 코드의 코드워드(codeword)는 예를 들어, x1 N = u1 NGN에 의해 주어질 수 있다.
디코딩 방식들은 (예컨대, 연속적 상쇄 리스트(Successive Cancellation List; SCL) 디코딩 및 CRC-보조된 SCL 디코딩과 같은 SC 디코딩에 기초한) 예를 들어, 연속적 상쇄(Successive Cancellation; SC) 디코딩 및/또는 진보된 디코딩 방식들을 포함할 수 있다.
CRC-보조된(CRC-Aided; CA) 폴라 코드는 예를 들어, CA 연속적 상쇄 리스트(SCL) 디코더를 갖는 폴라 코드를 포함할 수 있다. CA 디코딩의 예들에서, CRC 비트들은 예를 들어, (예컨대, 디코딩의 종료부에서) 후보 코드워드(candidate codeword)들의 리스트로부터 (예컨대, 최종적인) 코드워드를 선택하기 위하여 이용될 수 있다. CRC 비트들이 에러 검출 기능성을 지원(예컨대, 적어도 부분적으로 지원)할 수 있지만, CRC 비트들은 예를 들어, 에러 검출이 아니라, 에러 정정 목적들을 위하여 설계되고 이용될 수 있다.
폴라 코드들은 예컨대, 인코딩 및 디코딩의 측면에서 양호하게 구조화될 수 있다. 성공적인 폴라 코드는 예를 들어, 폴라 인코더의 N 개의 입력 비트들 u1 N로의 K 정보 비트들의 맵핑에 종속될 수 있다. K 정보 비트들은 K 최상 비트 채널들 상에 놓여질 수 있다. 정보 비트들로부터 맵핑되지 않는 나머지 N-K 입력 비트들은 동결된 비트(frozen bit)들로서 지칭될 수 있다(예컨대, 동결된 비트들은 0으로 설정될 수 있음). 동결된 비트들을 위한 포지션들의 세트는 동결된 세트 F로서 지칭될 수 있다.
최상 비트 채널 판정들은 변동될 수 있고 실제 채널 조건들에 종속될 수 있다. 비트 채널들은 예를 들어, 동결된 채널들의 세트를 결정할 때에 (예컨대, 그 신뢰성들에 기초하여) 등급화(rank)될 수 있다. 신뢰가능한 비트 채널들은 양호한 비트 채널들로서 등급화될 수 있다. 덜 신뢰가능한 비트 채널들은 열악한 비트 채널들로서 등급화될 수 있다.
비트 채널의 신뢰성을 계산하기 위한 다수의 방법들이 있을 수 있다. 비트 채널들의 신뢰성들은 예를 들어, 바타차리야 경계(Bhattacharyya bound)들, 몬테-카를로 추정(Monte-Carlo estimation), 전체 전이 확률 행렬들 추정(full transition probability matrices estimation), 및 가우시안 근사화(Gaussian approximation)를 이용하여 결정될 수 있다. 다양한 방식들은 상이한 연산 복잡도를 가질 수 있고, 상이한 채널 조건들에 적용될 수 있다. 방식은 신뢰성들을 계산할 시의 이용을 위하여 선택될 수 있는 설계 SNR로 칭해진 파라미터를 가질 수 있다.
비트 채널 등급들은 SNR 설계에 종속되지 않을 수 있는 다른 방법들로 계산될 수 있다(예컨대, 등급 시퀀스는 공식으로부터 생성될 수 있거나 작은 시퀀스로부터 확대될 수 있음).
도 3은 정상적인 폴라 코드의 예이다. (예컨대, 도 3에서 도시된 바와 같은) 예들에서, 정보 비트들은 높은 신뢰성 비트 채널들에서 제공될 수 있는 반면, 낮은 신뢰성 비트 채널들은 예를 들어, 비트 채널들의 결정된 등급에 기초하여 동결된 비트들을 위하여 이용될 수 있다.
패리티 체크(Parity Check; PC) 폴라 코드가 사용될 수 있다. PC-폴라 코드의 예들에서, 동결된 서브-채널의 서브세트는 PC-동결된 서브-채널들로서 선택될 수 있다. PC 기능은 서브-채널들 상에서 에러 정정을 위하여 확립될 수 있다. 예들에서, PC-동결된 서브 채널 상에서(예컨대, 각각의 패리티 체크 서브-채널 포지션에서) PC 기능에 관여된 하나 이상의 디코딩된 비트들(예컨대, 모든 디코딩된 비트들)은 리스트 디코딩 트리(list decoding tree)를 프루닝(prune)하기 위하여 이용될 수 있다. 예를 들어, PC-기능을 충족시키는 경로들(예컨대, PC-기능을 충족시키는 경로들만)이 생존할 수 있는 반면, 나머지 경로들은 제거(예컨대, 현장에서(on the fly) 제거)될 수 있다. PC 기능은 예를 들어, 연속적 상쇄-기반 디코더와 부합하도록 하기 위하여 순방향-단독(forward-only)으로서 확립될 수 있다(예컨대, 확립되어야 함).
도 4는 PC 폴라 코드의 예이다. 도 4는 정보 비트들로부터 PC 폴라 코드의 입력들로의 비트 맵핑의 예를 도시한다.
PC 폴라 코드는 CA SCL 디코딩에서의 에러 정정 목적들을 위하여 이용될 수 있는, CA 폴라 코드들의 CRC 비트들을 제거하기 위하여 이용될 수 있다. 이것은 폴라 코드의 오버헤드(overhead)를 감소시킬 수 있고, 이것은 코딩 이득들로 귀착될 수 있다.
폴라 코드들은 (예컨대, 매우 작은 블록 크기들을 제외한) UL/DL 제어 정보를 위한 채널 코드들로서 이용될 수 있다. CRC 비트들은 예를 들어, 거짓 경보 레이트(false alarm rate; FAR)를 감소시키기 위한 제어 메시지들을 위하여 이용될 수 있다.
DL 제어 채널들을 위한 폴라 코드들은 예를 들어, 다음 중의 하나 이상을 지원할 수 있다: (i) J' = 3 또는 6; (ii) J" = 0; 및/또는 (iii) 하나 이상의 J + J' 비트들을 첨부. J' = 3 또는 6인 예들에서, 하나 이상의 J + J' 비트들은 (예컨대, 코드 구성에서의 조기 종결을 지원하기 위하여) 분산될 수 있다. 비트 분산 결정은 복잡도 대 이익을 고려할 수 있다.
CA 및 PC 폴라 코드들은 예를 들어, 사이클릭 리던던시 체크(Cyclic Redundancy Check; CRC) 또는 패리티 체크(PC)와 같은 보조 비트들의 연접(concatenation)으로 인해, 다른 폴라 코드들에 비해 더 양호한 성능을 제공할 수 있다. 보조 비트들은 예를 들어, 에러 검출, 에러 정정, 조기 종결, 및/또는 리스트 프루닝 등을 위하여 이용될 수 있다. 보조 비트 보조된 폴라 코드들은 제어 채널을 위하여 이용될 수 있다. J 비트 CRC는 예를 들어, 에러 검출을 위하여 제공될 수 있다. J' 또는 J'+J" 보조 비트들은 조기 종결을 지원하기 위하여 이용될 수 있다. J' 보조 비트들은 보조 비트의 신뢰가능한 세트로부터 선택될 수 있다. J" 보조 비트들은 덜 신뢰가능한(예컨대, 비신뢰가능한) 세트로부터 선택될 수 있고, J"은 DL 제어 채널을 위하여 제로로 설정될 수 있다.
폴라 코드 구성을 위한 상이한 보조 비트들(예컨대, J, J', 및 J")의 수, 길이, 및 포지션들은 예를 들어, 거짓 경보 레이트(FAR), 레이턴시, 복잡도, 및 전력 소비를 최소화하면서 요구된 성능을 유지하기 위하여 주의 깊게 결정될 수 있다(예컨대, 결정되어야 함). 일반적인 절차는 예를 들어, NR에서의 상이한 채널들을 위한 다양한 상이한 설계 목적들을 이행하기 위한 보조 비트 보조된(assistance bit aided; ABA) 폴라 코드 구성(polar code construction; PCC)을 설계하기 위하여 이용될 수 있다.
eNodeB는 (예컨대, LTE에서) 예를 들어, WTRU로 송신될 수 있고, 적절한 DCI를 생성할 수 있고, 및/또는 CRC를 연결할 수 있는 물리적 다운링크 제어 채널(PDCCH) 포맷을 결정할 수 있다. CRC는 예를 들어, PDCCH의 소유자 또는 사용에 따라, 라디오 네트워크 임시 식별자(Radio Network Temporary Identifier; RNTI)로 마스킹(mask)될 수 있다. 예들에서, CRC는 예를 들어, PDCCH가 특정 WTRU를 위한 것일 수 있을 때, WTRU 고유 식별자(예컨대, 셀-RNTI(Cell-RNTI; C-RNTI), 페이징 RNTI(Paging RNTI; P-RNTI), 임시 C-RNTI(Temporary C-RNTI; TC-RNTI), 랜덤 액세스 RNTI(Random Access RNTI; RA-RNTI), 반 지속적 스케줄링 C-RNTI(Semi Persistent Scheduling C-RNTI; SPS C-RNTI) 등)로 마스킹될 수 있다. WTRU 수신기는 예를 들어, (예컨대, 블라인드 디코딩(blind decoding)을 이용하여) PDCCH 후보들의 세트를 모니터링함으로써 그 PDCCH를 발견할 수 있다. WTRU는 예를 들어, 그 RNTI를 이용하여 후보 DCI의 CRC(예컨대, 각각의 블라인드 디코딩된 DCI의 CRC)를 디마스킹(demask)할 수 있다. WRTU는 그것을 성공적인 디코딩 시도로 고려할 수 있고, 예를 들어, CRC 에러가 검출되지 않을 때, 성공적인 후보 내에서 제어 정보를 판독할 수 있다. 예를 들어, 상이한 RNTI들, PDCCH 후보들, DCI, 및/또는 PDCCH 포맷들의 가능성들이 주어진다면, 상당한 수의 시도들은 PDCCH를 성공적으로 디코딩하기 위하여 요구될 수 있다.
NR은 레이턴시, 복잡도, 및 전력 소비를 감소시킬 수 있다. WTRU는 NR-PDCCH 블라인드 디코딩을 적용할 수 있다. NR-PDCCH를 위한 효율적인 폴라 코딩은 BLER 성능 또는 레이턴시를 열화시키지 않으면서 (예컨대, 모든 정보 비트들을 디코딩하기 전에) 조기 종결을 용이하게 할 수 있는 폴라 코드 구성을 설계하기 위하여 이용될 수 있다.
동기화 신호(Synchronization Signal; SS)-블록 인덱스(예컨대, 시간 인덱스)는 NR-물리적 브로드캐스트 채널(NR-Physical Broadcast Channel; NR-PBCH)의 컨텐츠들에서 송신될 수 있다(예컨대, 명시적으로 송신될 수 있음). 다수의 SS 블록들로부터의 NR-PBCH 신호들을 조합하는 것은 WTRU를 위한 디코딩 성능을 개선시킬 수 있고, 예를 들어, 불완전한 빔포밍(beamforming)에 대하여 강인함(robustness)을 제공할 수 있다. MIB의 페이로드 내에 포함될 수 있는 SS-블록 인덱스를 명시적으로 변동시키는 것은 상이한 SS 블록들을 위한 상이한 NR-PBCH 코딩된 비트들로 귀착될 수 있다. 다수의 SS 블록들로부터의 NR-PBCH 신호들의 소프트 조합은 간단하지 않을 수 있다. NR-PBCH를 위한 폴라 코딩은 이것을 달성하도록 주의 깊게 설계될 수 있다.
보조 비트 보조된(ABA) 폴라 코드 구성(PCC)은 상이한 설계 목적들(예컨대, 에러 검출(error detection; ED), 에러 정정(error correction; EC), 조기 종결(early termination; ET), 및/또는 리스트 프루닝)을 갖는 NR 채널들을 위하여 이용될 수 있다. ABA PCC는 (예컨대, 다수의 구현들에 적용가능한 측면에서) 예를 들어, 포괄적, 일반적, 또는 재이용가능할 수 있다.
도 5는 보조 비트 보조된 폴라 코드 구성의 예이다. 도 5는 NR 채널들을 위한 ABA PCC를 프로세싱하는 예를 도시한다.
보조 비트들 제어는 예컨대, 채널 타입, 페이로드 크기, 및 채널 조건에 기초하여 예를 들어, 보조 비트들의 타입 및 길이, 및 연관된 ABA PCC 타입을 결정할 수 있다.
ABA PCC는 예를 들어, eMBB 제어 채널, URLLC 제어 채널, 및/또는 URLLC 데이터 채널을 위하여 이용될 수 있다. NR에서의 채널 타입은 예를 들어, 제어 채널(예컨대, NR-PDCCH, NR-증대된 PDCCH(NR-enhanced PDCCH; NR-ePDCCH), NR-PBCH, NR-물리적 업링크 제어 채널(NR-Physical Uplink Control Channel; NR-PUCCH) 등) 또는 데이터 채널(예컨대, NR-물리적 다운링크 공유된 채널(NR-Physical Downlink Shared Channel; NR-PDSCH), NR-물리적 업링크 공유된 채널(NR-Physical Uplink Shared Channel; NR-PUSCH) 등)일 수 있다.
보조 비트 타입, 길이, 및 포지션은 변동될 수 있고, 상이한 설계 목적들(예컨대, 목표들) 또는 (예컨대, 변동되는 채널 타입, 페이로드 등에 종속되는) 조건들을 위한 폴라 코드 구성을 보조하기 위하여 선택될 수 있다. ABA PCC 타입은 예를 들어, 다음 중의 하나 이상으로부터 선택될 수 있다: CA 폴라, PC 폴라, 분산된 CRC 폴라, PC-CA 폴라, 분산된 단순 패리티 체크(distributed simple parity check; DSPC) 폴라, 해시 폴라(hash polar), 및/또는 규칙 또는 기준들(예컨대, 이들의 임의의 조합 또는 CRC 생성 및/또는 분산의 기능)에 기초한 분산된 보조 비트들 또는 CRC를 갖는 다른 폴라 코드들.
ABA PCC는 폴라 인코딩으로의 비트-채널 맵핑을 위하여 보조 비트들을 위한 포지션들을 결정할 수 있다.
보조 비트 타입, 길이, 및 포지션이 결정될 수 있다. 다음 중의 하나 이상이 적용될 수 있다.
보조 비트는 조기 종결(early termination; ET)을 위하여 이용될 수 있다. ET 보조 비트 타입, 길이, 및 포지션이 결정될 수 있다.
ET 보조 비트들은 J'로서 나타내어질 수 있는, 예를 들어, CRC, PC, 및/또는 해시 비트들을 포함할 수 있다.
ET 보조 비트들의 포지션은 예컨대, 본원에서 설명된 ABA PCC 조합들 중의 하나 이상에 의해, 예를 들어, 균등하게 또는 불균등하게 분산될 수 있다. (예컨대, 분산된 CRC 폴라 코드를 갖는) 예들에서, 보조 비트들의 주어진 길이는 J'로서 나타내어질 수 있다. 2 개의 J' 비트들은 J 비트들에 첨부될 수 있거나 J 비트들 다음에 삽입될 수 있다. 나머지(예컨대, J'-2) 비트들은 K 정보 비트들로 균등하게 또는 불균등하게 분산될 수 있다. 예들에서, 3 개의 J' 비트들은 J 비트들에 또는 J 비트들 다음에 첨부될 수 있는 반면, 나머지(예컨대, J'-3) 비트들은 K 정보 비트들로 균등하게 또는 불균등하게 분산될 수 있다. 예들에서, (예컨대, 모든) 6 개의 J' 비트들은 K 정보 비트들로 균등하게 또는 불균등하게 분산될 수 있다. J' 비트들의 포지션 배정은 예를 들어, 미리-정의(pre-define)될 수 있고, 특정될 수 있고, (예컨대, RRC 메시지에 의해) 구성될 수 있고, 및/또는 동적으로 요청될 수 있고 및/또는 (예컨대, DCI 또는 MAC-CE와 같은 L1 제어 시그널링에 의해) 시그널링될 수 있다.
ET는 예를 들어, 다음의 조건들 중의 하나 이상을 위하여 트리거링될 수 있거나 이용될 수 있다.
ET는 예를 들어, 낮은 SNR을 위하여 트리거링될 수 있다. 정보 비트들은 높은 SNR로 성공적으로 디코딩될 수 있다(예컨대, 그러할 가능성이 매우 많음). (예컨대, CQI 또는 SINR과 같은 채널 조건에 기초한) 예들에서, ET를 위한 보조 비트들 J'은 높은 CQI/SINR을 위하여 0로 설정될 수 있고, 낮은 CQI/SINR을 위하여 비-제로(non-zero) 값으로 설정될 수 있다.
ET를 위한 기회는 예를 들어, 리스트 크기 L이 증가할 때에 (예컨대, 상당히) 감소할 수 있다. 리스트 크기는 예를 들어, 채널 타입 및/또는 페이로드 크기에 기초하여 선택될 수 있다. (예컨대, 데이터 채널을 위한) 예들에서, 리스트 크기 L은 큰 수(예컨대, 8, 16, 32)일 수 있다. (예컨대, 제어 채널을 위한) 예들에서, 리스트 크기 L은 더 작은 수(예컨대, 4, 8)일 수 있다. 리스트 크기는 예를 들어, 페이로드 크기에 기초하여 선택될 수 있다. 예들에서, L은 예컨대, 미리-정의된 또는 특정된 규칙에 기초하여, 페이로드 크기가 증가함에 따라 증가할 수 있다. 보조 비트들 J'은 이에 따라 설정될 수 있다.
ET는 예를 들어, 큰 페이로드 또는 정보 블록 크기들을 갖는 (예컨대, 초 신뢰성 저 레이턴시 통신(URLLC)에서의) 제어 채널들 및/또는 데이터 채널들을 위하여 이용될 수 있다. 예들에서, ET는 정보 크기 K = {32, 48, 64, 80, 120, 200}을 갖는 NR 제어 채널들을 위하여 트리거링될 수 있다. ET는 예를 들어, 작은 정보 블록 크기들 {1,2, 4, 8, 16}을 위하여 트리거링되지 않을 수 있다.
ET는 예를 들어, 큰 어그리게이션 레벨(예컨대, 4, 8, 16) 및/또는 낮은 코드 레이트(예컨대, 1/3 미만)를 갖는 PDCCH를 위하여 트리거링될 수 있다.
보조 비트는 에러 검출(ED)을 위하여 이용될 수 있다. ED 보조 비트 타입, 길이, 및/또는 포지션이 결정될 수 있다.
ED 보조 비트들은 예를 들어, J로서 나타내어질 수 있는 CRC 비트들을 포함할 수 있다. J의 길이는 예를 들어, 페이로드 크기에 종속될 수 있다. 예들에서, 페이로드 크기가 더 클수록, 수 J가 더 크다. J는 상이한 채널들을 위하여 특정될 수 있고 및/또는 선택될 수 있다. 예들에서, J는 다운링크 제어 정보(DCI)(예컨대, 16 비트들) 및 UCI(예컨대, CRC를 갖는 UL을 위한 8 비트들 또는 16 비트들)에 대하여 상이할 수 있다. J는 예를 들어, UL에서의 페이로드 크기에 종속될 수 있다(예컨대, 0은 배제되지 않을 수 있음).
ED 보조 비트들의 포지션은 예를 들어, UCI 또는 DCI 페이로드에 첨부될 수 있다.
보조 비트는 에러 정정(EC)을 위하여 이용될 수 있다. EC 보조 비트 타입, 길이, 및 포지션이 결정될 수 있다.
EC 보조 비트들은 예를 들어, J'로서 나타내어질 수 있는 CRC 또는 PC를 포함할 수 있다.
EC 보조 비트들의 포지션은 예를 들어, 첨부 및/또는 분산될 수 있다.
(예컨대, 도 5에서 도시된 바와 같은) 예들에서, ABA PCC는 예를 들어, 다음 중의 하나 이상에 기초하여 구현될 수 있다.
ABA PCC는 예를 들어, 보조 비트들의 결정된 타입 및 길이 및 (예컨대, 보조 비트들 제어로부터의) 연관된 ABA PCC 타입에 기초하여 구현될 수 있고, 예컨대, 다음 중의 하나 이상의 적용될 수 있다.
예들에서는 NR 채널의 소스 정보(예컨대, 제어 채널 페이로드 DCI 또는 업링크 제어 정보(uplink control information; UCI))의 K 비트들이 있을 수 있다. 이 비트들은 CRC 연결을 통해 전달(예컨대, 먼저 전달)될 수 있다(예컨대, CRC 연결에 의해 프로세싱됨). CRC 비트들의 길이, J는 K 정보 비트들에 첨부될 수 있는 CRC의 상이한 길이들을 지원할 수 있는 보조 비트들 제어에 의해 결정될 수 있다. CRC 비트들의 길이, J는 K 소스 비트들에 첨부될 수 있다. (예컨대, 연결된 CRC를 갖는) 소스 비트들은 보조 비트 생성 및 비트-채널 맵핑으로 전달될 수 있다(예컨대, 보조 비트 생성 및 비트-채널 맵핑에 의해 프로세싱됨).
예들에서, 보조 비트 생성 및 비트-채널 맵핑은 예를 들어, 보조 비트들 J'을 생성할 수 있고, (예컨대, K+J+J'으로서 나타내어진) 정보 및 하나 이상의 보조 비트들(예컨대, 모든 보조 비트들)을 폴라 코드에 대한 적당한 비트 채널들로 맵핑할 수 있다. 이 동작은 예를 들어, (예컨대, 보조 비트들 제어에 의해 결정될 수 있는 바와 같은) ABA PCC 타입에 종속될 수 있다. ET를 위한 보조 비트들의 길이, J'이 결정(예컨대, 또한 결정)될 수 있다(예컨대, 보조 비트들 제어에 의해 결정됨). ABA PCC는 예를 들어, 다음의 ABA PCC 타입들(예컨대, ABA PCC 타입들의 임의의 조합) 중의 하나 이상에 대하여, 폴라 인코딩으로의 비트-채널 맵핑을 위하여 보조 비트들을 위한 포지션들을 결정할 수 있다: CA 폴라, PC 폴라, 분산된 CRC 폴라, PC-CA 폴라, 분산된 단순 패리티 체크(DSPC) 폴라, 및 해시 폴라.
폴라 인코딩은 예를 들어, 또는 의 행렬을 생성하는 것과 같은 하나 이상의 폴라 인코딩 동작들을 수행할 수 있다.
폴라 인코딩된 비트들은, 예를 들어, 반복 동작들 및/또는 (예컨대, 이용될 수 있는 레이트 정합(Rate Matching; RM) 알고리즘으로부터 생성될 수 있는 펑처링 벡터(puncturing vector)에 기초한) 펑처링 동작들을 수행할 수 있는 레이트 정합으로 전송될 수 있다.
폴라 코딩은 제어 채널을 위하여 제공될 수 있다. eNodeB는 (예컨대, LTE에서), WTRU로 송신되고, 적절한 DCI를 생성하고, CRC를 연결하기 위한 PDCCH 포맷을 결정할 수 있다. CRC는 예를 들어, PDCCH의 소유자 또는 사용에 따라, RNTI로 마스킹될 수 있다. CRC는 예를 들어, PDCCH가 특정 WTRU를 위한 것일 수 있을 때, WTRU 고유 식별자(예컨대, C-RNTI P-RNTI, TC-RNTI, SPS C-RNTI 등)로 마스킹될 수 있다. WTRU 수신기는 예를 들어, (예컨대, 블라인드 디코딩을 이용하여) PDCCH 후보들의 세트를 모니터링함으로써 그 PDCCH를 발견할 수 있다. WTRU는 예를 들어, 그 RNTI를 이용하여 제어 후보의 CRC(예컨대, 각각의 제어 후보의 CRC)를 디마스킹할 수 있다. WRTU는 그것을 성공적인 디코딩 시도로 고려할 수 있고, 예를 들어, CRC 에러가 검출되지 않을 때, 성공적인 후보 내에서 제어 정보를 판독할 수 있다. 예를 들어, 상이한 RNTI들, PDCCH 후보들, DCI, 및/또는 PDCCH 포맷들의 가능성들이 주어진다면, 상당한 수의 시도들은 PDCCH를 성공적으로 디코딩하기 위하여 요구될 수 있다.
(예컨대, NR에서의) WTRU는 PDCCH의 전체 세트를 블라인드 디코딩할 수 있다. 디코더가 하나 이상의 가설들을 테스트하는 것을 더 빨리 완료할수록, 디코더 메모리는 더 빨리 파워 다운(power down)될 수 있다. 조기 종결(ET)은 레이턴시(예컨대, 전체적인 레이턴시), 복잡도, 및/또는 전력 소비를 감소시킬 수 있다. ET는 예를 들어, (예컨대, 도 6에서의 예에 의해 도시된 바와 같은) NR-PDCCH를 위한 멀티-단계(예컨대, 2-단계) 조기 종결 기반 폴라 코딩에 의해 구현될 수 있다.
도 6은 2-단계 조기 종결을 지원하기 위한 NR-PDCCH를 위한 폴라 코딩의 예이다. (예컨대, 모든 정보 비트들을 디코딩하기 전의) 조기 종결은 예를 들어, (예컨대, NR-PDCCH를 위한) 2-단계 ET 기반 폴라 코딩에 의해 (예컨대, BLER 성능 또는 레이턴시를 열화시키지 않으면서) 용이하게 될 수 있다. 제 1 단계는 예를 들어, ET를 위한 보조 비트 보조된(ABA) 폴라 코드 구성(PCC)을 포함할 수 있다. 제 2 단계는 예를 들어, 수신기/WTRU 측에서의 2-단계 ET를 지원할 수 있는 UE-ID 기반 UE-특정 스크램블링을 포함할 수 있다. 이 WTRU-특정 스크램블링 방식은 예컨대, 본원에서 설명된 바와 같은 WTRU-ID로 마스킹된 CRC 비트들과 함께 적용(예컨대, 공동으로 적용)될 수 있다.
NR-PDCCH를 위한 2-단계 ET 디코딩은 송신기(예컨대, gNB)에서 구현될 수 있는, NR-PDCCH를 위한 2-단계 ET 기반 폴라 코딩에 의해 지원될 수 있다.
제 1 단계(예컨대, 단계 1)의 예들에서, NR-PDCCH를 위한 ABA 폴라 코딩은 ET 단계 2 ABA 폴라 코드 기반 ET를 지원하기 위하여 이용될 수 있다.
ET를 위한 보조 비트들 J'은 예를 들어, 에러 검출이 하나 이상의 표시된 절차들(예컨대, ABA PCC 타입에 의해 또는 ABA PCC 타입을 위하여 표시된 절차들)에 의한 부분적인 디코딩 후에 수행될 수 있도록, 코드워드로 분산될 수 있다.
선택된 ABA PCC 절차는 예를 들어, 보조 비트들 J'의 포지션 및 서브-채널 맵핑을 결정하기 위하여, NR-PDCCH를 위해 이용될 수 있다. ET-가능형 SCL-8 디코더는 예를 들어, 단계 1 ABA 폴라 코딩을 위한 디폴트(default) 또는 기준선일 수 있다.
예들에서, 제 1 단계(예컨대, 단계 1)에서, "보조 비트들 제어" 블록은 J'이 0과 동일하고 ABA PCC 타입이 분산된 CRC 폴라인 것으로 결정할 수 있다. "보조 비트 생성 및 비트-채널 맵핑" 블록은 (K+J+J')로서 나타내어진 정보 및 보조 비트들(예컨대, 정보 및 모든 보조 비트들)을 (예컨대, "폴라 인코딩" 블록에서의) 폴라 코드에 대한 개개의 비트 채널들로 맵핑할 수 있다. "폴라 인코딩" 서브-블록은 폴라 인코딩 동작들(예컨대, 규칙적인 폴라 인코딩 동작들)을 수행할 수 있고, 폴라 인코딩된 비트들은 예컨대, 위에서 설명된 바와 같은 "레이트 정합" 블록으로 전송될 수 있다.
예들에서, 제 2 단계(예컨대, 단계 2)에서, (예컨대, ABA 폴라 인코딩 및 레이트 정합(rate matching; RM) 후의) 코딩된 NR-PDCCH는, (예컨대, WTRU-ID 기반 ET를 이용하여) 수신기/WTRU 측 상에서의 단계 1에서 ET를 지원할 수 있는 WTRU-ID 시퀀스로 스크램블링될 수 있다.
WTRU-ID 시퀀스들은 다음의 예의 절차들 중의 하나 이상을 포함하는 다양한 절차들에 의해 생성될 수 있다.
예들에서, WTRU-ID 시퀀스는 하나 이상의 의사-랜덤(Pseudo-random) 시퀀스들일 수 있다. WTRU-ID 시퀀스의 예는 (예컨대, 셀-특정 스크램블 시퀀스와 유사한) 골드 시퀀스에 의해 정의될 수 있다. 스크램블링 시퀀스 생성기는 (예컨대, 오직 셀-ID 대신에) WTRU-ID로 초기화될 수 있다. 예들에서, WTRU-ID 시퀀스는 WTRU-ID에 대응하는 상이한 사이클 시프트(cycle shift)들을 갖는 하나 이상의 자도프-추(Zadoff-Chu) 시퀀스들일 수 있다. 예들에서, WTRU-ID 시퀀스는 임의의 시퀀스들(예컨대, 양호한 자동 및 교차 상관 함수를 갖는 임의의 시퀀스)일 수 있다.
예들에서, WTRU-ID 시퀀스들은, 직교 서명(orthogonal signature)들의 하나 이상의 세트들에 의해 맵핑될 수 있고 표시될 수 있는 WTRU-ID 서명들로서 정의될 수 있다.
예들에서, WTRU-ID는 마더 코드 길이(예컨대, DCI를 위한 ABA 폴라 코드와 동일한 마더 코드 길이)로 폴라 인코딩될 수 있고, 및/또는 (예컨대, XOR 동작에 의해) 스크램블링될 수 있다(예컨대, 그 다음으로 스크램블링될 수 있음). 이 절차는 예를 들어, PC 폴라 코드가 단계 1 ABA 폴라 코딩(예컨대, PC-CA 폴라 코드)에서 이용될 수 있을 때에 이용될 수 있다. WTRU-ID는 동결된 비트들로 (예컨대, 대안적으로) 배치될 수 있고, ABA 폴라 인코더(예컨대, PC 비트들과 같은 보조 비트들이 WTRU-ID와 동일한 비트 채널 내로 놓여지지 않을 수 있다는 한정을 갖는 PC-CA 폴라 인코더)를 통해 DCI로 공동 코딩될 수 있다.
도 7은 CRC를 갖는 DCI를 위한 ABA 폴라 인코딩 및 UE-ID(예컨대, WTRU-ID)를 위한 폴라 인코딩과의 그 조합의 예이다. 폴라 코드의 마더 코드 길이(mother code length)는 예를 들어, N = 2n 비트들일 수 있다. CRC를 갖는 DCI의 폴라 인코딩은 예를 들어, 인코더의 하단에서의 최후 2D 비트 채널들을 제로로서 수동적으로 설정할 수 있다. 실제적인 정보는 비트 채널들의 상단 파트(top part)로 격리될 수 있다. 이것은 UE-ID 코드워드 또는 UE-ID 시퀀스와의 (예컨대, 더 이후의) 조합을 위하여 비트 채널들의 하단 파트(bottom part)를 예약할 수 있다. WTRU-ID의 폴라 인코딩은 마더 코드 길이 2D 비트들을 갖는 폴라 코드를 이용할 수 있다. CRC를 갖는 DCI의 인코딩된 비트들은 UE-ID의 인코딩된 비트들과 조합될 수 있다. 전자의 파트를 위한 인코딩된 비트들은 2n 비트들일 수 있는 반면, 후자의 파트를 위한 인코딩된 비트들은 2D 비트들일 수 있다. 조합은 후자의 파트를 위한 인코딩된 비트들과의 전자의 파트의 최후의 2D 비트들의 XOR을 포함할 수 있다.
도 8은 NR-PDCCH를 위한 2-단계 맵핑 및 폴라 인코딩의 예이다. 예들에서, WTRU-ID는 하단 2D 서브-인코더로 맵핑될 수 있는 반면, CRC를 갖는 DCI는 상단 2n-2D 서브-인코더로 맵핑될 수 있다. 2 개의 서브-인코더들은 예를 들어, 인코딩 프로세스의 최후 단계에서 접속될 수 있다. 서브-인코더들은 NR-PDCCH 폴라 인코딩을 위한 2-단계 맵핑을 예시할 수 있다.
수신기 측에서, WTRU는 (예컨대, 도 9에서의 예에 의해 도시된 바와 같은) NR-PDCCH를 위한 멀티-단계(예컨대, 2-단계) 조기 종결 디코딩을 실행할 수 있다.
도 9는 NR-PDCCH를 위한 2-단계 조기 종결(ET) 디코딩의 예이다. 예들에서는, 예를 들어, (예컨대, WTRU에서 레이턴시, 전력, 및/또는 복잡도를 감소시키기 위하여) 조기 종결을 용이하게 하기 위하여, NR-PDCCH를 위한 디코딩의 2 개의 단계들이 있을 수 있다.
WTRU는 (예컨대, NR-PDCCH를 수신하는 조건에서) 블라인드 디코딩을 수행하는 것을 시작할 수 있다. WTRU는 (예컨대, 모든 정보 비트들을 디코딩하기 전에 조기 종결을 용이하게 하기 위하여) NR-PDCCH 송신이 WTRU를 위하여 의도되는지 여부를 결정하기 위하여 ET 단계 1 WTRU-ID 기반 검출 또는 디스크램블링(descrambling)을 이용할 수 있다. WTRU는 예를 들어, 수신된 NR-PDCCH가 WTRU를 위하여 의도되지 않을 때(예컨대, WTRU가 NR-PDCCH가 WTRU를 위하여 의도되지 않는 것으로 결정함), NR-PDCCH를 디코딩하는 것을 정지시킬 수 있고 단계 2에서 ET를 트리거링할 수 있다. 도 9에서 예시된 바와 같이, ET 단계-1 WTRU-ID 기반 디스크램블링은 (예컨대, 비의도된 또는 비희망된 WTRU들의 PDCCH 폴라 디코딩을 훨씬 더 조기에 종결하기 위하여) ET 단계-2의 ET 특징을 보조할 수 있다. WTRU는 본원에서 설명된 기법들을 이용하여 (디)스크램블링 시퀀스를 생성할 수 있다. 예들에서, 폴라 디코딩에서의 조기 종결은 PDCCH 송신 및 보조 비트들(예컨대, CRC 비트들)의 최초 디스크램블링의 공동 동작으로 달성될 수 있다. WTRU는 예를 들어, 수신된 NR-PDCCH가 WTRU를 위하여 의도될 때, (예컨대, ABA 폴라 디코딩에 의해) NR-PDCCH를 디코딩하는 것을 시작할 수 있다. WTRU는 예를 들어, 제어 채널을 디코딩하면서 (예컨대, ET를 위한 분산된 CRC를 포함할 수 있는 보조 비트들에 기초하여) (예컨대, 모든) ABA 폴라 디코딩이 통과하였는지 여부를 결정하기 위하여 ET 단계 2를 실행할 수 있다. WTRU는 예를 들어, ABA 디코딩이 통과하지 않을 때, NR-PDCCH 디코딩을 정지시킬 수 있고 ET를 트리거링할 수 있다. WTRU는 예를 들어, ABA 폴라 디코딩이 통과할 때, CRC 체크를 실행할 수 있고 성공적으로 디코딩된 NR-PDCCH로부터 DCI를 획득할 수 있다.
폴라 코딩은 NR-PBCH를 위하여 제공될 수 있다. 예를 들어, NR-PBCH를 위한 폴라 코딩은 (예컨대, CRC 연결 후에) SS 블록들을 조합할 수 있다.
SS-블록 인덱스(예컨대, 시간 인덱스)는 NR-PBCH의 컨텐츠들에서 송신(예컨대, 명시적으로 송신)될 수 있다.
다수의 SS 블록들로부터의 NR-PBCH 신호들을 소프트 조합하는 것은 디코딩 성능을 개선시킬 수 있다. MIB의 페이로드에서의 명시적 SS-블록 인덱스는 상이한 SS 블록들을 위한 상이한 NR-PBCH 코딩된 비트들로 귀착될 수 있다. 따라서, 다수의 SS 블록들로부터의 NR-PBCH 신호들을 소프트 조합하는 것은 간단하지 않을 수 있다.
다수의 SS 블록들로부터의 NR-PBCH 신호들을 소프트 조합하는 것은 예를 들어, 폴라 코드 구성을 주의 깊게 설계함으로써 용이하게 될 수 있다. 예들에서, SS 블록 시간 인덱스는 그것이 비-시간 인덱스 페이로드로부터 격리될 수 있도록 인코딩될 수 있다. 상이한 SS 블록들로부터의 다수의 NR-PBCH 신호들을 갖는 수신기는 예를 들어, SS 블록들에 대응하는 코딩된 비트들의 섹션(section)을 펑처링한 후에 NR-PBCH 신호들을 조합할 수 있다.
도 12는 공동 인코딩을 갖는 NR-PBCH 코딩 절차의 예이다. 예들에서, MIB의 페이로드는 예를 들어, 파트(part)들로 분리될 수 있다: (1) 시간 인덱스 페이로드(예컨대, SS 블록 인덱스 및/또는 절반 라디오 프레임 타이밍) 및 (2) 비-시간 인덱스 페이로드(예컨대, SFN, 대역폭 등).
MIB 페이로드들의 파트(예컨대, 각각의 파트)는 별도의 CRC들과 연결될 수 있다. 비-시간 인덱스 MIB를 위한 CRC 길이는 시간-인덱스 MIB를 위한 CRC 길이와 상이할 수 있다. 시간-인덱스 MIB를 위한 CRC 길이보다 더 큰 CRC 길이는 비-시간 인덱스 MIB를 위하여 이용될 수 있다. 다수의(예컨대, 2 개의) CRC 길이들의 합산이 주어진다는 것이 가정될 수 있다. 예를 들어, 총 24 CRC 비트들이 배정될 경우에, 비-시간 인덱스 MIB를 위한 CRC는 19 비트들일 수 있고, 시간-인덱스 MIB를 위한 CRC는 5 비트들일 수 있다.
예들에서, 폴라 코드의 마더 코드 길이는 N = 2n 비트들일 수 있다. CRC를 갖는 시간 인덱스 MIB는 (예컨대, 일부 정수 t에 대하여) 인코더의 상단에서의 제 1 2t 비트 채널들로 맵핑될 수 있다. CRC를 갖는 비-시간 인덱스 MIB는 (예컨대, 도 13에서 보여진 바와 같이) 인코더의 하단에서의 나머지 비트 채널들로 맵핑될 수 있다.
비-시간 인덱스 MIB 파트는 예를 들어, 페이로드 컨텐츠들 및 그 중요도 레벨에 따라, 인코더의 하단 상의 비트 채널들로의 우선순위화된 맵핑(예컨대, 추가로 우선순위화된 맵핑)을 수신할 수 있다.
비-시간 인덱스 MIB 파트의 맵핑 및 시간 인덱스 MIB 파트의 맵핑은 이용되어야 할 레이트 정합 또는 펑처링 방식에 종속될 수 있다. (예컨대, 자연적 펑처링 방식을 갖는) 예들에서, 비트들의 어떤 양은 상단으로부터 펑처링될 수 있다. 대응하는 입력 비트 채널들은 제로로 설정될 수 있다(예컨대, 또한 설정될 수 있음). 이 비트들은 예컨대, 시간 인덱스 MIB 파트와 함께 비트 채널들의 상단에 있을 수 있다.
소스 비트들은 생성기 행렬 을 갖는 폴라 인코더로 전달될 수 있고, 여기서, 은 n-번째 크로네커 거듭제곱을 나타낼 수 있고, F2 = 이다.
레이트 정합 동작의 펑처링 타입은 예를 들어, NR-PBCH를 위한 주어진 자원 블록들에 맞추기 위하여, 폴라 코드워드를 위해 이용될 수 있다.
예들에서, CRC를 갖는 시간 인덱스 MIB는 (예컨대, 일부 정수 t에 대하여) 인코더의 하단에서의 최후 2t 비트 채널들로 맵핑될 수 있다. CRC를 갖는 비-시간 인덱스 MIB는 (예컨대, 도 14에서 보여진 바와 같이) 인코더의 상단에서의 나머지 비트 채널들로 맵핑될 수 있다.
비-시간 인덱스 MIB들 파트를 위하여, 방식은 (예컨대, 정보의 피스(piece)의 중요도 레벨에 따라) 정보의 피스들을 비트 채널들로 맵핑할 수 있다.
더 중요한 정보가 더 신뢰가능한 비트 채널들에 배정될 수 있다. 도 10은 비-시간 인덱스 MIB들 파트를 위한 비트 채널 맵핑의 예를 도시한다. 예들에서, CRC 비트들은 더 신뢰가능한 비트 채널(들)(예컨대, 가장 신뢰가능한 비트 채널들)에 배정될 수 있다. 덜 중요한 정보는 덜 신뢰가능한 비트 채널들에 배정될 수 있다. 정보의 중요도는 비트 채널들의 신뢰성의 레벨과 긍정적으로 상관될 수 있다. 예를 들어, 셀 금지된 플래그(cell barred flag) 및/또는 시스템 대역폭 정보는 CRC 비트들보다 덜 중요할 수 있고, CRC 비트들과 연관된 신뢰성의 레벨 다음인 신뢰성의 레벨(들)의 비트 채널(들)에 배정될 수 있다.
시스템 프레임 번호(system frame number; SFN) 및/또는 절반 프레임 표시(half frame indication; HFI)는 CRC 비트들, 셀 금지된 플래그, 및 시스템 대역폭 정보보다 덜 중요할 수 있고, 신뢰성의 레벨보다 더 낮은 신뢰성의 레벨의 비트 채널(들)에 배정될 수 있다. 예약된 필드는 덜 신뢰가능한(예컨대, 가장 덜 신뢰가능한) 비트 채널(들)에 배정될 수 있다.
예들에서, 정보의 피스들은 (예컨대, 정보 안정성 레벨에 따라) 비트 채널(들)로 맵핑될 수 있다.
더 정적인 시스템 정보는 전방 비트 채널(들)에 배정될 수 있다. 덜 정적인 시스템 정보는 종료 비트 채널(들)에 배정될 수 있다. 도 11은 MIB들의 비-시간 인덱스 파트를 위한 비트 채널 맵핑의 예를 도시한다. 정보 비트 세트 내에서, CRC 비트들은 예를 들어, 자연적 순서에서 종료 비트 채널(들)에 놓여질 수 있다(예컨대, 항상 놓여질 수 있음). 반-정적 정보(예컨대, 시스템 프레임 번호 및/또는 절반 프레임 표시)는 CRC 비트들 다음에 놓여질 수 있다. 다른 시스템 정보는 전방 비트 채널(들)에 놓여질 수 있다. 본원에서 설명된 특징들은 WTRU 측에서의 디코딩을 용이하게 할 수 있다. WTRU는 예를 들어, 일부 이전의 MIB 디코딩으로부터의 정적 시스템 정보를 알 수 있거나 이미 알았다. WTRU는 예를 들어, WTRU의 현재의 PBCH 디코딩을 위한 상이한(예컨대, 새로운) 시스템 프레임 번호 및/또는 절반 프레임 표시를 획득할 수 있다(예컨대, 획득할 필요가 있을 수 있음). WTRU는 다른 정적 시스템 정보를 이전에 획득된 비트들로서 고려할 수 있고, 및/또는 반-정적 시스템 정보를 직접적으로 디코딩할 수 있다.
예들에서, 더 정적 시스템 정보는 종료 비트 채널(들)에 배정될 수 있고, 및/또는 덜 정적 시스템 정보는 전방 비트 채널(들)에 배정될 수 있다. 덜 정적 시스템 정보의 디코딩이 용이하게 될 수 있다. 덜 정적 시스템 정보가 먼저 디코딩될 수 있다.
비-시간 인덱스 MIB 파트의 맵핑 및/또는 시간 인덱스 MIB 파트의 맵핑은 이용되어야 할 레이트 정합 또는 펑처링 방식에 종속될 수 있다. 자연적 펑처링 방식을 갖는 예들에서, 비트들의 양(예컨대, 어떤 양들)은 상단으로부터 펑처링될 수 있다. 대응하는 입력 비트 채널들은 제로로 설정될 수 있다. 대응하는 입력 비트 채널들은 예를 들어, 시간 인덱스 MIB 파트와 함께, 비트 채널들의 상단에 있을 수 있다.
도 13은 NR-PBCH을 위한 격리된 맵핑 및 폴라 인코딩 동작들의 예이다. 예들에서, CRC를 갖는 SS 블록 시간 인덱스는 시간 인덱스 서브-인코더의 상단 2t 입력들로 맵핑될 수 있다. CRC를 갖는 비-시간 인덱스 페이로드는 하단 2n-2t 서브-인코더로 맵핑될 수 있다. 다수의(예컨대, 2 개의) 서브-인코더들은 인코딩 프로세스의 최후 단계에서 접속될 수 있다. 서브-인코더들은 NR-PBCH 폴라 인코딩을 위한 격리된 맵핑을 예시하기 위하여 이용될 수 있다.
레이트 정합이 고려될 수 있다. 펑처링 방식은 예를 들어, NR-PBCH를 위한 낮은 코딩 레이트로 인해, 레이트 정합 방식으로서 선택될 수 있다. 예들에서, 펑처링은 출력 비트들의 상단으로부터 적용될 수 있다. 대응하는 입력 채널들은 0으로 설정될 수 있다. SS 블록 시간 인덱스는 (예컨대, 그 다음으로) 서브-인코더의 나머지 비트 채널들에 놓여질 수 있다.
도 14는 SS 블록 시간 인덱스가 인코더의 종료부에 놓여지는 격리된 맵핑 및/또는 폴라 인코딩 동작들의 예를 도시한다. CRC를 갖는 SS 블록 시간 인덱스는 하단 2t 서브-인코더로 맵핑될 수 있다. CRC를 갖는 비-시간 인덱스 페이로드는 상단 2n-2t 서브-인코더로 맵핑될 수 있다. 2 개의 서브-인코더들은 인코딩 프로세스의 일부(예컨대, 최후) 단계들에서 접속될 수 있다. 서브-인코더들은 예를 들어, NR-PBCH 폴라 인코딩을 위한 격리된 맵핑을 예시하기 위하여 이용될 수 있다. 예들에서, 격리된 맵핑은 CRC를 갖는 SS 블록 시간 인덱스가 n/t 비트 채널들(예컨대, 매 n/t 비트 채널들)에 놓여진다는 것일 수 있다.
도 15는 별도 인코딩을 갖는 NR-PBCH 코딩 절차의 예이다. SS 블록 인덱스 및 다른 비-시간 인덱스 MIB 정보는 (예컨대, 도 12에서의 예에 의해 도시된 바와 같이) 공동으로 인코딩될 수 있다. 이 인코딩 프로세스는 각각의 SS 블록 인덱스 값을 위하여 이용될 수 있고, 이것은 비효율적일 수 있다. (예컨대, 대안적인) 예에서, SS 블록 인덱스는 비-시간 인덱스 MIB들로부터 별도로 인코딩될 수 있다.
예들에서, MIB의 페이로드들은 2 개의 파트들로 분리될 수 있다: (1) 시간 인덱스 페이로드(예컨대, SS 블록 인덱스 및 절반 라디오 프레임 타이밍) 및 (2) 비-시간 인덱스 페이로드(예컨대, SFN, 대역폭 등).
MIB 페이로드들의 (예컨대, 각각의) 파트는 별도의 CRC들과 연결될 수 있다. 비-시간 인덱스 MIB를 위한 CRC 길이는 시간-인덱스 MIB를 위한 CRC 길이와 상이할 수 있다. 시간-인덱스 MIB를 위한 CRC 길이보다 더 큰 CRC 길이는 비-시간 인덱스 MIB를 위하여 이용될 수 있다.
예들에서, 폴라 코드의 마더 코드 길이는 N = 2n 비트들일 수 있다. 비-시간 인덱스 MIB는 (예컨대, 일부 정수 t에 대하여) 인코더의 상단에서의 제 1 2t 비트 채널들을 제로로 (예컨대, 수동적으로) 설정함으로써 폴라 인코딩될 수 있다. 실제적인 정보는 비트 채널들의 하단 파트(bottom part)로 격리될 수 있다. 이것은 시간 인덱스 MIB와의 더 이후의 조합을 위하여 비트 채널들의 상단 파트를 예약할 수 있다. 이 동작은 SFN의 어떤 값에 대한 하나 이상의(예컨대, 모든) 가능한 SS 블록들을 위하여 한 번 수행될 수 있다(예컨대, 오직 한 번 수행될 수 있음).
SS 블록 인덱스 MIB는 예를 들어, 2t 비트들의 마더 코드 길이를 갖는 폴라 코드를 이용함으로써 폴라 인코딩될 수 있다. 이 동작은 (예컨대, 각각의) 가능한 SS 블록을 위하여 (예컨대, 한 번) 수행될 수 있다.
비-시간 인덱스 MIB의 인코딩된 비트들은 SS 블록 인덱스 MIB의 인코딩된 비트들과 조합될 수 있다. 전자의 파트를 위한 인코딩된 비트들은 예를 들어, 2n 비트들일 수 있는 반면, 후자의 파트를 위한 인코딩된 비트들은 예를 들어, 2t 비트들일 수 있다. 조합은 후자의 파트의 인코딩된 비트들과의 전자의 파트의 제 1 2t 비트들의 XOR을 포함할 수 있다.
도 16은 비-시간 인덱스 MIB를 위한 격리된 맵핑 및 폴라 인코딩 및 SS 블록 인덱스 MIB를 위한 폴라 인코딩과의 그 조합의 예이다. 도 16은 다음의 상세한 동작들의 예를 도시한다: (i) 비-시간 인덱스 MIB를 위한 격립된 맵핑 및 폴라 인코딩; (ii) SS 블록 인덱스 MIB를 위한 폴라 인코딩; 및 (iii) SS 블록 인덱스 MIB 및 비-시간 인덱스 MIB로부터의 폴라 인코딩된 비트들의 조합하는 동작들.
SS 블록 인덱스 MIB는 사전-인코딩(pre-encode)될 수 있고, 코딩된 비트들은 (예컨대, 용이한 액세스를 위하여) 저장될 수 있다. 예들에서, 총 지원된 SS 블록들은 예를 들어, (예컨대, NR에서) 최대 64일 수 있다. 64 개의 폴라 코드워드들을 저장하는 것은 예를 들어, 코드워들의 길이가 2t 비트들로 제한될 수 있다는 것을 고려하면, 상당한 메모리를 이용하지 않을 수 있다. 저장된 코드워드들은 비-시간 인덱스 MIB들의 코딩된 비트들과 (예컨대, 직접적으로) 조합될 수 있다.
NR-PBCH 신호는 다양한 시나리오들 또는 경우들에는 WTRU 측에서 수신될 수 있다. WTRU에 의한 프로세싱은 다양한 경우들에 대하여 상이할 수 있다.
예들에서, WTRU는 다수의 SS 블록들로부터의 다수의 NR-PBCH 신호들을 수신할 수 있다. WTRU는 이들의 각각을 위한 SS 블록 인덱스를 알지 않을 수 있다. 다음 중의 하나 이상이 적용될 수 있다. WTRU는 수신된 NR-PBCH 신호들로부터의 제 1 2t 비트들을 (예컨대, 먼저) 펑처링할 수 있다. WTRU는 (예컨대, 그 다음으로) NR-PBCH 신호들을 소프트 조합할 수 있고, 비-시간 인덱스 MIB를 디코딩할 수 있다. 디코딩된 비-시간 인덱스 MIB는 재-인코딩(re-encode)될 수 있고, 제 1 2t 비트 채널들에 대한 그 영향은 수신된 NR-PBCH 신호들에서 상쇄될 수 있다. WTRU는 (예컨대, 그 다음으로) 각각의 수신된 NR-PBCH 신호를 위한 SS 블록 인덱스를 디코딩할 수 있다.
예들에서, WTRU는 이전에 획득된 SS 블록 인덱스를 갖는 단일 NR-PBCH 신호를 수신할 수 있다. 다음 중의 하나 이상이 적용될 수 있다. WTRU는 SS 블록 인덱스를 인코딩할 수 있고, NR-PBCH 신호에 대한 그 기여분을 상쇄시킬 수 있다. WTRU는 비-시간 인덱스 MIB를 디코딩할 수 있다.
예들에서, WTRU는 이전에 획득된 SS 블록 인덱스들을 갖는 다수의 NR-PBCH 신호들을 수신할 수 있다. 다음 중의 하나 이상이 적용될 수 있다. WTRU는 SS 블록 인덱스를 인코딩할 수 있고, 대응하는 NR-PBCH 신호들에 대한 그 기여분을 상쇄시킬 수 있다. WTRU는 NR-PBCH 신호들을 조합할 수 있고, 조합된 NR-PBCH 신호들로부터의 비-시간 인덱스 MIB를 디코딩할 수 있다.
본원에서 설명된 다양한 경우들에는, 가정들이 SS 블록 시간 인덱스가 격리적으로 인코딩된다는 것을 포함할 수 있다. 일부 신뢰가능한 비트 채널들은 사용되지 않을 수 있다. 일부 BLER 성능 손실이 귀결될 수 있다. SS 블록 시간 인덱스 및/또는 다른 비-시간 인덱스 MIB들은 공동으로 인코딩될 수 있다. 우선순위 맵핑이 적용될 수 있다. SS 블록 시간 인덱스는 후자의 비트 채널들(예컨대, 도 17) 또는 더 신뢰가능한 비트 채널들(예컨대, 도 18)에 배정될 수 있다. SS 블록 시간 인덱스는 빈번하게 디코딩될 수 있는 반면, 다른 비-시간 인덱스 MIB들은 덜 빈번하게 또는 드물게 디코딩될 수 있다. SS 블록 시간 인덱스를 종료 비트 채널들에 배정함으로써, 더 빈번한 시스템 정보의 신뢰가능한 디코딩은 예를 들어, 일부 정보 디코딩(예컨대, 이전에 획득된 정보 디코딩)을 통해 증대될 수 있다.
NR PBCH 채널 코딩 설계는 예를 들어, 본원에서 설명된 접근법들, 기법들, 또는 기준들을 이용하여 제공될 수 있다.
도 19는 10 개의 시스템 프레임 번호(SFN) 비트들, 하나의 절반 프레임 표시 비트, 및 6 개의 SS 블록 인덱스(SS Block Index; SSBI) 비트들을 포함하는 NR 시간 관련된 정보의 예를 도시한다. SFN의 7 MSB는 BCH TTI 해상도를 제공할 수 있다. SFN의 3 LSB 및 절반 프레임 표시 비트는 BCH TTI 내에서의 버스트 세트 인덱스(burst set index)일 수 있다. SSBI의 6 비트들은 버스트 세트 내에 있을 수 있다. 6 GHz 초과 대역을 위하여, 절반 프레임 표시 비트 및 SSBI의 3 MSB는 NR-PBCH 페이로드에 있을 수 있고, 및/또는 SSBI의 3 LSB는 8 개의 상이한 PBCH-DMRS 시퀀스들에 의해 표시될 수 있다. 6 GHz 미만 대역을 위하여, SSBI의 3 MSB는 NR-PBCH 페이로드에 있지 않을 수 있다. 추후에, 6 GHz 미만 대역을 위한 예약된 비트들은 6 GHz 초과 대역을 위한 것들보다 3 비트들 더 길 수 있다.
예들에서, 셀 ID 및 SFN의 일부에 기초할 수 있는 제 1 스크램블링 초기화는 CRC 연결 및 인코딩 프로세스 이전에, SS 블록 인덱스를 제외하는 PBCH 페이로드, (예컨대, 존재할 경우에) 절반 라디오 프레임, 및 SFN의 일부에 적용될 수 있다. SFN의 일부는 (예컨대, NR AH3에 의해 선택되어야 할) 다음 중의 하나 이상일 수 있다: SFN의 3 LSB 비트들, 및 SFN의 제 2 및 제 3 LSB 비트들.
예들에서, 제 1 PBCH 스크램블링은 셀 ID에 의해 초기화된 골드 시퀀스를 포함할 수 있다. SFN의 제 2 및 제 3 LSB들은 시퀀스의 순차적인 비-중첩하는 부분을 결정하기 위하여 이용될 수 있다. 길이 4M의 골드 시퀀스가 생성될 수 있고, 여기서, M은 스크램블링되어야 할 비트들의 수이다. 생성된 시퀀스는 4 개의 비-중첩하는 부분들로 파티셔닝(partition)될 수 있다. 제 2 및 제 3 LSB들은 시퀀스의 비-중첩하는 부분 중의 하나 이상(예컨대, 각각)의 인덱스들을 (예컨대, 고유하게) 식별할 수 있다. 이것은 도 20에서 도시된다.
작동하는 가정은 NR-PBCH가 (예컨대, CRC를 포함하는) 56 비트들의 페이로드 크기를 가진다는 것을 포함할 수 있다. 10-비트 SFN은 NR-PBCH에 의해 반송될 수 있다. 작동하는 가정은 4-비트 PRB 그리드 오프셋(grid offset)이 NR-PBCH에 의해 반송된다는 것을 포함할 수 있다. 단일 비트는 나머지 시스템 정보(remaining system information; RMSI), 초기 액세스를 위한 Msg. 2/4, 및 브로드캐스팅된 다른 시스템 정보(other system information; OSI)를 위한 뉴머롤로지를 표시하기 위하여 NR-PBCH에서 이용될 수 있다. 다음의 예들 중의 하나 이상은 (예컨대, RMSI를 위한 뉴머롤로지로서) gNB에 의해 이용될 수 있다. 6 GHz-미만을 위하여, 0: 15 kHz 및 1: 30 kHz가 이용될 수 있다. >6 GHz를 위하여, 0: 60 kHz 및 1: 120 kHz가 이용될 수 있다.
1-비트 절반 프레임 표시는 PBCH 페이로드의 파트일 수 있고, 측정을 위한 CSI-RS가 20 ms 또는 더 큰 주기성(periodicity)을 가질 때, WTRU는 네트워크가 측정의 목적을 위하여 "동기적(synchronous)"이라는 것을 가정할 수 있다. 예를 들어, 3 GHz 및 그 미만을 위하여, 절반 프레임 표시는 추가로(예컨대, 묵시적으로) 시그널링될 수 있다(예컨대, 최대 L = 4에 대하여 PBCH DMRS의 파트로서 시그널링됨).
PDCCH의 폴라 코드 설계(예컨대, 연관된 인터리버(interleaver)를 갖는 24-비트 D-CRC)가 재이용될 수 있다. (예컨대, RAN1#89로부터 그리고 확인된 것으로서의) 작동하는 가정은 NR-PBCH에 의해 반송될 경우에 시간 인덱스를 포함하는 데이터가 명시적으로 송신될 수 있다는 것을 포함할 수 있다.
도 21은 예를 들어, 본원에서의 접근법들 및 기법들에 기초한 채널(예컨대, PBCH) 인코딩 프로세스의 예를 예시한다. PBCH 필드들의 순서가 본원에서 제안될 수 있고, 예를 들어, 이전에 획득되지 않은 비트들 전에 및/또는 폴라 인코딩 이전에, 이전에 획득된(예컨대, 이전에 유도되거나 디코딩된) 비트들을 놓음으로써 이용될 수 있다. 순서는 PBCH 디코더 성능 및/또는 레이턴시를 개선시키기 위하여 이용될 수 있다. 일부 이전에 획득된 정보 비트들은 다음 중의 하나 이상일 수 있다: SSBI, 예약된 비트들, SFN(의 일부 또는 전부), 또는 절반 라디오 프레임 표시.
정보 비트들은 시간 인덱스 필드에 놓여질 수 있다. 정보 비트들의 일부 또는 전부는 시간 인덱스 필드에 놓여질 수 있다. 예를 들어, 정보(예컨대, 이전에 획득된 정보)는 일부 시스템 정보를 포함할 수 있다. 시스템 정보는 SSBI, SFN(의 일부 또는 전부), 및/또는 등을 포함할 수 있다. 예들에서, 정보는 일부 시스템 정보 및/또는 예약된 비트들을 포함할 수 있다. 일부 정보(예컨대, 이전에 획득된 정보)는 일부 시스템 정보 및/또는 예약된 비트들의 파트를 포함할 수 있다.
MIB 페이로드(예컨대, 32 비트들)는 예를 들어, (예컨대, 비스트램블링된(unscrambled)) 시간 인덱스 및 다른 MIB 페이로드를 포함하는 다수의(예컨대, 2 개의) 파트들로 분할될 수 있다. (예컨대, 비스크램블링된) 시간 인덱스는 다음 중의 하나 이상을 포함할 수 있다: SFN의 제 2 및 제 3 LSB; SS 블록 인덱스의 3 MSB; 또는 절반 라디오 프레임. 일부(예컨대, 다른) MIB 페이로드는 SFN의 1 LSB 및 7 MSB, 4-비트 PRB 그리드 오프셋, RMSI를 위한 1-비트 뉴머롤로지, 예약된 비트들, 또는 다른 비트들 중의 하나 이상을 포함할 수 있다.
스크램블링 시퀀스는 예를 들어, 시간 인덱스 정보 및/또는 셀 ID에 기초하여, 생성될 수 있고 및/또는 MIB 페이로드(예컨대, 다른 MIB 페이로드)로 스크램블링하기 위하여 이용될 수 있다. 비스크램블링된 시간 인덱스 및 스크램블링된 다른 MIB 페이로드들은 일부 패턴(들)으로 재순서화(re-order)될 수 있다. MIB 페이로드들의 재순서화 패턴은 예를 들어, PBCH 디코딩 복잡도를 감소시키고 및/또는 PBCH 디코딩 성능을 개선시키기 위하여 이용될 수 있다. 예를 들어, 어떤 MIB 컨텐츠들은 폴라 인코더의 하나 이상의 비트 채널들의 어떤 에어리어에서 배치될 수 있다. NR-PBCH 필드들 순서화(ordering)는 예를 들어, 폴라 인코딩 전에, 분산된 CRC를 위한 인터리버의 효과(예컨대, *)를 보상할 수 있다.
재순서화된 MIB 페이로드는 예를 들어, 고정된 CRC 다항식에 기초하여, CRC 비트들(예컨대, 24 비트들)을 생성하기 위하여 이용될 수 있다. CRC 비트들은 셀 ID로부터 생성된 일부 비트들로 마스킹될 수 있다.
MIB 페이로드 및 마스킹된 CRC 비트들은 예를 들어, 주어진 인터리버 패턴에 기초하여 분산될 수 있다. 다음의 인터리버 패턴은 일부(예컨대, 합의된) 인터리버 패턴(들)으로부터 유도될 수 있다.
예를 들어, 본원에서 설명된 바와 같이, 제 1 인터리빙 출력 비트는 제 1 인터리빙 입력 비트일 수 있고, 제 2 인터리빙 출력 비트는 제 3 인터리빙 입력 비트일 수 있고, 제 3 인터리빙 출력 비트는 제 4 인터리빙 입력 비트일 수 있고, 및/또는 제 4 인터리빙 출력 비트는 제 6 인터리빙 입력 비트일 수 있는 등과 같다.
인터리빙된 MIB 및 CRC 비트들은 예를 들어, 주어진 폴라 코드 시퀀스를 갖는 폴라 코드의 정보 비트 세트(들)로 맵핑될 수 있다. 예를 들어, 512-비트 마더 코드 길이가 이용될 수 있다. 폴라 인코딩이 적용될 수 있다.
CRC 마스크 동작(들)이 제공될 수 있다. CRC 비트들의 일부 또는 전부는 예를 들어, (예컨대, 셀 ID로부터 생성된) 하나 이상의 비트들로 마스킹될 수 있다.
예들에서, 셀 ID는 16 비트들일 수 있고, CRC 길이는 24 비트들일 수 있다. CRC 비트들을 마스킹하는 상이한 방법들이 이용될 수 있고, 예를 들어, 다음 중의 하나 이상이 이용될 수 있다. 셀 ID는 의사-랜덤 시퀀스 생성을 (예컨대, 먼저) 통과할 수 있거나, 셀 ID는 CRC 비트들의 일부 또는 전부와 XOR될 수 있다(예컨대, 직접적으로 XOR될 수 있음).
셀 ID는 예를 들어, 골드 시퀀스 또는 다른 시퀀스들에 기초할 수 있는 초기 시퀀스로서, 의사-랜덤 시퀀스 생성을 통과할 수 있다(예컨대, 먼저 통과할 수 있음). 24 개의 생성된 의사-랜덤 시퀀스 비트들(예컨대, 최초의 24, 또는 특정 오프셋 후의 24)은 24 개의 CRC 비트들과의 XOR 동작들을 가지기 위하여 이용될 수 있다. 일부 예들에서, 최초 A(예컨대, A<24) 개의 생성된 시퀀스 비트들은 24 개의 CRC 비트들의 일부와의 XOR 동작들을 가지기 위하여 이용될 수 있다. 예를 들어, A = 21 및 오직 최후(또는 최초) 21 개의 CRC 비트들은 생성된 시퀀스와 XOR될 수 있다. 최후 21 개의 CRC 비트들은 분산되지 않을 수 있고, 및/또는 최후 21 개의 CRC 비트들은 CRC 분산 후에 첨부될 수 있다.
셀 ID는 CRC 비트들의 일부 또는 전부와 XOR될 수 있다(예컨대, 직접적으로 XOR될 수 있음). 예를 들어, 셀 ID가 16 비트들일 경우에, XOR 동작은 최초 또는 최후 16 개의 CRC 비트들을 향한 것일 수 있다. 예에서, (예컨대, 최후 16 개의 CRC 비트들이 분산되지 않을 수 있으므로) XOR 동작은 셀 ID를 갖는 최후 16 개의 CRC 비트들에 적용될 수 있다.
셀 ID는 16 비트들로부터 24 비트들로 사이클링될 수 있고, 그 다음으로, 24 개의 CRC 비트들(예컨대, 24 개의 CRC 비트들의 전부)과 XOR될 수 있다.
셀 ID는 16 비트들로부터 A(16 < A < 24) 비트들로 사이클링될 수 있고, 그 다음으로, 최후 A 개의 CRC 비트들과 XOR될 수 있다. 16-비트 셀 ID가 CRC 비트들의 일부와 XOR될 경우에, 셀 ID로부터 생성된 비트들과 XOR된 CRC 비트들의 일부는 분산된 CRC 비트들을 포함하지 않을 수 있다. 예를 들어, 본원에서 설명된 인터리버 패턴, (*)에서, 최후 21 비트들은 분산되지 않을 수 있다. 셀 ID는 (예컨대, 사이클릭 확대(cyclic expansion)에 의해) 16 비트들로부터 21 비트들로 확대될 수 있다(예컨대, 먼저 확대될 수 있음). 21 개의 확대된 비트들은 분산되지 않을 수 있는 최후 21 개의 CRC 비트들을 XOR하기 위하여 이용될 수 있다.
MIB 페이로드를 위한 하나 이상의 재순서화 패턴들은 예를 들어, CRC 생성 전에 이용될 수 있다(예컨대, 도 21에서의 "페이로드 비트들 재순서화").
정보(예커대, 정보의 피스들)는 예를 들어, 본원에서 설명된 바와 같은 정보 안정성 레벨에 따라 비트 채널들로 맵핑될 수 있다.
설계 기준들은 시스템 정보(예컨대, 도 21에서의 다른 MIB 페이로드와 같은, 이전에 획득되지 않은 시스템 정보)를 종료 비트 채널들에 배정하는 것, 및/또는 시스템 정보(예컨대, 도 21에서의 시간 인덱스와 같은 이전에 획득된 시스템 정보)를 전방 비트 채널들에 배정하는 것을 포함할 수 있다. BLER 성능 이득은 예를 들어, 본원에서 설명된 디코딩에 기초한 정보로 달성될 수 있다.
예를 들어, 6-비트 블록 인덱스들(SSBI)은 b5, b4, b3, b2, b1, b0에 의해 나타내어질 수 있고, 여기서, b5는 최상위 비트(most significant bit; MSB)이고, b0은 최하위 비트(least significant bit; LSB)이다. 예들에서, b5, b4, 및 b3(예컨대, 오직 b5, b4, 및 b3)은 PBCH 페이로드 내에 포함될 수 있다. SSBI의 b3, b4, b5가 본원에서 설명될 수 있다. 절반 프레임 표시 비트는 c0에 의해 나타내어질 수 있다. 10-비트 SFN은 s9, ..., s0에 의해 나타내어질 수 있고, 여기서, s9는 MSB이고, s0은 LSB이다. s2 및 s1(예컨대, 오직 s2 및 s1)은 도 21에서의 시간 인덱스 컨텐츠들 내에 포함될 수 있다. 예약된 비트들은 r0, r1, ...에 의해 나타내어질 수 있다. 6 GHz-미만 채널들을 위한 예약된 비트들의 수는 6 GHz-초과 채널을 위한 예약된 비트들의 수보다 3 비트들 더 많을 수 있다.
MIB 페이로드 재순서화 패턴들에 대한 다음의 방식들 중의 하나 이상이 제공될 수 있고 및/또는 이용될 수 있다. MIB 페이로드는 SSBI가 예를 들어, 정보 비트들 세트에서의 자연적 순서에서 전방에 있을 수 있도록, 폴라 코드 비트 채널(들)에 배정될 수 있다. MIB 페이로드는 (s1, s2)가 정보 비트들 세트에서의 자연적 순서에서 전방에 있도록, 폴라 코드 비트 채널(들)에 배정될 수 있다. MIB 페이로드는 c0가 정보 비트들 세트에서의 자연적 순서에서 전방에 있도록, 폴라 코드 비트 채널에 배정될 수 있다. MIB 페이로드는 예약된 비트들(r0, r1, ...)이 정보 비트들 세트에서의 자연적 순서에서 전방에 있을 수 있도록, 폴라 코드 비트 채널에 배정될 수 있다.
MIB 페이로드는 폴라 코드 비트 채널(들)에 배정될 수 있다. SSBI는 예를 들어, 정보 비트들 세트에서의 자연적 순서에서 전방에 있을 수 있다.
(b3, b4, b5)는 정보 비트들 세트의 전방에 배정될 수 있다. 예를 들어, 인터리버 패턴 (*)에서, (b3, b4, b5) 또는 (b5, b4, b3)는 MIB 페이로드 재순서화 프로세스에서 (0, 2, 3)의 포지션들에 놓여질 수 있다. 다음의 특징들 중의 하나 이상이 이용될 수 있고, 예를 들어, c0은 자연적 순서에서 전방으로부터 두 번째에 배정될 수 있거나, (s1, s2)는 자연적 순서에서 전방으로부터 두 번째에 배정될 수 있거나, 예약된 비트들은 자연적 순서에서 전방으로부터 두 번째에 배정될 수 있다.
c0은 자연적 순서에서 전방으로부터 두 번째에 배정될 수 있다. 절반 프레임 표시는 폴라 인코더 전에 시퀀스에 의해 스크램블링되지 않을 수 있다. c0은 자연적 순서에서 두 번째 전방에 놓여질 수 있다. 이 비트의 디코딩은 SSBI 디코딩 후에(예컨대, SSBI 디코딩 바로 후에) 발생할 수 있다. 예를 들어, c0은 (예컨대, 인터리버 패턴 (*)을 이용하여) MIB 페이로드 재순서화 프로세스에서 제 5 포지션으로 재순서화될 수 있다.
SFN 비트들은 예를 들어, 전방으로부터 두 번째로의 c0의 배정 후에, 자연적 순서에서 전방으로부터 세 번째에 배정될 수 있다. 2 비트들(예컨대, (s1, s2))은 다른 SFN 비트들의 전방에 놓여질 수 있다. 2 비트들은 스크램블링 시퀀스를 생성하기 위하여 이용될 수 있다. 일부 비트들(예컨대, 다른 비트들)은 스크램블링 시퀀스에 의해 스크램블링될 수 있다. (s1, s2) 또는 (s2, s1)는 MIB 페이로드 재순서화 프로세스/방식에서 (7, 10)의 포지션들로 재순서화될 수 있다. (s0, s3, s4, ..., s9) 또는 (s9, s8, ..., s3, s0)은 (11, 12, 14, 15, 18, 19, 21, 24)의 포지션들에 (예컨대, 추후에) 배정될 수 있다. 도 22는 [SSBI, 절반 프레임 표시, SFN]의 자연적 순서에서의 페이로드 비트들 재순서화 패턴의 예를 도시한다.
10 SFN 비트들은 전체로서 배정될 수 있다. (s1, s2)는 상이하게 취급되지 않을 수 있다. 예를 들어, (s0, s1, ..., s9) 또는 (s9, s8, ..., s0)은 (7, 10, 11, 12, 14, 15, 18, 19, 21, 24)로 재순서화될 수 있다. 도 23은 [SSBI, 절반 프레임 표시, SFN]의 자연적 순서에서의 페이로드 비트들 재순서화 패턴의 예를 도시한다.
(s1, s2)는 자연적 순서에서 전방으로부터 두 번째에 배정될 수 있다. (s1, s2)는 스크램블링 시퀀스를 생성하기 위하여 이용될 수 있다. (s1, s2)는 자연적 순서에서 전방으로부터 두 번째에 놓여질 수 있다. (s1, s2)를 자연적 순서에서 두 번째 전방에 놓는 것은 WTRU 측에서 (s1, s2)의 조기 디코딩 및/또는 스크램블링 시퀀스의 즉각적 생성을 용이하게 할 수 있다. (s1, s2) 또는 (s2, s1)은 예를 들어, 인터리버 패턴 (*)을 이용하여, MIB 페이로드 재순서화 프로세스/방식에서 (5, 7)의 포지션들에 놓여질 수 있다.
나머지 SFN 비트들은 자연적 순서에서 두 번째 전방으로의 (s1, s2)의 배정 후에, 자연적 순서에서 세 번째 전방에 배정될 수 있다. 예를 들어, (s0, s3, s4, ..., s9) 또는 (s9, s8, ..., s3, s0)은 MIB 페이로드 재순서화 프로세스/방식에서 (10, 11, 12, 14, 15, 18, 19, 21)의 포지션들에 놓여질 수 있다. 절반 프레임 표시(예컨대, c0)는 24의 포지션에 놓여질 수 있다. 도 24는 [SSBI, SFN, 절반 프레임 표시]의 자연적 순서에서의 PBCH 페이로드 비트들 재순서화 패턴의 예를 도시할 수 있다.
c0은 자연적 순서에서 전방으로부터 세 번째에 배정될 수 있다. 나머지 SFN 비트들은 예를 들어, c0이 자연적 순서에서 세 번째 전방에 배정된 후에 배정될 수 있다. 예를 들어, 절반 프레임 표시(예컨대, c0)는 10의 포지션에 배정될 수 있다. (예컨대, (s1, s2)를 제외한) 다른 SFN 비트들은 포지션들 (11, 12, 14, 15, 18, 19, 21, 24)에 배정될 수 있다. 도 25는 [SSBI, (s1, s2), 절반 프레임 표시, 다른 SFN]의 자연적 순서에서의 PBCH 페이로드 비트들 재순서화 패턴의 예를 도시할 수 있다.
예약된 비트들은 자연적 순서에서 전방으로부터 두 번째에 배정될 수 있다. 예를 들어, 6 GHz-미만 채널들을 위하여, 3 비트들 SSBI의 일부(예컨대, 전부)는 제로일 수 있고, 및/또는 3 비트들 SSBI의 일부(예컨대, 전부)는 예약된 비트들의 일부로서 고려될 수 있다. 6 GHz-초과 채널들을 위하여, 3-비트 SSBI는 유효할 수 있고, 및/또는 예약된 비트들의 수는 6 GHz-미만 채널들에서의 예약된 비트들의 수보다 3 비트들 더 적을 수 있다. SSBI의 컨텐츠들은 예약된 비트들과 링크될 수 있다. SSBI 및/또는 예약된 비트들은 자연적 순서의 전방에 놓여질 수 있다. 자연적 순서의 전방에서의 예약된 비트들의 배정은 디코딩 성능 손실로 이어지지 않을 수 있다. 전방 채널들은 종료 채널들보다 (예컨대, 일반적으로) 덜 신뢰가능할 수 있다. 덜 중요한(예컨대, "돈 케어(don't care)" 또는 "이전에 획득된 비트들") 비트들을 덜 신뢰가능한 비트 채널들에 배정하는 것은 디코딩 성능 손실을 감소시킬 수 있다. 도 26은 [SSBI, 예약된 비트들]의 자연적 순서에서의 PBCH 페이로드 비트들 재순서화 패턴의 예를 도시할 수 있고, 여기서, 예약된 비트들의 수는 10인 것으로 가정된다.
나머지 배정들은 예를 들어, 자연적 순서에서 두 번째 전방으로의 예약된 비트들의 배정 후에, 본원에서의 예(들)에서 도시된 접근법들을 이용하여 적용될 수 있다. c0은 세 번째 전방에 배정될 수 있고, 및/또는 SFN은 네 번째 전방에 배정될 수 있다. SFN은 세 번째 전방에 배정될 수 있고, 및/또는 c0은 네 번째 전방에 배정될 수 있다. (s1, s2) 및 예약된 비트들의 포지션들은 교환될 수 있다.
MIB 페이로드는 (s1, s2)가 정보 비트들 세트에서의 자연적 순서에서 전방에 있도록, 폴라 코드 비트 채널(들)에 배정될 수 있다.
(s1, s2)는 정보 비트들 세트의 전방에 배정될 수 있다. (s1, s2) 또는 (s2, s1)은 예를 들어, 인터리버 패턴 (*)을 이용하여, MIB 페이로드 재순서화 프로세스/방식에서 (0, 2)의 포지션들에 놓여질 수 있다. 예를 들어, 다음 중의 하나 이상이 이용될 수 있다: (b3, b4, b5)는 자연적 순서에서 전방으로부터 두 번째에 배정될 수 있거나, c0은 자연적 순서에서 전방으로부터 두 번째에 배정될 수 있다.
(b3, b4, b5)는 자연적 순서에서 전방으로부터 두 번째에 배정될 수 있다.
이웃 셀 측정(neighbor cell measurement)의 경우들에는, 이웃 셀의 SSBI(예컨대, 오직 SSBI)가 PBCH 디코딩으로부터 이용될 수 있다(예컨대, 필요할 수 있음). SSBI는 자연적 순서에서 두 번째 전방에 놓여질 수 있다. 예를 들어, (b3, b4, b5) 또는 (b5, b4, b3)은 (예컨대, 인터리버 패턴 (*)을 이용하여) (3, 5, 7)의 포지션들에 배정될 수 있다.
예약된 비트들, 절반 프레임 표시, 또는 다른 SFN 비트들(예컨대, s0, s3, ..., s9) 중의 하나 이상은 예를 들어, 자연적 순서에서 두 번째 전방으로의 (b3, b4, b5)의 배정 후에, 자연적 순서에서 SSBI 후에 놓여질 수 있다. 예약된 비트들, 절반 프레임 표시, 및/또는 다른 SFN 비트들 사이의 상이한 순서들이 이용될 수 있다.
c0은 자연적 순서에서 전방으로부터 두 번째에 배정될 수 있다.
c0은 예를 들어, 인터리버 패턴 (*)을 이용하여 포지션 3에 배정될 수 있다.
SSBI, 나머지 SFN 비트들(즉, s0, s3, ..., s9), 또는 예약된 비트들 중의 하나 이상은 예를 들어, 포지션 3으로의 c0의 배정 후에, 자연적 순서에서 c0 후에 놓여질 수 있다. SSBI, 나머지 SFN 비트들, 및/또는 예약된 비트들 사이의 상이한 순서들이 이용될 수 있다.
MIB 페이로드는 c0가 정보 비트들 세트에서의 자연적 순서에서 전방에 있도록, 폴라 코드 비트 채널에 배정될 수 있다.
비트 배정의 나머지는 예를 들어, c0 없이, 본원에서 설명된 비트 필드 순서를 재이용할 수 있다. 예들에서, SSBI 및/또는 SFN은 자연적 순서에서 두 번째 및/또는 세 번째 전방에 배정될 수 있다. 예들에서, 예약된 비트들은 자연적 순서에서 두 번째 전방에 배정될 수 있고, 및/또는 SSBI 및 SFN은 자연적 순서에서 세 번째 및 네 번째 전방에 배정될 수 있다.
예들에서, c0이 정보 비트들 세트에서의 자연적 순서에서 전방에 있도록, MIB 페이로드가 폴라 코드 비트 채널에 배정될 때, 인터리버 패턴 (*)은 SSBI 및/또는 SFN을 자연적 순서에서 두 번째 및/또는 세 번째 전방에 배정할 수 있다. 다음 중의 하나 이상이 적용될 수 있다. 절반 프레임 표시 c0은 제 1 포지션에 배정될 수 있고, 3 개의 SSBI 비트들(b3, b4, b5)은 (2, 3, 5)의 포지션들에 배정될 수 있다. 도 27a는 예시적인 페이로드 비트 재순서화 패턴을 도시한다. 도 27a에서 보여진 바와 같이, PBCH 페이로드 비트들은 자연적 순서에서 재순서화될 수 있다(예컨대, 절반 프레임 표시는 SSBI 비트들 전에 배치될 수 있음).
MIB 페이로드는 예약된 비트들(r0, r1, ...)이 정보 비트들 세트에서의 자연적 순서에서 전방에 있을 수 있도록, 폴라 코드 비트 채널에 배정될 수 있다.
비트 배정의 나머지는 예를 들어, 예약된 비트들 없이, 본원에서 설명된 비트 필드 순서를 재이용할 수 있다. 다음 중의 하나 이상이 이용될 수 있고, 예를 들어, SSBI 비트들 (b3, b4, b5)는 자연적 순서에서 두 번째 전방에 배정될 수 있거나, 절반 라디오 프레임 표시 c0은 자연적 순서에서 두 번째 전방에 놓여질 수 있다.
SSBI 비트들 (b3, b4, b5)는 자연적 순서에서 전방으로부터 두 번째에 배정될 수 있다. SSBI 비트들 (b3, b4, b5)를 자연적 순서에서 두 번째 전방에 배정하기 위한 이유는 SSBI 비트들이 예약된 비트들에 관련될 수 있다는 것을 포함할 수 있다. 예를 들어, 6 GHz 대역을 위한 예약된 비트들의 수는 6 GHz 미만 대역을 위한 것보다 3 비트들 더 적을 수 있고, 및/또는 SSBI 비트들은 6 GHz 초과 대역을 위하여 (예컨대, 오직) 발생할 수 있다. SSBI 비트들 및 예약된 비트들의 합산 수는 6 GHz 초과 대역 및 6 GHz 미만 대역을 위하여 유사하거나 동일할 수 있다. 예를 들어, SSBI 및 예약된 비트들은 자연적 순서에서 이웃들로서 배정될 수 있다. SSBI 및 예약된 비트들을 자연적 순서에서 이웃들로서 배정하는 것은 6 GHz 초과 대역 및 6 GHz 미만 대역을 위한 PBCH의 통합된 설계를 허용할 수 있다. 절반 라디오 프레임 표시 및 SFN 비트들은 예를 들어, 자연적 순서에서 이웃들로서의 SSBI 및 예약된 비트들의 배정 후에, 자연적 순서에서 세 번째 또는 네 번째 전방에 놓여질 수 있다.
예를 들어, 10 개의 예약된 비트들 및 3 개의 SSBI 비트들은 6 GHz 초과 대역을 위하여 이용될 수 있다. 예시적인 재순서화 기법이 도 27b에서 도시된다. 도 27b는 6 GHz 초과 대역을 위한 자연적 순서(예컨대, 예약된 비트들, SSBI의 자연적 순서)에서의 PBCH 페이로드 비트들 재순서화 패턴의 예이다.
13 개의 예약된 비트들 및 무(no) SSBI 비트들이 6 GHz 미만 대역을 위하여 이용될 수 있다. 예시적인 재순서화 기법이 도 28에서 도시된다. 도 28은 6 GHz 미만 대역을 위한 자연적 순서(예컨대, 예약된 비트들의 자연적 순서)에서의 PBCH 페이로드 비트들 재순서화 패턴의 예이다.
절반 라디오 프레임 표시 c0은 자연적 순서에서 전방으로부터 두 번째에 놓여질 수 있다. SFN 및 SSBI는 각각 자연적 순서에서 전방으로부터 세 번째 및 네 번째에 배정될 수 있다. SFN 및 SSBI의 순서는 예약될 수 있다.
예약된 비트들은 방식들 중의 하나 이상에서의 비트 배정들에서 전체로서 가정될 수 있다. 예를 들어, 하나 이상의 예약된 비트들(예컨대, 모든 예약된 비트들)은 비트 배정들에서 동일하게 취급/프로세싱될 수 있다. 일부 예약된 비트들은 (예컨대, 협대역 IoT(Narrow Band IoT; NB-IoT)에서) 다른 목적(들)을 위하여 이용될 수 있다. 이전에 획득된 비트들로서의 예약된 비트들의 일부, 및 예약된 비트들의 일부(예컨대, 다른 예약된 비트들)은 미래의 사용을 위한 것일 수 있고, 이전에 획득된 비트들로서 고려되지 않을 수 있다는 것이 가정될 수 있다. 본원에서 설명된 방식들은 미래에 이용되지 않을 수 있는 예약된 비트들의 일부에 적용될 수 있다(예컨대, 이 일부에 오직 적용될 수 있음).
예약된 비트들의 일부 또는 전부는 일부 경우들에는 동결된 비트들로서 설정될 수 있다. 예약된 비트들의 일부 또는 전부를 동결된 비트들로서 설정하는 것은 MIB의 페이로드가 56 비트들보다 더 적을 수 있다는 것을 암시할 수 있다. 56 개의 정보 비트들 세트를 이행하기 위하여, MIB의 일부 다른 페이로드는 반복될 수 있고, 이것은 그 디코딩 신뢰성을 증가시킬 수 있다. 반복된 페이로드들은 다음 중의 하나 이상을 포함할 수 있다: SSBI, SFN, 셀 금지된 플래그, RMSI 스케줄링 정보, 절반 프레임 표시 등.
본원에서 설명된 바와 같이, PBCH 페이로드의 배정은 자연적 순서의 측면 및/또는 신뢰성 순서의 측면일 수 있다. 다음 중의 하나 이상은 PBCH 페이로드 재순서화를 위하여 적용될 수 있다. Zi는 재순서화될 수 있는 정보 비트 입력을 나타낼 수 있다. Wi는 Zi에 대응할 수 있는, 재순서화된 MIB 페이로드의 비트 인덱스를 나타낼 수 있다. A는 (예컨대, (*)로서 본원에서 설명된 바와 같은) 인터리버 패턴을 나타낼 수 있다.
예들에서, 폴라 시퀀스는 56 개의 비트 채널(예컨대, 가장 신뢰가능한 56 개의 비트 채널들)을 획득하기 위하여 이용될 수 있다. 본원에서 설명된 폴라 시퀀스가 주어진다면, 56 개의 가장 신뢰가능한 비트 채널들은 신뢰성 증가하는 순서에서, 세트 X에 의해 나타내어질 수 있는 것으로서 획득될 수 있다.
세트 X는 정렬(예컨대, 자연적 순서에서 정렬)될 수 있고, 이것은 세트 Y로 귀착될 수 있다.
Zi가 (예컨대, 자연적 순서의 측면에서) i-번째 최초 비트 채널로 배치되어야 할 경우에, Wi는 Α(i)로 설정될 수 있다(예컨대, Wi = Α(i)). Zi가 i-번째 가장 덜 신뢰가능한 비트 채널로 배치되어야 할 경우에, 인덱스, j는 Y(j) = X(i)가 되도록 구해질 수 있다. Wi는 Α(j)로 설정될 수 있다(예컨대, Wi = Α(j)).
예들에서, 제 1 스크램블링은 페이로드 비트 재순서화 전에 수행될 수 있다. 예들에서, 제 1 스크램블링은 (예컨대, 그것은 단순하게 XOR 동작이므로) PBCH 페이로드 비트들의 순서에 영향을 주지 않을 수 있다. 본원에서 설명된 바와 같이, MIB 페이로드 재순서화는 비스크램블링된 비트들에 적용될 수 있다(예컨대, 또한 적용될 수 있음). 본원에서 설명된 바와 같이, 스크램블링이 수행될 수 있다(예컨대, 페이로드 재순서화 동작 후에 수행될 수 있음).
폴라 코딩 방식은 SFN 상에서 조합하기 위한 NR-PBCH를 위하여 제공될 수 있다. 상이한 SS 블록들로부터의 NR-PBCH 신호들은 (예컨대, 이전에 논의된 바와 같이) 더 양호한 디코딩 성능을 달성하기 위하여 조합될 수 있지만, 이것은 예를 들어, NR-PBCH 신호들이 시스템 프레임 번호(SFN)들과 상이할 때에 유용하지 않을 수 있다. 상이한 SFN들 및 상이한 SS 블록들을 갖는 NR-PBCH 신호들은 예컨대, SFN 및 SS 블록 인덱스를 격리시키기 위하여, 예를 들어, 일 예의 방식들을 확장함으로써 조합될 수 있다.
도 29는 SS 블록 인덱스 및 SFN의 공동 인코딩을 갖는 NR-PBCH 코딩 절차의 예이다. 도 29는 도 12에 기초한 확장을 도시한다.
예들에서, MIB의 페이로드들은 3 개의 파트들로 분리될 수 있다: (i) 시간 인덱스 페이로드(예컨대, SS 블록 인덱스 및 절반 라디오 프레임 타이밍); (ii) SFN 페이로드, 및 (iii) 비-시간 인덱스/SFN 페이로드(예컨대, 대역폭 등).
MIB 페이로드들의 파트(예컨대, 각각의 파트)는 별도의 CRC들과 연결될 수 있다. 3 개의 파트들을 위한 CRC 길이들은 서로 상이할 수 있다. 예들에서, 비-시간 인덱스 MIB를 위한 CRC 길이는 시간-인덱스 MIB를 위한 CRC 길이보다 더 클 수 있다.
예들에서, 폴라 코드의 마더 코드 길이는 N = 2n 비트들일 수 있다. CRC를 갖는 시간 인덱스 MIB는 예컨대, 일부 정수 t에 대하여, 인코더의 상단에서의 제 1 2t 비트 채널들로 맵핑될 수 있다. CRC를 갖는 SFN은 인코더의 상단에서의 제 2 2t 비트 채널들로 맵핑될 수 있다. CRC를 갖는 비-시간 인덱스/SFN MIB는 인코더의 하단에서의 나머지 비트 채널들로 맵핑될 수 있다.
비-시간 인덱스/SFN MIB들은 예를 들어, 페이로드 컨텐츠들 및 그 중요도 레벨에 따라, 인코더의 하단 상의 비트 채널들로의 우선순위화된 맵핑(예컨대, 추가로 우선순위화된 맵핑)을 수신할 수 있다.
비-시간 인덱스/SFN MIB 파트, SFN MIB 파트, 및 시간 인덱스 MIB 파트의 맵핑은 예를 들어, 이용되는 레이트 정합 또는 펑처링 방식에 종속될 수 있다. (예컨대, 자연적 펑처링 방식을 갖는) 예들에서, 비트들의 어떤 양은 상단으로부터 펑처링될 수 있다. 대응하는 입력 비트 채널들은 제로로 (예컨대, 또한) 설정될 수 있다. 이 비트들은 예컨대, 시간 인덱스 MIB 파트와 함께 비트 채널들의 상단에 있을 수 있다.
소스 비트들은 (예컨대, 그 다음으로) 생성기 행렬 을 갖는 폴라 인코더로 전달될 수 있고, 여기서, 는 n-번째 크로네커 거듭제곱을 나타낼 수 있고, F2 = 이다.
레이트 정합 동작의 펑처링 타입은 예를 들어, NR-PBCH를 위한 주어진 자원 블록들에 맞추기 위하여, 폴라 코드워드를 위해 이용될 수 있다.
도 30은 NR-PBCH를 위한 격리된 맵핑 및 폴라 인코딩의 예이다. 도 30은 격리된 맵핑 및 폴라 인코딩 동작들의 예를 도시한다. CRC를 갖는 SS 블록 시간 인덱스는 상단 2t 서브-인코더로 맵핑될 수 있다. CRC를 갖는 SFN 블록은 다음의 2t 서브-인코더로 맵핑될 수 있다. CRC를 갖는 비-시간 인덱스/SFN 페이로드는 하단 2n-2(t+1) 서브-인코더로 맵핑될 수 있다. 3 개의 서브-인코더들은 예를 들어, 인코딩 프로세스의 최후 단계에서 접속될 수 있다.
도 31은 SS 블록 인덱스 및 SFN의 별도 인코딩을 갖는 NR-PBCH 코딩 절차의 예이다. 도 31은 도 15의 일 예의 확장을 도시한다.
MIB의 페이로드들은 3 개의 파트들로 분리될 수 있다: (i) 시간 인덱스 페이로드(예컨대, SS 블록 인덱스 및 절반 라디오 프레임 타이밍); (ii) SFN 페이로드, 및 (iii) 비-시간 인덱스/SFN 페이로드(예컨대, 대역폭 등).
MIB 페이로드들의 (예컨대, 각각의) 파트는 별도의 CRC들과 연결될 수 있다. 3 개의 파트들을 위한 CRC 길이들은 서로 상이할 수 있다.
폴라 코드의 마더 코드 길이는 N = 2n 비트들일 수 있다. 비-시간 인덱스/SFN MIB는 폴라 인코딩될 수 있다. 인코더의 상단에서의 제 1 2(t+1) 비트 채널들은 (예컨대, 수동적으로) 제로로 설정될 수 있다. 실제적인 정보는 비트 채널들의 하단 파트로 격리될 수 있다. 이것은 시간 인덱스 MIB 및 SFN MIB와의 (예컨대, 더 이후의) 조합을 위하여 비트 채널들의 상단 파트를 예약할 수 있다. 비-시간 인덱스 상에서의 폴라 인코딩은 SFN의 (예컨대, 모든) 가능한 값들을 위한 (예컨대, 모든) 가능한 SS 블록들을 위하여 (예컨대, 오직 한 번) 수행될 수 있다.
SS 블록 인덱스 MIB는 폴라 인코딩될 수 있다. 마더 코드 길이 2t 비트들을 갖는 폴라 코드가 이용될 수 있다. 이 동작은 (예컨대, 각각의) 가능한 SS 블록을 위하여 수행될 수 있다(예컨대, 한 번 수행됨).
SFN MIB는 폴라 인코딩될 수 있다. 마더 코드 길이 2t 비트들을 갖는 폴라 코드가 이용될 수 있다. 이 동작은 (예컨대, 각각의) 가능한 SFN 값을 위하여 (예컨대, 한 번) 수행될 수 있다.
비-시간 인덱스 MIB의 인코딩된 비트들은 SS 블록 인덱스 MIB의 인코딩된 비트들 및 SFN MIB의 인코딩된 비트들과 조합될 수 있다. 전자의 파트를 위한 인코딩된 비트들은 2n 비트들일 수 있는 반면, 후자의 2 개의 파트들을 위한 인코딩된 비트들은 2t 비트들일 수 있다. 조합은 예를 들어, SS 블록 인덱스 파트를 위한 인코딩된 비트들과의 비-시간 인덱스 MIB 파트의 제 1 2t 비트들의 XOR, 및 SFN MIB 파트를 위한 인코딩된 비트들과의 비-시간 인덱스 MIB 파트의 제 2 2t 비트들의 XOR을 포함할 수 있다.
도 32는 비-시간 인덱스/SFN MIB를 위한 격리된 맵핑 및 폴라 인코딩, 및 SS 블록 인덱스 MIB를 위한 폴라 인코딩 및 SFN MIB를 위한 폴라 인코딩과의 그 조합의 예이다. 도 32는 다음의 상세한 동작들의 예를 도시한다: (i) 비-시간 인덱스 MIB를 위한 격립된 맵핑 및 폴라 인코딩; (ii) SS 블록 인덱스 MIB를 위한 폴라 인코딩 및 SFN MIB를 위한 폴라 인코딩; 및 (iii) SS 블록 인덱스 MIB, SFN MIB, 및 비-시간 인덱스 MIB로부터의 폴라 인코딩된 비트들의 조합하는 동작들.
조기 종결을 위한 폴라 코드 구성이 본원에서 설명될 수 있다. 다음 중의 하나 이상이 적용될 수 있다: 인터리버 설계 및 CRC 다항식들; 리스트 프루닝 설계 및/또는 구성; WTRU 특정 스크램블링; 또는 조기 종결을 위한 세그먼트화.
인터리버 설계 및 CRC 다항식들이 본원에서 설명될 수 있다.
CRC 다항식(예컨대, 단일 CRC 다항식)은 다운링크 제어 채널 코딩을 위하여 이용될 수 있다. CRC 다항식은 (예컨대, 수용가능한 복잡도 및/또는 레이턴시를 갖는) FAR 및/또는 BLER 타겟들을 달성하면서 예컨대, 조기 종결 이득들을 산출하기 위하여, 인터리버 구현에 선행할 수 있다. 분산된 CRC 방식을 갖는 일 예의 폴라 코드 구성 흐름은 도 33에서 도시될 수 있다. 도 33에서 도시된 바와 같이, 하나 이상의 K 소스 비트들은 하나 이상의(예컨대, 19 개의) CRC 비트들을 획득하기 위하여 CRC 생성 블록으로 (예컨대, 먼저) 전달될 수 있다. 하나 이상의(예컨대, 19 개의) CRC 비트들은 소스 정보에 첨부될 수 있다. K+19 비트들은 인터리빙 블록을 통해 전달될 수 있고, 여기서, 19 개의 CRC 비트들 중의 2 개는 K 소스 비트들 사이에서 분산될 수 있다. K 소스 비트들은 분산된 CRC 비트들과 정합하기 위하여 인터리빙될 수 있다.
도 33은 일 예의 폴라 코드 구성 흐름을 제공할 수 있다. CRC 생성 블록 및 인터리빙 블록이 본원에서 설명될 수 있다. CRC 다항식(들)이 제공될 수 있고, 여기서, CRC 다항식(들)은 CRC 생성 블록에서 이용될 수 있다. 본원에서 설명된 일 예의 CRC 다항식들은 양호한 BLER 성능, 양호한 FAR 성능, 및/또는 양호한 조기 종결 성능을 제공할 수 있다. 19-비트들 CRC 다항식들의 예는 다음 중의 하나 이상을 포함할 수 있다:
11-비트들 CRC 다항식들의 예는 다음 중의 하나 이상을 포함할 수 있다:
인터리빙 패턴 계산은 다음 중의 하나 이상을 포함할 수 있다. 지원되어야 할 가장 큰 정보 블록 길이 Kmax가 정의될 수 있다. 패리티 행렬(parity matrix)이 (예컨대, CRC 다항식에 기초하여) 생성될 수 있다. 예를 들어, 패리티 행렬은 차원 Kmax×C를 포함할 수 있고, 여기서, C는 CRC 다항식 심도(polynomial depth)일 수 있다. 패리티 행렬로부터의 열(column)이 선택될 수 있고: 대응하는 패리티 비트는 분산되도록 선택될 수 있다. 선택된 열들의 총 수가 분산되어야 할 CRC 비트들의 수보다 더 작을 경우에, 값 1을 갖는 선택된 열의 하나 이상의(예컨대, 모든) 행(row)들은 제거될 수 있고, 패리티 행렬을 위한 열이 선택될 수 있다. 순서에서의 선택된 열들을 위하여, 그 열에서의 1에 대응하는 하나 이상의(예컨대, 모든) 정보 비트들은 대응하는 패리티 비트의 전방에 배치될 수 있다. (예컨대, 패리티 생성기 행렬로부터) 열을 선택하는 것이 본원에서 설명될 수 있다. 예들에서, (예컨대, CRC가 아닌) 정보 비트들의 인덱싱 순서는 반전될 수 있다. 예를 들어, 정보 비트들의 인덱싱 순서는 열의 종료 파트로부터 시작할 수 있다. 예를 들어, 정보 비트들의 인덱싱 순서는 열의 시작 파트로부터 시작할 수 있다. 다음의 선택들 중의 하나 이상이 적용될 수 있고: 가장 큰 가중치를 가지는 열이 선택될 수 있고, 가장 작은 가중치를 가지는 열이 선택될 수 있고, 및/또는 패리티 생성 행렬에서 최소의 가장 높은 1을 가지는 열이 선택될 수 있다. 예를 들어, 선택들 중의 하나 이상은 정보 비트들의 인덱싱 순서가 열의 시작 파트로부터 시작할 수 있을 때에 적용될 수 있다.
최소의 가장 높은 1을 갖는 열을 선택하는 것은 패리티 행렬에서의 열들의 각각에서 엘리먼트 1의 가장 높은 포지션들의 세트 중에서, 가장 낮은 포지션에 대응하는 열이 선택될 수 있다는 것일 수 있다. 예시적인 행렬이 본원에서 제공될 수 있다.
제 1 열에서의 "1"의 가장 높은 포지션은 2일 수 있다. 제 2 열에서의 "1"의 가장 높은 포지션은 3일 수 있다. 최후 열에서의 "1"의 가장 높은 포지션은 3일 수 있다. 이 예시적인 행렬로부터, 열 1은 모든 열들 중에서 가장 높은 엘리먼트 "1"의 최소 포지션(예컨대, 2)을 가지므로, 열 1이 선택될 수 있다.
가장 큰 가중치를 가지는 열이 선택될 수 있다. 예들에서, 하나 초과의 열이 동일한 가장 큰 가중치를 가질 경우에, 다음 중의 하나가 이용될 수 있고: 동일한 가장 큰 가중치를 가지는 후보 열들 중에서의 가장 좌측 열이 택해질 수 있거나; 패리티 행렬에서 최소의 가장 높은 1을 갖는 동일한 가장 큰 가중치 열을 가지는 후보 열들이 택해질 수 있거나; 패리티 행렬에서 최대의 가장 낮은 1을 갖는 동일한 가장 큰 가중치 열을 가지는 후보 열들이 택해질 수 있다. 패리티 행렬에서 최소의 가장 높은 1을 갖는 열이 선택되는 경우에 대하여, 그것은 선택되는 열들 중에서, 가장 높은 1의 최소의 행 인덱스를 가지는 열일 수 있다. 패리티 행렬에서 동일한 최소의 가장 높은 1을 가지는, 남아 있는 여전히 하나 초과의 열이 있을 경우에, 나머지 열들의 가장 좌측 열이 택해질 수 있거나, 패리티 행렬에서 최소의 두 번째 가장 높은 1을 갖는 나머지 열들이 택해질 수 있다.
가장 작은 가중치를 가지는 열이 선택될 수 있다. 하나 초과의 열이 동일한 가장 작은 가중치를 가질 경우에, 본원에서 설명된 하나 이상의 예들이 이용될 수 있다. 예를 들어, 후보들 중에서 가장 좌측의 열이 택해질 수 있거나; 패리티 행렬에서 최소의 가장 높은 1을 갖는 후보 열들이 택해질 수 있거나; 패리티 행렬에서 최대의 가장 높은 1을 갖는 후보 열이 택해질 수 있다.
다음의 예가 고려될 수 있다. CRC 다항식이 x4 + x3 +1(예컨대, 0x19 = 0b11001)일 때, 패리티 생성기 행렬은 12 개의 정보 비트들을 위하여 본원에서 제공된 바와 같을 수 있다.
각각의 열에서의 1의 수는 각각 7, 7, 7, 및 8일 수 있다. 가장 작은 가중치는 7일 수 있고, 3 개의 열들은 가중치 7을 가질 수 있다. 제 1 열에 대하여, 상단으로부터 시작하는 최초 "1"은 제 2 행에 있을 수 있다. 제 2 열에 대하여, 상단으로부터 시작하는 최초 "1"은 제 2 행에 있을 수 있다. 제 3 열에 대하여, 상단으로부터 시작하는 최초 "1"은 제 3 행에 있을 수 있다. 본원에서 설명된 바와 같은 "최소의 가장 높은 1" 규칙에 의해, 제 3 열이 이 예시적인 행렬로부터 선택될 수 있다.
패리티 행렬에서 최소의 가장 높은 1을 가지는 열이 선택될 수 있다. 하나 초과의 열이 패리티 행렬에서 동일한 최소의 가장 높은 1을 가질 경우에, 다음 중의 하나 이상은 선택을 위하여 이용될 수 있고: 후보 열들 중에서 가장 좌측 열이 택해질 수 있거나; 패리티 행렬에서 최소의 두 번째 가장 높은 1을 갖는 후보 열이 택해질 수 있거나; 가장 높은(또는 가장 낮은 가중치) 것을 갖는 후보 열이 택해질 수 있다.
후보 열들 중에서 가장 좌측 열이 선택되고, Kmax = 200 비트들일 경우에, 다음의 인터리버 패턴이 제공될 수 있다. 본원에서의 인터리버 패턴에서의 밑줄표시된 값들은 CRC 비트들을 표시할 수 있다.
일 예의 행렬이 본원에서 제공될 수 있다.
제 1 열에서의 "1"의 가장 높은 포지션은 4일 수 있고, 제 2 열에서의 "1"의 가장 높은 포지션은 4일 수 있고, 최후 열에서의 "1"의 가장 높은 포지션은 4일 수 있다. 제 1 열에서의 "1"의 두 번째 가장 높은 포지션은 3일 수 있고, 제 2 열에서의 "1"의 두 번째 가장 높은 포지션은 1일 수 있고, 최후 열에서의 "1"의 두 번째 가장 높은 포지션은 2일 수 있다. 열 1은 예시적인 행렬로부터의 모든 열들 중에서 두 번째 가장 높은 엘리먼트 "1"의 최소 포지션(예컨대, 3)을 가지므로, 열 1이 선택될 수 있다.
하나 이상의 예시적인 리스트 프루닝 설계들 및/또는 구성들이 본원에서 설명될 수 있다.
하나 이상의 CRC 비트들은 폴라 코드 구성에서 분산될 수 있다. 예들에서, 3 개의 CRC 비트들은 폴라 코드 구성에서 분산될 수 있다. 폴라 디코더에서, 3 개의 분산된 CRC 비트들은 조기 종결을 위하여 이용될 수 있다. 3 개의 분산된 CRC 비트들은 리스트(또는 경로) 프루닝을 위하여 이용될 수 있다. 리스트 프루닝을 위한 분산된 CRC 비트들의 사용은 BLER 성능을 개선시킬 수 있다. 분산된 CRC 비트들의 사용은 거짓 경보 성능 및/또는 조기 종결 이득을 열화시킬 수 있다. 분산된 CRC 비트들의 사용은 폴라 디코더에서 포함(예컨대, 또는 구성)될 수 있거나 포함되지 않을 수 있다. 대응하는 판정은 송신기에 동기화될 수 있다. 이러한 선택은 미리-결정될 수 있거나 구성될 수 있다. 구성은 RRC 메시지를 통할 수 있다. 예를 들어, 표 1에서 도시된 하나 이상의 항목들은 RRCConectionReconfiguration 메시지에 추가될 수 있다.
표 1 일 예의 RRCConnectionReconfiguration 메시지
2 단계 DCI가 채택될 때, 제 1 DCI를 포함하는 제 1 제어 채널은 경로 프루닝이 수신기 측에서 수신되어야 할 제 2 DCI를 위하여 적용되는지 또는 그렇지 않은지 여부를 표시할 수 있다. 경로 프루닝을 표시하는 프루닝은 제 1 DCI 내에 포함될 수 있다.
하나 이상의 규칙들은 분산된 CRC를 처리하기 위하여 확립될 수 있다. 예를 들어, PBCH, 공통 제어 채널, 또는 업링크 제어 채널에서의 분산된 CRC는 경로 프루닝을 위하여 이용될 수 있다. PDCCH 또는 WTRU 특정 제어 채널에서의 분산된 CRC는 (예컨대, 경로 프루닝이 아닌) 조기 종결을 위하여 이용되지 않을 수 있다.
WTRU 특정 스크램블링이 본원에서 설명될 수 있다. 예들에서, WTRU 특정 스크램블링은 배제되지 않을 수 있다. WTRU 특정 스크램블링을 갖는 하나 이상의 예시적인 폴라 코드 구성들이 본원에서 설명될 수 있다. WTRU 특정 스트램블링은 에러 검출 성능을 증대시킬 수 있다. 예를 들어, WTRU 특정 스크램블링은 WTRU ID 차이로 인해 비-의도된 데이터를 디코딩하지 않을 수 있다. WTRU 특정 스크램블링은 거짓 경보 레이트를 감소시킬 수 있다. 디코딩은 예컨대, CRC 비트들 오정합으로 인해 더 조기에 정지될 수 있고, 조기 종결을 가능하게 할 수 있다.
도 34는 DL 제어 채널을 위한 분산된 CRC 및 WTRU-특정 스크램블링을 갖는 예시적인 폴라 코드 구성 흐름을 예시한다. CRC 스크램블링 블록은 (예컨대, 도 33과 비교하여) 도 34에서 도시된 바와 같이 삽입될 수 있다. CRC 스크램블링 블록으로의 입력은 WTRU-ID 또는 C-RNTI일 수 있다. 다음의 RNTI들 중의 하나 이상이 포함될 수 있다(예컨대, 또한 포함될 수 있음): 임시 C-RNTI, SPS C-RNTI, P-RNTI, RA-RNTI, TPC-PUSCH-RNTI, TPC-PUCCH-RNTI, 또는 등.
예들에서, 스크램블링 동작은 다음 중의 하나 이상을 포함할 수 있다. WTRU-ID는, 골드 시퀀스 또는 다른 시퀀스들에 기초할 수 있는 (예컨대, 초기 시퀀스로서의) 의사-랜덤 시퀀스들 생성을 (예컨대, 먼저) 통과할 수 있다. 생성된 의사-랜덤 시퀀스 비트들(예컨대, 최초의 19 또는 11 개의 생성된 의사-랜덤 시퀀스 비트들)은 19(또는 11) 개의 CRC 비트들과의 XOR 동작들을 가지기 위하여 이용될 수 있다.
예들에서, 스크램블링 동작은 WTRU-ID를 CRC 비트들의 하나 이상(예컨대, 전부)과 (예컨대, 직접적으로) XOR할 수 있다. WTRU-ID가 16 비트들일 경우에, XOR 동작은 최초 또는 최후의 16 개의 CRC 비트들을 향한 것일 수 있다. 예들에서, WTRU-ID는 16 비트들로부터 19 비트들로 사이클링 또는 반복될 수 있고 및/또는 19 개의 CRC 비트들과 XOR할 수 있다. CRC 스크램블링 동작은 동결된 비트 세트에서 추가적으로 놓여진 WTRU-ID로, 또는 인코딩된 비트들의 하나 이상(예컨대, 전부)이 본원에서 설명된 바와 같이 WTRU-ID에 의해 스크램블링되는 방식으로 전개(예컨대, 공통으로 전개)될 수 있다.
도 35는 DL 제어 채널을 위한 분산된 CRC 및 WTRU-특정 스크램블링을 갖는 일 예의 폴라 코드 구성 흐름을 예시한다. 16-비트 WTRU-ID가 CRC 비트들의 일부와 XOR할 경우에, XOR된 CRC 비트들의 일부는 분산된 CRC 비트들을 포함할 수 있다. 거짓 경보 레이트(FAR) 성능이 개선될 수 있다. XOR된 CRC 비트들이 분산된 CRC 비트들을 포함할 경우에, CRC 스크램블링 동작은 도 35에서 도시된 바와 같이, (예컨대, 인터리빙 블록 후에) 일 예의 폴라 코드 구성 흐름에 추가될 수 있다. CRC 스크램블링 동작은 동결된 비트 세트에서 추가적으로 놓여진 WTRU-ID로, 또는 인코딩된 비트들의 하나 이상(예컨대, 전부)이 본원에서 설명된 바와 같이 WTRU-ID에 의해 스크램블링되는 방식으로 전개(예컨대, 공통으로 전개)될 수 있다.
조기 종결을 위한 세그먼트화가 본원에서 설명될 수 있다.
NR 폴라 코드 구현에서, 코드 블록 크기는 최대 디코더 복잡도 및/또는 레이턴시에 기초하여 제한될 수 있다. 원하는 코드 블록 크기가 제한을 초과할 때, 반복이 적용될 수 있다. 반복들(예컨대, 심각한 반복들)이 적용될 필요가 있을 때, 세그먼트화가 (예컨대, 반복보다 더 양호한 성능을 가지기 위하여) 채택될 수 있다. 송신기에서의 일 예의 세그먼트화 절차는 도 36에서 도시될 수 있다. 세그먼트화된 폴라 코딩된 블록의 폴라 디코딩의 일 예의 절차는 도 37에서 도시될 수 있다.
세그먼트화 블록에서, CRC 비트들을 갖는 정보 비트들은 다수의 세그먼트(segment)(들)로 분할될 수 있다. 예들에서는, 2 개의 세그먼트들이 가정될 수 있다. 예시적인 2 개의 세그먼트들은 각각 분할(예컨대, 동일하게 분할)될 수 있고, 비트들은 각각의 세그먼트에 할당될 수 있다. 하나 이상의 CRC 비트들은 입력 블록 상에서(예컨대, 전체 입력 블록 상에서) 분산될 수 있고, 세그먼트(예컨대, 제 1 세그먼트)에서 존재할 수 있다.
디코딩의 레이턴시는 (예컨대, URLLC와 같은 일부 애플리케이션에 대한) 인자일 수 있고, 병렬 구현이 개시될 수 있다. 세그먼트화된 폴라 코드의 병렬 디코딩이 구성될 수 있다. 분산된 CRC 비트들이 제 2 세그먼트에 있을 때, 병렬 디코딩에서의 분산된 CRC 비트들은 조기 종결 성능에 기여하지 않을 수 있다.
분산된 CRC 비트들은 제 1 세그먼트(예컨대, 오직 제 1 세그먼트)에서 배치될 수 있다. 분산된 CRC 비트들은 세그먼트화 하에서 처리될 수 있다. 예들에서, x는 예컨대, 정보 비트들의 도메인에서, 최후 분산된 CRC 비트의 인덱스일 수 있다. 다음의 선택들은 x가 제 1 세그먼트의 최후 인덱스보다 더 클 경우에 적용될 수 있고: 분산된 CRC 비트들의 수는 하나 이상의(예컨대, 모든) 분산된 CRC 비트들이 제 1 세그먼트 내에 포함될 때까지 감소될 수 있고; 및/또는 제 1 세그먼트에서의 정보 비트들의 수는 하나 이상의(예컨대, 모든) 분산된 CRC 비트들이 제 1 세그먼트 내에 포함될 때까지 증가될 수 있다.
예들에서, x가 제 1 세그먼트의 최후 인덱스보다 더 클 경우에, 분산된 CRC 비트들의 수는 하나 이상의(예컨대, 모든) 분산된 CRC 비트들이 제 1 세그먼트 내에 포함될 때까지 감소될 수 있다. 인터리버 구성들은 분산된 CRC 비트들의 변경에 따라 변경될 수 있다.
분산된 CRC 비트들의 감소는 송신기와 수신기 사이에서 동기화될 수 있다. 다음의 선택들이 적용될 수 있고: 수신기는 정보 블록 길이에 기초하여 송신기와 동일한 계산을 수행할 수 있거나; 계산은 오프라인으로 행해질 수 있거나; 송신기는 분산된 CRC 비트(들)의 감소가 있는지 여부 및/또는 얼마나 많은지를 수신기로 시그널링할 수 있다. 예를 들어, 송신기는 분산된 CRC 비트(들)의 수가 감소되는지 또는 그렇지 않은지 여부 및/또는 분산된 CRC 비트(들)가 얼마나 많이 감소되는지를 계산할 수 있다. 계산은 예컨대, 세그먼트화 크기에 기초하여 사전-수기로(pre-hand) 행해질 수 있다. 계산 결과들은 예컨대, 실시간 계산을 회피하기 위하여 사전-저장될 수 있다. 수신기가 정보 블록 길이에 기초하여, 송신기와 동일한 계산을 수행하는 경우에 대하여, 수신기는 어느 CRC 비트(들)가 감소되어야 하는지를 알 수 있다. 계산이 오프라인으로 행해질 수 있는 경우에 대하여, 정보 비트들의 길이의 측면에서의 감소된 CRC 비트(들)의 표가 제공될 수 있고 및/또는 특정될 수 있다. 송신기가 이 정보를 수신기로 시그널링하는 경우에 대하여, 시그널링(예컨대, 2 비트들 시그널링)이 구성될 수 있다. 예들에서, 2 비트들 시그널링은 3 개의 분산된 CRC 비트들의 얼마나 많은 것이 감소되는지를 표시할 수 있다. 예들에서, "00"은 분산된 CRC 비트가 감소되지 않는다는 것을 표시할 수 있다. "01"은 1 개의 분산된 CRC 비트가 감소된다는 것을 표시할 수 있다. "10"은 2 개의 분산된 CRC 비트들이 감소된다는 것을 표시할 수 있다. "11"은 3 개의 분산된 CRC 비트들이 감소된다는 것을 표시할 수 있다.
예들에서, x가 제 1 세그먼트의 최후 인덱스보다 더 클 경우에, 제 1 세그먼트에서의 정보 비트들의 수는 하나 이상의(예컨대, 모든) 분산된 CRC 비트들이 제 1 세그먼트 내에 포함될 때까지 증가될 수 있다. x로 제한될 수 있는 하나 이상의(예컨대, 모든) 정보 비트들은 제 1 세그먼트 내에 포함될 수 있고, 나머지 정보 비트들은 제 2 세그먼트에 할당될 수 있다.
세그먼트 크기는 신축적일 수 있다. 예를 들어, 세그먼트 크기는 정보 블록 길이에 종속될 수 있다. 세그먼트화 크기는 송신기와 수신기 사이에서 동기화될 수 있다. 다음의 선택들이 적용될 수 있고: 수신기는 정보 블록 길이에 기초하여 송신기와 동일한 계산을 수행할 수 있거나; 계산은 오프라인으로 행해질 수 있거나; 송신기는 이 정보를 수신기로 시그널링할 수 있다. 수신기가 정보 블록 길이에 기초하여, 송신기와 동일한 계산을 수행하는 경우에 대하여, 수신기는 각각의 세그먼트화의 크기를 알 수 있다. 계산이 오프라인으로 행해질 수 있는 경우에 대하여, 정보 비트들의 길이의 측면에서의 제 1 세그먼트 길이의 표가 제공될 수 있고 및/또는 시그널링될 수 있다.
(예컨대, 뉴 라디오(NR)를 위한) 인터리버 설계 및 CRC 다항식들이 본원에서 설명될 수 있다.
DL을 위한 CRC 비트들의 수는 (예컨대, LTE에서와 같이) 16으로부터 24로 증가될 수 있다. 도 38은 DL 제어 채널을 위한 분산된 CRC를 갖는 일 예의 NR 폴라 코드 구성 흐름을 예시한다.
이용되어야 할 CRC 다항식은 다음과 같이 제공될 수 있다:
200으로서 추정된 Kmax로, 대응하는 인터리버 패턴은 다음일 수 있다:
본원에서의 인터리버 패턴에서의 밑줄표시된 값들은 CRC 비트들을 표시할 수 있다.
본원에서 설명된 바와 같은 다항식 및/또는 인터리버 패턴에 대한 하나 이상의 수정들은 (예컨대, 수정들을 가능한 한 최소로 유지하면서) 수정될 수 있다.
의도된 코드워드들을 갖는 FAR이 타겟 2(-21)을 초과할 수 있으므로, (예컨대, 위에서 도시된) 인터리버 패턴의 FAR 성능은 만족스럽지 않을 수 있다. FAR 성능은 1.5*2(-21)만큼 높게 도달할 수 있다. FAR 성능은 첨부된 CRC 비트들의 수를 증가시킴으로써 개선될 수 있다. 첨부된 CRC 비트들의 수가 증가될 경우에, 조기 종결 이득은 감소될 수 있다. 조기 종결 이득은 용인가능할 수 있다(예컨대, FAR 성능이 관심이 많을 수 있음). 인터리버 패턴들의 하나 이상의 예시적인 수정들이 제공될 수 있다(예컨대, 수정들은 굵은 글씨로 도시될 수 있음).
예시적인 수정된 패턴에서, 첨부된 CRC 비트들의 수는 18 비트들로 증가될 수 있다(예컨대, 반면에 비수정된 패턴에서는, 첨부된 CRC 비트들의 수가 17 비트들일 수 있음).
첨부된 CRC 수는 예컨대, 조기 종결 이득을 희생하여, FAR을 감소(예컨대, 추가로 감소)시키기 위하여 증가(예컨대, 추가로 증가)될 수 있다. 예들에서는, 인터리버 패턴들의 수정들이 제공될 수 있다(예컨대, 수정들은 굵은 글씨로 도시될 수 있음).
예들에서는, 인터리버 패턴들의 수정들이 제공될 수 있다(예컨대, 수정들은 굵은 글씨로 도시될 수 있음).
예들에서는, 인터리버 패턴들의 수정들이 제공될 수 있다(예컨대, 수정들은 굵은 글씨로 도시될 수 있음).
예시적인 수정된 인터리버 패턴들 중의 하나 이상(예컨대, 전부)에서는, 비수정된 패턴과의 차이가 굵은 텍스트로 도시될 수 있고, CRC 비트들은 밑줄표시된 텍스트로 도시될 수 있다.
파라미터 Kmax는 다음과 같도록 제공될 수 있다: Kmax = max(140, Rel-15에서의 최대 DCI 페이로드 크기 + 20). 본원에서 설명된 수정된 패턴들 중의 하나 이상(예컨대, 전부)은 Kmax = 200에 기초할 수 있다. 다음의 예시적인 인터리버 패턴들 중의 하나 이상은 Kmax = 140에 기초할 수 있다.
또는
또는
또는
또는
(예컨대, Kmax = 140에 기초한) 위에서 수정된 인터리버 패턴으로, FAR 성능은 예컨대, 양호한 조기 종결 이득을 유지하면서, 2(-21)의 타겟 레벨을 달성할 수 있다.
인터리버 패턴은 예컨대, 동일한 최소의 가장 높은 1을 가질 수 있는 후보 열들 중에서 가장 좌측 열을 택하는 우선순위로, 패리티 행렬에서 최소의 가장 높은 1을 택함으로써 생성될 수 있고, 여기서:
또는
또는
또는
또는
인터리버 패턴은 동일한 최소의 가장 높은 1을 가질 수 있는 후보 열들 중에서 가장 좌측의 열을 택하는 우선순위로, 예컨대, 패리티 행렬에서 최소의 가장 높은 1을 택하는 것에 기초하여, 제 1 열 선택 후의 다른 선택 절차에 의해 생성될 수 있다. 예를 들어, (최소 가중치를 갖는 열을 선택하는 대신에) 나머지 분산된 CRC 비트들을 위한 최대 가중치를 갖는 열이 선택될 수 있다. 본원에서 설명된 선택 절차에서는, 이전에 선택된 열들에서 '1'의 값을 갖는 행들이 고려되지 않을 수 있다(예컨대, 삭제됨).
다음의 패턴들은 (예컨대, 최소 가중치 대신에 최대 가중치를 선택하는) 본원에서 설명된 절차에 의해 생성된 인터리버 패턴의 예들을 예시할 수 있다.
또는
(예컨대, 최대 가중치를 선택하는) 본원에서 설명된 하나 이상의 인터리버 패턴들은 주어진 CRC 다항식에 기초하여 기초할 수 있다. 하나 이상의 다른 CRC 다항식들이 구현될 수 있다. 예를 들어, LTE에서의 24-비트 CRC를 위한 CRC 다항식들 중의 하나 이상이 재이용될 수 있다.
또는
본원에서 제공된 예시적인 CRC 다항식들은 양호한 에러 검출 성능을 도시할 수 있고, (예컨대, 특히, 폴라 코딩에서의 분산된 CRC 방식을 위하여) NR에서 재이용될 수 있다.
인터리버를 위한 네스팅된 설계가 제공될 수 있다. 예를 들어, 네스팅된 동작들을 수행할 시에, 정보 비트들은 K ≤ Kmax일 수 있다. x0, .., x(K+23)은 단일 CRC 생성기로부터의 출력 비트들일 수 있고, 여기서, 최후의 24 비트들은 첨부된 CRC 비트들일 수 있다. K+24 비트들은 Kmax + 24 비트들로 확대될 수 있다. 예를 들어,
확대된 y 비트들은 본원에서 설명된 바와 같은 패턴을 갖는 인터리버로 전달될 수 있다. 인터리버로부터의 출력 비트들은 z0, ..., zKmax +23에 의해 나타내어질 수 있다. 하나 이상의(예컨대, 모든) NULL 비트들은 z0, ..., zKmax + 23로부터 제거될 수 있다.
일 예의 네스팅된 구조에 기초하여, Kmax = 200에 대하여, 인터리버 패턴은 다음일 수 있다.
또는
또는
또는
또는
Kmax = 140에 대하여, 인터리버 패턴은 다음일 수 있다.
또는
또는
또는
또는
예들에서, 네스팅된 동작들을 수행하는 방법은 실제적인 정보 비트들이 K ≤ Kmax인 것으로 추정하는 것을 포함할 수 있다. x0, .., xK +23은 단일 CRC 생성기로부터의 출력 비트들일 수 있고, 여기서, 최후의 24 비트들은 첨부된 CRC 비트들일 수 있다. 인터리버로 공급된 비트들은 다음으로서 도시될 수 있다.
확대된 y 비트들은 본원에서 도시된 패턴을 갖는 인터리버로 전달될 수 있다. 인터리버로부터의 출력 비트들은 z0, ..., zKmax +23에 의해 나타내어질 수 있다. 하나 이상의(예컨대, 모든) NULL 비트들은 z0, ..., zKmax + 23로부터 제거될 수 있다.
네스팅된 구조에 기초하여, Kmax = 200에 대하여, 인터리버 패턴은 다음일 수 있다.
또는
또는
또는
또는
Kmax = 140에 대하여, 인터리버 패턴은 다음일 수 있다.
또는
또는
또는
또는
인터리버 설계들 및 구현들(예컨대, 추가적인 및/또는 대안적인 인터리버 설계들 및 구현들)이 예컨대, NR을 위하여 제공될 수 있다. (예컨대, 이전에 제시될 수 있는 바와 같은) 예들에서, 정보 비트들 및 CRC 비트들은 공동으로 인터리빙될 수 있다. 인터리빙된 비트 시퀀스는 예를 들어, 정보 비트들 세트의 자연적 순서에서 폴라 인코더로 전달될 수 있다. 정보 비트들 세트는 동결되지 않는 비트 채널들을 표시할 수 있다. 정보 비트들 세트는 정보 비트들 및 CRC 비트들을 반송하기 위하여 이용될 수 있다. 정보 비트들은 예컨대, 레이트 정합 방식으로 인해, 예를 들어, 정보 길이 K, CRC 길이, 및/또는 주어진 폴라 코드 시퀀스를 위한 레이트 정합 출력 시퀀스 길이 M에 종속될 수 있다.
인터리버의 FAR 성능은 예를 들어, 폴라 코드 시퀀스 및/또는 폴라 코드 레이트 정합 방식들에 의해 영향받을 수 있다. 이것은 예를 들어, (예컨대, 분산된 그리고 첨부된) CRC 비트들이 정보 비트 세트 내에서 상대적으로 덜 신뢰가능한 비트 채널들에 할당될 수 있기 때문에 발생할 수 있다. 이것은 FAR 성능에 영향을 줄 수 있는 CRC 비트들의 비신뢰가능한 디코딩으로 귀착될 수 있다. 예들에서, 인터리버 패턴은 한 쌍(예컨대, 하나의 쌍의) 정보 비트 블록 크기 K 및 송신을 위한 코딩된 비트들의 수 M에 대한 양호한 FAR 성능을 달성할 수 있고, 또 다른 쌍의 (K, M)에 대한 열악한 FAR 성능을 달성할 수 있다. FAR 성능은 (예컨대, 그러므로) 안정적이지 않을 수 있다.
FAR 성능은 (예컨대, 도 39에서의 예에 의해 도시된 바와 같은) 예를 들어, 본원에서 설명된 하나 이상의 구현들을 이용하여 안정적일 수 있거나, 신뢰가능할 수 있거나, 보장될 수 있다.
도 39는 분산된 CRC 및 인터리빙된 CRC 비트들을 갖는 NR 폴라 코드 구성 흐름의 예를 예시한다.
(예컨대, 도 39에서 도시된 바와 같은) 예들에서, K 정보 비트들은 "CRC 생성 및 인터리빙"을 통해 전달될 수 있다. CRC 다항식은 24의 길이와 같은 임의의 길이를 가질 수 있다. 다수의(예컨대, 24 개의) CRC 비트들은 (예컨대, CRC 다항식 길이에 기초하여) 생성될 수 있다. CRC 비트들은 예를 들어, 하나 이상의 규칙들에 기초하여 인터리빙될 수 있다. CRC 길이는 예를 들어, 24 비트들 또는 임의의 다른 수의 비트들일 수 있다. (예컨대, 본원에서 제공된 예들을 포함하는) 방식들은 다른 CRC 길이들에 적용될 수 있다.
(예컨대, 24 비트들과 같은) CRC 비트들은 (예컨대, 대안적으로) 생성될 수 있고, (예컨대, 도 40에서의 예에 의해 도시된 바와 같은) CRC 인터리빙 없이 (예컨대, 직접적으로) 이용될 수 있다.
도 40은 인터리빙된 CRC 비트들 없이 분산된 CRC를 갖는 NR 폴라 코드 구성 흐름의 예를 예시한다.
(예컨대, 도 40에서 도시된 바와 같은) 예들에서, K 정보 비트들은 다수의(예컨대, 2 개의) 파트들(예컨대, 네스팅된 구조 및 인터리버 패턴)을 가질 수 있는 "정보 비트들 인터리빙"을 통해 전달될 수 있다. 네스팅된 구조는 예를 들어, 인터리버 패턴의 길이 Kmax와 정합하기 위하여 K의 수를 예를 들어, 확대할 수 있다. 예들에서, K 정보 비트들은 x0, .., xK - 1를 포함할 수 있다.
네스팅된 구조의 예들에서, K 비트들은 예를 들어, 수학식 (1)에 따라 Kmax 비트들로 확대될 수 있다:
네스팅된 구조의 예들에서, K 비트들은 예를 들어, 수학식 (2)에 따라 Kmax 비트들로 확대될 수 있다:
네스팅된 구조의 예들에서, K 비트들은 예를 들어, 수학식 (3)에 따라 Kmax 비트들로 확대될 수 있다:
네스팅된 구조의 예들에서, K 비트들은 예를 들어, 수학식 (4)에 따라 Kmax 비트들로 확대될 수 있다:
인터리버 패턴(예컨대, 설계 또는 구현)은 예를 들어, CRC 다항식에 종속될 수 있다. 인터리버 패턴은 CRC 비트들을 위한 인터리빙 방식에 종속될 수 있거나(예컨대, 도 39), CRC 비트들을 위한 인터리빙 방식에 종속되지 않을 수 있다(예컨대, 도 40). (예컨대, 24 비트 CRC를 위한) 예들에서, C0, ..., C23는 (예컨대, 도 39에서의) "CRC 생성 및 인터리빙"에 의해 생성된 24 개의 인터리빙된 CRC 비트들, 또는 (예컨대, 도 40에서의) "CRC 생성"에 의해 생성된 24 개의 CRC 비트들을 표현할 수 있다.
C0에 대응하는(예컨대, 또는 생성하거나 지원하는) 정보 비트들은 제 1 파트로 인터리빙될 수 있고, C1에 대응하는(예컨대, 또는 생성하거나 지원하는) 정보 비트들은 (예컨대, 이들이 제 1 파트에 있지 않을 때에) 제 2 파트로 인터리빙될 수 있는 등과 같다. K 비트들이 (예컨대, 수학식 (1)에 따라) Kmax = 200으로 확대되는 네스팅된 구조의 예들에서, CRC 다항식은 예를 들어, 다음일 수 있다:
CRC 비트들은 (예컨대, 인터리빙된 CRC 비트들 없이) 자연적 순서화될 수 있다. 정보 비트들을 위한 인터리브 패턴은 예를 들어, 다음일 수 있다:
K 비트들이 (예컨대, 수학식 (3)에 따라) Kmax = 200으로 확대되는 네스팅된 구조의 예들에서, CRC 다항식은 예를 들어, 다음일 수 있다:
CRC 비트들은 (예컨대, 인터리빙된 CRC 비트들 없이) 자연적 순서화될 수 있다. 정보 비트들을 위한 인터리브 패턴은 예를 들어, 다음일 수 있다:
K 비트들이 (예컨대, 수학식 (1)에 따라) Kmax = 140으로 확대되는 네스팅된 구조의 예들에서, CRC 다항식은 예를 들어, 다음일 수 있다:
CRC 비트들은 (예컨대, 인터리빙된 CRC 비트들 없이) 자연적 순서화될 수 있다. 정보 비트들을 위한 인터리브 패턴은 예를 들어, 다음일 수 있다:
K 비트들이 (예컨대, 수학식 (3)에 따라) Kmax = 140으로 확대될 수 있는 네스팅된 구조의 예들에서, CRC 다항식은 예를 들어, 다음일 수 있다:
CRC 비트들은 (예컨대, 인터리빙된 CRC 비트들 없이) 자연적 순서화될 수 있다. 정보 비트들을 위한 인터리브 패턴은 예를 들어, 다음일 수 있다:
"CRC 비트 맵핑"은 예컨대, 자연적 순서에서, (예컨대, 24 개의) CRC 비트들(예컨대, 도 39에서와 같이 인터리빙되거나 도 40에서와 같이 인터리빙되지 않는지 여부)을 정보 비트들 세트의 (예컨대, 24 개의) 가장 신뢰가능한 비트 채널들로 맵핑할 수 있다. 예들에서, 24 개의 가장 신뢰가능한 비트 채널들은 자연 순서에서 선택될 수 있고 정렬될 수 있다. CRC 비트들은 자연적 순서에서 비트 채널들로 (예컨대, 일대일(one-to-one)로) 맵핑될 수 있다. (예컨대, 길이 256 비트들을 갖는 폴라 코드에 대한) 예들에서, 폴라 시퀀스 및 레이트 정합 방식들로부터 기인하는 24 개의 가장 신뢰가능한 비트 채널들은 (예컨대, 낮은 것으로부터 높은 것으로의 신뢰성 순서에서) 예를 들어, 다음일 수 있다:
자연적 순서화된 비트 채널들은 예를 들어, 다음일 수 있다:
예들에서, C0, ..., C23는 예컨대, "CRC 생성 및 인터리빙"에 의해 생성된 24 개의 인터리빙된 CRC 비트들일 수 있다. 예를 들어, C0는 비트 채널 63에 배정될 수 있고, C1은 비트 채널 95에 배정될 수 있고, C2는 비트 채널 111에 배정될 수 있는 등과 같다.
"정보 비트들 맵핑"은 예를 들어, 자연적 순서에서, Kmax 인터리빙된 정보 비트들을 정보 비트들 세트에서의 Kmax 가장 덜 신뢰가능한 비트 채널들로 맵핑할 수 있다. 예를 들어, 나머지 정보 비트들 세트는 자연적 순서에서 정렬될 수 있다. 인터리빙된 정보 비트들은 예컨대, 자연적 순서에서 비트 채널들로 (예컨대, 일대일로) 맵핑될 수 있다. (예컨대, 길이 256 비트들을 갖는 폴라 코드에 대한) 예들에서, 폴라 시퀀스 및 레이트 정합 방식들로부터 기인하는 Kmax = 26 가장 덜 신뢰가능한 비트 채널들은 (예컨대, 낮은 것으로부터 높은 것으로의 신뢰성 순서에서) 예를 들어, 다음일 수 있다:
자연적 순서화된 비트 채널들은 예를 들어, 다음일 수 있다:
예들에서, S0, ..., SKmax - 1는 예컨대, "정보 비트들 인터리빙"에 의해 생성된, 인터리빙된 Kmax 정보 비트들일 수 있다. S0은 비트 채널 61에 배정될 수 있고, S1은 비트 채널 62에 배정될 수 있고, S2는 비트 채널 91에 배정될 수 있는 등과 같다.
CRC 비트들(예컨대, 모든 CRC 비트들)은 가장 신뢰가능한 비트 채널들로 맵핑될 수 있다. 분산된 CRC 비트들의 수는 예를 들어, CRC 길이만큼 클 수 있다. CRC 비트들은 첨부된 나머지 CRC 비트들을 (예컨대, 보통과 같이) 유지하면서 (예컨대, 대안적으로) 부분적으로 분산될 수 있다. 예들에서, X 개의 CRC 비트들의 최대치는 분산될 수 있는 반면, 나머지 Y 개의 CRC 비트들은 첨부될 수 있다. 예를 들어, Y 개의 첨부된 CRC 비트들은 정보 비트들 세트에서 가장 큰 인덱스들을 갖는 비트 채널들에 (예컨대, 먼저) 할당될 수 있다. X 개의 가장 신뢰가능한 비트 채널들은 나머지 정보 비트들 세트로부터 결정될 수 있다. X 개의 분산된 CRC 비트들은 X 개의 가장 신뢰가능한 비트 채널들에 할당될 수 있다.
예들에서, X = 5 개의 CRC 비트들의 최대치는 분산될 수 있는 반면, 나머지 Y = 19 개의 CRC 비트들은 첨부될 수 있다. 정보 비트들 세트는 (예컨대, 낮은 것으로부터 높은 것으로의 신뢰성 순서에서, 예를 들어, 다음의 50 비트 채널들로 구성될 수 있다:
또는 자연적 순서에서, 예를 들어:
17 개의 첨부된 CRC 비트들은 예를 들어, 다음의 비트 채널들을 점유할 수 있다:
5 개의 분산된 CRC 비트들은 예를 들어, 나머지 정보 비트들 세트로부터의 5 개의 가장 신뢰가능한 비트 채널들을 점유할 수 있다:
CRC 비트들은 (예컨대, 또 다른 방식에서) 신뢰가능한 비트 채널들을 균일하게 점유할 수 있다. 예들에서, 동결된 비트들의 신뢰성 순서에서의 2 개의 CRC 비트들 사이의 간격은 예를 들어, 50/24 = 2(예컨대, 또는 1 및 3과 같은 다른 값들)일 수 있다. CRC 비트들의 부분은 첨부될 수 있는 반면, 나머지 CRC 비트들은 나머지 동결된 비트들을 균일하게 점유할 수 있다. 예들에서, 간격은 26/5 = 5(예컨대, 또는 4 및 6과 같은 다른 값들)일 수 있다. 오프셋은 예를 들어, 균일한 점유에서의 간격보다 더 작을 수 있다.
FAR 성능은 예를 들어, (예컨대, 하나 이상 또는 모든) CRC 비트들을 가장 신뢰가능한 비트 채널들에 할당함으로써 개선될 수 있다. 조기 종결 이득은 예를 들어, CRC 비트들 분산과 연관될 수 있는 정보 비트들을 분산시킴으로써 달성될 수 있다. (예컨대, 디코더 측 상에서의) 조기 종결 체크는 분산된 CRC 비트가 디코딩되는, 예를 들어, (예컨대, 모든) 지원하는 정보 비트들이 이미 디코딩된 시간에서 구현될 수 있다. 조기 종결 체크는 예를 들어, 분산된 CRC 비트를 위한 일부 지원하는 정보 비트들이 분산된 CRC 비트가 디코딩될 때에 이용가능하지 않거나 디코딩되지 않을 수 있을 때, (예컨대, 최후 지원하는 정보 비트가 디코딩되는 시간으로) 지연될 수 있다. (예컨대, 하나의) 정보 비트의 디코딩은 다수의 분산된 CRC 비트들로부터의 다수의 조기 종결 체크들을 트리거링할 수 있다. 조기 종결 이득은 예를 들어, 첨부된 CRC 비트들이 최후 첨부된 CRC 비트가 아닐 수 있을 때, 첨부된 CRC 비트들에 의해 달성될 수 있다.
(예컨대, 도 39 및 도 40에서의) "정보 비트들 인터리빙" 및 "CRC 생성 및 인터리빙"은 "CRC 생성 및 인터리버"로서 지칭될 수 있다. "정보 비트들 맵핑" 및 "CRC 비트들 맵핑"은 "비트 채널 맵핑"으로서 지칭될 수 있다.
"비트 채널 맵핑"이 구현될 수 있다. CRC 비트들은 정보 비트들 세트의 더 신뢰가능한 비트 채널들로 맵핑될 수 있다.
도 41은 분산된 CRC를 갖는 NR 폴라 코드 구성 도면의 예를 예시한다. "비트 채널 맵핑"은 예를 들어, 인터리빙과 폴라 인코딩 사이에서 도입될 수 있다(예컨대, 도 38 및 도 41에서 도시된 예들을 비교함).
(예컨대, 인터리버 패턴 및/또는 네스팅된 구조를 포함하는) 본원에서의 분산된 CRC 방식들은 URLLC 데이터 채널에 적용될 수 있다.
UL 제어 채널을 위하여, CRC 비트들의 수는 (nFAR + 3) 비트들일 수 있다. 하나 이상의(예컨대, 모든) 비트들은 정보 비트들의 종료부에 첨부될 수 있다. 조기 종결 이득은 CRC 비트들의 고려사항이 아닐 수 있다. nFAR = 8일 경우에, 하나 이상의 11-비트 CRC 다항식들이 (예컨대, 그 양호한 에러 검출 능력들에 기초하여) 제공될 수 있다.
nFAR = 4일 경우에, 하나 이상의 7-비트 CRC 다항식들이 (예컨대, 그 양호한 에러 검출 능력들에 기초하여) 제공될 수 있다.
nFAR = 5일 경우에, 하나 이상의 8-비트 CRC 다항식들이 (예컨대, 그 양호한 에러 검출 능력들에 기초하여) 제공될 수 있다.
nFAR = 24일 경우에, 하나 이상의 27-비트 CRC 다항식들이 (예컨대, 그 양호한 에러 검출 능력들에 기초하여) 제공될 수 있다.
nFAR = 29일 경우에, 하나 이상의 32-비트 CRC 다항식들이 (예컨대, 그 양호한 에러 검출 능력들에 기초하여) 제공될 수 있다.
nFAR = 0일 경우에, 하나 이상의 3-비트 CRC 다항식들이 (예컨대, 그 양호한 에러 검출 능력들에 기초하여) 제공될 수 있다.
제어 채널을 위한(예컨대, nFAR에 대응하는) FAR 성능 및/또는 등에 대한 CRC 길이는 페이로드 크기에 종속될 수 있거나, 페이로드 크기의 함수일 수 있다. 예를 들어, 페이로드 크기가 클 때, WTRU는 CRC 길이 L1을 선택할 수 있고; 페이로드 크기가 중간일 때, WTRU는 CRC 길이 L2를 선택할 수 있고; 및/또는 페이로드 크기가 작을 때, WTRU는 CRC 길이 L3을 선택할 수 있다. 예를 들어, L1은 L2보다 더 클 수 있고, L2은 L3보다 더 클 수 있다. 하나 이상의 임계치들은 페이로드 크기들 및 연관된 CRC 길이들을 결정하기 위하여 이용될 수 있다. 예를 들어, FAR 성능(예컨대, nFAR)에 대응하는 CRC 길이는 다음 중의 하나로부터 선택될 수 있다: 0, 4, 8, 16, 24, 32 등. 다른 값들이 선택될 수 있다.
제어 채널(예컨대, UL 및/또는 DL 제어 채널)을 위한 디코딩(예컨대, 폴라 코드들에 대한 리스트 디코딩)을 보조하기 위하여 이용된 CRC 길이는 페이로드 크기에 종속될 수 있거나, 페이로드 크기의 함수일 수 있다. 예를 들어, 페이로드 크기가 클 때, WTRU는 CRC 길이 M1을 선택할 수 있고; 페이로드 크기가 중간일 때, WTRU는 CRC 길이 M2를 선택할 수 있고; 및/또는 페이로드 크기가 작을 때, WTRU는 CRC 길이 M3을 선택할 수 있다. 예를 들어, M1은 M2보다 더 클 수 있고, M2는 M3보다 더 클 수 있다. 하나 이상의 임계치들은 페이로드 크기들 및/또는 연관된 CRC 길이들을 결정하기 위하여 이용될 수 있다. 예를 들어, 디코딩(예컨대, 폴라 코드들에 대한 리스트 코딩)을 보조하기 위한 CRC 길이는 다음 중의 하나로부터 선택될 수 있다: 0, 2, 3, 4, 5, 및 6 등. 다른 값들이 선택될 수 있다.
총 CRC 길이는 페이로드 크기에 종속될 수 있거나, 페이로드 크기의 함수일 수 있다. FAR과 같은, 상이한 목적들 및/또는 기능들을 위하여 작용하고 및/또는 제어 채널(예컨대, UL 및/또는 DL 채널)을 위한 디코딩을 보조하는 다수의 CRC를 위하여 이용된 총 CRC는 페이로드 크기에 종속될 수 있거나, 페이로드 크기의 함수일 수 있다. 예를 들어, 페이로드 크기가 클 때, WTRU는 총 CRC 길이 N1을 선택할 수 있고; 페이로드 크기가 중간일 때, WTRU는 총 CRC 길이 N2를 선택할 수 있고; 및/또는 페이로드 크기가 작을 때, WTRU는 총 CRC 길이 N3을 선택할 수 있다. 예를 들어, N1은 N2보다 더 클 수 있고, N2는 N3보다 더 클 수 있다. 하나 이상의 임계치들은 페이로드 크기들 및/또는 연관된 총 CRC 길이들을 결정하기 위하여 이용될 수 있다. 총 CRC 길이는 다수의 CRC 길이들의 합일 수 있다. 예를 들어, 총 CRC 길이는 FAR을 위하여 선택된 CRC 길이 및/또는 디코딩을 보조하기 위한 CRC 길이의 합일 수 있다. 예를 들어, FAR 성능(예컨대, nFAR)에 대응하고 디코딩을 보조하는 총 CRC 길이(예컨대, 디코딩을 보조하기 위한 CRC 길이가 3 비트들인 것에 대응하여, 폴라 디코딩을 위한 리스트 크기는 8로서 선택될 수 있음)는 다음 중의 하나로부터 선택될 수 있다: 3, 7, 11, 19, 24, 27, 32, 35. 다른 값들이 가능할 수 있다.
예들에서, 페이로드 크기(또는 정보 블록 크기)에 기초한 UL CRC 길이 선택이 구성될 수 있다:
8 <= K <= 18에 대하여, nFAR = 4이고; 이것은 다음을 제공할 수 있다: 12 <= K + nFAR <= 22
19 <= K <= 248에 대하여, nFAR = 8이고; 이것은 다음을 제공할 수 있다: 27 <= K + nFAR <= 256
249 <= K <= 496에 대하여, nFAR = 16이고; 이것은 다음을 제공할 수 있다: 265 <= K + nFAR <= 512
K > 496에 대하여, nFAR = 24이고; 이것은 다음을 제공할 수 있다: K + nFAR > 520
예들에서, 페이로드 크기(또는 정보 블록 크기)에 기초한 UL CRC 길이 선택이 구성될 수 있다:
12 <= K <= 22에 대하여, nFAR = 0이고; 이것은 다음을 제공할 수 있다: 12 <= K + nFAR <= 22
23 <= K <= 248에 대하여, nFAR = 8이고; 이것은 다음을 제공할 수 있다: 31 <= K + nFAR <= 256
249 <= K <= 496에 대하여, nFAR = 16이고; 이것은 다음을 제공할 수 있다: 265 <= K + nFAR <= 512
K > 496에 대하여, nFAR = 24이고; 이것은 다음을 제공할 수 있다: K + nFAR > 520
단일 총 CRC 길이는 단순화 및/또는 가장 큰 페이로드 크기에 대한 경우를 위하여 선택될 수 있다. 예를 들어, DL 제어 채널은 예컨대, FAR 성능을 위한 21 개의 CRC 비트들 및 폴라 코드에 대한 리스트 디코딩을 위한 3 비트들을 참작하여, 총 CRC 길이를 24 비트들로서 선택할 수 있다. 더 큰 해상도를 갖는 (예컨대, 본원에서 설명된 바와 같은) 페이로드 크기에 기초하여 UL CRC 길이를 결정하는 서브세트가 구현될 수 있다.
예들에서, 페이로드 크기(또는 정보 블록 크기)에 기초한 UL CRC 길이 선택이 다음과 같이 구성될 수 있다:
12 <= K <= 22에 대하여, nFAR = 0이고; 이것은 다음을 제공할 수 있다: 12 <= K + nFAR <= 22
23 <= K <= 248에 대하여, nFAR = 8이고; 이것은 다음을 제공할 수 있다: 31 <= K + nFAR <= 256
249 <= K에 대하여, nFAR = 16이고; 이것은 다음을 제공할 수 있다: 265 <= K + nFAR
예들에서, 페이로드 크기(또는 정보 블록 크기)에 기초한 UL CRC 길이 선택이 다음과 같이 구성될 수 있다:
12 <= K <= 14에 대하여, nFAR = 0이고; 이것은 다음을 제공할 수 있다: 12 <= K + nFAR <= 14
15 <= K <= 248에 대하여, nFAR = 8이고; 이것은 다음을 제공할 수 있다: 23 <= K + nFAR <= 256
249 <= K에 대하여, nFAR = 16이고; 이것은 다음을 제공할 수 있다: 265 <= K + nFAR
(예컨대, 정보 블록 크기의 주어진 범위에 대한) 본원에서의 nFAR 값은 페이로드 컨텐츠들에 따라 변동될 수 있다. 예를 들어, 15 <= K <= 248에 대하여, nFAR은 페이로드 컨텐츠들이 상대적으로 더 중요한 제어 정보(예컨대, PMI, RI, 및/또는 CBG 관련된 정보)를 포함할 경우에 8과 동일할 수 있다. nFAR은 페이로드 컨텐츠들이 상대적으로 덜 중요한 제어 정보를 포함할 경우에 5와 동일할 수 있다.
CRC 길이 및 연관된 다항식을 선택하기 위한 해결책은 (예컨대, UL 및/또는 DL WTRU 특정 제어 채널 및/또는 공통 제어 채널 및/또는 데이터 채널로 제한되지 않을 수 있는) 다음의 채널들에 적용될 수 있다.
NR-PUCCH 및/또는 NR-PUCCH를 위한 CRC 선택이 제공될 수 있다.
NR-PUCCH 및 NR-PUSCH는 상이한 FAR 성능 요건들을 가질 수 있다. 동일하거나 상이한 nFAR 값은 PUCCH 및/또는 PUSCH 상의 UCI에 적용하기 위하여 제안될 수 있다. 주기적 CSI, 반-주기적(semi-periodic) CSI, 비주기적 CSI, 또는 서브대역 CSI 중의 하나 이상을 포함하는 타입 I CSI 피드백은 PUCCH 또는 PUSCH 상에서 송신될 수 있다. 타입 II CSI 피드백은 PUSCH 상에서 (예컨대, 주로) 송신될 수 있다.
예들에서, 동일한 nFAR 값은 PUCCH 및 PUSCH 상의 UCI에 적용하기 위하여 제안될 수 있다. nFAR의 값은 페이로드 크기 및/또는 UCI 컨텐츠들에 종속될 수 있다(예컨대, 오직 종속됨). 인코딩이 단순화될 수 있다.
예들에서, 상이한 nFAR 값들은 PUCCH 및 PUSCH 상의 UCI에 적용하기 위하여 제안될 수 있다. 다음의 접근법들 중의 하나 이상이 이용될 수 있다.
예들에서, PUSCH는 UCI를 반송하기 위하여 PUCCH보다 더 많은 자원들을 가질 수 있다. nFAR 값 및/또는 CRC 길이는 UCI가 PUSCH 상에서 반송될 경우에 더 클 수 있다. 예를 들어, 동일한 페이로드 크기가 주어진다면, UCI가 PUSCH 상에서 송신되어야 할 경우에, 더 많은 CRC 비트들이 UCI에 추가될 수 있다.
예들에서, PUCCH는 nFAR에 대한 높은 요건(들)을 가질 수 있다. UCI가 PUCCH 상에서 반송될 경우에, 더 큰 nFAR 값 및/또는 CRC 길이를 가지는 것이 바람직할 수 있다. 예를 들어, 동일한 페이로드 크기가 주어진다면, UCI가 PUCCH 상에서 송신되어야 할 경우에, 더 많은 CRC 비트들이 UCI에 추가될 수 있다.
예들에서, 하나 이상의 CRC 길이들은 조합된 제어 및 데이터 채널에 연결될 수 있다. NR-PUCCH가 NR-PUSCH 상에서 반송되는 NR-PUSCH와 멀티플렉싱될 경우에, 더 긴 길이를 갖는 단일 CRC는 조합된 제어 및 데이터 채널에 연결될 수 있다. 동일하거나 상이할 수 있는 다수의(예컨대, 2 개의) CRC 길이들은 NR-PUCCH 및 NR-PUSCH에 별도로 연결될 수 있다. 단일 CRC의 길이는 NR-PUCCH 및 NR-PUSCH에 별도로 연결될 수 있는 다수의 CRC(예컨대, 더 짧은 CRC)의 길이들보다 더 클 수 있다.
CRC 길이는 다음 중의 하나 이상에 기초하여 계산될 수 있다: 페이로드 크기, UCI 컨텐츠들, 또는 캐리어 물리적 채널.
2 개 이상의 채널 타입들(예컨대, PUCCH 또는 PUSCH)을 위한 단일 CRC가 적용될 수 있다. CRC 생성은 다수의 채널들 상에서 송신되어야 하는 조합된 컨텐츠들 또는 페이로드들에 기초할 수 있다.
예들에서, PUCCH 및 PUSCH는 동시에 송신될 수 있고, 및/또는 PUCCH UCI는 PUSCH 상에서 피기백(piggyback)할 수 있다. 예들에서, PUCCH 및 PUSCH는 상이한 시간에서 송신될 수 있다.
단일 CRC는 예를 들어, 페이로드와 함께, PUCCH 상에서 송신될 수 있다. 단일 CRC는 예를 들어, 페이로드와 함께, PUSCH 상에서 송신될 수 있다. 단일 CRC가 페이로드와 함께 PUCCH 및/또는 PUSCH 상에서 송신될 때, 슬롯-기반 구조가 이용될 수 있고, 여기서, 슬롯은 동일한 슬롯에서 PUSCH 및 PUCCH를 포함할 수 있다. 단일 CRC가 페이로드와 함께 PUCCH 및/또는 PUSCH 상에서 송신될 때, 비-슬롯 기반 구조가 이용될 수 있고, 여기서, 하나의 비-슬롯(예컨대, 미니-슬롯(mini-slot))은 PUSCH를 포함할 수 있는 반면, 다른 비-슬롯은 PUCCH를 포함할 수 있다. 단일 CRC는 양자의 PUSCH 및 PUCCH를 갖는 단일 슬롯에 적용될 수 있다. 단일 CRC는 다수의 비-슬롯들, PUSCH를 갖는 비-슬롯들의 일부, 및 PUCCH를 갖는 비-슬롯들의 일부에 적용될 수 있다.
본원에서 설명된 접근법들 및 예들(예컨대, 채널들에 기초한 접근법들 및 예들)은 예를 들어, 페이로드 컨텐츠들 및/또는 페이로드 길이 및/또는 페이로드 송신 채널들에 기초하여, CRC 생성과 조합될 수 있다.
도 42는 주어진 UCI를 위한 CRC 길이/다항식을 선택하는 프로세스의 예를 도시할 수 있다. 프로세스는 주어진 UCI가 그 상에서 반송되는 물리적 채널, 페이로드 크기, 또는 페이로드 컨텐츠들 중의 하나 이상에 종속될 수 있다. UL 채널을 선택하기 위하여 이용된 기준은 페이로드 크기, 페이로드 컨텐츠들, 또는 UCI 주기성 등 중의 하나 이상을 포함할 수 있다. 선택된 채널이 PUSCH일 경우에, UCI는 데이터 상에서 피기백할 수 있거나 피기백하지 않을 수 있다. 선택된 채널이 PUSCH일 경우에, 더 큰 CRC 길이를 위한 페이로드 크기 임계치(예컨대, 도 42에서의 X1)는 PUCCH를 위한 페이로드 크기 임계치(예컨대, 도 42에서의 X2)보다 일반적으로 더 클 수 있다.
UCI가 PUSCH 상에서 데이터로 피기백할 경우에, 폴라 인코딩된 UCI 비트들의 자원 맵핑은 (예컨대, 전방-로딩된 DMRS를 포함하는) UL DMRS(들) 및/또는 아마도 추가적인 구성된 DMRS(들) 근처에서 배정될 수 있다. 예를 들어, UCI 맵핑은 가장 높은 우선순위로 전방-로딩된 또는 미리 정의된 DMRS(들)에 인접한 자원 엘리먼트들 또는 OFDM 심볼들로 맵핑될 수 있고, 및/또는 두 번째 가장 높은 우선순위로 추가적인 구성된 DMRS에 인접한 자원 엘리먼트들 또는 OFDM 심볼들로 맵핑될 수 있다. 나머지 UCI(예컨대, 만약 존재한다면)는 DMRS(들) 근처에서 이전에 할당되었던 UCI 비트들에 인접한 자원 엘리먼트들 또는 OFDM 심볼들로 맵핑될 수 있다. 맵핑 규칙은 순서대로(예컨대, 첫 번째로 주파수 및 두 번째로 시간의 순서대로) 되어 있을 수 있다.
UL 제어 채널을 위한 세그먼트화가 제공될 수 있다.
분산된 CRC 방식은 (예컨대, 본원에서 설명된 바와 같은) 조기 종결 이득을 달성하기 위하여 적용될 수 있다. 일부 환경들에서, 분산된 CRC 방식은 예컨대, UL 제어 채널을 위하여 적용되지 않을 수 있다. 세그먼트화는 환경들에서 이용될 수 있다. UL 제어 채널이 예로서 설명되지만, 동일한 방식은 분산된 CRC 방식이 이용되지 않는 임의의 다른 채널들에 적용될 수 있다.
도 43은 UCI 세그먼트화 및/또는 CRC 연결의 일 예의 구현을 예시한다. UCI 크기 K 및/또는 송신을 위한 코딩된 비트들의 수 M이 주어진다면, WTRU는 세그먼트화가 이용되는지(예컨대, 필요한지) 또는 그렇지 않은지 여부를 판정(예컨대, 먼저 판정)할 수 있다. UCI 세그먼트화는 큰 K 및 M을 위하여 이용될 수 있다(예컨대, 큰 K 및 M을 위하여 오직 필요함). 예를 들어, UL 제어 채널을 위한 최대 마더 코드 길이는 1024 비트들보다 더 많지 않을 수 있다. 반복은 1024 비트들보다 더 큰 M을 위한 양호한 BLER 성능을 달성하지 않을 수 있다. 작은 K 및 M에 대하여, 세그먼트가 이용되지(예컨대, 필요하지) 않을 수 있다. (K, M)과 유사하거나 동등하게, 2 개의 파라미터들(K, R)은 세그먼트화가 필요한지 여부를 판정할 시에 이용될 수 있고, 여기서, R은 코드 레이트이다. 예들에서, 세그먼트화는 K > Kthr 및 R < Rthr일 경우에 이용될 수 있다. 임계치들 Kthr 및 Rthr은 이용된 변조 순서에 종속될 수 있다. 예를 들어, QPSK를 위한 임계치들 Kthr 및 Rthr은 16QAM을 위한 임계치들 Kthr 및 Rthr과 상이할 수 있다.
세그먼트화가 이용되지(예컨대, 필요하지) 않을 경우에, CRC 비트들은 UCI 페이로드에 첨부될 수 있다. CRC 길이는 UCI 컨텐츠들 및/또는 UCI 페이로드 크기들 및/또는 UCI를 반송하기 위한 물리적 채널들에 종속될 수 있다.
세그먼트화가 이용될(예컨대, 필요할) 경우에, 제 1 레벨 또는 CRC 비트들이 첨부될 수 있다(예컨대, 먼저 첨부될 수 있음). CRC(예컨대, 도 43에서의 CRC1)는 예를 들어, 수신기 측에서 세그먼트들을 조합할 때, 에러 검출을 위하여 이용될 수 있다. CRC는 길이 0일 수 있다.
세그먼트화가 (예컨대, 첨부된 제 1 레벨 CRC 비트들을 갖는 UCI 페이로드 상에서) 적용될 수 있다. 세그먼트화는 상이한 기준, 예컨대, 동일 길이 세그먼트화 및/또는 UCI 컨텐츠들 기반 세그먼트화에 기초할 수 있다. 세그먼트화는 다양한 방법들로 수행될 수 있다.
예들에서, 세그먼트화는 각각의 세그먼트에 첨부된 후속 CRC 비트들을 고려하지 않고도, 각각의 세그먼트가 동일하거나 유사한 길이인 것을 보장할 수 있다.
예들에서, 세그먼트화는 각각의 세그먼트에 첨부된 후속 CRC 비트들을 고려함으로써, 각각의 세그먼트가 동일하거나 유사한 길이인 것을 보장할 수 있다.
예들에서, 세그먼트화는 세그먼트의 각각이 동일하거나 유사한 길이인 것을 보장하지 않을 수 있다(예컨대, 보장할 필요가 없을 수 있음). 세그먼트화는 각각의 세그먼트가 어떤 UCI들을 포함할 수 있다는 것을 보장할 수 있다. 이 예에서, 세그먼트화는 다양한 접근법들을 통해, 각각의 세그먼트가 어떤 UCI들을 포함할 수 있다는 것을 보장할 수 있다. 접근법에서, 중요한 UCI 정보(예컨대, ACK/NACK, RI, PMI)는 세그먼트(들)에 배정될 수 있다. 덜 중요한 UCI 정보는 또 다른 세그먼트(들)에 배정될 수 있다. 접근법에서, 중요한 UCI 정보는 다수의(예컨대, 양자의) 세그먼트들에 균등하게 배정될 수 있다. 덜 중요한 UCI 정보는 다수의(예컨대, 양자의) 세그먼트들에 균등하게 배정될 수 있다.
(예컨대, 각각의) 세그먼트는 그 자신의 길이 및/또는 컨텐츠들을 가질 수 있다. UCI 컨텐츠들 및 길이들에 기초하여, 일부(예컨대, 적당한) CRC 비트들은 (예컨대, 각각의) 세그먼트에 추가될 수 있다. 각각의 세그먼트에 적용된 CRC 길이들은 동일하거나 상이할 수 있다. 이것은 상이한 CRC 다항식들이 각각의 세그먼트를 위하여 이용될 수 있다는 것을 암시할 수 있다. CRC들의 하나 또는 양자 또는 일부는 길이 0일 수 있다.
세그먼트화가 적용될 경우에, 각각의 세그먼트는 상이한 코드 레이트에 대응할 수 있다. 예를 들어, 세그먼트가 더 중요한 UCI 컨텐츠들을 포함할 경우에, 그것은 더 낮은 코드 레이트로 인코딩될 수 있다. 세그먼트가 덜 중요한 UCI 컨텐츠들을 포함할 경우에, 그것은 더 높은 코드 레이트로 인코딩될 수 있다.
도 44는 큰 UCI를 세그먼트화하는 컨텐츠들의 예를 도시한다. 소스 정보는 큰 UCI 및/또는 UCI들의 멀티플렉스(multiplex)일 수 있다. CRC1은 큰 UCI의 종료부에서 연결(예컨대, 먼저 연결)될 수 있다. 이 CRC1은 에러 검출을 위하여 이용될 수 있다. CRC1을 갖는 큰 UCI는 세그먼트화될 수 있다. 가정들은 2 개의 세그먼트들이 적용된다는 것을 포함할 수 있다: 세그먼트 1 및 세그먼트 2. 세그먼트화는 동일한 길이에 기초할 수 있고 및/또는 UCI 컨텐츠들에 기초할 수 있다. 예를 들어, 세그먼트 1은 예를 들어, CBG 레벨 ACK/NACK, RI, 또는 PMI 중의 하나 이상을 포함하는 더 중요한 정보를 포함할 수 있다. 세그먼트 2는 덜 중요한 정보, 예컨대, CQI를 포함할 수 있다.
다수의(예컨대, 2 개의 별도의) CRC들(예컨대, CRC2 및 CRC3)은 (예컨대, 각각의) 세그먼트에 첨부될 수 있다. CRC 길이/CRC 다항식은 상이한 UCI 컨텐츠들 및/또는 페이로드 크기들에 대하여 상이할 수 있다.
첨부된 CRC를 갖는 세그먼트들이 인코딩될 수 있다. 상이한 코딩 레이트들은 예를 들어, 각각의 세그먼트의 컨텐츠들에 따라, 세그먼트들에 적용될 수 있다(예컨대, 각각의 세그먼트를 위한 상이한 코딩 레이트).
SCI 폴라 인코딩 프로세스는 본원에서 제공될 수 있거나 이용될 수 있다.
사이드링크(sidelink)는 예를 들어, LTE에서 디바이스-대-디바이스(device-to-device; D2D) 통신 및/또는 차량-대-사물(vehicle-to-everything; V2X) 통신을 위하여 이용될 수 있다. 사이드링크 제어 채널(들)을 위한 채널 코딩 프로세스는 예를 들어, PSCCH 채널을 위한 데이터를 생성하기 위하여 이용될 수 있다.
도 45는 SCI 세그먼트화 및/또는 채널 인코딩의 프로세스의 예를 예시한다. SCI 크기 K 및 송신을 위한 코딩된 비트들의 수 M(예컨대, 또는 동등하게 또는 유사하게, 코딩 레이트 R)이 주어지면, WTRU는 세그먼트화가 이용되어야 하는지(예컨대, 필요한지) 또는 그렇지 않은지 여부를 먼저 판정할 수 있다. 예를 들어, SCI 세그먼트화는 큰 K 및 M을 위하여 이용(예컨대, 오직 필요함)될 수 있다. 큰 K 및 M을 위하여(예컨대, 오직 위하여) 일반적으로 이용되는 SCI 세그먼트화에 대한 이유는, UL 제어 채널을 위한 최대 마더 코드 길이가 1024 비트들보다 더 많지 않을 수 있고, 반복이 1024 비트들보다 더 큰 M을 위한 충분한 BLER 성능을 달성하지 않을 수 있다는 것을 포함할 수 있다. 작은 K 및/또는 작은 M에 대하여(예컨대, 큰 R에 대하여), 세그먼트화가 필요하지 않을 수 있다. 예들에서, 세그먼트화는 K > Kthr 및 R < Rthr일 경우에 이용될 수 있다. 임계치들 Kthr 및 Rthr은 이용된 변조 순서에 종속될 수 있다. 예를 들어, QPSK를 위한 임계치들 Kthr 및 Rthr은 16QAM을 위한 임계치들 Kthr 및 Rthr과 상이할 수 있다.
세그먼트화가 이용되지(예컨대, 필요하지) 않을 경우에, CRC 비트들은 SCI 페이로드에 첨부될 수 있다. CRC 길이는 SCI 컨텐츠들 및/또는 SCI 페이로드 크기들에 종속될 수 있다.
세그먼트화가 이용될(예컨대, 필요할) 경우에, CRC 비트들의 제 1 레벨이 첨부될 수 있다(예컨대, 먼저 첨부될 수 있음). 제 1 레벨 CRC(예컨대, 도 45에서의 CRC1)는 예를 들어, 수신기 측에서 세그먼트들을 조합할 때, 에러 검출을 위하여 이용될 수 있다. 제 1 레벨 CRC는 길이 0일 수 있다.
세그먼트화가 적용될 수 있다. 세그먼트화는 상이한 기준, 예를 들어, 동일 길이 세그먼트화 또는 SCI 컨텐츠들 기반 세그먼트화에 기초할 수 있다. 세그먼트화는 예를 들어, 다음의 방법들 중의 하나 이상으로 적용될 수 있거나, 세그먼트화는 동일하거나 유사한 길이인 세그먼트들을 제공(예컨대, 세그먼트들의 각각이 그러한 것을 보장)할 수 있거나, 세그먼트화는 SCI들의 어떤 피스들을 포함하는 세그먼트들을 제공(예컨대, 세그먼트들의 각각이 그러한 것을 보장)할 수 있다.
세그먼트화는 예를 들어, 각각의 세그먼트에 첨부된 후속 CRC 비트들을 고려하거나 고려하지 않고도, 동일하거나 유사한 길이인 세그먼트들을 제공(예컨대, 세그먼트들의 각각이 그러한 것을 보장)할 수 있다. 에러 패딩(error padding)이 (예컨대, 필요할 경우에) 적용될 수 있다.
세그먼트화는 세그먼트들의 각각이 동일하거나 유사한 길이인 것을 보장할 필요가 없을 수 있다. 예들에서, 세그먼트화는 SCI들의 어떤 피스들을 포함하는 세그먼트들을 제공(예컨대, 세그먼트들의 각각이 그러한 것을 보장)할 수 있다. 예를 들어, 중요한 SCI 정보(예컨대, ACK/NACK, RI, PMI)는 세그먼트에 배정될 수 있고, 및/또는 덜 중요한 SCI 정보는 또 다른 세그먼트에 배정될 수 있다. 예를 들어, 일부 SCI 정보(예컨대, 중요한 SCI 정보)는 다수(예컨대, 양자의 세그먼트들)에 배정될 수 있고(예컨대, 균등하게 배정될 수 있음), 다른 SCI 정보(예컨대, 덜 중요한 SCI 정보)는 다수(예컨대, 양자의 세그먼트들)에 배정될 수 있다(예컨대, 균등하게 배정될 수 있음).
세그먼트(예컨대, 각각의 세그먼트)는 그 자신의 길이 및/또는 컨텐츠들을 가질 수 있다. 예를 들어, 적당한 CRC 비트들은 예를 들어, SCI 컨텐츠들 및 길이들에 기초하여, 각각의 세그먼트에 추가될 수 있다. 각각의 세그먼트에 적용된 CRC 길이들은 동일하거나 상이할 수 있다. 상이한 CRC 다항식들이 각각의 세그먼트를 위하여 이용될 수 있다는 것이 암시될 수 있다. CRC들의 하나, 양자, 또는 더 많은 것은 길이 0일 수 있다. 사이드링크는 업링크 또는 다운링크로부터의 상이한 CRC 다항식을 이용할 수 있다. (예컨대, 각각의) 세그먼트를 위한 CRC 길이는 SCI 페이로드 컨텐츠들, 페이로드 크기, 또는 반송 채널(예컨대, PSCCH 또는 PSDCH) 중의 하나 이상에 종속될 수 있다.
세그먼트화가 적용될 경우에, 각각의 세그먼트는 상이한 코드 레이트에 대응할 수 있다. 예를 들어, 세그먼트가 더 중요한 SCI 컨텐츠들을 포함할 경우에, 세그먼트는 더 낮은 코드 레이트로 인코딩될 수 있다. 세그먼트가 덜 중요한 SCI 컨텐츠들을 포함할 경우에, 세그먼트는 더 높은 코드 레이트로 인코딩될 수 있다.
세그먼트(예컨대, 각각의 세그먼트)는 폴라 인코딩될 수 있다. 폴라 인코더의 마더 코드 길이는 CRC 길이를 갖는 페이로드 크기 및/또는 송신을 위한 코딩된 비트들의 수 M(예컨대, 유사하게 또는 동등하게, 코드 레이트 R)에 종속될 수 있다. 코딩된 비트들은 레이트 정합을 위하여 원형 버퍼에서 저장될 수 있다. 서브-블록 인터리빙은 코딩된 비트들이 원형 버퍼로 저장되기 전에 적용될 수 있다. 서브-블록들의 수는 8, 16, 32, 또는 다른 수들일 수 있다.
레이트 정합 방식은 예를 들어, CRC를 갖는 페이로드 크기 및/또는 송신을 위한 코딩된 비트들의 수에 따라, 펑처링, 반복, 또는 단축 중의 하나 이상 중에서 선택될 수 있다. 펑처링을 위하여, 송신들을 위한 비트들은 예를 들어, 원형 버퍼의 중간으로부터 시작하고 원형 버퍼의 종료부에서 종료하여, 순차적으로 선택될 수 있다. 단축을 위하여, 송신들을 위한 비트들은 예를 들어, 원형 버퍼의 시작부로부터 시작하고 원형 버퍼의 중간에서 종료하여, 순차적으로 선택될 수 있다. 반복을 위하여, 송신들을 위한 비트들은 원형 버퍼의 시작부에서 시작하여, 순차적으로 선택될 수 있다. 펑처링을 위하여, 펑처링된 비트들에 대응하는 일부 동결된 비트 확장이 적용될 수 있다.
레이트-정합된 비트들은 원형 버퍼로부터 택해질 수 있다. 레이트-정합된 비트들은 채널 인터리버를 통과할 수 있거나 통과하지 않을 수 있다. 예를 들어, 삼각형 채널 인터리버는 레이트-정합된 비트들에 적용될 수 있다.
뉴 라디오 WTRU 특정 스크램블링이 본원에서 설명될 수 있다.
16 비트들로부터 24 비트들로의 DL 제어 채널을 위한 CRC 비트들의 증가로, 본원에서 설명된 WTRU 특정 스크램블링은 이에 따라 조절될 수 있다.
WTRU 특정 스크램블링을 갖는 뉴 라디오 폴라 코드 구성이 본원에서 설명될 수 있다. WTRU 특정 스트램블링은 에러 검출 성능을 증대시킬 수 있다. 예를 들어, 비-의도된 데이터는 예컨대, WTRU ID에서의 차이로 인해 디코딩되지 않을 수 있다. 이것은 거짓 경보 레이트를 감소시킬 수 있다. 디코딩은 예컨대, CRC 비트들 오정합으로 인해 더 조기에 정지될 수 있다. 이것은 (예컨대, WTRU에 의한) 조기 종결을 가능하게 할 수 있다.
도 46은 DL 제어 채널을 위한 분산된 CRC 및 WTRU-특정 스크램블링을 갖는 일 예의 폴라 코드 구성 흐름을 예시한다. 도 46에서 보여진 바와 같이, CRC 스크램블링 블록은 (예컨대, 도 38과 비교하여) 예를 들어, CRC 생성 블록과 인터리빙 블록 사이에 삽입될 수 있다. CRC 스크램블링 블록으로의 하나의 입력은 WTRU-ID 또는 C-RNTI일 수 있다. 다른 RNTI들이 입력으로서 고려될 수 있다: 임시 C-RNTI, 반-지속적 스케줄링(semi-persistent scheduling; SPS) C-RNTI, 페이징-RNTI(paging-RNTI; P-RNTI), 라디오 네트워크 RNTI(radio network RNTI; RA-RNTI), 송신 전력 제어(transmit power control; TPC) 물리적 업링크 공유된 채널(PUSCH)-RNTI, TPC-물리적 업링크 제어 채널(PUCCH)-RNTI, 및/또는 등.
예들에서, 스크램블링 동작은 다음과 같을 수 있다: WTRU-ID는 예컨대, 초기 시퀀스로서, 의사-랜덤 시퀀스들 생성을 통과(예컨대, 먼저 통과)할 수 있다. 의사-랜덤 시퀀스들 생성은 골드 시퀀스 또는 다른 시퀀스들에 기초할 수 있다. 최초의(예컨대, 또는 특정 오프셋 후의) 24 개의 생성된 의사-랜덤 시퀀스 비트들은 24 개의 CRC 비트들과의 XOR 동작들을 가지기 위하여 이용될 수 있다.
예들에서, 스크램블링 동작은 WTRU-ID를 CRC 비트들의 일부 또는 전부와 직접적으로 XOR할 수 있다. WTRU-ID가 16 비트들(예컨대, 오직 16 비트들)일 경우에, XOR 동작은 최초 또는 최후의 16 개의 CRC 비트들을 향해 수행될 수 있다. WTRU-ID는 16 비트들로부터 24 비트들로 사이클링될 수 있고, 24 개의 CRC 비트들과 XOR할 수 있다.
16-비트 WTRU-ID가 CRC 비트들의 일부와 XOR할 경우에는, XOR된 CRC 비트들의 일부가 예컨대, FAR 성능을 개선시키기 위하여 그 분산된 CRC 비트들을 포함할 수 있다(예컨대, 포함하는 것을 선호함). 첨부된 CRC 비트들(예컨대, 오직 첨부된 CRC 비트들)은 WTRU-ID와 XOR될 수 있다. 16-비트 WTRU-ID가 본원에서 설명된 바와 같이 CRC 비트들의 일부와 XOR할 경우에, CRC 스크램블링 동작은 도 47에서 도시된 바와 같이, 인터리빙 블록 후에 추가될 수 있다. K 정보 비트들은 CRC 스크램블링 블록을 우회할 수 있다.
스크램블링은 동결된 패리티 비트들 및 폴라 인코딩 전의 비동결된 비트들을 포함하는 하나 이상의(예컨대, 모든) 비트들에 대하여 행해질 수 있다. WTRU-ID는 예컨대, 초기 시퀀스로서, 의사-랜덤 시퀀스들 생성을 통과(예컨대, 먼저 통과)할 수 있다. 의사-랜덤 시퀀스들 생성은 골드 시퀀스 또는 다른 시퀀스들에 기초할 수 있다. 최초의(예컨대, 또는 특정 오프셋 후의) N 개의 생성된 의사-랜덤 시퀀스 비트들은 폴라 인코딩 전의 N 비트들과의 XOR 동작들을 가지기 위하여 이용될 수 있다. 하나 이상의(예컨대, 모든) N 비트들에서, 단축된 비트들은 제외될 수 있거나 포함될 수 있다.
예들에서, 스크램블링은 동결된 패리티 비트들 및 예를 들어, 폴라 인코딩 전의 비동결된 비트들을 포함하는 하나 이상의(예컨대, 모든) 비트들에 대하여 행해질 수 있다. 이 접근법은 다른 접근법들(예컨대, 본원에서 설명된 예들)과 상이할 수 있다. 다른 접근법들은 WTRU-ID를 스크램블링하는 것에(예컨대, 오직 CRC 비트들에) 초점을 맞출 수 있다. 이 접근법은 동결된 비트들, 패리티 비트들, 및/또는 정보 비트들 상에서 WTRU-ID를 스크램블링하는 것에 초점을 맞출 수 있다. 예들(예컨대, 본원에서 설명된 예들)에서, (예컨대, 오직 하나의) 디코딩 노력이 이용되고(예컨대, 필요함), 여기서, WTRU-ID 디스크램블링은 디코딩된(예컨대, 오직 디코딩된) CRC 비트들 상에서 추가될 수 있다. 이 접근법에서, 다수의 디코딩 시험들은 예를 들어, 각각의 후보 WTRU-ID, 예컨대, TPC-RNTI, SPS-RNTI, P-RNTI, RA-RNTI 등에 대하여 한 번씩 이용될 수 있다(예컨대, 필요함).
적당한 WTRU-ID(들)는 예를 들어, 다수의 WTRU-ID에 기초한 다수의 가설 디코딩을 회피하기 위하여, 동결된 비트들, 패리티 비트들, 및 비동결된 비트들 상에서 적당한 WTRU-ID(들)를 스크램블링할 때에 적용될 수 있다. 도 48은 WTRU-ID(예컨대, 적당한 WTRU-ID)를 결정하는 구현을 예시한다. 예를 들어, DCI 메시지가 (예컨대, 오직) WTRU-특정 검색 공간에 놓여져야 하는지 여부가 결정될 수 있다. DCI 메시지가 WTRU-특정 검색 공간에서 놓여져야 할(예컨대, 오직 놓여져여 할) 경우에, C-RNTI는 스크램블링을 위하여 이용될 수 있다. 오직 C-RNTI가 디스크램블링을 위하여 WTRU에 의해 이용될 경우에, 가설 디코딩이 필요하지 않을 수 있다. DCI 메시지가 오직 WTRU-특정 검색 공간에 놓여져야 하지 않을 경우에, DCI 메시지가 그룹-공통 검색 공간에 놓여져야 하는지 여부가 결정될 수 있다. 예를 들어, DCI 메시지가 공통 검색 공간에 놓여져야 할 경우에, WTRU는 이것이 그룹 공통 DCI인지 여부를 추가로 체크할 수 있고, WTRU는 DCI를 (예컨대, 오직) 그룹 공통 검색 공간에 놓을 수 있다. 이것이 그룹 공통 DCI일 경우에, 그룹 공통 RNTI는 스크램블링 동작을 위하여 이용될 수 있다. 이것이 그룹 공통 DCI가 아닐 경우에, gNB는 가능한 RNT들의 일부(예컨대, 전부)를 조합할 수 있다. 조합은 가능한 RNTI들의 일부(예컨대, 전부)를 XOR할 수 있고, 및/또는 가능한 RNTI의 일부(예컨대, 전부)를 멀티플렉싱할 수 있다. 조합된 RNTI는 스크램블링 동작을 위하여 이용될 수 있다. WTRU-ID(예컨대, C-RNTI, 그룹-공통-RNTI, 또는 다른 RNTI들의 조합)는 예를 들어, 의사-랜덤 시퀀스(들)를 생성하기 위한 초기 단계로서 이용될 수 있다. 적당한 WTRU-ID(들)의 스크램블링은 또한, 코딩된 비트들에 적용될 수 있다.
시스템들, 방법들, 및 수단들은 뉴 라디오를 위한 폴라 코딩을 위하여 개시되었다. 보조 비트 보조된(ABA) 폴라 코드 구성(PCC)은 예를 들어, 상이한 설계 목적들(예컨대, 에러 검출(ED), 에러 정정(EC), 조기 종결(ET), 및 리스트 프루닝)을 갖는 NR 채널들을 위하여 이용될 수 있다. 제어 채널(예컨대, NR-PDCCH)을 위한 폴라 코딩은 예를 들어, 조기 종결(ET) 기반 폴라 코딩을 포함할 수 있다. 폴라 코딩은 NR-PBCH를 위하여 제공될 수 있고, 이것은 SS 블록들 상에서 조합하는 것 및/또는 SFN 상에서 조합하는 것을 포함할 수 있다. 조기 종결을 위한 폴라 코딩 구성은 예를 들어, 인터리버 설계 및 CRC 다항식들, 리스트 프루닝 설계 및 구성, WTRU 특정 스크램블링, 조기 종결을 위한 세그먼트화, NR 인터리버 설계 및 CRC 다항식들, 및/또는 NR WTRU 특정 스크램블링을 포함할 수 있다. PCC는 예를 들어, CRC 비트들을 인터리빙하거나 인터리빙하지 않고도, CRC를 분산시킬 수 있다. 거짓 경보 레이트(FAR) 성능은 예를 들어, CRC 비트들을 가장 신뢰가능한 비트 채널들에 할당함으로써 개선될 수 있다. 조기 종결 이득은 예를 들어, CRC 비트들 분산과 연관된 정보 비트들을 분산시킴으로써 달성될 수 있다.
특징들, 엘리먼트들, 및 액션들(예컨대, 프로세스들 및 수단들)은 비-제한적인 예들로서 설명된다. 예들은 LTE, LTE-A, 뉴 라디오(NR), 또는 5G 프로토콜들에 관한 것일 수 있지만, 본원에서 발명 요지는 다른 무선 통신들, 시스템들, 서비스들, 및 프로토콜들에 적용가능하다. 설명된 발명 요지의 각각의 특징, 엘리먼트, 액션, 또는 다른 양태는 도면들 또는 설명에서 제시되든지 간에, 단독으로, 또는 다른 발명 요지와 함께, 알려지거나 알려지지 않든지 간에, 임의의 순서에서, 본원에서 제시된 예들에 관계 없는 것을 포함하는 임의의 조합으로 구현될 수 있다.
WTRU는 물리적 디바이스의 아이덴티티, 또는 가입 관련된 아이덴티티들, 예컨대, MSISDN, SIP URI 등과 같은 사용자의 아이덴티티를 지칭할 수 있다. WTRU는 애플리케이션-기반 아이덴티티들, 예컨대, 애플리케이션 당 이용될 수 있는 사용자 명칭들을 지칭할 수 있다.
gNB는 WTRU로 송신될 수 있는 MIB를 수신할 수 있다. MIB는 시간 인덱스 및 페이로드에 대응할 수 있는 하나 이상의 비트들을 포함할 수 있다. 시간 인덱스는 SS 블록 인덱스들 및 절반 프레임 표시자 비트를 포함할 수 있다. gNB는 자연적 순서 및/또는 신뢰성 순서를 달성(예컨대, 적용된 인터리버 기능을 고려하면서, 자연적 순서 및/또는 신뢰성 순서를 달성)하기 위하여 MIB 비트들을 재순서화할 수 있다. gNB는 재순서화된 MIB를 위한 CRC를 생성할 수 있다. CRC는 24 비트들을 포함할 수 있다. CRC의 최후의 16 비트들은 WTRU 기반 식별자(예컨대, C-RNTI, 임시 C-RNTI, P-RNTI, RA-RNTI, TPC-PUSCH-RNTI, TPC-PUCCH-RNTI 등)로 스크램블링될 수 있다. gNB는 재순서화된 MIB 및 스크램블링된 CRC에 대한 인터리빙 동작을 수행할 수 있다. gNB는 폴라 인코딩을 인터리빙된 비트들에 적용할 수 있다.
위에서 설명된 프로세스들은 컴퓨터 및/또는 프로세서에 의한 실행을 위하여 컴퓨터-판독가능 매체 내에 편입된 컴퓨터 프로그램, 소프트웨어, 및/또는 펌웨어에서 구현될 수 있다. 컴퓨터-판독가능 매체들의 예들은 (유선 및/또는 무선 접속들 상에서 송신된) 전자 신호들 및/또는 컴퓨터-판독가능 저장 매체들을 포함하지만, 이것으로 제한되지는 않는다. 컴퓨터-판독가능 저장 매체들의 예들은 판독 전용 메모리(read only memory; ROM), 랜덤 액세스 메모리(random access memory; RAM), 레지스터(register), 캐시 메모리(cache memory), 반도체 메모리 디바이스들, 내부 하드 디스크들 및 분리가능 디스크들과 같은, 그러나 이것으로 제한되지는 않는 자기 매체들, 자기-광 매체들, 및/또는 CD-ROM 디스크들 및/또는 디지털 다기능 디스크(digital versatile disk; DVD)들과 같은 광학 매체들을 포함하지만, 이것으로 제한되지는 않는다. 소프트웨어와 연관된 프로세서는 WTRU, 단말, 기지국, RNC, 및/또는 임의의 호스트 컴퓨터에서의 이용을 위한 라디오 주파수 트랜시버를 구현하기 위하여 이용될 수 있다.

Claims (16)

  1. 무선 송수신 유닛(wireless transmit/receive unit; WTRU)에 있어서,
    메모리; 및
    프로세서를 포함하고,
    상기 프로세서는 적어도:
    물리적 다운링크 제어 채널(physical downlink control channel; PDCCH) 전송을 수신하고;
    폴라(polar) 인코딩된 비트들을 획득하도록 제 1 스크램블링 시퀀스를 사용하여 상기 PDCCH 전송을 디스크램블하고 ― 상기 제 1 스크램블링 시퀀스는 상기 WTRU와 연관된 식별자(identifier)에 기초하여 초기화됨 ― ;
    폴라 디코딩된 비트들을 생성하도록 상기 폴라 인코딩된 비트들을 디코딩하고 - 상기 폴라 인코딩된 비트들을 디코딩하도록 구성되는 것은, 상기 폴라 디코딩된 비트들 내의 적어도 하나의 보조 비트(assistance bit)의 포지션을 결정하도록 구성되는 것을 포함함 - ;
    제 2 스크램블링 시퀀스를 사용하여 상기 폴라 디코딩된 비트들의 일부분을 디스크램블하고 - 상기 폴라 디코딩된 비트들의 일부분은 상기 PDCCH 전송과 연관된 24 개의(24) 비트 사이클릭 리던던시 체크(cyclic redundancy check; CRC)의 마지막(last) 16 개의(16) 비트들을 포함하고, 상기 적어도 하나의 보조 비트는 상기 24 비트 CRC의 적어도 하나를 포함함 - ; 그리고
    상기 폴라 디코딩된 비트들의 일부분의 디스크램블이 성공적이라는 조건하에, 사이클릭 리던던시 체크(CRC)를 수행하고, 다운링크 제어 정보(downlink control information; DCI) 비트들을 획득하도록
    구성되는 것인, 무선 송수신 유닛.
  2. 제 1 항에 있어서,
    상기 제 1 스크램블링 시퀀스는, 상기 WTRU와 연관된 식별자를 사용하여 초기화되는 골드 시퀀스(Gold sequence)를 사용하여 생성된 것인, 무선 송수신 유닛.
  3. 제 2 항에 있어서,
    상기 WTRU와 연관된 식별자는 셀 무선 네트워크 임시 식별자(cell radio network temporary identifier; C-RNTI)인 것인, 무선 송수신 유닛.
  4. 제 1 항에 있어서,
    상기 24 비트 CRC는 상기 DCI 비트들과 인터리빙된(interleaved) 것인, 무선 송수신 유닛.
  5. 제 1 항에 있어서,
    상기 제 2 스크램블링 시퀀스는 상기 WTRU와 연관된 식별자에 기초하는 것인, 무선 송수신 유닛.
  6. 기지국에 있어서,
    메모리; 및
    프로세서를 포함하고,
    상기 프로세서는:
    24 개의(24) 사이클릭 리던던시 체크(CRC) 비트들을 다운링크 제어 정보(DCI) 비트들에 연결하고(attach) - 상기 24 CRC 비트들 중의 마지막 16 개의(16) 비트들은 제 2 스크램블링 시퀀스를 사용하여 스크램블되고, 상기 제 2 스크램블링 시퀀스는 무선 송수신 유닛(WTRU)과 연관된 식별자에 기초하여 초기화됨 - ;
    인터리빙된 CRC 및 DCI 비트들을 생성하도록 상기 24 CRC 비트들과 상기 DCI 비트들을 인터리빙하고 - 상기 24 CRC 비트들을 인터리빙하도록 구성되는 것은, 상기 24 CRC 비트들의 일부분을 분산시키도록 구성되는 것을 포함하며, 상기 24 CRC 비트들의 일부분은 상기 DCI와 연관된 보조 비트들임 - ;
    폴라 코딩된 비트들을 생성하도록 상기 인터리빙된 24 CRC 비트들과 상기 DCI 비트들의 폴라 코딩을 수행하고;
    제 1 스크램블링 시퀀스를 이용해 상기 폴라 코딩된 비트들을 스크램블하고; 그리고
    상기 스크램블된 폴라 코딩된 비트들을 포함하는 물리적 다운링크 제어 채널(PDCCH) 전송을 송신하도록
    구성되는 것인, 기지국.
  7. 제 6 항에 있어서,
    상기 프로세서는, 무선 송수신 유닛(WTRU)과 연관된 식별자를 사용하여 초기화되는 골드 시퀀스를 사용하여 상기 제 1 스크램블링 시퀀스를 생성하도록 구성되고, 상기 WTRU와 연관된 식별자는 셀 무선 네트워크 임시 식별자(C-RNTI)인 것인, 기지국.
  8. 제 6 항에 있어서,
    상기 기지국은 gNB인 것인, 기지국.
  9. 삭제
  10. 무선 송수신 유닛(WTRU)에 의해 구현되는 방법에 있어서,
    물리적 다운링크 제어 채널(PDCCH) 전송을 수신하는 단계;
    폴라 인코딩된 비트들을 획득하도록 제 1 스크램블링 시퀀스를 사용하여 상기 PDCCH 전송을 디스크램블하는 단계 ― 상기 제 1 스크램블링 시퀀스는 상기 WTRU와 연관된 식별자에 기초하여 초기화됨 ― ;
    폴라 디코딩된 비트들을 생성하도록 상기 폴라 인코딩된 비트들을 디코딩하는 단계 - 상기 폴라 인코딩된 비트들을 디코딩하는 것은, 상기 폴라 디코딩된 비트들 내의 적어도 하나의 보조 비트의 포지션을 결정하는 것을 포함함 - ;
    제 2 스크램블링 시퀀스를 사용하여 상기 폴라 디코딩된 비트들의 일부분을 디스크램블하는 단계 - 상기 폴라 디코딩된 비트들의 일부분은 상기 PDCCH 전송과 연관된 24 개의(24) 비트 사이클릭 리던던시 체크(CRC)의 마지막 16 개의(16) 비트들을 포함하고, 상기 적어도 하나의 보조 비트는 상기 24 비트 CRC 중 적어도 하나를 포함함 - ; 및
    상기 폴라 디코딩된 비트들의 일부분의 디스크램블이 성공적이라는 조건하에, 사이클릭 리던던시 체크(CRC)를 수행하고, 다운링크 제어 정보(DCI) 비트들을 획득하는 단계
    를 포함하는, 무선 송수신 유닛(WTRU)에 의해 구현되는 방법.
  11. 제 10 항에 있어서,
    상기 제 1 스크램블링 시퀀스는, 셀 무선 네트워크 임시 식별자(C-RNTI)를 사용하여 초기화되는 골드 시퀀스를 사용하여 생성된 것인, 무선 송수신 유닛(WTRU)에 의해 구현되는 방법.
  12. 제 10 항에 있어서,
    상기 제 2 스크램블링 시퀀스는 상기 WTRU와 연관된 식별자에 기초하는 것인, 무선 송수신 유닛(WTRU)에 의해 구현되는 방법.
  13. 제 10 항에 있어서,
    상기 24 비트 CRC는 상기 DCI 비트들과 인터리빙된 것인, 무선 송수신 유닛(WTRU)에 의해 구현되는 방법.
  14. 기지국에 의해 구현되는 방법에 있어서,
    24 개의(24) 사이클릭 리던던시 체크(CRC) 비트들을 다운링크 제어 정보(DCI) 비트들에 연결하는 단계 - 상기 24 CRC 비트들 중의 마지막 16 개의(16) 비트들은 제 2 스크램블링 시퀀스를 사용하여 스크램블되고, 상기 제 2 스크램블링 시퀀스는 무선 송수신 유닛(WTRU)과 연관된 식별자에 기초하여 초기화됨 - ;
    인터리빙된 CRC 및 DCI 비트들을 생성하도록 상기 24 CRC 비트들과 상기 DCI 비트들을 인터리빙하는 단계 - 상기 24 CRC 비트들을 인터리빙하는 것은, 상기 24 CRC 비트들의 일부분을 분산시키는 것을 포함하며, 상기 24 CRC 비트들의 일부분은 상기 DCI와 연관된 보조 비트들임 - ;
    폴라 코딩된 비트들을 생성하도록 상기 인터리빙된 24 CRC 비트들과 상기 DCI 비트들의 폴라 코딩을 수행하는 단계;
    제 1 스크램블링 시퀀스를 이용해 상기 폴라 코딩된 비트들을 스크램블하는 단계; 및
    물리적 다운링크 제어 채널(PDCCH)을 통해 상기 스크램블된 폴라 코딩된 비트들을 전송하는 단계
    를 포함하는, 기지국에 의해 구현되는 방법.
  15. 제 14 항에 있어서,
    상기 제 1 스크램블링 시퀀스는, 무선 송수신 유닛(WTRU)과 연관된 식별자를 사용하여 초기화되는 골드 시퀀스를 사용하여 생성되고, 상기 WTRU와 연관된 식별자는 셀 무선 네트워크 임시 식별자(C-RNTI)인 것인, 기지국에 의해 구현되는 방법.
  16. 삭제
KR1020197036516A 2017-06-14 2018-06-13 폴라 코딩된 pdcch 송신을 위한 2-단계 스크램블링 KR102605328B1 (ko)

Applications Claiming Priority (15)

Application Number Priority Date Filing Date Title
US201762519396P 2017-06-14 2017-06-14
US62/519,396 2017-06-14
US201762543117P 2017-08-09 2017-08-09
US62/543,117 2017-08-09
US201762551722P 2017-08-29 2017-08-29
US62/551,722 2017-08-29
US201762556292P 2017-09-08 2017-09-08
US62/556,292 2017-09-08
US201762559394P 2017-09-15 2017-09-15
US62/559,394 2017-09-15
US201762566256P 2017-09-29 2017-09-29
US62/566,256 2017-09-29
US201762586429P 2017-11-15 2017-11-15
US62/586,429 2017-11-15
PCT/US2018/037243 WO2018231924A1 (en) 2017-06-14 2018-06-13 Two-stage scrambling for polar coded pdcch transmission

Publications (2)

Publication Number Publication Date
KR20200064954A KR20200064954A (ko) 2020-06-08
KR102605328B1 true KR102605328B1 (ko) 2023-11-24

Family

ID=62817084

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020197036516A KR102605328B1 (ko) 2017-06-14 2018-06-13 폴라 코딩된 pdcch 송신을 위한 2-단계 스크램블링

Country Status (8)

Country Link
US (1) US11005597B2 (ko)
EP (1) EP3639423A1 (ko)
JP (1) JP7267939B2 (ko)
KR (1) KR102605328B1 (ko)
CN (1) CN110785952B (ko)
IL (1) IL271321B2 (ko)
TW (1) TWI771431B (ko)
WO (1) WO2018231924A1 (ko)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4075673A1 (en) * 2017-03-23 2022-10-19 QUALCOMM Incorporated Parity bit channel assignment for polar coding
EP3637653A4 (en) * 2017-06-16 2020-05-06 Huawei Technologies Co., Ltd. DATA PROCESSING METHOD AND DATA PROCESSING DEVICE
CN109150376B (zh) * 2017-06-16 2022-02-15 大唐移动通信设备有限公司 一种信道编码方法及设备
CN109150199A (zh) 2017-06-17 2019-01-04 华为技术有限公司 一种极化Polar码的交织处理方法及装置
CN109150383B (zh) * 2017-06-27 2021-08-27 华为技术有限公司 一种Polar码的编码方法及装置
JP6852169B2 (ja) * 2017-07-28 2021-03-31 エルジー エレクトロニクス インコーポレイティド 同期信号ブロックを送受信する方法及びそのための装置
CN111030707B (zh) * 2017-07-28 2020-10-27 华为技术有限公司 一种Polar码编码方法及装置
CN111418160B (zh) * 2017-09-12 2023-12-15 瑞典爱立信有限公司 用于极化码的crc交织模式
CN109525362A (zh) 2017-09-18 2019-03-26 华为技术有限公司 一种极性码的编码方法和编码装置
CN109587729B (zh) * 2017-09-29 2021-05-07 华为技术有限公司 物理下行控制信道的处理方法及相关设备
WO2019095190A1 (en) * 2017-11-16 2019-05-23 Qualcomm Incorporated Reduced overhead error detection code design for decoding a codeword
WO2019153301A1 (en) * 2018-02-11 2019-08-15 Qualcomm Incorporated Retransmission of physical uplink control channel (pucch) for ultra reliable low latency communications (urllc)
US20220141877A1 (en) * 2019-02-15 2022-05-05 Lg Electronics Inc. Method by which terminal performs random access procedure in wireless communication system, and device therefor
CN109873686B (zh) * 2019-03-11 2020-06-05 北京理工大学 一种基于极化码的5g广播信道合并接收方法
US11552732B2 (en) * 2019-06-28 2023-01-10 Viettel Group Polar coding system and parallel computation method for polar coding system
KR20210006807A (ko) * 2019-07-09 2021-01-19 삼성전자주식회사 통신 시스템에서 신호 송수신 장치 및 방법
KR20210081952A (ko) * 2019-12-24 2021-07-02 삼성전자주식회사 통신 시스템에서 극부호의 복호화 장치 및 방법
US11374686B2 (en) * 2020-02-04 2022-06-28 Qualcomm Incorporated Parity check bits for non-coherent communication
CN111444154B (zh) * 2020-03-26 2020-11-27 涵涡智航科技(玉溪)有限公司 一种在单片机系统中高效存储日志文件的方法
CN112636873B (zh) * 2020-12-18 2023-03-24 浙江三维利普维网络有限公司 数据传输方法、装置、存储介质及电子装置
WO2023030639A1 (en) * 2021-09-03 2023-03-09 Nokia Technologies Oy Facilitating improved decoding of punctured synchronization signal block data
US20230217441A1 (en) * 2022-01-04 2023-07-06 Qualcomm Incorporated Sidelink mode 1 mini-slot

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201511600A (zh) * 2007-10-29 2015-03-16 Interdigital Patent Holdings 隨雞存取頻道響應處理方法及裝置
US8300587B2 (en) * 2009-08-17 2012-10-30 Nokia Corporation Initialization of reference signal scrambling
KR101486705B1 (ko) * 2011-07-24 2015-01-26 엘지전자 주식회사 무선 통신 시스템에서 하향링크 제어 채널을 위한 비트 맵핑 방법 및 장치
US9635658B2 (en) * 2012-02-27 2017-04-25 Samsung Electronics Co., Ltd. Adaptation of control signaling transmissions to variations in respective resources
CN110224799B (zh) * 2013-04-03 2022-09-20 交互数字专利控股公司 用于公共搜索空间的方法及wtru
US9768915B2 (en) * 2013-08-20 2017-09-19 Lg Electronics Inc. Method for transmitting data by using polar coding in wireless access system
AU2014415500B2 (en) * 2014-12-22 2019-01-17 Guangdong Oppo Mobile Telecommunications Corp., Ltd. Polar code encoding method and encoding apparatus
US10285168B2 (en) * 2015-09-16 2019-05-07 Intel Corporation Systems and methods for elimination of PDCCH in resource allocation signaling for MTC devices
BR112018009074B1 (pt) * 2015-11-04 2023-12-26 Interdigital Patent Holdings, Inc Método executado em uma unidade de transmissão/recepção sem fio, e, unidade de transmissão/recepção sem fio
EP3273602B1 (en) * 2016-07-19 2022-01-26 MediaTek Inc. Low complexity rate matching design for polar codes
US10440703B2 (en) * 2017-01-10 2019-10-08 Mediatek Inc. Physical downlink control channel design for 5G new radio
CN108462554B (zh) * 2017-02-17 2021-06-15 华为技术有限公司 一种极性码的传输方法和装置
US10278168B2 (en) * 2017-05-04 2019-04-30 At&T Intellectual Property I, L.P. Multi-stage segmented downlink control information with reduced overhead

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
3GPP R1-1707686*
3GPP R1-1708316*
3GPP R1-1711442*

Also Published As

Publication number Publication date
TW201907667A (zh) 2019-02-16
US20200228236A1 (en) 2020-07-16
JP2020523858A (ja) 2020-08-06
JP7267939B2 (ja) 2023-05-02
TWI771431B (zh) 2022-07-21
CN110785952A (zh) 2020-02-11
EP3639423A1 (en) 2020-04-22
WO2018231924A1 (en) 2018-12-20
IL271321B2 (en) 2023-02-01
CN110785952B (zh) 2022-10-25
KR20200064954A (ko) 2020-06-08
IL271321B (en) 2022-10-01
US11005597B2 (en) 2021-05-11
IL271321A (en) 2020-01-30

Similar Documents

Publication Publication Date Title
KR102605328B1 (ko) 폴라 코딩된 pdcch 송신을 위한 2-단계 스크램블링
AU2018239415B2 (en) Sub-block wise interleaving for polar coding systems, procedures, and signaling
CN110249563B (zh) 用于极化译码的两级下行链路控制信息的方法及设备
US11563511B2 (en) Polar coding system for ultra-reliable low latency communication
US20220271864A1 (en) Efficient broadcast channel in beamformed systems for nr
EP4009719B1 (en) Efficient utilization of ssbs in new radio systems
EP3577803B1 (en) Synchronization signal burst, signal design, and system frame acquisition in new radio

Legal Events

Date Code Title Description
AMND Amendment
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
X091 Application refused [patent]
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant