KR102502529B1 - 폴라 코딩을 위한 패리티 비트 채널 할당 - Google Patents

폴라 코딩을 위한 패리티 비트 채널 할당 Download PDF

Info

Publication number
KR102502529B1
KR102502529B1 KR1020197030886A KR20197030886A KR102502529B1 KR 102502529 B1 KR102502529 B1 KR 102502529B1 KR 1020197030886 A KR1020197030886 A KR 1020197030886A KR 20197030886 A KR20197030886 A KR 20197030886A KR 102502529 B1 KR102502529 B1 KR 102502529B1
Authority
KR
South Korea
Prior art keywords
channel
delete delete
polar
parity check
bits
Prior art date
Application number
KR1020197030886A
Other languages
English (en)
Other versions
KR20190127888A (ko
Inventor
지안 리
창롱 수
차오 웨이
지레이 허우
징 장
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Priority to KR1020237004918A priority Critical patent/KR20230027317A/ko
Publication of KR20190127888A publication Critical patent/KR20190127888A/ko
Application granted granted Critical
Publication of KR102502529B1 publication Critical patent/KR102502529B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2906Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/09Error detection only, e.g. using cyclic redundancy check [CRC] codes or single parity bit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2957Turbo codes and decoding
    • H03M13/296Particular turbo code structure
    • H03M13/2963Turbo-block codes, i.e. turbo codes based on block codes, e.g. turbo decoding of product codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/635Error control coding in combination with rate matching
    • H03M13/6362Error control coding in combination with rate matching by puncturing
    • H03M13/6368Error control coding in combination with rate matching by puncturing using rate compatible puncturing or complementary puncturing
    • H03M13/6393Rate compatible low-density parity check [LDPC] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6561Parallelized implementations
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • H03M13/151Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
    • H03M13/152Bose-Chaudhuri-Hocquenghem [BCH] codes

Abstract

폴라 코딩 기술에서 패리티 비트들에 대한 채널 선택을 지원하는, 무선 통신을 위한 방법, 시스템 및 디바이스가 설명된다. 일부 경우에, 무선 디바이스의 인코더 또는 디코더는 신뢰도 메트릭들에 기초하여 정보 비트들, 동결 비트들 및 패리티 체크 비트들을 인코더 또는 디코더의 폴라 채널들에 할당할 수도 있다. 정보 비트들은 초기에 할당될 수도 있고, 제 1 정보 비트의 채널 인덱스에 기초하여, 패리티 체크 비트들은 제 1 정보 비트보다 높은 채널 인덱스들을 갖는 채널들에 할당될 수도 있다. 할당 후에, 비트들은 인코딩되거나 디코딩될 수도 있다.

Description

폴라 코딩을 위한 패리티 비트 채널 할당
다음은 일반적으로 무선 통신에 관한 것이고, 보다 구체적으로, 폴라 코딩을 위한 패리티 비트 채널 할당에 관한 것이다.
무선 통신 시스템들은 음성, 비디오, 패킷 데이터, 메시징, 브로드캐스트 등과 같은 다양한 타입들의 통신 콘텐츠를 제공하기 위해 널리 배치된다. 이들 시스템들은 가용 시스템 리소스들 (예를 들어, 시간, 주파수, 및 전력) 을 공유함으로써 다중의 사용자들과의 통신을 지원 가능할 수도 있다. 이러한 다중 액세스 시스템들의 예들은 코드 분할 다중 액세스 (CDMA) 시스템들, 시간 분할 다중 액세스 (TDMA) 시스템들, 주파수 분할 다중 액세스 (FDMA) 시스템들, 및 직교 주파수 분할 다중 액세스 (OFDMA) 시스템들 (예를 들어, 롱 텀 에볼루션 (LTE) 시스템, 또는 NR (New Radio) 시스템) 을 포함한다. 무선 다중 액세스 통신 시스템은, 다르게는 사용자 장비 (UE) 로 알려질 수도 있는, 다수의 통신 디바이스들을 위한 통신을 각각 동시에 지원하는 다수의 기지국들 또는 액세스 네트워크 노드들을 포함할 수도 있다.
일부 무선 통신 시스템들에서, UE 또는 기지국과 같은 송신 디바이스는 송신을 위한 코드워드를 획득하기 위해 입력 벡터의 정보 비트들을 인코딩할 수도 있다. 송신 디바이스는 에러 정정 코드 또는 패리티 체크 비트들을 사용할 수도 있어서 송신 에러들이 수신 디바이스에 의해 검출되거나 정정될 수도 있도록 한다. 인코딩은 폴라 코딩 기술을 사용하여 수행될 수도 있으며, 이는 계산적으로 복잡하고 리소스 집약적일 수도 있어서, 결과적으로 수신된 코드워드의 디코딩 실패 또는 레이턴시 문제를 초래한다.
설명된 기술들은 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 개선된 방법들, 시스템들, 디바이스들, 또는 장치들에 관한 것이다. 일반적으로, 설명된 기술들은 폴라 코딩에서 패리티 체크 비트들에 대하여 유연한 폴라 채널 선택 (예를 들어, 폴라 채널의 수, 채널 인덱스) 을 제공한다. 이 기술들은 무선 통신 시스템에서 무선 디바이스에 의해 사용될 수도 있고, 개별 폴라 채널들과 연관된 신뢰도 메트릭들에 기초하여 정보 비트들, 동결 (frozen) 비트들 및/또는 패리티 체크 비트들을 폴라 인코더 또는 디코더의 폴라 채널들에 할당하는 것을 수반할 수도 있다. 다수의 정보 비트들 중 제 1 정보 비트의 채널 인덱스에 기초하여, 패리티 체크 비트들은 제 1 정보 비트의 채널 인덱스보다 높은 채널 인덱스를 갖는 폴라 채널들에 할당될 수도 있다. 폴라 인코딩 프로세스에서 사용될 때, 이러한 기술들은 감소된 수의 패리티 체크 비트들을 사용하지만 여전히 허용가능한 블록 에러 레이트 (BLER) 를 유지함으로써 디코딩 성능을 개선할 수도 있다.
무선 통신을 위한 방법이 설명된다. 이 방법은 인코딩하기 위해 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 식별하는 단계, 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 적어도 부분적으로 기초하여, 정보 비트들의 세트 중 제 1 정보 비트에 대한 제 1 채널을 결정하는 단계, 제 1 채널의 인덱스에 적어도 부분적으로 기초하여, 패리티 체크 비트들의 세트 중 제 1 패리티 체크 비트에 대한 폴라 채널들의 세트로부터의 제 2 채널을 결정하는 단계로서, 상기 제 2 채널의 인덱스는 상기 제 1 채널의 인덱스보다 큰, 상기 제 2 채널을 결정하는 단계, 상기 제 1 채널 및 상기 제 2 채널에 적어도 부분적으로 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 인코딩하는 단계, 및 인코딩된 상기 제 1 정보 비트 및 상기 제 1 패리티 체크 비트를 포함하는 코드워드를 송신하는 단계를 포함할 수도 있다.
무선 통신을 위한 장치가 설명된다. 이 장치는 인코딩하기 위해 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 식별하는 수단, 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 적어도 부분적으로 기초하여, 정보 비트들의 세트 중 제 1 정보 비트에 대한 제 1 채널을 결정하는 수단, 제 1 채널의 인덱스에 적어도 부분적으로 기초하여, 패리티 체크 비트들의 세트 중 제 1 패리티 체크 비트에 대한 폴라 채널들의 세트로부터의 제 2 채널을 결정하는 수단으로서, 상기 제 2 채널의 인덱스는 상기 제 1 채널의 인덱스보다 큰, 상기 제 2 채널을 결정하는 수단, 상기 제 1 채널 및 상기 제 2 채널에 적어도 부분적으로 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 인코딩하는 수단, 및 인코딩된 상기 제 1 정보 비트 및 상기 제 1 패리티 체크 비트를 포함하는 코드워드를 송신하는 수단을 포함할 수도 있다.
다른 무선 통신을 위한 장치가 설명된다. 이 장치는 프로세서, 프로세서와 전자 통신하는 메모리, 및 메모리에 저장된 명령들을 포함할 수도 있다. 이 명령들은 프로세서로 하여금, 인코딩하기 위해 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 식별하게 하고, 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 적어도 부분적으로 기초하여, 정보 비트들의 세트 중 제 1 정보 비트에 대한 제 1 채널을 결정하게 하고, 제 1 채널의 인덱스에 적어도 부분적으로 기초하여, 패리티 체크 비트들의 세트 중 제 1 패리티 체크 비트에 대한 폴라 채널들의 세트로부터의 제 2 채널을 결정하게 하는 것으로서, 상기 제 2 채널의 인덱스는 상기 제 1 채널의 인덱스보다 큰, 상기 제 2 채널을 결정하게 하고, 상기 제 1 채널 및 상기 제 2 채널에 적어도 부분적으로 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 인코딩하게 하며, 그리고 인코딩된 상기 제 1 정보 비트 및 상기 제 1 패리티 체크 비트를 포함하는 코드워드를 송신하게 하도록 동작가능할 수도 있다.
무선 통신을 위한 비일시적 컴퓨터 판독가능 매체가 설명된다. 비일시적 컴퓨터 판독가능 매체는 프로세서로 하여금, 인코딩하기 위해 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 식별하게 하고, 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 적어도 부분적으로 기초하여, 정보 비트들의 세트 중 제 1 정보 비트에 대한 제 1 채널을 결정하게 하고, 제 1 채널의 인덱스에 적어도 부분적으로 기초하여, 패리티 체크 비트들의 세트 중 제 1 패리티 체크 비트에 대한 폴라 채널들의 세트로부터의 제 2 채널을 결정하게 하는 것으로서, 상기 제 2 채널의 인덱스는 상기 제 1 채널의 인덱스보다 큰, 상기 제 2 채널을 결정하게 하고, 상기 제 1 채널 및 상기 제 2 채널에 적어도 부분적으로 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 인코딩하게 하며, 그리고 인코딩된 상기 제 1 정보 비트 및 상기 제 1 패리티 체크 비트를 포함하는 코드워드를 송신하게 하도록 동작가능한 명령들을 포함할 수도 있다.
전술한 방법, 장치, 및 비일시적 컴퓨터 판독가능 매체의 일부 예들에서, 제 2 채널을 결정하는 것은, 제 1 채널의 인덱스보다 큰 개별 채널 인덱스들을 갖는 폴라 채널들의 세트의 서브세트에 대한 개별 신뢰도 메트릭들을 결정하고, 개별 신뢰도 메트릭들에 적어도 부분적으로 기초하여 폴라 채널들의 세트의 서브세트로부터 제 2 채널을 선택하는 것을 포함한다.
전술한 방법, 장치 및 비일시적 컴퓨터 판독가능 매체의 일부 예들에서, 제 2 채널은 폴라 채널들의 세트의 서브세트의 적어도 하나의 다른 채널과 연관된 제 2 신뢰도 메트릭보다 클 수도 있는 제 1 신뢰도 메트릭과 연관될 수도 있다.
전술한 방법, 장치 및 비일시적 컴퓨터 판독가능 매체의 일부 예들에서, 패리티 체크 비트들의 세트의 수는 제 1 채널의 인덱스보다 큰 개별 채널 인덱스들을 갖는 채널들의 수의 절반에 대응한다.
전술한 방법, 장치 및 비일시적 컴퓨터 판독가능 매체의 일부 예들에서, 패리티 체크 비트들의 세트의 수는 제 1 채널의 인덱스보다 큰 개별 채널 인덱스들을 갖는 채널들의 수 이하일 수도 있다.
전술한 방법, 장치 및 비일시적 컴퓨터 판독가능 매체의 일부 예들은 제 1 채널의 인덱스에 적어도 부분적으로 기초하여, 패리티 체크 비트들의 세트의 각각의 패리티 체크 비트에 대한 폴라 채널들의 세트의 개별 채널들을 결정하기 위한 프로세스들, 특징들, 수단들 또는 명령들을 더 포함할 수도 있다. 전술한 방법, 장치, 또는 비일시적 컴퓨터 판독가능 매체의 일부 예들은 개별 채널들에 적어도 부분적으로 기초하여 각각의 패리티 체크 비트를 인코딩하기 위한 프로세스들, 특징들, 수단들 또는 명령들을 더 포함할 수 있다.
전술한 방법, 장치 및 비일시적 컴퓨터 판독가능 매체의 일부 예들에서, 개별 채널들의 각각의 인덱스는 제 1 채널의 인덱스보다 클 수도 있다.
전술한 방법, 장치 및 비일시적 컴퓨터 판독가능 매체의 일부 예들에서, 폴라 채널들의 세트 중 제 3 채널과 연관된 신뢰도 메트릭은 제 2 채널과 연관된 신뢰도 메트릭보다 클 수도 있다.
무선 통신을 위한 방법이 설명된다. 이 방법은 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 포함하는 코드워드를 수신하는 단계, 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 적어도 부분적으로 기초하여, 정보 비트들의 세트 중 제 1 정보 비트에 할당된 제 1 채널을 결정하는 단계, 제 1 채널의 인덱스에 적어도 부분적으로 기초하여, 패리티 체크 비트들의 세트 중 제 1 패리티 체크 비트에 대한 폴라 채널들의 세트로부터의 제 2 채널을 결정하는 단계로서, 상기 제 2 채널의 인덱스는 상기 제 1 채널의 인덱스보다 큰, 상기 제 2 채널을 결정하는 단계, 및 상기 제 1 채널 및 상기 제 2 채널에 적어도 부분적으로 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 디코딩하는 단계를 포함할 수도 있다.
무선 통신을 위한 장치가 설명된다. 이 장치는 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 포함하는 코드워드를 수신하는 수단, 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 적어도 부분적으로 기초하여, 정보 비트들의 세트 중 제 1 정보 비트에 할당된 제 1 채널을 결정하는 수단, 제 1 채널의 인덱스에 적어도 부분적으로 기초하여, 패리티 체크 비트들의 세트 중 제 1 패리티 체크 비트에 대한 폴라 채널들의 세트로부터의 제 2 채널을 결정하는 수단으로서, 상기 제 2 채널의 인덱스는 상기 제 1 채널의 인덱스보다 큰, 상기 제 2 채널을 결정하는 수단, 및 상기 제 1 채널 및 상기 제 2 채널에 적어도 부분적으로 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 디코딩하는 수단을 포함할 수도 있다.
무선 통신을 위한 다른 장치가 설명된다. 이 장치는 프로세서, 프로세서와 전자 통신하는 메모리, 및 메모리에 저장된 명령들을 포함할 수도 있다. 이 명령들은 프로세서로 하여금, 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 포함하는 코드워드를 수신하게 하고, 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 적어도 부분적으로 기초하여, 정보 비트들의 세트 중 제 1 정보 비트에 할당된 제 1 채널을 결정하게 하고, 제 1 채널의 인덱스에 적어도 부분적으로 기초하여, 패리티 체크 비트들의 세트 중 제 1 패리티 체크 비트에 대한 폴라 채널들의 세트로부터의 제 2 채널을 결정하게 하는 것으로서, 상기 제 2 채널의 인덱스는 상기 제 1 채널의 인덱스보다 큰, 상기 제 2 채널을 결정하게 하고, 그리고 상기 제 1 채널 및 상기 제 2 채널에 적어도 부분적으로 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 디코딩하게 하도록 동작가능할 수도 있다.
무선 통신을 위한 비일시적 컴퓨터 판독가능 매체가 설명된다. 비일시적 컴퓨터 판독가능 매체는 프로세서로 하여금, 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 포함하는 코드워드를 수신하게 하고, 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 적어도 부분적으로 기초하여 정보 비트들의 세트 중 제 1 정보 비트에 할당된 제 1 채널을 결정하게 하고, 제 1 채널의 인덱스에 적어도 부분적으로 기초하여, 패리티 체크 비트들의 세트 중 제 1 패리티 체크 비트에 대한 폴라 채널들의 세트로부터의 제 2 채널을 결정하게 하는 것으로서, 상기 제 2 채널의 인덱스는 상기 제 1 채널의 인덱스보다 큰, 상기 제 2 채널을 결정하게 하고, 그리고 상기 제 1 채널 및 상기 제 2 채널에 적어도 부분적으로 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 디코딩하게 하도록 동작가능한 명령들을 포함할 수도 있다.
전술한 방법, 장치, 및 비일시적 컴퓨터 판독가능 매체의 일부 예들에서, 제 2 채널을 결정하는 것은, 제 1 채널의 인덱스보다 큰 개별 채널 인덱스들을 갖는 폴라 채널들의 세트의 서브세트에 대한 개별 신뢰도 메트릭들을 결정하고, 개별 신뢰도 메트릭들에 적어도 부분적으로 기초하여 폴라 채널들의 세트의 서브세트로부터 제 2 채널을 선택하는 것을 포함한다.
전술한 방법, 장치 및 비일시적 컴퓨터 판독가능 매체의 일부 예들에서, 제 2 채널은 폴라 채널들의 세트의 서브세트의 적어도 하나의 다른 채널과 연관된 제 2 신뢰도 메트릭보다 클 수도 있는 제 1 신뢰도 메트릭과 연관될 수도 있다.
전술한 방법, 장치 및 비일시적 컴퓨터 판독가능 매체의 일부 예들에서, 패리티 체크 비트들의 세트의 수는 제 1 채널의 인덱스보다 큰 개별 채널 인덱스들을 갖는 채널들의 수의 절반에 대응한다.
전술한 방법, 장치 및 비일시적 컴퓨터 판독가능 매체의 일부 예들에서, 패리티 체크 비트들의 세트의 수는 제 1 채널의 인덱스보다 큰 개별 채널 인덱스들을 갖는 채널들의 수 이하일 수도 있다.
전술한 방법, 장치 및 비일시적 컴퓨터 판독가능 매체의 일부 예들은 제 1 채널의 인덱스에 적어도 부분적으로 기초하여, 패리티 체크 비트들의 세트의 각각의 패리티 체크 비트에 대한 폴라 채널들의 세트의 개별 채널들을 결정하기 위한 프로세스들, 특징들, 수단들 또는 명령들을 더 포함할 수도 있다. 전술한 방법, 장치, 또는 비일시적 컴퓨터 판독가능 매체의 일부 예들은 개별 채널들에 적어도 부분적으로 기초하여 각각의 패리티 체크 비트를 디코딩하기 위한 프로세스들, 특징들, 수단들 또는 명령들을 더 포함할 수 있다.
전술한 방법, 장치 및 비일시적 컴퓨터 판독가능 매체의 일부 예들에서, 개별 채널들의 각각의 인덱스는 제 1 채널의 인덱스보다 클 수도 있다.
전술한 방법, 장치 및 비일시적 컴퓨터 판독가능 매체의 일부 예들에서, 폴라 채널들의 세트 중 제 3 채널과 연관된 신뢰도 메트릭은 제 2 채널과 연관된 신뢰도 메트릭보다 클 수도 있다.
도 1 은 본 개시의 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 무선 통신을 위한 시스템의 예를 도시한다.
도 2 는 본 개시의 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 무선 디바이스의 예를 도시한다.
도 3 은 본 개시의 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 예시적인 폴라 채널들을 도시한다.
도 4 는 본 개시의 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 폴라 채널 신뢰도 플롯의 예를 도시한다.
도 5 는 본 개시의 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 폴라 채널 신뢰도 플롯의 예를 도시한다.
도 6 은 본 개시의 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 프로세스 흐름의 예를 도시한다.
도 7 내지 도 9 는 본 개시의 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 디바이스의 블록 다이어그램들을 도시한다.
도 10 은 본 개시의 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 무선 디바이스를 포함하는 시스템의 블록 다이어그램을 도시한다.
도 11 및 도 12 는 본 개시의 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 위한 방법들을 도시한다.
무선 채널의 손실 특성으로 인해, 송신 디바이스들, 예를 들어 기지국 또는 사용자 장비 (UE) 는 수신 디바이스들이 송신 에러들을 검출하고 정정할 수 있게 하는 에러 정정 코드들을 채용한다. 에러 정정 코드는 인코딩된 비트의 블록에 리던던시를 도입하고, 이 리던던시는 손실 채널로부터 발생한 손상된 비트를 정정하는데 사용될 수 있다. 패리티 체크 비트는 에러 정정을 위해 폴라 코딩 기술에서 동결 비트와 함께 사용될 수도 있다. 패리티 체크 비트 값은 인코딩될 정보 비트의 값에 기초하여 동적으로 및 결정적으로 설정된다. 결정적 특성으로 인해, 패리티 체크 비트는 정적 값들을 갖는 동결 비트와 동일한 방식으로 폴라 디코딩을 용이하게 하는데 사용될 수 있다. 이러한 이유로, 일부 폴라 코딩 기술은 패리티 체크 비트 동적 동결 비트를 사용한다.
일부 예들에서, 디코딩 성능을 용이하게 하기 위해, 송신될 코드워드의 가중치 분포는 패리티 체크 비트들을 포함함으로써 최적화될 수도 있다. 일부 다른 경우에, 패리티 체크 비트의 사용은 선택된 후보 경로의 조기 프루닝 (earlier pruning) 을 허용할 수도 있으며, 이는 또한 디코딩 성능을 개선할 수도 있다. 주기적 리던던시 체크 (CRC) 보조 연속 상쇄 리스트 (CA-SCL) 디코딩에 사용될 수도 있는 CRC 비트와 달리, 패리티 체크 비트는 오버헤드로 간주되지 않을 수도 있다. 예를 들어, 일부 경우에, 패리티 체크 비트는 디코더에서 (예를 들어, 디코더의 프로세서에 의해) 디코딩될 수도 있는 반면, CRC 비트는 코드워드의 나머지를 디코딩한 후에 디코딩 및/또는 검증될 수도 있다. 일부 경우에, 패리티 체크 비트들의 수는 CA-SCL 디코딩의 성능에서 역할을 할 수도 있다. 예를 들어, 패리티 체크 비트들의 수가 클수록, CA-SCL 디코딩 성능이 더 강인하다.
일부 예들에서, 폴라 코드들은 인코더 또는 디코더의 폴라 채널들의 세트로부터 각각의 폴라 채널에 패리티 체크 비트, 동결 비트, CRC 비트, 또는 정보 비트 중 하나를 결정 또는 할당함으로써 구성될 수도 있다. 할당하는 것은 폴라 채널들과 연관된 개별 신뢰도 메트릭에 기초할 수도 있다. 일부 경우에, 다단계 프로세스는 정보 비트의 할당을 위해 최대 신뢰가능한 폴라 채널을 선택하여 그 신뢰도에 따라 폴라 채널을 정렬하는 것을 수반할 수도 있다. 하나 이상의 정보 비트와 연관된 채널 인덱스 (예를 들어, 정보 비트에 할당된 최저 채널 인덱스 또는 정보 비트에 할당된 최저 신뢰가능한 채널과 연관된 채널 인덱스) 에 기초하여, 패리티 체크 비트가 할당될 수도 있다. 예를 들어, 인코더는 그 인덱스가 제 1 정보 비트에 대한 폴라 채널의 채널 인덱스보다 큰, 하나 이상의 폴라 채널들 (예를 들어, 값 'P') 을 선택할 수도 있다. 인코더는 패리티 체크 비트를 위해 'P' 폴라 채널을 선택할 수도 있다. 일부 경우에, 패리티 체크 비트들 'P' 의 수는 일정한 값 (예를 들어, 2, 4, 8, 16, 29, 75, 116) 으로서 선택될 수도 있다. 일부 다른 경우에, 값 'P' 는 그 인덱스들이 제 1 정보 비트에 대한 폴라 채널의 채널 인덱스보다 크고, 정보 비트들로서 선택되지 않는, 폴라 채널들의 수의 절반으로서 선택될 수도 있다. 부가적으로 또는 대안적으로, 'P' 는 그 인덱스들이 제 1 정보 비트에 대한 폴라 채널의 채널 인덱스보다 크고, 정보 비트들로서 선택되지 않는, 폴라 채널들의 수 이하이도록 선택될 수도 있다. 일부 예들에서, 패리티 체크 비트들 또는 정보 비트들로서 선택되지 않은 나머지 폴라 채널들은 동결 비트들로서 할당될 수도 있다.
본 개시의 양태들은 초기에, 무선 통신 시스템의 맥락에서 설명된다. 본 개시의 양태들은 다음으로, 폴라 코드에서 패리티 체크 비트 할당들을 지원하는 디바이스, 채널 및 신뢰도 플롯들을 참조하여 설명된다. 본 개시의 양태들은 추가로, 폴라 코딩을 위한 패리티 비트 채널 할당에 관련되는 프로세스 흐름, 장치 다이어그램들, 시스템 다이어그램들, 및 플로우차트들을 참조하여 예시 및 설명된다.
도 1 은 본 개시의 다양한 양태들에 따른 무선 통신 시스템 (100) 의 일 예를 예시한다. 무선 통신 시스템 (100) 은 기지국들 (105), UE들 (115), 및 코어 네트워크 (130) 를 포함한다. 일부 예들에 있어서, 무선 통신 시스템 (100) 은 롱 텀 에볼루션 (LTE), LTE-어드밴스드 (LTE-A) 네트워크, 또는 뉴 라디오 (NR) 네트워크일 수도 있다. 일부 경우들에서, 무선 통신 시스템 (100) 은 강화된 브로드밴드 통신, 초 신뢰가능 (즉, 미션 크리티컬) 통신, 저 레이턴시 통신, 및 저 비용 및 저 복잡도 디바이스들을 이용한 통신을 지원할 수도 있다. UE (115) 또는 기지국 (105) 은 폴라 코딩을 지원할 수도 있고, 따라서 송신을 위한 코드워드를 획득하기 전에 비트들을 인코딩하기 위한 인코더를 구현할 수도 있다. 코드워드는 수신 디바이스 (예를 들어, UE (115) 또는 기지국 (105)) 에서 수신될 수도 있고, 디코더를 사용하여 디코딩될 수도 있다. 인코딩 및 디코딩하기 위한 기술은 정보 비트를 인코더 또는 디코더의 폴라 채널에 할당한 다음, 정보 비트의 할당에 기초하여 인코더 또는 디코더의 다른 폴라 채널에 패리티 체크 비트를 할당하는 것을 수반할 수도 있다. 예를 들어, 인코더는 제 1 정보 비트에 대해 할당된 채널 인덱스보다 큰 채널 인덱스를 갖는 폴라 채널에 하나 이상의 패리티 체크 비트를 할당할 수도 있다.
기지국들 (105) 은 하나 이상의 기지국 안테나들을 통해 UE들 (115) 과 무선으로 통신할 수도 있다. 각각의 기지국 (105) 은 개별 지리적 커버리지 영역 (110) 에 대한 통신 커버리지를 제공할 수도 있다. 무선 통신 시스템 (100) 에 도시된 통신 링크들 (125) 은 UE (115) 로부터 기지국 (105) 으로의 업링크 송신들, 또는 기지국 (105) 으로부터 UE (115) 로의 다운링크 송신들을 포함할 수도 있다. 제어 정보 및 데이터는 다양한 기법들에 따라 업링크 채널 또는 다운링크 상에서 멀티플렉싱될 수도 있다. 제어 정보 및 데이터는, 예를 들어, 시간 분할 멀티플렉싱 (TDM) 기법들, 주파수 분할 멀티플렉싱 (FDM) 기법들, 또는 하이브리드 TDM-FDM 기법들을 이용하여 다운링크 채널 상에서 멀티플렉싱될 수도 있다. 일부 예들에 있어서, 다운링크 채널의 송신 시간 인터벌 (TTI) 동안 송신된 제어 정보는 상이한 제어 영역들 사이에서 캐스케이드 방식으로 (예를 들어, 공통 제어 영역과 하나 이상의 UE 특정 제어 영역들 사이에서) 분산될 수도 있다.
UE들 (115) 은 무선 통신 시스템 (100) 전체에 산재될 수도 있고, 각각의 UE (115) 는 고정식이거나 이동식일 수도 있다. UE (115) 는 또한, 이동국, 가입자국, 모바일 유닛, 가입자 유닛, 무선 유닛, 원격 유닛, 모바일 디바이스, 무선 디바이스, 무선 통신 디바이스, 원격 디바이스, 모바일 가입자국, 액세스 단말기, 모바일 단말기, 무선 단말기, 원격 단말기, 핸드셋, 사용자 에이전트, 모바일 클라이언트, 클라이언트, 또는 기타 다른 적합한 용어로서 지칭될 수도 있다. UE (115) 는 또한, 셀룰러 폰, 개인용 디지털 보조기 (PDA), 무선 모뎀, 무선 통신 디바이스, 핸드헬드 디바이스, 태블릿 컴퓨터, 랩탑 컴퓨터, 코드리스 폰, 개인용 전자 디바이스, 핸드헬드 디바이스, 개인용 컴퓨터, 무선 로컬 루프 (WLL) 스테이션, 사물 인터넷 (IoT) 디바이스, 만물 인터넷 (IoE) 디바이스, 머신 타입 통신 (MTC) 디바이스, 어플라이언스, 자동차 등일 수도 있다.
일부 경우들에서, UE (115) 는 또한 다른 UE들과 (예를 들어, 피어-투-피어 (P2P) 또는 디바이스-투-디바이스 (D2D) 프로토콜을 사용하여) 직접 통신 가능할 수도 있다. D2D 통신을 활용하는 UE (115) 의 그룹 중 하나 이상은 셀의 지리적 커버리지 영역 (110) 내에 있을 수도 있다. 그러한 그룹 내의 다른 UE들 (115) 은 셀의 지리적 커버리지 영역 (110) 외부에 있을 수도 있거나, 그렇지 않으면 기지국 (105) 으로부터의 송신들을 수신할 수 없다. 몇몇 경우에, D2D 통신을 통해 통신하는 UE들 (115) 의 그룹들은 각 UE (115) 가 그룹 내의 모든 다른 UE (115) 로 송신하는 일-대-다 (1:M) 시스템을 이용할 수도 있다. 일부 경우에, 기지국 (105) 은 D2D 통신을 위한 리소스의 스케줄링을 용이하게 한다. 다른 경우에, D2D 통신은 기지국 (105) 에 독립적으로 수행된다.
MTC 또는 IoT 디바이스들과 같은 일부 UE들 (115) 은 저비용 또는 저 복잡성 디바이스들일 수도 있고, 머신들 간의 자동화된 통신, 즉, 머신-투-머신 (Machine-to-Machine; M2M) 통신을 제공될 수도 있다. M2M 또는 MTC 는 디바이스들이 인간 개입 없이 서로 또는 기지국과 통신하는 것을 허용하는 데이터 통신 기술들을 지칭할 수도 있다. 예를 들어, M2M 또는 MTC 는 정보를 측정 또는 캡처하기 위한 센서들 또는 계량기들을 통합하고, 정보를 이용할 수 있는 중앙 서버 또는 애플리케이션 프로그램에 그 정보를 중계하거나 또는 프로그램 또는 애플리케이션과 상호작용하는 인간들에게 정보를 제시하는 디바이스들로부터의 통신들을 지칭할 수도 있다. 일부 UE들 (115) 은 정보를 수집하거나 또는 머신들의 자동화된 거동을 가능하게 하도록 설계될 수도 있다. MTC 디바이스들에 대한 애플리케이션들의 예들은 스마트 미터링 (smart metering), 재고 모니터링, 수위 모니터링, 장비 모니터링, 건강관리 모니터링, 야생동물 모니터링, 기상 및 지질학적 이벤트 모니터링, 기업 차량 관리 및 추적, 원격 보안 감지, 물리적 액세스 제어, 및 트랜잭션 기반의 비지니스 충전을 포함한다.
일부 경우들에 있어서, MTC 디바이스는 감소된 피크 레이트로 반이중 (일방향) 통신들을 사용하여 동작할 수도 있다. MTC 디바이스들은 또한, 활성 통신들에 관여하고 있지 않을 경우 전력 절약 "딥 슬립 (deep sleep)" 모드에 진입하도록 구성될 수도 있다. 일부 경우들에서, MTC 또는 IoT 디바이스는 미션 크리티컬 기능들을 지원하도록 설계될 수 있으며, 무선 통신 시스템은 이러한 기능들을 위해 초 신뢰가능한 통신들을 제공하도록 구성될 수 있다.
기지국들 (105) 은 코어 네트워크 (130) 와, 그리고 서로와 통신할 수도 있다. 예를 들어, 기지국들 (105) 은 백홀 링크들 (132) (예를 들어, S1 등) 을 통해 코어 네트워크 (130) 와 인터페이싱할 수도 있다. 기지국들 (105) 은 직접 또는 간접적으로 (예를 들어, 코어 네트워크 (130) 를 통해) 백홀 링크들 (134) (예를 들어, X2 등) 위로 서로 통신할 수도 있다. 기지국들 (105) 은 UE들 (115) 과의 통신을 위한 무선 구성 (radio configuration) 및 스케줄링을 수행할 수도 있거나, 또는 기지국 제어기 (미도시) 의 제어 하에서 동작할 수도 있다. 일부 예들에서, 기지국들 (105) 은 매크로 셀들, 소형 셀들, 핫 스폿들 등일 수도 있다. 기지국들 (105) 은 또한, 진화된 노드B들 (eNB들) (105) 로서 지칭될 수도 있다.
기지국 (105) 은 S1 인터페이스에 의해 코어 네트워크 (130) 에 접속될 수도 있다. 코어 네트워크는, 적어도 하나의 이동성 관리 엔티티 (MME), 적어도 하나의 서빙 게이트웨이 (S-GW), 및 적어도 하나의 패킷 데이터 네트워크 (PDN) 게이트웨이 (P-GW) 를 포함할 수도 있는 진화된 패킷 코어 (EPC) 일 수도 있다. MME 는, UE (115) 와 EPC 사이의 시그널링을 프로세싱하는 제어 노드일 수도 있다. 모든 사용자 인터넷 프로토콜 (IP) 패킷들은 그 자체가 P-GW 에 접속될 수도 있는, S-GW 를 통해 전달될 수도 있다. P-GW 는 IP 어드레스 할당뿐 아니라 다른 기능들을 제공할 수도 있다. P-GW 는 네트워크 오퍼레이터 IP 서비스들에 접속될 수도 있다. 오퍼레이터 IP 서비스들은 인터넷, 인트라넷, IP 멀티미디어 서브시스템 (IMS), 및 패킷 교환 (PS) 스트리밍 서비스를 포함할 수도 있다.
코어 네트워크 (130) 는 사용자 인증, 액세스 허가, 추적, 인터넷 프로토콜 (IP) 접속, 및 다른 액세스, 라우팅, 또는 이동성 기능들을 제공할 수도 있다. 기지국 (105) 과 같은 네트워크 디바이스들 중 적어도 일부는 액세스 노드 제어기 (ANC) 의 예일 수 있는 액세스 네트워크 엔티티와 같은 서브컴포넌트들을 포함할 수 있다. 각각의 액세스 네트워크 엔티티는 다수의 다른 액세스 네트워크 송신 엔티티들을 통해 다수의 UE들 (115) 과 통신할 수 있으며, 이들 각각은 스마트 무선 헤드 또는 TRP (transmission/reception point) 의 예일 수 있다. 일부 구성들에 있어서, 각각의 액세스 네트워크 엔티티 또는 기지국 (105) 의 다양한 기능들은 다양한 네트워크 디바이스들 (예컨대, 무선 헤드들 및 액세스 네트워크 제어기들) 에 걸쳐 분배되거나 또는 단일의 네트워크 디바이스 (예컨대, 기지국 (105)) 에 통합될 수도 있다.
무선 통신 시스템 (100) 은 700 MHz 로부터 2600 MHz (2.6 GHz) 까지의 주파수 대역들을 사용하는 초고주파 (UHF) 주파수 영역에서 동작할 수도 있지만, 일부 네트워크들 (예컨대, 무선 로컬 영역 네트워크 (WLAN)) 은 4 GHz 와 같이 높은 주파수들을 사용할 수도 있다. 이 영역은 또한 데시미터 대역으로서 공지될 수도 있는데, 왜냐하면 그 파장들은 길이가 대략 1 데시미터로부터 1 미터까지의 범위에 이르기 때문이다. UHF 파들은 주로 가시선 (line of sight) 에 의해 전파할 수도 있고, 빌딩들 및 환경적 피처들에 의해 차단될 수도 있다. 하지만, 그 파들은 옥내에 위치된 UE들 (115) 에 서비스를 제공하기에 충분하게 벽들을 관통할 수도 있다. UHF파들의 송신은, 스펙트럼의 고주파수 (HF) 또는 초고주파수 (VHF) 부분의 더 작은 주파수들 (및 더 긴 파들) 을 사용한 송신에 비교하여 더 작은 안테나들 및 더 짧은 범위 (예를 들어, 100 km 미만) 에 의해 특징지어진다. 일부 경우들에 있어서, 무선 통신 시스템 (100) 은 또한, 스펙트럼의 극 고주파수 (EHF) 부분들 (예를 들어, 30 GHz 내지 300 GHz) 을 활용할 수도 있다. 이 영역은 또한 밀리미터파 대역으로서 알려질 수도 있는데, 왜냐하면 그 파장들은 길이가 대략 1 밀리미터로부터 1 센티미터까지의 범위에 이르기 때문이다. 따라서, EHF 안테나들은 UHF 안테나들보다 훨씬 더 작을 수도 있고 더 근접하게 이격될 수도 있다. 일부 경우들에 있어서, 이는 (예를 들어, 지향성 빔포밍을 위한) UE (115) 내의 안테나 어레이들의 이용을 용이하게 할 수도 있다. 그러나, EHF 송신들은 UHF 송신들보다 훨씬 더 큰 대기 감쇠 및 더 짧은 범위를 겪게 될 수도 있다.
따라서, 무선 통신 시스템 (100) 은 UE들 (115) 과 기지국들 (105) 사이의 밀리미터파 (mmW) 통신을 지원할 수도 있다. mmW 또는 EHF 대역들에서 동작하는 디바이스들은 빔포밍을 허용하기 위해 다중의 안테나들을 가질 수도 있다. 즉, 기지국 (105) 은 UE (115) 와의 지향성 통신을 위한 빔포밍 동작들을 수행하기 위해 다중의 안테나들 또는 안테나 어레이들을 사용할 수도 있다. 빔포밍 (공간 필터링 또는 지향성 송신이라고도 함) 은 타겟 수신기 (예를 들어 , UE (115)) 의 방향에서 전체적인 안테나 빔을 쉐이핑 및/또는 스티어링하기 위해 송신기 (예를 들어, 기지국 (115)) 에서 사용될 수도 있는 신호 프로세싱 기술이다. 이것은 특정 각도에서 송신된 신호가 보강 간섭을 겪는 반면, 다른 것들은 상쇄 간섭을 겪는 방식으로 안테나 어레이에서 엘리먼트들을 조합함으로써 달성될 수도 있다.
다중-입력 다중-출력 (MIMO) 무선 시스템들은 송신기 (예를 들어, 기지국 (105)) 와 수신기 (예를 들어, UE (115)) 사이의 송신 방식을 사용하며, 여기서 송신기 및 수신기 양자는 다중 안테나들을 갖추고 있다. 무선 통신 시스템 (100) 의 일부 부분들은 빔포밍을 사용할 수도 있다. 예를 들어, 기지국 (105) 은 UE (115) 와의 통신에서 빔포밍을 위해 기지국 (105) 이 사용할 수 있는 다수의 행 및 열의 안테나 포트들을 갖는 안테나 어레이를 가질 수 있다. 신호들은 상이한 방향들로 다수 회 송신될 수도 있다 (예컨대, 각 송신은 상이하게 빔포밍될 수도 있다). mmW 수신기 (예를 들어, UE (115)) 는 동기화 신호를 수신하면서 다수의 빔들 (예를 들어, 안테나 서브어레이들) 을 시도해 볼 수도 있다.
일부 경우에, 기지국 (105) 또는 UE (115) 의 안테나들은 빔포밍 또는 MIMO 동작을 지원할 수도 있는 하나 이상의 안테나 어레이들 내에 위치될 수도 있다. 하나 이상의 기지국 안테나들 또는 안테나 어레이들은 안테나 타워와 같은 안테나 어셈블리에 병치 (collocated) 될 수도 있다. 일부 경우에, 기지국 (105) 과 연관된 안테나들 또는 안테나 어레이들은 다양한 지리적 위치들에 위치될 수도 있다. 기지국 (105) 은 안테나들 또는 안테나 어레이들을 사용하여 UE (115) 와의 지향성 통신들을 위한 빔포밍 동작들을 수행할 수도 있다.
일부 경우들에서, 무선 통신 시스템 (100) 은 계층화된 프로토콜 스택에 따라 동작하는 패킷 기반 네트워크일 수 있다. 사용자 평면에 있어서, 베어러 또는 패킷 데이터 수렴 프로토콜 (PDCP) 계층에서의 통신은 IP 기반일 수도 있다. 무선 링크 제어 (RLC) 계층은, 일부 경우에 패킷 세그먼트화 및 재어셈블리를 수행하여 논리 채널들 상에서 통신할 수도 있다. 매체 액세스 제어 (MAC) 계층은 우선순위 핸들링 및 논리 채널들의 송신 채널들로의 멀티플렉싱을 수행할 수도 있다. MAC 계층은 또한 링크 효율을 개선하기 위해 MAC 계층에서 재송신을 제공하기 위해 하이브리드 ARQ (HARQ) 를 사용할 수도 있다. 제어 평면에 있어서, 무선 리소스 제어 (RRC) 프로토콜 계층은 사용자 평면 데이터에 대한 무선 베어러들을 지원하는 코어 네트워크 (130) 또는 네트워크 디바이스와 UE (115) 간의 RRC 접속의 확립, 구성, 및 유지보수를 제공할 수도 있다. 물리 (PHY) 계층에서, 전송 채널들은 물리 채널들에 맵핑될 수도 있다.
공유 무선 주파수 스펙트럼 대역은 NR 공유 스펙트럼 시스템에서 활용될 수도 있다. 예를 들어, NR 공유 스펙트럼은, 다른 것들 중에서, 허가, 공유, 및 비허가 스펙트럼들의 임의의 조합을 활용할 수도 있다. eCC 심볼 지속기간 및 서브캐리어 스페이싱의 유연성은 다중의 스펙트럼들에 걸쳐 eCC 의 사용을 허용할 수도 있다. 일부 예들에 있어서, NR 공유 스펙트럼은, 특히, 리소스들의 (예컨대, 주파수에 걸친) 동적 수직 및 (예컨대, 시간에 걸친) 수평 공유를 통해, 스펙트럼 활용도 및 스펙트럼 효율성을 증가시킬 수도 있다.
일부 경우들에서, 무선 통신 시스템 (100) 은 허가 및 비허가 무선 주파수 스펙트럼 대역들 모두를 이용할 수 있다. 예를 들어, 무선 통신 시스템 (100)은 5Ghz 산업, 과학 및 의료 (ISM) 대역과 같은 비허가 대역에서 LTE 라이센스 지원 액세스 (LTE-LAA) 또는 LTE 비허가 (LTE U) 무선 액세스 기술 또는 NR 기술을 사용할 수도 있다. 비허가 무선 주파수 스펙트럼 대역들에서 동작 할 때, 기지국들 (105) 및 UE들 (115) 과 같은 무선 디바이스들은, 채널이 데이터를 송신하기 전에 클리어한 것을 보장하기 위해 LBT (listen-before-talk) 절차를 채용할 수도 있다. 일부 경우들에서, 비허가 대역들에서의 동작들은 비허가 대역에서 동작하는 CC들과 연관되어 CA 구성에 기초할 수도 있다. 비허가 스펙트럼에서의 동작들은 다운링크 송신들, 업링크 송신들, 또는 양자 모두를 포함할 수도 있다. 비허가 스펙트럼에서의 듀플렉싱은 주파수 분할 듀플렉싱 (FDD), 시간 분할 듀플렉싱 (TDD) 또는 그 양자 모두의 조합에 기초할 수도 있다.
도 2 는 본 개시의 다양한 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 디바이스 (200) 의 예를 도시한다. 디바이스 (200) 는 인코딩 또는 디코딩 프로세스를 수행하는 무선 통신 시스템 (100) 내의 임의의 디바이스일 수도 있다. 디바이스 (200) 는 예를 들어, 도 1 에서 설명된 바와 같은 UE (115) 또는 기지국 (105) 일 수도 있다.
도시된 바와 같이, 디바이스 (200) 는 메모리 (205), 코딩 관리자 (210) 및 트랜시버 (215) 를 포함한다. 버스 (220) 는 메모리 (205) 를 코딩 관리자 (210) 에 접속할 수도 있고, 버스 (225) 는 코딩 관리자 (210) 를 트랜시버 (215) 에 접속할 수도 있다. 코딩 관리자 (210) 는 인코더 (230) 및 디코더 (235) 를 포함하거나 구현할 수도 있다. 트랜시버 (215) 는 송신기 (240) 및 수신기 (245) 를 포함하거나 구현할 수도 있다. 일부 경우들에 있어서, 디바이스 (200) 는 메모리 (205) 에 저장된 데이터를, UE (115) 또는 기지국 (105) 과 같은 다른 디바이스로 송신되게 할 수도 있다.
송신 프로세스를 개시하기 위해, 디바이스 (200) 는 송신을 위해 메모리 (205) 로부터 (예를 들어, 입력 벡터의 형태로) 데이터를 취출할 수도 있다. 데이터는 다수의 정보 비트들을 포함할 수도 있고, 버스 (220) 를 통해 메모리 (205) 로부터 코딩 관리자 (210) 로 제공될 수도 있다. 정보 비트들의 수는 보여진 바와 같이, 값 'k' 로서 표현될 수도 있다. 인코더 (230) 는 정보 비트들의 수를 인코딩하고 길이가 'N' 인 코드워드를 출력할 수도 있으며, 이는 k 와 동일하거나 상이할 수도 있다. 정보 비트로서 할당되지 않은 비트 (즉, N - k 비트) 는 동결 비트 또는 패리티 비트로서 할당될 수도 있다. 패리티 비트들은 패리티 체크 폴라 코딩 기술들에서 사용될 수도 있고, 동결 비트들은 인코더 (340) 와 디코더 (235) (즉, 송신기 (240) 에서 정보 비트들을 인코딩하는 인코더, 및 수신기에서 수신된 코드워드를 디코딩하는 디코더 (235)) 의 양자에게 알려진 값 (0, 1 등) 의 비트들일 수도 있다. 일부 경우들에서, 패리티 체크 비트로 지정된 비트는 정보를 저장하는데 사용되지 않을 수도 있거나, 또는 패리티 체크 비트로서 선택된 비트가 동결 비트로서 재 할당될 수도 있도록 동적 동결 비트들일 수도 있다. 수신 디바이스 관점에서, 디바이스 (200) 는 수신기 (245) 를 통해 인코딩된 데이터를 수신할 수도 있고, 송신된 데이터를 획득하기 위해 디코더 (235) 를 사용하여 인코딩된 데이터를 디코딩할 수도 있다.
인코더 (230) 는 인코딩된 출력에 리던던시를 도입할 수도 있는, 송신을 위해 데이터를 인코딩하기 위해 다수의 인코딩 기술을 사용할 수도 있다. 예를 들어, 코드 블록에 리던던시를 도입하기 위해 에러 정정 코드들이 사용될 수도 있어서, 송신 에러들이 검출되고 정정될 수도 있다. 예시적인 인코딩 기술은 선형 블록 인코딩, 폴라 인코딩, 리드-뮬러 (RM) 인코딩, 폴라 RM 인코딩 등을 포함한다. 이 리던던시는 수신 시에 정보 비트들의 수가 성공적으로 디코딩될 전체 확률을 증가시킬 수도 있다. 일부 예들에서, 인코더 (230) 에 의한 데이터 송신들을 인코딩하는 방법은 소형 폴라 코드, RM 코드, 폴라 RM 코드, 또는 길이 'N' 및 차원 'k' 의 다른 Plotkin 코드를 생성하는 단계를 수반할 수도 있다.
일부 경우에, 패리티 체크 비트의 위치는 생성자 가중치 'w' 에 기초하여 결정될 수도 있다. 일부 경우에, 생성자 가중치 'w' 는 정보 비트들의 수의 가중치 (예를 들어, '1들' 또는 'k' 의 수) 에 대응할 수도 있다. 송신될 코드워드의 가중치 분포는 패리티 체크 비트들을 포함함으로써 최적화될 수도 있고, 디코딩 성능을 용이하게 할 수도 있다. 부가적으로 또는 대안적으로, 패리티 체크 비트의 사용은 선택된 후보 경로의 조기 프루닝을 허용할 수도 있으며, 이는 또한 디코딩 성능을 개선할 수도 있다. CRC 보조 연속 상쇄 리스트 (CA-SCL) 디코딩에 사용될 수도 있는 CRC 비트와 달리, 패리티 체크 비트는 오버헤드로 간주되지 않을 수도 있다. 예를 들어, 일부 경우에, 패리티 체크 비트는 정보 비트 또는 다른 비트 (예를 들어, 동결 비트) 의 디코딩 동안 디코더 (235) 에 의해 디코딩될 수도 있는 반면, CRC 비트는 디코딩될 추가 비트들을 추가할 수도 있다. 패리티 체크 비트의 타입에 따라 (즉, 동결 비트로 재할당되거나 재할당되지 않는 경우) 패리티 체크 비트는 동결 비트일 경우 '0' 과 비교될 수도 있거나, 또는 정보 비트 (예를 들어, 1) 와 비교될 수도 있다. 따라서, 디코딩 관점에서, 패리티 체크 비트는 디코딩될 비트 수에 추가하지 않고 구현될 수도 있으므로 오버헤드로 고려되지 않을 수도 있다. 부가적으로, 일부 경우에, 패리티 체크 비트들의 수는 CA-SCL 디코딩의 성능에서 역할을 할 수도 있다. 예를 들어, 패리티 체크 비트들의 수가 클수록, CA-SCL 디코딩 성능이 더 강인하다.
일부 경우에, 패리티 체크 폴라 코드는 패리티 체크 비트를 위해 인코더 (230) 또는 디코더 (235) 의 서브세트 폴라 채널을 할당함으로써 구성될 수도 있다. 일부 경우에, 폴라 채널의 서브세트로부터의 폴라 채널은 동결, 정보 또는 패리티 체크 비트와 같은 단일 비트에 대응할 수도 있다. 일부 경우에, 다양한 폴라 채널에 대한 신뢰도 메트릭이 기초하여 계산될 수도 있다. 예를 들어, 주어진 폴라 채널이 성공적으로 디코딩될 확률은 신뢰도로 지칭될 수도 있다. 일부 경우에, 패리티 체크 비트에 할당된 폴라 채널은 정보 비트에 할당된 하나 이상의 폴라 채널들보다 더 신뢰가능할 수도 있다. 일부 경우에, 생성자 매트릭스의 로우 가중치는 폴라 채널을 패리티 체크 비트에 할당하기 위해 사용될 수도 있고, 패리티 체크 비트를 위해 선택될 수도 있는 폴라 채널들의 수에는 제한이 없을 수도 있다. 그러한 경우에, 고속 병렬 디코딩 기술을 적용하는 능력은 (예를 들어, 전력 및 계산 제약으로 인해) 부정적인 영향을 받을 수도 있다.
다양한 양태에 따르면, 다단계 프로세스는 개별 신뢰도에 따라 폴라 채널을 정렬하는 것, 정보 비트에 대해 최대 신뢰가능한 폴라 채널을 선택하는 것, 하나 이상의 정보 비트들과 연관된 채널 인덱스에 기초하여 패리티 체크 비트를 할당하는 것을 수반할 수도 있다. 인코더 (230) 는 정보 비트들의 수를 인코딩하고 길이가 'N' 인 코드워드를 출력할 수도 있으며, 이는 k 와 동일하거나 상이할 수도 있다. 추가로, 정보 비트로서 선택되지 않은 비트들 (즉, 'N - k' 비트) 는 동결 비트 및/또는 패리티 비트로서 할당될 수도 있다. 일부 경우에, 인코딩 후에 'N' 비트들의 서브세트가 제거되거나 삭제될 수도 있다. 이 기술은 펑처링으로 지칭될 수도 있고, 인코딩 후에 제거된 'N' 비트들의 서브세트는 펑처링된 비트로 지칭될 수도 있다. 일부 경우에, 정보 비트들 및 동결 및/또는 패리티 체크 비트들로 선택된 비트들의 수의 합은 값 'M' 으로 표현될 수도 있고, 펑처링된 비트들의 수는 'N-M' 으로 표현될 수도 있다.
일부 경우에, 복수의 폴라 채널은 각각의 폴라 채널의 신뢰도에 따라 정렬될 수도 있고, 최저 신뢰가능한 'N-M' 폴라 채널은 'N-M' 펑처 비트에 대해 선택될 수도 있다. 펑처 비트를 제외하고, 'K' 개의 최대 신뢰가능한 폴라 채널은 대응하는 CRC 비트와 함께 정보 비트에 대해 선택될 수도 있다. 따라서, 동결 및/또는 패리티 체크 비트를 위해 남아있는 비트들의 수는 'M-k' 이다. 일부 예들에 따르면, 나머지 'M-k' 폴라 채널들로부터, 인코더 (230) 는 그 인덱스가 제 1 정보 비트에 대한 폴라 채널의 채널 인덱스보다 큰, 하나 이상의 폴라 채널들 (예를 들어, 값 'P') 을 선택할 수도 있다. 추가로, 인코더 (230) 는 패리티 체크 비트를 위해 'P' 폴라 채널을 선택할 수도 있다. 일부 경우에, 패리티 체크 비트들의 수 'P' 는 일정한 값 (예를 들어, 8) 으로서 선택될 수도 있다. 일부 다른 경우에, 값 'P' 는 그 인덱스들이 제 1 정보 비트에 대한 폴라 채널의 채널 인덱스보다 크고, 정보 비트들로서 선택되지 않는, 폴라 채널들의 수의 절반으로서 선택될 수도 있다. 부가적으로 또는 대안적으로, 'P' 는 그 인덱스들이 제 1 정보 비트에 대한 폴라 채널의 채널 인덱스보다 크고, 정보 비트들로서 선택되지 않는, 폴라 채널들의 수 이하이도록 선택될 수도 있다. 전술한 바와 같이, 'P' 에 대한 값이 클수록 디코딩 성능이 개선되지만, 이는 계산 비용 및 디코딩 동작의 복잡성을 증가시킬 수도 있다.
일부 예들에서, 나머지 폴라 채널들 (즉, M-k-P) 은 동결 비트들로 할당될 수도 있다. 디코딩 동안, 패리티 체크 비트는 이전에 디코딩된 정보 비트와 비교될 수도 있다. 일부 경우들에서, 패리티 체크 비트는 이전에 디코딩된 정보 비트와 매칭할 수도 있다. 일부 다른 경우에, 패리티 체크 비트는 이전에 디코딩된 정보 비트와 매칭하지 않아서, 수신 또는 디코딩 디바이스가 페널티 또는 에러를 추가하도록 프롬프트할 수도 있다. 일부 경우에, 코드워드를 정정하기 위해 추가된 페널티 또는 에러는 동결 비트의 디코딩된 값 (즉, 0 또는 다른 값) 과 동결 비트의 이상적인 값 (즉, 0) 사이에서 추정 된 에러에 부분적으로 기초할 수도 있다.
도 3 은 본 개시의 다양한 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 폴라 채널 세트들 (300-a 및 300-b) 의 예를 도시한다. 각각의 폴라 채널 세트 (300-a, 300-b) 는 다수의 폴라 채널 (301) 을 포함한다. 일부 경우에, 폴라 채널들 (301) 각각은 폴라 코딩을 위해 펑처링된 비트 (305), 동결 비트 (310), 정보 비트 (315) 또는 패리티 체크 비트 (320) 로서 할당될 수도 있다. 폴라 채널들 (301) 의 인코딩은 인코딩 또는 디코딩 프로세스를 수행하는 무선 통신 시스템 (100) 내의 임의의 디바이스 또는 디바이스의 컴포넌트, 예를 들어, 도 1 및 도 2 에 설명된 것과 같은 UE (115) 또는 기지국 (105), 또는 인코더 (230) 또는 디코더 (235) 에 의해 수행될 수도 있다.
폴라 채널들 (301) 은 연속적인 채널 인덱스들이 주파수 도메인에서 인접한 폴라 채널들에 대응하도록, 주파수에 의해 순차적으로 인덱싱될 수도 있다. 각각의 채널 인덱스는 대응하는 신뢰도 메트릭을 가질 수도 있다. 전술한 바와 같이, 정보 비트 (315) 는 폴라 채널 세트 (300) 에서 최대 신뢰가능한 폴라 채널 (301) 에 할당될 수도 있고, 동결 비트 (310), 펑처링된 비트 (305) 및/또는 패리티 체크 비트 (320) 는 나머지 폴라 채널에 할당될 수도 있다.
폴라 채널 세트 (300) 에 도시된 바와 같이, 인코더는 길이 'N' (예를 들어, 20) 의 코드워드로 'k' 정보 비트 (315) (예를 들어, 6) 의 세트를 인코딩할 수도 있다. 일부 경우에, 인코더는 송신을 위한 코드워드를 획득하기 위해 'k' 개의 최고 신뢰가능한 채널 인덱스에서 정보 비트 (315) 를 인코딩할 수도 있다. 디코더는 정보 비트 (315) 를 획득하기 위해 코드워드를 디코딩할 수도 있지만, 제 1 정보 비트 (315-a) 에 대한 채널 인덱스보다 낮은 채널 인덱스들을 갖는 비트들 (동결 및/또는 패리티) 을 디코딩하는 것을 억제할 수도 있다. 대신에, 디코더는 제 1 정보 비트 (315-a) 를 식별할 수도 있고, 디코딩 경로의 시작이 예를 들어, 5 개의 동결 비트 (310) 를 포함한다고 결정할 수도 있다 (예를 들어, 코드워드는 제 1 정보 비트 (315-a) 전에 5 개의 연속적인 0 비트들로 시작할 수도 있다). 이 결정에 기초하여, 디코더는 폴라 채널 세트 (300-a) 에 도시된 바와 같이, 하나 이상의 패리티 체크 비트 (320) 를 포함할 수도 있는 처음 5 개 비트들을 결정하기 위해 계산을 수행하는 것을 억제할 수도 있다. 전술한 바와 같이, 패리티 체크 비트 (320) 는 예를 들어, 이전에 디코딩된 정보 비트에 대응함으로써 에러 정정을 위해 사용될 수도 있다. 따라서, 패리티 체크 비트 (320) 의 디코딩을 스킵하는 것은 에러 정정 및 디코딩 성능에 악영향을 줄 수도 있다.
일부 양태들에 따르면, 인코더는 패리티 체크 비트들 (320) 을, 디코딩 성능을 최적화하기 위해 제 1 정보 비트 (315) 의 채널 인덱스보다 큰 채널 인덱스들로 시프트할 수도 있다. 예를 들어, 폴라 채널 세트 (300-b) 에 도시된 바와 같이, 인코더는 최저 인덱스를 갖는 정보 비트가 정보 비트 (315-a) 로 표시되는, 길이 'N' (예를 들어, 20) 의 코드워드로 'k' 정보 비트들의 세트 (315) (예를 들어, 6) 를 송신할 수도 있다. 일부 경우에, 인코더는 'k' 개의 최대 신뢰가능한 채널 인덱스에서 정보 비트들 (315) 을 인코딩할 수도 있다. 일부 양태들에 따르면, 인코더는 제 1 정보 비트 (315-b) 에 대한 폴라 채널의 채널 인덱스보다 큰 채널 인덱스들을 갖는 하나 이상의 폴라 채널들 (예를 들어, 값 'P') 을 선택할 수도 있다. 또한, 인코더는 패리티 체크 비트 (320) 에 대해 'P' 폴라 채널을 선택할 수도 있다. 일부 경우에, 패리티 체크 비트들의 수 'P' 는 일정한 값 (예를 들어, 2) 으로서 선택될 수도 있다. 일부 다른 경우에, 값 'P' 는 그 인덱스들이 제 1 정보 비트 (315-a) 에 대한 폴라 채널의 채널 인덱스보다 크고, 정보 비트들 (315) 로서 선택되지 않는, 폴라 채널들의 수의 절반으로서 선택될 수도 있다. 부가적으로, 일부 경우들에서, 'P' 는 그 인덱스들이 제 1 정보 비트 (315-a) 에 대한 폴라 채널 (301) 의 채널 인덱스보다 크고, 정보 비트들 (315) 로서 선택되지 않는, 폴라 채널들의 수 이하이도록 선택될 수도 있다. 따라서, 폴라 채널 세트 (300-b) 에 도시된 바와 같이, 패리티 체크 비트 (320) 는 제 1 정보 비트 (315-a) 와 연관된 채널 인덱스보다 큰 인덱스를 갖는 채널에 할당되었다.
도 4 는 본 개시의 다양한 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 폴라 채널 신뢰도 플롯 (400) 의 예를 도시한다. 폴라 채널 신뢰도 플롯 (400) 은 64 비트 코드워드 내의 각 채널 인덱스에 대하여, 신뢰도 메트릭으로 지칭될 수도 있는 폴라 채널 신뢰도를 (예를 들어, 0 내지 10의 스케일로) 도시한다. 다른 신뢰도 값들 및 코드워드 길이들이 본 개시의 범위로부터 일탈함 없이 고려될 수도 있다.
폴라 채널 신뢰도 플롯의 (400) 에 도시된 바와 같이, 인코더는 64 비트의 코드워드에서 8 개의 정보 비트들 (405) 의 세트를 송신할 수도 있다. 이 경우, 디코더는 각각 개별 채널 인덱스와 연관된 64 개의 폴라 채널을 통해 8 개의 정보 비트 (405), 4 개의 패리티 체크 비트 (415) 및 52 개의 동결 비트 (410) 를 수신할 수도 있다. 일부 경우에, 인코더는 8 개의 최고 신뢰가능한 채널 인덱스 (예를 들어, 채널 인덱스 32, 48, 56, 60, 61, 62, 63 및 64) 에서 8 개의 정보 비트들 (405) 을 인코딩할 수도 있다. 디코더는 코드워드 내에서 정보 비트 (405) 를 디코딩할 수도 있지만, 제 1 정보 비트 (405) 에 대한 채널 인덱스 (예를 들어, 채널 인덱스 (32) 에서의 정보 비트 (405)) 보다 낮은 채널 인덱스를 갖는 동결 비트들 (410) 및 패리티 체크 비트들 (415) 을 디코딩하는 것을 억제할 수도 있다. 대신에, 디코더는 제 1 정보 비트 (405) 를 식별할 수도 있고, 디코딩 경로의 시작이 31 개의 동결 비트 (410) 디폴트 값들이어야 한다고 결정할 수도 있다 (예를 들어, 코드워드는 제 1 정보 비트 (405) 전에 31 개의 연속하는 0 비트들로 시작할 수도 있다). 이 결정에 기초하여, 디코더는 제 1 정보 비트 (405) 의 채널 인덱스보다 낮은 채널 인덱스들을 갖는 (예를 들어, 채널 인덱스들 21 및 26 에서) 2 개의 패리티 체크 비트 (415) 를 디코딩하기 위해 계산을 수행하는 것을 억제할 수도 있다. 일부 경우들에서, 이는 코드워드의 디코딩 신뢰도 및 성능에 부정적인 영향을 줄 수도 있다. 대안적으로, 디코더는 채널 인덱스 (32) 에서 제 1 정보 비트 (405) 이전에 패리티 체크 비트 (415) 를 결정하기 위해, 채널 인덱스 (30) 에서 디코딩을 시작할 수도 있다. 이 디코딩 프로세스는 제 1 정보 비트 (405) 이전에 패리티 체크 비트를 디코딩하기 위해 수행된 추가 계산으로 인해 레이턴시가 증가될 수도 있다.
도 5 는 본 개시의 다양한 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 폴라 채널 신뢰도 플롯 (500) 의 예를 도시한다. 폴라 채널 신뢰도 플롯 (500) 은 64 비트 코드워드 내의 각 채널 인덱스에 대하여, 신뢰도 메트릭으로 지칭될 수도 있는 폴라 채널 신뢰도를 (예를 들어, 0 내지 10의 스케일로) 도시한다. 다른 신뢰도 값들 및 코드워드 길이들이 본 개시의 범위로부터 일탈함 없이 고려될 수도 있다.
폴라 채널 신뢰도 플롯 (500) 은 정보 비트 (505) 가 최고 신뢰가능한 채널에 할당되고, 패리티 체크 비트 (515) 가 제 1 정보 비트 (505) 에 대한 채널 인덱스보다 큰 채널 인덱스를 가지고 정보 비트 (505) 로서 할당되지 않는 최대 신뢰가능한 폴라 채널에 할당됨에 따라, 디코딩 성능을 최적화하는 폴라 코딩 기술을 도시한다. 최종으로, 동결 비트 (510) 는 폴라 채널들의 나머지에 할당된다. 도 4 에 도시된 폴라 채널 신뢰도 플롯 (400) 과 비교하여, 제 1 정보 비트 (505) 보다 낮은 인덱스를 갖는 패리티 체크 비트는 제 1 정보 비트 (505) 보다 큰 채널 인덱스로 시프트되었다.
폴라 채널 신뢰도 플롯의 (500) 에 도시된 바와 같이, 인코더는 64 비트의 코드워드에서 8 개의 정보 비트들 (505) 의 세트를 송신할 수도 있다. 이 경우, 디코더는 각각 개별 채널 인덱스와 연관된 64 개의 폴라 채널을 통해 8 개의 정보 비트 (505), 4 개의 패리티 체크 비트 (515) 및 52 개의 동결 비트 (510) 를 수신할 수도 있다. 일부 경우에, 인코더는 8 개의 최고 신뢰가능한 채널 인덱스 (예를 들어, 채널 인덱스 32, 48, 56, 60, 61, 62, 63 및 64) 에서 8 개의 정보 비트 (505) 및 제 1 정보 비트 (505) 의 채널 인덱스 (예를 들어, 이 경우에 32) 보다 큰 4 개의 최고 신뢰가능한 채널 인덱스에서 패리티 체크를 인코딩할 수도 있다. 디코더는 코드워드 내에서 정보 비트 (505) 를 디코딩할 수도 있지만, 제 1 정보 비트 (405) 에 대한 채널 인덱스보다 낮은 채널 인덱스를 갖는 동결 비트들 (410) 을 디코딩하는 것을 억제할 수도 있다. 대신에, 디코더는 제 1 정보 비트 (505) 를 식별할 수도 있고, 디코딩 경로의 시작이 31 개의 동결 비트 (510) 디폴트 값들이어야 한다고 결정할 수도 있다 (예를 들어, 코드워드는 제 1 정보 비트 (505) 전에 31 개의 연속하는 0 비트들로 시작할 수도 있다). 따라서, 32 보다 큰 채널 인덱스를 갖는 패리티 체크 비트 (515) 중 모두 4 개가 현재 폴라 코딩 기술 하에서 디코딩될 수도 있으며, 이는 레이턴시를 증가시키지 않고 디코딩 성능을 최적화한다.
도 6 은 본 개시의 다양한 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 프로세스 흐름 (600) 의 예를 도시한다. 프로세스 흐름 (600) 에 의해 예시된 프로세스는 인코딩 또는 디코딩 프로세스를 수행하는 무선 통신 시스템 내의 임의의 디바이스 (도시되지 않음) 또는 디바이스의 컴포넌트에 의해 구현될 수도 있다. 디바이스는 예를 들어, 도 1 에서 설명된 바와 같은 UE (115) 또는 기지국 (105) 일 수도 있다. 일부 경우에, 디바이스의 컴포넌트는 예를 들어, 인코더 (630) 또는 디코더 (635) 를 포함할 수도 있으며, 이는 도 2 를 참조하여 설명된 바와 같은 인코더 (230) 및 디코더 (235) 의 예일 수도 있다.
605 에서, 인코더 (630) 는 폴라 코딩 기술을 사용하여 인코딩하기 위한 'k' 정보 비트 및 'P' 패리티 체크 비트의 세트를 식별할 수도 있다.
610 에서, 인코더 (630) 는 인코더의 'N' 개의 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들을 결정할 수도 있고, 여기서 'N' 은 'k' 보다 크거나 같을 수도 있다. 일부 경우에, 인코더 (630) 는 폴라 채널들에 대한 신뢰도 메트릭들에 적어도 부분적으로 기초하여, 폴라 채널들의 세트로부터 제 1 정보 비트에 대한 제 1 폴라 채널을 결정할 수도 있다. 또한, 일부 경우에, 인코더 (630) 는 제 1 패리티 체크 비트에 대해, 제 1 정보 비트에 대해 식별된 제 1 폴라 채널과 분리된 제 2 폴라 채널을 결정할 수도 있다. 일부 경우에, 제 1 패리티 체크 비트에 대해 식별된 폴라 채널은 제 1 정보 비트와 연관된 제 1 폴라 채널에 대한 채널 인덱스보다 큰 채널 인덱스를 가질 수도 있다. 다른 경우에, 인코더는 다양한 'N' 및 'k' 값과 연관된 신뢰도 메트릭 값의 테이블 또는 데이터베이스에 액세스할 수도 있다.
615 에서, 인코더 (630) 는 폴라 채널들의 세트의 각각의 폴라 채널을 통해 반복하고, 폴라 채널 신뢰도 메트릭에 기초하여 정보 비트, 패리티 체크 비트, 또는 동결 비트 중 하나를 할당할 수도 있다. 예를 들어, 일부 경우에, 인코더는 'k' 개의 정보 비트에 대해 'k' 개의 최고 신뢰가능한 폴라 채널을 식별할 수도 있다. 또한, 일부 경우에, 인코더 (630) 는 패리티 체크 비트들에 대해, 정보 비트와 연관되지 않고 제 1 정보 비트에 대한 제 1 폴라 채널보다 큰 인덱스를 갖는 'P' 개의 최고 신뢰가능한 폴라 채널들을 식별할 수도 있다. 일부 경우에, 패리티 체크 비트들의 세트의 수 ('P') 는 제 1 폴라 채널의 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 채널들의 수의 절반에 대응할 수도 있다. 일부 다른 경우에, 'P' 는 제 1 폴라 채널의 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 채널들의 수 이하이도록 선택될 수도 있다. 정보 비트 또는 패리티 체크 비트 중 하나를 이용하여 채널들의 세트를 인코딩한 후, 인코더는 코드워드를 획득하기 위해 동결 비트로서 할당된 채널들의 나머지를 인코딩하도록 진행할 수도 있다.
620 에서, 인코더 (630) 또는 인코더 (630) 를 포함하는 무선 디바이스의 송신기는 코드워드를 수신 디바이스에 송신할 수도 있다. 일부 경우에, 수신 디바이스의 디코더 (635) 는 625 에서 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 포함하는 코드워드를 디코딩하도록 진행할 수도 있다.
도 7 은 본 개시의 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 무선 디바이스 (705) 의 블록 다이어그램 (700) 을 도시한다. 무선 디바이스 (705) 는 도 1 을 참조하여 설명된 것과 같은 기지국 (105) 또는 UE (115) 의 양태들의 일 예일 수도 있다. 무선 디바이스 (705) 는 수신기 (710), 코딩 관리자 (715), 및 송신기 (720) 를 포함할 수도 있다. 무선 디바이스 (705) 는 프로세서를 또한 포함할 수도 있다. 이 컴포넌트들의 각각은 (예컨대, 하나 이상의 버스들을 통해) 서로 통신할 수도 있다.
수신기 (710) 는 다양한 정보 채널들 (예를 들어, 제어 채널들, 데이터 채널들, 및 폴라 코딩 위한 패리티 비트 채널 할당에 관련된 정보, 등) 과 연관된 패킷들, 사용자 데이터, 또는 제어 정보와 같은 정보를 수신할 수도 있다. 정보는 디바이스의 다른 컴포넌트들로 전달될 수도 있다. 수신기 (710) 는 단일 안테나 또는 안테나들의 세트를 활용할 수도 있다.
코딩 관리자 (715) 는 도 9 를 참조하여 설명된 코딩 관리자 (915) 의 양태들의 일 예일 수도 있다. 코딩 관리자 (715) 및/또는 그의 다양한 서브컴포넌트들의 적어도 일부는 하드웨어, 프로세서에 의해 실행된 소프트웨어, 펌웨어, 또는 이들의 임의의 조합에서 구현될 수도 있다. 프로세서에 의해 실행된 소프트웨어에서 구현되는 경우, 코딩 관리자 (715) 및/또는 그의 다양한 서브컴포넌트들의 적어도 일부의 서브컴포넌트들의 기능들은 범용 프로세서, 디지털 신호 프로세서 (DSP), 주문형 집적회로 (ASIC), 필드 프로그래밍가능 게이트 어레이 (FPGA) 또는 다른 프로그래밍가능 로직 디바이스, 이산 게이트 또는 트랜지스터 로직, 이산 하드웨어 컴포넌트들, 또는 본 개시에서 설명된 기능들을 수행하도록 설계된 이들의 임의의 조합에 의해 실행될 수도 있다.
코딩 관리자 (715) 및/또는 그 다양한 서브컴포넌트들의 적어도 일부는, 기능들의 부분들이 하나 이상의 물리적 디바이스들에 의해 상이한 물리적 위치들에서 구현되도록 분산되는 것을 포함한 다양한 포지션들에서 물리적으로 위치될 수도 있다. 일부 예에서, 코딩 관리자 (715) 및/또는 그 다양한 서브컴포넌트들의 적어도 일부는 본 개시의 다양한 양태들에 따른 별도의 및 별개의 컴포넌트일 수도 있다. 다른 예들에 있어서, 코딩 관리자 (715) 및/또는 그 다양한 서브-컴포넌트들의 적어도 일부는 I/O 컴포넌트, 트랜시버, 네트워크 서버, 다른 컴퓨팅 디바이스, 본 개시에서 설명된 하나 이상의 다른 컴포넌트들, 또는 본 개시의 다양한 양태들에 따른 이들의 조합을 포함하지만 이에 한정되지 않는 하나 이상의 다른 하드웨어 컴포넌트들과 결합될 수도 있다.
코딩 관리자 (715) 는 인코딩하기 위해 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 식별하고, 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 기초하여 정보 비트들의 세트 중 제 1 정보 비트에 대한 제 1 폴라 채널을 결정하고, 제 1 폴라 채널의 채널 인덱스에 기초하여, 패리티 체크 비트들의 세트 중 제 1 패리티 체크 비트에 대한 폴라 채널들의 세트로부터의 제 2 폴라 채널을 결정하는 것으로서, 상기 제 2 폴라 채널의 채널 인덱스는 상기 제 1 폴라 채널의 채널 인덱스보다 큰, 상기 제 2 폴라 채널을 결정하며, 상기 제 1 폴라 채널 및 상기 제 2 폴라 채널에 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 인코딩하며, 그리고 인코딩된 상기 제 1 정보 비트 및 상기 제 1 패리티 체크 비트를 포함하는 코드워드를 송신할 수도 있다. 코딩 관리자 (715) 는 또한, 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 포함하는 코드워드를 수신하고, 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 기초하여 정보 비트들의 세트 중 제 1 정보 비트에 할당된 제 1 폴라 채널을 결정하고, 제 1 폴라 채널의 채널 인덱스에 기초하여, 패리티 체크 비트들의 세트 중 제 1 패리티 체크 비트에 대한 폴라 채널들의 세트로부터의 제 2 폴라 채널을 결정하는 것으로서, 상기 제 2 폴라 채널의 채널 인덱스는 상기 제 1 폴라 채널의 채널 인덱스보다 큰, 상기 제 2 폴라 채널을 결정하며, 그리고 상기 제 1 폴라 채널 및 상기 제 2 폴라 채널에 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 디코딩할 수도 있다.
송신기 (720) 는 디바이스의 다른 컴포넌트들에 의해 생성된 신호들을 송신할 수도 있다. 일부 예들에 있어서, 송신기 (720) 는 트랜시버 모듈에서 수신기 (710) 와 병치될 수도 있다. 송신기 (720) 는 단일 안테나 또는 안테나들의 세트를 활용할 수도 있다.
도 8 은 본 개시의 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 무선 디바이스 (805) 의 블록 다이어그램 (800) 을 도시한다. 무선 디바이스 (805) 는 도 1 및 도 7 을 참조하여 설명된 것과 같은 무선 디바이스 (705) 또는 기지국 (105) 또는 UE (115) 의 양태들의 일 예일 수도 있다. 무선 디바이스 (805) 는 수신기 (810), 코딩 관리자 (815), 및 송신기 (820) 를 포함할 수도 있다. 무선 디바이스 (805) 는 프로세서를 또한 포함할 수도 있다. 이 컴포넌트들의 각각은 (예컨대, 하나 이상의 버스들을 통해) 서로 통신할 수도 있다.
수신기 (810) 는 다양한 정보 채널들 (예를 들어, 제어 채널들, 데이터 채널들, 및 폴라 코딩 위한 패리티 비트 채널 할당에 관련된 정보, 등) 과 연관된 패킷들, 사용자 데이터, 또는 제어 정보와 같은 정보를 수신할 수도 있다. 정보는 디바이스의 다른 컴포넌트들로 전달될 수도 있다. 수신기 (810) 는 단일 안테나 또는 안테나들의 세트를 활용할 수도 있다.
코딩 관리자 (815) 는 도 9 를 참조하여 설명된 코딩 관리자 (915) 의 양태들의 일 예일 수도 있다.
코딩 관리자 (815) 는 또한, 비트 식별자 (825), 정보 비트 컴포넌트 (830), 패리티 비트 컴포넌트 (835), 인코딩 컴포넌트 (840), 코드워드 송신기 (845), 코드워드 컴포넌트 (850) 및 디코딩 컴포넌트 (855) 를 포함할 수도 있다.
비트 식별자 (825) 는 인코딩을 위해 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 식별할 수도 있다.
정보 비트 컴포넌트 (830) 는 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 기초하여 정보 비트들의 세트 중 제 1 정보 비트에 대한 제 1 폴라 채널을 결정하고, 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 기초하여 정보 비트들의 세트 중 제 1 정보 비트에 할당된 제 1 폴라 채널을 결정할 수도 있다.
패리티 비트 컴포넌트 (835) 는 제 1 폴라 채널의 채널 인덱스에 기초하여, 패리티 체크 비트들의 세트 중 제 1 패리티 체크 비트에 대한 폴라 채널들의 세트로부터의 제 2 폴라 채널을 결정할 수도 있고, 여기서 제 2 폴라 채널의 채널 인덱스는 제 1 폴라 채널의 채널 인덱스보다 크다. 일부 경우에, 폴라 채널들의 세트 중 제 3 채널과 연관된 신뢰도 메트릭은 제 2 폴라 채널과 연관된 신뢰도 메트릭보다 크다. 일부 경우에, 제 2 폴라 채널은 폴라 채널들의 세트의 서브세트의 적어도 하나의 다른 채널과 연관된 제 2 신뢰도 메트릭보다 큰, 제 1 신뢰도 메트릭과 연관된다. 일부 경우에, 패리티 체크 비트들의 세트의 수는 제 1 폴라 채널의 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 채널들의 수의 절반에 대응한다. 일부 경우에, 패리티 체크 비트들의 세트의 수는 제 1 폴라 채널의 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 채널들의 수 이하이다. 일부 경우에, 폴라 채널들의 세트 중 제 3 채널과 연관된 신뢰도 메트릭은 제 2 폴라 채널과 연관된 신뢰도 메트릭보다 크다. 일부 경우에, 제 2 폴라 채널을 결정하는 것은 제 1 폴라 채널의 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 폴라 채널들의 세트의 서브세트에 대한 개별 신뢰도 메트릭들을 결정하하고, 개별 신뢰도 메트릭들에 기초하여 폴라 채널들의 세트의 서브세트로부터 제 2 채널을 선택하는 것을 포함한다. 일부 경우에, 제 2 폴라 채널을 결정하는 것은 제 1 폴라 채널의 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 폴라 채널들의 세트의 서브세트에 대한 개별 신뢰도 메트릭들을 결정하고, 개별 신뢰도 메트릭들에 기초하여 폴라 채널들의 세트의 서브세트로부터 제 2 채널을 선택하는 것을 포함한다. 일부 경우에, 제 2 폴라 채널은 폴라 채널들의 세트의 서브세트의 적어도 하나의 다른 채널과 연관된 제 2 신뢰도 메트릭보다 큰, 제 1 신뢰도 메트릭과 연관된다. 일부 경우에, 패리티 체크 비트들의 세트의 수는 제 1 폴라 채널의 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 채널들의 수의 절반에 대응한다. 일부 경우에, 패리티 체크 비트들의 세트의 수는 제 1 폴라 채널의 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 채널들의 수 이하이다.
인코딩 컴포넌트 (840) 는 제 1 폴라 채널 및 제 2 폴라 채널에 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 인코딩하고, 개별 채널에 기초하여 각각의 패리티 체크 비트를 인코딩할 수도 있다.
코드워드 송신기 (845) 는 인코딩된 제 1 정보 비트 및 제 1 패리티 체크 비트를 포함하는 코드워드를 송신할 수도 있다.
코드워드 컴포넌트 (850) 는 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 포함하는 코드워드를 수신할 수도 있다.
디코딩 컴포넌트 (855) 는 제 1 폴라 채널 및 제 2 폴라 채널에 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 디코딩하고, 개별 채널에 기초하여 각각의 패리티 체크 비트를 디코딩할 수도 있다.
송신기 (820) 는 디바이스의 다른 컴포넌트들에 의해 생성된 신호들을 송신할 수도 있다. 일부 예들에 있어서, 송신기 (820) 는 트랜시버 모듈에서 수신기 (810) 와 병치될 수도 있다. 송신기 (820) 는 단일 안테나 또는 안테나들의 세트를 활용할 수도 있다.
도 9 는 본 개시의 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 코딩 관리자 (915) 의 블록 다이어그램 (900) 을 도시한다. 코딩 관리자 (915) 는 도 7, 도 8, 및 도 9 를 참조하여 설명된 코딩 관리자 (715), 코딩 관리자 (815), 또는 코딩 관리자 (915) 의 양태들의 일 예일 수도 있다. 코딩 관리자 (915) 는 비트 식별자 (920), 정보 비트 컴포넌트 (925), 패리티 비트 컴포넌트 (930), 인코딩 컴포넌트 (935), 코드워드 송신기 (940), 코드워드 컴포넌트 (945), 디코딩 컴포넌트 (950), 및 채널 컴포넌트 (955) 를 포함할 수도 있다. 이들 모듈들의 각각은 (예컨대, 하나 이상의 버스들을 통해) 서로 직접적으로 또는 간접적으로 통신할 수도 있다.
비트 식별자 (920) 는 인코딩을 위해 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 식별할 수도 있다. 정보 비트 컴포넌트 (925) 는 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 기초하여 정보 비트들의 세트 중 제 1 정보 비트에 대한 제 1 폴라 채널을 결정하고, 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 기초하여 정보 비트들의 세트 중 제 1 정보 비트에 할당된 제 1 폴라 채널을 결정할 수도 있다.
패리티 비트 컴포넌트 (930) 는 제 1 폴라 채널의 채널 인덱스에 기초하여, 패리티 체크 비트들의 세트 중 제 1 패리티 체크 비트에 대한 폴라 채널들의 세트로부터의 제 2 폴라 채널을 결정할 수도 있고, 여기서 제 2 폴라 채널의 채널 인덱스는 제 1 폴라 채널의 채널 인덱스보다 크다. 일부 경우에, 폴라 채널들의 세트 중 제 3 채널과 연관된 신뢰도 메트릭은 제 2 폴라 채널과 연관된 신뢰도 메트릭보다 크다. 일부 경우에, 제 2 폴라 채널은 폴라 채널들의 세트의 서브세트의 적어도 하나의 다른 채널과 연관된 제 2 신뢰도 메트릭보다 큰, 제 1 신뢰도 메트릭과 연관된다. 일부 경우에, 패리티 체크 비트들의 세트의 수는 제 1 폴라 채널의 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 채널들의 수의 절반에 대응한다. 일부 경우에, 패리티 체크 비트들의 세트의 수는 제 1 폴라 채널의 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 채널들의 수 이하이다. 일부 경우에, 폴라 채널들의 세트 중 제 3 채널과 연관된 신뢰도 메트릭은 제 2 폴라 채널과 연관된 신뢰도 메트릭보다 크다. 일부 경우에, 제 2 폴라 채널을 결정하는 것은 제 1 폴라 채널의 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 폴라 채널들의 세트의 서브세트에 대한 개별 신뢰도 메트릭들을 결정하고, 개별 신뢰도 메트릭들에 기초하여 폴라 채널들의 세트의 서브세트로부터 제 2 채널을 선택하는 것을 포함한다. 일부 경우에, 제 2 폴라 채널을 결정하는 것은 제 1 폴라 채널의 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 폴라 채널들의 세트의 서브세트에 대한 개별 신뢰도 메트릭들을 결정하고, 개별 신뢰도 메트릭들에 기초하여 폴라 채널들의 세트의 서브세트로부터 제 2 채널을 선택하는 것을 포함한다. 일부 경우에, 제 2 폴라 채널은 폴라 채널들의 세트의 서브세트의 적어도 하나의 다른 채널과 연관된 제 2 신뢰도 메트릭보다 큰, 제 1 신뢰도 메트릭과 연관된다. 일부 경우에, 패리티 체크 비트들의 세트의 수는 제 1 폴라 채널의 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 채널들의 수의 절반에 대응한다. 일부 경우에, 패리티 체크 비트들의 세트의 수는 제 1 폴라 채널의 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 채널들의 수 이하이다.
인코딩 컴포넌트 (935) 는 제 1 폴라 채널 및 제 2 폴라 채널에 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 인코딩하고, 개별 채널에 기초하여 각각의 패리티 체크 비트를 인코딩할 수도 있다. 코드워드 송신기 (940) 는 인코딩된 제 1 정보 비트 및 제 1 패리티 체크 비트를 포함하는 코드워드를 송신할 수도 있다. 코드워드 컴포넌트 (945) 는 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 포함하는 코드워드를 수신할 수도 있다. 디코딩 컴포넌트 (950) 는 제 1 폴라 채널 및 제 2 폴라 채널에 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 디코딩하고, 개별 채널에 기초하여 각각의 패리티 체크 비트를 디코딩할 수도 있다.
채널 컴포넌트 (955) 는 제 1 폴라 채널의 채널 인덱스에 기초하여, 패리티 체크 비트들의 세트의 각각의 패리티 체크 비트에 대한 폴라 채널들의 세트의 개별 채널들을 결정할 수도 있다. 일부 경우에, 개별 채널의 각각의 인덱스는 제 1 폴라 채널의 채널 인덱스보다 크다. 일부 경우에, 개별 채널의 각각의 인덱스는 제 1 폴라 채널의 채널 인덱스보다 크다.
도 10 은 본 개시의 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 디바이스 (1005) 를 포함하는 시스템 (1000) 의 다이어그램을 도시한다. 디바이스 (1005) 는 예를 들어 도 1, 도 7 및 도 8 을 참조하여, 앞서 설명된 것과 같은 무선 디바이스 (705), 무선 디바이스 (805) 또는 기지국 (105) 또는 UE (115) 의 컴포넌트들을 포함하거나 그 일 예일 수도 있다. 디바이스 (1005) 는, 코딩 관리자 (1015), 프로세서 (1020), 메모리 (1025), 소프트웨어 (1030), 트랜시버 (1035), 안테나 (1040), 및 I/O 제어기 (1045) 를 포함하는, 통신물들을 송신 및 수신하기 위한 컴포넌트들을 포함하는 양방향 음성 및 데이터 통신을 위한 컴포넌트들을 포함할 수도 있다. 이들 컴포넌트들은 하나 이상의 버스들 (예를 들어, 버스 (1010)) 을 통해 전자 통신할 수도 있다.
프로세서 (1020) 는 지능형 하드웨어 디바이스 (예를 들어, 범용 프로세서, DSP, 중앙 처리 유닛 (CPU), 마이크로컨트롤러, ASIC, FPGA, 프로그램 가능한 논리 디바이스, 이산 게이트 또는 트랜지스터 논리 컴포넌트, 이산 하드웨어 컴포넌트, 또는 이들의 임의의 조합) 를 포함할 수도 있다. 일부 경우들에서, 프로세서 (1020) 는 메모리 제어기를 사용하여 메모리 어레이를 동작시키도록 구성될 수도 있다. 다른 경우들에서, 메모리 제어기는 프로세서 (1020) 내에 통합될 수도 있다. 프로세서 (1020) 는 다양한 기능들 (예를 들어, 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하는 기능들 또는 태스크들) 을 수행하기 위해 메모리에 저장된 컴퓨터 판독가능 명령들을 실행하도록 구성될 수도 있다.
메모리 (1025) 는 랜덤 액세스 메모리 (RAM) 및 판독 전용 메모리 (ROM) 를 포함할 수도 있다. 메모리 (1025) 는, 명령들을 포함하는 컴퓨터 판독가능, 컴퓨터 실행가능 소프트웨어 (1030) 를 저장할 수도 있으며, 이 명령들은, 실행될 경우, 프로세서로 하여금 본원에 기술된 다양한 기능들을 수행하게 한다. 일부 경우들에서, 메모리 (1025) 는, 다른 것들 중에서, 주변 컴포넌트들 또는 디바이스들과 같은 기본 하드웨어 및/또는 소프트웨어 동작을 제어할 수도 있는 기본 입/출력 시스템 (BIOS) 을 포함할 수도 있다.
소프트웨어 (1030) 는, 폴라 코딩을 위한 패리티 비트 채널 할당을 지원하기 위한 코드를 포함하여, 본 개시의 양태들을 구현하기 위한 코드를 포함할 수 있다. 소프트웨어 (1030) 는 시스템 메모리 또는 다른 메모리와 같은 비일시적 컴퓨터 판독가능 매체에 저장될 수도 있다. 일부 경우들에서, 소프트웨어 (1030) 가 프로세서에 의해 직접적으로 실행가능할 수도 있는 것이 아니라, 컴퓨터로 하여금 (예컨대, 컴파일링되고 실행될 때) 본원에서 설명된 기능들을 수행하게 할 수도 있다.
트랜시버 (1035) 는, 위에서 설명된 바와 같이, 하나 이상의 안테나들, 유선 또는 무선 링크들을 통해 양방향으로 통신할 수도 있다. 예를 들어, 트랜시버 (1035) 는 무선 트랜시버를 나타낼 수도 있고, 다른 무선 트랜시버와 양 방향으로 통신할 수도 있다. 트랜시버 (1035) 는 또한, 패킷들을 변조하고 그 변조된 패킷들을 송신을 위해 안테나들에 제공하고 그리고 안테나들로부터 수신된 패킷들을 복조하기 위한 모뎀을 포함할 수도 있다.
일부 경우들에서, 무선 디바이스는 단일의 안테나 (1040) 를 포함할 수도 있다. 하지만, 일부 경우에, 디바이스는 다수의 무선 송신들을 동시에 송신 또는 수신할 수 있는 하나보다 많은 안테나 (1040) 를 가질 수도 있다.
I/O 제어기 (1045) 는 디바이스 (1005) 에 대한 입력 및 출력 신호들을 관리할 수도 있다. I/O 제어기 (1045) 는 또한 디바이스 (1005) 에 통합되지 않은 주변 장치를 관리할 수도 있다. 일부 경우에, I/O 제어기 (1045) 는 외부 주변 장치에 대한 물리적 연결 또는 포트를 나타낼 수도 있다. 일부 경우들에서, I/O 제어기 (1045) 는 iOS®, ANDROID®, MS-DOS®, MS-WINDOWS®, OS/2®, UNIX®, LINUX® 또는 다른 알려진 운영 체제와 같은 운영 체제를 이용할 수도 있다. 다른 경우들에서, I/O 제어기 (1045) 는 모뎀, 키보드, 마우스, 터치스크린 또는 유사 디바이스를 나타내거나 또는 이와 상호 작용할 수 있다. 일부 경우들에서, I/O 제어기 (1045) 는 프로세서의 일부로서 구현될 수도 있다. 일부 경우들에서, 사용자는 I/O 제어기 (1045) 를 통해 또는 I/O 제어기 (1045) 에 의해 제어되는 하드웨어 컴포넌트를 통해 디바이스 (1005) 와 상호 작용할 수 있다.
도 11 은 본 개시의 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 위한 방법 (1100) 을 예시하는 플로우차트를 도시한다. 방법 (1100) 의 동작들은 본 명세서에서 설명된 바와 같은 기지국 (105) 또는 UE (115) 또는 그 컴포넌트들에 의해 구현될 수도 있다. 예를 들어, 방법 (1100) 의 동작들은 도 7 내지 도 10 를 참조하여 기술된 바와 같은 코딩 관리자에 의해 수행될 수도 있다. 일부 예들에 있어서, 기지국 (105) 또는 UE (115) 는 하기에서 설명되는 기능들을 수행하도록 디바이스의 기능 엘리먼트들을 제어하기 위한 코드들의 세트를 실행할 수도 있다. 부가적으로 또는 대안적으로, 기지국 (105) 또는 UE (115) 는 특수목적 하드웨어를 사용하여 하기에서 설명되는 기능들의 양태들을 수행할 수도 있다.
블록 (1105) 에서 기지국 (105) 또는 UE (115) 는 인코딩을 위해 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 식별할 수도 있다. 블록 (1105) 의 동작들은 도 1 내지 도 5 을 참조하여 기술된 방법들에 따라 수행될 수도 있다. 특정 예들에서, 블록 (1105) 의 동작들의 양태들은 도 7 내지 도 10 를 참조하여 기술된 바와 같은 비트 식별자에 의해 수행될 수도 있다.
블록 (1110) 에서, 기지국 (105) 또는 UE (115) 는 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 적어도 부분적으로 기초하여, 정보 비트들의 세트 중 제 1 정보 비트에 대한 제 1 폴라 채널을 결정할 수도 있다. 블록 (1110) 의 동작들은 도 1 내지 도 5 을 참조하여 기술된 방법들에 따라 수행될 수도 있다. 특정 예들에서, 블록 (1110) 의 동작들의 양태들은 도 7 내지 도 10 를 참조하여 기술된 바와 같은 정보 비트에 의해 수행될 수도 있다.
블록 (1115) 에서, 기지국 (105) 또는 UE (115) 는 제 1 폴라 채널의 채널 인덱스에 적어도 부분적으로 기초하여, 패리티 체크 비트들의 세트 중 제 1 패리티 체크 비트에 대한 폴라 채널들의 세트로부터의 제 2 폴라 채널을 결정할 수도 있고, 여기서 제 2 폴라 채널의 채널 인덱스는 제 1 폴라 채널의 채널 인덱스보다 크다. 블록 (1115) 의 동작들은 도 1 내지 도 5 을 참조하여 기술된 방법들에 따라 수행될 수도 있다. 특정 예들에서, 블록 (1115) 의 동작들의 양태들은 도 7 내지 도 10 를 참조하여 기술된 바와 같은 패리티 비트 컴포넌트에 의해 수행될 수도 있다.
블록 (1120) 에서, 기지국 (105) 또는 UE (115) 는 제 1 폴라 채널 및 제 2 폴라 채널에 적어도 부분적으로 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 인코딩할 수도 있다. 블록 (1120) 의 동작들은 도 1 내지 도 5 을 참조하여 기술된 방법들에 따라 수행될 수도 있다. 특정 예들에서, 블록 (1120) 의 동작들의 양태들은 도 7 내지 도 10 를 참조하여 기술된 바와 같은 인코딩 컴포넌트에 의해 수행될 수도 있다.
블록 (1125) 에서, 기지국 (105) 또는 UE (115) 는 인코딩된 제 1 정보 비트 및 제 1 패리티 체크 비트를 포함하는 코드워드를 송신할 수도 있다. 블록 (1125) 의 동작들은 도 1 내지 도 5 을 참조하여 기술된 방법들에 따라 수행될 수도 있다. 특정 예들에서, 블록 (1125) 의 동작들의 양태들은 도 7 내지 도 10 를 참조하여 기술된 바와 같은 코드워드 송신기에 의해 수행될 수도 있다.
도 12 은 본 개시의 양태들에 따라 폴라 코딩을 위한 패리티 비트 채널 할당을 위한 방법 (1200) 을 예시하는 플로우차트를 도시한다. 방법 (1200) 의 동작들은 본 명세서에서 설명된 바와 같은 기지국 (105) 또는 UE (115) 또는 그 컴포넌트들에 의해 구현될 수도 있다. 예를 들어, 방법 (1200) 의 동작들은 도 7 내지 도 10 를 참조하여 기술된 바와 같은 코딩 관리자에 의해 수행될 수도 있다. 일부 예들에 있어서, 기지국 (105) 또는 UE (115) 는 하기에서 설명되는 기능들을 수행하도록 디바이스의 기능 엘리먼트들을 제어하기 위한 코드들의 세트를 실행할 수도 있다. 부가적으로 또는 대안적으로, 기지국 (105) 또는 UE (115) 는 특수목적 하드웨어를 사용하여 하기에서 설명되는 기능들의 양태들을 수행할 수도 있다.
블록 (1205) 에서, 기지국 (105) 또는 UE (115) 는 정보 비트들의 세트 및 패리티 체크 비트들의 세트를 포함하는 코드워드를 수신할 수도 있다. 블록 (1205) 의 동작들은 도 1 내지 도 5 을 참조하여 기술된 방법들에 따라 수행될 수도 있다. 특정 예들에서, 블록 (1205) 의 동작들의 양태들은 도 7 내지 도 10 를 참조하여 기술된 바와 같은 코드워드 컴포넌트에 의해 수행될 수도 있다.
블록 (1210) 에서, 기지국 (105) 또는 UE (115) 는 폴라 채널들의 세트로부터, 폴라 채널들의 세트에 대한 개별 신뢰도 메트릭들에 적어도 부분적으로 기초하여, 정보 비트들의 세트 중 제 1 정보 비트에 할당된 제 1 폴라 채널을 결정할 수도 있다. 블록 (1210) 의 동작들은 도 1 내지 도 5 을 참조하여 기술된 방법들에 따라 수행될 수도 있다. 특정 예들에서, 블록 (1210) 의 동작들의 양태들은 도 7 내지 도 10 를 참조하여 기술된 바와 같은 정보 비트에 의해 수행될 수도 있다.
블록 (1215) 에서, 기지국 (105) 또는 UE (115) 는 제 1 폴라 채널의 채널 인덱스에 적어도 부분적으로 기초하여, 패리티 체크 비트들의 세트 중 제 1 패리티 체크 비트에 대한 폴라 채널들의 세트로부터의 제 2 폴라 채널을 결정할 수도 있고, 여기서 제 2 폴라 채널의 채널 인덱스는 제 1 폴라 채널의 채널 인덱스보다 크다. 블록 (1215) 의 동작들은 도 1 내지 도 5 을 참조하여 기술된 방법들에 따라 수행될 수도 있다. 특정 예들에서, 블록 (1215) 의 동작들의 양태들은 도 7 내지 도 10 를 참조하여 기술된 바와 같은 패리티 비트 컴포넌트에 의해 수행될 수도 있다.
블록 (1220) 에서, 기지국 (105) 또는 UE (115) 는 제 1 폴라 채널 및 제 2 폴라 채널에 적어도 부분적으로 기초하여 적어도 제 1 정보 비트 및 제 1 패리티 체크 비트를 디코딩할 수도 있다. 블록 (1220) 의 동작들은 도 1 내지 도 5 을 참조하여 기술된 방법들에 따라 수행될 수도 있다. 특정 예들에서, 블록 (1220) 의 동작들의 양태들은 도 7 내지 도 10 를 참조하여 기술된 바와 같은 디코딩 컴포넌트에 의해 수행될 수도 있다.
상기 설명된 방법들은 가능한 구현들을 기술하며 그 동작들 및 단계들은 재배열되거나 그렇지 않으면 수정될 수도 있고 다른 구현들이 가능함이 주목되어야 한다. 추가로, 2 이상의 방법들로부터의 양태들은 결합될 수도 있다.
본원에 설명된 기술들은 코드분할 다중 액세스 (CDMA), 시분할 다중 액세스 (TDMA), 주파수 분할 다중 액세스 (FDMA), 직교 주파수 분할 다중 액세스 (OFDMA), 단일 캐리어 주파수 분할 다중 액세스 (SC-FDMA) 및 다른 시스템들과 같은 다양한 무선 통신 시스템들을 위해 사용될 수도 있다. 용어들 "시스템" 및 "네트워크" 는 종종 상호 교환가능하게 사용된다. 코드 분할 다중 액세스 (CDMA) 시스템은 CDMA2000, UTRA (Universal Terrestrial Radio Access), 등과 같은 무선 기술을 구현할 수도 있다. CDMA2000 은 IS-2000, IS-95, 및 IS-856 표준들을 커버한다. IS-2000 릴리즈들은 일반적으로 CDMA2000 1X, 1X 등으로 지칭될 수도 있다. IS-856 (TIA-856) 는 일반적으로 CDMA2000 1xEV-DO, HRPD (High Rate Packet Data) 등으로 지칭된다. UTRA 는 광대역 CDMA (WCDMA) 및 CDMA의 다른 변형들을 포함한다. TDMA 시스템은 모바일 통신용 글로벌 시스템 (GSM) 과 같은 무선 기술을 구현할 수도 있다.
OFDMA 시스템은 UMB (Ultra Mobile Broadband), E-UTRA (Evolved UTRA), IEEE (Institute of Electrical and Electronics Engineers) 802.11 (Wi-Fi), IEEE 802.16 (WiMAX), IEEE 802.20, 플래시-OFDM 등과 같은 무선 기술을 구현할 수도 있다. UTRA 및 E-UTRA 는 범용 이동 통신 시스템 (UMTS) 의 일부이다. LTE 및 LTE-A 는 E-UTRA 를 사용하는 UMTS 의 릴리스들이다. UTRA, E-UTRA, UMTS, LTE, LTE-A, NR, 및 GSM 은 "제 3 세대 파트너십 프로젝트" (3GPP) 로 명명된 조직으로부터의 문헌들에서 설명된다. CDMA2000 및 UMB는 3GPP2 ("3rd Generation Partnership Project 2") 로 명명된 기관으로부터의 문헌들에 설명되어 있다. 본 명세서에서 설명된 기법들은 상기 언급된 시스템들 및 무선 기술들뿐 아니라 다른 시스템들 및 무선 기술들을 위해 사용될 수도 있다. LTE 또는 NR 시스템의 양태들이 예시의 목적으로 설명될 수 있고 LTE 또는 NR 용어가 대부분의 설명에서 사용될 수 있지만, 여기에 설명된 기법들은 LTE 또는 NR 애플리케이션들 이외에 적용가능하다.
본 명세서에서 설명된 그러한 네트워크들을 포함하여 LTE/LTE-A 네트워크들에 있어서, 용어 진화된 노드B (eNB) 는 기지국들을 설명하는데 일반적으로 사용될 수도 있다. 본 명세서에서 설명된 무선 통신 시스템 또는 시스템들은 상이한 타입들의 eNB들이 다양한 지리적 영역들에 대한 커버리지를 제공하는 이종 LTE/LTE-A 또는 NR 네트워크를 포함할 수도 있다. 예를 들어, 각각의 eNB, 차세대 NodeB (gNB), 또는 기지국은 매크로 셀, 소형 셀, 또는 다른 타입들의 셀에 대한 통신 커버리지를 제공할 수도 있다. 용어 "셀" 은, 맥락에 의존하여, 기지국, 기지국과 연관된 캐리어 또는 컴포넌트 캐리어, 또는 캐리어 또는 기지국의 커버리지 영역 (예를 들어, 섹터 등) 을 설명하는데 사용될 수도 있다.
기지국들은 베이스 트랜시버 스테이션, 무선 기지국, 액세스 포인트, 무선 트랜시버, 노드 B, e노드B (eNB), 홈 노드B, 홈 e노드B, 또는 기타 다른 적합한 용어로서 당업자에 의해 지칭될 수도 있다. 기지국에 대한 지리적 커버리지 영역은, 커버리지 영역의 오직 일부분만을 구성하는 섹터들로 분할될 수도 있다. 본 명세서에서 설명된 무선 통신 시스템 또는 시스템들은 상이한 타입들의 기지국들 (예를 들어, 매크로 또는 소형 셀 기지국들) 을 포함할 수도 있다. 본 명세서에서 설명된 UE들은 매크로 eNB들, 소형 셀 eNB들, gNB들, 중계기 기지국들 등을 포함하여 다양한 타입들의 기지국들 및 네트워크 장비와 통신할 수도 있다. 상이한 기술들에 대한 중첩하는 지리적 커버리지 영역들이 존재할 수도 있다.
매크로 셀은 일반적으로, 상대적으로 큰 지리적 영역 (예를 들어, 반경 수 킬로미터) 를 커버하고, 네트워크 제공자에 서비스 가입으로 UE들에 의한 비제한 액세스를 허용할 수도 있다. 소형 셀은, 매크로 셀과 비교했을 때, 매크로 셀들과 동일 또는 상이한 (예를 들어, 허가, 비허가 등) 주파수 대역들에서 동작할 수도 있는 저-전력공급의 기지국이다. 소형 셀들은 다양한 예에 따라 피코 셀들, 펨토 셀들 및 마이크로 셀들을 포함할 수도 있다. 피코 셀은, 예를 들어, 작은 지리적 영역을 커버할 수도 있고, 네트워크 제공자로의 서비스 가입들을 갖는 UE들에 의한 제한 없는 액세스를 허용할 수도 있다. 펨토 셀은 또한, 작은 지리적 영역 (예를 들어, 홈) 을 커버할 수도 있고, 펨토 셀과의 연관을 갖는 UE들 (예를 들어, CSG (Closed Subscriber Group) 내의 UE들, 홈 내의 사용자들에 대한 UE들 등) 에 의한 제한된 액세스를 제공할 수도 있다. 매크로 셀에 대한 eNB 는 매크로 eNB 로서 지칭될 수도 있다. 소형 셀에 대한 eNB 는 소형 셀 eNB, 피코 eNB, 펨토 eNB 또는 홈 eNB 로서 지칭될 수도 있다. eNB 는 하나 또는 다수의 (예를 들어, 2 개, 3 개, 4 개 등의) 셀들 (예를 들어, 컴포넌트 캐리어들) 을 지원할 수도 있다.
본 명세서에서 설명된 무선 통신 시스템 또는 시스템들은 동기식 또는 비동기식 동작을 지원할 수도 있다. 동기식 동작에 대해, 기지국들은 유사한 프레임 타이밍을 가질 수도 있으며, 상이한 기지국들로부터의 송신들은 시간적으로 대략 정렬될 수도 있다. 비동기식 동작에 대해, 기지국들은 상이한 프레임 타이밍을 가질 수도 있고, 상이한 기지국들로부터의 송신들은 시간적으로 정렬되지 않을 수도 있다. 본 명세서에서 설명된 기법들은 동기식 또는 비동기식 동작들 중 어느 하나에 대해 사용될 수도 있다.
본 명세서에서 설명된 다운링크 송신들은 또한 순방향 링크 송신들로 불릴 수도 있는 한편, 업링크 송신들은 또한 역방향 링크 송신들로 불릴 수도 있다. 본원에 설명된 각각의 통신 링크 - 예를 들어, 도 1 의 무선 통신 시스템 (100) 을 포함함 - 는 하나 이상의 캐리어들을 포함할 수도 있고, 여기서, 각각의 캐리어는 다중의 서브-캐리어들 (예를 들어, 상이한 주파수들의 파형 신호들) 로 구성된 신호일 수도 있다.
첨부 도면들과 관련하여 상기 기재된 설명은 예시적 구성들을 설명하며, 구현될 수도 있거나 또는 청구항들의 범위 내에 있는 예들 모두를 나타내지는 않는다. 본원에서 사용된 용어 "예시적인" 은 "예, 예증, 또는 예시로서 기능하는" 을 의미하며, "다른 예들 비해 반드시 선호되거나" "유리한" 것으로서 해석되지는 않아야. 상세한 설명은 설명된 기술들의 이해를 제공하기 위해 특정 상세들을 포함한다. 하지만, 이들 기술들은 이들 특정 상세들 없이 실시될 수도 있다. 일부 경우들에 있어서, 널리 공지된 구조들 및 디바이스들은 설명된 예들의 개념들을 불명료하게 하는 것을 회피하기 위해 블록 다이어그램 형태로 도시된다.
첨부된 도면들에서, 유사 컴포넌트들 또는 피처들은 동일한 참조 라벨을 가질 수도 있다. 추가로, 동일한 타입의 다양한 컴포넌트들은, 유사한 컴포넌트들 간을 구별하는 대쉬 및 제 2 라벨을 참조 라벨 다음에 오게 함으로써 구별될 수도 있다. 오직 제 1 참조 라벨만이 본 명세서에서 사용된다면, 그 설명은, 제 2 참조 라벨과 무관하게 동일한 제 1 참조 라벨을 갖는 유사한 컴포넌트들 중 임의의 컴포넌트에 적용가능하다.
본 명세서에서 설명된 정보 및 신호들은 임의의 다양한 서로 다른 기술들 및 기법들을 이용하여 표현될 수도 있다. 예를 들어, 상기 설명 전반에 걸쳐 참조될 수도 있는 데이터, 명령들, 커맨드들, 정보, 신호들, 비트들, 심볼들, 및 칩들은 전압, 전류, 전자기파, 자계 또는 자성 입자, 관계 또는 광자, 또는 이들의 임의의 조합에 의해 표현될 수도 있다.
본원의 개시와 관련하여 설명된 다양한 예시적인 논리 블록들 및 모듈들은 범용 프로세서, DSP, ASIC, FPGA 나 다른 프로그램가능 로직 디바이스, 이산 게이트나 트랜지스터 로직, 이산 하드웨어 컴포넌트들, 또는 본원에 설명된 기능들을 수행하도록 설계된 것들의 임의의 조합으로 구현되거나 수행될 수도 있다. 범용 프로세서는 마이크로프로세서일 수도 있지만, 대안적으로, 프로세서는 임의의 종래의 프로세서, 제어기, 마이크로제어기, 또는 상태 머신일 수도 있다. 또한, 프로세서는 컴퓨팅 디바이스들의 조합 (예를 들어, DSP 와 마이크로프로세서의 조합, 다수의 마이크로프로세서, DSP 코어와 결합한 하나 이상의 마이크로프로세서, 또는 임의의 다른 이러한 구성) 으로서 구현될 수도 있다.
본 명세서에서 설명된 기능들은 하드웨어, 프로세서에 의해 실행된 소프트웨어, 펌웨어, 또는 이들의 임의의 조합에서 구현될 수도 있다. 프로세서에 의해 실행된 소프트웨어에서 구현된다면, 그 기능들은 하나 이상의 명령들 또는 코드로서 컴퓨터 판독가능 매체 상으로 저장 또는 송신될 수도 있다. 다른 예들 및 구현들은 본 개시 및 첨부된 청구항들의 범위 내에 있다. 예를 들어, 소프트웨어의 성질에 기인하여, 상술된 기능들은, 프로세서에 의해 실행되는 소프트웨어, 하드웨어, 펌웨어, 하드와이어링, 또는 이들의 임의의 조합을 이용하여 구현될 수 있다. 기능들을 구현하는 특징들은 또한, 기능들의 부분들이 상이한 물리적 위치들에서 구현되도록 분산되는 것을 포함하여, 다양한 위치들에 물리적으로 위치될 수도 있다. 또한, 청구항들을 포함하여 본 명세서에서 사용된 바와 같이, 아이템들의 리스트 (예를 들어, "~ 중 적어도 하나" 또는 "~ 중 하나 이상" 과 같은 어구에 의해 시작되는 아이템들의 리스트) 에서 사용되는 바와 같은 "또는" 은, 예를 들어, A, B, 또는 C 중 적어도 하나의 리스트가 A 또는 B 또는 C 또는 AB 또는 AC 또는 BC 또는 ABC (즉, A 와 B 와 C) 를 의미하도록 하는 포괄적인 리스트를 표시한다. 또한, 본 명세서에서 사용된 것과 같이, 어구 "~ 에 기초하는" 는 폐쇄된 조건들의 세트에 대한 참조로서 해석되지 않아야 한다. 예를 들어, "조건 A 에 기초하는" 으로 기술된 예시적인 단계는 본 개시의 범위를 벗어나지 않고 조건 A 및 조건 B 양자에 기초할 수도 있다. 즉, 본 명세서에 사용 된 바와 같이, "~ 에 기초하는" 이라는 어구는 "~ 에 적어도 부분적으로 기초하는" 과 동일한 방식으로 해석되어야 한다.
컴퓨터 판독가능 매체들은, 일 장소로부터 다른 장소로의 컴퓨터 프로그램의 전송을 용이하게 하는 임의의 매체를 포함하는 통신 매체들 및 비일시적 컴퓨터 저장 매체들 양자 모두를 포함한다. 비일시적 저장 매체는, 범용 또는 특수 용도 컴퓨터에 의해 액세스될 수 있는 임의의 가용 매체일 수도 있다. 한정이 아닌 예로서, 비일시적인 컴퓨터 판독가능 매체들은 RAM, ROM, 전기적으로 소거가능한 프로그래밍가능 판독 전용 메모리 (EEPROM), 컴팩트 디스크 (CD) ROM 또는 다른 광학 디스크 저장부, 자기 디스크 저장부 또는 다른 자기 저장 디바이스들, 또는 원하는 프로그램 코드 수단을 명령들 또는 데이터 구조들의 형태로 수록 또는 저장하는데 이용될 수 있고 범용 또는 특수목적 컴퓨터 또는 범용 또는 특수목적 프로세서에 의해 액세스될 수 있는 임의의 다른 비일시적인 매체를 포함할 수도 있다. 또한, 임의의 커넥션은 컴퓨터 판독가능 매체로서 적절히 칭해진다. 예를 들어, 동축 케이블, 광섬유 케이블, 꼬임쌍선, 디지털 가입자 라인 (DSL), 또는 적외선, 무선, 및 마이크로파와 같은 무선 기술들을 이용하여 웹사이트, 서버, 또는 다른 원격 소스로부터 소프트웨어가 송신된다면, 동축 케이블, 광섬유 케이블, 꼬임쌍선, DSL, 또는 적외선, 무선, 및 마이크로파와 같은 무선 기술들은 매체의 정의에 포함된다. 본 명세서에서 사용된 바와 같이, 디스크 (disk) 및 디스크 (disc) 는 CD, 레이저 디스크, 광학 디스크, 디지털 다기능 디스크 (DVD), 플로피 디스크 및 블루레이 디스크를 포함하며, 여기서, 디스크 (disk) 들은 보통 데이터를 자기적으로 재생하는 한편, 디스크 (disc) 들은 레이저들로 데이터를 광학적으로 재생한다. 상기의 조합들이 또한, 컴퓨터 판독가능 매체들의 범위 내에 포함된다.
본 명세서에서의 설명은 당업자가 본 개시를 제조 및 이용할 수 있도록 하기 위해 제공된다. 본 개시에 대한 다양한 수정들은 당업자들에게 용이하게 명백할 것이며, 본 명세서에서 정의된 일반적인 원리들은 본 개시의 범위로부터 벗어남 없이 다른 변동들에 적용될 수도 있다. 따라서, 본 개시는 본 명세서에서 설명된 예들 및 설계들로 한정되지 않고, 본 명세서에서 개시된 원리들 및 신규한 피처들과 부합하는 최광의 범위를 부여받아야 한다.

Claims (64)

  1. 무선 통신을 위한 방법으로서,
    정보 비트들의 제 1 수 및 패리티 체크 비트들의 제 2 수를 식별하는 단계;
    폴라 채널들의 세트로부터, 상기 정보 비트들 및 상기 패리티 체크 비트들에 대한 폴라 채널들의 서브세트를 결정하는 단계로서, 상기 폴라 채널들의 서브세트는 상기 제 1 수에 상기 제 2 수를 더한 것인, 상기 폴라 채널들의 서브세트를 결정하는 단계;
    상기 정보 비트들 및 상기 패리티 체크 비트들을 상기 폴라 채널들의 서브세트에 할당하는 단계;
    상기 폴라 채널들의 서브세트에 기초하여 상기 정보 비트들 및 상기 패리티 체크 비트들을 인코딩하는 단계; 및
    인코딩된 정보 비트들의 세트 및 패리티 체크 비트들의 세트에 기초하여 코드워드를 송신하는 단계를 포함하고,
    상기 제 2 수는, 상기 정보 비트들이 할당된 폴라 채널들의 개별 채널 인덱스들 중 최저 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 폴라 채널들의 수의 절반에 대응하는, 무선 통신을 위한 방법.
  2. 제 1 항에 있어서,
    상기 패리티 체크 비트들을 할당하는 단계는, 신뢰도들에 의해서 정렬되는 상기 폴라 채널들의 세트에 추가로 기초하고, 생성자 매트릭스의 로우 가중치들에 기초하는, 무선 통신을 위한 방법.
  3. 제 1 항 또는 제 2 항에 있어서,
    상기 패리티 체크 비트들을 할당하는 단계는, 상기 패리티 체크 비트들을 상기 정보 비트들이 할당된 폴라 채널들 보다 낮은 신뢰도를 갖는 상기 폴라 채널들의 서브세트의 폴라 채널들에 할당하는 단계를 포함하는, 무선 통신을 위한 방법.
  4. 시스템에서 무선 통신을 위한 장치로서, 상기 시스템은,
    프로세서;
    상기 프로세서와 전자 통신하는 메모리; 및
    상기 메모리에 저장된 명령들을 포함하고,
    상기 명령들은, 상기 프로세서에 의해 실행될 경우, 상기 장치로 하여금,
    정보 비트들의 제 1 수 및 패리티 체크 비트들의 제 2 수를 식별하게 하고;
    폴라 채널들의 세트로부터, 상기 정보 비트들 및 상기 패리티 체크 비트들에 대한 폴라 채널들의 서브세트를 결정하게 하는 것으로서, 상기 폴라 채널들의 서브세트는 상기 제 1 수에 상기 제 2 수를 더한 것인, 상기 폴라 채널들의 서브세트를 결정하게 하고;
    상기 정보 비트들 및 상기 패리티 체크 비트들을 상기 폴라 채널들의 서브세트에 할당하게 하고;
    상기 폴라 채널들의 서브세트에 기초하여 상기 정보 비트들 및 상기 패리티 체크 비트들을 인코딩하게 하며; 그리고
    인코딩된 정보 비트들의 세트 및 패리티 체크 비트들의 세트에 기초하여 코드워드를 송신하게 하도록
    동작가능하고,
    상기 제 2 수는, 상기 정보 비트들이 할당된 폴라 채널들의 개별 채널 인덱스들 중 최저 채널 인덱스보다 큰 개별 채널 인덱스들을 갖는 폴라 채널들의 수의 절반에 대응하는, 무선 통신을 위한 장치.
  5. 제 4 항에 있어서,
    상기 패리티 체크 비트들을 할당하는 것은, 신뢰도들에 의해서 정렬되는 상기 폴라 채널들의 세트에 추가로 기초하고, 생성자 매트릭스의 로우 가중치들에 기초하는, 무선 통신을 위한 장치.
  6. 제 4 항 또는 제 5 항에 있어서,
    상기 패리티 체크 비트들을 할당하는 것은, 상기 패리티 체크 비트들을 상기 정보 비트들이 할당된 폴라 채널들 보다 낮은 신뢰도를 갖는 상기 폴라 채널들의 서브세트의 폴라 채널들에 할당하는 것을 포함하는, 무선 통신을 위한 장치.
  7. 삭제
  8. 삭제
  9. 삭제
  10. 삭제
  11. 삭제
  12. 삭제
  13. 삭제
  14. 삭제
  15. 삭제
  16. 삭제
  17. 삭제
  18. 삭제
  19. 삭제
  20. 삭제
  21. 삭제
  22. 삭제
  23. 삭제
  24. 삭제
  25. 삭제
  26. 삭제
  27. 삭제
  28. 삭제
  29. 삭제
  30. 삭제
  31. 삭제
  32. 삭제
  33. 삭제
  34. 삭제
  35. 삭제
  36. 삭제
  37. 삭제
  38. 삭제
  39. 삭제
  40. 삭제
  41. 삭제
  42. 삭제
  43. 삭제
  44. 삭제
  45. 삭제
  46. 삭제
  47. 삭제
  48. 삭제
  49. 삭제
  50. 삭제
  51. 삭제
  52. 삭제
  53. 삭제
  54. 삭제
  55. 삭제
  56. 삭제
  57. 삭제
  58. 삭제
  59. 삭제
  60. 삭제
  61. 삭제
  62. 삭제
  63. 삭제
  64. 삭제
KR1020197030886A 2017-03-23 2017-03-23 폴라 코딩을 위한 패리티 비트 채널 할당 KR102502529B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020237004918A KR20230027317A (ko) 2017-03-23 2017-03-23 폴라 코딩을 위한 패리티 비트 채널 할당

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2017/077868 WO2018170834A1 (en) 2017-03-23 2017-03-23 Parity bit channel assignment for polar coding

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020237004918A Division KR20230027317A (ko) 2017-03-23 2017-03-23 폴라 코딩을 위한 패리티 비트 채널 할당

Publications (2)

Publication Number Publication Date
KR20190127888A KR20190127888A (ko) 2019-11-13
KR102502529B1 true KR102502529B1 (ko) 2023-02-21

Family

ID=63583020

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020237004918A KR20230027317A (ko) 2017-03-23 2017-03-23 폴라 코딩을 위한 패리티 비트 채널 할당
KR1020197030886A KR102502529B1 (ko) 2017-03-23 2017-03-23 폴라 코딩을 위한 패리티 비트 채널 할당

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020237004918A KR20230027317A (ko) 2017-03-23 2017-03-23 폴라 코딩을 위한 패리티 비트 채널 할당

Country Status (9)

Country Link
US (2) US11070237B2 (ko)
EP (2) EP3602793A4 (ko)
JP (1) JP6991234B2 (ko)
KR (2) KR20230027317A (ko)
CN (2) CN110431749B (ko)
BR (1) BR112019019282A2 (ko)
CA (1) CA3052486A1 (ko)
TW (1) TWI740021B (ko)
WO (1) WO2018170834A1 (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015066925A1 (zh) * 2013-11-11 2015-05-14 华为技术有限公司 一种Polar码编码方法、装置
WO2018126496A1 (en) 2017-01-09 2018-07-12 Qualcomm Incorporated Bit allocation for encoding and decoding
CN114598424A (zh) * 2017-02-15 2022-06-07 中兴通讯股份有限公司 一种数据处理方法及装置
CN108599891B (zh) * 2017-03-17 2020-05-08 华为技术有限公司 编码方法、编码装置和通信装置
US11070237B2 (en) 2017-03-23 2021-07-20 Qualcomm Incorporated Parity bit channel assignment for polar coding
CN109150199A (zh) * 2017-06-17 2019-01-04 华为技术有限公司 一种极化Polar码的交织处理方法及装置
WO2018228601A1 (zh) * 2017-06-16 2018-12-20 华为技术有限公司 一种数据处理方法及数据处理装置
CN109327226B (zh) * 2017-08-04 2023-10-20 华为技术有限公司 极化码的编译码方法、装置及设备
US11476873B2 (en) * 2017-10-10 2022-10-18 Telefonaktiebolaget Lm Ericsson (Publ) Simple parity-check bit computation for polar codes
US11411673B2 (en) * 2018-01-12 2022-08-09 Lg Electronics Inc. Method and apparatus for transmitting information, and method and apparatus for receiving information
KR102541319B1 (ko) * 2018-03-29 2023-06-08 삼성전자주식회사 무선 통신 시스템에서 극 부호를 이용한 부호화 및 복호화를 위한 장치 및 방법
US11050519B2 (en) * 2018-09-14 2021-06-29 Idac Holdings, Inc. Methods, apparatus, systems and procedures for hybrid automatic repeat requests (HARQs) using polar codes
KR102523413B1 (ko) * 2019-01-15 2023-04-18 오피노 엘엘씨 시간 민감성 네트워킹을 위한 제어 평면 기반 구성
TWI731441B (zh) * 2019-10-18 2021-06-21 國立清華大學 用於列表型連續消去的解碼器及其解碼方法
US11411779B2 (en) 2020-03-31 2022-08-09 XCOM Labs, Inc. Reference signal channel estimation
US11206045B1 (en) * 2020-07-23 2021-12-21 Xilinx, Inc. Efficient determination of parity bit location for polar codes
CA3195885A1 (en) 2020-10-19 2022-04-28 XCOM Labs, Inc. Reference signal for wireless communication systems
WO2022093988A1 (en) 2020-10-30 2022-05-05 XCOM Labs, Inc. Clustering and/or rate selection in multiple-input multiple-output communication systems

Family Cites Families (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ES2344299T3 (es) 1997-07-30 2010-08-24 Samsung Electronics Co., Ltd. Metodo y dispositivo para codificacion de canal adaptativo.
KR100918763B1 (ko) 2003-11-14 2009-09-24 삼성전자주식회사 병렬 연접 저밀도 패리티 검사 부호를 사용하는 채널 부호화/복호 장치 및 방법
EP2381582B1 (en) 2007-12-06 2013-04-10 Samsung Electronics Co., Ltd. Method and apparatus for channel encoding in a communication system using low-density parity-check codes
US8458558B2 (en) * 2008-04-30 2013-06-04 Motorola Mobility Llc Multi-antenna configuration signaling in wireless communication system
CN103220001B (zh) * 2012-01-20 2016-09-07 华为技术有限公司 与循环冗余校验级联的极性码的译码方法和译码装置
CN103684477B (zh) * 2012-09-24 2017-02-01 华为技术有限公司 混合极性码的生成方法和生成装置
KR102015121B1 (ko) 2012-10-17 2019-08-28 삼성전자주식회사 불휘발성 메모리 장치를 제어하도록 구성되는 컨트롤러 및 컨트롤러의 동작 방법
US20150333775A1 (en) 2014-05-15 2015-11-19 Broadcom Corporation Frozen-Bit Selection for a Polar Code Decoder
WO2015180187A1 (zh) 2014-05-30 2015-12-03 华为技术有限公司 一种打孔的极化码的构造方法和装置
US10193578B2 (en) 2014-07-10 2019-01-29 The Royal Institution For The Advancement Of Learning / Mcgill University Flexible polar encoders and decoders
US9742440B2 (en) * 2015-03-25 2017-08-22 Samsung Electronics Co., Ltd HARQ rate-compatible polar codes for wireless channels
US20170026976A1 (en) * 2015-07-20 2017-01-26 Qualcomm Incorporated Flexible coding schemes
KR102422275B1 (ko) * 2015-07-30 2022-07-18 삼성전자주식회사 무선 통신 시스템에서 채널 부호화 및 복호화 방법과 장치
US10461779B2 (en) 2015-08-12 2019-10-29 Telefonaktiebolaget Lm Ericsson (Publ) Rate-compatible polar codes
EP3381128B1 (en) 2015-11-24 2020-01-01 Coherent Logix, Incorporated Memory management and path sorting in a polar code successive cancellation list decoder
US10581462B2 (en) 2015-12-01 2020-03-03 Huawei Technologies Co., Ltd. Signature-enabled polar encoder and decoder
KR102474598B1 (ko) 2015-12-22 2022-12-06 삼성전자주식회사 무선 통신 시스템에서 부호화를 위한 장치 및 방법
EP3364542A4 (en) 2015-12-23 2019-04-03 Huazhong University of Science and Technology ERROR CORRECTION ENCODING METHOD BASED ON CASCADE POLAR CODES AND REPETITION CODES OR MULTIBIT PARITY CHECK CODES
CN105680883B (zh) * 2015-12-23 2017-11-14 华中科技大学 一种极化码和多比特奇偶校验码级联的纠错编码方法
WO2017111362A1 (ko) 2015-12-24 2017-06-29 엘지전자 주식회사 임의의 길이를 가지는 폴라 코드를 이용한 harq 수행 방법
CN105811998B (zh) * 2016-03-04 2019-01-18 深圳大学 一种基于密度演进的极化码构造方法及极化码编译码系统
CN105933010B (zh) * 2016-04-15 2019-05-14 华南理工大学 一种基于分段校验辅助的低复杂度极化码译码scl方法
US9917675B2 (en) 2016-06-01 2018-03-13 Qualcomm Incorporated Enhanced polar code constructions by strategic placement of CRC bits
US20170353267A1 (en) 2016-06-01 2017-12-07 Qualcomm Incorporated Generalized polar code construction
CN114884615A (zh) 2016-06-19 2022-08-09 Lg 电子株式会社 数据传输方法和发射机
CN109661787A (zh) 2016-08-10 2019-04-19 Idac控股公司 用于控制信息的基于优先级的信道编码
CN107819545B (zh) * 2016-09-12 2020-02-14 华为技术有限公司 极化码的重传方法及装置
US10644829B2 (en) 2016-09-15 2020-05-05 Huawei Technologies Co., Ltd. Method and apparatus for encoding data using a polar code
US10756853B2 (en) 2016-10-21 2020-08-25 Huawei Technologies Co., Ltd. Method and device for incremental redundancy hybrid automatic repeat request (IR-HARQ) re-transmission
WO2018108247A1 (en) 2016-12-13 2018-06-21 Nokia Technologies Oy Polar codes for downlink control channels for wireless networks
US10554223B2 (en) 2016-12-23 2020-02-04 Huawei Technologies Co., Ltd. Apparatus and methods for polar code construction
US10383106B2 (en) 2017-01-04 2019-08-13 Coherent Logix, Incorporated Scrambling sequence design for embedding UE ID into frozen bits for DCI blind detection
CN108288969B (zh) 2017-01-07 2021-12-21 华为技术有限公司 数据编码及译码的方法和装置
CN108347301B (zh) 2017-01-25 2020-06-02 华为技术有限公司 数据的传输方法和装置
CN108365914B (zh) 2017-01-26 2023-04-18 华为技术有限公司 Polar码编译码方法及装置
CN108390739B (zh) * 2017-02-03 2021-01-29 华为技术有限公司 数据处理的方法和装置
EP3577808A1 (en) 2017-02-03 2019-12-11 IDAC Holdings, Inc. Advanced polar codes for control channel
CN108429600B (zh) 2017-02-13 2021-08-06 上海诺基亚贝尔股份有限公司 用于通信系统中的数据处理的方法和设备
US11070237B2 (en) 2017-03-23 2021-07-20 Qualcomm Incorporated Parity bit channel assignment for polar coding
US11005597B2 (en) * 2017-06-14 2021-05-11 Idac Holdings, Inc. Two-stage scrambling for polar coded PDCCH transmission

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Details of the Polar code design (3GPP TSG RAN WG1 meeting #87, November 2016)*

Also Published As

Publication number Publication date
KR20230027317A (ko) 2023-02-27
TWI740021B (zh) 2021-09-21
EP4075673A1 (en) 2022-10-19
JP2020515143A (ja) 2020-05-21
JP6991234B2 (ja) 2022-01-12
WO2018170834A1 (en) 2018-09-27
BR112019019282A2 (pt) 2020-04-14
US10224966B2 (en) 2019-03-05
CA3052486A1 (en) 2018-09-27
EP3602793A4 (en) 2020-11-11
TW201841483A (zh) 2018-11-16
CN110431749B (zh) 2023-02-03
US11070237B2 (en) 2021-07-20
KR20190127888A (ko) 2019-11-13
EP3602793A1 (en) 2020-02-05
CN116073953A (zh) 2023-05-05
US20200007160A1 (en) 2020-01-02
CN110431749A (zh) 2019-11-08
US20180278272A1 (en) 2018-09-27

Similar Documents

Publication Publication Date Title
KR102502529B1 (ko) 폴라 코딩을 위한 패리티 비트 채널 할당
CN110582941B (zh) 具有提早终止的极性列表解码
JP7195273B2 (ja) アップリンク制御情報用のポーラ符号
KR102594223B1 (ko) 브로드캐스트 채널 인코딩 및 디코딩
US10601447B2 (en) Field prioritization for polar codes
KR102488910B1 (ko) 연속적 소거 리스트 디코딩의 조기 종결
US10917195B2 (en) Control channel mother code determination for multi-transmission configuration indication communication
WO2018161762A1 (en) Polar coding design for performance and latency
EP3724999A1 (en) Polar code construction with recursive mutual id by removal of bit channels
WO2019191944A1 (en) Polar coded harq scheme over time-varying channel
US11057151B2 (en) Mutual information based polar code construction
WO2018166256A1 (en) Mutual information based polar code construction
WO2020087259A1 (en) Enhanced efficiency for decoding multiple information bit sizes

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
X091 Application refused [patent]
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant