KR102423567B1 - 디스플레이 장치 - Google Patents

디스플레이 장치 Download PDF

Info

Publication number
KR102423567B1
KR102423567B1 KR1020170142338A KR20170142338A KR102423567B1 KR 102423567 B1 KR102423567 B1 KR 102423567B1 KR 1020170142338 A KR1020170142338 A KR 1020170142338A KR 20170142338 A KR20170142338 A KR 20170142338A KR 102423567 B1 KR102423567 B1 KR 102423567B1
Authority
KR
South Korea
Prior art keywords
signal
analog
digital
broadcast
multiplexer
Prior art date
Application number
KR1020170142338A
Other languages
English (en)
Other versions
KR20190047934A (ko
Inventor
박찬섭
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020170142338A priority Critical patent/KR102423567B1/ko
Priority to PCT/KR2018/012791 priority patent/WO2019088583A1/ko
Priority to EP18871908.2A priority patent/EP3687182A4/en
Priority to US16/760,285 priority patent/US11184576B2/en
Publication of KR20190047934A publication Critical patent/KR20190047934A/ko
Application granted granted Critical
Publication of KR102423567B1 publication Critical patent/KR102423567B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • H04N21/42607Internal components of the client ; Characteristics thereof for processing the incoming bitstream
    • H04N21/4263Internal components of the client ; Characteristics thereof for processing the incoming bitstream involving specific tuning arrangements, e.g. two tuners
    • H04N21/42638Internal components of the client ; Characteristics thereof for processing the incoming bitstream involving specific tuning arrangements, e.g. two tuners involving a hybrid front-end, e.g. analog and digital tuners
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • H04N21/42607Internal components of the client ; Characteristics thereof for processing the incoming bitstream
    • H04N21/42615Internal components of the client ; Characteristics thereof for processing the incoming bitstream involving specific demultiplexing arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/434Disassembling of a multiplex stream, e.g. demultiplexing audio and video streams, extraction of additional data from a video stream; Remultiplexing of multiplex streams; Extraction or processing of SI; Disassembling of packetised elementary stream
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/47End-user applications
    • H04N21/472End-user interface for requesting content, additional data or services; End-user interface for interacting with content, e.g. for content reservation or setting reminders, for requesting event notification, for manipulating displayed content
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Magnetic Resonance Imaging Apparatus (AREA)
  • Liquid Crystal (AREA)

Abstract

디스플레이 장치는 아날로그 비디오 신호를 수신하는 입력 단자들과, 방송 신호를 수신하는 튜너와,아날로그 비디오 신호와 튜너의 출력 신호들 중 적어도 2개의 신호를 다중화하는 리어 멀티플렉서와, 리어 멀티플렉서의 출력 신호를 디지털 신호로 변환하는 아날로그-디지털 컨버터와, 디지털 신호를 디코딩하는 디코더를 포함할 수 있다. 튜너는 아날로그 방송 비디오 신호 및 아날로그 방송 오디오 신호를 출력하는 아날로그 방송 튜너; 디지털 방송 신호를 출력하는 디지털 방송 튜너; 및 아날로그 방송 비디오 신호와 아날로그 방송 오디오 신호와 디지털 방송 신호 중에 적어도 2개의 신호를 다중화하는 프론트 멀티플렉서를 포함할 수 있다.

Description

디스플레이 장치{IMAGE DISPLAY APPARATUS}
개시된 발명은 아날로그 프론트 엔드(analog front end) 및 디스플레이 장치에 관한 것으로, 더욱 상세하게는 디지털 텔레비전 시스템에서 이용되는 다양한 입력 신호들과 방송 신호들을 처리할 수 있는 아날로그 프론트 엔드, 아날로그 프론트 엔드의 동작 방법 및 아날로그 프론트 엔드를 포함하는 디스플레이 장치에 관한 발명이다.
일반적으로 영상 디스플레이 장치는, 디스플레이 패널을 구비하여 다양한 포맷의 영상 데이터를 표시할 수 있는 장치이다.
영상 디스플레이 장치는, 방송국, 인터넷 서버, 영상 재생 장치, 게임 장치 및/또는 휴대용 단말기 등 다양한 컨텐츠 소스로부터 컨텐츠 데이터를 수신할 수 있다. 또한, 영상 디스플레이 장치는 컨텐츠 데이터로부터 영상 프레임을 복원(또는 디코딩)하고, 복원된 영상 프레임을 디스플레이 패널에 표시할 수 있다.
영상 디스플레이 장치와 컨텐츠 소스를 연결하는 케이블은 신호 라인과 접지로 구성되며, 신호 라인을 통하여 컨텐츠 데이터가 영상 디스플레이 장치로 전달되게 된다. 이때, 컨텐츠 소스의 신호 레벨과 영상 디스플레이 장치의 신호 레벨이 상이할 수 있으며, 이러한 신호 레벨의 차이는 영상 디스플레이 장치의 컨텐츠 소스 처리용 아날로그 프론트 엔드의 클램핑 회로에서 보정된다.
또한, 방송 신호는 영상 디스플레이 장치의 튜너에 의하여 차동 신호(differential signal) 형태의 중간 주파수 신호(intermediate frequency signal, if)로 변환되며, 차동 신호 처리용 아날로그 프론트엔드에 전달된다.
특히, 영상 디스플레이 장치 중에서 디지털 텔레비전(digital television)은 아날로그 신호들을 이용하는 기존의 텔레비전과 달리, 디지털 신호들을 이용하여 비디오(video)와 오디오(audio)를 수신할 수 있다. 또한, 디지털 텔레비전 방송 신호는 디지털 방식으로 압축되고 변조된 데이터를 이용하므로, 사용자는 디지털 텔레비전을 위하여 설계된 텔레비전 수상기나 셋톱박스(set-top box)를 통하여 방송을 시청할 수 있다. 이러한 디지털 텔레비전은 기존의 텔레비전에 비하여 몇 가지 장점을 가지는데, 그들 중에 가장 중요한 장점은 방송 채널(channel)이 차지하는 대역폭(bandwidth)를 감소시킬 수 있는 점이다. 또한, 디지털 텔레비전은 멀티캐스팅(예를 들어, 하나의 채널에 복수의 방송 프로그램을 동시에 방송하는 것) 및 전자 프로그램 가이드(electric program guide, EPG)도 가능하다.
그런데, 컨텐츠 소스의 종류가 다양해짐으로 인하여 영상 디스플레이 장치와 연결되는 컨텐츠 소스들의 개수가 증가하고 있다.
그 결과, 영상 디스플레이 장치와 컨텐츠 소스들 각각을 연결하는 케이블의 개수와 케이블의 연결 단자의 개수가 증가하고 있다. 또한, 케이블의 연결 단자의 개수의 증가와 함께 케이블로부터의 아날로그 신호를 디지털 신호로 변환하는 아날로그-디지털 컨버터의 개수 역시 함께 증가하고 있다.
개시된 발명의 일 측면은 케이블로부터의 아날로그 신호를 디지털 신호로 변환하는 아날로그-디지털 컨버터의 개수를 최소화할 수 있는 디스플레이 장치를 제공하고자 한다.
개시된 발명의 다른 일 측면은 디스플레이 장치에 입력되는 다양한 입력 신호들과 방송 신호들을 동시에 처리할 수 있는 아날로그 프론트 엔드, 아날로그 프론트 엔드의 동작 방법 및 아날로그 프론트 엔드를 포함하는 디스플레이 장치를 제공하고자 한다.
개시된 발명의 일 측면에 따른 디스플레이 장치는 아날로그 비디오 신호를 수신하는 입력 단자들과, 방송 신호를 수신하는 튜너와,상기 아날로그 비디오 신호와 상기 튜너의 출력 신호들 중 적어도 2개의 신호를 다중화하는 리어 멀티플렉서와, 상기 리어 멀티플렉서의 출력 신호를 디지털 신호로 변환하는 아날로그-디지털 컨버터와, 상기 디지털 신호를 디코딩하는 디코더를 포함할 수 있다. 상기 튜너는 아날로그 방송 비디오 신호 및 아날로그 방송 오디오 신호를 출력하는 아날로그 방송 튜너; 디지털 방송 신호를 출력하는 디지털 방송 튜너; 및 상기 아날로그 방송 비디오 신호와 상기 아날로그 방송 오디오 신호와 상기 디지털 방송 신호 중에 적어도 2개의 신호를 다중화하는 프론트 멀티플렉서를 포함할 수 있다.
상기 디스플레이 장치는 상기 아날로그 비디오 신호와 상기 튜너의 출력 신호에 따라 상기 리어 멀티플렉서의 출력 신호를 클램핑하거나 바이어싱하는 클램핑/바이어싱 회로를 더 포함할 수 있다.
상기 클램핑/바이어싱 회로는 상기 리어 멀티플렉서로부터 상기 아날로그 비디오 신호 또는 상기 아날로그 방송 비디오 신호가 출력되면 상기 아날로그 비디오 신호와 상기 튜너의 출력 신호에 따라 상기 리어 멀티플렉서의 출력 신호(상기 아날로그 비디오 신호 또는 상기 아날로그 방송 비디오 신호)를 클램핑할 수 있다.
상기 클램핑/바이어싱 회로는 상기 리어 멀티플렉서로부터 상기 디지털 방송 신호가 출력되면 상기 튜너의 출력 신호에 따라 상기 리어 멀티플렉서의 출력 신호(상기 디지털 방송 신호)를 바이어싱할 수 있다.
상기 프론트 멀티플렉서는 상기 아날로그 방송 비디오 신호와 상기 디지털 방송 신호를 다중화하여 프론트 다중화 신호를 출력하고, 상기 아날로그-디지털 컨버터는 상기 프론트 다중화 신호를 디지털 출력 신호로 변환하고, 상기 디스플레이 장치는 상기 아날로그-디지털 컨버터의 디지털 출력 신호를 클램핑하는 디지털 클램핑 회로를 더 포함할 수 있다.
상기 아날로그-디지털 컨버터는 상기 아날로그 방송 오디오 신호를 디지털 출력 신호로 변환하고, 상기 디스플레이 장치는 상기 아날로그-디지털 컨버터의 디지털 출력 신호를 증폭하는 가변 이득 증폭기 및 상기 가변 이득 증폭기의 증폭률을 제어하는 이득 제어기를 더 포함할 수 있다.
상기 튜너는 상기 아날로그 방송 오디오 신호를 증폭하는 가변 이득 증폭기, 및 상기 가변 이득 증폭기의 증폭률을 제어하는 이득 제어기를 더 포함할 수 있다.
상기 프론트 멀티플렉서는 상기 아날로그 방송 비디오 신호와 상기 디지털 방송 신호를 다중화하고, 상기 튜너는 위성 방송 신호를 출력하는 위성 방송 튜너 및 상기 아날로그 방송 오디오 신호와 상기 위성 방송 신호를 다중화하는 다른 프론트 멀티플렉서를 더 포함할 수 있다.
상기 튜너는 상기 아날로그 방송 오디오 신호의 주파수를 변경하여 주파수 천이 오디오 신호를 출력하는 제1 주파수 천이기와, 상기 주파수 천이 오디오 신호와 상기 아날로그 방송 비디오 신호를 합성하는 신호 합성기를 더 포함할 수 있다. 상기 프론트 멀티플렉서는 상기 신호 합성기의 출력 신호와 상기 디지털 방송 신호를 다중화할 수 있다.
상기 디스플레이 장치는 상기 신호 합성기의 출력 신호로부터 상기 주파수 천이 오디오 신호를 추출하는 제1 필터와, 상기 주파수 천이 오디오 신호의 주파수를 변경하여 상기 아날로그 방송 오디오 신호를 복원하는 제2 주파수 천이기와, 상기 신호 합성기의 출력 신호로부터 상기 아날로그 방송 비디오 신호를 추출하는 제2 필터를 포함할 수 있다.
개시된 발명의 일 측면에 따른 아날로그 프론트 엔드(analog front end)는 샘플링 클럭 신호에 응답하여 차동 아날로그 신호들을 디지털 코드로 변환하는 아날로그-디지털 변환기와, 클럭 신호를 입력 신호로서 수신하는 분수(fractional)-N 위상 동기 루프와, 제1 선택 신호에 응답하여 상기 클럭 신호와 상기 분수-N 위상 동기 루프의 출력 클럭 신호 중 어느 하나를 상기 샘플링 클럭 신호로 출력하는 제1 선택기를 포함할 수 있다.
상기 아날로그 프론트 엔드는 상기 샘플링 클락 신호에 응답하여 상기 디지털 코드를 복조하는 복조기를 더 포함할 수 있다.
상기 아날로그 프론트 엔드는 상기 제1 선택기의 출력 클럭 신호의 주파수를 제1 분주비로 분주하는 제1 주파수 분주기와, 상기 제1 주파수 분주기의 출력 클락 신호의 주파수를 제2 분주비로 분주하는 제2 주파수 분주기와, 제2 선택 신호에 응답하여 상기 제1 선택기의 상기 출력 클락 신호와 상기 제2 주파수 분주기의 출력 클락 신호 중에 어느 하나를 상기 샘플링 신호로서 출력하는 제2 선택기를 더 포함할 수 있다.개시된 발명의 일 측면에 따르면, 케이블로부터의 아날로그 신호를 디지털 신호로 변환하는 아날로그-디지털 컨버터의 개수를 최소할 수 있는 디스플레이 장치를 제공할 수 있다.
개시된 발명의 다른 일 측면에 따르면, 디스플레이 장치에 입력되는 다양한 입력 신호들과 방송 신호들을 동시에 처리할 수 있는 아날로그 프론트 엔드, 아날로그 프론트 엔드의 동작 방법 및 아날로그 프론트 엔드를 포함하는 디스플레이 장치를 제공할 수 있다.
도 1은 일 실시예에 의한 디스플레이 장치 및 컨텐츠 소스를 도시한다.
도 2는 일 실시예에 의한 디스플레이 장치의 구성을 도시한다.
도 3은 일 실시예에 의한 디스플레이 장치에 포함된 영상 처리부의 구성을 도시한다.
도 4는 일 실시예에 의한 디스플레이 장치에 포함된 컨텐츠 수신부의 일 예를 도시한다.
도 5는 도 4에 도시된 컨텐츠 수신부로부터 신호를 수신하는 영상 처리부의 일 예를 도시한다.
도 6는 도 4에 도시된 컨텐츠 수신부로부터 신호를 수신하는 영상 처리부의 다른 일 예를 도시한다.
도 7은 일 실시예에 의한 디스플레이 장치에 포함된 컨텐츠 수신부의 다른 일 예를 도시한다.
도 8는 도 7에 도시된 컨텐츠 수신부로부터 신호를 수신하는 영상 처리부의 일 예를 도시한다.
도 9는 일 실시예에 의한 디스플레이 장치에 포함된 컨텐츠 수신부의 다른 일 예를 도시한다.
도 10는 도 9에 도시된 컨텐츠 수신부로부터 신호를 수신하는 영상 처리부의 일 예를 도시한다.
도 11은 일 실시예에 의한 디스플레이 장치에 포함된 컨텐츠 수신부의 다른 일 예를 도시한다.
도 12는 도 11에 도시된 컨텐츠 수신부로부터 신호를 수신하는 영상 처리부의 일 예를 도시한다.
도 13은 일 실시예에 의한 디스플레이 장치에 포함된 컨텐츠 수신부의 다른 일 예를 도시한다.
도 14는 도 13에 도시된 컨텐츠 수신부로부터 신호를 수신하는 영상 처리부의 일 예를 도시한다.
도 15는 일 실시예에 의한 디스플레이 장치에 포함된 컨텐츠 수신부의 다른 일 예를 도시한다.
도 16은 도 15에 도시된 컨텐츠 수신부로부터 신호를 수신하는 영상 처리부의 일 예를 도시한다.
명세서 전체에 걸쳐 동일 참조 부호는 동일 구성요소를 지칭한다. 본 명세서가 실시예들의 모든 요소들을 설명하는 것은 아니며, 본 발명이 속하는 기술분야에서 일반적인 내용 또는 실시예들 간에 중복되는 내용은 생략한다. 명세서에서 사용되는 '부, 모듈, 부재, 블록'이라는 용어는 소프트웨어 또는 하드웨어로 구현될 수 있으며, 실시예들에 따라 복수의 '부, 모듈, 부재, 블록'이 하나의 구성요소로 구현되거나, 하나의 '부, 모듈, 부재, 블록'이 복수의 구성요소들을 포함하는 것도 가능하다.
명세서 전체에서, 어떤 부분이 다른 부분과 "연결"되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라, 간접적으로 연결되어 있는 경우를 포함하고, 간접적인 연결은 무선 통신망을 통해 연결되는 것을 포함한다.
또한 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
명세서 전체에서, 어떤 부재가 다른 부재 "상에" 위치하고 있다고 할 때, 이는 어떤 부재가 다른 부재에 접해 있는 경우뿐 아니라 두 부재 사이에 또 다른 부재가 존재하는 경우도 포함한다.
제 1, 제 2 등의 용어는 하나의 구성요소를 다른 구성요소로부터 구별하기 위해 사용되는 것으로, 구성요소가 전술된 용어들에 의해 제한되는 것은 아니다.
단수의 표현은 문맥상 명백하게 예외가 있지 않는 한, 복수의 표현을 포함한다.
각 단계들에 있어 식별부호는 설명의 편의를 위하여 사용되는 것으로 식별부호는 각 단계들의 순서를 설명하는 것이 아니며, 각 단계들은 문맥상 명백하게 특정 순서를 기재하지 않는 이상 명기된 순서와 다르게 실시될 수 있다.
이하 첨부된 도면들을 참고하여 본 발명의 작용 원리 및 실시예들에 대해 설명한다.
도 1은 일 실시예에 의한 디스플레이 장치 및 컨텐츠 소스를 도시한다.
도 1에 도시된 바와 같이, 디스플레이 장치(100)는 다양한 컨텐츠 소스들(1-5)로부터 비디오 신호와 오디오 신호를 수신하고, 비디오 신호와 오디오 신호에 대응하는 비디오와 오디오를 출력할 수 있다.
예를 들어, 디스플레이 장치(100)는 방송 수신 안테나(1)로부터 텔레비전 방송 컨텐츠를 수신할 수 있다. 텔레비전 방송 컨텐츠는 비디오 신호와 오디오 신호를 포함할 수 있으며, 방송 수신 안테나(1)는 송신탑으로부터 무선으로 전송되는 비디오 신호와 오디오 신호를 수신할 수 있다. 이때, 비디오 신호와 오디오 신호는 아날로그 신호이거나 디지털 신호일 수 있다.
무선 통신(지상파 방송 송수신)을 위하여 텔레비전 방송 컨텐츠는 부호화(인코딩)될 수 있다. 여기서, "부호화"는 전송되는 비디오 컨텐츠와 오디오 컨텐츠를 압축하는 것을 포함할 수 있으며, 예를 들어 MPEG (Moving Picture Experts Group), HEVC (High Efficiency Video Coding) 등을 포함할 수 있다.디스플레이 장치(100)는 방송 수신 안테나(1)로부터 비디오 신호 및 오디오 신호를 수신할 수 있으며, 비디오 신호와 오디오 신호에 대응하는 비디오와 오디오를 출력할 수 있다.
디스플레이 장치(100)는 유선 케이블(2)를 통하여 유선 케이블 텔레비전 사업자로부터 텔레비전 방송 컨텐츠를 수신할 수 있다. 디스플레이 장치(100)는 유선 케이블(2)을 통하여 텔레비전 방송 컨텐츠의 비디오 신호와 오디오 신호를 수신하고, 비디오 신호와 오디오 신호에 대응하는 비디오와 오디오를 출력할 수 있다.
디스플레이 장치(100)는 위성 안테나(3)로부터 텔레비전 방송 컨텐츠를 수신할 수 있다. 위성 안테나(3)는 위성으로부터 무선으로 전송되는 비디오 신호와 오디오 신호를 수신할 수 있다. 디스플레이 장치(100)는 위성 안테나(3)로부터 비디오 신호 및 오디오 신호를 수신하고, 비디오 신호와 오디오 신호에 대응하는 비디오와 오디오를 출력할 수 있다.
디스플레이 장치(100)는 영상 재생 장치(4)로부터 케이블을 통하여 비디오 컨텐츠를 수신할 수 있다. 영상 재생 장치(4)는 영상, 드라마, 스포츠 등의 다양한 비디오 컨텐츠를 저장하거나, 기록 매체에 기록된 다양한 비디오 컨텐츠를 재생할 수 있으며, 비디오 컨텐츠의 비디오 신호 및 오디오 신호를 케이블을 통하여 디스플레이 장치(100)로 전송할 수 있다. 디스플레이 장치(100)는 케이블을 통하여 영상 재생 장치(4)로부터 비디오 신호 및 오디오 신호를 수신하고, 비디오 신호와 오디오 신호에 대응하는 비디오와 오디오를 출력할 수 있다.
디스플레이 장치(100)는 게임 장치(5)로부터 게임 컨텐츠를 수신할 수 있다. 게임 장치(5)는 게임 장치(5)의 입력 장치(5a)를 통한 사용자 입력에 따라 영상을 생성(렌더링, rendering)하고, 생성된 복수의 영상(비디오 컨텐츠)을 순차적으로 디스플레이 장치(100)로 전송할 수 있다. 구체적으로, 게임 장치(5)는 비디오 컨텐츠의 비디오 신호 및 오디오 신호를 케이블을 통하여 디스플레이 장치(100)로 전송할 수 있다. 디스플레이 장치(100)는 케이블을 통하여 게임 장치(5)로부터 비디오 신호와 오디오 신호를 수신하고, 비디오 신호와 오디오 신호에 대응하는 비디오와 오디오를 출력할 수 있다.
이처럼, 디스플레이 장치(100)는 다양한 컨텐츠 소스들(1-5)로부터 비디오 신호와 오디오 데이터를 수신할 수 있으며, 비디오 신호로부터 영상들(복수의 영상 프레임)을 복호화(디코딩)하고 영상들을 표시할 수 있다.
디스플레이 장치(100)는 다양한 컨텐츠 소스들(1-5)로부터 비디오 신호와 오디오 신호를 수신하기 위한 입력단자들과 튜너들을 포함할 수 있다. 입력단자들과 튜너들은 앞서 설명된 컨텐츠 소스들(1-5)과 연결되며, 컨텐츠 소스들(1-5)로부터 비디오 신호와 오디오 신호를 수신할 수 있다. 또한, 입력단자들과 튜너들은 비디오 신호와 오디오 신호의 포맷에 따라 다양한 형태를 가질 수 있다.
이러한, 디스플레이 장치(100)는 텔레비전에 한정되는 것은 아니며, 디스플레이 장치(100)는 모니터, 디스플레이 단말기, 휴대용 단말기, 노트북 컴퓨터, 프로젝터, 광고판 등 다양한 형태로 구현될 수 있다.
이하에서는 디스플레이 장치(100)의 구성 및 동작이 설명된다.
도 2는 일 실시예에 의한 영상 처리 장치의 구성을 도시한다. 도 3은 일 실시예에 의한 디스플레이 장치에 포함된 영상 처리부의 구성을 도시한다.
도 2에 도시된 바와 같이, 디스플레이 장치(100)는 사용자 입력을 수신하는 입력부(110)와, 컨텐츠 소스들(1-5)로부터 컨텐츠 데이터를 수신하는 컨텐츠 수신부(120)와, 컨텐츠 수신부(120)에 의하여 수신된 컨텐츠 데이터에 포함된 영상 데이터를 처리하는 영상 처리부(130)와, 영상 처리부(130)에 의하여 처리된 영상을 표시하는 영상 표시부(140)와, 영상 처리부(130)에 의하여 처리된 음향을 출력하는 음향 출력부(150)와, 컨텐츠 수신부(120), 영상 처리부(130), 영상 표시부(140) 및 음향 출력부(150)의 동작을 제어하는 제어부(160)를 포함한다.
입력부(110)는 사용자 입력을 수신하는 입력 버튼들(111)을 포함할 수 있다. 예를 들어, 입력부(110)는 디스플레이 장치(100)를 턴온 또는 턴오프시키기 위한 전원 버튼, 디스플레이 장치(100)에 표시되는 방송 컨텐츠를 선택하기 위한 채널 선택 버튼, 디스플레이 장치(100)가 출력하는 음향의 볼륨을 조절하기 위한 음향 조절 버튼, 컨텐츠 소스를 선택하기 위한 소스 선택 버튼 등을 포함할 수 있다.
입력 버튼들(111)는 각각 사용자 입력을 수신하고, 사용자 입력에 대응하는 전기적 신호를 제어부(160)로 출력할 수 있다.
이러한 입력 버튼들(111)은 푸시 스위치, 터치 스위치, 다이얼, 슬라이드 스위치, 토글 스위치 등 다양한 입력 수단에 의하여 구현될 수 있다.
컨텐츠 수신부(120)는 컨텐츠 소스들(1-5)로부터 컨텐츠 데이터를 수신하는 입력 단자들(121) 및 튜너(122)를 포함할 수 있다.
입력 단자들(121)은 케이블을 통하여 영상 재생 장치(4) 또는 게임 장치(5)로부터 비디오 신호와 오디오 신호를 수신할 수 있다. 다시 말해, 디스플레이 장치(100)는 입력 단자들(121)을 통하여 영상 재생 장치(4) 또는 게임 장치(5)로부터 비디오 신호와 오디오 신호를 수신할 수 있다.
입력 단자들(121)은 예를 들어 컴포넌트(component, YPbPr/RGB) 단자, 컴포지트 (composite video blanking and sync, CVBS) 단자, 오디오 단자, 고화질 멀티미디어 인터페이스 (High Definition Multimedia Interface, HDMI) 단자, 이더넷(Ethernet) 단자, 범용 직렬 버스(Universal Serial Bus, USB) 단자 등을 포함할 수 있다.
튜너(122)는 방송 수신 안테나(1), 유선 케이블(2) 또는 위성 안테나(3)로부터 방송 신호를 동조시킨다. 다시 말해, 튜너(122)는 방송 신호 중에 사용자에 의하여 선택된 채널의 방송 신호를 추출할 수 있다. 예를 들어, 튜너(122)는 방송 수신 안테나(1)를 통하여 수신된 복수의 방송 신호 중에 사용자에 의하여 선택된 채널에 해당하는 주파수를 가지는 방송 신호를 통과시키고, 다른 주파수를 가지는 방송 신호를 차단할 수 있다.
사용자에 의하여 채널이 선택되면 제어부(160)는 튜너(122)에 채널 선택 신호를 전송하고, 튜너(122)는 제어부(160)의 채널 선택 신호에 따라 복수의 방송 신호 중에 사용자에 의하여 선택된 채널의 신호를 추출할 수 있다.
튜너(122)는 아날로그 방송 신호 중에 특정 채널의 방송 신호를 추출하는 아날로그 방송 튜너와, 디지털 방송 신호 중에 특정 채널의 방송 신호를 추출하는 디지털 방송 튜너와, 위상 방송 신호 중에 특정 채널의 방송 신호를 선국하는 위성 방송 튜너를 포함할 수 있다.
이처럼, 컨텐츠 수신부(120)는 입력 단자들(121) 및/또는 튜너(122)를 통하여 컨텐츠 소스들(1-5)로부터 비디오 신호와 오디오 신호를 수신할 수 있으며, 입력 단자들(121) 및/또는 튜너(122)를 통하여 수신된 비디오 신호와 오디오 신호를 영상 처리부(130)로 출력할 수 있다.
또한, 컨텐츠 수신부(120)는 입력 단자들(121) 및/또는 튜너(122)를 통한 비디오 신호와 오디오 신호의 수신을 감지하고, 감지 결과에 따라 컨텐츠 감지 신호를 제어부(160)로 전송할 수 있다.
사용자는 입력부(110)를 통하여 디스플레이 장치(100)와 연결된 컨텐츠 소스들(1-5) 중에 어느 하나의 컨텐츠 소스를 선택할 수 있다. 또한, 사용자는 입력부(110)를 통하여 방송 컨텐츠의 채널을 선택할 수 있으며, 사용자의 채널 선택에 응답하여 제어부(160)는 컨텐츠 수신부(120)에 채널 선택 신호를 출력할 수 있다. 채널 선택 신호에 응답하여 컨텐츠 수신부(120)는 선택된 채널의 방송 신호를 영상 처리부(130)로 출력할 수 있다.
영상 처리부(130)는 컨텐츠 수신부(120)로부터 수신된 비디오 신호와 오디오 신호를 처리하고, 영상 데이터와 음향 데이터를 생성할 수 있다. 또한, 영상 처리부(130)는 영상 데이터를 영상 표시부(140)로 출력하고, 음향 데이터를 음향 출력부(150)로 출력할 수 있다.
사용자에 의하여 컨텐츠 소스가 선택되면 제어부(160)는 영상 처리부(130)에 컨텐츠 선택 신호를 전송하고, 영상 처리부(130)는 제어부(160)의 컨텐츠 선택 신호에 따라 컨텐츠 수신부(120)로부터 수신되는 비디오 신호들과 오디오 신호들 중에 어느 하나의 비디오 신호와 오디오 신호를 선택할 수 있다.
또한, 영상 처리부(130)는 비디오 신호를 영상(복수의 영상 프레임 데이터)으로 디코딩하고, 오디오 신호를 음향으로 디코딩할 수 있다.
영상 처리부(130)는 도 2에 도시된 바와 같이 구조적으로 그래픽 프로세서(131)와, 그래픽 메모리(132)를 포함할 수 있다.
그래픽 메모리(132)는 영상 처리를 위한 프로그램 및 데이터를 저장할 수 있다. 예를 들어, 그래픽 메모리(132)는 영상의 디코딩을 위한 프로그램 및 데이터를 저장할 수 있다.
또한, 그래픽 메모리(132)는 그래픽 프로세서(131)의 영상 처리 중에 발생하는 영상 데이터를 임시로 기억할 수 있다. 다시 말해, 그래픽 메모리(132)는 영상 버퍼로써 동작할 수 있다.
그래픽 메모리(132)는 데이터를 장기간 저장하기 위한 롬(Read Only Memory), 이피롬(Erasable Programmable Read Only Memory: EPROM), 이이피롬(Electrically Erasable Programmable Read Only Memory: EEPROM) 등의 비휘발성 메모리와, 데이터를 일시적으로 기억하기 위한 S-램(Static Random Access Memory, S-RAM), D-램(Dynamic Random Access Memory) 등의 휘발성 메모리를 포함할 수 있다.
그래픽 프로세서(131)는 영상 처리를 수행할 수 있다. 예를 들어, 그래픽 프로세서(131)는 그래픽 메모리(132)에 저장된 프로그램 및 데이터에 따라 영상의 복호화을 수행할 수 있다. 또한, 그래픽 프로세서(131)는 영상 데이터를 그래픽 메모리(132)에 임시로 저장하고, 그래픽 메모리(132)로부터 영상 데이터를 불러올 수 있다.
그래픽 프로세서(131)는 논리 연산 및 산술 연산 등을 수행하는 연산 회로(Arithmetic logic unit, ALU)와, 데이터를 기억하는 기억 회로(예를 들어, 레지스터)와, 그래픽 프로세서(131)의 동작을 제어하는 제어 회로 등을 포함할 수 있다.
또한, 영상 처리부(130)는 도 3에 도시된 바와 같이 기능적으로 아날로그 프론트 엔드(analog front end, AFE) (136)와, 비디오 디코더(137)와, 오디오 디코더(138)를 포함할 수 있다.
아날로그 프론트 엔드(136)는 컨텐츠 수신부(120)로부터 출력된 아날로그 신호(비디오 신호와 오디오 신호)를 디지털 신호로 변환할 수 있다.
디지털 신호는 전송 거리가 짧기 때문에, 신호 또는 데이터를 먼 거리까지 전송하기 위하여 아날로그 신호가 이용되는 것이 일반적이다. 컨텐츠 소스들(1-5)로부터 전송되는 비디오 신호와 오디오 신호의 경우 역시 먼 거리까지 전송하기 위하여 아날로그 신호가 이용된다. 또한, 디지털 신호 처리 기술의 발전으로 인하여, 신호 처리(예를 들어, 영상 신호 처리 및/또는 음향 신호 처리)는 디지털 신호를 이용하는 것이 유리하다.
이러한 이유로, 컨텐츠 수신부(120)는 아날로그 형태의 비디오 신호와 오디오 신호를 수신할 수 있으며, 영상 처리부(130)는 디지털 형태의 비디오 신호와 오디오 신호를 처리할 수 있다. 또한, 영상 처리부(130)는 아날로그 형태의 비디오 신호와 오디오 신호를 디지털 형태의 비디오 신호와 오디오 신호로 변환하는 아날로그 프론트 엔드(136)를 포함한다.
아날로그 프론트 엔드(136)는 아날로그 신호를 디지털 신호로 변환하기 위한 아날로그-디지털 컨버터(analog-to-digital convertor, ADC)와 멀티플렉서(multiplexer, MUX)와 필터(filter)를 포함할 수 있다. 아날로그 프론트 엔드(136)의 구체적인 구성 및 동작은 아래에서 더욱 자세하게 설명된다.
비디오 디코더(137)는 비디오 신호에 포함된 아날로그 영상 정보로부터 영상을 복원하거나, 비디오 신호에 포함된 디지털 영상 정보를 디코딩하여 영상을 생성할 수 있다. 예를 들어, 비디오 디코더(137)는 컴포지트 단자 또는 컴포넌트 단자를 통하여 수신된 비디오 신호에 포함된 아날로그 영상 정보로부터 영상을 복원할 수 있다. 또한, 비디오 디코더(137)는 MPEG (Moving Picture Experts Group)-2, MPEG4-4, HEVC (High Efficiency Video Coding) 등의 디지털 영상 압축 알고리즘을 이용하여 비디오 신호에 포함된 디지털 영상 정보를 디코딩할 수 있다.
오디오 디코더(138)는 오디오 신호에 포함된 아날로그 음향 정보로부터 음향을 복원하거나, 오디오 신호에 포함된 디지털 음향 정보를 디코딩하여 음향 데이터를 생성할 수 있다. 오디오 디코더(138)는 오디오 단자를 통하여 수신된 오디오 신호에 포함된 아날로그 음향 정보로부터 음향을 복원할 수 있다. 또한, 오디오 디코더(138)는 AAC (Advanced Audio Coding), HE-AAC (High-Efficiency Advanced Audio Coding) 등의 디지털 음향 압축 알고리즘을 이용하여 오디오 신호에 포함된 디지털 영상 정보를 디코딩할 수 있다.
도 2로 돌아가서, 영상 표시부(140)는 영상을 시각적으로 표시하는 디스플레이 패널(142)과, 디스플레이 패널(142)을 구동하는 디스플레이 드라이버(141)를 포함한다.
디스플레이 패널(142)은 디스플레이 드라이버(141)로부터 수신된 영상 데이터에 따라 영상을 생성하고, 영상을 출력할 수 있다.
디스플레이 패널(142)은 영상을 표시하는 단위가 되는 화소(pixel)을 포함할 수 있다. 각각의 화소는 영상 데이터를 나타내는 전기적 신호를 수신하고, 수신된 전기적 신호에 대응하는 광학 신호를 출력할 수 있다. 이처럼, 복수의 화소가 출력하는 광학 신호가 조합되어 하나의 영상이 디스플레이 패널(142)에 표시될 수 있다.
디스플레이 패널(142)은 액정 디스플레이(LCD, Liquid Crystal Display) 패널, 발광 다이오드(LED, Light Emitting Diode) 패널, 유기 발광 다이오드(OLED, Organic Light Emitting Diode), 플라즈마 디스플레이 패널(PDP, Plasma Display Panel), 전계 방출 디스플레이(FED, Field Emission Display) 패널 등을 채용할 수 있다. 다만, 디스플레이 패널(142)은 이에 한정되지 않으며, 디스플레이 패널(142)은 영상 데이터에 대응하는 영상을 시각적으로 표시할 수 있는 다양한 표시 수단을 채용할 수 있다.
디스플레이 드라이버(141)는 영상 처리부(130)로부터 영상 데이터를 수신하고, 수신된 영상 데이터에 대응하는 영상을 표시하도록 디스플레이 패널(142)을 구동한다.
구체적으로, 디스플레이 드라이버(141)는 디스플레이 패널(142)을 구성하는 복수의 화소 각각에 영상 프레임 데이터에 대응하는 전기적 신호를 전달한다. 특히, 디스플레이 드라이버(141)는 짧은 시간 이내에 디스플레이 패널(142)을 구성하는 모든 화소에 전기적 신호를 전달하기 위하여 다양한 방식으로 각각의 화소에 전기적 신호를 전달할 수 있다.
이처럼, 디스플레이 드라이버(141)가 디스플레이 패널(142)을 구성하는 각각의 화소에 영상 데이터에 대응하는 전기적 신호를 전달하면 각각의 화소는 수신된 전기적 신호에 대응하는 광학 신호를 출력하고, 각각의 화소가 출력하는 광학 신호가 조합되어 하나의 영상이 디스플레이 패널(142)에 표시될 수 있다.
음향 출력부(150)는 음향을 증폭하는 오디오 앰프(151)와, 증폭된 음향을 청각적으로 출력하는 스피커(152)를 포함한다.
오디오 앰프(151)는 영상 처리부(130)에 의하여 처리된 전기적 음향 신호를 증폭할 수 있다. 오디오 앰프(151)는 전기적 음향 신호를 증폭하기 위한 진공관 또는 트랜지스터 등을 포함할 수 있다.
스피커(152)는 오디오 앰프(151)에 의하여 출력된 전기적 음향 신호를 청각적 음향으로 변환할 수 있다. 예를 들어, 스피커(152)는 전기적 음향 신호에 따라 진동하는 박막을 포함할 수 있으며, 박막의 진동에 의하여 음향(음파)가 생성될 수 있다.
제어부(160)는 사용자 입력 및/또는 디스플레이 장치(100)의 동작 상태에 따라 컨텐츠 수신부(120), 영상 처리부(130), 영상 표시부(140) 및 음향 출력부(150)를 제어할 수 있다. 예를 들어, 컨텐츠 소스가 선택되면, 제어부(160)는 선택된 컨텐츠 소스로부터 컨텐츠에 대하여 영상 처리를 수행하도록 영상 처리부(130)를 제어할 수 있다. 또한, 방송 채널이 선택되면, 제어부(160)는 선택된 채널의 방송 신호를 수신하도록 컨텐츠 수신부(120)를 제어할 수 있다.
제어부(160)는 사용자 입력 및/또는 디스플레이 장치(100)의 동작 상태에 따라 제어 신호를 생성하는 마이크로 컨트롤러(161)를 포함할 수 있다.
마이크로 컨트롤러(161)는 논리 연산 및 산술 연산 등을 수행하는 연산 회로(ALU)와, 연산된 데이터를 기억하는 기억 회로(S-램, D-램 등의 휘발성 메모리 및 롬, 이피롬, 이이피롬, 플래시 메모리 등의 비휘발성 메모리) 등을 포함할 수 있다.
마이크로 컨트롤러(161)는 사용자 입력에 따라 컨텐츠 소스를 선택하기 위한 컨텐츠 선택 신호를 생성할 수 있으며, 컨텐츠 선택 신호를 영상 처리부(130)로 전송할 수 있다. 컨텐츠 선택 신호에 응답하여 영상 처리부(130)는 컨텐츠 수신부(120)로부터 출력되는 비디오 신호와 오디오 신호 중에 어느 하나를 선택하고, 선택된 비디오 신호와 오디오 신호를 디코딩할 수 있다.
마이크로 컨트롤러(161)는 사용자 입력에 따라 방송 채널을 선택하기 위한 채널 선택 신호를 생성할 수 있으며, 채널 선택 신호를 컨텐츠 수신부(120)로 전송할 수 있다. 채널 선택 신호에 응답하여 컨텐츠 수신부(120)는 복수의 방송 신호 중에 사용자에 의하여 선택된 채널의 신호를 추출하도록 튜너(122)를 제어할 수 있다.
마이크로 컨트롤러(161)는 사용자 입력에 따라 영상의 밝기, 명암, 선명도, 색상 등을 조절하기 위한 영상 조절 신호를 생성할 수 있으며, 영상 조절 신호를 영상 표시부(140)로 전송할 수 있다. 영상 조절 신호에 응답하여 영상 표시부(140)는 디스플레이 패널(142)이 표시하는 영상의 밝기, 명암, 선명도, 색상 등을 조절할 수 있다.
또한, 마이크로 컨트롤러(161)는 사용자 입력에 따라 음향의 볼륨을 조절하기 위한 음량 조절 신호를 생성할 수 있으며, 음량 조절 신호를 음향 출력부(150)로 전송할 수 있다. 음량 조절 신호에 응답하여 음향 출력부(150)는 스피커(152)가 출력하는 음향의 볼륨을 조절할 수 있다.
이와 같이, 디스플레이 장치(100)는 여러 입력 단자들(121)과 튜너(122)를 통하여 여러 컨텐츠 소스들(1-5)로부터 컨텐츠를 수신할 수 있으며, 수신된 컨텐츠에 의한 영상을 표시하고, 음향을 출력할 수 있다.
또한, 디스플레이 장치(100)는 입력 단자들(121)과 튜너(122)를 통하여 수신된 아날로그 신호(비디오 신호와 오디오 신호)를 디지털 신호로 변환하기 위한 아날로그 프론트 엔드(136)를 포함할 수 있으며, 아날로그 프론트 엔드(136)는 복수의 아날로그-디지털 컨버터를 포함할 수 있다.
종래의 아날로그 프론트 엔드는 입력 단자들의 개수와 튜너의 출력 개수의 합과 같은 개수의 아날로그-디지털 컨버터를 포함하였다. 그로 인하여, 새로운 입력 단자가 추가될 때마다 아날로그-디지털 컨버터의 개수가 증가하였다.
아날로그-디지털 컨버터의 개수를 최소화하기 위하여, 일 실시예에 의한 디스플레이 장치(100)에 포함되는 아날로그-디지털 컨버터는 복수의 입력 단자들(121)과 튜너(122)로부터 선택적으로 아날로그 비디오 신호와 오디오 신호를 수신할 수 있다. 예를 들어, 복수의 입력 단자들(121)와 튜너(122)가 하나 또는 그 이상의 아날로그-디지털 컨버터와 연결되고, 사용자 입력에 따라 복수의 입력 단자들(121)와 튜너(122) 중 어느 하나로부터 출력되는 비디오 신호와 오디오 신호가 아날로그-디지털 컨버터에 제공될 수 있다.
아래에서는, 아날로그-디지털 컨버터의 개수를 최소화하기 위한 컨텐츠 수신부(120)와 영상 처리부(130)의 구조가 설명된다.
도 4는 일 실시예에 의한 디스플레이 장치에 포함된 컨텐츠 수신부의 일 예를 도시한다.
도 4를 참조하면, 컨텐츠 수신부(120)는 입력 단자들(121)과 튜너(122)를 포함한다.
입력 단자들(121)은 제1 컴포넌트 단자(201), 제2 컴포넌트 단자(202), 제3 컴포넌트 단자(203), 컴포지트 단자(204)를 포함할 수 있다.
제1 컴포넌트 단자(201)와 제2 컴포넌트 단자(202)와 제3 컴포넌트 단자(203)은 하나의 영상을 나타내는 영상 정보를 수신할 수 있다. 다시 말해, 제1 컴포넌트 단자(201)를 통하여 수신되는 영상 정보와 제2 컴포넌트 단자(202)를 통하여 수신되는 영상 정보와 제3 컴포넌트 단자(203)를 통하여 수신되는 영상 정보의 조합에 의하여 하나의 영상이 형성될 수 있다.
예를 들어, 제1 컴포넌트 단자(201)와 제2 컴포넌트 단자(202)와 제3 컴포넌트 단자(203)는 RGB 신호를 수신할 수 있다. 제1 컴포넌트 단자(201)는 적색 영상 정보(R)를 수신하고, 제2 컴포넌트 단자(202)는 녹색 영상 정보(G)를 수신하고, 제3 컴포넌트 단자(203)는 청색 영상 정보(B)를 수신할 수 있다.
또한, 다른 예로 제1 컴포넌트 단자(201)와 제2 컴포넌트 단자(202)와 제3 컴포넌트 단자(203)는 YPbPr 컴포넌트 비디오 신호(COM_Y, COM_Pb, COM_Pr)를 수신할 수 있다. 제1 컴포넌트 단자(201)는 영상의 전체 밝기(brightness or luminance) (Y)를 수신하고, 제2 컴포넌트 단자(202)는 영상의 청색 밝기와 영상의 전체 밝기와 사이의 차이(Pb)를 수신하고, 제3 컴포넌트 단자(203)는 영상의 적색 밝기와 영상의 전체 밝기 사이의 차이(Pr)를 수신할 수 있다.
제1 컴포넌트 단자(201)와 제2 컴포넌트 단자(202)와 제3 컴포넌트 단자(203)를 통하여 수신되는 Y 컴포넌트 비디오 신호(COM_Y)와 Pb 컴포넌트 비디오 신호(COM_Pb)와 Pr 컴포넌트 비디오 신호(COM_Pr)의 조합에 의하여 하나의 영상이 형성될 수 있다.
제1 컴포넌트 단자(201)와 제2 컴포넌트 단자(202)와 제3 컴포넌트 단자(203)를 통하여 수신되는 YPbPr 컴포넌트 비디오 신호(COM_Y, COM_Pb, COM_Pr)는 각각 아날로그 영상 정보를 포함할 수 있다. PbPr 컴포넌트 비디오 신호(COM_Y, COM_Pb, COM_Pr)의 교류 성분(주파수가 '0'이 아닌 신호 성분)과 직류 성분(주파수가 '0'인 신호 성분)은 각각 영상 정보를 포함할 수 있다. 또한, YPbPr 컴포넌트 비디오 신호들(COM_Y, COM_Pb, COM_Pr) 각각은 싱글 엔드 신호(single-ended signal)일 수 있다.
제1 컴포넌트 단자(201)와 제2 컴포넌트 단자(202)와 제3 컴포넌트 단자(203)를 통하여 수신되는 YPbPr 컴포넌트 비디오 신호(COM_Y, COM_Pb, COM_Pr)는 영상 처리부(130)로 출력될 수 있다.
컴포지트 단자(204)는 그 자체로 하나의 영상을 나타내는 영상 정보를 수신할 수 있다. 다시 말해, 컴포지트 단자(204)를 통하여 수신되는 영상 정보에 의하여 하나의 영상이 형성될 수 있다.
예를 들어, 컴포지트 단자(204)를 통하여 컴포지트 비디오 신호(Composite Video Blanking and Sync, CVBS) (COM_CVBS)가 수신될 수 있다. 컴포지트 비디오 신호(COM_CVBS)는 밝기를 나타내는 휘도 신호와 색상을 나타내는 색상 신호를 포함하며, 컴포지트 비디오 신호(COM_CVBS)만로부터 영상이 복원될 수 있다.
컴포지트 단자(204)를 통하여 수신되는 컴포지트 비디오 신호(COM_CVBS)는 아날로그 영상 정보를 포함할 수 있다. 다시 말해, 컴포지트 비디오 신호(COM_CVBS)의 크기(magnitude)는 영상 정보를 포함할 수 있다. 컴포지트 비디오 신호(COM_CVBS)의 교류 성분 및 직류 성분 각각은 영상 정보를 포함할 수 있다. 또한, 컴포지트 비디오 신호(COM_CVBS)는 싱글 엔드 신호일 수 있다.
컴포지트 단자(204)를 통하여 수신되는 컴포지트 비디오 신호(COM_CVBS)는 영상 처리부(130)로 출력될 수 있다.
튜너(122)는 아날로그 방송 튜너(205), 아날로그 방송 복조기(206), 디지털 방송 튜너(207), 및 위성 방송 튜너(208)를 포함할 수 있다. 또한, 아날로그 방송 튜너(205), 아날로그 방송 복조기(206), 디지털 방송 튜너(207), 및 위성 방송 튜너(208)는 일체화로 제조될 수 있다.
아날로그 방송 튜너(205)는 방송 수신 안테나(1) 또는 유선 케이블(2)로부터 아날로그 방송 신호를 수신하고, 아날로그 방송 신호 중에 사용자에 의하여 선택된 채널의 방송 신호를 추출할 수 있다. 예를 들어, 아날로그 방송 튜너(205)는 선택된 채널에 대응하는 주파수를 가지는 방송 신호를 통과시키고 다른 주파수의 방송 신호를 차단하는 필터를 포함할 수 있다.
또한, 아날로그 방송 튜너(205)는 추출된 방송 신호를 중간 주파수(intermediate frequency, IF)의 아날로그 방송 신호로 변환할 수 있다. 예를 들어, 아날로그 방송 튜너(205)는 방송 신호의 주파수를 중간 주파수로 낮추는 믹서(mixer)를 포함할 수 있다.
아날로그 방송 복조기(206)는 아날로그 중간 주파수의 방송 신호를 복조할 수 있다. 예를 들어, 아날로그 방송 복조기(206)는 아날로그 중간 주파수의 방송 신호를 복조하고, 아날로그 방송 비디오 신호(Tuner_CVBS)와 아날로그 방송 오디오 신호(SIF)를 출력할 수 있다.
아날로그 방송 비디오 신호(Tuner_CVBS)는 CVBS 포맷의 신호일 수 있다. 다시 말해, 아날로그 방송 비디오 신호(Tuner_CVBS)는 밝기를 나타내는 휘도 신호와 색상을 나타내는 색상 신호를 포함하며, 아날로그 방송 비디오 신호(Tuner_CVBS)만으로부터 영상이 복원될 수 있다.
아날로그 방송 비디오 신호(Tuner_CVBS)는 아날로그 영상 정보를 포함할 수 있으며, 싱글 엔드 신호일 수 있다. 또한, 아날로그 방송 비디오 신호(Tuner_CVBS)의 교류 성분 및 직류 성분은 각각 영상 정보를 포함할 수 있다. 예를 들어, 아날로그 방송 비디오 신호(Tuner_CVBS)는 '0'(직류)으로부터 대략 6MHz (mega-hertz)의 대역폭을 가지는 신호일 수 있다.
아날로그 방송 오디오 신호(SIF)는 음성 중간 주파수 (sound intermediate frequency, SIF) 신호일 수 있다. 아날로그 방송 오디오 신호(SIF)는 아날로그 음향 정보를 포함할 수 있다. 또한, 아날로그 방송 오디오 신호(SIF)는 싱글 엔드 신호일 수 있으며, 그 교류 성분 및 직류 성분은 각각 음향 정보를 포함할 수 있다.
디지털 방송 튜너(207)는 방송 수신 안테나(1) 또는 유선 케이블(2)로부터 디지털 방송 신호를 수신하고, 디지털 방송 신호 중에 사용자에 의하여 선택된 채널의 방송 신호를 추출할 수 있다. 예를 들어, 디지털 방송 튜너(207)는 선택된 채널에 대응하는 주파수를 가지는 방송 신호를 통과시키고 다른 주파수의 방송 신호를 차단하는 필터를 포함할 수 있다.
또한, 디지털 방송 튜너(207)는 추출된 방송 신호를 중간 주파수의 방송 신호로 변환할 수 있다. 예를 들어, 디지털 방송 튜너(207)는 방송 신호의 주파수를 중간 주파수로 낮추는 믹서를 포함할 수 있다.
디지털 중간 주파수 신호(Digital Intermediate Frequency, DIF) (이하, '디지털 중간 주파수 신호'라 한다)는 아날로그 신호의 형태를 가지지만, 디지털 영상 정보를 포함할 수 있다. 구체적으로, 디지털 중간 주파수 신호(DIF)를 기저 대역 신호로 변환하고, 기저 대역 신호를 복조하면 '0'과 '1'을 가지는 디지털 영상 정보가 복원될 수 있다.
디지털 방송 신호의 중간 주파수 신호(DIF)는 디퍼렌셜 신호(differential signal)일 수 있다. 예를 들어, 디지털 중간 주파수 신호(DIF)는 양의 디지털 중간 주파수 신호(DIF_P)와 음의 디지털 중간 주파수 신호(DIF_N)를 포함할 수 있다.
또한, 디지털 중간 주파수 신호(DIF)의 교류 성분만이 영상 정보를 포함하며, 디지털 중간 주파수 신호(DIF)의 직류 성분은 영상 정보를 포함하지 아니할 수 있다. 예를 들어, 디지털 중간 주파수 신호(DIF)는 대략 5MHz (mega-hertz)를 중심으로 대략 6MHz (mega-hertz)의 대역폭을 가지는 신호일 수 있다.
위성 방송 튜너(208)는 위성 수신 안테나(3)로부터 위성 디지털 방송 신호를 수신하고, 위성 디지털 방송 신호 중에 사용자에 의하여 선택된 채널의 방송 신호를 추출할 수 있다. 예를 들어, 위성 방송 튜너(208)는 선택된 채널에 대응하는 주파수를 가지는 방송 신호를 통과시키고 다른 주파수의 방송 신호를 차단하는 필터를 포함할 수 있다.
또한, 위성 방송 튜너(208)는 추출된 방송 신호를 기저 대역(baseband)의 방송 신호로 변환할 수 있다. 예를 들어, 위성 방송 튜너(208)는 방송 신호의 주파수를 기저 대역으로 낮추는 믹서를 포함할 수 있다.
이처럼, 위성 방송 튜너(208)는 디지털 방송 튜너(207)와 달리 중간 주파수 신호를 이용하지 아니하고, 방송 신호로부터 직접 기저 대역 신호로 변환할 수 있다.
이는 위성 TV 방송 신호의 채널당 주파수 대역이 디지털 TV 방송 신호의 채널당 주파수 대역보다 넓기 때문이다. 예를 들어, 디지털 TV 방송 신호의 채널당 주파수 대역은 대략 6MHz (mega-hertz)를 가질 수 있다. 이에 비하여, 위성 TV 방송 신호의 채널당 주파수 대역은 대략 45MHz (mega-hertz)를 가질 수 있다.
이와 같이 위성 TV 방송 신호의 채널당 주파수 대역이 넓음으로 인하여 방송 신호의 신호 처리에 어려움이 있다. 이에 위성 방송 튜너(208)는 추출된 방송 신호를 '0'을 중심 주파수로 가지고 대략 45MHz (mega-hertz)의 대역폭을 가지는 신호로 변환할 수 있다.
그 결과, 위성 방송 튜너(208)는 22.5MHz (mega-hertz)의 대역폭(양의 주파수)을 가지는 신호를 출력할 수 있다. 반면, 다른 22.5MHz (mega-hertz)의 대역폭(음의 주파수)을 가지는 신호를 출력하기 위하여, 위성 방송 튜너(208)는 I (imaginary) 신호와 Q (quadratic) 신호를 출력할 수 있다. 다시 말해, 방송 튜너(122)는 22.5MHz (mega-hertz)의 대역폭을 가지는 I 신호(ZIF_I) (이하 '제로 중간 주파수 I 신호'라 한다)와 Q 신호(ZIF_Q) (이하 '제로 중간 주파수 Q 신호'라 한다)를 출력할 수 있다.
제로 중간 주파수 I 신호(ZIF_I)와 제로 중간 주파수 Q 신호(ZIF_Q)는 아날로그 신호의 형태를 가지지만, 디지털 영상 정보를 포함할 수 있다. 구체적으로, 제로 중간 주파수 I 신호(ZIF_I)와 제로 중간 주파수 Q 신호(ZIF_Q)를 복조하면, '0'과 '1'을 가지는 디지털 영상 정보가 복원될 수 있다.
제로 중간 주파수 I 신호(ZIF_I)와 제로 중간 주파수 Q 신호(ZIF_Q)는 각각 디퍼렌셜 신호일 수 있다. 예를 들어, 제로 중간 주파수 I 신호(ZIF_I)는 양의 제로 중간 주파수 I 신호(ZIF_I_P)와 음의 제로 중간 주파수 I 신호(ZIF_I_N)을 포함할 수 있으며, 제로 중간 주파수 Q 신호(ZIF_Q)는 양의 제로 중간 주파수 Q 신호(ZIF_Q_P)와 제로 중간 주파수 Q 신호(ZIF_Q_N)를 포함할 수 있다.
또한, 제로 중간 주파수 I 신호(ZIF_I)와 제로 중간 주파수 Q 신호(ZIF_Q)는 각각 그 교류 성분만이 영상 정보를 포함하며, 직류 성분은 영상 정보를 포함하지 아니할 수 있다.
튜너(122)는 아날로그 방송 신호, 디지털 방송 신호 및/또는 위성 디지털 방송 신호를 수신하고, 아날로그 방송 비디오 신호(Tuner_CVBS), 아날로그 방송 오디오 신호(SIF), 디지털 중간 주파수 신호(DIF), 제로 중간 주파수 I 신호(ZIF_I) 및/또는 제로 중간 주파수 Q 신호(ZIF_Q)를 출력할 수 있다.
이처럼, 컨텐츠 수신부(120)는 다양한 컨텐츠 소스들(1-5)로부터 영상 정보를 수신하고, 다양한 포맷의 비디오 신호 및/또는 오디오 신호를 출력할 수 있다. 예를 들어, 컨텐츠 수신부(120)는 3개의 YPbPr 컴포넌트 비디오 신호(COM_Y, COM_Pb, COM_Pr), 컴포지트 비디오 신호 (COM_CVBS), 아날로그 방송 비디오 신호(Tuner_CVBS), 아날로그 방송 오디오 신호(SIF), 디지털 중간 주파수 신호(DIF_P, DIF_N), 제로 중간 주파수 I 신호(ZIF_I_P, ZIF_I_N) 및 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)를 출력할 수 있다.
다만, 컨텐츠 수신부(120)로부터 출력되는 비디오 신호 및/또는 오디오 신호는 이에 한정되지 아니하며, HDMI 단자를 통하여 수신된 영상 신호, USB 단자를 통하여 수신된 영상 신호 등을 더 포함할 수 있다.
도 5는 도 4에 도시된 컨텐츠 수신부로부터 신호를 수신하는 영상 처리부의 일 예를 도시한다.
영상 처리부(130)는 도 4에 도시된 컨텐츠 수신부(120)로부터 출력되는 복수의 신호들을 수신하고, 수신된 복수의 신호들을 처리할 수 있다.
도 5에 도시된 바와 같이, 영상 처리부(130)는 컨텐츠 수신부(120)로부터 출력된 신호들(비디오 신호와 오디오 신호)을 디지털 신호(또는 디지털 코드)로 변환하는 아날로그 프론트 엔드(136)와, 디지털 신호를 처리하는 CVBS 디코더(381)/디지털 방송 복조기(382)/YPbPr 디코더(383)/SIF 디코더(384)를 포함한다.
아날로그 프론트 엔드(136)는 제1 아날로그-디지털 컨버터(371)와, 제2 아날로그-디지털 컨버터(372)와, 제3 아날로그-디지털 컨버터(373)를 포함한다.
제1 아날로그-디지털 컨버터(371)와, 제2 아날로그-디지털 컨버터(372)와, 제3 아날로그-디지털 컨버터(373)은 각각 양의 신호가 입력되는 양의 입력단자(IN_P)와 음의 신호가 입력되는 음의 입력단자(IN_N)를 포함하고, 양의 신호와 음의 신호 사이의 차이에 대응하는 디지털 코드를 출력하는 출력단자(OUT)를 포함한다.
3개의 아날로그-디지털 컨버터들(371, 372, 373)이 3개 이상의 입력 신호들(COM_Y, COM_Pb, COM_Pr, COM_CVBS, Tuner_CVBS, SIF, DIF, ZIF_I, ZIF_Q)을 처리할 수 있도록, 입력 신호들(COM_Y, COM_Pb, COM_Pr, COM_CVBS, Tuner_CVBS, SIF, DIF, ZIF_I, ZIF_Q)은 제1, 제2, 및 제3 아날로그-디지털 컨버터(371, 372, 373)에 적절히 분배될 수 있다. 예를 들어, 3개의 YPbPr 컴포넌트 비디오 신호(COM_Y, COM_Pb, COM_Pr)가 제1, 제2, 및 제3 아날로그-디지털 컨버터(371, 372, 373)에 각각 분배되고, 디지털 방송 신호들(DIF, ZIF_I, ZIF_Q)이 또한 제1, 제2, 및 제3 아날로그-디지털 컨버터(371, 372, 373)에 각각 분배되고, 나머지 신호들(COM_CVBS, Tuner_CVBS, SIF)이 제1, 제2, 및 제3 아날로그-디지털 컨버터(371, 372, 373)에 적절히 분배될 수 있다.
또한, 아날로그-디지털 컨버터들(371, 372, 373)들이 복수의 입력 신호들을 처리할 수 있도록 아날로그 프론트 엔드(136)는 복수의 멀티플렉서를 포함할 수 있다.
예를 들어, 아날로그 프론트 엔드(136)는 제1 멀티플렉서(301), 제2 멀티플렉서(302), 제3 멀티플렉서(303), 제4 멀티플렉서(304) 및 제5 멀티플렉서(305)를 포함한다.
제1 멀티플렉서(301)는 4개의 신호를 수신하고 1개의 신호를 출력하는 4X1 멀티플렉서일 수 있다. 제1 멀티플렉서(301)는 제어부(160)의 컨텐츠 선택 신호에 따라 양의 디지털 중간 주파수 신호(DIF_P), Y 컴포넌트 비디오 신호(COM_Y), 컴포지트 비디오 신호(COM_CVBS) 및 아날로그 방송 비디오 신호(Tuner_CVBS) 중에 어느 하나를 출력할 수 있다.
양의 디지털 중간 주파수 신호(DIF_P)와 Y 컴포넌트 비디오 신호(COM_Y)와 컴포지트 비디오 신호(COM_CVBS)와 아날로그 방송 비디오 신호(Tuner_CVBS)는 입력 캐패시터(C)을 거쳐 제1 멀티플렉서(301)에 입력될 수 있다. 제1 멀티플렉서(301)의 입력 신호들(DIF_N, COM_Y, COM_CVBS, Tuner_CVBS)은 AC 커플링될(AC coupled) 수 있으며, 제1 멀티플렉서(301)의 입력 신호들(DIF_N, COM_Y, COM_CVBS, Tuner_CVBS)의 직류 성분이 제거되고 교류 성분이 제1 멀티플렉서(301)에 입력될 수 있다.
제1 멀티플렉서(301)는 제어부(160)의 컨텐츠 선택 신호에 따라 양의 디지털 중간 주파수 신호(DIF_N)와 Y 컴포넌트 비디오 신호(COM_Y)와 컴포지트 비디오 신호(COM_CVBS)와 아날로그 방송 비디오 신호(Tuner_CVBS) 중에 어느 하나를 제1 아날로그-디지털 컨버터(371)의 양의 입력단자(IN_P)로 출력할 수 있다. 예를 들어, 디지털 TV 방송이 선택되면 제1 멀티플렉서(301)는 양의 디지털 중간 주파수 신호(DIF_P)를 출력하고, 컴포넌트 단자(201, 202, 203)의 컨텐츠 소스가 선택되면 제1 멀티플렉서(301)는 Y 컴포넌트 비디오 신호(COM_Y)를 출력할 수 있다. 또한, 컴포지트 단자(204)의 컨텐츠 소스가 선택되면 제1 멀티플렉서(301)는 컴포지트 비디오 신호(COM_CVBS)를 출력하고, 아날로그 TV 방송이 선택되면 제1 멀티플렉서(301)는 아날로그 방송 비디오 신호(Tuner_CVBS)를 출력할 수 있다.
제2 멀티플렉서(302)는 2개의 신호를 수신하고 1개의 신호를 출력하는 2X1 멀티플렉서일 수 있다. 제2 멀티플렉서(302)는 제어부(160)의 컨텐츠 선택 신호에 따라 음의 디지털 중간 주파수 신호(DIF_N)와 '접지 신호(ground signal)' 중에 어느 하나를 출력할 수 있다.
제2 멀티플렉서(302)의 2개의 입력 중 어느 하나는 저항(R)을 통하여 '접지'와 연결될 수 있으며, 제2 멀티플렉서(302)의 2개의 입력 중 다른 하나에는 음의 디지털 중간 주파수 신호(DIF_N)가 입력 캐패시터(C)를 거쳐 입력될 수 있다.
제2 멀티플렉서(302)는 제어부(160)의 컨텐츠 선택 신호에 따라 음의 디지털 중간 주파수 신호(DIF_N)와 '접지 신호' 중 어느 하나를 제1 아날로그-디지털 컨버터(371)의 음의 입력단자(IN_N)로 출력할 수 있다. Y 컴포넌트 비디오 신호(COM_Y)와 컴포지트 비디오 신호(COM_CVBS)와 아날로그 방송 비디오 신호(Tuner_CVBS)는 싱글 엔드 신호이다. 다시 말해, Y 컴포넌트 비디오 신호(COM_Y)와 컴포지트 비디오 신호(COM_CVBS)와 아날로그 방송 비디오 신호(Tuner_CVBS)는 단일 신호선을 통하여 전송될 수 있다. 따라서, 컴포넌트 단자(201, 202, 203)의 컨텐츠 소스 또는 컴포지트 단자(204)의 컨텐츠 소소 또는 아날로그 TV 방송이 선택되면 제2 멀티플렉서(302)는 '접지 신호'를 출력할 수 있다. 디지털 TV 방송이 선택되면 제2 멀티플렉서(302)는 음의 디지털 중간 주파수 신호(DIF_N)를 출력할 수 있다.
필요에 따라 제2 멀티플렉서(302)는 생략될 수 있다. 예를 들어, 제2 멀티플렉서(302)는 음의 디지털 중간 주파수 신호(DIF_N)를 통과시키거나 차단하는 스위치로 대체될 수 있다. 예를 들어, 디지털 TV 방송이 선택되면 음의 디지털 중간 주파수 신호(DIF_N)를 통과시키기 위하여 스위치가 폐쇄(턴온)되고, 디지털 TV 방송이 선택되지 아니하면 음의 디지털 중간 주파수 신호(DIF_N)를 차단하기 위하여 스위치가 개방(턴오프)될 수 있다.
제1 멀티플렉서(301)의 출력과 제2 멀티플렉서(302)의 출력은 각각 제1 클램핑/바이어싱 회로(331)의 출력과 연결될 수 있다. 제1 클램핑/바이어싱 회로(331)는 신호를 클램핑하기 위한 클램핑 회로와 신호를 직류 바이어싱하기 위한 바이어싱 회로가 일체화된 회로일 수 있다.
Y 컴포넌트 비디오 신호(COM_Y)와 컴포지트 비디오 신호(COM_CVBS)와 아날로그 방송 비디오 신호(Tuner_CVBS)는 싱글 엔드 신호이며, 교류 성분과 직류 성분 모두에 영상 정보를 포함할 수 있다. AC 커플링에 의하여 Y 컴포넌트 비디오 신호(COM_Y)와 컴포지트 비디오 신호(COM_CVBS)와 아날로그 방송 비디오 신호(Tuner_CVBS)의 직류 성분이 제거된다. 따라서, 신호들(COM_Y, COM_CVBS, Tuner_CVBS)의 직류 성분을 복원하기 위하여 제1 클램핑/바이어싱 회로(331)는 컨텐츠 수신부(120)로부터 출력된 Y 컴포넌트 비디오 신호(COM_Y) 또는 컴포지트 비디오 신호(COM_CVBS) 또는 아날로그 방송 비디오 신호(Tuner_CVBS)에 따라 제1 멀티플렉서(301)의 출력을 클램핑할 수 있다.
반면, 양의 디지털 중간 주파수 신호(DIF_P)와 음의 디지털 중간 주파수 신호(DIF_N)는 디퍼렌셜 신호이며, 교류 성분에만 영상 정보를 포함할 수 있다. AC 커플링에 의하여 양의 디지털 중간 주파수 신호(DIF_P)와 음의 디지털 중간 주파수 신호(DIF_N)의 직류 성분이 제거될 수 있다. 이러한 디퍼렌셜 신호의 직류 성분은 복원의 필요성이 없으나 직류 성분의 제거에 의하여 디퍼렌셜 신호가 왜곡될 수 있다.
제1 클램핑/바이어싱 회로(331)는 양의 디지털 중간 주파수 신호(DIF_P)와 음의 디지털 중간 주파수 신호(DIF_N)의 왜곡을 방지하기 위하여, 미리 정해진 크기의 바이어싱 전압을 출력할 수 있다. 다시 말해, 제1 및 제2 멀티플렉서(301, 302)로부터 디지털 중간 주파수 신호(DIF_P, DIF_N)가 출력되면 제1 클램핑/바이어싱 회로(331)는 제1 및 제2 멀티플렉서(301, 302)의 출력을 미리 정해진 바이어싱 전압으로 바이어싱할 수 있다.
이처럼, 제1 클램핑/바이어싱 회로(331)는 Y 컴포넌트 비디오 신호(COM_Y) 또는 컴포지트 비디오 신호(COM_CVBS) 또는 아날로그 방송 비디오 신호(Tuner_CVBS)에 따라 제1 멀티플렉서(301)의 출력을 클램핑하거나, 제1 및 제2 멀티플렉서(302)의 출력을 바이어싱할 수 있다.
제1 멀티플렉서(301)의 출력과 제2 멀티플렉서(302)의 출력은 제1 버퍼(341)에 입력될 수 있다. 제1 버퍼(341)는 제1 멀티플렉서(301)의 출력과 제2 멀티플렉서(302)의 출력의 노이즈를 제거하고, 제1 아날로그-디지털 컨버터(371)가 원활하게 아날로그-디지털 변환을 수행하도록 전류를 증폭시킬 수 있다.
제1 아날로그-디지털 컨버터(371)는 제1 버퍼(341)를 통과한 제1 멀티플렉서(301)의 출력과 제2 멀티플렉서(302)의 출력을 수신하고, 제1 멀티플렉서(301)의 출력과 제2 멀티플렉서(302)의 출력 사이의 차이(아날로그 신호)를 디지털 신호(디지털 코드)로 변환할 수 있다.
제1 아날로그-디지털 컨버터(371)의 출력은 CVBS 타입의 신호를 디코딩하는 CVBS 디코더(381), 디지털 TV 방송 신호를 복조하는 디지털 방송 복조기(382) 및 YPbPb 컴포넌트 비디오 신호를 디코딩하는 YPbPr 디코더(383)로 입력될 수 있다.
제어부(160)의 컨텐츠 선택 신호에 따라 CVBS 디코더(381), 디지털 방송 복조기(382), YPbPr 디코더(383) 중 어느 하나가 활성화될 수 있다. 예를 들어, 디지털 TV 방송이 선택되면 디지털 방송 복조기(382)가 제1 아날로그-디지털 컨버터(371)의 출력을 복조하고, 컴포지트 단자가 선택되면 CVBS 디코더(381)가 제1 아날로그-디지털 컨버터(371)의 출력을 디코딩할 수 있다. 또한, 컴포넌트 단자가 선택되면 YPbPr 디코더(383)가 제1 아날로그-디지털 컨버터(371)의 출력을 디코딩하고, 아날로그 TV 방송이 선택되면 CVBS 디코더(381)가 제1 아날로그-디지털 컨버터(371)의 출력을 디코딩할 수 있다.
제3 멀티플렉서(303)는 2개의 신호를 수신하고 1개의 신호를 출력하는 2X1 멀티플렉서일 수 있다. 제3 멀티플렉서(303)는 제어부(160)의 컨텐츠 선택 신호에 따라 양의 제로 중간 주파수 I 신호(ZIF_I_P)와, Pb 컴포넌트 비디오 신호(COM_Pb) 중에 어느 하나를 출력할 수 있다.
양의 제로 중간 주파수 I 신호(ZIF_I_P)와 Pb 컴포넌트 비디오 신호(COM_Pb)는 입력 캐패시터(C)을 통하여 AC 커플링되어 제3 멀티플렉서(303)에 입력될 수 있다.
제3 멀티플렉서(303)는 제어부(160)의 컨텐츠 선택 신호에 따라 양의 제로 중간 주파수 I 신호(ZIF_I_P)와 Pb 컴포넌트 비디오 신호(COM_Pb) 중 어느 하나를 제2 아날로그-디지털 컨버터(372)의 양의 입력단자(IN_P)로 출력할 수 있다. 예를 들어, 위성 디지털 TV 방송이 선택되면 제3 멀티플렉서(303)는 양의 제로 중간 주파수 I 신호(ZIF_I_P)를 출력하고, 컴포넌트 단자가 선택되면 제3 멀티플렉서(303)는 Pb 컴포넌트 비디오 신호(COM_Pb)를 출력할 수 있다.
제4 멀티플렉서(304)는 2개의 신호를 수신하고 1개의 신호를 출력하는 2X1 멀티플렉서일 수 있다. 제4 멀티플렉서(304)는 제어부(160)의 컨텐츠 선택 신호에 따라 음의 제로 중간 주파수 I 신호(ZIF_I_N)와 '접지 신호' 중에 어느 하나를 출력할 수 있다.
제4 멀티플렉서(304)의 2개의 입력 중 어느 하나는 저항(R)을 통하여 '접지'와 연결될 수 있으며, 제4 멀티플렉서(304)의 2개의 입력 중 다른 하나에는 음의 제로 중간 주파수 I 신호(ZIF_I_N)가 입력 캐패시터(C)을 거쳐 입력될 수 있다.
제4 멀티플렉서(304)는 제어부(160)의 컨텐츠 선택 신호에 따라 음의 제로 중간 주파수 I 신호(ZIF_I_N)와 '접지 신호' 중 어느 하나를 제2 아날로그-디지털 컨버터(372)의 음의 입력단자(IN_N)로 출력할 수 있다. Pb 컴포넌트 비디오 신호(COM_Pb)는 싱글 엔드 신호이므로, 컴포넌트 단자(201, 202, 203)의 컨텐츠 소스가 선택되면 제4 멀티플렉서(304)는 '접지 신호'를 출력할 수 있다. 또한, 위성 디지털 TV 방송이 선택되면 제4 멀티플렉서(304)는 음의 제로 중간 주파수 I 신호(ZIF_I_N)를 출력할 수 있다.
필요에 따라 제4 멀티플렉서(304)는 생략될 수 있다. 예를 들어, 제4 멀티플렉서(304)는 음의 제로 중간 주파수 I 신호(ZIF_I_N)를 통과시키거나 차단하는 스위치로 대체될 수 있다. 예를 들어, 위성 디지털 TV 방송이 선택되면 음의 제로 중간 주파수 I 신호(ZIF_I_N)를 통과시키기 위하여 스위치가 폐쇄(턴온)되고, 위성 디지털 TV 방송이 선택되지 아니하면 음의 제로 중간 주파수 I 신호(ZIF_I_N)를 차단하기 위하여 스위치가 개방(턴오프)될 수 있다.
제3 멀티플렉서(303)의 출력과 제4 멀티플렉서(304)의 출력은 제2 클램핑/바이어싱 회로(332)와 연결될 수 있다. 제2 클램핑/바이어싱 회로(332)는 제3 멀티플렉서(303)의 출력과 제4 멀티플렉서(304)의 출력을 클램핑하거나 바이어싱할 수 있다.
제3 멀티플렉서(303)로부터 Pb 컴포넌트 비디오 신호(COM_Pb)가 출력되면 Pb 컴포넌트 비디오 신호(COM_Pb)의 직류 성분을 복원하기 위하여 제2 클램핑/바이어싱 회로(332)는 컨텐츠 수신부(120)로부터 출력된 Pb 컴포넌트 비디오 신호(COM_Pb)에 따라 제3 멀티플렉서(303)의 출력을 클램핑할 수 있다.
제3 및 제4 멀티플렉서(303, 304)로부터 제로 중간 주파수 I 신호(ZIF_I_P, ZIF_I_N)가 출력되면 제로 중간 주파수 I 신호(ZIF_I_P, ZIF_I_N)의 왜곡을 방지하기 위하여 제2 클램핑/바이어싱 회로(332)는 제3 및 제4 멀티플렉서(303, 304)의 출력을 바이어싱할 수 있다. 예를 들어, 제2 클램핑/바이어싱 회로(332)는 미리 정해진 크기의 바이어싱 전압을 출력할 수 있다.
이처럼, 제2 클램핑/바이어싱 회로(332)는 Pb 컴포넌트 비디오 신호(COM_Pb)에 따라 제3 멀티플렉서(303)의 출력을 클램핑하거나, 제3 및 제4 멀티플렉서(303, 304)의 출력을 바이어싱할 수 있다.
제3 멀티플렉서(303)의 출력과 제4 멀티플렉서(304)의 출력은 제2 버퍼(342)에 입력될 수 있다. 제2 버퍼(342)에 의하여 제3 멀티플렉서(303)와 제4 멀티플렉서(304)의 출력 전류가 증폭될 수 있다.
제2 아날로그-디지털 컨버터(372)는 제2 버퍼(342)를 통과한 제3 멀티플렉서(303)의 출력과 제4 멀티플렉서(304)의 출력을 수신하고, 제1 멀티플렉서(301)의 출력과 제2 멀티플렉서(302)의 출력 사이의 차이(아날로그 신호)를 디지털 신호(디지털 코드)로 변환할 수 있다.
제2 아날로그-디지털 컨버터(372)의 출력은 디지털 TV 방송 신호를 복조하는 디지털 방송 복조기(382) 및 YPbPb 컴포넌트 비디오 신호를 디코딩하는 YPbPr 디코더(383)로 입력될 수 있다.
제어부(160)의 컨텐츠 선택 신호에 따라 디지털 방송 복조기(382), YPbPr 디코더(383) 중 어느 하나가 활성화될 수 있다. 예를 들어, 위성 디지털 TV 방송이 선택되면 디지털 방송 복조기(382)가 제2 아날로그-디지털 컨버터(372)의 출력을 복조하고, 컴포넌트 단자가 선택되면 YPbPr 디코더(383)가 제2 아날로그-디지털 컨버터(372)의 출력을 디코딩할 수 있다.
제5 멀티플렉서(305)는 6개의 신호를 수신하고 2개의 신호를 출력하는 6X2 멀티플렉서일 수 있다. 제5 멀티플렉서(305)는 제어부(160)의 컨텐츠 선택 신호에 따라 양의 제로 중간 주파수 Q 신호(ZIF_Q_P) 및 음의 제로 중간 주파수 Q 신호(ZIF_Q_N)의 쌍과, 제3 컴포넌트 단자(203)의 Pr 컴포넌트 비디오 신호(COM_Pr) 및 '접지 신호'의 쌍과, 아날로그 방송 오디오 신호(SIF) 및 '접지 신호'의 쌍을 다중화할 수 있다. 다시 말해, 제5 멀티플렉서(305)는 입력되는 3쌍의 신호 중에 어느 하나의 쌍의 신호를 출력할 수 있다.
제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)는 디퍼렌셜 신호이므로, 양의 제로 중간 주파수 Q 신호(ZIF_Q_P) 및 음의 제로 중간 주파수 Q 신호(ZIF_Q_N)가 신호의 쌍을 형성할 수 있다.
양의 제로 중간 주파수 Q 신호(ZIF_Q_P) 및 음의 제로 중간 주파수 Q 신호(ZIF_Q_N)는 각각 입력 캐패시터(C)을 통하여 와 AC 커플링되어 제5 멀티플렉서(305)에 입력될 수 있다. 또한, 양의 제로 중간 주파수 Q 신호(ZIF_Q_P) 및 음의 제로 중간 주파수 Q 신호(ZIF_Q_N)는 각각 제5 멀티플렉서(305)에 입력되기 전에 제1 바이어싱 회로(351)에 의하여 직류 바이어싱될 수 있다.
제1 바이어싱 회로(351)는 AC 커플링에 의한 양의 제로 중간 주파수 Q 신호(ZIF_Q_P) 및 음의 제로 중간 주파수 Q 신호(ZIF_Q_N)의 왜곡을 방지하기 위하여 미리 정해진 크기의 바이어싱 전압을 출력할 수 있다. 다시 말해, 제1 바이어싱 회로(351)는 AC 커플링된 제로 중간 주파수 Q 신호(ZIF_Q)을 바이어싱할 수 있다.
제1 바이어싱 회로(351)에 의하여 바이어싱된 양의 제로 중간 주파수 Q 신호(ZIF_Q_P) 및 음의 제로 중간 주파수 Q 신호(ZIF_Q_N)는 제3 버퍼(343)에 입력될 수 있으며, 제3 버퍼(343)의 출력은 제5 멀티플렉서(305)에 입력될 수 있다.
Pr 컴포넌트 비디오 신호(COM_Pr)는 싱글 엔드 신호이므로, Pr 컴포넌트 비디오 신호(COM_Pr)는 '접지 신호'와 신호 쌍을 형성할 수 있다.
Pr 컴포넌트 비디오 신호(COM_Pr) 및 '접지 신호'는 각각 입력 캐패시터(C)을 통하여 AC 커플링되어 제5 멀티플렉서(305)에 입력될 수 있다. 또한, Pr 컴포넌트 비디오 신호(COM_Pr) 및 '접지 신호'는 각각 제5 멀티플렉서(305)에 입력되기 앞서 제3 클램핑/바이어싱 회로(333)에 의하여 클램핑될 수 있다.
제3 클램핑/바이어싱 회로(333)는 AC 커플링에 의한 Pr 컴포넌트 비디오 신호(COM_Pr)의 직류 성분의 누락을 복원하기 위하여 컨텐츠 수신부(120)로부터 출력된 Pr 컴포넌트 비디오 신호(COM_Pr)의 크기에 따라 AC 커플링된 Pr 컴포넌트 비디오 신호(COM_Pr)을 클램핑할 수 있다.
Pr 컴포넌트 비디오 신호(COM_Pr) 및 '접지' 신호는 제4 버퍼(344)에 입력될 수 있으며, 제4 버퍼(344)의 출력은 제5 멀티플렉서(305)에 입력될 수 있다.
아날로그 방송 오디오 신호(SIF)는 싱글 엔드 신호이므로, 아날로그 방송 오디오 신호(SIF)는 '접지 신호'와 신호 쌍을 형성할 수 있다.
아날로그 방송 오디오 신호(SIF) 및 '접지 신호'는 각각 입력 캐패시터(C)을 통하여 AC 커플링되어 제5 멀티플렉서(305)에 입력될 수 있다. 또한, 아날로그 방송 오디오 신호(SIF) 및 '접지 신호'는 각각 제5 멀티플렉서(305)에 입력되기 앞서 제2 바이어싱 회로(352)에 의하여 바이어싱될 수 있다.
제2 바이어싱 회로(352)는 아날로그 방송 오디오 신호(SIF)의 왜곡을 방지하기 위하여 미리 정해진 크기의 바이어싱 전압을 출력할 수 있다. 다시 말해, 제2 바이어싱 회로(352)는 아날로그 방송 오디오 신호(SIF)을 바이어싱할 수 있다.
아날로그 방송 오디오 신호(SIF) 및 '접지 신호'는 아날로그 PGA (programmable gain amplifier) 회로(361)에 입력될 수 있다. 아날로그 PGA 회로(361)는 입력 신호를 증폭하고 증폭된 신호를 출력하며, 이득 제어기(362)의 이득 제어 신호에 따라 아날로그 PGA 회로(361)의 증폭률이 변경될 수 있다. 이득 제어기(362)는 아날로그 방송 오디오 신호(SIF)의 크기에 따라 아날로그 PGA 회로(361)의 증폭률을 조절할 수 있다.
아날로그 PGA 회로(361)에 의하여 증폭된 아날로그 방송 오디오 신호(SIF)는 제5 멀티플렉서(305)에 입력될 수 있다.
제5 멀티플렉서(305)는 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)의 쌍과 Pr 컴포넌트 비디오 신호(COM_Pr)의 쌍과 아날로그 방송 오디오 신호(SIF)의 쌍 중에 어느 하나의 쌍을 제3 아날로그-디지털 컨버터(373)의 양/음의 입력단자(IN_P, IN_N)에 출력할 수 있다. 예를 들어, 위성 디지털 TV 방송이 선택되면 제5 멀티플렉서(305)는 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)의 쌍을 출력하고, 컴포넌트 단자(201, 202, 203)의 컨텐츠 소스가 선택되면 제5 멀티플렉서(305)는 Pr 컴포넌트 비디오 신호(COM_Pr)의 쌍을 출력할 수 있다. 또한, 아날로그 TV 방송이 선택되면 제5 멀티플렉서(305)는 아날로그 방송 오디오 신호(SIF)의 쌍을 출력할 수 있다.
제3 아날로그-디지털 컨버터(373)는 제5 멀티플렉서(305)의 출력을 수신하고, 제5 멀티플렉서(305)의 출력을 디지털 신호(디지털 코드)로 변환할 수 있다.
제3 아날로그-디지털 컨버터(373)의 출력은 디지털 TV 방송 신호를 복조하는 디지털 방송 복조기(382), YPbPb 컴포넌트 비디오 신호를 디코딩하는 YPbPr 디코더(383) 및 아날로그 방송 오디오 신호(SIF)를 디코딩하는 SIF 디코더(384)의 입력과 연결될 수 있다.
제어부(160)의 컨텐츠 선택 신호에 따라 디지털 방송 복조기(382), YPbPr 디코더(383) 및 SIF 디코더(384) 중 어느 하나가 활성화될 수 있다. 예를 들어, 위성 디지털 TV 방송이 선택되면 디지털 방송 복조기(382)가 제3 아날로그-디지털 컨버터(373)의 출력을 복조하고, 컴포넌트 단자가 선택되면 YPbPr 디코더(383)가 제3 아날로그-디지털 컨버터(373)의 출력을 디코딩할 수 있다. 또한, 아날로그 TV 방송이 선택되면 SIF 디코더(384)가 제3 아날로그-디지털 컨버터(373)의 출력을 디코딩할 수 있다.
이상에서 설명된 바와 같이, 아날로그 프론트 엔드(136)에는 YPbPr 컴포넌트 비디오 신호(COM_Y, COM_Pb, COM_Pr), 컴포지트 비디오 신호 (CVBS), 아날로그 방송 비디오 신호(Tuner_CVBS), 아날로그 방송 오디오 신호(SIF), 디지털 중간 주파수 신호(DIF_P, DIF_N), 제로 중간 주파수 I 신호(ZIF_I_P, ZIF_I_N) 및 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)가 입력될 수 있다. 다시 말해, 아날로그 프론트 엔드(136)에는 9개의 신호가 입력될 수 있다.
신호들은 각각은 아날로그 프론트 엔드(136)와 AC 커플링될 수 있으며, 클램핑/바이어싱 회로에 의하여 클램핑 또는 바이어싱될 수 있다.
아날로그 프론트 엔드(136)는 3개의 아날로그-디지털 컨버터를 포함할 수 있다. 3개의 아날로그-디지털 컨버터에는 YPbPr 컴포넌트 비디오 신호(COM_Y, COM_Pb, COM_Pr)가 각각 분배되고, 디지털 중간 주파수 신호(DIF_P, DIF_N)와 제로 중간 주파수 I 신호(ZIF_I_P, ZIF_I_N)와 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)가 각각 분배될 수 있다. 또한, 3개의 아날로그-디지털 컨버터에는 컴포지트 비디오 신호(COM_CVBS)와 아날로그 방송 비디오 신호(Tuner_CVBS)와 아날로그 방송 오디오 신호(SIF)가 각각 분배될 수 있다.
각각의 아날로그-디지털 컨버터들에 분배된 신호 중 어느 하나가 멀티플렉서에 의하여 선택될 수 있으며, 멀티플렉서에 의하여 선택된 신호는 아날로그-디지털 컨버터에 의하여 디지털 신호(디지털 코드)로 변환될 수 있다.
또한, YPbPr 컴포넌트 비디오 신호(COM_Y, COM_Pb, COM_Pr)와 컴포지트 비디오 신호(COM_CVBS)와 아날로그 방송 비디오 신호(Tuner_CVBS)는 싱글 엔드 신호로서, 교류 성분과 직류 성분 모두에 영상 정보를 포함한다. 신호들 각각은 아날로그 프론트 엔드(136)와 AC 커플링되므로, YPbPr 컴포넌트 비디오 신호(COM_Y, COM_Pb, COM_Pr)와 컴포지트 비디오 신호(COM_CVBS)와 아날로그 방송 비디오 신호(Tuner_CVBS)는 클램핑이 요구된다. 또한, 각 신호들(COM_Y, COM_Pb, COM_Pr, COM_CVBS, Tuner_CVBS)마다 요구되는 클램핑 전압 값은 각 신호들(COM_Y, COM_Pb, COM_Pr, COM_CVBS, Tuner_CVBS)의 크기에 따라 변화한다.
그로 인하여, 하나의 아날로그-디지털 컨버터를 이용하여 YPbPr 컴포넌트 비디오 신호(COM_Y, COM_Pb, COM_Pr)와 컴포지트 비디오 신호(COM_CVBS) 또는 YPbPr 컴포넌트 비디오 신호(COM_Y, COM_Pb, COM_Pr)와 아날로그 방송 비디오 신호(Tuner_CVBS)를 디지털 신호로 변환하는 것에 어려움이 있었다.
더욱이, 디지털 중간 주파수 신호(DIF_P, DIF_N)와 제로 중간 주파수 I 신호(ZIF_I_P, ZIF_I_N)와 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)는 교류 성분에만 영상 정보를 포함하며, 이들 신호는 바이어싱이 요구된다.
따라서, 모든 신호들(COM_Y, COM_Pb, COM_Pr, COM_CVBS, Tuner_CVBS, SIF, DIF, ZIF_I, ZIF_Q)을 하나의 아날로그-디지털 컨버터를 이용하여 디지털 신호로 변환하는 것에 상당한 어려움이 있었다. 예를 들어, YPbPr 컴포넌트 비디오 신호(COM_Y, COM_Pb, COM_Pr)와 컴포지트 비디오 신호(COM_CVBS)와 디지털 중간 주파수 신호(DIF_P, DIF_N)를 하나의 아날로그-디지털 컨버터를 이용하여 디지털 신호로 변환하는 것에 어려움이 있었다. 이를 극복하기 위하여, 클램핑/바이어싱 회로가 마련될 수 있다. 클램핑/바이어싱 회로가 AC 커플링된 신호를 선택적으로 클램핑하거나 바이어싱함으로써, 싱글 엔드 신호와 디퍼렌션 신호가 하나의 멀티플렉서에 의하여 다중화될 수 있다.
예를 들어, AC 커플링된 YPbPr 컴포넌트 비디오 신호(COM_Y, COM_Pb, COM_Pr)와 컴포지트 비디오 신호(COM_CVBS)와 디지털 중간 주파수 신호(DIF_P, DIF_N)가 하나의 멀티플렉서에 의하여 다중화되고, 클램핑/바이어싱 회로에 의하여 선택적으로 클램핑되거나 바이어싱될 수 있다. 클램핑되거나 바이어싱된 신호는 하나의 아날로그-디지털 컨버터에 의하여 디지털 신호로 변환될 수 있다.
이상에서 설명된 3개의 아날로그-디지털 컨버터로의 신호의 분배는 일 실시예에 불과하며, 이에 한정되지 아니한다. 예를 들어, Y 컴포넌트 비디오 신호(COM_Y)와 Pb 컴포넌트 비디오 신호(COM_Pb)와 Pr 컴포넌트 비디오 신호(COM_Pr)가 제1 아날로그-디지털 컨버터(371)와 제2 아날로그-디지털 컨버터(372)와 제3 아날로그-디지털 컨버터(373)에 각각 분배되고, 나머지 신호들이 제1 아날로그-디지털 컨버터(371)와 제2 아날로그-디지털 컨버터(372)와 제3 아날로그-디지털 컨버터(373)이 분배되면 충분하다.
도 6는 도 4에 도시된 컨텐츠 수신부로부터 신호를 수신하는 영상 처리부의 다른 일 예를 도시한다.
도 6에 도시된 바와 같이, 영상 처리부(130)는 컨텐츠 수신부(120)로부터 출력된 아날로그 신호(비디오 신호와 오디오 신호)를 디지털 신호로 변환하는 아날로그 프론트 엔드(136)와, 디지털 신호를 처리하는 CVBS 디코더(381)/디지털 방송 복조기(382)/YPbPr 디코더(383)/SIF 디코더(384)를 포함한다.
아날로그 프론트 엔드(136)는 제1 아날로그-디지털 컨버터(371)와, 제2 아날로그-디지털 컨버터(372)와, 제3 아날로그-디지털 컨버터(373)를 포함한다. 또한, 아날로그 프론트 엔드(136)는 제1 멀티플렉서(301)와, 제2 멀티플렉서(302)와, 제3 멀티플렉서(303)와 제4 멀티플렉서(304)와, 제6 멀티플렉서(306)와 제7 멀티플렉서(307)를 더 포함한다.
제1 아날로그-디지털 컨버터(371)와 제2 아날로그-디지털 컨버터(372)는 도 5에 도시된 것과 동일할 수 있다. 또한, 제1 멀티플렉서(301)와 제2 멀티플렉서(302)와 제3 멀티플렉서(303)와 제4 멀티플렉서(304)는 도 5에 도시된 것과 동일할 수 있다.
제6 멀티플렉서(306)는 3개의 신호를 수신하고 1개의 신호를 출력하는 3X1 멀티플렉서일 수 있다. 제6 멀티플렉서(306)는 제어부(160)의 컨텐츠 선택 신호에 따라 양의 제로 중간 주파수 Q 신호(ZIF_Q_P)와, 아날로그 방송 오디오 신호(SIF)와, Pr 컴포넌트 비디오 신호(COM_Pr) 중에 어느 하나를 출력할 수 있다.
양의 제로 중간 주파수 Q 신호(ZIF_Q_P)와 아날로그 방송 오디오 신호(SIF)와 Pr 컴포넌트 비디오 신호(COM_Pr)는 입력 캐패시터(C)을 거쳐 제6 멀티플렉서(306)에 입력될 수 있다.
제6 멀티플렉서(306)는 제어부(160)의 컨텐츠 선택 신호에 따라 양의 제로 중간 주파수 Q 신호(ZIF_Q_P)와 아날로그 방송 오디오 신호(SIF)와 Pr 컴포넌트 비디오 신호(COM_Pr) 중에 어느 하나를 제3 아날로그-디지털 컨버터(373)의 양의 입력단자(IN_P)로 출력할 수 있다. 예를 들어, 위성 디지털 TV 방송이 선택되면 제6 멀티플렉서(306)는 양의 제로 중간 주파수 Q 신호(ZIF_Q_P)를 출력하고, 아날로그 방송이 선택되면 제6 멀티플렉서(306)는 아날로그 방송 오디오 신호(SIF)를 출력할 수 있다. 또한, 컴포넌트 단자가 선택되면 제6 멀티플렉서(306)는 Pr 컴포넌트 비디오 신호(COM_Pr)를 출력할 수 있다.
제7 멀티플렉서(307)는 2개의 신호를 수신하고 1개의 신호를 출력하는 2X1 멀티플렉서일 수 있다. 제7 멀티플렉서(307)는 제어부(160)의 컨텐츠 선택 신호에 따라 위성 방송 튜너(208)의 음의 제로 중간 주파수 Q 신호(ZIF_Q_N)와 '접지 신호'를 다중화할 수 있다.
제7 멀티플렉서(307)의 2개의 입력 중 어느 하나는 저항(R)을 통하여 '접지'와 연결될 수 있으며, 제7 멀티플렉서(307)의 2개의 입력 중 다른 하나 입력에는 음의 제로 중간 주파수 Q 신호(ZIF_Q_N)가 입력 캐패시터(C)를 거쳐 입력될 수 있다.
제7 멀티플렉서(307)는 제어부(160)의 컨텐츠 선택 신호에 따라 음의 제로 중간 주파수 Q 신호(ZIF_Q_N)와 '접지 신호' 중 어느 하나를 제3 아날로그-디지털 컨버터(373)의 음의 입력단자(IN_N)로 출력할 수 있다. Pr 컴포넌트 비디오 신호(COM_Pr)는 싱글 엔드 신호이므로, 컴포넌트 단자가 선택되면 제7 멀티플렉서(307)는 '접지 신호'를 출력할 수 있다. 또한, 위성 디지털 TV 방송이 선택되면 제7 멀티플렉서(307)는 음의 제로 중간 주파수 Q 신호(ZIF_Q_N)를 출력할 수 있다.
제6 멀티플렉서(306)의 출력과 제7 멀티플렉서(307)의 출력은 각각 제4 클램핑/바이어싱 회로(334)의 출력과 연결될 수 있다. 제4 클램핑/바이어싱 회로(334)는 제6 멀티플렉서(306)의 출력과 제7 멀티플렉서(307)의 출력을 클램핑하거나 바이어싱할 수 있다.
제6 멀티플렉서(306)로부터 Pr 컴포넌트 비디오 신호(COM_Pr)가 출력되면 Pr 컴포넌트 비디오 신호(COM_Pr)의 직류 성분을 복원하기 위하여 제4 클램핑/바이어싱 회로(334)는 컨텐츠 수신부(120)로부터 출력된 Pr 컴포넌트 비디오 신호(COM_Pr)에 따라 제6 멀티플렉서(306)의 출력을 클램핑할 수 있다.
제6 및 제7 멀티플렉서(306, 307)로부터 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)가 출력되면 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)의 왜곡을 방지하기 위하여 제4 클램핑/바이어싱 회로(334)는 제6 및 제7 멀티플렉서(306)의 출력을 바이어싱할 수 있다. 예를 들어, 제4 클램핑/바이어싱 회로(334)는 미리 정해진 크기의 바이어싱 전압을 출력할 수 있다.
이처럼, 제4 클램핑/바이어싱 회로(334)는 Pr 컴포넌트 비디오 신호(COM_Pr)에 따라 제7 멀티플렉서(307)의 출력을 클램핑하거나, 제6 및 제7 멀티플렉서(306, 307)의 출력을 바이어싱할 수 있다.
제6 멀티플렉서(306)의 출력과 제7 멀티플렉서(307)의 출력은 제5 버퍼(345)에 입력될 수 있다. 제5 버퍼(345)에 의하여 제6 멀티플렉서(306)와 제7 멀티플렉서(307)의 출력 전류가 증폭될 수 있다.
제3 아날로그-디지털 컨버터(373)는 제5 버퍼(345)를 통과한 제6 멀티플렉서(306)의 출력과 제7 멀티플렉서(307)의 출력을 수신하고, 제6 멀티플렉서(306)의 출력과 제7 멀티플렉서(307)의 출력 사이의 차이(아날로그 신호)를 디지털 신호(디지털 코드)로 변환할 수 있다.
제3 아날로그-디지털 컨버터(373)의 출력은 디지털 TV 방송 신호를 복조하는 디지털 방송 복조기(382), YPbPb 컴포넌트 비디오 신호를 디코딩하는 YPbPr 디코더(383) 및 아날로그 방송 오디오 신호(SIF)를 디코딩하는 SIF 디코더(384)로 입력될 수 있다. 제어부(160)의 컨텐츠 선택 신호에 따라 디지털 방송 복조기(382), YPbPr 디코더(383) 및 아날로그 방송 오디오 신호(SIF) 중 어느 하나가 활성화될 수 있다.
제3 아날로그-디지털 컨버터(373)의 출력과 SIF 디코더(384)의 입력 사이에는 디지털 PGA 회로(363)가 마련될 수 있다. 디지털 PGA 회로(363)는 제3 아날로그-디지털 컨버터(373)로부터 출력되는 디지털 형태의 아날로그 방송 오디오 신호(SIF)를 증폭할 수 있으며, 이득 제어기(362)는 디지털 PGA 회로(363)의 증폭률을 조절할 수 있다.
이와 같이, 제3 아날로그-디지털 컨버터(373)의 출력과 SIF 디코더(384)의 입력 사이에는 디지털 PGA 회로(363)가 마련됨으로 인하여, 도 5에 도시된 아날로그 PGA 회로(361)가 제거될 수 있다. 그 결과, 제3 아날로그-디지털 컨버터(373)의 입력 회로가 도 6에 도시된 바와 같이 간략화될 수 있다.
도 5에 도시된 아날로그 PGA 회로(361)를 제거하는 방안은 도 6에 도시된 회로에 한정되지 아니한다.
도 7은 일 실시예에 의한 디스플레이 장치에 포함된 컨텐츠 수신부의 다른 일 예를 도시한다. 도 8는 도 7에 도시된 컨텐츠 수신부로부터 신호를 수신하는 영상 처리부의 일 예를 도시한다.
도 7에 도시된 바와 같이 컨텐츠 수신부(120)는 아날로그 PGA 회로(361)를 포함할 수 있다.
컨텐츠 수신부(120)는 입력 단자들(121)과 튜너(122)를 포함한다.
입력 단자들(121)은 제1 컴포넌트 단자(201), 제2 컴포넌트 단자(202), 제3 컴포넌트 단자(203) 및 컴포지트 단자(204)를 포함할 수 있으며, 튜너(121)는 아날로그 방송 튜너(205), 아날로그 방송 복조기(206), 디지털 방송 튜너(207) 및 위성 방송 튜너(208)를 포함할 수 있다.
도 7에 도시된 제1 컴포넌트 단자(201), 제2 컴포넌트 단자(202), 제3 컴포넌트 단자(203), 컴포지트 단자(204), 아날로그 방송 튜너(205), 아날로그 방송 복조기(206), 디지털 방송 튜너(207) 및 위성 방송 튜너(208)는 도 4에 도시된 것과 동일할 수 있다.
도 4에 도시된 컨텐츠 수신부(120)와 비교하여, 도 7에 도시된 컨텐츠 수신부(120)는 아날로그 방송 복조기(206)의 출력에 마련되는 아날로그 PGA 회로(361)를 더 포함할 수 있다.
아날로그 PGA 회로(361)는 아날로그 방송 복조기(206)로부터 출력되는 아날로그 방송 오디오 신호(SIF)를 증폭할 수 있다.
또한, 아날로그 PGA 회로(361)는 이득 제어기(362)의 이득 제어 신호에 따라 증폭률이 변경될 수 있다. 다시 말해, 컨텐츠 수신부(120)의 아날로그 방송 오디오 신호(SIF)는 아날로그 PGA 회로(361)에 의하여 증폭될 수 있으며, 아날로그 PGA 회로(361)의 증폭률은 영상 처리부(130)의 이득 제어기(362)에 의하여 제어될 수 있다.
또한, 도 8에 도시된 바와 같이 영상 처리부(130)는 아날로그 프론트 엔드(136)와 CVBS 디코더(381)와 디지털 방송 복조기(382)와 YPbPr 디코더(383)와 SIF 디코더(384)를 포함할 수 있다. 도 8에 도시된 아날로그 프론트 엔드(136)와 CVBS 디코더(381)와 디지털 방송 복조기(382)와 YPbPr 디코더(383)와 SIF 디코더(384)은 도 6에 도시된 것과 동일할 수 있다.
도 6에 도시된 영상 처리부(130)와 비교하여, 도 8에 도시된 영상 처리부(130)는 디지털 PGA 회로를 포함하지 아니할 수 있다. 컨텐츠 수신부(120)가 아날로그 방송 오디오 신호(SIF)를 증폭하는 아날로그 PGA 회로를 포함하므로, 영상 처리부(130)의 디지털 PGA 회로는 제거될 수 있다.
도 9는 일 실시예에 의한 디스플레이 장치에 포함된 컨텐츠 수신부의 다른 일 예를 도시한다. 도 10는 도 9에 도시된 컨텐츠 수신부로부터 신호를 수신하는 영상 처리부의 일 예를 도시한다.
도 9를 참조하면, 컨텐츠 수신부(120)는 입력 단자들(121)과 튜너(122)를 포함한다.
입력 단자들(121)은 제1 컴포넌트/컴포지트 단자(201a), 제2 컴포넌트 단자(202) 및 제3 컴포넌트 단자(203)를 포함할 수 있다.
제1 컴포넌트/컴포지트 단자(201a)는 Y 컴포넌트 비디오 신호(COM_Y) 또는 컴포지트 비디오 신호(COM_CVBS)를 수신할 수 있다. 다시 말해, Y 컴포넌트 비디오 신호(COM_Y)와 컴포지트 비디오 신호(COM_CVBS)가 하나의 제1 컴포넌트/컴포지트 단자(201a)를 공유할 수 있으며, 제1 컴포넌트/컴포지트 단자(201a)에 컨텐츠 소스들(1-5)의 Y 컴포넌트 출력 단자 또는 컴포지트 출력 단자가 연결될 수 있다.
또한, 제2 컴포넌트 단자(202)는 Pb 컴포넌트 비디오 신호(COM_Pb)를 수신하고, 제3 컴포넌트 단자(203)는 Pr 컴포넌트 비디오 신호(COM_Pr)를 수신할 수 있다.
YPbPr 컴포넌트 비디오 신호(COM_Y, COM_Pb, COM_Pr)와 컴포지트 비디오 신호(COM_CVBS)는 아날로그 영상 정보를 포함할 수 있다.
튜너(122)는 아날로그 방송 튜너(205), 아날로그 방송 복조기(206), 디지털 방송 튜너(207), 위성 방송 튜너(208) 및 제8 멀티플렉서(308)를 포함할 수 있다.
아날로그 방송 튜너(205)는 방송 수신 안테나(1) 또는 유선 케이블(2)로부터 아날로그 방송 신호를 수신하고, 아날로그 방송 신호 중에 사용자에 의하여 선택된 채널의 방송 신호를 추출할 수 있다. 또한, 아날로그 방송 튜너(205)는 방송 신호를 중간 주파수의 아날로그 방송 신호로 변환할 수 있다.
아날로그 방송 복조기(206)는 아날로그 중간 주파수의 방송 신호를 복조하고, 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 아날로그 방송 오디오 신호(SIF)를 출력할 수 있다.
아날로그 방송 비디오 신호(CVBS_P, CVBS_N)는 CVBS 포맷의 신호일 수 있으며, 디퍼렌셜 신호일 수 있다. 예를 들어, 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)는 양의 아날로그 방송 비디오 신호(CVBS_P)와 음의 아날로그 방송 비디오 신호(CVBS_N)를 포함할 수 있다. 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)는 아날로그 영상 정보를 포함할 수 있다.
아날로그 방송 오디오 신호(SIF)는 음성 중간 주파수 신호일 수 있으며, 싱글 엔드 신호일 수 있다.
디지털 방송 튜너(207)는 방송 수신 안테나(1) 또는 유선 케이블(2)로부터 디지털 방송 신호를 수신하고, 디지털 방송 신호 중에 사용자에 의하여 선택된 채널의 방송 신호를 추출할 수 있다. 또한, 디지털 방송 튜너(207)는 디지털 방송 신호를 중간 주파수의 방송 신호로 변환할 수 있다.
디지털 방송 튜너(207)는 디지털 중간 주파수 신호(DIF)를 출력하며, 디지털 중간 주파수 신호(DIF)는 디퍼렌셜 신호일 수 있다. 디지털 중간 주파수 신호(DIF)는 양의 디지털 중간 주파수 신호(DIF_P)와 음의 디지털 중간 주파수 신호(DIF_N)를 포함할 수 있다.
디지털 중간 주파수 신호(DIF)는 아날로그 신호의 형태를 가지지만, 디지털 영상 정보를 포함할 수 있다.
위성 방송 튜너(208)는 위성 수신 안테나(3)로부터 위성 디지털 방송 신호를 수신하고, 위성 디지털 방송 신호 중에 사용자에 의하여 선택된 채널의 방송 신호를 추출할 수 있다. 또한, 위성 방송 튜너(208)는 추출된 방송 신호를 기저 대역(baseband)의 방송 신호로 변환할 수 있다.
위성 방송 튜너(208)는 제로 중간 주파수 I 신호(ZIF_I)와 제로 중간 주파수 Q 신호(ZIF_Q)를 출력하며, 제로 중간 주파수 I 신호(ZIF_I)와 제로 중간 주파수 Q 신호(ZIF_Q)는 각각 디퍼렌셜 신호일 수 있다. 제로 중간 주파수 I 신호(ZIF_I)는 양의 제로 중간 주파수 I 신호(ZIF_I_P)와 음의 제로 중간 주파수 I 신호(ZIF_I_N)을 포함할 수 있으며, 제로 중간 주파수 Q 신호(ZIF_Q)는 양의 제로 중간 주파수 Q 신호(ZIF_Q_P)와 제로 중간 주파수 Q 신호(ZIF_Q_N)를 포함할 수 있다.
제8 멀티플렉서(308)는 4개의 신호를 수신하고 2개의 신호를 출력하는 4X2 멀티플렉서일 수 있다. 제8 멀티플렉서(308)는 제어부(160)의 컨텐츠 선택 신호에 따라 양과 음의 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 양과 음의 디지털 중간 주파수 신호(DIF_P, DIF_N)를 다중화할 수 있다.
제8 멀티플렉서(308)는 양과 음의 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 양과 음의 디지털 중간 주파수 신호(DIF_P, DIF_N)를 수신하고, 제어부(160)의 컨텐츠 선택 신호에 따라 양과 음의 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 양과 음의 디지털 중간 주파수 신호(DIF_P, DIF_N) 중에 어느 하나를 출력할 수 있다. 예를 들어, 아날로그 TV 방송이 선택되면 제8 멀티플렉서(308)는 양과 음의 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)를 출력하고, 디지털 TV 방송이 선택되면 제8 멀티플렉서(308)는 양과 음의 디지털 중간 주파수 신호(DIF_P, DIF_N)를 출력할 수 있다.
이와 같이, 컨텐츠 수신부(120)는 Pb 컴포넌트 비디오 신호(COM_Pb), Pr 컴포넌트 비디오 신호(COM_Pr), 아날로그 방송 오디오 신호(SIF), 제로 중간 주파수 I 신호(ZIF_I) 및 제로 중간 주파수 Q 신호(ZIF_Q)를 출력할 수 있다. 또한, 컨텐츠 수신부(120)는 Y 컴포넌트 비디오 신호(COM_Y)와 컴포지트 비디오 신호(COM_CVBS) 중 어느 하나(이하 'Y 컴포넌트/컴포지트 비디오 신호'라 한다) 및 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)과 디지털 중간 주파수 신호(DIF_P, DIF_N) 중 어느 하나(이하 '비디오/디지털 방송 신호'라 한다)를 더 출력할 수 있다.
다시 말해, 컨텐츠 수신부(120)는 총 7개의 신호를 출력할 수 있다. 도 9에 도시된 컨텐츠 수신부(120)는 도 4에 도시된 컨텐츠 수신부(120)와 비교하여 2개 적은 개수의 신호를 출력할 수 있다.
도 10을 참조하면, 영상 처리부(130)는 컨텐츠 수신부(120)로부터 출력된 신호들을 디지털 신호(또는 디지털 코드)로 변환하는 아날로그 프론트 엔드(136)와 디지털 신호를 처리하는 CVBS 디코더(381)/디지털 방송 복조기(382)/YPbPr 디코더(383)/SIF 디코더(384)를 포함한다.
아날로그 프론트 엔드(136)는 제1 아날로그-디지털 컨버터(371), 제2 아날로그-디지털 컨버터(372), 제3 아날로그-디지털 컨버터(373), 제9 멀티플렉서(309), 제10 멀티플렉서(310), 제3 멀티플렉서(303), 제4 멀티플렉서(304), 제6 멀티플렉서(306) 및 제7 멀티플렉서(307)를 포함한다.
제1 아날로그-디지털 컨버터(371), 제2 아날로그-디지털 컨버터(372), 제3 아날로그-디지털 컨버터(373), 제3 멀티플렉서(303), 제4 멀티플렉서(304), 제6 멀티플렉서(306) 및 제7 멀티플렉서(307)는 도 6에 도시된 것과 동일할 수 있다.
제9 멀티플렉서(309)는 2개의 신호를 수신하고 1개의 신호를 출력하는 2X1 멀티플렉서일 수 있다. 제9 멀티플렉서(309)는 제어부(160)의 컨텐츠 선택 신호에 따라 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)와 양의 비디오/디지털 방송 신호(DIF_P/CVBS_P)를 다중화할 수 있다.
Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)와 양의 비디오/디지털 방송 신호(DIF_P/CVBS_P)는 입력 캐패시터(C)을 거쳐 제9 멀티플렉서(309)에 입력될 수 있다.
제9 멀티플렉서(309)는 제어부(160)의 컨텐츠 선택 신호에 따라 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)와 양의 비디오/디지털 방송 신호(DIF_P/CVBS_P) 중에 어느 하나를 제1 아날로그-디지털 컨버터(371)의 양의 입력단자(IN_P)로 출력할 수 있다. 예를 들어, 컴포넌트 단자 또는 컴포지트 단자가 선택되면 제9 멀티플렉서(309)는 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)를 출력하고, 아날로그 TV 방송 또는 디지털 TV 방송이 선택되면 제9 멀티플렉서(309)는 양의 비디오/디지털 방송 신호(DIF_P/CVBS_P)를 출력할 수 있다.
제10 멀티플렉서(310)는 2개의 신호를 수신하고 1개의 신호를 출력하는 2X1 멀티플렉서일 수 있다. 제10 멀티플렉서(310)는 제어부(160)의 컨텐츠 선택 신호에 따라 음의 비디오/디지털 방송 신호(DIF_N/CVBS_N)와 '접지 신호'를 다중화할 수 있다.
제10 멀티플렉서(310)의 2개의 입력 중 어느 하나는 저항(R)을 통하여 '접지'와 연결될 수 있으며, 제10 멀티플렉서(310)의 2개의 입력 중 다른 하나 입력에는 음의 비디오/디지털 방송 신호(DIF_N/CVBS_N)가 입력 캐패시터(C)를 거쳐 입력될 수 있다.
제10 멀티플렉서(310)는 제어부(160)의 컨텐츠 선택 신호에 따라 음의 비디오/디지털 방송 신호(DIF_N/CVBS_N)와 '접지 신호' 중 어느 하나를 제1 아날로그-디지털 컨버터(371)의 음의 입력단자(IN_N)로 출력할 수 있다. Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)는 싱글 엔드 신호이므로 컴포넌트 단자 또는 컴포지트 단자가 선택되면 제10 멀티플렉서(310)는 '접지 신호'를 출력할 수 있다. 또한, 아날로그 TV 방송 또는 디지털 TV 방송이 선택되면 제10 멀티플렉서(310)는 음의 비디오/디지털 방송 신호(DIF_N/CVBS_N)를 출력할 수 있다.
제9 멀티플렉서(309)의 출력과 제10 멀티플렉서(310)의 출력은 각각 제5 클램핑/바이어싱 회로(335)의 출력과 연결될 수 있다. 제5 클램핑/바이어싱 회로(335)는 제9 멀티플렉서(309)의 출력과 제10 멀티플렉서(310)의 출력을 클램핑하거나 바이어싱할 수 있다.
제9 멀티플렉서(309)로부터 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)가 출력되면 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)의 직류 성분을 복원하기 위하여 제5 클램핑/바이어싱 회로(335)는 컨텐츠 수신부(120)로부터 출력된 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)에 따라 제9 멀티플렉서(309)의 출력을 클램핑할 수 있다.
제9 및 제 10 멀티플렉서(309, 310)로부터 비디오/디지털 방송 신호(DIF_P/CVBS_P, DIF_N/CVBS_N)가 출력되면 제5 클램핑/바이어싱 회로(335)는 제9 및 제10 멀티플렉서(309, 310)의 출력을 바이어싱할 수 있다. 예를 들어, 제5 클램핑/바이어싱 회로(335)는 미리 정해진 크기의 바아어싱 전압을 출력할 수 있다.
이처럼, 제5 클램핑/바이어싱 회로(335)는 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)에 따라 제9 멀티플렉서(309)의출력을 클램핑하거나, 제9 및 제10 멀티플렉서(309, 310)의 출력을 바이어싱할 수 있다.
제9 멀티플렉서(309)의 출력과 제10 멀티플렉서(310)의 출력은 제6 버퍼(346)에 입력될 수 있다. 제6 버퍼(346)에 의하여 제9 멀티플렉서(309)와 제10 멀티플렉서(310)의 출력 전류가 증폭될 수 있다.
제1 아날로그-디지털 컨버터(371)는 제6 버퍼(346)를 통과한 제9 멀티플렉서(309)의 출력과 제10 멀티플렉서(310)의 출력을 수신하고, 제9 멀티플렉서(309)의 출력과 제10 멀티플렉서(310)의 출력 사이의 차이(아날로그 신호)를 디지털 신호(디지털 코드)로 변환할 수 있다.
제1 아날로그-디지털 컨버터(371)의 출력은 CVBS 타입의 신호를 디코딩하는 CVBS 디코더(381), 디지털 TV 방송 신호를 복조하는 디지털 방송 복조기(382) 및 YPbPb 컴포넌트 비디오 신호를 디코딩하는 YPbPr 디코더(383)로 입력될 수 있다. 제어부(160)의 컨텐츠 선택 신호에 따라 CVBS 디코더(381), 디지털 방송 복조기(382) 및 YPbPr 디코더(383) 중 어느 하나가 활성화될 수 있다.
제1 아날로그-디지털 컨버터(371)의 출력과 CVBS 디코더(381)의 입력 사이에는 디지털 클램핑 회로(364)가 마련될 수 있다. 디지털 클램핑 회로(364)는 디지털화된 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)의 직류 성분을 복원할 수 있다. 앞서 설명된 바와 같이, 아날로그 방송 비디오 신호는 아날로그 영상 정보를 포함하며, 교류 성분과 직류 성분 모두에 영상 정보를 포함한다. 아날로그 방송 비디오 신호를 디퍼렌셜 신호로 변환하는 과정에서 직류 성분이 손실될 수 있다. 디지털 클램핑 회로(364)는 디퍼렌셜 신호로 변환하는 과정에서 손실된 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)의 직류 성분을 복원할 수 있다.
컨텐츠 수신부(120)가 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 디지털 중간 주파수 신호(DIF_P, DIF_N)를 다중화하는 멀티플렉서를 포함함으로써, 아날로그 프론트 엔드(136)에는 입력되는 신호의 개수가 감소되며, 제1 아날로그-디지털 컨버터(371)와 연결되는 멀티플렉서의 입력 개수가 감소된다.
컨텐츠 수신부(120)에서 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 디지털 중간 주파수 신호(DIF_P, DIF_N)가 다중화되는 것에 한정되지 아니한다. 예를 들어, 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 제로 중간 주파수 I 신호(ZIF_I_P, ZIF_I_N)이 다중화되거나, 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)가 다중화될 수 있다.
또한, 멀티플렉서의 입력 개수를 감소시키는 방안은 도 9 및 도 10에 도시된 회로에 한정되지 아니한다.
도 11은 일 실시예에 의한 디스플레이 장치에 포함된 컨텐츠 수신부의 다른 일 예를 도시한다. 도 12는 도 11에 도시된 컨텐츠 수신부로부터 신호를 수신하는 영상 처리부의 일 예를 도시한다.
도 11에 도시된 바와 같이 컨텐츠 수신부(120)는 입력 단자들(121)과 튜너(122)를 포함한다.
입력 단자들(121)은 제1 컴포넌트/컴포지트 단자(201a), 제2 컴포넌트 단자(202) 및 제3 컴포넌트 단자(203)를 포함하고, 튜너(122)는 아날로그 방송 튜너(205), 아날로그 방송 복조기(206), 디지털 방송 튜너(207), 위성 방송 튜너(208) 및 제11 멀티플렉서(311)를 포함할 수 있다.
도 11에 도시된 제1 컴포넌트/컴포지트 단자(201a), 제2 컴포넌트 단자(202), 제3 컴포넌트 단자(203), 아날로그 방송 튜너(205), 아날로그 방송 복조기(206), 디지털 방송 튜너(207) 및 위성 방송 튜너(208)는 도 9에 도시된 것과 동일할 수 있다. 도 9에 도시된 컨텐츠 수신부(120)와 비교하여, 도 11에 도시된 튜너(122)는 아날로그 방송 비디오 신호(Tuner_CVBS)와 양의 디지털 중간 주파수 신호(DIF_P)를 다중화하는 제11 제11 멀티플렉서(311)를 포함할 수 있다.
제11 멀티플렉서(311)는 2개의 신호를 수신하고 1개의 신호를 출력하는 2X1 멀티플렉서일 수 있다. 제11 멀티플렉서(311)는 아날로그 방송 비디오 신호(Tuner_CVBS)와 양의 디지털 중간 주파수 신호(DIF_P)를 수신하고, 제어부(160)의 컨텐츠 선택 신호에 따라 아날로그 방송 비디오 신호(Tuner_CVBS)와 양의 디지털 중간 주파수 신호(DIF_P) 중에 어느 하나(이하 '비디오/디지털 방송 신호(DIF_P/Tuner_CVBS)'라 한다)를 출력할 수 있다. 예를 들어, 아날로그 TV 방송이 선택되면 제11 멀티플렉서(311)는 아날로그 방송 비디오 신호(Tuner_CVBS)를 출력하고, 디지털 TV 방송이 선택되면 제11 멀티플렉서(311)는 양의 디지털 중간 주파수 신호(DIF_P)를 출력할 수 있다.
또한, 도 12에 도시된 바와 같이 영상 처리부(130)는 아날로그 프론트 엔드(136)를 포함하며, 아날로그 프론트 엔드(136)는 제1 아날로그-디지털 컨버터(371), 제2 아날로그-디지털 컨버터(372) 제3 아날로그-디지털 컨버터(373), 제12 멀티플렉서(312), 제13 멀티플렉서(313), 제3 멀티플렉서(303), 제4 멀티플렉서(304), 제6 멀티플렉서(306) 및 제7 멀티플렉서(307)를 포함한다.
제1 아날로그-디지털 컨버터(371), 제2 아날로그-디지털 컨버터(372), 제3 아날로그-디지털 컨버터(373), 제3 멀티플렉서(303), 제4 멀티플렉서(304), 제6 멀티플렉서(306) 및 제7 멀티플렉서(307)는 도 10에 도시된 것과 동일할 수 있다.
제12 멀티플렉서(312)는 2개의 신호를 수신하고 1개의 신호를 출력하는 2X1 멀티플렉서일 수 있다. 제12 멀티플렉서(312)는 제어부(160)의 컨텐츠 선택 신호에 따라 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)와 비디오/디지털 방송 신호(DIF_P/Tuner_CVBS)를 다중화할 수 있다.
Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)와 비디오/디지털 방송 신호(DIF_P/Tuner_CVBS)는 입력 캐패시터(C)를 거쳐 제12 멀티플렉서(312)에 입력될 수 있다.
제12 멀티플렉서(312)는 제어부(160)의 컨텐츠 선택 신호에 따라 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)와 비디오/디지털 방송 신호(DIF_P/Tuner_CVBS) 중 어느 하나를 제1 아날로그-디지털 컨버터(371)의 양의 입력단자(IN_P)로 출력할 수 있다. 예를 들어, 컴포넌트 단자 또는 컴포지트 단자가 선택되면 제12 멀티플렉서(312)는 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)를 출력하고, 아날로그 TV 방송 또는 디지털 TV 방송이 선택되면 제12 멀티플렉서(312)는 양의 비디오/디지털 방송 신호(DIF_P/Tuner_CVBS)를 출력할 수 있다.
제13 멀티플렉서(313)는 2개의 신호를 수신하고 1개의 신호를 출력하는 2X1 멀티플렉서일 수 있다. 제13 멀티플렉서(313)는 제어부(160)의 컨텐츠 선택 신호에 따라 음의 디지털 중간 주파수 신호(DIF_N)와 '접지 신호'를 다중화할 수 있다.
제13 멀티플렉서(313)의 2개의 입력 중 어느 하나는 저항(R)을 통하여 '접지'와 연결될 수 있으며, 제13 멀티플렉서(313)의 2개의 입력 중 다른 하나 입력에는 음의 디지털 중간 주파수 신호(DIF_N)가 입력 캐패시터(C)를 거쳐 입력될 수 있다.
제13 멀티플렉서(313)는 제어부(160)의 컨텐츠 선택 신호에 따라 음의 디지털 중간 주파수 신호(DIF_N)와 '접지 신호' 중 어느 하나를 제1 아날로그-디지털 컨버터(371)의 음의 입력단자(IN_N)로 출력할 수 있다. Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)는 싱글 엔드 신호이므로 컴포넌트 단자 또는 컴포지트 단자가 선택되면 제13 멀티플렉서(313)는 '접지 신호'를 출력할 수 있다. 아날로그 방송 비디오 신호(Tuner_CVBS) 역시 싱글 엔드 신호이므로 아날로그 TV 방송이 선택되면 제13 멀티플렉서(313)는 '접지 신호'를 출력할 수 있다. 또한, 디지털 TV 방송이 선택되면 제13 멀티플렉서(313)는 음의 디지털 중간 주파수 신호(DIF_N)를 출력할 수 있다.
제12 멀티플렉서(312)의 출력과 제13 멀티플렉서(313)의 출력은 각각 제6 클램핑/바이어싱 회로(336)의 출력과 연결될 수 있다. 제6 클램핑/바이어싱 회로(336)는 제12 멀티플렉서(312)의 출력과 제13 멀티플렉서(313)의 출력을 클램핑하거나 바이어싱할 수 있다.
제12 멀티플렉서(312)로부터 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)가 출력되면 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)의 직류 성분을 복원하기 위하여 제6 클램핑/바이어싱 회로(336)는 컨텐츠 수신부(120)로부터 출력된 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)에 따라 제12 멀티플렉서(312)의 출력을 클램핑할 수 있다.
제12 멀티플렉서(312)로부터 아날로그 방송 비디오 신호(Tuner_CVBS)가 출력되면 아날로그 방송 비디오 신호(Tuner_CVBS)의 직류 성분을 복원하기 위하여 제6 클램핑/바이어싱 회로(335)는 컨텐츠 수신부(120)로부터 출력된 아날로그 방송 비디오 신호(Tuner_CVBS)에 따라 제12 멀티플렉서(312)의 출력을 클램핑할 수 있다.
또한, 제12 및 제13 멀티플렉서(312, 313)로부터 디지털 중간 주파수 신호(DIF_P, DIF_N)가 출력되면 제6 클램핑/바이어싱 회로(335)는 제12 멀티플렉서(312)의 출력을 바이어싱할 수 있다.
이처럼, 제6 클램핑/바이어싱 회로(336)는 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)와 아날로그 방송 비디오 신호(Tuner_CVBS)를 클램핑하거나, 양과 음의 디지털 중간 주파수 신호(DIF_P, DIF_N)를 바이어싱할 수 있다.
제12 멀티플렉서(312)의 출력과 제13 멀티플렉서(313)의 출력은 제7 버퍼(347)에 입력될 수 있다. 제7 버퍼(347)에 의하여 제12 멀티플렉서(312)와 제13 멀티플렉서(313)의 출력 전류가 증폭될 수 있다.
제1 아날로그-디지털 컨버터(371)는 제7 버퍼(347)를 통과한 제12 멀티플렉서(312)의 출력과 제13 멀티플렉서(313)의 출력을 수신하고, 제12 멀티플렉서(312)의 출력과 제13 멀티플렉서(313)의 출력 사이의 차이(아날로그 신호)를 디지털 신호(디지털 코드)로 변환할 수 있다.
제1 아날로그-디지털 컨버터(371)의 출력과 CVBS 디코더(381)의 입력 사이에는 디지털 클램핑 회로는 제거될 수 있다. 아날로그 방송 비디오 신호(Tuner_CVBS)는 제6 클램핑/바이어싱 회로(336)에 의하여 클램핑되므로 별도의 디지털 클램핑 회로가 요구되지 않는다.
이와 같이, 컨텐츠 수신부(120)가 아날로그 방송 비디오 신호(Tuner_CVBS)와 디지털 중간 주파수 신호(DIF)를 다중화하는 멀티플렉서를 포함함으로써 아날로그 프론트 엔드(136)에는 입력되는 신호의 개수가 감소되며 제1 아날로그-디지털 컨버터(371)와 연결되는 멀티플렉서의 입력 개수가 감소될 수 있다.
컴포지트 비디오 신호(COM_CVBS)와 Y 컴포넌트 비디오 신호(COM_Y)가 하나의 입력 단자를 공유하는 것에 한정되지 아니한다. 예를 들어, 컴포지트 비디오 신호(COM_CVBS)와 Pb 컴포넌트 비디오 신호(COM_Pb)가 하나의 입력 단자를 공유하거나, 컴포지트 비디오 신호(COM_CVBS)와 Pr 컴포넌트 비디오 신호(COM_Pr)가 하나의 입력 단자를 공유할 수 있다.
또한, 컨텐츠 수신부(120)에서 아날로그 방송 비디오 신호(Tuner_CVBS)와 양의 디지털 중간 주파수 신호(DIF_P)가 다중화되는 것에 한정되지 아니한다. 아날로그 방송 비디오 신호(Tuner_CVBS)와 음의 디지털 중간 주파수 신호(DIF_N)가 다중화될 수 있다. 또한, 아날로그 방송 비디오 신호(Tuner_CVBS)와 제로 중간 주파수 신호들(ZIF_I_P, ZIF_I_N, ZIF_Q_P, ZIF_Q_N) 중 어느 하나가 다중화될 수 있다.
도 13은 일 실시예에 의한 디스플레이 장치에 포함된 컨텐츠 수신부의 다른 일 예를 도시한다. 도 14는 도 13에 도시된 컨텐츠 수신부로부터 신호를 수신하는 영상 처리부의 일 예를 도시한다.
도 13을 참조하면, 컨텐츠 수신부(120)는 입력 단자들(121)과 튜너(122)를 포함한다.
입력 단자들(121)은 제1 컴포넌트/컴포지트 단자(201a), 제2 컴포넌트 단자(202) 및 제3 컴포넌트 단자(203)를 포함할 수 있으며, 튜너(122)는 아날로그 방송 튜너(205), 아날로그 방송 복조기(206), 디지털 방송 튜너(207), 위성 방송 튜너(208), 제14 멀티플렉서(314) 및 제15 멀티플렉서(315)를 포함할 수 있다.
도 13에 도시된 제1 컴포넌트/컴포지트 단자(201a), 제2 컴포넌트 단자(202), 제3 컴포넌트 단자(203), 아날로그 방송 튜너(205), 디지털 방송 튜너(207) 및 위성 방송 튜너(208)는 도 9에 도시된 것들과 동일할 수 있다.
아날로그 방송 복조기(206)는 아날로그 중간 주파수의 방송 신호를 복조하고, 비디오 신호(CVBS_P, CVBS_N)와 오디오 신호(SIF_P, SIF_N)를 출력할 수 있다. 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 아날로그 방송 오디오 신호(SIF_P, SIF_N)는 디퍼렌셜 신호일 수 있다. 예를 들어, 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)는 양의 아날로그 방송 비디오 신호(CVBS_P)와 음의 아날로그 방송 비디오 신호(CVBS_N)를 포함하고, 아날로그 방송 오디오 신호(SIF_P, SIF_N)는 양의 아날로그 방송 오디오 신호(SIF_P)와 음의 아날로그 방송 오디오 신호(SIF_N)를 포함할 수 있다.
제14 멀티플렉서(314)는 4개의 신호를 수신하고 2개의 신호를 출력하는 4X2 멀티플렉서일 수 있다. 제14 멀티플렉서(314)는 제어부(160)의 컨텐츠 선택 신호에 따라 양과 음의 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)와 양과 음의 아날로그 방송 오디오 신호(SIF_P, SIF_N)를 다중화할 수 있다.
제14 멀티플렉서(314)는 양과 음의 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)와 양과 음의 아날로그 방송 오디오 신호(SIF_P, SIF_N)를 수신하고, 제어부(160)의 컨텐츠 선택 신호에 따라 양과 음의 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)와 양과 음의 아날로그 방송 오디오 신호(SIF_P, SIF_N) 중 어느 하나를 출력할 수 있다. 예를 들어, 위성 디지털 TV 방송이 선택되면 제14 멀티플렉서(314)는 양과 음의 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)를 출력하고, 아날로그 방송이 선택되면 제14 멀티플렉서(314)는 양과 음의 아날로그 방송 오디오 신호(SIF_P, SIF_N)를 출력할 수 있다.
제15 멀티플렉서(315)는 4개의 신호를 수신하고 2개의 신호를 출력하는 4X2 멀티플렉서일 수 있다. 제15 멀티플렉서(315)는 제어부(160)의 컨텐츠 선택 신호에 따라 양과 음의 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 양과 음의 디지털 중간 주파수 신호(DIF_P, DIF_N)를 다중화할 수 있다.
제15 멀티플렉서(315)는 양과 음의 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 양과 음의 디지털 중간 주파수 신호(DIF_P, DIF_N)를 수신하고, 제어부(160)의 컨텐츠 선택 신호에 따라 양과 음의 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 양과 음의 디지털 중간 주파수 신호(DIF_P, DIF_N) 중에 어느 하나를 출력할 수 있다. 예를 들어, 아날로그 TV 방송이 선택되면 제15 멀티플렉서(315)는 양과 음의 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)를 출력하고, 디지털 TV 방송이 선택되면 제15 멀티플렉서(315)는 양과 음의 디지털 중간 주파수 신호(DIF_P, DIF_N)를 출력할 수 있다.
이와 같이, 컨텐츠 수신부(120)는 Y 컴포넌트 비디오 신호(COM_Y)와 컴포지트 비디오 신호(COM_CVBS) 중 어느 하나(이하 'Y 컴포넌트/컴포지트 비디오 신호'라 한다), Pb 컴포넌트 비디오 신호(COM_Pb), Pr 컴포넌트 비디오 신호(COM_Pr) 및 제로 중간 주파수 I 신호(ZIF_I)를 출력할 수 있다. 또한, 컨텐츠 수신부(120)는 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)와 아날로그 방송 오디오 신호(SIF_P, SIF_N) 중에 어느 하나(이하 '위성/오디오 방송 신호'라 한다) 및 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)과 디지털 중간 주파수 신호(DIF_P, DIF_N) 중 어느 하나(이하 '비디오/디지털 방송 신호'라 한다)를 더 출력할 수 있다.
다시 말해, 컨텐츠 수신부(120)는 총 6개의 신호를 출력할 수 있다. 도 13에 도시된 컨텐츠 수신부(120)는 도 4에 도시된 컨텐츠 수신부(120)에 비하여 3개 적은 개수의 신호를 출력할 수 있다.
도 14를 참조하면, 영상 처리부(130)는 아날로그 프론트 엔드(136)와 디지털 신호를 처리하는 CVBS 디코더(381)/디지털 방송 복조기(382)/YPbPr 디코더(383)/SIF 디코더(384)를 포함한다.
아날로그 프론트 엔드(136)는 제1 아날로그-디지털 컨버터(371), 제2 아날로그-디지털 컨버터(372) 및 제3 아날로그-디지털 컨버터(373), 제16 멀티플렉서(316), 제17 멀티플렉서(317), 제3 멀티플렉서(303), 제4 멀티플렉서(304), 제18 멀티플렉서(318) 및 제19 멀티플렉서(319)를 포함한다.
제1 아날로그-디지털 컨버터(371), 제2 아날로그-디지털 컨버터(372), 제3 아날로그-디지털 컨버터(373), 제3 멀티플렉서(303) 및 제4 멀티플렉서(304)는 도 6에 도시된 것과 동일할 수 있다. 또한, 제16 멀티플렉서(316), 제17 멀티플렉서(317), 제7 클램핑/바이어싱 회로(337) 및 제8 버퍼(348)는 각각 도 10에 도시된 제9 멀티플렉서(309), 제10 멀티플렉서(309), 제6 클램핑/바이어싱 회로(336) 및 제7 버퍼(347)와 동일할 수 있다.
제18 멀티플렉서(318)는 2개의 신호를 수신하고 1개의 신호를 출력하는 2X1 멀티플렉서일 수 있다. 제18 멀티플렉서(318)는 제어부(160)의 컨텐츠 선택 신호에 따라 양의 위성/오디오 방송 신호(ZIF_Q_P/SIF_P)와 Pr 컴포넌트 비디오 신호(COM_Pr)를 다중화할 수 있다.
양의 위성/오디오 방송 신호(ZIF_Q_P/SIF_P)와 Pr 컴포넌트 비디오 신호(COM_Pr)는 입력 캐패시터(C)을 거쳐 제18 멀티플렉서(318)에 입력될 수 있다.
제18 멀티플렉서(318)는 제어부(160)의 컨텐츠 선택 신호에 따라 양의 위성/오디오 방송 신호(ZIF_Q_P/SIF_P)와 Pr 컴포넌트 비디오 신호(COM_Pr) 중에 어느 하나를 제3 아날로그-디지털 컨버터(373)의 양의 입력단자(IN_P)로 출력할 수 있다. 예를 들어, 위성 디지털 방송 및/또는 아날로그 방송이 선택되면 제18 멀티플렉서(318)는 양의 위성/오디오 방송 신호(ZIF_Q_P/SIF_P)를 출력하고, 컴포넌트 단자가 선택되면 제18 멀티플렉서(318)는 Pr 컴포넌트 비디오 신호(COM_Pr)를 출력할 수 있다.
제19 멀티플렉서(319)는 2개의 신호를 수신하고 1개의 신호를 출력하는 2X1 멀티플렉서일 수 있다. 제18 멀티플렉서(318)는 제어부(160)의 컨텐츠 선택 신호에 따라 음의 위성/오디오 방송 신호(ZIF_Q_N/SIF_N)와 '접지 신호'를 다중화할 수 있다.
제19 멀티플렉서(319)의 2개의 입력 중 어느 하나는 저항(R)을 통하여 '접지'와 연결될 수 있으며, 제19 멀티플렉서(319)의 2개의 입력 중 다른 하나 입력에는 음의 위성/오디오 방송 신호(ZIF_Q_N/SIF_N)가 입력 캐패시터(C)를 거쳐 입력될 수 있다.
제19 멀티플렉서(319)는 제어부(160)의 컨텐츠 선택 신호에 따라 음의 위성/오디오 방송 신호(ZIF_Q_N/SIF_N)와 '접지 신호' 중에 어느 하나를 제3 아날로그-디지털 컨버터(373)의 음의 입력단자(IN_N)로 출력할 수 있다. 예를 들어, 위성 디지털 방송 및/또는 아날로그 방송이 선택되면 제19 멀티플렉서(319)는 음의 위성/오디오 방송 신호(ZIF_Q_N/SIF_N)를 출력하고, 컴포넌트 단자가 선택되면 제19 멀티플렉서(319)는 '접지 신호'를 출력할 수 있다.
제18 멀티플렉서(318)의 출력과 제19 멀티플렉서(319)의 출력은 제8 클램핑/바이어싱 회로(338)에 의하여 클램핑되고, 제9 버퍼(349)에 의하여 제18 멀티플렉서(318)와 제19 멀티플렉서(319)의 출력 전류가 증폭될 수 있다.
제18 멀티플렉서(318)의 출력과 제19 멀티플렉서(319)의 출력은 각각 제8 클램핑/바이어싱 회로(338)의 출력과 연결될 수 있다. 제8 클램핑/바이어싱 회로(338)는 제18 멀티플렉서(318)의 출력과 제19 멀티플렉서(319)의 출력을 클램핑하거나 바이어싱할 수 있다.
제18 멀티플렉서(318)로부터 양의 위성/오디오 방송 신호(ZIF_Q_P/SIF_P)가 출력되면 제8 클램핑/바이어싱 회로(338)는 제18 멀티플렉서(318)의 출력을 바이어싱할 수 있다.
제18 멀티플렉서(318)로부터 Pr 컴포넌트 비디오 신호(COM_Pr)가 출력되면 Pr 컴포넌트 비디오 신호(COM_Pr)의 직류 성분을 복원하기 위하여 제8 클램핑/바이어싱 회로(338)는 컨텐츠 수신부(120)로부터 출력된 Pr 컴포넌트 비디오 신호(COM_Pr)에 따라 제18 멀티플렉서(318)의 출력을 클램핑할 수 있다.
또한, 제19 멀티플렉서(319)로부터 음의 위성/오디오 방송 신호(ZIF_Q_N/SIF_N)가 출력되면 제8 클램핑/바이어싱 회로(338)는 제19 멀티플렉서(319)의 출력을 바이어싱할 수 있다.
이처럼, 제8 클램핑/바이어싱 회로(338)는 Pr 컴포넌트 비디오 신호(COM_Pr)를 클램핑하거나, 양과 음의 음의 위성/오디오 방송 신호(ZIF_Q_P/SIF_P, ZIF_Q_N/SIF_N)를 바이어싱할 수 있다.
제18 멀티플렉서(318)의 출력과 제19 멀티플렉서(319)의 출력은 제9 버퍼(349)에 입력될 수 있다. 제9 버퍼(349)에 의하여 제18 멀티플렉서(318)와 제19 멀티플렉서(319)의 출력 전류가 증폭될 수 있다.
제3 아날로그-디지털 컨버터(373)는 제9 버퍼(349)를 통과한 제18 멀티플렉서(318)의 출력과 제19 멀티플렉서(319)의 출력을 수신하고, 제18 멀티플렉서(318)의 출력과 제19 멀티플렉서(319)의 출력 사이의 차이(아날로그 신호)를 디지털 신호(디지털 코드)로 변환할 수 있다.
이와 같이, 컨텐츠 수신부(120)가 아날로그 방송 비디오 신호(Tuner_CVBS)와 디지털 중간 주파수 신호(DIF)를 다중화하는 멀티플렉서 및 제로 중간 주파수 Q 신호(ZIF_Q)를 멀티플렉서를 포함함으로써 아날로그 프론트 엔드(136)에는 입력되는 신호의 개수가 감소될 수 있다.
컨텐츠 수신부(120)에서 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 디지털 중간 주파수 신호(DIF_P, DIF_N)가 다중화되는 것에 한정되지 아니한다. 예를 들어, 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 제로 중간 주파수 I 신호(ZIF_I_P, ZIF_I_N)이 다중화되거나, 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)가 다중화될 수 있다.
또한, 컨텐츠 수신부(120)에서 아날로그 방송 오디오 신호(SIF_P, SIF_N)와 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)가 다중화되는 것에 한정되지 아니한다. 예를 들어, 아날로그 방송 오디오 신호(SIF_P, SIF_N)와 제로 중간 주파수 I 신호(ZIF_I_P, ZIF_I_N)이 다중화되거나, 아날로그 방송 오디오 신호(SIF_P, SIF_N)와 디지털 중간 주파수 신호(DIF_P, DIF_N)가 다중화할 수 있다.
도 15는 일 실시예에 의한 디스플레이 장치에 포함된 컨텐츠 수신부의 다른 일 예를 도시한다. 도 16은 도 15에 도시된 컨텐츠 수신부로부터 신호를 수신하는 영상 처리부의 일 예를 도시한다.
도 15를 참조하면, 컨텐츠 수신부(120)는 입력 단자들(121)과 튜너(122)를 포함한다.
입력 단자들(121)은 제1 컴포넌트/컴포지트 단자(201a), 제2 컴포넌트 단자(202) 및 제3 컴포넌트 단자(203)를 포함하고, 튜너(122)는 아날로그 방송 튜너(205), 아날로그 방송 복조기(206), 디지털 방송 튜너(207), 위성 방송 튜너(208), 제1 주파수 천이기(209), 신호 합성기(210) 및 제20 멀티플렉서(320)를 포함할 수 있다.
도 15에 도시된 제1 컴포넌트/컴포지트 단자(201a), 제2 컴포넌트 단자(202), 제3 컴포넌트 단자(203), 아날로그 방송 튜너(205), 디지털 방송 튜너(207) 및 위성 방송 튜너(208)는 도 9에 도시된 것들과 동일할 수 있다.
아날로그 방송 복조기(206)는 아날로그 중간 주파수의 방송 신호를 복조하고, 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 아날로그 방송 오디오 신호(SIF_P, SIF_N)를 출력할 수 있다. 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 아날로그 방송 오디오 신호(SIF_P, SIF_N)는 디퍼렌셜 신호일 수 있다. 예를 들어, 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)는 양의 아날로그 방송 비디오 신호(CVBS_P)와 음의 아날로그 방송 비디오 신호(CVBS_N)를 포함하고, 아날로그 방송 오디오 신호(SIF_P, SIF_N)는 양의 아날로그 방송 오디오 신호(SIF_P)와 음의 아날로그 방송 오디오 신호(SIF_N)를 포함할 수 있다.
제1 주파수 천이기(209)는 아날로그 방송 오디오 신호(SIF_P, SIF_N)의 주파수를 변경할 수 있다. 아날로그 방송 신호의 대역폭은 대략 6MHz (mega-hertz)이며, 6MHz의 대역폭의 아날로그 방송 신호는 비디오 신호와 오디오 신호를 모두 포함할 수 있다. 또한, 비디오 신호의 주파수와 오디오 신호의 주파수가 서로 인접할 수 있다.
제1 주파수 천이기(209)는 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)의 주파수와 아날로그 방송 오디오 신호(SIF_P, SIF_N)의 주파수를 명확히 구별하기 위하여 아날로그 방송 오디오 신호(SIF_P, SIF_N)의 주파수를 변경할 수 있다. 예를 들어, 제1 주파수 천이기(209)는 아날로그 방송 오디오 신호(SIF_P, SIF_N)의 주파수를 증가시킬 수 있다.
신호 합성기(210)는 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 주파수 천이된 아날로그 방송 오디오 신호(SIF_P, SIF_N)를 합성하고, 비디오/오디오 신호(CVBS_SIF_P, CVBS_SIF_N)를 출력할 수 있다. 제1 주파수 천이기(209)에 의하여 아날로그 방송 오디오 신호(SIF_P, SIF_N)의 주파수가 변경되므로, 비디오/오디오 신호(CVBS_SIF_P, CVBS_SIF_N)에서 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)와 아날로그 방송 오디오 신호(SIF_P, SIF_N)는 주파수에 의하여 명확히 구별될 수 있다.
제20 멀티플렉서(320)는 4개의 신호를 수신하고 2개의 신호를 출력하는 4X2 멀티플렉서일 수 있다. 제20 멀티플렉서(320)는 제어부(160)의 컨텐츠 선택 신호에 따라 양과 음의 비디오/오디오 신호(CVBS_SIF_P, CVBS_SIF_N)와 양과 음의 디지털 중간 주파수 신호(DIF_P, DIF_N)를 다중화할 수 있다.
제20 멀티플렉서(320)는 양과 음의 비디오/오디오 신호(CVBS_SIF_P, CVBS_SIF_N)와 양과 음의 디지털 중간 주파수 신호(DIF_P, DIF_N)를 수신하고, 제어부(160)의 컨텐츠 선택 신호에 따라 양과 음의 비디오/오디오 신호(CVBS_SIF_P, CVBS_SIF_N)와 양과 음의 디지털 중간 주파수 신호(DIF_P, DIF_N) 중 어느 하나를 출력할 수 있다. 예를 들어, 아날로그 TV 방송이 선택되면 제20 멀티플렉서(320)는 양과 음의 비디오/오디오 신호(CVBS_SIF_P, CVBS_SIF_N)를 출력하고, 디지털 TV 방송이 선택되면 제20 멀티플렉서(320)는 양과 음의 디지털 중간 주파수 신호(DIF_P, DIF_N)를 출력할 수 있다.
이와 같이, 컨텐츠 수신부(120)는 Y 컴포넌트 비디오 신호(COM_Y)와 컴포지트 비디오 신호(COM_CVBS) 중 어느 하나(이하 'Y 컴포넌트/컴포지트 비디오 신호'라 한다), Pb 컴포넌트 비디오 신호(COM_Pb), Pr 컴포넌트 비디오 신호(COM_Pr), 제로 중간 주파수 I 신호(ZIF_I) 및 제로 중간 주파수 Q 신호(ZIF_Q)를 출력할 수 있다. 또한, 컨텐츠 수신부(120)는 비디오/오디오 신호(CVBS_SIF_P, CVBS_SIF_N)와 디지털 중간 주파수 신호(DIF_P, DIF_N) 중 어느 하나(이하 '아날로그/디지털 방송 신호(DIF/CVBS_SIF)'라 한다)를 출력할 수 있다.
다시 말해, 컨텐츠 수신부(120)는 총 6개의 신호를 출력할 수 있다. 도 15에 도시된 컨텐츠 수신부(120)는 도 4에 도시된 컨텐츠 수신부(120)와 비교하여 2개 적은 개수의 신호를 출력할 수 있다.
도 16을 참조하며, 영상 처리부(130)는 아날로그 프론트 엔드(136)와 CVBS 디코더(381)/디지털 방송 복조기(382)/YPbPr 디코더(383)/SIF 디코더(384)를 포함한다.
아날로그 프론트 엔드(136)는 제1 아날로그-디지털 컨버터(371), 제2 아날로그-디지털 컨버터(372), 제3 아날로그-디지털 컨버터(373),제21 멀티플렉서(321), 제22 멀티플렉서(322), 제3 멀티플렉서(303), 제4 멀티플렉서(304), 제23 멀티플렉서(323) 및 제24 멀티플렉서(324)를 포함한다.
제1 아날로그-디지털 컨버터(371), 제2 아날로그-디지털 컨버터(372), 제3 아날로그-디지털 컨버터(373), 제3 멀티플렉서(303) 및 제4 멀티플렉서(304)는 도 6에 도시된 것과 동일할 수 있다.
제21 멀티플렉서(321)는 2개의 신호를 수신하고 1개의 신호를 출력하는 2X1 멀티플렉서일 수 있다. 제21 멀티플렉서(321)는 제어부(160)의 컨텐츠 선택 신호에 따라 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)와 양의 아날로그/디지털 방송 신호(DIF_P/CVBS_SIF_P)를 다중화할 수 있다. 예를 들어, 컴포넌트 단자 또는 컴포지트 단자가 선택되면 제21 멀티플렉서(321)는 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)를 제1 아날로그-디지털 컨버터(371)의 양의 입력단자(IN_P)로 출력하고, 아날로그 방송 또는 디지털 방송이 선택되면 제16 멀티플렉서(316)는 양의 아날로그/디지털 방송 신호(DIF_P/CVBS_SIF_P)를 제1 아날로그-디지털 컨버터(371)의 양의 입력단자(IN_P)로 출력할 수 있다.
제22 멀티플렉서(322)는 2개의 신호를 수신하고 1개의 신호를 출력하는 2X1 멀티플렉서일 수 있다. 제22 멀티플렉서(322)는 제어부(160)의 컨텐츠 선택 신호에 따라 음의 아날로그/디지털 방송 신호(DIF_N/CVBS_SIF_N)와 '접지 신호'를 다중화할 수 있다. 컴포넌트 단자 또는 컴포지트 단자가 선택되면 제22 멀티플렉서(322)는 '접지 신호'('0'의 신호)를 제1 아날로그-디지털 컨버터(371)의 음의 입력단자(IN_N)로 출력하고, 아날로그 방송 또는 디지털 방송이 선택되면 제22 멀티플렉서(322)는 음의 아날로그/디지털 방송 신호(DIF_N/CVBS_SIF_N)를 제1 아날로그-디지털 컨버터(371)의 음의 입력단자(IN_N)로 출력할 수 있다.
제21 멀티플렉서(321)의 출력과 제22 멀티플렉서(322)의 출력은 각각 제9 클램핑/바이어싱 회로(339)의 출력과 연결될 수 있다. 제9 클램핑/바이어싱 회로(339)는 제21 멀티플렉서(321)의 출력과 제22 멀티플렉서(322)의 출력을 클램핑하거나 바이어싱할 수 있다.
제21 멀티플렉서(321)로부터 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)가 출력되면 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)의 직류 성분을 복원하기 위하여 제9 클램핑/바이어싱 회로(339)는 컨텐츠 수신부(120)로부터 출력된 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)에 따라 제21 멀티플렉서(321)의 출력을 클램핑할 수 있다.
제21 및 제22 멀티플렉서(321, 322)로부터 양과 음의 아날로그/디지털 방송 신호(DIF_P/CVBS_SIF_P, DIF_N/CVBS_SIF_N)가 출력되면 제9 클램핑/바이어싱 회로(339)는 제21 멀티플렉서(321)의 출력을 바이어싱할 수 있다.
이처럼, 제9 클램핑/바이어싱 회로(339)는 Y 컴포넌트/컴포지트 비디오 신호(COM_Y/COM_CVBS)를 클램핑하거나, 양과 음의 아날로그/디지털 방송 신호(DIF_P/CVBS_SIF_P, DIF_N/CVBS_SIF_N)를 바이어싱할 수 있다.
제21 멀티플렉서(321)의 출력과 제22 멀티플렉서(322)의 출력은 제10 버퍼(349a)에 입력될 수 있다. 제10 버퍼(349a)에 의하여 제21 멀티플렉서(321)와 제22 멀티플렉서(322)의 출력 전류가 증폭될 수 있다.
제1 아날로그-디지털 컨버터(371)는 제10 버퍼(349a)를 통과한 제21 멀티플렉서(321)의 출력과 제22 멀티플렉서(322)의 출력을 수신하고, 제21 멀티플렉서(321)의 출력과 제22 멀티플렉서(322)의 출력 사이의 차이(아날로그 신호)를 디지털 신호(디지털 코드)로 변환할 수 있다.
제1 아날로그-디지털 컨버터(371)의 출력은 SIF 디코더(384), CVBS 디코더(381), 디지털 방송 복조기(382) 및 YPbPr 디코더(383)로 입력될 수 있다.
제1 아날로그-디지털 컨버터(371)의 출력과 SIF 디코더(384)의 입력 사이에는 디지털 고역 통과 필터(365)와 제2 주파수 천이기(367)와 디지털 PGA 회로(363)가 마련될 수 있다.
디지털 고역 통과 필터(365)는 제1 아날로그-디지털 컨버터(371)로부터 출력된 비디오/오디오 신호(CVBS_SIF_P, CVBS_SIF_N)로부터 오디오 신호(SIF)를 추출할 수 있다. 예를 들어, 디지털 고역 통과 필터(365)는 고주파수의 오디오 신호(SIF)를 통과시키고, 저주파수의 비디오 신호(Tuner_CVBS)를 차단할 수 있다.
제2 주파수 천이기(367)는 오디오 신호(SIF)의 주파수를 본래의 주파수 대역으로 복원할 수 있다. 예를 들어, 제2 주파수 천이기(367)는 오디오 신호(SIF)의 주파수를 제1 주파수 천이기(209)에 의하여 변경되기 전의 주파수로 복원할 수 있다.
디지털 PGA 회로(363)는 이득 제어기(362)의 이득 제어 신호에 따라 오디오 신호(SIF)를 증폭할 수 있다.
제1 아날로그-디지털 컨버터(371)의 출력과 CVBS 디코더(381)의 입력 사이에는 디지털 저역 통과 필터(366)와 디지털 클램핑 회로(364)가 마련될 수 있다.
디지털 저역 통과 필터(366)는 제1 아날로그-디지털 컨버터(371)로부터 출력된 비디오/오디오 신호(CVBS_SIF_P, CVBS_SIF_N)로부터 비디오 신호(Tuner_CVBS)를 추출할 수 있다. 예를 들어, 디지털 고역 통과 필터(365)는 저주파수의 비디오 신호(Tuner_CVBS)를 통과시키고, 고주파수의 오디오 신호(SIF)를 차단할 수 있다.
디지털 클램핑 회로(364)는 디지털화된 아날로그 방송 비디오 신호(CVBS_P, CVBS_N)의 직류 성분을 복원할 수 있다. 디지털 클램핑 회로(364)는 컨텐츠 수신부(120)로부터 출력된 비디오/오디오 신호(CVBS_SIF_P, CVBS_SIF_N)에 따라 디지털 저역 통과 필터(366)의 출력을 클램핑할 수 있다.
제23 멀티플렉서(323)는 2개의 신호를 수신하고 1개의 신호를 출력하는 2X1 멀티플렉서일 수 있다. 제23 멀티플렉서(323)는 제어부(160)의 컨텐츠 선택 신호에 따라 양의 제로 중간 주파수 Q 신호(ZIF_Q_P)와 Pr 컴포넌트 비디오 신호(COM_Pr)를 다중화할 수 있다. 위성 디지털 방송이 선택되면 제23 멀티플렉서(323)는 양의 제로 중간 주파수 Q 신호(ZIF_Q_P)를 제3 아날로그-디지털 컨버터(373)의 양의 입력단자(IN_P)로 출력하고, 컴포넌트 단자가 선택되면 제23 멀티플렉서(323)는 Pr 컴포넌트 비디오 신호(COM_Pr)를 제3 아날로그-디지털 컨버터(373)의 양의 입력단자(IN_P)로 출력할 수 있다.
제24 멀티플렉서(324)는 2개의 신호를 수신하고 1개의 신호를 출력하는 2X1 멀티플렉서일 수 있다. 제24 멀티플렉서(324)는 제어부(160)의 컨텐츠 선택 신호에 따라 음의 제로 중간 주파수 Q 신호(ZIF_Q_N)와 '접지 신호'를 다중화할 수 있다. 위성 디지털 방송이 선택되면 제23 멀티플렉서(323)는 음의 제로 중간 주파수 Q 신호(ZIF_Q_N)를 제3 아날로그-디지털 컨버터(373)의 음의 입력단자(IN_N)로 출력하고, 컴포넌트 단자가 선택되면 제23 멀티플렉서(323)는 '접지 신호'를 제3 아날로그-디지털 컨버터(373)의 음의 입력단자(IN_N)로 출력할 수 있다.
제23 멀티플렉서(323)의 출력과 제24 멀티플렉서(324)의 출력은 각각 제10 클램핑/바이어싱 회로(339a)의 출력과 연결될 수 있다. 제10 클램핑/바이어싱 회로(339a)는 제23 멀티플렉서(323)의 출력과 제24 멀티플렉서(324)의 출력을 클램핑하거나 바이어싱할 수 있다.
제23 멀티플렉서(323)로부터 Pr 컴포넌트 비디오 신호(COM_Pr)가 출력되면 Pr 컴포넌트 비디오 신호(COM_Pr)의 직류 성분을 복원하기 위하여 제10 클램핑/바이어싱 회로(339a)는 컨텐츠 수신부(120)로부터 출력된 Pr 컴포넌트 비디오 신호(COM_Pr)에 다라 제23 멀티플렉서(323)의 출력을 클램핑할 수 있다.
제23 및 제24 멀티플렉서(323, 324)로부터 양과 음의 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)가 출력되면 제10 클램핑/바이어싱 회로(339a)는 제23 및 제24 멀티플렉서(323, 324)의 출력을 바이어싱할 수 있다.
이처럼, 제10 클램핑/바이어싱 회로(339a)는 Pr 컴포넌트 비디오 신호(COM_Pr)를 클램핑하거나, 양과 음의 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)를 바이어싱할 수 있다.
제23 멀티플렉서(323)의 출력과 제24 멀티플렉서(324)의 출력은 제11 버퍼(349b)에 입력될 수 있다. 제11 버퍼(349b)에 의하여 제23 멀티플렉서(323)와 제24 멀티플렉서(324)의 출력 전류가 증폭될 수 있다.
제3 아날로그-디지털 컨버터(373)는 제11 버퍼(349b)를 통과한 제23 멀티플렉서(323)의 출력과 제24 멀티플렉서(324)의 출력을 수신하고, 제23 멀티플렉서(323)의 출력과 제24 멀티플렉서(324)의 출력 사이의 차이(아날로그 신호)를 디지털 신호(디지털 코드)로 변환할 수 있다.
제3 아날로그-디지털 컨버터(373)의 출력은 디지털 방송 복조기(382) 및 YPbPr 디코더(383)로 입력될 수 있다.
이와 같이, 컨텐츠 수신부(120)가 아날로그 방송 비디오 신호와 아날로그 방송 오디오 신호를 합성함으로써, 아날로그 프론트 엔드(136)에는 입력되는 신호의 개수가 감소될 수 있다.
다만, 컨텐츠 수신부(120)에서 비디오/오디오 신호(CVBS_SIF_P, CVBS_SIF_N)와 디지털 중간 주파수 신호(DIF_P, DIF_N)가 다중화되는 것에 한정되지 아니한다. 예를 들어, 비디오/오디오 신호(CVBS_SIF_P, CVBS_SIF_N)와 제로 중간 주파수 I 신호(ZIF_I_P, ZIF_I_N)이 다중화되거나, 비디오/오디오 신호(CVBS_SIF_P, CVBS_SIF_N)와 제로 중간 주파수 Q 신호(ZIF_Q_P, ZIF_Q_N)가 다중화될 수 있다.
이상에서 설명된 바와 같이, 멀티플렉서를 적절히 이용하여 입력 신호들을 다중화함으로써, 아날로그 프론트 엔드에 포함되는 아날로그-디지털 컨버터의 개수를 최소화하고 컨텐츠 수신부와 아날로그 프론트 엔드 사이의 신호 라인의 개수를 최소화할 수 있다.
한편, 개시된 실시예들은 컴퓨터에 의해 실행 가능한 명령어를 저장하는 기록매체의 형태로 구현될 수 있다. 명령어는 프로그램 코드의 형태로 저장될 수 있으며, 프로세서에 의해 실행되었을 때, 프로그램 모듈을 생성하여 개시된 실시예들의 동작을 수행할 수 있다. 기록매체는 컴퓨터로 읽을 수 있는 기록매체로 구현될 수 있다.
컴퓨터가 읽을 수 있는 기록매체로는 컴퓨터에 의하여 해독될 수 있는 명령어가 저장된 모든 종류의 기록 매체를 포함한다. 예를 들어, ROM(Read Only Memory), RAM(Random Access Memory), 자기 테이프, 자기 디스크, 플래쉬 메모리, 광 데이터 저장장치 등이 있을 수 있다.
이상에서와 같이 첨부된 도면을 참조하여 개시된 실시예들을 설명하였다. 게시된 실시예가 속하는 기술분야에서 통상의 지식을 가진 자는 게시된 실시예의 기술적 사상이나 필수적인 특징을 변경하지 않고도, 개시된 실시예들과 다른 형태로 실시될 수 있음을 이해할 것이다. 개시된 실시예들은 예시적인 것이며, 한정적으로 해석되어서는 안 된다.
100: 디스플레이 장치 110: 입력부
120: 컨텐츠 수신부 121: 입력 단자들
122: 튜너 130: 영상 처리부
140: 영상 표시부 150: 음향 출력부
160: 제어부 201: 제1 컴포넌트 단자
201a: 제1 컴포넌트/컴포지트 단자 202: 제2 컴포넌트 단자
203: 제3 컴포넌트 단자 204: 컴포지트 단자
205: 아날로그 방송 튜너 206: 아날로그 방송 복조기
207: 디지털 방송 튜너 208: 위성 방송 튜너
209: 제1 주파수 천이기 210: 신호 합성기
301-324: 멀티플렉서 331-339a: 클램핑/바이어싱 회로
341-349b: 버퍼 351-352: 직류 바이어스 회로
361: 아날로그 PGA 회로 362: 이득 제어기
363: 디지털 PGA 회로 364: 디지털 클램핑 회로
365: 고역 통과 필터 366: 저역 통과 필터
367: 제2 주파수 천이기 371: 제1 아날로그-디지털 컨버터
372: 제2 아날로그-디지털 컨버터 373: 제3 아날로그-디지털 컨버터
381: CVBS 디코더 382: 디지털 방송 복조기
383: YPbPr 디코더 384: SIF 디코더

Claims (20)

  1. 아날로그 비디오 신호를 수신하는 입력 단자들;
    방송 신호를 수신하는 튜너;
    상기 아날로그 비디오 신호와 상기 튜너의 출력 신호를 다중화하는 리어 멀티플렉서;
    상기 리어 멀티플렉서의 출력 신호를 디지털 신호로 변환하는 아날로그-디지털 컨버터;
    상기 디지털 신호를 디코딩하는 디코더를 포함하고,
    상기 튜너는
    아날로그 방송 비디오 신호 및 아날로그 방송 오디오 신호를 출력하는 아날로그 방송 튜너;
    디지털 방송 신호를 출력하는 디지털 방송 튜너; 및
    상기 아날로그 방송 비디오 신호와 상기 아날로그 방송 오디오 신호와 상기 디지털 방송 신호를 다중화하는 프론트 멀티플렉서를 포함하는 디스플레이 장치.
  2. 제1항에 있어서,
    상기 디스플레이 장치는 상기 아날로그 비디오 신호 또는 상기 튜너의 출력 신호에 따라 상기 리어 멀티플렉서의 출력 신호를 클램핑하거나 바이어싱하는 클램핑/바이어싱 회로를 더 포함하는 디스플레이 장치.
  3. 제2항에 있어서,
    상기 클램핑/바이어싱 회로는 상기 리어 멀티플렉서로부터 상기 아날로그 비디오 신호 또는 상기 아날로그 방송 비디오 신호가 출력되면 상기 아날로그 비디오 신호 또는 상기 튜너의 출력 신호에 따라 상기 리어 멀티플렉서의 출력 신호를 클램핑하는 디스플레이 장치.
  4. 제2항에 있어서,
    상기 클램핑/바이어싱 회로는 상기 리어 멀티플렉서로부터 상기 디지털 방송 신호가 출력되면 상기 리어 멀티플렉서의 출력 신호를 바이어싱하는 디스플레이 장치.
  5. 제1항에 있어서,
    상기 프론트 멀티플렉서는 상기 아날로그 방송 비디오 신호와 상기 디지털 방송 신호를 다중화하여 프론트 다중화 신호를 출력하고,
    상기 아날로그-디지털 컨버터는 상기 프론트 다중화 신호를 디지털 출력 신호로 변환하고,
    상기 디스플레이 장치는 상기 아날로그-디지털 컨버터의 디지털 출력 신호를 클램핑하는 디지털 클램핑 회로를 더 포함하는 디스플레이 장치.
  6. 제1항에 있어서,
    상기 아날로그-디지털 컨버터는 상기 아날로그 방송 오디오 신호를 디지털 출력 신호로 변환하고,
    상기 디스플레이 장치는 상기 아날로그-디지털 컨버터의 디지털 출력 신호를 증폭하는 가변 이득 증폭기, 및 상기 가변 이득 증폭기의 증폭률을 제어하는 이득 제어기를 더 포함하는 디스플레이 장치.
  7. 제1항에 있어서,
    상기 튜너는 상기 아날로그 방송 오디오 신호를 증폭하는 가변 이득 증폭기, 및 상기 가변 이득 증폭기의 증폭률을 제어하는 이득 제어기를 더 포함하는 디스플레이 장치.
  8. 제1항에 있어서,
    상기 프론트 멀티플렉서는 상기 아날로그 방송 비디오 신호와 상기 디지털 방송 신호를 다중화하고,
    상기 튜너는 위성 방송 신호를 출력하는 위성 방송 튜너와, 상기 아날로그 방송 오디오 신호와 상기 위성 방송 신호를 다중화하는 다른 프론트 멀티플렉서를 더 포함하는 디스플레이 장치.
  9. 제1항에 있어서,
    상기 튜너는 상기 아날로그 방송 오디오 신호의 주파수를 변경하여 주파수 천이 오디오 신호를 출력하는 제1 주파수 천이기와, 상기 주파수 천이 오디오 신호와 상기 아날로그 방송 비디오 신호를 합성하는 신호 합성기를 더 포함하고,
    상기 프론트 멀티플렉서는 상기 신호 합성기의 출력 신호와 상기 디지털 방송 신호를 다중화하는 디스플레이 장치.
  10. 제9항에 있어서,
    상기 디스플레이 장치는 상기 신호 합성기의 출력 신호로부터 상기 주파수 천이 오디오 신호를 추출하는 제1 필터와, 상기 주파수 천이 오디오 신호의 주파수를 변경하여 상기 아날로그 방송 오디오 신호를 복원하는 제2 주파수 천이기와, 상기 신호 합성기의 출력 신호로부터 상기 아날로그 방송 비디오 신호를 추출하는 제2 필터를 포함하는 디스플레이 장치.
  11. 아날로그 비디오 신호를 수신하는 입력 단자들과, 및 방송 신호를 수신하는 튜너를 포함하고, 상기 아날로그 비디오 신호와 상기 튜너의 출력 신호를 출력하는 컨텐츠 수신부; 및
    상기 컨텐츠 수신부의 출력 신호들 중 적어도 2개의 신호를 다중화하는 리어 멀티플렉서와, 상기 리어 멀티플렉서의 출력 신호에 따라 상기 리어 멀티플렉서의 출력 신호를 클램핑 또는 바이어싱하는 클램핑/바이어싱 회로와, 상기 클램핑/바이어싱 회로에 의하여 클램핑 또는 바이어싱된 신호를 디지털 신호로 변환하는 아날로그-디지털 컨버터와, 상기 디지털 신호를 디코딩하는 디코더;를 포함하는 영상 처리부를 포함하되,
    상기 튜너는
    아날로그 방송 비디오 신호 및 아날로그 방송 오디오 신호를 출력하는 아날로그 방송 튜너;
    디지털 방송 신호를 출력하는 디지털 방송 튜너; 및
    상기 아날로그 방송 비디오 신호와 상기 아날로그 방송 오디오 신호와 상기 디지털 방송 신호 중에 적어도 2개의 신호를 다중화하는 프론트 멀티플렉서를 포함하는 디스플레이 장치.
  12. 제11항에 있어서,
    상기 클램핑/바이어싱 회로는 상기 리어 멀티플렉서로부터 상기 아날로그 비디오 신호 또는 상기 아날로그 방송 비디오 신호가 출력되는 것에 응답하여 상기 리어 멀티플렉서의 출력 신호를 클램핑하는 디스플레이 장치.
  13. 제11항에 있어서,
    상기 클램핑/바이어싱 회로는 상기 리어 멀티플렉서로부터 상기 디지털 방송 신호가 출력되는 것에 응답하여 상기 리어 멀티플렉서의 출력 신호를 바이어싱하는 디스플레이 장치.
  14. 제11항에 있어서,
    상기 아날로그-디지털 컨버터는 상기 아날로그 방송 오디오 신호를 디지털 출력 신호로 변환하고,
    상기 영상 처리부는 상기 아날로그-디지털 컨버터의 디지털 출력 신호를 증폭하는 가변 이득 증폭기, 및 상기 가변 이득 증폭기의 증폭률을 제어하는 이득 제어기를 더 포함하는 디스플레이 장치.
  15. 삭제
  16. 제11항에 있어서,
    상기 튜너는 상기 아날로그 방송 오디오 신호를 증폭하는 가변 이득 증폭기, 및 상기 가변 이득 증폭기의 증폭률을 제어하는 이득 제어기를 더 포함하는 디스플레이 장치.
  17. 제11항에 있어서,
    상기 프론트 멀티플렉서는 상기 아날로그 방송 비디오 신호와 상기 디지털 방송 신호를 다중화하여 프론트 다중화 신호를 출력하고,
    상기 아날로그-디지털 컨버터는 상기 프론트 다중화 신호를 디지털 출력 신호로 변환하고,
    상기 영상 처리부는 상기 아날로그-디지털 컨버터의 디지털 출력 신호를 클램핑하는 디지털 클램핑 회로를 더 포함하는 디스플레이 장치.
  18. 제11항에 있어서,
    상기 프론트 멀티플렉서는 상기 아날로그 방송 비디오 신호와 상기 디지털 방송 신호를 다중화하고,
    상기 튜너는 위성 방송 신호를 출력하는 위성 방송 튜너와 상기 아날로그 방송 오디오 신호와 상기 위성 방송 신호를 다중화하는 다른 프론트 멀티플렉서를 더 포함하는 디스플레이 장치.
  19. 제11항에 있어서,
    상기 튜너는 상기 아날로그 방송 오디오 신호의 주파수를 변경하여 주파수 천이 오디오 신호를 출력하는 제1 주파수 천이기와, 상기 주파수 천이 오디오 신호와 상기 아날로그 방송 비디오 신호를 합성하는 신호 합성기를 더 포함하고, 상기 프론트 멀티플렉서는 상기 신호 합성기의 출력 신호와 상기 디지털 방송 신호를 다중화하는 디스플레이 장치.
  20. 제19항에 있어서,
    상기 영상 처리부는 상기 신호 합성기의 출력 신호로부터 상기 주파수 천이 오디오 신호를 추출하는 제1 필터와, 상기 주파수 천이 오디오 신호의 주파수를 변경하여 상기 아날로그 방송 오디오 신호를 복원하는 제2 주파수 천이기와, 상기 신호 합성기의 출력 신호로부터 상기 아날로그 방송 비디오 신호를 추출하는 제2 필터를 포함하는 디스플레이 장치.
KR1020170142338A 2017-10-30 2017-10-30 디스플레이 장치 KR102423567B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020170142338A KR102423567B1 (ko) 2017-10-30 2017-10-30 디스플레이 장치
PCT/KR2018/012791 WO2019088583A1 (ko) 2017-10-30 2018-10-26 디스플레이 장치 및 그 제어 방법
EP18871908.2A EP3687182A4 (en) 2017-10-30 2018-10-26 DISPLAY DEVICE AND ITS CONTROL PROCESS
US16/760,285 US11184576B2 (en) 2017-10-30 2018-10-26 Image display apparatus and control method therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170142338A KR102423567B1 (ko) 2017-10-30 2017-10-30 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20190047934A KR20190047934A (ko) 2019-05-09
KR102423567B1 true KR102423567B1 (ko) 2022-07-22

Family

ID=66332133

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170142338A KR102423567B1 (ko) 2017-10-30 2017-10-30 디스플레이 장치

Country Status (4)

Country Link
US (1) US11184576B2 (ko)
EP (1) EP3687182A4 (ko)
KR (1) KR102423567B1 (ko)
WO (1) WO2019088583A1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050280742A1 (en) * 2000-12-15 2005-12-22 Jaffe Steven T HDTV chip with a single if strip for handling analog and digital reception
US20060001779A1 (en) * 2004-07-01 2006-01-05 Pierre Favrat Television receiver for digital and analog television signals
US20070118859A1 (en) * 2005-10-19 2007-05-24 Sony Corporation Front-end module and television set

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6950772B1 (en) * 2000-12-19 2005-09-27 Ati International Srl Dynamic component to input signal mapping system
JP2003244570A (ja) * 2002-02-21 2003-08-29 Sanyo Electric Co Ltd テレビシステム
US7701515B2 (en) 2004-02-13 2010-04-20 Broadcom Corporation Multi-input multi-output tuner front ends
US7692726B1 (en) * 2005-05-17 2010-04-06 Pixelworks, Inc. Video decoder with integrated audio IF demodulation
US9402062B2 (en) 2007-07-18 2016-07-26 Mediatek Inc. Digital television chip, system and method thereof
KR101425221B1 (ko) * 2007-08-07 2014-08-13 엘지전자 주식회사 멀티 방송 시스템 및 방법
KR101512379B1 (ko) * 2008-07-01 2015-04-16 삼성전자 주식회사 신호처리를 위한 집적회로소자 및 이를 구비하는영상처리장치
JP6192259B2 (ja) * 2011-04-21 2017-09-06 三星電子株式会社Samsung Electronics Co.,Ltd. Dtvのアナログフロントエンド、それを含むデジタルtvシステム、及びこれらの動作方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050280742A1 (en) * 2000-12-15 2005-12-22 Jaffe Steven T HDTV chip with a single if strip for handling analog and digital reception
US20060001779A1 (en) * 2004-07-01 2006-01-05 Pierre Favrat Television receiver for digital and analog television signals
US20070118859A1 (en) * 2005-10-19 2007-05-24 Sony Corporation Front-end module and television set

Also Published As

Publication number Publication date
US11184576B2 (en) 2021-11-23
US20200260046A1 (en) 2020-08-13
EP3687182A4 (en) 2020-08-12
KR20190047934A (ko) 2019-05-09
EP3687182A1 (en) 2020-07-29
WO2019088583A1 (ko) 2019-05-09

Similar Documents

Publication Publication Date Title
KR100671176B1 (ko) 디지털 수신기
US6714264B1 (en) Digital television channel surfing system
KR101977016B1 (ko) 방송 수신 시스템의 프론트 엔드 집적회로, 이를 포함하는 방송 수신 시스템, 및 이의 동작 방법
JP2005117094A (ja) 放送受信装置
KR20020057562A (ko) 디지털 티브이
US20040252562A1 (en) Set top box capable of performing wireless transmission
US7068322B2 (en) Broadcasting receiver
KR102423567B1 (ko) 디스플레이 장치
US7386062B2 (en) Broadcasting receiver
US7697074B2 (en) System and method for video processing demonstration
KR100253217B1 (ko) 디지탈 위성방송 및 지상방송 수신이 가능한 디지탈 수상기 및그의 제어방법
KR100745287B1 (ko) 디지털 티브이의 음성 출력 제어 장치 및 방법.
KR20000011043U (ko) 아날로그 방송 신호 겸용 에이치 디 티브이
RU2666521C2 (ru) Способ одновременного отображения изображений нескольких телевизионных программ
US20130143507A1 (en) Broadcast receiving apparatus and broadcast receiving method
US20120212576A1 (en) Video Display Method and Video Display Apparatus
KR101376812B1 (ko) 2입력 1출력 수신기
KR100697423B1 (ko) 동적인 부화면의 출력을 위한 텔레비젼 수상기
KR20050019334A (ko) 듀얼 채널 수신용 위성방송 수신기
JP4551876B2 (ja) アナログ/デジタルテレビジョン受像機
JP2007013820A (ja) チューナモジュール
KR20010002202A (ko) 디지털 텔레비젼의 부가 데이터 표시장치
KR20090122701A (ko) 화질 개선을 위한 영상처리장치 및 방법
KR20000025618A (ko) 그래픽 오버레이 기능을 가지는 셋트톱 박스
KR20060094643A (ko) 셋탑 박스

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant