KR102378259B1 - 디스플레이의 의사윤곽 화질 왜곡을 개선하기 위한 pwm 신호 출력 제어 방법 - Google Patents

디스플레이의 의사윤곽 화질 왜곡을 개선하기 위한 pwm 신호 출력 제어 방법 Download PDF

Info

Publication number
KR102378259B1
KR102378259B1 KR1020210097558A KR20210097558A KR102378259B1 KR 102378259 B1 KR102378259 B1 KR 102378259B1 KR 1020210097558 A KR1020210097558 A KR 1020210097558A KR 20210097558 A KR20210097558 A KR 20210097558A KR 102378259 B1 KR102378259 B1 KR 102378259B1
Authority
KR
South Korea
Prior art keywords
driving circuit
msb
image data
sub
significant bit
Prior art date
Application number
KR1020210097558A
Other languages
English (en)
Inventor
전종구
김도경
정대영
정현태
오성관
조인영
염승열
Original Assignee
주식회사 사피엔반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 사피엔반도체 filed Critical 주식회사 사피엔반도체
Priority to KR1020210097558A priority Critical patent/KR102378259B1/ko
Priority to US17/700,611 priority patent/US11776462B2/en
Application granted granted Critical
Publication of KR102378259B1 publication Critical patent/KR102378259B1/ko
Priority to CN202210654082.6A priority patent/CN115527476A/zh
Priority to FR2206268A priority patent/FR3124630A1/fr
Priority to US18/448,236 priority patent/US20230386400A1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/32Pulse-control circuits
    • H05B45/325Pulse-width modulation [PWM]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/40Control techniques providing energy savings, e.g. smart controller or presence detection

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

본 명세서는 의사윤곽 화질 왜곡을 개선할 수 있는 디스플레이 장치 및 그 제어 방법을 개시한다. 본 명세서에 따른 디스플레이 장치는, M x N 개의 픽셀구동회로를 포함하는 디스플레이 패널; 각 픽셀구동회로와 연결된 복수의 데이터라인들을 통해 각 픽셀구동회로에 포함된 복수의 발광소자들의 구동과 관련된 이미지 데이터를 출력하는 데이터구동회로; 및 각 픽셀구동회로와 연결된 복수의 그레이클락라인을 통해 1프레임 내 설정된 발광시간동안 상기 이미지 데이터에 대응하는 복수 개의 폭이 변조된 펄스를 상기 픽셀구동회로들에게 출력하는 그레이클럭구동회로; 및 상기 데이터구동회로 및 그레이클럭구동회로의 동작을 실행하도록 제어 신호를 출력하는 제어부;를 포함하는 디스플레이 장치로서, 상기 제어부는 상기 그레이클럭구동회로가 출력하는 펄스 중 상기 이미지 데이터의 최상위 비트(MSB)와 상기 차상위 비트(MSB-1)에 대응하는 펄스를 적어도 2 이상의 서브펄스로 나누어 출력하도록 제어할 수 있다.

Description

디스플레이의 의사윤곽 화질 왜곡을 개선하기 위한 PWM 신호 출력 제어 방법{PWM SIGNAL OUTPUT CONTROL METHOD FOR IMPROVING DYNAMIC FALSE CONTOUR OF DISPLAY}
본 발명은 디스플레이에 관한 것이며, 보다 상세하게는 펄스폭변조의 제어에 관한 것이다.
이 부분에 기술된 내용은 단순히 본 명세서에 기재된 실시예에 대한 배경 정보를 제공할 뿐 반드시 종래 기술을 구성하는 것은 아니다.
액티브 매트릭스 액정 디스플레이(active matrix liquid crystal display)는 다른 모든 픽셀들의 정보가 갱신되는 동안 빛을 발광하는 상태를 유지한다. 픽셀 내부에 메모리를 포함하는 디지털 방식의 경우, 1 행 수평주파수(Horizontal time) 동안 픽셀이 출력할 빛과 관련된 데이터를 저장하고, PWM(Pulse Width Modulation) 방식에 의해 밝기가 제어된다. 일반적으로 하나의 픽셀 내에는 3개 또는 4개의 발광소자(예: LED)가 포함되면, 각각의 발광소자를 서브 픽셀이라 부른다.
도 1은 일반적인 서브 픽셀의 디지털 PWM 구동 회로도이다.
도 1을 참조하면, 서브 픽셀의 구동 회로도를 확인할 수 있다. 디지털 PWM 구동 방식의 픽셀의 경우, 일정 시간(pixel data programing) 동안 픽셀메모리에 이미지 데이터가 저장된다. 그리고 상기 픽셀메모리에 저장된 이미지 데이터에 따라 1 프레임 내 사용자가 설정한 발광 시간(On duty) 동안 서브 픽셀이 발광하게 되다. 이때, 서브 픽셀의 밝기는 PWM 방식에 의해 제어된다. PWM 제어를 위한 발광 계조 신호인 그레이 클럭(gray clock) 신호는, 도 1에 도시된 예시와 같이, 서브 픽셀의 구동 회로에 입력된다. 그레이클럭신호의 개수(MSB, MSB-1, MSB-2, ......, LSB) 는 이미지 데이터의 비트 수에 따라 정해진다.
도 2는 1프레임동안 그레이클럭신호의 출력 타이밍에 대한 참고도이다.
도 2를 참조하면, 디스플레이 패널의 행(raw) 방향으로 배치된 서브픽셀들에게 순차적으로 그레이클럭신호가 출력된다. 각 그레이클럭신호는 복수의 펄스 폭이 변조된 신호의 조합으로서, 각 신호의 펄스 폭은 2의 배수만큼 차이 난다. 일반적으로 그레이클럭신호는 이미지 데이터의 MSB에 대응하는 신호부터 출력하여 이미지 데이터의 LSB에 대응하는 신호가 마지막에 출력될 수 있도록 순차적으로 서브 픽셀에 입력된다.
도 3은 의사윤곽 화질 왜곡이 발생하는 예시도이다.
도 3을 참조하면, 이미지 데이터가 6비트인 경우 계조(gradation)가 31인 경우와 32인 경우를 확인할 수 있다. 일반적으로 그레이클럭신호는 이미지 데이터의 MSB에 대응하는 신호부터 출력하여 이미지 데이터의 LSB에 대응하는 신호가 마지막에 출력될 수 있다. 따라서, 계조 32인 경우, MSB에 해당하는 펄스 폭이 입력되는 동안(PWM 5) LED가 발광하고, 나머지 시간 동안(PWM4~PWM0) LED가 발광하지 않는다. 반면, 계조 31인 경우, MSB에 해당하는 펄스 폭이 입력되는 동안(PWM 5) LED가 발광하지 않고, 나머지 시간 동안(PWM4~PWM0) LED가 발광한다.
문제는 계조 32와 계조 31에 해당하는 픽셀이 인접할 경우, 두 픽셀의 계조 대비 LED가 발광하는 시간 차이가 크게 나타나서 시청자로 하여금 중간 계조가 아닌 0 또는 64로 인식하는 디스플레이 왜곡이 발생한다. 즉, 의사윤곽 화질 왜곡(DYNAMIC FALSE CONTOUR)이 발생할 수 있다.
대한민국 공개특허공보 제10-2017-0111788호
본 명세서는 의사윤곽 화질 왜곡을 개선할 수 있는 디스플레이 장치 및 그 제어 방법을 제공하는 것을 목적으로 한다.
제공하는 것을 목적으로 한다.
본 명세서는 상기 언급된 과제로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 통상의 기술자에게 명확하게 이해될 수 있을 것이다.
상술한 과제를 해결하기 위한 본 명세서에 따른 디스플레이 장치는, M x N 개의 픽셀구동회로를 포함하는 디스플레이 패널; 각 픽셀구동회로와 연결된 복수의 데이터라인들을 통해 각 픽셀구동회로에 포함된 복수의 발광소자들의 구동과 관련된 이미지 데이터를 출력하는 데이터구동회로; 및 각 픽셀구동회로와 연결된 복수의 그레이클락라인을 통해 1프레임 내 설정된 발광시간동안 상기 이미지 데이터에 대응하는 복수 개의 폭이 변조된 펄스를 상기 픽셀구동회로들에게 출력하는 그레이클럭구동회로; 및 상기 데이터구동회로 및 그레이클럭구동회로의 동작을 실행하도록 제어 신호를 출력하는 제어부;를 포함하는 디스플레이 장치로서, 상기 제어부는 상기 그레이클럭구동회로가 출력하는 펄스 중 상기 이미지 데이터의 최상위 비트(MSB)와 상기 차상위 비트(MSB-1)에 대응하는 펄스를 적어도 2 이상의 서브펄스로 나누어 출력하도록 제어할 수 있다.
본 명세서의 일 실시예에 따르면, 상기 제어부는 상기 그레이클럭구동회로가 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스와 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스를 상호 교대로 출력하도록 제어할 수 있다.
본 명세서의 일 실시예에 따르면, 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스의 개수와 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스의 개수가 동일할 수 있다.
본 명세서의 다른 실시예에 따르면, 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스의 개수는 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스의 개수보다 1개 더 많을 수 있다.
이 경우, 상기 제어부는 상기 그레이클럭구동회로가 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스를 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스의 사이에 출력하도록 제어할 수 있다.
상술한 과제를 해결하기 위한 본 명세서에 따른 디스플레이 장치의 제어 방법은, 픽셀구동회로에게 발광소자들의 구동과 관련된 이미지 데이터를 출력하는 데이터구동회로, 상기 픽셀구동회로들에게 폭이 변조된 펄스를 출력하는 그레이클럭구동회로, 및 상기 데이터구동회로 및 그레이클럭구동회로의 동작을 실행하도록 제어 신호를 출력하는 제어부;를 포함하는 디스플레이 장치의 제어 방법으로서, 상기 제어부는 (a) 상기 그레이클럭구동회로가 출력하는 펄스 중 상기 이미지 데이터의 최상위 비트(MSB)와 상기 차상위 비트(MSB-1)에 대응하는 펄스를 적어도 2 이상의 서브펄스로 나누는 단계; 및 (b) 상기 그레이클럭구동회로가 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스와 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스를 상호 교대로 출력하도록 제어하는 단계;를 반복 실시할 수 있다.
본 명세서의 일 실시예에 따르면, 상기 (a) 단계는, 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스의 개수와 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스의 개수가 동일하게 나누는 단계일 수 있다.
본 명세서의 다른 실시예에 따르면, 상기 (a) 단계는, 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스의 개수는 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스의 개수보다 1개 더 많도록 나누는 단계일 수 있다.
이 경우, 상기 (b) 단계는, 상기 그레이클럭구동회로가 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스를 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스의 사이에 출력하도록 제어하는 단계일 수 있다.
본 명세서에 따른 디스플레이 장치의 제어 방법은 컴퓨터에서 제어 방법의 각 단계들을 수행하도록 작성되어 컴퓨터로 독출 가능한 기록 매체에 기록된 컴퓨터프로그램의 형태로 구현될 수 있다.
본 발명의 기타 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 명세서에 따르면, 의사윤곽 화질 왜곡을 개선할 수 있다.
본 발명의 효과들은 이상에서 언급된 효과로 제한되지 않으며, 언급되지 않은 또 다른 효과들은 아래의 기재로부터 통상의 기술자에게 명확하게 이해될 수 있을 것이다.
도 1은 일반적인 서브 픽셀의 구동 회로도이다.
도 2는 1프레임동안 그레이클럭신호의 출력 타이밍에 대한 참고도이다.
도 3은 의사윤곽 화질 왜곡이 발생하는 예시도이다.
도 4는 본 명세서에 따른 복수의 픽셀회로를 포함하는 디스플레이 장치이다.
도 5는 종래 PWM 신호의 출력도이고, 도 6은 본 명세서에 따른 PWM 신호의 출력도이다.
도 7은 본 명세서에 따른 디스플레이 장치의 제어 방법의 흐름도이다.
본 명세서에 개시된 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나, 본 명세서가 이하에서 개시되는 실시예들에 제한되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 단지 본 실시예들은 본 명세서의 개시가 완전하도록 하고, 본 명세서가 속하는 기술 분야의 통상의 기술자(이하 '당업자')에게 본 명세서의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 명세서의 권리 범위는 청구항의 범주에 의해 정의될 뿐이다.
본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 명세서의 권리 범위를 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 "포함한다(comprises)" 및/또는 "포함하는(comprising)"은 언급된 구성요소 외에 하나 이상의 다른 구성요소의 존재 또는 추가를 배제하지 않는다. 명세서 전체에 걸쳐 동일한 도면 부호는 동일한 구성 요소를 지칭하며, "및/또는"은 언급된 구성요소들의 각각 및 하나 이상의 모든 조합을 포함한다. 비록 "제1", "제2" 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
다른 정의가 없다면, 본 명세서에서 사용되는 모든 용어(기술 및 과학적 용어를 포함)는 본 명세서가 속하는 기술분야의 통상의 기술자에게 공통적으로 이해될 수 있는 의미로 사용될 수 있을 것이다. 또한, 일반적으로 사용되는 사전에 정의되어 있는 용어들은 명백하게 특별히 정의되어 있지 않는 한 이상적으로 또는 과도하게 해석되지 않는다. 이하, 첨부된 도면을 참조하여 본 발명의 실시예를 상세하게 설명한다.
도 4는 본 명세서에 따른 복수의 픽셀회로를 포함하는 디스플레이 장치이다.
도 4를 참조하면, 본 명세서에 따른 디스플레이 장치(100)는 디스플레이 패널(110), 스캔구동회로(120), 데이터구동회로(130), 그레이클럭구동회로(150) 및 제어부(150)를 포함할 수 있다.
상기 디스플레이 패널(110)은 본 명세서에 따른 복수의 픽셀(pixel, PX)을 포함할 수 있다. 상기 복수의 픽셀(PX)들은 M x N(M, N은 자연수)개가 매트릭스(matrix) 형태로 배열될 수 있다. 다만, 상기 복수의 픽셀들이 배열되는 패턴은 지그재그 형 등 실시예에 따라 다양한 패턴으로 배열될 수 있다.
디스플레이 패널(110)은 LCD(liquid crystal display), LED(light emitting diode) 디스플레이, OLED(organic LED) 디스플레이, AMOLED(active-matrix OLED) 디스플레이, ECD(Electrochromic Display), DMD(Digital Mirror Device), AMD(Actuated Mirror Device), GLV(Grating Light Valve), PDP(Plasma Display Panel), ELD(Electro Luminescent Display), VFD(Vacuum Fluorescent Display) 중 하나로 구현될 수 있고, 그 밖에 다른 종류의 평판 디스플레이 또는 플렉서블 디스플레이로 구현될 수 있다. 본 명세서에서는 일 예로 LED 디스플레이 패널을 설명하겠다.
각각의 픽셀(PX)은 복수의 발광소자들을 포함할 수 있다. 발광소자는 발광다이오드(LED)일 수 있다. 발광다이오드는 80um이하의 크기를 가진 마이크로 엘이디(Micro LED)일 수 있다. 하나의 픽셀(PX)은 서로 다른 색을 가진 복수의 발광소자를 통해 다양한 색을 출력할 수 있다. 일 예로, 하나의 픽셀(PX)은 적색, 녹색, 청색으로 구성된 발광소자를 포함할 수 있다. 다른 예로, 백색 발광소자가 더 포함될 수 있으면, 백색 발광소자가 적색, 녹색, 청색 발광소자 중 어느 하나의 발광소자를 대체할 수도 있다. 하나의 픽셀(PX)에 포함된 각 발광소자를 '서브픽셀(sub pixel)'이라고 부른다.
각각의 픽셀(PX)은 복수의 서브픽셀들을 구동시키는 픽셀구동회로를 포함할 수 있다. 상기 픽셀구동회로는 상기 스캔구동회로(120) 및/또는 데이터구동회로(130)에서 출력된 신호에 의해 서브픽셀의 턴온(turn on) 또는 턴오프(turn off)될 수 있다. 상기 픽셀구동회로는 적어도 하나의 박막 트랜지스터 및 적어도 하나의 캐패시터 등을 포함할 수 있다. 상기 픽셀구동회로는 반도체 웨이퍼 상에 적층 구조에 의해 구현될 수 있다.
상기 디스플레이 패널(110)은 행(raw) 방향으로 배열된 스캔 라인들(SL1~SLM), 행(raw) 방향으로 배열된 그레이클럭라인(GC1~GCM) 및 열(column) 방향으로 배열된 데이터 라인들(DL1~DLN)을 포함할 수 있다. 상기 스캔 라인들(SL1~SLm) 및 데이터 라인들(DL1~DLn)의 교차 지점에 픽셀(PX)들이 위치할 수 있다. 각 픽셀(PX)은 어느 하나의 스캔 라인(SLk) 및 어느 하나의 데이터 라인(DLk)과 연결될 수 있다. 상기 스캔 라인들(SL1~SLm)은 상기 스캔구동회로(120)에 연결되고, 상기 데이터 라인들(DL1~DLn)은 상기 데이터구동회로(130)에 연결되고, 상기 그레이클럭라인(GC1~GCM)은 상기 그레이클럭구동회로(150)에 연결될 수 있다.
상기 스캔구동회로(120)는 상기 스캔 라인들(SL1~SLm) 중 어느 하나 라인에 연결된 픽셀들이 구동되도록 할 수 있다. 바람직하게, 상기 스캔구동회로(120)는 상기 스캔 라인들(SL1~SLm)이 순차적으로 선택할 수 있다. 예를 들어, 제1 스캔 구동 기간 동안 제1 스캔 라인(SL1)에 연결된 픽셀들이 구동하고, 제2 스캔 구동 기간 동안 제2 스캔 라인(SL2)에 연결된 픽셀들이 구동할 수 있다. 본 명세서에 따른 스캔구동회로(120)의 동작은 이후에 보다 자세히 설명하겠다.
상기 데이터구동회로(130)는 상기 데이터 라인들(DL1~DLn)을 통해서 각 픽셀에게 이미지 데이터를 출력할 수 있다. 상기 이미지 데이터는 1 프레임동안 픽셀들이 표현할 계조(gradation)와 관련된 신호의 형태로 출력될 수 있다. 하나의 데이터 라인은 종 방향으로 다수의 픽셀들과 연결되어 있지만, 상기 스캔구동회로(120)에 의해 선택된 스캔 라인과 연결된 픽셀들에게만 이미지 데이터와 관련된 신호가 입력될 수 있다. 본 명세서에 따른 데이터구동회로(130)의 동작은 이후에 보다 자세히 설명하겠다.
상기 그레이클럭구동회로(150)는 상기 그레이클럭라인(GC1~GCM)을 통해서 상기 픽셀들에게 그레이클럭신호를 출력할 수 있다. 그레이클럭신호는 펄스폭이 변조된 다수의 신호(Pulse Width Modulator, PWM)로 이루어질 수 있으며, PWM 신호의 개수(MSB, MSB-1, MSB-2, ......, LSB) 는 이미지 데이터의 비트 수에 따라 정해질 수 있다. 상기 그레이클럭구동회로(150)는 1프레임 내 설정된 발광시간동안 그레이클럭신호를 출력할 수 있다.
상기 제어부(150)는 상기 스캔구동회로(120) 데이터구동회로(130) 및 그레이클럭구동회로(150)의 동작을 실행하도록 제어 신호를 출력할 수 있다. 상기 제어부(150)는 하나의 영상 프레임에 해당하는 영상 데이터에 대응하는 제어 신호를 상기 스캔구동회로(120), 데이터구동회로(130) 및 그레이클럭구동회로(150)에 각각 출력할 수 있다.
본 명세서에 따른 제어부(150)는 상기 그레이클럭구동회로(140)가 출력하는 펄스 중 상기 이미지 데이터의 최상위 비트(MSB)와 상기 차상위 비트(MSB-1)에 대응하는 펄스를 적어도 2 이상의 서브펄스로 나누어 출력하도록 제어할 수 있다.
도 5는 종래 PWM 신호의 출력도이고, 도 6은 본 명세서에 따른 PWM 신호의 출력도이다.
도 5 및 도 6을 참조하면, 이미지 데이터가 6비트인 예시에 대응하는 PWM 신호가 도시되어 있다. 그러나 본 명세서에 따른 디스플레이 장치 및 제어 방법이 상기 예시에 제한되는 것은 아니며, 이해의 편의를 위한 일 예임을 이해해야 한다.
종래 PWM 신호 출력은 이미지 데이터의 MSB에 대응하는 펄스 신호의 출력이 끝나면, 다음 이미지 데이터의 MSB-1에 대응하는 펄스 신호의 출력이 시작되고, 그 다음 이미지 데이터의 MSB-2에 대응하는 펄스 신호, ......, 이미지 데이터의 LSB에 대응하는 펄스 신호의 출력을 끝으로 1주기 출력이 이루어진다. 그러나 이 경우 앞서 설명한 의사윤곽 화질 왜곡(DYNAMIC FALSE CONTOUR)이 발생할 수 있는 바, 본 명세서에 따른 제어부(150)는 이를 개선하기 위해 펄스의 형태를 변형시켜 신호를 출력하도록 제어한다.
도 6을 참조하면, 상기 이미지 데이터의 최상위 비트(MSB)와 상기 차상위 비트(MSB-1)에 대응하는 펄스가 각각 4개의 서브펄스(1-1, 1-2, 1-3, 1-4, 2-1, 2-2, 2-3, 2-4)로 나누어져 있는 것을 확인할 수 있다. 그리고 이때, 상기 제어부(150)는 상기 그레이클럭구동회로(140)가 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스와 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스를 상호 교대로 출력하도록 제어할 수 있다. 이와 같이, 이미지 데이터의 최상위 비트(MSB)와 상기 차상위 비트(MSB-1)에 대응하는 펄스가 서브 펄스를 통해 교대로 출력되면, PWM 구동시간과 구동되지 않는 시간이 1 프레임 안에서 골고루 분포하게 되어 의사윤곽 화질 왜곡을 방지할 수 있다.
한편, 도 6에 도시된 바와 같이, 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스의 개수와 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스의 개수가 동일할 수 있지만, 서브펄스의 개수가 서로 다른 실시예도 가능하다. 일 예로, 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스의 개수는 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스의 개수보다 1개 더 많을 수 있다. 이 경우, 상기 제어부(150)는 상기 그레이클럭구동회로(140)가 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스를 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스의 사이에 출력하도록 제어할 수 있다. 예를 들어, 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스의 개수는 4개(1-1, 1-2, 1-3, 1-4)이고 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스의 개수는 3개((2-1, 2-2, 2-3)인 경우, 서브 펄스의 출력 순서는 [1-1, 2-1, 1-2, 2-2, 1-3, 2-3, 1-4]가 될 수 있다.
이하에서는 본 명세서에 따른 디스플레이 장치(100)의 제어 방법에 대해서 설명하도록 한다. 다만, 본 명세서에 따른 디스플레이 장치의 제어 방법에 대해서 설명할 때, 앞서 설명한 디스플레이 장치(100)에 대한 반복적인 설명은 생략한다.
도 7은 본 명세서에 따른 디스플레이 장치의 제어 방법의 흐름도이다.
도 7을 참조하면, 단계 S100에서 상기 제어부(150)는 상기 그레이클럭구동회로(140)가 출력하는 펄스 중 상기 이미지 데이터의 최상위 비트(MSB)와 상기 차상위 비트(MSB-1)에 대응하는 펄스를 적어도 2 이상의 서브펄스로 나눌 수 있다.
본 명세서의 일 실시예에 따르면, 상기 단계 S100는 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스의 개수와 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스의 개수가 동일하게 나누는 단계일 수 있다.
본 명세서의 다른 실시예에 따르면, 상기 단계 S100는 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스의 개수는 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스의 개수보다 1개 더 많도록 나누는 단계일 수 있다.
다음 단계 S200에서 상기 제어부(150)는 상기 그레이클럭구동회로(140)가 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스와 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스를 상호 교대로 출력하도록 제어할 수 있다.
앞서, 서브펄스의 개수가 다른 실시예에 따르면, 상기 단계 S200는 상기 그레이클럭구동회로(140)가 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스를 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스의 사이에 출력하도록 제어하는 단계일 수 있다.
이후 단계 S100 및 S200은 반복 실시될 수 있다.
상기 제어부(150)는 산출 및 다양한 제어 로직을 실행하기 위해 본 발명이 속한 기술분야에 알려진 프로세서, ASIC(application-specific integrated circuit), 다른 칩셋, 논리 회로, 레지스터, 통신 모뎀, 데이터 처리 장치 등을 포함할 수 있다. 또한, 상술한 제어 로직이 소프트웨어로 구현될 때, 상기 제어부(150)는 프로그램 모듈의 집합으로 구현될 수 있다. 이 때, 프로그램 모듈은 메모리에 저장되고, 프로세서에 의해 실행될 수 있다.
상기 프로그램은, 상기 컴퓨터가 프로그램을 읽어 들여 프로그램으로 구현된 상기 방법들을 실행시키기 위하여, 상기 컴퓨터의 프로세서(CPU)가 상기 컴퓨터의 장치 인터페이스를 통해 읽힐 수 있는 C/C++, C#, JAVA, Python, 기계어 등의 컴퓨터 언어로 코드화된 코드(Code)를 포함할 수 있다. 이러한 코드는 상기 방법들을 실행하는 필요한 기능들을 정의한 함수 등과 관련된 기능적인 코드(Functional Code)를 포함할 수 있고, 상기 기능들을 상기 컴퓨터의 프로세서가 소정의 절차대로 실행시키는데 필요한 실행 절차 관련 제어 코드를 포함할 수 있다. 또한, 이러한 코드는 상기 기능들을 상기 컴퓨터의 프로세서가 실행시키는데 필요한 추가 정보나 미디어가 상기 컴퓨터의 내부 또는 외부 메모리의 어느 위치(주소 번지)에서 참조되어야 하는지에 대한 메모리 참조관련 코드를 더 포함할 수 있다. 또한, 상기 컴퓨터의 프로세서가 상기 기능들을 실행시키기 위하여 원격(Remote)에 있는 어떠한 다른 컴퓨터나 서버 등과 통신이 필요한 경우, 코드는 상기 컴퓨터의 통신 모듈을 이용하여 원격에 있는 어떠한 다른 컴퓨터나 서버 등과 어떻게 통신해야 하는지, 통신 시 어떠한 정보나 미디어를 송수신해야 하는지 등에 대한 통신 관련 코드를 더 포함할 수 있다.
상기 저장되는 매체는, 레지스터, 캐쉬, 메모리 등과 같이 짧은 순간 동안 데이터를 저장하는 매체가 아니라 반영구적으로 데이터를 저장하며, 기기에 의해 판독(reading)이 가능한 매체를 의미한다. 구체적으로는, 상기 저장되는 매체의 예로는 ROM, RAM, CD-ROM, 자기 테이프, 플로피디스크, 광 데이터 저장장치 등이 있지만, 이에 제한되지 않는다. 즉, 상기 프로그램은 상기 컴퓨터가 접속할 수 있는 다양한 서버 상의 다양한 기록매체 또는 사용자의 상기 컴퓨터상의 다양한 기록매체에 저장될 수 있다. 또한, 상기 매체는 네트워크로 연결된 컴퓨터 시스템에 분산되어, 분산방식으로 컴퓨터가 읽을 수 있는 코드가 저장될 수 있다.
이상, 첨부된 도면을 참조로 하여 본 명세서의 실시예를 설명하였지만, 본 명세서가 속하는 기술분야의 통상의 기술자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며, 제한적이 아닌 것으로 이해해야만 한다.
100 : 디스플레이 장치
110 : 디스플레이 패널
120 : 스캔구동회로
130 : 데이터구동회로
140 : 그레이클럭구동회로
150 : 제어부

Claims (10)

  1. M x N 개의 픽셀구동회로를 포함하는 디스플레이 패널;
    각 픽셀구동회로와 연결된 복수의 데이터라인들을 통해 각 픽셀구동회로에 포함된 복수의 발광소자들의 구동과 관련된 이미지 데이터를 출력하는 데이터구동회로; 및
    각 픽셀구동회로와 연결된 복수의 그레이클락라인을 통해 1프레임 내 설정된 발광시간동안 상기 이미지 데이터에 대응하는 복수 개의 폭이 변조된 펄스를 상기 픽셀구동회로들에게 출력하는 그레이클럭구동회로;
    상기 데이터구동회로 및 그레이클럭구동회로의 동작을 실행하도록 제어 신호를 출력하는 제어부;를 포함하는 디스플레이 장치로서,
    상기 제어부는 상기 그레이클럭구동회로가 출력하는 펄스 중 상기 차상위 비트(MSB-1)에 대응하는 펄스를 적어도 2 이상의 서브펄스로 나누고, 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 펄스를 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스의 개수보다 1개 더 많은 서브펄스로 나누고, 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스를 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스의 사이에 배치하여, 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스와 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스를 상호 교대로 출력하도록 제어하는, 디스플레이 장치.
  2. 삭제
  3. 삭제
  4. 삭제
  5. 삭제
  6. 픽셀구동회로에게 발광소자들의 구동과 관련된 이미지 데이터를 출력하는 데이터구동회로, 상기 픽셀구동회로들에게 폭이 변조된 펄스를 출력하는 그레이클럭구동회로, 및 상기 데이터구동회로 및 그레이클럭구동회로의 동작을 실행하도록 제어 신호를 출력하는 제어부;를 포함하는 디스플레이 장치의 제어 방법으로서,
    상기 제어부는
    (a) 상기 그레이클럭구동회로가 출력하는 펄스 중 상기 차상위 비트(MSB-1)에 대응하는 펄스를 적어도 2 이상의 서브펄스로 나누고, 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 펄스를 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스의 개수보다 1개 더 많은 서브펄스로 나누는 단계; 및
    (b) 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스를 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스의 사이에 배치하여, 상기 이미지 데이터의 최상위 비트(MSB)에 대응하는 서브펄스와 상기 이미지 데이터의 차상위 비트(MSB-1)에 대응하는 서브펄스를 상호 교대로 출력하도록 제어하는 단계;를 반복 실시하는 디스플레이 장치의 제어 방법.
  7. 삭제
  8. 삭제
  9. 삭제
  10. 컴퓨터에서 청구항 6에 따른 제어 방법의 각 단계들을 수행하도록 작성되어 컴퓨터로 독출 가능한 기록 매체에 기록된 컴퓨터프로그램.
KR1020210097558A 2021-06-25 2021-07-26 디스플레이의 의사윤곽 화질 왜곡을 개선하기 위한 pwm 신호 출력 제어 방법 KR102378259B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020210097558A KR102378259B1 (ko) 2021-07-26 2021-07-26 디스플레이의 의사윤곽 화질 왜곡을 개선하기 위한 pwm 신호 출력 제어 방법
US17/700,611 US11776462B2 (en) 2021-06-25 2022-03-22 Pulse width modulation (PWM) control apparatus and method for improving dynamic false contour of display device
CN202210654082.6A CN115527476A (zh) 2021-06-25 2022-06-09 用于改善动态伪轮廓的显示驱动装置及方法
FR2206268A FR3124630A1 (fr) 2021-06-25 2022-06-23 Appareil de commande par pwm et procédé pour améliorer un faux contour dynamique d’un écran
US18/448,236 US20230386400A1 (en) 2021-06-25 2023-08-11 Pulse width modulation (pwm) control apparatus and method for improving dynamic false contour of display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210097558A KR102378259B1 (ko) 2021-07-26 2021-07-26 디스플레이의 의사윤곽 화질 왜곡을 개선하기 위한 pwm 신호 출력 제어 방법

Publications (1)

Publication Number Publication Date
KR102378259B1 true KR102378259B1 (ko) 2022-03-25

Family

ID=80935209

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210097558A KR102378259B1 (ko) 2021-06-25 2021-07-26 디스플레이의 의사윤곽 화질 왜곡을 개선하기 위한 pwm 신호 출력 제어 방법

Country Status (1)

Country Link
KR (1) KR102378259B1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100805609B1 (ko) * 2006-08-30 2008-02-20 삼성에스디아이 주식회사 유기전계발광 표시장치의 구동방법
KR20160095197A (ko) * 2009-05-29 2016-08-10 글로벌 오엘이디 테크놀러지 엘엘씨 디스플레이 디바이스
KR20170111788A (ko) 2016-03-29 2017-10-12 삼성전자주식회사 디스플레이 구동 회로 및 이를 포함하는 디스플레이 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100805609B1 (ko) * 2006-08-30 2008-02-20 삼성에스디아이 주식회사 유기전계발광 표시장치의 구동방법
KR20160095197A (ko) * 2009-05-29 2016-08-10 글로벌 오엘이디 테크놀러지 엘엘씨 디스플레이 디바이스
KR20170111788A (ko) 2016-03-29 2017-10-12 삼성전자주식회사 디스플레이 구동 회로 및 이를 포함하는 디스플레이 장치

Similar Documents

Publication Publication Date Title
EP1667099B1 (en) Organic light emitting display, and method for driving organic light emitting display and pixel circuit
KR102137636B1 (ko) 접점 수가 감소한 픽셀 및 디지털 구동 방법
US11475814B2 (en) Brightness controllable display apparatus
KR100798309B1 (ko) 액티브 매트릭스 유기 엘이디 구동회로
KR102156270B1 (ko) 동일한 픽셀 메모리를 이용하여 저화질 모드와 고화질 모드로 동작이 가능한 서브 픽셀 구동 회로 및 이를 포함하는 디스플레이 장치
JP4508166B2 (ja) 表示装置およびそれを用いた表示システム
US8115415B2 (en) Backlight unit, display device comprising the same, and control method thereof
US20230386400A1 (en) Pulse width modulation (pwm) control apparatus and method for improving dynamic false contour of display device
US10825382B2 (en) Display apparatus and method of driving the same
KR102238445B1 (ko) 접점 수가 감소한 픽셀구동회로
KR102378259B1 (ko) 디스플레이의 의사윤곽 화질 왜곡을 개선하기 위한 pwm 신호 출력 제어 방법
KR102378251B1 (ko) 디스플레이의 의사윤곽 화질 왜곡을 개선하기 위한 pwm 제어 방법
US11170705B2 (en) Minimulized pixel circuit
KR102270511B1 (ko) Pwm 구동을 정지시킬 수 있는 픽셀구동회로
US20240054944A1 (en) Pixel and display apparatus digitally controlling reset of memory
KR102654585B1 (ko) 픽셀의 밝기를 제어할 수 있는 디스플레이 구동 장치 및 방법
KR102289927B1 (ko) 접점 수가 감소한 픽셀구동회로
KR20240033458A (ko) 픽셀의 밝기를 제어할 수 있는 디스플레이 구동 장치 및 방법
KR20150083301A (ko) 표시 장치 및 이의 구동 방법
US20170098405A1 (en) Display device
US11783746B2 (en) Pixel having reduced number of contact points, and digital driving method
KR20220059818A (ko) 신호 감지 능력이 향상된 2-pin 픽셀 회로를 포함하는 디스플레이 장치
KR20230133557A (ko) 정적 전력 소모를 감소시킨 픽셀 회로, 디스플레이 장치 및 구동 방법
KR20230047156A (ko) 디스플레이 디바이스의 블랭크 서브필드 구동 방법
JP2006023585A (ja) 表示装置の駆動方法およびそれを利用した表示装置

Legal Events

Date Code Title Description
GRNT Written decision to grant