KR102375473B1 - Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치 - Google Patents

Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치 Download PDF

Info

Publication number
KR102375473B1
KR102375473B1 KR1020170037049A KR20170037049A KR102375473B1 KR 102375473 B1 KR102375473 B1 KR 102375473B1 KR 1020170037049 A KR1020170037049 A KR 1020170037049A KR 20170037049 A KR20170037049 A KR 20170037049A KR 102375473 B1 KR102375473 B1 KR 102375473B1
Authority
KR
South Korea
Prior art keywords
dmrs
pattern
adjacent
cdm group
antenna ports
Prior art date
Application number
KR1020170037049A
Other languages
English (en)
Other versions
KR20180107996A (ko
Inventor
윤성준
Original Assignee
주식회사 아이티엘
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 아이티엘 filed Critical 주식회사 아이티엘
Priority to KR1020170037049A priority Critical patent/KR102375473B1/ko
Priority to CN202211138307.9A priority patent/CN115442018A/zh
Priority to EP18770951.4A priority patent/EP3602945A4/en
Priority to US15/933,823 priority patent/US10644849B2/en
Priority to PCT/KR2018/003485 priority patent/WO2018174665A1/en
Priority to CN201880034134.1A priority patent/CN110945816B/zh
Publication of KR20180107996A publication Critical patent/KR20180107996A/ko
Priority to US16/827,432 priority patent/US11018823B2/en
Priority to US17/237,693 priority patent/US11646926B2/en
Priority to KR1020220031196A priority patent/KR102489800B1/ko
Application granted granted Critical
Publication of KR102375473B1 publication Critical patent/KR102375473B1/ko
Priority to KR1020230005173A priority patent/KR102614399B1/ko
Priority to US18/182,731 priority patent/US11916715B2/en
Priority to KR1020230179346A priority patent/KR20230174202A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver
    • H04L5/005Allocation of pilot signals, i.e. of signals known to the receiver of common pilots, i.e. pilots destined for multiple users or terminals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/24Radio transmission systems, i.e. using radiation field for communication between two or more posts
    • H04B7/26Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile
    • H04B7/2643Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile using time-division multiple access [TDMA]
    • H04B7/2656Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile using time-division multiple access [TDMA] for structure of frame, burst
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • H04W72/042
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/23Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal

Abstract

본 개시는 NR 시스템을 위한 복조 참조신호 패턴 설정 정보를 송신 또는 수신하는 방법 및 장치에 대한 것이다. 본 개시의 일 실시 예에 따른 무선 통신 시스템에서 복조 참조신호(DMRS) 패턴 설정 정보 시그널링하는 방법은, 기지국으로부터 상기 DMRS 패턴 설정 정보에 대한 시그널링 세트의 후보들에 대한 설정 정보를 상위계층 시그널링을 통하여 수신하는 단계; 상기 기지국으로부터 상기 시그널링 세트 후보들 중의 하나의 시그널링 세트를 지시하는 정보를 하향링크제어정보(DCI)를 통하여 수신하는 단계; 및 지시된 상기 하나의 시그널링 세트에 기초하여 결정된 DMRS 패턴에 따라서, 상기 DMRS를 수신하는 단계를 포함하고, 상기 시그널링 세트 후보들은, 기본 패턴 오버헤드, 추가 패턴 오버헤드, 기본 패턴 위치, 추가 패턴 위치, 또는 가상 셀 식별자 중의 둘 이상의 요소의 조합을 포함할 수 있다.

Description

NR 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치{METHOD AND APPARATUS FOR TRANSMITTING AND RECEIVING DEMODULATION REFERENCE SIGNAL PATTERN CONFIGURATION INFORMATION FOR NR SYSTEM}
본 개시는 무선 통신 시스템에 대한 것이며, 구체적으로는 NR 시스템을 위한 복조 참조신호의 패턴 설정 정보를 송신 또는 수신하는 방법 및 장치에 대한 것이다.
ITU(International Telecommunication Union)에서는 IMT(International Mobile Telecommunication) 프레임워크 및 표준에 대해서 개발하고 있으며, 최근에는 "IMT for 2020 and beyond"라 칭하여지는 프로그램을 통하여 5 세대(5G) 통신을 위한 논의를 진행중이다.
"IMT for 2020 and beyond" 에서 제시하는 요구사항들을 충족하기 위해서, 3GPP(3rd Generation Partnership Project) NR(New Radio) 시스템은 다양한 시나리오, 서비스 요구사항, 잠재적인 시스템 호환성 등을 고려하여 다양한 서브캐리어 스페이싱(sub-carrier spacing, SCS)을 지원하는 방향으로 논의되고 있다. 그러나, NR 시스템에서 지원하는 증가된 레이어 개수, 증가된 안테나 포트 개수, 다양한 동작 모드의 단말에 대한 다중 사용자 MIMO(Multi User-Multiple Input Multiple Output, MU-MIMO)를 지원하기 위한 복조 참조신호(DeModulation Reference Signal, DMRS)에 대한 패턴 설정(configuration), 및 패턴 설정 정보를 시그널링하는 방안에 대해서는 아직까지 구체적으로 정하여진 바 없다.
본 개시의 기술적 과제는 증가된 레이어 개수 및 증가된 안테나 포트를 지원하는 복조 참조신호의 패턴 설정 정보를 시그널링하는 방법 및 장치를 제공하는 것이다.
본 개시의 추가적인 기술적 과제는 복조 참조신호 패턴 설정의 시그널링 세트 후보에 기초하여, 동적으로 복조 참조신호 패턴 설정 정보를 시그널링하는 방법 및 장치를 제공하는 것이다.
본 개시에서 이루고자 하는 기술적 과제들은 이상에서 언급한 기술적 과제들로 제한되지 않으며, 언급하지 않은 또 다른 기술적 과제들은 아래의 기재로부터 본 개시가 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
본 개시의 일 양상에 따른 무선 통신 시스템에서 복조 참조신호(DMRS) 패턴 설정 정보 시그널링하는 방법은, 기지국으로부터 상기 DMRS 패턴 설정 정보에 대한 시그널링 세트의 후보들에 대한 설정 정보를 상위계층 시그널링을 통하여 수신하는 단계; 상기 기지국으로부터 상기 시그널링 세트 후보들 중의 하나의 시그널링 세트를 지시하는 정보를 하향링크제어정보(DCI)를 통하여 수신하는 단계; 및 지시된 상기 하나의 시그널링 세트에 기초하여 결정된 DMRS 패턴에 따라서, 상기 DMRS를 수신하는 단계를 포함하고, 상기 시그널링 세트 후보들은, 기본 패턴 오버헤드, 추가 패턴 오버헤드, 기본 패턴 위치, 추가 패턴 위치, 또는 가상 셀 식별자 중의 둘 이상의 요소의 조합을 포함할 수 있다.
본 개시에 대하여 위에서 간략하게 요약된 특징들은 후술하는 본 개시의 상세한 설명의 예시적인 양상일 뿐이며, 본 개시의 범위를 제한하는 것은 아니다.
본 개시에 따르면, 증가된 레이어 개수 및 증가된 안테나 포트를 지원하는 복조 참조신호의 패턴 설정 정보를 시그널링하는 방법 및 장치가 제공될 수 있다.
본 개시에 따르면, 복조 참조신호 패턴 설정의 시그널링 세트 후보에 기초하여, 동적으로 복조 참조신호 패턴 설정 정보를 시그널링하는 방법 및 장치가 제공될 수 있다.
본 개시에서 얻을 수 있는 효과는 이상에서 언급한 효과들로 제한되지 않으며, 언급하지 않은 또 다른 효과들은 아래의 기재로부터 본 개시가 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
도 1은 본 개시에 따른 DMRS 패턴의 예시들을 나타내는 도면이다.
도 2는 본 개시에 따른 DMRS 패턴의 추가적인 예시들을 나타내는 도면이다.
도 3 내지 도 10은 본 개시에 따른 하나의 PRB에서의 DMRS 패턴의 다양한 예시들을 나타내는 도면이다.
도 11은 본 개시에 따른 DMRS 패턴 설정 정보 시그널링 방법을 설명하기 위한 도면이다.
도 12는 본 개시에 따른 기지국 장치 및 단말 장치의 구성을 나타내는 도면이다.
이하에서는 첨부한 도면을 참고로 하여 본 개시의 실시 예에 대하여 본 개시가 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나, 본 개시는 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시 예에 한정되지 않는다.
본 개시의 실시 예를 설명함에 있어서 공지 구성 또는 기능에 대한 구체적인 설명이 본 개시의 요지를 흐릴 수 있다고 판단되는 경우에는 그에 대한 상세한 설명은 생략한다. 그리고, 도면에서 본 개시에 대한 설명과 관계없는 부분은 생략하였으며, 유사한 부분에 대해서는 유사한 도면 부호를 붙였다.
본 개시에 있어서, 어떤 구성요소가 다른 구성요소와 "연결", "결합" 또는 "접속"되어 있다고 할 때, 이는 직접적인 연결관계뿐만 아니라, 그 중간에 또 다른 구성요소가 존재하는 간접적인 연결관계도 포함할 수 있다. 또한 어떤 구성요소가 다른 구성요소를 "포함한다" 또는 "가진다"고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 배제하는 것이 아니라 또 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
본 개시에 있어서, 제1, 제2 등의 용어는 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용되며, 특별히 언급되지 않는 한 구성요소들간의 순서 또는 중요도 등을 한정하지 않는다. 따라서, 본 개시의 범위 내에서 일 실시 예에서의 제1 구성요소는 다른 실시 예에서 제2 구성요소라고 칭할 수도 있고, 마찬가지로 일 실시 예에서의 제2 구성요소를 다른 실시 예에서 제1 구성요소라고 칭할 수도 있다.
본 개시에 있어서, 서로 구별되는 구성요소들은 각각의 특징을 명확하게 설명하기 위함이며, 구성요소들이 반드시 분리되는 것을 의미하지는 않는다. 즉, 복수의 구성요소가 통합되어 하나의 하드웨어 또는 소프트웨어 단위로 이루어질 수도 있고, 하나의 구성요소가 분산되어 복수의 하드웨어 또는 소프트웨어 단위로 이루어질 수도 있다. 따라서, 별도로 언급하지 않더라도 이와 같이 통합된 또는 분산된 실시 예도 본 개시의 범위에 포함된다.
본 개시에 있어서, 다양한 실시 예에서 설명하는 구성요소들이 반드시 필수적인 구성요소들은 의미하는 것은 아니며, 일부는 선택적인 구성요소일 수 있다. 따라서, 일 실시 예에서 설명하는 구성요소들의 부분집합으로 구성되는 실시 예도 본 개시의 범위에 포함된다. 또한, 다양한 실시 예에서 설명하는 구성요소들에 추가적으로 다른 구성요소를 포함하는 실시 예도 본 개시의 범위에 포함된다.
본 개시는 무선 통신 네트워크를 대상으로 설명하며, 무선 통신 네트워크에서 이루어지는 동작은 해당 무선 통신 네트워크를 관할하는 시스템(예를 들어 기지국)에서 네트워크를 제어하고 신호를 송신 또는 수신하는 과정에서 이루어지거나, 해당 무선 네트워크에 결합한 단말에서 신호를 송신 또는 수신하는 과정에서 이루어질 수 있다.
기지국을 포함하는 다수의 네트워크 노드들(network nodes)로 이루어지는 네트워크에서 단말과의 통신을 위해 수행되는 다양한 동작들은 기지국 또는 기지국 이외의 다른 네트워크 노드들에 의해 수행될 수 있음은 자명하다. '기지국(BS: Base Station)'은 고정국(fixed station), Node B, eNodeB(eNB), gNodeB(gNB), 액세스 포인트(AP: Access Point) 등의 용어에 의해 대체될 수 있다. 또한, '단말(terminal)'은 UE(User Equipment), MS(Mobile Station), MSS(Mobile Subscriber Station), SS(Subscriber Station), 비-AP 스테이션(non-AP STA) 등의 용어로 대체될 수 있다.
본 개시에서, 채널을 전송 또는 수신한다는 것은 해당 채널을 통해서 정보 또는 신호를 전송 또는 수신한다는 의미를 포함한다. 예를 들어, 제어 채널을 전송한다는 것은, 제어 채널을 통해서 제어 정보 또는 신호를 전송한다는 것을 의미한다. 유사하게, 데이터 채널을 전송한다는 것은, 데이터 채널을 통해서 데이터 정보 또는 신호를 전송한다는 것을 의미한다.
이하의 설명에 있어서, 본 개시의 다양한 예시들이 적용되는 시스템을 기존의 시스템과 구별하기 위한 목적으로 NR 시스템이라는 용어를 사용하지만, 본 개시의 범위가 이러한 용어에 의해 제한되는 것은 아니다. 또한, 본 명세서에서의 NR 시스템이라는 용어는 다양한 서브캐리어 스페이싱(Sub-Carrier Spacing, SCS)을 지원할 수 있는 무선 통신 시스템의 예시로서 사용되지만, NR 시스템이라는 용어 자체가 복수의 SCS를 지원하는 무선 통신 시스템으로 제한되는 것은 아니다.
먼저 NR 시스템에서 고려하는 뉴머롤로지(numerology)에 대해서 설명한다.
NR 뉴머롤로지란, NR 시스템의 설계를 위해서 시간-주파수 도메인 상에서 자원 그리드를 생성하는 기본적인 요소 또는 인자에 대한 수치를 의미할 수 있다. 예를 들어, 3GPP LTE/LTE-A 시스템의 뉴머롤로지의 일례로서, 서브캐리어 스페이싱은 15kHz (또는 MBSFN(Multicast-Broadcast Single-Frequency Network)의 경우에는 7.5kHz)에 해당한다. 다만, 뉴머롤로지라는 용어가 서브캐리어 스페이싱만을 제한적으로 의미하는 것은 아니며, 서브캐리어 스페이싱과 연관 관계를 가지는(또는 서브캐리어 스페이싱을 기반으로 결정되는) CP(Cyclic Prefix) 길이, TTI(Transmit Time Interval) 길이, 소정의 시간 구간 내의 OFDM(Orthogonal Frequency Division Multiplexing) 심볼 개수, 하나의 OFDM 심볼의 듀레이션 등을 포함하는 의미이다. 즉, 서로 다른 뉴머롤로지는, 서브캐리어 스페이싱, CP 길이, TTI 길이, 소정의 시간 구간 내의 OFDM 심볼 개수, 또는 하나의 OFDM 심볼의 듀레이션 중의 하나 이상에서 상이한 값을 가지는 것에 의해서 서로 구분될 수 있다.
"IMT for 2020 and beyond"에서 제시하는 요구사항들을 충족시키기 위해서, 현재 3GPP NR 시스템은 다양한 시나리오, 다양한 서비스 요구사항, 잠재적인 새로운 시스템과의 호환성 등을 고려하여 복수의 뉴머롤로지를 고려하고 있다. 보다 구체적으로, 현존하는 무선 통신 시스템의 뉴머롤로지로는, "IMT for 2020 and beyond"에서 요구하는 보다 높은 주파수 대역, 보다 빠른 이동 속도, 보다 낮은 지연 등을 지원하기 어렵기 때문에, 새로운 뉴머롤로지를 정의하는 것이 필요하다.
예를 들어, NR 시스템은, eMBB(enhanced Mobile Broadband), mMTC(massive Machine Type Communications)/uMTC(Ultra Machine Type Communications), URLLC (Ultra-Reliable and Low Latency Communications) 등의 애플리케이션을 지원할 수 있다. 특히, URLLC 또는 eMBB 서비스에 대한 유저 플레인 레이턴시에 대한 요구사항은 상향링크에서 0.5ms 및 상향링크 및 하향링크 모두에서 4ms 이며, 이는 3GPP LTE(Long Term Evolution) 및 LTE-A(LTE-Advanced) 시스템의 10ms 의 레이턴시 요구사항에 비하여 상당한 레이턴시 감소를 요구한다.
이와 같이 다양한 시나리오 및 다양한 요구사항들을 하나의 NR 시스템에서 충족시키기 위해서는 다양한 뉴머롤로지를 지원하는 것이 요구된다. 특히, 기존의 LTE/LTE-A 시스템에서 하나의 서브캐리어 스페이싱(SCS)을 지원하는 것과 달리, 복수의 SCS를 지원하는 것이 요구된다.
복수의 SCS를 지원하는 것을 포함하는 NR 시스템을 위한 새로운 뉴머롤로지는, 기존의 700MHz 또는 2GHz 등의 주파수 범위(frequency range) 또는 캐리어(carrier)에서 넓은 대역폭을 사용할 수 없었던 문제를 해결하기 위해서, 6GHz 또는 40GHz와 같은 주파수 범위 또는 캐리어에서 동작하는 무선 통신 시스템을 가정하여 결정될 수도 있지만, 본 개시의 범위가 이에 제한되는 것은 아니다.
이와 같은 NR 시스템에서는 특정 물리 채널의 복조를 위한 복조 참조신호(DeModulation Reference Signal, DMRS)가 요구된다. 예를 들어, 물리 데이터 채널의 복조를 위한 DMRS, 물리 제어 채널의 복조를 위한 DMRS 등이 NR 시스템에서 정의될 수 있다.
구체적으로, NR 시스템에서는 단일 사용자(single user, SU)-MIMO 전송을 위해서 최대 8개 또는 최대 16개의 레이어(layer)들을 지원할 수 있고, 다중 사용자(multiple user, MU)-MIMO 전송을 위해서 최대 12개의 직교하는 레이어들을 지원할 수 있다. 이러한 레이어들은 안테나 포트(즉, 논리적 안테나)에 매핑되고, 물리 채널을 통하여 전송될 수 있다. 여기서, 물리 채널의 각각의 레이어 또는 안테나 포트를 통하여 전송되는 신호를 올바르게 복조하기 위해서, 해당 레이어 또는 안테나 포트에 대한 참조(reference) 신호가 필요하고, 이를 DMRS라 칭할 수 있다.
본 개시에서는, NR 시스템에서 증가한 레이어 개수 및 증가한 안테나 포트 개수를 지원하기 위해서, DMRS 매핑 시간-주파수 자원을 결정하고, 동일한 시간-주파수 자원 상에 매핑된 서로 다른 안테나 포트를 위한 DMRS를 다중화하기 위한 새로운 DMRS 설정(configuration) 및 이러한 DMRS 설정을 기지국이 각각의 단말에게 지시하기 위한 시그널링 방안에 에 대한 예시들에 대해서 설명한다.
이하에서는 NR 시스템을 위한 DMRS 레이어, 안테나 포트, 시퀀스, 다중화에 대한 본 개시의 다양한 예시들을 먼저 설명한다. 이러한 예시들은 NR 시스템에서 SU-MIMO 및 MU-MIMO의 요구사항들을 모두 지원할 수 있는 새로운 DMRS 설정에 대한 것이다. 또한, 이러한 예시들은 NR 시스템에서 기지국으로부터 단말로의 기본적인 DL 전송을 고려한 DMRS 설정 방안에 해당할 수도 있고, SL 및 DL을 모두 고려한 MU-MIMO를 위한 DMRS 설정 방안(즉, SL DMRS에 대한 설정 및 DL DMRS에 대한 설정)에 해당할 수도 있다. 본 개시의 범위는 이에 제한되는 것은 아니며, NR 시스템에서 지원할 수 있는 다양한 목적의 DMRS 설정의 예시들을 포함한다.
이하의 예시들에서, DMRS 직교 안테나 포트(이하, DMRS 안테나 포트)의 개수는 최대 12개인 것으로 가정한다. 예를 들어, DMRS 안테나 포트 번호 #1, #2, #3, #4, #5, #6, #7, #8, #9, #10, #11, #12를 정의한다. 그러나, 실제 DMRS 안테나 포트 번호는 다른 종류의 RS 안테나 포트 번호와 구분하기 위한 다른 번호가 주어질 수 있다. 만약 첫 번째 DMRS 안테나 포트 번호가 #p로 주어지면, 12개의 DMRS 안테나 포트 번호는 #p, #p+1, #p+2, #p+3, #p+4, #p+5, #p+6, #p+7, #p+8, #p+9, #p+10, #p+11로 할당될 수 있다.
또한, 각각의 단말에 대해서 할당될 수 있는 최대의 DMRS 레이어 개수는 최대 16개 또는 최대 8인 것으로 가정한다.
각각의 단말 당 할당가능한 DMRS 레이어 개수가 16개인 경우에, 각각의 레이어는 안테나 포트 및 시퀀스 종류의 구분되는 조합에 대응할 수 있다. 시퀀스 종류는, DMRS로 이용되는 시퀀스의 생성에 이용되는 스크램블링 식별자(scrambling ID, SCID)의 값에 의해서 구별될 수 있다. 예를 들어, SCID의 값으로 A를 이용하여 생성된 DMRS 시퀀스는, SCID의 값으로 B를 이용하여 생성된 DMRS 시퀀스와 구별될 수 있다. DMRS를 위한 안테나 포트-SCID 조합(combination)은 예를 들어 아래의 표 1과 같이 정의될 수 있고, 16개의 레이어의 각각은 하나의 조합에 대응할 수 있다.
combination antenna port scrambling ID
#1 #1 A
#2 #2 A
#3 #3 A
#4 #4 A
#5 #5 A
#6 #6 A
#7 #7 A
#8 #8 A
#9 #9 A
#10 #10 A
#11 #11 A
#12 #12 A
#13 #9 B
#14 #10 B
#15 #11 B
#16 #12 B
표 1의 예시에서, DMRS 안테나 포트 번호 #1에서 #8까지는 하나의 SCID(예를 들어, A)에 기초하여 생성된 시퀀스가 사용되고, DMRS 안테나 포트 번호 #9에서 #12까지는 두 개의 SCID(예를 들어, A 및 B)에 기초하여 생성된 시퀀스가 사용될 수 있다.
또한, SCID의 값으로 A=0이고 B=1일 수 있지만, 이에 제한되는 것은 아니다. 예를 들어, DMRS가 PN(Pseudo-random Noise) 시퀀스 기반일 경우, PN 시퀀스의 초기화 값은 상기 SCID를 포함할 수도 있다. 또는, PN 시퀀스 초기화 값은 셀(또는 단말 그룹), 시간 또는 주파수의 하나 이상에 특정한(specific) 값을 포함할 수도 있지만, 이에 제한되는 것은 아니다.
각각의 단말 당 할당 가능한 DMRS 레이어 개수가 8개인 경우에, 각각의 레이어는 DMRS 안테나 포트 번호 #1, #2, #3, #4, #5, #6, #7, #8, #9, #10, #11, #12 중의 임의의 8개의 안테나 포트의 어느 하나에 대응할 수 있다.
이하에서는 NR 시스템을 위한 DMRS 패턴의 예시들에 대해서 설명한다.
DMRS 패턴은 DMRS가 매핑되는 시간-주파수 자원, 및 동일한 시간-주파수 자원에 매핑되는 서로 다른 DMRS 안테나 포트의 다중화 방안을 포함한다.
NR 시스템에서 DMRS 매핑 자원은 시간 도메인 상에서의 하나의 슬롯(slot) 및 주파수 도메인 상에서의 12 개의 서브캐리어로 정의되는 물리 자원 블록(physical resource block, PRB) 단위로 정의된다. 여기서, 하나의 슬롯은 시간 도메인에서 SCS에 따라서 총 7 개의 심볼 또는 총 14개의 심볼에 해당하는 시간 단위를 의미한다. 또한, 하나의 심볼 및 하나의 서브캐리어에 해당하는 물리 자원 단위는 하나의 자원 요소(RE)라고 한다. 따라서, 하나의 PRB는 SCS에 따라서 7*12개의 RE 또는 14*12개의 RE를 포함할 수 있다.
NR 시스템을 위한 DMRS는, 기본적으로 하나의 슬롯 내에서 시간상 앞부분의 하나 또는 2 개의 연속하는 OFDM 심볼에 배치될 수 있으며, 추가적인 DMRS(예를 들어, 빠른 이동 속도로 인해 시간상 급변하는 채널을 지원할 필요가 있는 경우에 이용되는 DMRS)는 하나의 슬롯의 시간상 뒷부분에 배치될 수 있다.
이러한 추가적인 DMRS는 높은 도플러(high Doppler) 시나리오에 적용될 수 있으며, 슬롯 내 앞부분의 DMRS에 비하여 주파수 도메인 상에서 동일한 또는 낮은 밀도(density)를 가질 수도 있다.
또한, 적어도 CP(Cyclic Prefix)-OFDM의 경우에는, NR 시스템에서 하향링크(DL) 및 상향링크(UL)에 대하 공통적인 DMRS 구조가 지원될 수 있다. 예를 들어, 동일한 링크에 대한 DMRS 또는 상이한 링크에 대한 DMRS가 서로 직교(orthogonal)하도록 설정될 수 있다.
또한, DL DMRS 안테나 포트 다중화를 위해서, FDM(Frequency Division Multiplexing), TDM(Time Division Multiplexing) 또는 CDM(Code Division Multiplexing) 중의 하나 이상이 적용될 수 있다. CDM를 위한 다중화 자원으로 직교커버코드(OCC), 순환시프트(Cyclic Shift) 등의 코드 자원이 이용될 수 있다. 또한, CDM은 시간 도메인, 주파수 도메인 또는 시간 및 주파수 도메인에서 적용될 수 있다.
도 1은 본 개시에 따른 DMRS 패턴의 예시들을 나타내는 도면이다.
도 1의 예시에서는 12개의 DMRS 안테나 포트가 6 개의 CDM(code division multiplexing) 그룹으로 구성되는 경우를 나타낸다. 예를 들어, 아래의 표 2와 같이 2 개의 DMRS 안테나 포트가 하나의 CDM 그룹에 포함될 수 있다.
CDM group antenna port
#A #1, #2
#B #3, #4
#C #5, #6
#D #7, #8
#E #9, #10
#F #11, #12
표 2의 예시에서 서로 다른 CDM 그룹은 서로 다른 주파수 자원 또는 서로 다른 시간 자원 중의 하나 이상에 의해서 구분될 수 있다. 여기서, 주파수 자원은 서브캐리어일 수 있고, 시간 자원은 심볼일 수 있다. 즉, 서로 다른 CDM 그룹에 속한 DMRS 안테나 포트들은, 서로 다른 서브캐리어에 매핑됨으로써 FDM(frequency division multiplexing) 방식으로 다중화될 수도 있고, 서로 다른 OFDM 심볼에 매핑됨으로써 TDM(time division multiplexing) 방식으로 다중화될 수도 있고, 서로 다른 서브캐리어 및 서로 다른 OFDM 심볼 상에 매핑됨으로써 FDM 및 TDM 방식으로 다중화될 수도 있다.
하나의 동일한 CDM 그룹에 속한 2 개의 DMRS 안테나 포트들은 직교 커버 코드(OCC)에 의해서 구분될 수 있다. 2 개의 안테나 포트를 구분하기 위해서 길이 2의 OCC가 이용될 수 있다. 또한, OCC는 시간 도메인에서 적용되거나 주파수 도메인에서 적용될 수 있다. 예를 들어, 길이-2(length-2)의 OCC는 2 개의 OFDM 심볼에 걸쳐서 적용되거나, 2 개의 서브캐리어에 걸쳐서 적용될 수 있다.
도 1의 예시들에서는 하나의 PRB 내에서 DMRS가 매핑되는 RE들을 나타낸다. 심볼 인덱스 l은 하나의 슬롯에서 제어 영역을 제외한 첫 번째 심볼의 인덱스(예를 들어, l=2)에 해당할 수 있다. 또한 주파수 도메인에서 12개의 서브캐리어는 m 번째 PRB에 속한 서브캐리어들일 수 있다.
도 1(a)의 예시에서는 하나의 슬롯에서 최대 3 개의 심볼(즉, l, l+1 및 l+l')에 DMRS가 매핑되는 경우를 나타낸다. 여기서, l'는 2 초과의 값일 수 있다.
또한, 도 1(a)에서는 길이-2의 OCC가 주파수 도메인에서 적용되는 예시를 나타낸다. 구체적으로, 심볼 인덱스 l에는 CDM 그룹 #A, #B가 매핑되며, 이들은 서로 FDM 방식으로 구분될 수 있다. 심볼 인덱스 l+1에는 CDM 그룹 #C, #D가 매핑되며, 이들은 서로 FDM 방식으로 구분될 수 있다. 심볼 인덱스 l+l'에는 CDM 그룹 #E, #F가 매핑되며, 이들은 서로 FDM 방식으로 구분될 수 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 최대 3번 반복될 수 있다. 즉, 하나의 PRB에서 하나의 포트가 차지하는 최대 오버헤드는 3개의 RE라고 할 수 있다.
도 1(b)의 예시에서는 하나의 슬롯에서 최대 2 개의 심볼(즉, l, l+1)에 DMRS가 매핑되는 경우를 나타낸다.
또한, 도 1(b)에서는 길이-2의 OCC가 주파수 도메인에서 적용되는 예시를 나타낸다. 구체적으로, 심볼 인덱스 l에는 CDM 그룹 #A, #B, #C가 매핑되며, 이들은 서로 FDM 방식으로 구분될 수 있다. 심볼 인덱스 l+1에는 CDM 그룹 #D, #E, #F가 매핑되며, 이들은 서로 FDM 방식으로 구분될 수 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 최대 2번 반복될 수 있다. 즉, 하나의 PRB에서 하나의 포트가 차지하는 최대 오버헤드는 2개의 RE라고 할 수 있다.
도 1(c)의 예시에서는 하나의 슬롯에서 최대 4 개의 심볼(즉, l, l+1, l+l', l+l'+1)에 DMRS가 매핑되는 경우를 나타낸다.
또한, 도 1(c)에서는 길이-2의 OCC가 시간 도메인에서 적용되는 예시를 나타낸다. 구체적으로, 심볼 인덱스 l 및 l+1에는 CDM 그룹 #A, #B, #C, #D가 매핑되며, 이들은 서로 FDM 방식으로 구분될 수 있다. 심볼 인덱스 l+l' 및 l+l'+1에는 CDM 그룹 #E, #F가 매핑되며, 이들은 서로 FDM 방식으로 구분될 수 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 최대 3번 반복될 수 있다. 즉, 하나의 PRB에서 하나의 포트가 차지하는 최대 오버헤드는 3개의 RE라고 할 수 있다.
도 1(d)의 예시에서는 하나의 슬롯에서 최대 2 개의 심볼(즉, l, l+1)에 DMRS가 매핑되는 경우를 나타낸다.
또한, 도 1(d)에서는 길이-2의 OCC가 시간 도메인에서 적용되는 예시를 나타낸다. 구체적으로, 심볼 인덱스 l 및 l+1에는 CDM 그룹 #A, #B, #C, #D, #E, #F가 매핑되며, 이들은 서로 FDM 방식으로 구분될 수 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 최대 2번 반복될 수 있다. 즉, 하나의 PRB에서 하나의 포트가 차지하는 최대 오버헤드는 2개의 RE라고 할 수 있다.
도 2는 본 개시에 따른 DMRS 패턴의 추가적인 예시들을 나타내는 도면이다.
도 2의 예시에서는 12개의 DMRS 안테나 포트가 3 개의 CDM 그룹으로 구성되는 경우를 나타낸다. 예를 들어, 아래의 표 3과 같이 4 개의 DMRS 안테나 포트가 하나의 CDM 그룹에 포함될 수 있다.
CDM group antenna port
#A #1, #2, #3, #4
#B #5, #6, #7, #8
#C #9, #10, #11, #12
표 3의 예시에서 서로 다른 CDM 그룹은 서로 다른 주파수 자원 또는 서로 다른 시간 자원 중의 하나 이상에 의해서 구분될 수 있다. 여기서, 주파수 자원은 서브캐리어일 수 있고, 시간 자원은 심볼일 수 있다. 즉, 서로 다른 CDM 그룹에 속한 DMRS 안테나 포트들은, 서로 다른 서브캐리어에 매핑됨으로써 FDM 방식으로 다중화될 수도 있고, 서로 다른 OFDM 심볼에 매핑됨으로써 TDM 방식으로 다중화될 수도 있고, 서로 다른 서브캐리어 및 서로 다른 OFDM 심볼 상에 매핑됨으로써 FDM 및 TDM 방식으로 다중화될 수도 있다.
하나의 동일한 CDM 그룹에 속한 4 개의 DMRS 안테나 포트들은 OCC에 의해서 구분될 수 있다. 4 개의 안테나 포트를 구분하기 위해서 길이 4의 OCC가 이용될 수 있다. 또한, OCC는 시간 도메인에서 적용되거나 주파수 도메인에서 적용되거나 또는 시간-주파수 도메인에서 적용될 수 있다. 예를 들어, 길이-4(length-4)의 OCC는 4 개의 OFDM 심볼에 걸쳐서 적용되거나, 4 개의 서브캐리어에 걸쳐서 적용되거나, 2개의 OFDM 심볼 및 2 개의 서브캐리어에 걸쳐서 적용될 수 있다.
도 2의 예시들에서는 하나의 PRB 내에서 DMRS가 매핑되는 RE들을 나타낸다. 심볼 인덱스 l은 하나의 슬롯에서 제어 영역을 제외한 첫 번째 심볼의 인덱스(예를 들어, l=2)에 해당할 수 있다. 또한 주파수 도메인에서 12개의 서브캐리어는 m 번째 PRB에 속한 서브캐리어들일 수 있다.
도 2(a)의 예시에서는 하나의 슬롯에서 최대 3 개의 심볼(즉, l, l+1 및 l+l')에 DMRS가 매핑되는 경우를 나타낸다. 여기서, l'는 2 초과의 값일 수 있다.
또한, 도 2(a)에서는 길이-4의 OCC가 주파수 도메인에서 적용되는 예시를 나타낸다. 구체적으로, 심볼 인덱스 l에는 CDM 그룹 #A가 매핑되고, 심볼 인덱스 l+1에는 CDM 그룹 #B가 매핑되며, 심볼 인덱스 l+l'에는 CDM 그룹 #C가 매핑될 수 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 최대 3번 반복될 수 있다. 즉, 하나의 PRB에서 하나의 포트가 차지하는 최대 오버헤드는 3개의 RE라고 할 수 있다.
도 2(b)의 예시에서는 하나의 슬롯에서 최대 2 개의 심볼(즉, l, l+1)에 DMRS가 매핑되는 경우를 나타낸다.
또한, 도 2(b)에서는 길이-4의 OCC가 주파수 도메인에서 적용되는 예시를 나타낸다.
예를 들어, 심볼 인덱스 l에는 CDM 그룹 #A, #B, #C가 매핑되고, 이들은 서로 FDM 방식으로 구분될 수 있다. 심볼 인덱스 l+1에는 CDM 그룹 #A, #B, #C가 매핑되고, 이들은 서로 FDM 방식으로 구분될 수 있다. 여기서, 각각의 CDM 그룹은 오버헤드에 따라서 하나의 심볼에만 구성될 수도 있고, 두 개의 심볼 모두에 구성될 수도 있다.
즉, CDM 그룹 #A, CDM 그룹 #B, CDM 그룹 #C 각각은 심볼 인덱스 l에 구성되고, 오버헤드에 따라서 심볼 인덱스 l+1에 추가적으로 구성될 수도 있다. 또는, CDM 그룹 #A는 심볼 인덱스 l에만 오버헤드에 따라서 1번 또는 2번 반복 구성되고, CDM 그룹 #C는 심볼 인덱스 l+1에만 오버헤드에 따라서 1번 또는 2번 반복 구성되고, CDM 그룹 #C는 오버헤드에 따라서 심볼 인덱스 l에만 구성되거나 심볼 인덱스 l과 심볼 인덱스 l+1 모두에 구성될 수도 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 최대 2번 반복될 수 있다. 즉, 하나의 PRB에서 하나의 포트가 차지하는 최대 오버헤드는 2개의 RE라고 할 수 있다.
도 2(c)의 예시에서는 하나의 슬롯에서 최대 4 개의 심볼(즉, l, l+1, l+l', l+l'+1)에 DMRS가 매핑되는 경우를 나타낸다.
또한, 도 2(c)에서는 길이-4의 OCC가 시간-주파수 도메인에서 적용되는 예시를 나타낸다. 구체적으로, 심볼 인덱스 l 및 l+1에는 CDM 그룹 #A, #B가 매핑되고, 이들은 서로 FDM 방식으로 구분될 수 있다. 심볼 인덱스 l+l' 및 l+l'+1에는 CDM 그룹 #C가 매핑될 수 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 최대 3번 반복될 수 있다. 즉, 하나의 PRB에서 하나의 포트가 차지하는 최대 오버헤드는 3개의 RE라고 할 수 있다.
도 2(d)의 예시에서는 하나의 슬롯에서 최대 2 개의 심볼(즉, l, l+1)에 DMRS가 매핑되는 경우를 나타낸다.
또한, 도 2(d)에서는 길이-4의 OCC가 시간-주파수 도메인에서 적용되는 예시를 나타낸다. 구체적으로, 심볼 인덱스 l 및 l+1에는 CDM 그룹 #A, #B, #C가 매핑되고, 이들은 서로 FDM 방식으로 구분될 수 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 최대 2번 반복될 수 있다. 즉, 하나의 PRB에서 하나의 포트가 차지하는 최대 오버헤드는 2개의 RE라고 할 수 있다.
이하에서는 본 개시에 따른 DMRS 패턴의 보다 구체적인 예시들에 대해서 설명한다. 이하에서 설명하는 DMRS 패턴의 예시들에서는 시간 도메인에서 하나의 슬롯(예를 들어, n 번째 슬롯) 및 주파수 도메인에서 12개의 서브캐리어에 대응하는 하나의 PRB(예를 들어, m 번째 PRB)에서의 DMRS 패턴을 나타낸다. 예시적인 DMRS 패턴은 추가적인 하나 이상의 슬롯 또는 하나 이상의 PRB에서 반복될 수 있다.
이하에서 설명하는 도 3 내지 도 6의 예시는 상기 도 1 및 표 2의 예시와 같이 하나의 CDM 그룹에 2 개의 DMRS 안테나 포트가 매핑되고, 총 12개의 DMRS 안테나 포트에 대해서 총 6개의 CDM 그룹이 구성될 수 있다.
도 3은 본 개시에 따른 하나의 PRB에서의 DMRS 패턴의 예시를 나타내는 도면이다.
도 3의 예시들은 도 1(a)와 같은 DMRS 패턴과 유사한 구체적인 예시들에 해당할 수 있다. 즉, 도 3의 DMRS 패턴에서는 기본적으로, 첫 번째 심볼에는 서로 FDM 방식으로 구분되는 CDM 그룹 #A, #B가 매핑되며, 두 번째 심볼에는 서로 FDM 방식으로 구분되는 CDM 그룹 #C, #D가 매핑되며, 세 번째 심볼에는 서로 FDM 방식으로 구분되는 CDM 그룹 #E, #F가 매핑될 수 있다.
먼저 도 3(a)를 참조하여 OCC 매핑 방식에 대해서 설명한다.
도 3(a)에서 나타내는 바와 같이 모든 경우에 있어서, 각각의 CDM 그룹이 매핑되는 하나의 심볼 내에 주파수 축 상에 2개의 RE에 대하여, 첫 번째 RE(예를 들어, 낮은 서브캐리어 인덱스를 가지는 RE)에는 OCC 값으로 a를 적용하고, 두 번째 RE(예를 들어, 높은 서브캐리어 인덱스를 가지는 RE)에는 OCC 값으로 b를 적용할 수 있다. OCC 값 a와 b는 아래의 표 4와 같이 주어질 수 있다.
OCC value 1st antenna port
in each CDM group
2nd antenna port
in each CDM group
a +1 +1
b +1 -1
예를 들어, CDM 그룹 #A의 DMRS 안테나 포트 #1에 대해서는 주파수 방향의 2 개의 RE에 걸쳐서 +1, +1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #2에 대해서는 주파수 방향의 2 개의 RE에 걸쳐서 +1, -1의 OCC가 적용될 수 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 1번 반복(도 3(b)), 2번 반복(도 3(c)), 또는 3번 반복(도 3(d))하여 구성될 수 있다.
도 3(b)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 1번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 1 RE(즉, 1RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 2 개의 RE에 매핑되고, 하나의 CDM 그룹에는 2 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 1개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 3(b)에서는 각각의 CDM 그룹은 하나의 심볼 내에서 주파수축의 2개의 연속적인 또는 불연속적인 RE들에 대해 주파수축으로 길이-2의 OCC에 의한 CDM(즉, CDM2)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 1번 반복(즉, 하나의 PRB 내에서 2개의 DMRS 안테나 포트를 위해 2개의 RE 사용)하는 예시를 나타낼 뿐, 도 3(b)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 3(c)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 2번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 2 RE(즉, 2RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 4 개의 RE에 매핑되고, 하나의 CDM 그룹에는 2 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 2개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 3(c)에서는 각각의 CDM 그룹은 하나의 심볼 내에서 주파수축의 2개의 연속적인 또는 불연속적인 RE들에 대해 주파수축으로 길이-2의 OCC에 의한 CDM(즉, CDM2)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 2번 반복(즉, 하나의 PRB 내에서 2개의 DMRS 안테나 포트를 위해 4개의 RE 사용)하는 예시를 나타낼 뿐, 도 3(c)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 3(d)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 3번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 3 RE(즉, 3RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 6 개의 RE에 매핑되고, 하나의 CDM 그룹에는 2 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 3개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 3(d)에서는 각각의 CDM 그룹은 하나의 심볼 내에서 주파수축의 2개의 연속적인 또는 불연속적인 RE들에 대해 주파수축으로 길이-2의 OCC에 의한 CDM(즉, CDM2)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 3번 반복(즉, 하나의 PRB 내에서 2개의 DMRS 안테나 포트를 위해 6개의 RE 사용)하는 예시를 나타낼 뿐, 도 3(d)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 3(b) 내지 3(d)와 같은 기본 패턴을 이용하여, 높은 도플러 시나리오를 고려하여 슬롯의 뒷부분에 추가적인 DMRS를 매핑할 수 있다.
구체적으로, 도 3(b) 내지 3(d)에서 DMRS가 매핑되는 패턴(도 1(a)의 예시에서처럼 구체적인 심볼 인덱스 및 서브캐리어 인덱스를 제외하고 시간/주파수 상에서 DMRS가 매핑되는 RE들의 상대적인 위치를 나타낸 패턴)을 패턴 1-1, 1-2, 1-3이라고 각각 정의할 수 있다. 이에 기초하여, 아래의 표 5와 같이 하나의 슬롯 내의 시간상 앞 부분에 기본 패턴에 따른 DMRS를 매핑하고, 동일한 슬롯 내의 시간상 뒷 부분에 추가 패턴에 따른 DMRS를 매핑할 수도 있다.
DMRS 패턴 실시예 기본 패턴
(슬롯 앞 부분)
추가 패턴
(슬롯 뒷 부분)
1 1-1 없음
2 1-2 없음
3 1-3 없음
4 1-1 1-1
5 1-1 1-2
6 1-1 1-3
7 1-2 1-1
8 1-2 1-2
9 1-2 1-3
10 1-3 1-1
11 1-3 1-2
12 1-3 1-3
도 3(e) 및 도 3(f)의 예시는, 상기 표 5의 DMRS 패턴 실시예 10 및 12에 각각 대응한다.
도 4는 본 개시에 따른 하나의 PRB에서의 DMRS 패턴의 추가적인 예시를 나타내는 도면이다.
도 4의 예시들은 도 1(b)와 같은 DMRS 패턴과 유사한 구체적인 예시들에 해당할 수 있다. 즉, 도 4의 DMRS 패턴에서는 기본적으로, 첫 번째 심볼에는 서로 FDM 방식으로 구분되는 CDM 그룹 #A, #B, #C가 매핑되며, 두 번째 심볼에는 서로 FDM 방식으로 구분되는 CDM 그룹 #D, #E, #F가 매핑될 수 있다.
먼저 도 4(a)를 참조하여 OCC 매핑 방식에 대해서 설명한다.
도 4(a)에서 나타내는 바와 같이 모든 경우에 있어서, 각각의 CDM 그룹이 매핑되는 하나의 심볼 내에 주파수 축 상에 2개의 RE에 대하여, 첫 번째 RE(예를 들어, 낮은 서브캐리어 인덱스를 가지는 RE)에는 OCC 값으로 a를 적용하고, 두 번째 RE(예를 들어, 높은 서브캐리어 인덱스를 가지는 RE)에는 OCC 값으로 b를 적용할 수 있다. OCC 값 a와 b는 아래의 표 6과 같이 주어질 수 있다.
OCC value 1st antenna port
in each CDM group
2nd antenna port
in each CDM group
A +1 +1
B +1 -1
예를 들어, CDM 그룹 #A의 DMRS 안테나 포트 #1에 대해서는 주파수 방향의 2 개의 RE에 걸쳐서 +1, +1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #2에 대해서는 주파수 방향의 2 개의 RE에 걸쳐서 +1, -1의 OCC가 적용될 수 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 1번 반복(도 4(b)), 또는 2번 반복(도 4(c))하여 구성될 수 있다.
도 4(b)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 1번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 1 RE(즉, 1RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 2 개의 RE에 매핑되고, 하나의 CDM 그룹에는 2 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 1개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 4(b)에서는 각각의 CDM 그룹은 하나의 심볼 내에서 주파수축의 2개의 연속적인 또는 불연속적인 RE들에 대해 주파수축으로 길이-2의 OCC에 의한 CDM(즉, CDM2)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 1번 반복(즉, 하나의 PRB 내에서 2개의 DMRS 안테나 포트를 위해 2개의 RE 사용)하는 예시를 나타낼 뿐, 도 4(b)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 4(c)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 2번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 2 RE(즉, 2RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 4 개의 RE에 매핑되고, 하나의 CDM 그룹에는 2 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 2개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 4(c)에서는 각각의 CDM 그룹은 하나의 심볼 내에서 주파수축의 2개의 연속적인 또는 불연속적인 RE들에 대해 주파수축으로 길이-2의 OCC에 의한 CDM(즉, CDM2)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 2번 반복(즉, 하나의 PRB 내에서 2개의 DMRS 안테나 포트를 위해 4개의 RE 사용)하는 예시를 나타낼 뿐, 도 4(c)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 4(b) 및 4(c)와 같은 기본 패턴을 이용하여, 높은 도플러 시나리오를 고려하여 슬롯의 뒷부분에 추가적인 DMRS를 매핑할 수 있다.
구체적으로, 도 4(b) 및 4(c)에서 DMRS가 매핑되는 패턴(도 1(b)의 예시에서처럼 구체적인 심볼 인덱스 및 서브캐리어 인덱스를 제외하고 시간/주파수 상에서 DMRS가 매핑되는 RE들의 상대적인 위치를 나타낸 패턴)을 패턴 2-1 및 2-2라고 각각 정의할 수 있다. 이에 기초하여, 아래의 표 7와 같이 하나의 슬롯 내의 시간상 앞 부분에 기본 패턴에 따른 DMRS를 매핑하고, 동일한 슬롯 내의 시간상 뒷 부분에 추가 패턴에 따른 DMRS를 매핑할 수도 있다.
DMRS 패턴 실시예 기본 패턴
(슬롯 앞 부분)
추가 패턴
(슬롯 뒷 부분)
13 2-1 없음
14 2-2 없음
15 2-1 2-1
16 2-1 2-2
17 2-2 2-1
18 2-2 2-2
도 4(d) 및 도 4(e)의 예시는, 상기 표 7의 DMRS 패턴 실시예 17 및 18에 각각 대응한다.
추가적인 예시로서, 패턴 2-1 및 2-2에 기초하여, 아래의 표 8과 같이 하나의 슬롯 내의 시간상 앞 부분에 기본 패턴에 따른 DMRS를 매핑하고, 동일한 슬롯 내의 시간상 뒷 부분에 제 1 추가 패턴 및 제 2 추가 패턴에 따른 DMRS를 매핑할 수도 있다.
DMRS 패턴 실시예 기본 패턴
(슬롯 앞 부분)
제 1 추가 패턴
(슬롯 뒷 부분)
제 2 추가 패턴
(슬롯 뒷 부분)
19 2-1 없음 없음
20 2-2 없음 없음
21 2-1 2-1 없음
22 2-1 2-2 없음
23 2-2 2-1 없음
24 2-2 2-2 없음
25 2-1 2-1 2-1
26 2-1 2-1 2-2
27 2-1 2-2 2-1
28 2-1 2-2 2-2
29 2-2 2-1 2-1
30 2-2 2-1 2-2
31 2-2 2-2 2-1
32 2-2 2-2 2-2
도 4(f) 및 도 4(g)의 예시는, 상기 표 8의 DMRS 패턴 실시예 29 및 32에 각각 대응한다.
도 5는 본 개시에 따른 하나의 PRB에서의 DMRS 패턴의 추가적인 예시를 나타내는 도면이다.
도 5의 예시들은 도 1(c)와 같은 DMRS 패턴과 유사한 구체적인 예시들에 해당할 수 있다. 즉, 도 5의 DMRS 패턴에서는 기본적으로, 첫 번째 및 두 번째 심볼에는 서로 FDM 방식으로 구분되는 CDM 그룹 #A, #B, #C, #D가 매핑되며, 세 번째 및 네 번째 심볼에는 서로 FDM 방식으로 구분되는 CDM 그룹 #E, #F가 매핑될 수 있다.
먼저 도 5(a)를 참조하여 OCC 매핑 방식에 대해서 설명한다.
도 5(a)에서 나타내는 바와 같이, 각각의 CDM 그룹이 매핑되는 2 개의 심볼 내에 주파수 축 상에 동일 또는 상이한 2개의 RE에 대하여, 케이스 #1의 매핑 방식과 케이스 #2의 매핑 방식을 주파수 방향으로 교대로 적용할 수 있다. 케이스 #1의 매핑 방식에 따르면 첫 번째 RE(예를 들어, 낮은 심볼 인덱스를 가지는 RE)에는 OCC 값으로 a를 적용하고, 두 번째 RE(예를 들어, 높은 심볼 인덱스를 가지는 RE)에는 OCC 값으로 b를 적용할 수 있다. 케이스 #2의 매핑 방식에 따르면 첫 번째 RE(예를 들어, 낮은 심볼 인덱스를 가지는 RE)에는 OCC 값으로 b를 적용하고, 두 번째 RE(예를 들어, 높은 심볼 인덱스를 가지는 RE)에는 OCC 값으로 a를 적용할 수 있다.
이와 같이 케이스 #1과 케이스 #2를 주파수 방향으로 교대로 적용하는 것은, 하나의 심볼 상에서 동일한 OCC 값(예를 들어, a)만이 매핑되는 경우의 전력 균형(power balancing)이 문제가 될 수 있기 때문에, 하나의 심볼에 서로 다른 OCC 값인 a 및 b가 교대로 매핑되도록 하기 위함이다.
예를 들어, 각각의 CDM 그룹이 매핑되는 두 개의 심볼에 대해서 주파수 축 상에서 CDM 그룹이 C 번 반복되는 경우, 각각의 반복의 인덱스를 0, 1, ..., C-1이라고 하면, 짝수 번째 반복 인덱스에서 케이스 #1가 적용되고, 홀수 번째 반복 인덱스에서 케이스 #2가 적용될 수 있다.
OCC 값 a와 b는 아래의 표 9와 같이 주어질 수 있다.
OCC value 1st antenna port
in each CDM group
2nd antenna port
in each CDM group
a +1 +1
b +1 -1
예를 들어, CDM 그룹 #A의 DMRS 안테나 포트 #1에 대해서는 시간 방향의 2 개의 RE에 걸쳐서 +1, +1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #2에 대해서는 시간 방향의 2 개의 RE에 걸쳐서 +1, -1의 OCC가 적용될 수 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 1번 반복(도 5(b)), 2번 반복(도 5(c)), 또는 3번 반복(도 5(d))하여 구성될 수 있다.
도 5(b)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 1번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 1 RE(즉, 1RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 2 개의 RE에 매핑되고, 하나의 CDM 그룹에는 2 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 1개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 5(b)에서는 각각의 CDM 그룹은 연속적인 또는 불연속적인 2 개의 심볼 내에서 주파수 축으로 동일한 또는 상이한 2개의 RE들에 대해 시간 축으로 길이-2의 OCC에 의한 CDM(즉, CDM2)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 1번 반복(즉, 하나의 PRB 내에서 2개의 DMRS 안테나 포트를 위해 2개의 RE 사용)하는 예시를 나타낼 뿐, 도 5(b)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 5(c)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 2번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 2 RE(즉, 2RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 4 개의 RE에 매핑되고, 하나의 CDM 그룹에는 2 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 2개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 5(c)에서는 각각의 CDM 그룹은 연속적인 또는 불연속적인 2 개의 심볼 내에서 주파수 축으로 동일한 또는 상이한 2개의 RE들에 대해 시간 축으로 길이-2의 OCC에 의한 CDM(즉, CDM2)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 2번 반복(즉, 하나의 PRB 내에서 2개의 DMRS 안테나 포트를 위해 4개의 RE 사용)하는 예시를 나타낼 뿐, 도 5(c)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 5(d)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 3번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 3 RE(즉, 3RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 6 개의 RE에 매핑되고, 하나의 CDM 그룹에는 2 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 3개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 5(d)에서는 각각의 CDM 그룹은 연속적인 또는 불연속적인 2 개의 심볼 내에서 주파수 축으로 동일한 또는 상이한 2개의 RE들에 대해 시간 축으로 길이-2의 OCC에 의한 CDM(즉, CDM2)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 3번 반복(즉, 하나의 PRB 내에서 2개의 DMRS 안테나 포트를 위해 6개의 RE 사용)하는 예시를 나타낼 뿐, 도 5(d)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 5(b) 내지 5(d)와 같은 기본 패턴을 이용하여, 높은 도플러 시나리오를 고려하여 슬롯의 뒷부분에 추가적인 DMRS를 매핑할 수 있다.
구체적으로, 도 5(b) 내지 5(d)에서 DMRS가 매핑되는 패턴(도 1(c)의 예시에서처럼 구체적인 심볼 인덱스 및 서브캐리어 인덱스를 제외하고 시간/주파수 상에서 DMRS가 매핑되는 RE들의 상대적인 위치를 나타낸 패턴)을 패턴 3-1, 3-2, 3-3이라고 각각 정의할 수 있다. 이에 기초하여, 아래의 표 10과 같이 하나의 슬롯 내의 시간상 앞 부분에 기본 패턴에 따른 DMRS를 매핑하고, 동일한 슬롯 내의 시간상 뒷 부분에 추가 패턴에 따른 DMRS를 매핑할 수도 있다.
DMRS 패턴 실시예 기본 패턴
(슬롯 앞 부분)
추가 패턴
(슬롯 뒷 부분)
33 3-1 없음
34 3-2 없음
35 3-3 없음
36 3-1 3-1
37 3-1 3-2
38 3-1 3-3
39 3-2 3-1
40 3-2 3-2
41 3-2 3-3
42 3-3 3-1
43 3-3 3-2
44 3-3 3-3
도 5(e) 및 도 5(f)의 예시는, 상기 표 10의 DMRS 패턴 실시예 42 및 44에 각각 대응한다.
도 6은 본 개시에 따른 하나의 PRB에서의 DMRS 패턴의 추가적인 예시를 나타내는 도면이다.
도 6의 예시들은 도 1(d)와 같은 DMRS 패턴과 유사한 구체적인 예시들에 해당할 수 있다. 즉, 도 6의 DMRS 패턴에서는 기본적으로, 첫 번째 및 두 번째 심볼에는 서로 FDM 방식으로 구분되는 CDM 그룹 #A, #B, #C, #D, #E, #F가 매핑될 수 있다.
먼저 도 6(a)를 참조하여 OCC 매핑 방식에 대해서 설명한다.
도 6(a)에서 나타내는 바와 같이, 각각의 CDM 그룹이 매핑되는 2 개의 심볼 내에 주파수 축 상에 동일 또는 상이한 2개의 RE에 대하여, 케이스 #1의 매핑 방식과 케이스 #2의 매핑 방식을 주파수 방향으로 교대로 적용할 수 있다. 케이스 #1의 매핑 방식에 따르면 첫 번째 RE(예를 들어, 낮은 심볼 인덱스를 가지는 RE)에는 OCC 값으로 a를 적용하고, 두 번째 RE(예를 들어, 높은 심볼 인덱스를 가지는 RE)에는 OCC 값으로 b를 적용할 수 있다. 케이스 #2의 매핑 방식에 따르면 첫 번째 RE(예를 들어, 낮은 심볼 인덱스를 가지는 RE)에는 OCC 값으로 b를 적용하고, 두 번째 RE(예를 들어, 높은 심볼 인덱스를 가지는 RE)에는 OCC 값으로 a를 적용할 수 있다.
이와 같이 케이스 #1과 케이스 #2를 주파수 방향으로 교대로 적용하는 것은, 하나의 심볼 상에서 동일한 OCC 값(예를 들어, a)만이 매핑되는 경우의 전력 균형(power balancing)이 문제가 될 수 있기 때문에, 하나의 심볼에 서로 다른 OCC 값인 a 및 b가 교대로 매핑되도록 하기 위함이다.
예를 들어, 각각의 CDM 그룹이 매핑되는 두 개의 심볼에 대해서 주파수 축 상에서 CDM 그룹이 C 번 반복되는 경우, 각각의 반복의 인덱스를 0, 1, ..., C-1이라고 하면, 짝수 번째 반복 인덱스에서 케이스 #1가 적용되고, 홀수 번째 반복 인덱스에서 케이스 #2가 적용될 수 있다.
OCC 값 a와 b는 아래의 표 11과 같이 주어질 수 있다.
OCC value 1st antenna port
in each CDM group
2nd antenna port
in each CDM group
a +1 +1
b +1 -1
예를 들어, CDM 그룹 #A의 DMRS 안테나 포트 #1에 대해서는 시간 방향의 2 개의 RE에 걸쳐서 +1, +1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #2에 대해서는 시간 방향의 2 개의 RE에 걸쳐서 +1, -1의 OCC가 적용될 수 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 1번 반복(도 6(b)), 또는 2번 반복(도 4(c))하여 구성될 수 있다.
도 6(b)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 1번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 1 RE(즉, 1RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 2 개의 RE에 매핑되고, 하나의 CDM 그룹에는 2 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 1개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 6(b)에서는 각각의 CDM 그룹은 연속적인 또는 불연속적인 2 개의 심볼 내에서 주파수 축으로 동일한 또는 상이한 2개의 RE들에 대해 시간 축으로 길이-2의 OCC에 의한 CDM(즉, CDM2)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 1번 반복(즉, 하나의 PRB 내에서 2개의 DMRS 안테나 포트를 위해 2개의 RE 사용)하는 예시를 나타낼 뿐, 도 6(b)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 6(c)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 2번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 2 RE(즉, 2RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 4 개의 RE에 매핑되고, 하나의 CDM 그룹에는 2 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 2개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 6(c)에서는 각각의 CDM 그룹은 연속적인 또는 불연속적인 2 개의 심볼 내에서 주파수 축으로 동일한 또는 상이한 2개의 RE들에 대해 시간 축으로 길이-2의 OCC에 의한 CDM(즉, CDM2)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 2번 반복(즉, 하나의 PRB 내에서 2개의 DMRS 안테나 포트를 위해 4개의 RE 사용)하는 예시를 나타낼 뿐, 도 6(c)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 6(b) 및 6(c)와 같은 기본 패턴을 이용하여, 높은 도플러 시나리오를 고려하여 슬롯의 뒷부분에 추가적인 DMRS를 매핑할 수 있다.
구체적으로, 도 6(b) 및 6(c)에서 DMRS가 매핑되는 패턴(도 1(a)의 예시에서처럼 구체적인 심볼 인덱스 및 서브캐리어 인덱스를 제외하고 시간/주파수 상에서 DMRS가 매핑되는 RE들의 상대적인 위치를 나타낸 패턴)을 패턴 4-1 및 4-2라고 각각 정의할 수 있다. 이에 기초하여, 아래의 표 12와 같이 하나의 슬롯 내의 시간상 앞 부분에 기본 패턴에 따른 DMRS를 매핑하고, 동일한 슬롯 내의 시간상 뒷 부분에 추가 패턴에 따른 DMRS를 매핑할 수도 있다.
DMRS 패턴 실시예 기본 패턴
(슬롯 앞 부분)
추가 패턴
(슬롯 뒷 부분)
45 4-1 없음
46 4-2 없음
47 4-1 4-1
48 4-1 4-2
49 4-2 4-1
50 4-2 4-2
도 6(d) 및 도 6(e)의 예시는, 상기 표 12의 DMRS 패턴 실시예 49 및 50에 각각 대응한다.
추가적인 예시로서, 패턴 4-1 및 4-2에 기초하여, 아래의 표 13과 같이 하나의 슬롯 내의 시간상 앞 부분에 기본 패턴에 따른 DMRS를 매핑하고, 동일한 슬롯 내의 시간상 뒷 부분에 제 1 추가 패턴 및 제 2 추가 패턴에 따른 DMRS를 매핑할 수도 있다.
DMRS 패턴 실시예 기본 패턴
(슬롯 앞 부분)
제 1 추가 패턴
(슬롯 뒷 부분)
제 2 추가 패턴
(슬롯 뒷 부분)
51 4-1 없음 없음
52 4-2 없음 없음
53 4-1 4-1 없음
54 4-1 4-2 없음
55 4-2 4-1 없음
56 4-2 4-2 없음
57 4-1 4-1 4-1
58 4-1 4-1 4-2
59 4-1 4-2 4-1
60 4-1 4-2 4-2
61 4-2 4-1 4-1
62 4-2 4-1 4-2
63 4-2 4-2 4-1
64 4-2 4-2 4-2
도 6(f) 및 도 6(g)의 예시는, 상기 표 13의 DMRS 패턴 실시예 61 및 64에 각각 대응한다.
이하에서 설명하는 도 7 내지 도 10의 예시는 상기 도 2 및 표 3의 예시와 같이 하나의 CDM 그룹에 4 개의 DMRS 안테나 포트가 매핑되고, 총 12개의 DMRS 안테나 포트에 대해서 총 3개의 CDM 그룹이 구성될 수 있다.
도 7은 본 개시에 따른 하나의 PRB에서의 DMRS 패턴의 추가적인 예시를 나타내는 도면이다.
도 7의 예시들은 도 2(a)와 같은 DMRS 패턴과 유사한 구체적인 예시들에 해당할 수 있다. 즉, 도 7의 DMRS 패턴에서는 기본적으로, 첫 번째 심볼에는 CDM 그룹 #A가 매핑되며, 두 번째 심볼에는 CDM 그룹 #B가 매핑되며, 세 번째 심볼에는 CDM 그룹 #C가 매핑될 수 있다.
먼저 도 7(a)를 참조하여 OCC 매핑 방식에 대해서 설명한다.
도 7(a)에서 나타내는 바와 같이 모든 경우에 있어서, 각각의 CDM 그룹이 매핑되는 하나의 심볼 내에 주파수 축 상에 4개의 RE에 대하여, 첫 번째 RE(예를 들어, 가장 낮은 서브캐리어 인덱스를 가지는 RE)에는 OCC 값으로 a를 적용하고, 두 번째 RE(예를 들어, 2 번째로 낮은 서브캐리어 인덱스를 가지는 RE)에는 OCC 값으로 b를 적용하고, 세 번째 RE(예를 들어, 3 번째로 낮은 서브캐리어 인덱스를 가지는 RE)에는 OCC 값으로 c를 적용하고, 네 번째 RE(예를 들어, 가장 높은 서브캐리어 인덱스를 가지는 RE)에는 OCC 값으로 d를 적용할 수 있다.
OCC 값 a, b, c 및 d는 아래의 표 14와 같이 주어질 수 있다.
OCC value 1st antenna port
in each CDM group
2nd antenna port
in each CDM group
3rd antenna port
in each CDM group
4th antenna port
in each CDM group
a +1 +1 +1 +1
b +1 -1 +1 -1
c +1 +1 -1 -1
d +1 -1 -1 +1
예를 들어, CDM 그룹 #A의 DMRS 안테나 포트 #1에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, +1, +1, +1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #2에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, -1, +1, -1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #3에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, +1, -1, -1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #4에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, -1, -1, -1의 OCC가 적용될 수 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 1번 반복(도 7(b)), 2번 반복(도 7(c)), 또는 3번 반복(도 7(d))하여 구성될 수 있다.
도 7(b)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 1번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 1 RE(즉, 1RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 4 개의 RE에 매핑되고, 하나의 CDM 그룹에는 4 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 1개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 7(b)에서는 각각의 CDM 그룹은 하나의 심볼 내에서 주파수축의 4개의 연속적인 또는 불연속적인 RE들에 대해 주파수축으로 길이-4의 OCC에 의한 CDM(즉, CDM4)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 1번 반복(즉, 하나의 PRB 내에서 4개의 DMRS 안테나 포트를 위해 4개의 RE 사용)하는 예시를 나타낼 뿐, 도 7(b)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 7(c)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 2번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 2 RE(즉, 2RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 8 개의 RE에 매핑되고, 하나의 CDM 그룹에는 4 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 2개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 7(c)에서는 각각의 CDM 그룹은 하나의 심볼 내에서 주파수축의 4개의 연속적인 또는 불연속적인 RE들에 대해 주파수축으로 길이-4의 OCC에 의한 CDM(즉, CDM4)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 2번 반복(즉, 하나의 PRB 내에서 4개의 DMRS 안테나 포트를 위해 8개의 RE 사용)하는 예시를 나타낼 뿐, 도 7(c)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 7(d)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 3번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 3 RE(즉, 3RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 12 개의 RE에 매핑되고, 하나의 CDM 그룹에는 4 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 3개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 7(d)에서는 각각의 CDM 그룹은 하나의 심볼 내에서 주파수축의 4개의 연속적인 또는 불연속적인 RE들에 대해 주파수축으로 길이-4의 OCC에 의한 CDM(즉, CDM2)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 3번 반복(즉, 하나의 PRB 내에서 4개의 DMRS 안테나 포트를 위해 12개의 RE 사용)하는 예시를 나타낼 뿐, 도 7(d)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 7(b) 내지 7(d)와 같은 기본 패턴을 이용하여, 높은 도플러 시나리오를 고려하여 슬롯의 뒷부분에 추가적인 DMRS를 매핑할 수 있다.
구체적으로, 도 7(b) 내지 7(d)에서 DMRS가 매핑되는 패턴(도 2(a)의 예시에서처럼 구체적인 심볼 인덱스 및 서브캐리어 인덱스를 제외하고 시간/주파수 상에서 DMRS가 매핑되는 RE들의 상대적인 위치를 나타낸 패턴)을 패턴 5-1, 5-2, 5-3이라고 각각 정의할 수 있다. 이에 기초하여, 아래의 표 15와 같이 하나의 슬롯 내의 시간상 앞 부분에 기본 패턴에 따른 DMRS를 매핑하고, 동일한 슬롯 내의 시간상 뒷 부분에 추가 패턴에 따른 DMRS를 매핑할 수도 있다.
DMRS 패턴 실시예 기본 패턴
(슬롯 앞 부분)
추가 패턴
(슬롯 뒷 부분)
65 5-1 없음
66 5-2 없음
67 5-3 없음
68 5-1 5-1
69 5-1 5-2
70 5-1 5-3
71 5-2 5-1
72 5-2 5-2
73 5-2 5-3
74 5-3 5-1
75 5-3 5-2
76 5-3 5-3
도 7(e) 및 도 7(f)의 예시는, 상기 표 15의 DMRS 패턴 실시예 74 및 76에 각각 대응한다.
도 8은 본 개시에 따른 하나의 PRB에서의 DMRS 패턴의 추가적인 예시를 나타내는 도면이다.
도 8의 예시들은 도 2(b)와 같은 DMRS 패턴과 유사한 구체적인 예시들에 해당할 수 있다. 즉, 도 8의 DMRS 패턴에서는 기본적으로, 첫 번째 심볼에는 서로 FDM 방식으로 구분되는 CDM 그룹 #A, #B, #C가 매핑될 수 있다. 또는, 도 8의 DMRS 패턴에서는 기본적으로, 첫 번째 심볼에는 서로 FDM 방식으로 구분되는 CDM 그룹 #A, #B, #C가 매핑되고, 두 번째 심볼에도 서로 FDM 방식으로 구분되는 CDM 그룹 #A, #B, #C가 매핑될 수 있다. 이와 같이, 각각의 CDM 그룹은 오버헤드에 따라서 첫 번째 심볼에만 매핑될 수도 있고, 첫 번째 심볼 및 두 번째 심볼 모두에 매핑될 수도 있다.
추가적인 예시로서, 첫 번째 심볼에는 CDM 그룹 #A가 매핑되고, 두 번째 심볼에는 CDM 그룹 #C가 매핑될 수 있다. CDM 그룹 #B는 오버헤드에 따라서 첫 번째 심볼에만 매핑될 수도 있고, 첫 번째 심볼 및 두 번째 심볼 모두에 매핑될 수도 있다.
먼저 도 8(a)를 참조하여 OCC 매핑 방식에 대해서 설명한다.
도 8(a)에서 나타내는 바와 같이 모든 경우에 있어서, 각각의 CDM 그룹이 매핑되는 하나의 심볼 내에 주파수 축 상에 4개의 RE에 대하여, 첫 번째 RE(예를 들어, 가장 낮은 서브캐리어 인덱스를 가지는 RE)에는 OCC 값으로 a를 적용하고, 두 번째 RE(예를 들어, 2 번째로 낮은 서브캐리어 인덱스를 가지는 RE)에는 OCC 값으로 b를 적용하고, 세 번째 RE(예를 들어, 3 번째로 낮은 서브캐리어 인덱스를 가지는 RE)에는 OCC 값으로 c를 적용하고, 네 번째 RE(예를 들어, 가장 높은 서브캐리어 인덱스를 가지는 RE)에는 OCC 값으로 d를 적용할 수 있다.
OCC 값 a, b, c 및 d는 아래의 표 16과 같이 주어질 수 있다.
OCC value 1st antenna port
in each CDM group
2nd antenna port
in each CDM group
3rd antenna port
in each CDM group
4th antenna port
in each CDM group
a +1 +1 +1 +1
b +1 -1 +1 -1
c +1 +1 -1 -1
d +1 -1 -1 +1
예를 들어, CDM 그룹 #A의 DMRS 안테나 포트 #1에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, +1, +1, +1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #2에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, -1, +1, -1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #3에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, +1, -1, -1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #4에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, -1, -1, -1의 OCC가 적용될 수 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 1번 반복(도 8(b)), 또는 2번 반복(도 8(c))하여 구성될 수 있다.
도 8(b)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 1번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 1 RE(즉, 1RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 4 개의 RE에 매핑되고, 하나의 CDM 그룹에는 4 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 1개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 8(b)에서는 각각의 CDM 그룹은 하나의 심볼 내에서 주파수축의 4개의 연속적인 또는 불연속적인 RE들에 대해 주파수축으로 길이-4의 OCC에 의한 CDM(즉, CDM4)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 1번 반복(즉, 하나의 PRB 내에서 4개의 DMRS 안테나 포트를 위해 4개의 RE 사용)하는 예시를 나타낼 뿐, 도 8(b)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 8(c)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 2번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 2 RE(즉, 2RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 8 개의 RE에 매핑되고, 하나의 CDM 그룹에는 4 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 2개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 8(c)에서는 각각의 CDM 그룹은 하나의 심볼 내에서 주파수축의 4개의 연속적인 또는 불연속적인 RE들에 대해 주파수축으로 길이-4의 OCC에 의한 CDM(즉, CDM4)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 2번 반복(즉, 하나의 PRB 내에서 4개의 DMRS 안테나 포트를 위해 8개의 RE 사용)하는 예시를 나타낼 뿐, 도 8(c)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 8(b) 및 8(c)와 같은 기본 패턴을 이용하여, 높은 도플러 시나리오를 고려하여 슬롯의 뒷부분에 추가적인 DMRS를 매핑할 수 있다.
구체적으로, 도 8(b) 및 8(c)에서 DMRS가 매핑되는 패턴(도 2(b)의 예시에서처럼 구체적인 심볼 인덱스 및 서브캐리어 인덱스를 제외하고 시간/주파수 상에서 DMRS가 매핑되는 RE들의 상대적인 위치를 나타낸 패턴)을 패턴 6-1 및 6-2라고 각각 정의할 수 있다. 이에 기초하여, 아래의 표 17과 같이 하나의 슬롯 내의 시간상 앞 부분에 기본 패턴에 따른 DMRS를 매핑하고, 동일한 슬롯 내의 시간상 뒷 부분에 추가 패턴에 따른 DMRS를 매핑할 수도 있다.
DMRS 패턴 실시예 기본 패턴
(슬롯 앞 부분)
추가 패턴
(슬롯 뒷 부분)
77 6-1 없음
78 6-2 없음
79 6-1 6-1
80 6-1 6-2
81 6-2 6-1
82 6-2 6-2
도 8(d) 및 도 8(e)의 예시는, 상기 표 17의 DMRS 패턴 실시예 81 및 82에 각각 대응한다.
추가적인 예시로서, 패턴 6-1 및 6-2에 기초하여, 아래의 표 18과 같이 하나의 슬롯 내의 시간상 앞 부분에 기본 패턴에 따른 DMRS를 매핑하고, 동일한 슬롯 내의 시간상 뒷 부분에 제 1 추가 패턴 및 제 2 추가 패턴에 따른 DMRS를 매핑할 수도 있다.
DMRS 패턴 실시예 기본 패턴
(슬롯 앞 부분)
제 1 추가 패턴
(슬롯 뒷 부분)
제 2 추가 패턴
(슬롯 뒷 부분)
83 6-1 없음 없음
84 6-2 없음 없음
85 6-1 6-1 없음
86 6-1 6-2 없음
87 6-2 6-1 없음
88 6-2 6-2 없음
89 6-1 6-1 6-1
90 6-1 6-1 6-2
91 6-1 6-2 6-1
92 6-1 6-2 6-2
93 6-2 6-1 6-1
94 6-2 6-1 6-2
95 6-2 6-2 6-1
96 6-2 6-2 6-2
도 8(f) 및 도 8(g)의 예시는, 상기 표 18의 DMRS 패턴 실시예 93 및 96에 각각 대응한다.
도 9는 본 개시에 따른 하나의 PRB에서의 DMRS 패턴의 추가적인 예시를 나타내는 도면이다.
도 9의 예시들은 도 2(c)와 같은 DMRS 패턴과 유사한 구체적인 예시들에 해당할 수 있다. 즉, 도 9의 DMRS 패턴에서는 기본적으로, 첫 번째 및 두 번째 심볼에는 서로 FDM 방식으로 구분되는 CDM 그룹 #A, #B가 매핑되며, 세 번째 및 네 번째 심볼에는 CDM 그룹 #C가 매핑될 수 있다.
먼저 도 9(a)를 참조하여 OCC 매핑 방식에 대해서 설명한다.
도 9(a)의 OCC 매핑 방식 A,B, C 및 D에서 나타내는 바와 같이, 각각의 CDM 그룹이 매핑되는 2 개의 심볼 내에 시간 축 및 주파수 축 상에 총 4개의 RE에 대하여, 케이스 #1의 매핑 방식과 케이스 #2의 매핑 방식을 주파수 방향으로 교대로 적용할 수 있다. 케이스 #1의 첫 번째 심볼에서의 OCC 매핑은 케이스 #2에서의 두 번째 심볼에서의 OCC 매핑과 동일하고, 케이스 #1의 두 번째 심볼에서의 OCC 매핑은 케이스 #2에서의 첫 번째 심볼에서의 OCC 매핑과 동일할 수 있다.
이와 같이 케이스 #1과 케이스 #2를 주파수 방향으로 교대로 적용하는 것은, 하나의 심볼 상에서 동일한 OCC 값(예를 들어, a 및 b)만이 매핑되는 경우의 전력 균형이 문제가 될 수 있기 때문에, 하나의 심볼에 서로 다른 OCC 값인 a 및 b와 c 및 d가 교대로 매핑되도록 하기 위함이다.
예를 들어, 각각의 CDM 그룹이 매핑되는 두 개의 심볼에 대해서 주파수 축 상에서 CDM 그룹이 C 번 반복되는 경우, 각각의 반복의 인덱스를 0, 1, ..., C-1이라고 하면, 짝수 번째 반복 인덱스에서 케이스 #1가 적용되고, 홀수 번째 반복 인덱스에서 케이스 #2가 적용될 수 있다.
OCC 매핑 방식 A, B, C 및 D의 차이점에 대해서 케이스 #1을 기준으로 설명하면, OCC 매핑 방식 A는 시간축 방향으로 먼저 OCC 값 a 및 b를 매핑하여 채워지면 그 다음 주파수 자원에서 시간축 방향으로 OCC 값 c 및 d를 매핑하는 방식이고, OCC 매핑 방식 B는 주파수축 방향으로 먼저 OCC 값 a 및 b를 매핑하여 채워지면 그 다음 시간 자원에서 주파수축 방향으로 OCC 값 c 및 d를 매핑하는 방식이고, OCC 매핑 방식 C는 가장 낮은 인덱스 값을 가지는 시간 및 주파수 자원에서 시작하여 시계방향으로 OCC 값 a, b, c, d를 매핑하는 방식이고, OCC 매핑 방식 D는 가장 낮은 인덱스 값을 가지는 시간 및 주파수 자원에서 시작하여 반시계방향으로 OCC 값 a, b, c, d를 매핑하는 방식이다.
OCC 값 a, b, c 및 d는 아래의 표 19와 같이 주어질 수 있다.
OCC value 1st antenna port
in each CDM group
2nd antenna port
in each CDM group
3rd antenna port
in each CDM group
4th antenna port
in each CDM group
a +1 +1 +1 +1
b +1 -1 +1 -1
c +1 +1 -1 -1
d +1 -1 -1 +1
예를 들어, CDM 그룹 #A의 DMRS 안테나 포트 #1에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, +1, +1, +1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #2에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, -1, +1, -1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #3에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, +1, -1, -1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #4에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, -1, -1, -1의 OCC가 적용될 수 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 1번 반복(도 9(b)), 2번 반복(도 9(c)), 또는 3번 반복(도 9(d))하여 구성될 수 있다.
도 9(b)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 1번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 1 RE(즉, 1RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 4 개의 RE에 매핑되고, 하나의 CDM 그룹에는 4 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 1개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 9(b)에서는 각각의 CDM 그룹은 연속적인 또는 불연속적인 2 개의 심볼 내에서 하나의 심볼 당 연속적인 또는 불연속적인 2개의 서브캐리어 상의 총 4개의 RE들에 대해 시간 축 및 주파수 축으로 길이-4의 OCC에 의한 CDM(즉, CDM4)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 1번 반복(즉, 하나의 PRB 내에서 4개의 DMRS 안테나 포트를 위해 4개의 RE 사용)하는 예시를 나타낼 뿐, 도 9(b)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 9(c)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 2번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 2 RE(즉, 2RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 8 개의 RE에 매핑되고, 하나의 CDM 그룹에는 4 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 2개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 9(c)에서는 각각의 CDM 그룹은 연속적인 또는 불연속적인 2 개의 심볼 내에서 하나의 심볼 당 연속적인 또는 불연속적인 2개의 서브캐리어 상의 총 4개의 RE들에 대해 시간 축 및 주파수 축으로 길이-4의 OCC에 의한 CDM(즉, CDM4)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 2번 반복(즉, 하나의 PRB 내에서 4개의 DMRS 안테나 포트를 위해 8개의 RE 사용)하는 예시를 나타낼 뿐, 도 9(c)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 9(d)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 3번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 3 RE(즉, 3RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 12 개의 RE에 매핑되고, 하나의 CDM 그룹에는 4 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 3개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 9(d)에서는 각각의 CDM 그룹은 연속적인 또는 불연속적인 2 개의 심볼 내에서 하나의 심볼 당 연속적인 또는 불연속적인 2개의 서브캐리어 상의 총 4개의 RE들에 대해 시간 축으로 길이-4의 OCC에 의한 CDM(즉, CDM4)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 3번 반복(즉, 하나의 PRB 내에서 4개의 DMRS 안테나 포트를 위해 12개의 RE 사용)하는 예시를 나타낼 뿐, 도 9(d)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 9(b) 내지 9(d)와 같은 기본 패턴을 이용하여, 높은 도플러 시나리오를 고려하여 슬롯의 뒷부분에 추가적인 DMRS를 매핑할 수 있다.
구체적으로, 도 9(b) 내지 9(d)에서 DMRS가 매핑되는 패턴(도 2(c)의 예시에서처럼 구체적인 심볼 인덱스 및 서브캐리어 인덱스를 제외하고 시간/주파수 상에서 DMRS가 매핑되는 RE들의 상대적인 위치를 나타낸 패턴)을 패턴 7-1, 7-2, 7-3이라고 각각 정의할 수 있다. 이에 기초하여, 아래의 표 20과 같이 하나의 슬롯 내의 시간상 앞 부분에 기본 패턴에 따른 DMRS를 매핑하고, 동일한 슬롯 내의 시간상 뒷 부분에 추가 패턴에 따른 DMRS를 매핑할 수도 있다.
DMRS 패턴 실시예 기본 패턴
(슬롯 앞 부분)
추가 패턴
(슬롯 뒷 부분)
97 7-1 없음
98 7-2 없음
99 7-3 없음
100 7-1 7-1
101 7-1 7-2
102 7-1 7-3
103 7-2 7-1
104 7-2 7-2
105 7-2 7-3
106 7-3 7-1
107 7-3 7-2
108 7-3 7-3
도 9(e) 및 도 9(f)의 예시는, 상기 표 20의 DMRS 패턴 실시예 106 및 108에 각각 대응한다.
도 10은 본 개시에 따른 하나의 PRB에서의 DMRS 패턴의 추가적인 예시를 나타내는 도면이다.
도 10의 예시들은 도 2(d)와 같은 DMRS 패턴과 유사한 구체적인 예시들에 해당할 수 있다. 즉, 도 10의 DMRS 패턴에서는 기본적으로, 첫 번째 및 두 번째 심볼에는 서로 FDM 방식으로 구분되는 CDM 그룹 #A, #B, #C가 매핑될 수 있다.
먼저 도 10(a)를 참조하여 OCC 매핑 방식에 대해서 설명한다.
도 10(a)의 OCC 매핑 방식 A, B, C 및 D에서 나타내는 바와 같이, 각각의 CDM 그룹이 매핑되는 2 개의 심볼 내에 시간 축 및 주파수 축 상에 총 4개의 RE에 대하여, 케이스 #1의 매핑 방식과 케이스 #2의 매핑 방식을 주파수 방향으로 교대로 적용할 수 있다. 케이스 #1의 첫 번째 심볼에서의 OCC 매핑은 케이스 #2에서의 두 번째 심볼에서의 OCC 매핑과 동일하고, 케이스 #1의 두 번째 심볼에서의 OCC 매핑은 케이스 #2에서의 첫 번째 심볼에서의 OCC 매핑과 동일할 수 있다.
이와 같이 케이스 #1과 케이스 #2를 주파수 방향으로 교대로 적용하는 것은, 하나의 심볼 상에서 동일한 OCC 값(예를 들어, a 및 b)만이 매핑되는 경우의 전력 균형이 문제가 될 수 있기 때문에, 하나의 심볼에 서로 다른 OCC 값인 a 및 b와 c 및 d가 교대로 매핑되도록 하기 위함이다.
예를 들어, 각각의 CDM 그룹이 매핑되는 두 개의 심볼에 대해서 주파수 축 상에서 CDM 그룹이 C 번 반복되는 경우, 각각의 반복의 인덱스를 0, 1, ..., C-1이라고 하면, 짝수 번째 반복 인덱스에서 케이스 #1가 적용되고, 홀수 번째 반복 인덱스에서 케이스 #2가 적용될 수 있다.
OCC 매핑 방식 A, B, C 및 D의 차이점에 대해서 케이스 #1을 기준으로 설명하면, OCC 매핑 방식 A는 시간축 방향으로 먼저 OCC 값 a 및 b를 매핑하여 채워지면 그 다음 주파수 자원에서 시간축 방향으로 OCC 값 c 및 d를 매핑하는 방식이고, OCC 매핑 방식 B는 주파수축 방향으로 먼저 OCC 값 a 및 b를 매핑하여 채워지면 그 다음 시간 자원에서 주파수축 방향으로 OCC 값 c 및 d를 매핑하는 방식이고, OCC 매핑 방식 C는 가장 낮은 인덱스 값을 가지는 시간 및 주파수 자원에서 시작하여 시계방향으로 OCC 값 a, b, c, d를 매핑하는 방식이고, OCC 매핑 방식 D는 가장 낮은 인덱스 값을 가지는 시간 및 주파수 자원에서 시작하여 반시계방향으로 OCC 값 a, b, c, d를 매핑하는 방식이다.
OCC 값 a, b, c 및 d는 아래의 표 21과 같이 주어질 수 있다.
OCC value 1st antenna port
in each CDM group
2nd antenna port
in each CDM group
3rd antenna port
in each CDM group
4th antenna port
in each CDM group
a +1 +1 +1 +1
b +1 -1 +1 -1
c +1 +1 -1 -1
d +1 -1 -1 +1
예를 들어, CDM 그룹 #A의 DMRS 안테나 포트 #1에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, +1, +1, +1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #2에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, -1, +1, -1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #3에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, +1, -1, -1의 OCC가 적용되고, CDM 그룹 #A의 DMRS 안테나 포트 #4에 대해서는 주파수 방향의 4 개의 RE에 걸쳐서 +1, -1, -1, -1의 OCC가 적용될 수 있다.
각각의 CDM 그룹은 주파수 축에서 하나의 PRB 내에서 1번 반복(도 10(b)), 또는 2번 반복(도 10(c))하여 구성될 수 있다.
도 10(b)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 1번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 1 RE(즉, 1RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 4 개의 RE에 매핑되고, 하나의 CDM 그룹에는 4 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 1개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 10(b)에서는 각각의 CDM 그룹은 연속적인 또는 불연속적인 2 개의 심볼 내에서 하나의 심볼 당 연속적인 또는 불연속적인 2개의 서브캐리어 상의 총 4개의 RE들에 대해 시간 축으로 길이-4의 OCC에 의한 CDM(즉, CDM4)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 1번 반복(즉, 하나의 PRB 내에서 4개의 DMRS 안테나 포트를 위해 4개의 RE 사용)하는 예시를 나타낼 뿐, 도 10(b)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 10(c)의 예시와 같이 하나의 PRB 내에서 DMRS 매핑 패턴이 2번 반복되는 경우에는, DMRS 오버헤드가 1 PRB 및 1 포트 당 2 RE(즉, 2RE per 1port and 1PRB)인 것으로 표현할 수 있다. 즉, 하나의 PRB에서 하나의 CDM 그룹이 총 8 개의 RE에 매핑되고, 하나의 CDM 그룹에는 4 개의 DMRS 안테나 포트가 포함되므로, 하나의 DMRS 안테나 포트는 2개의 RE만큼의 오버헤드를 가지는 것으로 표현할 수 있다.
도 10(c)에서는 각각의 CDM 그룹은 연속적인 또는 불연속적인 2 개의 심볼 내에서 하나의 심볼 당 연속적인 또는 불연속적인 2개의 서브캐리어 상의 총 4개의 RE들에 대해 시간 축으로 길이-4의 OCC에 의한 CDM(즉, CDM4)를 적용하고, 이것이 주파수 축에서 하나의 PRB 내에 2번 반복(즉, 하나의 PRB 내에서 4개의 DMRS 안테나 포트를 위해 8개의 RE 사용)하는 예시를 나타낼 뿐, 도 10(c)의 DMRS RE들을 위한 슬롯 내에서의 구체적인 심볼 인덱스와 PRB 내에서의 서브캐리어의 위치는 제한적인 것이 아니며, 미리 고정된 위치 또는 기지국에 의해서 시그널링되는 위치로 결정될 수 있다.
도 10(b) 및 10(c)와 같은 기본 패턴을 이용하여, 높은 도플러 시나리오를 고려하여 슬롯의 뒷부분에 추가적인 DMRS를 매핑할 수 있다.
구체적으로, 도 10(b) 및 10(c)에서 DMRS가 매핑되는 패턴(도 2(d)의 예시에서처럼 구체적인 심볼 인덱스 및 서브캐리어 인덱스를 제외하고 시간/주파수 상에서 DMRS가 매핑되는 RE들의 상대적인 위치를 나타낸 패턴)을 패턴 8-1 및 8-2라고 각각 정의할 수 있다. 이에 기초하여, 아래의 표 22와 같이 하나의 슬롯 내의 시간상 앞 부분에 기본 패턴에 따른 DMRS를 매핑하고, 동일한 슬롯 내의 시간상 뒷 부분에 추가 패턴에 따른 DMRS를 매핑할 수도 있다.
DMRS 패턴 실시예 기본 패턴
(슬롯 앞 부분)
추가 패턴
(슬롯 뒷 부분)
109 8-1 없음
110 8-2 없음
111 8-1 8-1
112 8-1 8-2
113 8-2 8-1
114 8-2 8-2
도 10(d) 및 도 10(e)의 예시는, 상기 표 22의 DMRS 패턴 실시예 113 및 114에 각각 대응한다.
추가적인 예시로서, 패턴 8-1 및 8-2에 기초하여, 아래의 표 23과 같이 하나의 슬롯 내의 시간상 앞 부분에 기본 패턴에 따른 DMRS를 매핑하고, 동일한 슬롯 내의 시간상 뒷 부분에 제 1 추가 패턴 및 제 2 추가 패턴에 따른 DMRS를 매핑할 수도 있다.
DMRS 패턴 실시예 기본 패턴
(슬롯 앞 부분)
제 1 추가 패턴
(슬롯 뒷 부분)
제 2 추가 패턴
(슬롯 뒷 부분)
115 8-1 없음 없음
116 8-2 없음 없음
117 8-1 8-1 없음
118 8-1 8-2 없음
119 8-2 8-1 없음
120 8-2 8-2 없음
121 8-1 8-1 8-1
122 8-1 8-1 8-2
123 8-1 8-2 8-1
124 8-1 8-2 8-2
125 8-2 8-1 8-1
126 8-2 8-1 8-2
127 8-2 8-2 8-1
128 8-2 8-2 8-2
도 10(f) 및 도 10(g)의 예시는, 상기 표 23의 DMRS 패턴 실시예 125 및 128에 각각 대응한다.
전술한 DMRS 패턴의 예시들에 있어서, 최대 12개의 DMRS 안테나 포트들을 최대 6개의 또는 3개의 CDM 그룹으로 나누고, DMRS 안테나 포트 오버헤드가 1 PRB 및 1 포트 당 1 RE인 경우, 1 PRB 및 1 포트 당 2RE인 경우, 1 PRB 및 1 포트 당 3RE인 경우에 따라서 DMRS 패턴이 결정될 수 있다. 또한, 하나의 슬롯 내에 추가 패턴이 적용될 수도 있다.
이하에서는, DMRS 패턴을 지시하는 방안, 즉, DMRS 패턴에 대한 설정 정보를 기지국이 단말에게 시그널링하는 방안에 대한 본 개시의 예시들에 대해서 설명한다.
먼저 DMRS 패턴 지시를 위해서 고려해야 할 요소들은, i) 기본 패턴 오버헤드(기본 패턴 유무 포함), ii) 추가 패턴 오버헤드(추가 패턴 유무 포함), iii) 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치), iv) 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치), v) 가상 셀 식별자이다.
먼저, i) 기본 패턴 오버헤드 시그널링 방안에 대해서 설명한다.
DMRS는 복조가 필요한 물리 채널이 전송되는 슬롯에서 함께 전송될 수 있지만, 만약 시간 도메인에서 DMRS 번들링(bundling)이 적용되는 경우에는 어떤 슬롯은 물리 채널이 전송되는 슬롯이지만 DMRS 기본 패턴이 존재하지 않을 수도 있다. DMRS 번들링이란 복수의 슬롯 중의 하나의 슬롯에서 전송되는 DMRS를 이용하여 추정된 채널 정보에 기초하여 상기 복수의 슬롯에서의 물리 채널을 복조하는 것이라 할 수 있다.
예를 들어, 상기 도 3, 5, 7, 9와 같은 예시에 기초하여, DMRS 기본 패턴의 오버헤드를 1 비트 크기의 정보를 이용하여 시그널링할 수 있다. 예를 들어, DMRS 기본 패턴이 존재하지 않는 경우, 또는 DMRS 기본 패턴이 존재한다면 최대 오버헤드를 가지는 경우의 두 가지 경우를 지시할 수 있다. 예를 들어, 비트 값이 0인 경우에는 기본 패턴 DMRS 오버헤드가 0(zero)인 것(즉, 해당 슬롯에서 DMRS가 존재하지 않는 것)을 지시할 수 있다. 비트 값이 1인 경우에는 기본 패턴 DMRS 오버헤드가 3인 것(즉, 기본 패턴의 CDM 그룹이 하나의 PRB에서 3번 반복되는 것)을 지시할 수 있다.
추가적인 예시로서, 상기 도 4, 6, 8, 10과 같은 예시에 기초하여, DMRS 기본 패턴의 오버헤드를 1 비트 크기의 정보를 이용하여 시그널링할 수 있다. 예를 들어, DMRS 기본 패턴이 존재하지 않는 경우, 또는 DMRS 기본 패턴이 존재한다면 최대 오버헤드를 가지는 경우의 두 가지 경우를 지시할 수 있다. 예를 들어, 비트 값이 0인 경우에는 기본 패턴 DMRS 오버헤드가 0(zero)인 것(즉, 해당 슬롯에서 DMRS가 존재하지 않는 것)을 지시할 수 있다. 비트 값이 1인 경우에는 기본 패턴 DMRS 오버헤드가 2인 것(즉, 기본 패턴의 CDM 그룹이 하나의 PRB에서 2번 반복되는 것)을 지시할 수 있다.
다른 예시로서, 상기 도 3, 5, 7, 9와 같은 예시에 기초하여, DMRS 기본 패턴의 오버헤드를 2 비트 크기의 정보를 이용하여 시그널링할 수 있다. 예를 들어, DMRS 기본 패턴이 존재하지 않는 것, 또는 DMRS 오버헤드의 구체적인 값을 지시할 수 있다. 예를 들어, 비트 값이 0인 경우에는 기본 패턴 DMRS 오버헤드가 0(zero)인 것(즉, 해당 슬롯에서 DMRS가 존재하지 않는 것)을 지시할 수 있다. 비트 값이 1인 경우에는 기본 패턴 DMRS 오버헤드가 1인 것(즉, 기본 패턴의 CDM 그룹이 하나의 PRB에서 1번 반복되는 것)을 지시할 수 있다. 비트 값이 2인 경우에는 기본 패턴 DMRS 오버헤드가 2인 것(즉, 기본 패턴의 CDM 그룹이 하나의 PRB에서 2번 반복되는 것)을 지시할 수 있다. 비트 값이 3인 경우에는 기본 패턴 DMRS 오버헤드가 3인 것(즉, 기본 패턴의 CDM 그룹이 하나의 PRB에서 3번 반복되는 것)을 지시할 수 있다.
추가적인 예시로서, 상기 도 4, 6, 8, 10과 같은 예시에 기초하여, DMRS 기본 패턴의 오버헤드를 2 비트 크기의 정보를 이용하여 시그널링할 수 있다. 예를 들어, DMRS 기본 패턴이 존재하지 않는 것, 또는 DMRS 오버헤드의 구체적인 값을 지시할 수 있다. 예를 들어, 비트 값이 0인 경우에는 기본 패턴 DMRS 오버헤드가 0(zero)인 것(즉, 해당 슬롯에서 DMRS가 존재하지 않는 것)을 지시할 수 있다. 비트 값이 1인 경우에는 기본 패턴 DMRS 오버헤드가 1인 것(즉, 기본 패턴의 CDM 그룹이 하나의 PRB에서 1번 반복되는 것)을 지시할 수 있다. 비트 값이 2인 경우에는 기본 패턴 DMRS 오버헤드가 2인 것(즉, 기본 패턴의 CDM 그룹이 하나의 PRB에서 2번 반복되는 것)을 지시할 수 있다. 비트 값 3은 유보(reserved)될 수 있다.
다음으로, ii) 추가 패턴 오버헤드 시그널링 방안에 대해서 설명한다.
어떤 슬롯에서 DMRS 기본 패턴이 존재하지 않는 경우에는 추가 패턴도 존재하지 않을 수 있다. 또한, 높은 도플러 시나리오를 고려하지 않는 경우에는, DMRS 기본 패턴이 존재하는 슬롯에 추가 패턴이 존재하지 않을 수도 있다.
예를 들어, 상기 도 3, 5, 7, 9와 같은 예시에 기초하여, DMRS 추가 패턴의 오버헤드를 1 비트 크기의 정보를 이용하여 시그널링할 수 있다. 예를 들어, DMRS 추가 패턴이 존재하지 않는 경우, 또는 DMRS 추가 패턴이 존재한다면 최대 오버헤드를 가지는 경우의 두 가지 경우를 지시할 수 있다. 예를 들어, 비트 값이 0인 경우에는 추가 패턴 DMRS 오버헤드가 0(zero)인 것(즉, 해당 슬롯에서 DMRS 추가 패턴이 존재하지 않는 것)을 지시할 수 있다. 비트 값이 1인 경우에는 추가 패턴 DMRS 오버헤드가 3인 것(즉, 추가 패턴의 CDM 그룹이 하나의 PRB에서 3번 반복되는 것)을 지시할 수 있다.
추가적인 예시로서, 상기 도 4, 6, 8, 10과 같은 예시에 기초하여, DMRS 추가 패턴의 오버헤드를 1 비트 크기의 정보를 이용하여 시그널링할 수 있다. 예를 들어, DMRS 추가 패턴이 존재하지 않는 경우, 또는 DMRS 추가 패턴이 존재한다면 최대 오버헤드를 가지는 경우의 두 가지 경우를 지시할 수 있다. 예를 들어, 비트 값이 0인 경우에는 추가 패턴 DMRS 오버헤드가 0(zero)인 것(즉, 해당 슬롯에서 DMRS 제 1 추가 패턴 및 제 2 추가 패턴이 존재하지 않는 것)을 지시할 수 있다. 비트 값이 1인 경우에는 제 1 추가 패턴 DMRS 오버헤드가 2이고(즉, 제 1 추가 패턴의 CDM 그룹이 하나의 PRB에서 2번 반복되고), 제 2 추가 패턴 DMRS 오버헤드가 2인 것(즉, 제 2 추가패턴의 CDM 그룹이 하나의 PRB에서 2번 반복되는 것)을 지시할 수 있다.
다른 예시로서, 상기 도 3, 5, 7, 9와 같은 예시에 기초하여, DMRS 추가 패턴의 오버헤드를 2 비트 크기의 정보를 이용하여 시그널링할 수 있다. 예를 들어, DMRS 추가 패턴이 존재하지 않는 것, 또는 DMRS 추가 패턴의 오버헤드의 구체적인 값을 지시할 수 있다. 예를 들어, 비트 값이 0인 경우에는 추가 패턴 DMRS 오버헤드가 0(zero)인 것(즉, 해당 슬롯에서 DMRS 추가 패턴이 존재하지 않는 것)을 지시할 수 있다. 비트 값이 1인 경우에는 추가 패턴 DMRS 오버헤드가 1인 것(즉, 추가 패턴의 CDM 그룹이 하나의 PRB에서 1번 반복되는 것)을 지시할 수 있다. 비트 값이 2인 경우에는 추가 패턴 DMRS 오버헤드가 2인 것(즉, 추가 패턴의 CDM 그룹이 하나의 PRB에서 2번 반복되는 것)을 지시할 수 있다. 비트 값이 3인 경우에는 추가 패턴 DMRS 오버헤드가 3인 것(즉, 추가 패턴의 CDM 그룹이 하나의 PRB에서 3번 반복되는 것)을 지시할 수 있다.
추가적인 예시로서, 상기 도 4, 6, 8, 10과 같은 예시에 기초하여, DMRS 추가 패턴의 오버헤드를 3 비트 크기의 정보를 이용하여 시그널링할 수 있다. 예를 들어, DMRS 추가 패턴이 존재하지 않는 것, 또는 DMRS 추가 패턴의 오버헤드의 구체적인 값을 지시할 수 있다. 예를 들어, 비트 값이 0인 경우에는 추가 패턴 DMRS 오버헤드가 0(zero)인 것(즉, 해당 슬롯에서 DMRS 제 1 추가 패턴 및 제 2 추가 패턴이 모두 존재하지 않는 것)을 지시할 수 있다. 비트 값이 1인 경우에는 제 1 추가 패턴 DMRS 오버헤드가 1이고(즉, 제 1 추가 패턴의 CDM 그룹이 하나의 PRB에서 1번 반복되고), 제 2 추가 패턴 DMRS 오버헤드가 0인 것(즉, 해당 슬롯에서 DMRS 제 2 추가 패턴이 존재하지 않는 것)을 지시할 수 있다. 비트 값이 2인 경우에는 제 1 추가 패턴 DMRS 오버헤드가 2이고(즉, 제 1 추가 패턴의 CDM 그룹이 하나의 PRB에서 2번 반복되고), 제 2 추가 패턴 DMRS 오버헤드가 0인 것(즉, 해당 슬롯에서 DMRS 제 2 추가 패턴이 존재하지 않는 것)을 지시할 수 있다. 비트 값이 3인 경우에는 제 1 추가 패턴 DMRS 오버헤드가 1이고(즉, 제 1 추가 패턴의 CDM 그룹이 하나의 PRB에서 1번 반복되고), 제 2 추가 패턴 DMRS 오버헤드가 1인 것(즉, 제 2 추가 패턴의 CDM 그룹이 하나의 PRB에서 1번 반복되는 것)을 지시할 수 있다. 비트 값이 4인 경우에는 제 1 추가 패턴 DMRS 오버헤드가 2이고(즉, 제 1 추가 패턴의 CDM 그룹이 하나의 PRB에서 2번 반복되고), 제 2 추가 패턴 DMRS 오버헤드가 1인 것(즉, 제 2 추가 패턴의 CDM 그룹이 하나의 PRB에서 1번 반복되는 것)을 지시할 수 있다. 비트 값이 5인 경우에는 제 1 추가 패턴 DMRS 오버헤드가 2이고(즉, 제 1 추가 패턴의 CDM 그룹이 하나의 PRB에서 2번 반복되고), 제 2 추가 패턴 DMRS 오버헤드가 2인 것(즉, 제 2 추가 패턴의 CDM 그룹이 하나의 PRB에서 2번 반복되는 것)을 지시할 수 있다. 비트 값 6 및 7은 유보(reserved)될 수 있다.
위와 같은 예시는 제 2 추가 패턴의 오버헤드가 제 1 추가 패턴의 오버헤드 이하가 되도록(즉, 제 2 추가 패턴의 오버헤드가 제 1 추가 패턴의 오버헤드보다 크지 않도록) 설정되는 경우를 가정한 것이다. 만약 제 2 추가 패턴의 오버헤드가 항상 0인 경우를 가정하면, 비트 값 0, 1, 2 만으로 제 1 추가 패턴의 오버헤드를 지시할 수 있다.
또 다른 예시로서, 상기 도 3, 5, 7, 9와 같은 예시에 기초하여, DMRS 추가 패턴의 오버헤드를 1 비트 크기의 정보를 이용하여 시그널링할 수 있다. 예를 들어, DMRS 추가 패턴이 존재하지 않는 경우, 또는 DMRS 추가 패턴이 존재한다면 최대가 아닌 특정 오버헤드를 가지는 경우의 두 가지 경우를 지시할 수 있다. 예를 들어, 비트 값이 0인 경우에는 추가 패턴 DMRS 오버헤드가 0(zero)인 것(즉, 해당 슬롯에서 DMRS 추가 패턴이 존재하지 않는 것)을 지시할 수 있다. 비트 값이 1인 경우에는 추가 패턴 DMRS 오버헤드가 2인 것(즉, 추가 패턴의 CDM 그룹이 하나의 PRB에서 2번 반복되는 것)을 지시할 수 있다.
추가적인 예시로서, 상기 도 4, 6, 8, 10과 같은 예시에 기초하여, DMRS 추가 패턴의 오버헤드를 1 비트 크기의 정보를 이용하여 시그널링할 수 있다. 예를 들어, DMRS 추가 패턴이 존재하지 않는 경우, 또는 DMRS 추가 패턴이 존재한다면 최대가 아닌 특정 오버헤드를 가지는 경우의 두 가지 경우를 지시할 수 있다. 예를 들어, 비트 값이 0인 경우에는 추가 패턴 DMRS 오버헤드가 0(zero)인 것(즉, 해당 슬롯에서 DMRS 제 1 추가 패턴 및 제 2 추가 패턴이 존재하지 않는 것)을 지시할 수 있다. 비트 값이 1인 경우에는 제 1 추가 패턴 DMRS 오버헤드가 1이고(즉, 제 1 추가 패턴의 CDM 그룹이 하나의 PRB에서 1번 반복되고), 제 2 추가 패턴 DMRS 오버헤드가 1인 것(즉, 제 2 추가패턴의 CDM 그룹이 하나의 PRB에서 1번 반복되는 것)을 지시할 수 있다.
또 다른 예시로서, 상기 도 3, 5, 7, 9와 같은 예시에 기초하여, DMRS 추가 패턴의 오버헤드를 1 비트 크기의 정보를 이용하여 시그널링할 수 있다. 예를 들어, DMRS 추가 패턴이 존재하지 않는 경우, 또는 DMRS 추가 패턴이 존재한다면 최대가 아닌 특정 오버헤드를 가지는 경우의 두 가지 경우를 지시할 수 있다. 예를 들어, 비트 값이 0인 경우에는 추가 패턴 DMRS 오버헤드가 0(zero)인 것(즉, 해당 슬롯에서 DMRS 추가 패턴이 존재하지 않는 것)을 지시할 수 있다. 비트 값이 1인 경우에는 추가 패턴 DMRS 오버헤드가 1인 것(즉, 추가 패턴의 CDM 그룹이 하나의 PRB에서 1번 반복되는 것)을 지시할 수 있다.
추가적인 예시로서, 상기 도 4, 6, 8, 10과 같은 예시에 기초하여, DMRS 추가 패턴의 오버헤드를 1 비트 크기의 정보를 이용하여 시그널링할 수 있다. 예를 들어, DMRS 추가 패턴이 존재하지 않는 경우, 또는 DMRS 추가 패턴이 존재한다면 최대가 아닌 특정 오버헤드를 가지는 경우의 두 가지 경우를 지시할 수 있다. 예를 들어, 비트 값이 0인 경우에는 추가 패턴 DMRS 오버헤드가 0(zero)인 것(즉, 해당 슬롯에서 DMRS 제 1 추가 패턴 및 제 2 추가 패턴이 존재하지 않는 것)을 지시할 수 있다. 비트 값이 1인 경우에는 제 1 추가 패턴 DMRS 오버헤드가 1이고(즉, 제 1 추가 패턴의 CDM 그룹이 하나의 PRB에서 1번 반복되고), 제 2 추가 패턴 DMRS 오버헤드가 0인 것(즉, 제 2 추가패턴이 존재하지 않는 것)을 지시할 수 있다.
다음으로, iii) 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치) 시그널링 방안에 대해서 설명한다.
기본 패턴의 RE 위치를 시그널링하기 위해서는, 슬롯 내의 제어 영역의 위치(즉, 제어 채널이 매핑되는 RE 위치), DMRS 기본 패턴의 오버헤드, 슬롯 내의 데이터 영역의 위치(즉, 데이터 채널이 매핑되는 RE 위치) 등을 고려하여, DMRS 기본 패턴이 매핑될 수 있는 후보 위치들이 결정될 수 있다. 이러한 후보 위치들 중에서 어떤 위치가 사용되는지를 시그널링할 수 있다. 만약 후보 위치의 개수가 1개뿐인 경우에는 기본 패턴의 RE 위치는 시그널링되지 않아도 단말이 알 수 있다. 이러한 기본 패턴의 RE 위치는, 심볼 인덱스 값 및/또는 서브캐리어 인덱스 값에 기초하여 지시될 수도 있다.
다음으로, iv) 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치) 시그널링 방안에 대해서 설명한다.
추가 패턴의 RE 위치를 시그널링하기 위해서는, DMRS 기본 패턴의 위치, 추가 패턴의 오버헤드, 데이터 영역 위치(예를 들어, TDD(Time Division Duplex) 설정에 있어서의 하향링크 데이터 채널 전송 구간 및 위치) 등을 고려하여, DMRS 추가 패턴이 매핑될 수 있는 후보 위치들이 결정될 수 있다. 이러한 후보 위치들 중에서 어떤 위치가 사용되는지를 시그널링할 수 있다. 만약 후보 위치의 개수가 1개뿐인 경우에는 기본 패턴의 RE 위치는 시그널링되지 않아도 단말이 알 수 있다. 이러한 기본 패턴의 RE 위치는, 심볼 인덱스 값 및/또는 서브캐리어 인덱스 값에 기초하여 지시될 수도 있고, 기본 패턴의 위치에 상대적인 값으로 정의될 수도 있다.
다음으로, v) 가상 셀 식별자 시그널링 방안에 대해서 설명한다.
가상 셀 식별자(virtual cell ID, VCID)는 셀이 가지는 물리계층 식별자(Physical ID)와 달리, 다른 셀과의 협력 전송(예를 들어, CoMP(Coordinated Multi-Point) 전송)을 위하여 설정될 수 있다. 이러한 VCID는 2개 또는 3개 이상이 설정될 수도 있다. 예를 들어, CoMP 동작 시 동일한 셀-특정 ID 또는 그룹-특정 ID를 공유하면서 이를 기반으로 동작을 수행하는 TRP(Transmission Reception Point) 들을 위한 VCID, CoMP로 동작하거나 동작하지 않더라도 서로 다른 셀-특정 ID 또는 그룹-특정 ID를 기반으로 동작을 수행하는 TRP들을 위한 VCID 등이 설정될 수 있다. 이러한 경우, 기지국은 단말이 DMRS 수신에 사용할(즉, DMRS 시퀀스 생성의 초기 값 등으로 사용될) VCID 값을 알려줄 수 있다. 또한, VCID는 DMRS 패턴 설정에 직접적으로 관련된 요소는 아니지만, 상기 i) 내지 iv)와 같은 DMRS 패턴 설정 요소의 값이 VCID에 기초하여 설정될 수도 있으므로(DMRS 패턴 설정이 MU-MIMO 환경에서 각 단말을 위해 설정된 경우, MU-MIMO로 동작하는 단말들끼리는 같은 VCID가 구성될 수 있으므로), VCID는 DMRS 패턴 설정에 간접적으로 관련된 요소라고 할 수 있다.
이하에서는, DMRS 패턴 설정 정보의 시그널링 방안에 대해서 설명한다.
시그널링 방안의 하나의 예시로서, 전술한 i) 내지 v)와 같은 DMRS 설정 정보의 요소들을 개별적으로 또는 독립적으로 시그널링할 수도 있다.
예를 들어, i) 기본 패턴 오버헤드(기본 패턴 유무 포함)에 대한 설정 정보를 하향링크제어정보(DCI) 등에 명시적 또는 묵시적으로 포함시켜 동적(dynamic)으로 지시할 수도 있다. 또는, i) 기본 패턴 오버헤드(기본 패턴 유무 포함)에 대한 설정 정보를 상위계층 시그널링(예를 들어, RRC(Radio Resource Control) 계층 시그널링 등)에 명시적 또는 묵시적으로 포함시켜 준-정적(semi-static)으로 지시할 수도 있다.
예를 들어, ii) 추가 패턴 오버헤드(추가 패턴 유무 포함)에 대한 설정 정보를 DCI 등에 명시적 또는 묵시적으로 포함시켜 동적으로 지시할 수도 있다. 또는, ii) 추가 패턴 오버헤드(추가 패턴 유무 포함)에 대한 설정 정보를 상위계층 시그널링(예를 들어, RRC 시그널링 등)에 명시적 또는 묵시적으로 포함시켜 준-정적으로 지시할 수도 있다.
예를 들어, iii) 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치)는 미리 정의된 고정된 값이 사용되어 별도로 시그널링되지 않을 수도 있다. 또는, iii) 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치)에 대한 설정 정보를 DCI 등에 명시적 또는 묵시적으로 포함시켜 동적으로 지시할 수도 있다. 또는, iii) 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치)에 대한 설정 정보를 상위계층 시그널링(예를 들어, RRC 시그널링 등)에 명시적 또는 묵시적으로 포함시켜 준-정적으로 지시할 수도 있다.
예를 들어, iv) 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치)는 미리 정의된 고정된 값이 사용되어 별도로 시그널링되지 않을 수도 있다. 또는, iv) 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치)에 대한 설정 정보를 DCI 등에 명시적 또는 묵시적으로 포함시켜 동적으로 지시할 수도 있다. 또는, iv) 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치)에 대한 설정 정보를 상위계층 시그널링(예를 들어, RRC 시그널링 등)에 명시적 또는 묵시적으로 포함시켜 준-정적으로 지시할 수도 있다.
예를 들어, v) 가상 셀 식별자(VCID)에 대한 설정 정보를 DCI 등에 명시적 또는 묵시적으로 포함시켜 동적으로 지시할 수도 있다. 또는, v) 가상 셀 식별자(VCID)에 대한 설정 정보를 상위계층 시그널링(예를 들어, RRC 시그널링 등)에 명시적 또는 묵시적으로 포함시켜 준-정적으로 지시할 수도 있다.
전술한 예시들에서 DCI 등을 이용하여 DMRS 패턴 설정 정보를 시그널링하는 경우에는 필요한 경우에 즉시 동적으로 지시할 수 있지만, DCI에 포함시키는 정보의 양이 변경되거나 증가하는 것은 시스템 전체 성능을 저하시킬 수 있다. 또는, RRC 시그널링 등을 이용하여 DMRS 패턴 설정 정보를 시그널링하는 경우에는 RRC 시그널링에 포함되는 정보의 양이 증가하더라도 시스템 성능이 저하되는 등의 큰 문제는 없지만, 필요한 경우에 즉시 시그널링하지 못할 수도 있다.
시그널링 방안의 추가적인 예시로서, 전술한 i) 내지 v)와 같은 DMRS 설정 정보의 요소들 중의 둘 이상을 조인트 인코딩(joint encoding)하여 시그널링할 수도 있다. 즉, DMRS 설정 정보의 요소들 중의 둘 이상을 고려한 시그널링 세트 후보들을 상위 계층 시그널링을 통하여 설정하고, 시그널링 세트 후보들 중의 어느 하나를 DCI를 통하여 지시할 수 있다.
시그널링 세트 후보들을 상위 계층 시그널링을 통하여 준-정적으로 설정하는 방안은, i) 내지 v)와 같은 DMRS 설정 정보의 요소의 각각에 대해서 설명한 바에 따를 수 있다.
또한, 복수의 시그널링 세트 후보들 중의 어느 하나는 DCI에 포함되는 1 비트 또는 2 비트 지시자를 통하여 동적으로 지시할 수 있다.
또한, i) 내지 v)와 같은 DMRS 설정 정보의 요소들 중에서 시그널링 세트 후보에 포함되지 않는 요소에 대해서는, 전술한 예시에서와 같이 개별적 또는 독립적으로 시그널링하는 방안이 적용될 수도 있다.
실시예 1
본 실시예는 i) 기본 패턴 오버헤드(기본 패턴 유무 포함), ii) 추가 패턴 오버헤드(추가 패턴 유무 포함), 및 v) 가상 셀 식별자의 요소들을 포함하는 시그널링 세트 후보들을 설정하는 방안이며, 후보들 중의 어느 하나를 DCI에 포함되는 1 비트 또는 2 비트 크기의 정보를 이용하여 동적으로 지시할 수 있다.
아래의 표 24는 DCI에 포함되는 1 비트 정보를 이용하여 DMRS 패턴 설정 정보를 동적으로 지시하는 예시를 나타낸다.
DCI bit value RRC
parameter #A
RRC
parameter #B
RRC
parameter #C
0
(RRC set candidate #1)
기본 DMRS 패턴
오버헤드 #1
추가 DMRS 패턴
오버헤드 #1
VCID #1
1
(RRC set candidate #2)
기본 DMRS 패턴
오버헤드 #2
추가 DMRS 패턴
오버헤드 #2
VCID #2
표 24의 예시에서, 전술한 i) 기본 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 기본 DMRS 패턴 오버헤드 #1과 기본 DMRS 패턴 오버헤드 #2는 각각 RRC 시그널링을 통하여 설정될 수 있다. 기본 DMRS 패턴 오버헤드 #1과 기본 DMRS 패턴 오버헤드 #2는 서로 다른 값이 설정될 수도 있고 같은 값이 설정될 수도 있다.
전술한 ii) 추가 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 추가 DMRS 패턴 오버헤드 #1과 추가 DMRS 패턴 오버헤드 #2는 각각 RRC 시그널링을 통하여 설정될 수 있다. 추가 DMRS 패턴 오버헤드 #1과 추가 DMRS 패턴 오버헤드 #2는 서로 다른 값이 설정될 수도 있고 같은 값이 설정될 수도 있다.
전술한 v) 가상 셀 식별자 시그널링 방안에서 설명한 바와 같이, VCID #1과 VCID #2는 각각 RRC 시그널링을 통하여 설정될 수 있다. VCID #1과 VCID #2는 서로 다른 값이 설정될 수도 있고 같은 값이 설정될 수도 있다.
아래의 표 25는 DCI에 포함되는 2 비트 정보를 이용하여 DMRS 패턴 설정 정보를 동적으로 지시하는 예시를 나타낸다.
DCI bit value RRC
parameter #A
RRC
parameter #B
RRC
parameter #C
0
(RRC set candidate #1)
기본 DMRS 패턴
오버헤드 #1
추가 DMRS 패턴
오버헤드 #1
VCID #1
1
(RRC set candidate #2)
기본 DMRS 패턴
오버헤드 #2
추가 DMRS 패턴
오버헤드 #2
VCID #2
2
(RRC set candidate #3)
기본 DMRS 패턴
오버헤드 #3
추가 DMRS 패턴
오버헤드 #3
VCID #3
3
(RRC set candidate #4)
기본 DMRS 패턴
오버헤드 #4
추가 DMRS 패턴
오버헤드 #4
VCID #4
표 25의 예시에서, 전술한 i) 기본 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 기본 DMRS 패턴 오버헤드 #1, #2, #3, #4는 각각 RRC 시그널링을 통하여 설정될 수 있다. 기본 DMRS 패턴 오버헤드 #1, #2, #3, #4는 서로 다른 값으로 설정될 수도 있고, 일부 또는 전부가 동일한 값으로 설정될 수도 있다.
전술한 ii) 추가 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 추가 DMRS 패턴 오버헤드 #1, #2, #3, #4는 각각 RRC 시그널링을 통하여 설정될 수 있다. 추가 DMRS 패턴 오버헤드 #1, #2, #3, #4는 서로 다른 값으로 설정될 수도 있고, 일부 또는 전부가 동일한 값으로 설정될 수도 있다.
전술한 v) 가상 셀 식별자 시그널링 방안에서 설명한 바와 같이, VCID #1, #2, #3, #4는 각각 RRC 시그널링을 통하여 설정될 수 있다. VCID #1, #2, #3, #4는 서로 다른 값으로 설정될 수도 있고, 일부 또는 전부가 동일한 값으로 설정될 수도 있다.
상위계층 시그널링 세트 후보에 포함되지 않는 iii) 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치), 및 iv) 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치)의 각각은 개별적으로 또는 독립적으로 DCI 또는 RRC 시그널링을 통하여 설정될 수 있다.
실시예 2
본 실시예는 i) 기본 패턴 오버헤드(기본 패턴 유무 포함), 및 ii) 추가 패턴 오버헤드(추가 패턴 유무 포함)의 요소들을 포함하는 시그널링 세트 후보들을 설정하는 방안이며, 후보들 중의 어느 하나를 DCI에 포함되는 1 비트 또는 2 비트 크기의 정보를 이용하여 동적으로 지시할 수 있다.
아래의 표 26은 DCI에 포함되는 1 비트 정보를 이용하여 DMRS 패턴 설정 정보를 동적으로 지시하는 예시를 나타낸다.
DCI bit value RRC
parameter #A
RRC
parameter #B
0
(RRC set candidate #1)
기본 DMRS 패턴
오버헤드 #1
추가 DMRS 패턴
오버헤드 #1
1
(RRC set candidate #2)
기본 DMRS 패턴
오버헤드 #2
추가 DMRS 패턴
오버헤드 #2
표 26의 예시에서, 전술한 i) 기본 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 기본 DMRS 패턴 오버헤드 #1과 기본 DMRS 패턴 오버헤드 #2는 각각 RRC 시그널링을 통하여 설정될 수 있다. 기본 DMRS 패턴 오버헤드 #1과 기본 DMRS 패턴 오버헤드 #2는 서로 다른 값이 설정될 수도 있고 같은 값이 설정될 수도 있다.
전술한 ii) 추가 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 추가 DMRS 패턴 오버헤드 #1과 추가 DMRS 패턴 오버헤드 #2는 각각 RRC 시그널링을 통하여 설정될 수 있다. 추가 DMRS 패턴 오버헤드 #1과 추가 DMRS 패턴 오버헤드 #2는 서로 다른 값이 설정될 수도 있고 같은 값이 설정될 수도 있다.
아래의 표 27은 DCI에 포함되는 2 비트 정보를 이용하여 DMRS 패턴 설정 정보를 동적으로 지시하는 예시를 나타낸다.
DCI bit value RRC
parameter #A
RRC
parameter #B
0
(RRC set candidate #1)
기본 DMRS 패턴
오버헤드 #1
추가 DMRS 패턴
오버헤드 #1
1
(RRC set candidate #2)
기본 DMRS 패턴
오버헤드 #2
추가 DMRS 패턴
오버헤드 #2
2
(RRC set candidate #3)
기본 DMRS 패턴
오버헤드 #3
추가 DMRS 패턴
오버헤드 #3
3
(RRC set candidate #4)
기본 DMRS 패턴
오버헤드 #4
추가 DMRS 패턴
오버헤드 #4
표 27의 예시에서, 전술한 i) 기본 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 기본 DMRS 패턴 오버헤드 #1, #2, #3, #4는 각각 RRC 시그널링을 통하여 설정될 수 있다. 기본 DMRS 패턴 오버헤드 #1, #2, #3, #4는 서로 다른 값으로 설정될 수도 있고, 일부 또는 전부가 동일한 값으로 설정될 수도 있다.
전술한 ii) 추가 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 추가 DMRS 패턴 오버헤드 #1, #2, #3, #4는 각각 RRC 시그널링을 통하여 설정될 수 있다. 추가 DMRS 패턴 오버헤드 #1, #2, #3, #4는 서로 다른 값으로 설정될 수도 있고, 일부 또는 전부가 동일한 값으로 설정될 수도 있다.
상위계층 시그널링 세트 후보에 포함되지 않는 iii) 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치), iv) 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치), 및 v) 가상 셀 식별자의 각각은 개별적으로 또는 독립적으로 DCI 또는 RRC 시그널링을 통하여 설정될 수 있다.
실시예 3
본 실시예는 i) 기본 패턴 오버헤드(기본 패턴 유무 포함), ii) 추가 패턴 오버헤드(추가 패턴 유무 포함), iii) 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치), iv) 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치), 및 v) 가상 셀 식별자의 요소들을 포함하는 시그널링 세트 후보들을 설정하는 방안이며, 후보들 중의 어느 하나를 DCI에 포함되는 1 비트 또는 2 비트 크기의 정보를 이용하여 동적으로 지시할 수 있다.
아래의 표 28은 DCI에 포함되는 1 비트 정보를 이용하여 DMRS 패턴 설정 정보를 동적으로 지시하는 예시를 나타낸다.
DCI bit value RRC
parameter #A
RRC
parameter #B
RRC
parameter #C
RRC
parameter #D
RRC
parameter #E
0
(RRC set candidate #1)
기본
DMRS 패턴
오버헤드 #1
추가
DMRS 패턴
오버헤드 #1
VCID #1 기본
DMRS 패턴
위치 #1
추가
DMRS 패턴
위치 #1
1
(RRC set candidate #2)
기본
DMRS 패턴
오버헤드 #2
추가
DMRS 패턴
오버헤드 #2
VCID #2 기본
DMRS 패턴
위치 #2
추가
DMRS 패턴
위치 #2
표 28의 예시에서, 전술한 i) 기본 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 기본 DMRS 패턴 오버헤드 #1과 기본 DMRS 패턴 오버헤드 #2는 각각 RRC 시그널링을 통하여 설정될 수 있다. 기본 DMRS 패턴 오버헤드 #1과 기본 DMRS 패턴 오버헤드 #2는 서로 다른 값이 설정될 수도 있고 같은 값이 설정될 수도 있다.
전술한 ii) 추가 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 추가 DMRS 패턴 오버헤드 #1과 추가 DMRS 패턴 오버헤드 #2는 각각 RRC 시그널링을 통하여 설정될 수 있다. 추가 DMRS 패턴 오버헤드 #1과 추가 DMRS 패턴 오버헤드 #2는 서로 다른 값이 설정될 수도 있고 같은 값이 설정될 수도 있다.
전술한 iii) 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치) 시그널링 방안에서 설명한 바와 같이, 기본 DMRS 패턴 위치 #1과 기본 DMRS 패턴 위치 #2는 각각 RRC 시그널링을 통하여 설정될 수 있다 기본 DMRS 패턴 위치 #1과 기본 DMRS 패턴 위치 #2는 서로 다른 값이 설정될 수도 있고 같은 값이 설정될 수도 있다.
전술한 iv) 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치) 시그널링 방안에서 설명한 바와 같이, 추가 DMRS 패턴 위치 #1과 추가 DMRS 패턴 위치 #2는 각각 RRC 시그널링을 통하여 설정될 수 있다 추가 DMRS 패턴 위치 #1과 추가 DMRS 패턴 위치 #2는 서로 다른 값이 설정될 수도 있고 같은 값이 설정될 수도 있다.
전술한 v) 가상 셀 식별자 시그널링 방안에서 설명한 바와 같이, VCID #1과 VCID #2는 각각 RRC 시그널링을 통하여 설정될 수 있다. VCID #1과 VCID #2는 서로 다른 값이 설정될 수도 있고 같은 값이 설정될 수도 있다.
아래의 표 29는 DCI에 포함되는 2 비트 정보를 이용하여 DMRS 패턴 설정 정보를 동적으로 지시하는 예시를 나타낸다.
DCI bit value RRC
parameter #A
RRC
parameter #B
RRC
parameter #C
RRC
parameter #D
RRC
parameter #E
0
(RRC set #1)
기본
DMRS 패턴
오버헤드 #1
추가
DMRS 패턴
오버헤드 #1
VCID #1 기본
DMRS 패턴
위치 #1
추가
DMRS 패턴
위치 #1
1
(RRC set #2)
기본
DMRS 패턴
오버헤드 #2
추가
DMRS 패턴
오버헤드 #2
VCID #2 기본
DMRS 패턴
위치 #2
추가
DMRS 패턴
위치 #2
2
(RRC set #3)
기본
DMRS 패턴
오버헤드 #3
추가
DMRS 패턴
오버헤드 #3
VCID #3 기본
DMRS 패턴
위치 #3
추가
DMRS 패턴
위치 #3
3
(RRC set #4)
기본
DMRS 패턴
오버헤드 #4
추가
DMRS 패턴
오버헤드 #4
VCID #4 기본
DMRS 패턴
위치 #4
추가
DMRS 패턴
위치 #4
표 29의 예시에서, 전술한 i) 기본 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 기본 DMRS 패턴 오버헤드 #1, #2, #3, #4는 각각 RRC 시그널링을 통하여 설정될 수 있다. 기본 DMRS 패턴 오버헤드 #1, #2, #3, #4는 서로 다른 값으로 설정될 수도 있고, 일부 또는 전부가 동일한 값으로 설정될 수도 있다.
전술한 ii) 추가 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 추가 DMRS 패턴 오버헤드 #1, #2, #3, #4는 각각 RRC 시그널링을 통하여 설정될 수 있다. 추가 DMRS 패턴 오버헤드 #1, #2, #3, #4는 서로 다른 값으로 설정될 수도 있고, 일부 또는 전부가 동일한 값으로 설정될 수도 있다.
전술한 iii) 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치) 시그널링 방안에서 설명한 바와 같이, 기본 DMRS 패턴 위치 #1, #2, #3, #4는 각각 RRC 시그널링을 통하여 설정될 수 있다. 기본 DMRS 패턴 위치 #1, #2, #3, #4는 서로 다른 값으로 설정될 수도 있고, 일부 또는 전부가 동일한 값으로 설정될 수도 있다.
전술한 iv) 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치) 시그널링 방안에서 설명한 바와 같이, 추가 DMRS 패턴 위치 #1, #2, #3, #4는 각각 RRC 시그널링을 통하여 설정될 수 있다. 추가 DMRS 패턴 위치 #1, #2, #3, #4는 서로 다른 값으로 설정될 수도 있고, 일부 또는 전부가 동일한 값으로 설정될 수도 있다.
전술한 v) 가상 셀 식별자 시그널링 방안에서 설명한 바와 같이, VCID #1, #2, #3, #4는 각각 RRC 시그널링을 통하여 설정될 수 있다. VCID #1, #2, #3, #4는 서로 다른 값으로 설정될 수도 있고, 일부 또는 전부가 동일한 값으로 설정될 수도 있다.
실시예 4
본 실시예는 i) 기본 패턴 오버헤드(기본 패턴 유무 포함), ii) 추가 패턴 오버헤드(추가 패턴 유무 포함), iii) 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치), 및 iv) 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치)의 요소들을 포함하는 시그널링 세트 후보들을 설정하는 방안이며, 후보들 중의 어느 하나를 DCI에 포함되는 1 비트 또는 2 비트 크기의 정보를 이용하여 동적으로 지시할 수 있다.
아래의 표 30은 DCI에 포함되는 1 비트 정보를 이용하여 DMRS 패턴 설정 정보를 동적으로 지시하는 예시를 나타낸다.
DCI bit value RRC
parameter #A
RRC
parameter #B
RRC
parameter #C
RRC
parameter #D
0
(RRC set candidate #1)
기본
DMRS 패턴
오버헤드 #1
추가
DMRS 패턴
오버헤드 #1
기본
DMRS 패턴
위치 #1
추가
DMRS 패턴
위치 #1
1
(RRC set candidate #2)
기본
DMRS 패턴
오버헤드 #2
추가
DMRS 패턴
오버헤드 #2
기본
DMRS 패턴
위치 #2
추가
DMRS 패턴
위치 #2
표 30의 예시에서, 전술한 i) 기본 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 기본 DMRS 패턴 오버헤드 #1과 기본 DMRS 패턴 오버헤드 #2는 각각 RRC 시그널링을 통하여 설정될 수 있다. 기본 DMRS 패턴 오버헤드 #1과 기본 DMRS 패턴 오버헤드 #2는 서로 다른 값이 설정될 수도 있고 같은 값이 설정될 수도 있다.
전술한 ii) 추가 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 추가 DMRS 패턴 오버헤드 #1과 추가 DMRS 패턴 오버헤드 #2는 각각 RRC 시그널링을 통하여 설정될 수 있다. 추가 DMRS 패턴 오버헤드 #1과 추가 DMRS 패턴 오버헤드 #2는 서로 다른 값이 설정될 수도 있고 같은 값이 설정될 수도 있다.
전술한 iii) 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치) 시그널링 방안에서 설명한 바와 같이, 기본 DMRS 패턴 위치 #1과 기본 DMRS 패턴 위치 #2는 각각 RRC 시그널링을 통하여 설정될 수 있다 기본 DMRS 패턴 위치 #1과 기본 DMRS 패턴 위치 #2는 서로 다른 값이 설정될 수도 있고 같은 값이 설정될 수도 있다.
전술한 iv) 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치) 시그널링 방안에서 설명한 바와 같이, 추가 DMRS 패턴 위치 #1과 추가 DMRS 패턴 위치 #2는 각각 RRC 시그널링을 통하여 설정될 수 있다 추가 DMRS 패턴 위치 #1과 추가 DMRS 패턴 위치 #2는 서로 다른 값이 설정될 수도 있고 같은 값이 설정될 수도 있다.
아래의 표 31은 DCI에 포함되는 2 비트 정보를 이용하여 DMRS 패턴 설정 정보를 동적으로 지시하는 예시를 나타낸다.
DCI bit value RRC
parameter #A
RRC
parameter #B
RRC
parameter #C
RRC
parameter #D
0
(RRC set #1)
기본
DMRS 패턴
오버헤드 #1
추가
DMRS 패턴
오버헤드 #1
기본
DMRS 패턴
위치 #1
추가
DMRS 패턴
위치 #1
1
(RRC set #2)
기본
DMRS 패턴
오버헤드 #2
추가
DMRS 패턴
오버헤드 #2
기본
DMRS 패턴
위치 #2
추가
DMRS 패턴
위치 #2
2
(RRC set #3)
기본
DMRS 패턴
오버헤드 #3
추가
DMRS 패턴
오버헤드 #3
기본
DMRS 패턴
위치 #3
추가
DMRS 패턴
위치 #3
3
(RRC set #4)
기본
DMRS 패턴
오버헤드 #4
추가
DMRS 패턴
오버헤드 #4
기본
DMRS 패턴
위치 #4
추가
DMRS 패턴
위치 #4
표 31의 예시에서, 전술한 i) 기본 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 기본 DMRS 패턴 오버헤드 #1, #2, #3, #4는 각각 RRC 시그널링을 통하여 설정될 수 있다. 기본 DMRS 패턴 오버헤드 #1, #2, #3, #4는 서로 다른 값으로 설정될 수도 있고, 일부 또는 전부가 동일한 값으로 설정될 수도 있다.
전술한 ii) 추가 패턴 오버헤드 시그널링 방안에서 설명한 바와 같이, 추가 DMRS 패턴 오버헤드 #1, #2, #3, #4는 각각 RRC 시그널링을 통하여 설정될 수 있다. 추가 DMRS 패턴 오버헤드 #1, #2, #3, #4는 서로 다른 값으로 설정될 수도 있고, 일부 또는 전부가 동일한 값으로 설정될 수도 있다.
전술한 iii) 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치) 시그널링 방안에서 설명한 바와 같이, 기본 DMRS 패턴 위치 #1, #2, #3, #4는 각각 RRC 시그널링을 통하여 설정될 수 있다. 기본 DMRS 패턴 위치 #1, #2, #3, #4는 서로 다른 값으로 설정될 수도 있고, 일부 또는 전부가 동일한 값으로 설정될 수도 있다.
전술한 iv) 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치) 시그널링 방안에서 설명한 바와 같이, 추가 DMRS 패턴 위치 #1, #2, #3, #4는 각각 RRC 시그널링을 통하여 설정될 수 있다. 추가 DMRS 패턴 위치 #1, #2, #3, #4는 서로 다른 값으로 설정될 수도 있고, 일부 또는 전부가 동일한 값으로 설정될 수도 있다.
상위계층 시그널링 세트 후보에 포함되지 않는 v) 가상 셀 식별자는 개별적으로 또는 독립적으로 DCI 또는 RRC 시그널링을 통하여 설정될 수 있다.
도 11은 본 개시에 따른 DMRS 패턴 설정 정보 시그널링 방법을 설명하기 위한 도면이다.
단계 S1110에서 기지국은 단말에게 할당할 DMRS 패턴 설정에 대한 시그널링 세트 후보들을 결정할 수 있다. 하나의 시그널링 세트 후보는 기본 패턴 오버헤드(기본 패턴 유무 포함), 추가 패턴 오버헤드(추가 패턴 유무 포함), 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치), 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치), 또는 가상 셀 식별자 중의 둘 이상의 요소의 조합에 대한 설정 정보를 포함할 수 있다.
단계 S1120에서 기지국은 DMRS 패턴 설정 시그널링 세트 후보들이 무엇인지를 상위계층 시그널링(예를 들어, RRC 시그널링)을 통하여 단말에게 알려줄 수 있다.
단계 S1130에서 기지국은 DMRS 패턴 설정 시그널링 세트 후보들 중에서 단말에게 실제로 할당할 어느 하나를 결정할 수 있다.
단계 S1140에서 기지국은 DMRS 패턴 설정 시그널링 세트(즉, 단계 S1130에서 결정한 후보들 중의 하나)를 지시하는 정보를 동적 시그널링(예를 들어, DCI)를 통하여 단말에게 알려줄 수 있다.
단계 S1150에서 기지국은 지시된 시그널링 세트에 해당하는 DMRS 패턴에 따라 물리 자원 상에 DMRS를 매핑하고 단말에게 전송할 수 있으며, DMRS 전송되는 슬롯에서 물리 채널을 함께 전송할 수 있다.
단계 S1160에서 단말은 기지국으로부터 수신된 DMRS에 기초하여 추정된 채널을 이용하여 물리 채널을 통하여 수신된 신호를 복조할 수 있다.
도 11의 예시에서 DMRS 패턴 설정 시그널링 세트 후보들에 포함되지 않는 요소는, RRC 시그널링 또는 DCI를 통하여 개별적으로 또는 독립적으로 단말에게 설정될 수 있다.
도 12는 본 개시에 따른 기지국 장치 및 단말 장치의 구성을 나타내는 도면이다.
기지국 장치(1200)는 프로세서(1210), 안테나부(1220), 트랜시버(1230), 메모리(1240)를 포함할 수 있다.
프로세서(1210)는 베이스밴드 관련 신호 처리를 수행하며, 상위계층 처리부(1211) 및 물리계층 처리부(1215)를 포함할 수 있다. 상위계층 처리부(1211)는 MAC(Medium Access Control) 계층, RRC(Radio Resource Control) 계층, 또는 그 이상의 상위계층의 동작을 처리할 수 있다. 물리계층 처리부(1215)는 물리(physical, PHY) 계층의 동작(예를 들어, 상향링크 수신 신호 처리, 하향링크 송신 신호 처리)을 처리할 수 있다. 프로세서(1210)는 베이스밴드 관련 신호 처리를 수행하는 것 외에도, 기지국 장치(1200) 전반의 동작을 제어할 수도 있다.
안테나부(1220)는 하나 이상의 물리적 안테나를 포함할 수 있고, 복수개의 안테나를 포함하는 경우 MIMO(Multiple Input Multiple Output) 송수신을 지원할 수 있다. 트랜시버(1230)는 무선 주파수(RF) 송신기와 RF 수신기를 포함할 수 있다. 메모리(1240)는 프로세서(1210)의 연산 처리된 정보, 기지국 장치(1200)의 동작에 관련된 소프트웨어, 운영체제, 애플리케이션 등을 저장할 수 있으며, 버퍼 등의 구성요소를 포함할 수도 있다.
기지국 장치(1200)의 프로세서(1210)는 본 발명에서 설명하는 실시예들에서의 기지국 동작을 구현하도록 설정될 수 있다.
예를 들어, 기지국 장치(1200)의 프로세서(1210)의 상위계층 처리부(1211)는 DMRS 설정 생성부(1212)를 포함할 수 있다.
DMRS 패턴 설정 정보 생성부(1212)는 단말에게 전송될 물리 채널의 복조를 위해서 전송되는 DMRS에 대한 설정 정보의 시그널링 세트(예를 들어, 기본 패턴 오버헤드(기본 패턴 유무 포함), 추가 패턴 오버헤드(추가 패턴 유무 포함), 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치), 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치), 또는 가상 셀 식별자 중의 둘 이상의 요소의 조합)의 후보들을 결정하여, 단말에게 지시할 수 있다.
기지국 장치(1200)의 프로세서(1210)의 물리계층 처리부(1215)는 DMRS 패턴 설정 정보 전송부(1216), DMRS 전송부(1217) 및 물리 채널 전송부(1218)를 포함할 수 있다.
DMRS 패턴 설정 정보 전송부(1216)는 단말에게 할당된 DMRS 설정을 포함하는 하향링크 제어 정보(DCI)를 구성하고, 트랜시버(1230)를 통하여 전송할 수 있다.
예를 들어, DMRS 패턴 설정 정보 전송부(1216)는 상위 계층 처리부(1210)의 DMRS 패턴 설정 정보 생성부(1212)에서 생성된 DMRS 패턴 설정 정보의 시그널링 세트 후보들 중의 어느 하나를 지시하는 정보를 포함하는 DCI를 단말에게 전송할 수 있다.
DMRS 전송부(1217)는 단말에게 할당된 DMRS 설정에 기초하여, DMRS를 물리 자원 상에 매핑하여 트랜시버(1230)를 통하여 전송할 수 있다.
물리채널 전송부(1217)는 단말에게 전송되는 DMRS와 함께 물리 채널(예를 들어, 하향링크 데이터 채널)을 물리 자원 상에 매핑하여 트랜시버(1230)를 통하여 전송할 수 있다.
단말 장치(1250)는 프로세서(1260), 안테나부(1270), 트랜시버(1280), 메모리(1290)를 포함할 수 있다.
프로세서(1260)는 베이스밴드 관련 신호 처리를 수행하며, 상위계층 처리부(1261) 및 물리계층 처리부(1265)를 포함할 수 있다. 상위계층 처리부(1261)는 MAC 계층, RRC 계층, 또는 그 이상의 상위계층의 동작을 처리할 수 있다. 물리계층 처리부(1265)는 PHY 계층의 동작(예를 들어, 하향링크 수신 신호 처리, 상향링크 송신 신호 처리)을 처리할 수 있다. 프로세서(1260)는 베이스밴드 관련 신호 처리를 수행하는 것 외에도, 단말 장치(1250) 전반의 동작을 제어할 수도 있다.
안테나부(1270)는 하나 이상의 물리적 안테나를 포함할 수 있고, 복수개의 안테나를 포함하는 경우 MIMO 송수신을 지원할 수 있다. 트랜시버(1280)는 RF 송신기와 RF 수신기를 포함할 수 있다. 메모리(1290)는 프로세서(1260)의 연산 처리된 정보, 단말 장치(1250)의 동작에 관련된 소프트웨어, 운영체제, 애플리케이션 등을 저장할 수 있으며, 버퍼 등의 구성요소를 포함할 수도 있다.
단말 장치(1250)의 프로세서(1260)는 본 발명에서 설명하는 실시예들에서의 단말의 동작을 구현하도록 설정될 수 있다.
단말 장치(1250)의 프로세서(1260)의 상위계층 처리부(1261)는 DMRS 패턴 설정 정보 결정부(1262)를 포함할 수 있다.
DMRS 패턴 설정 정보 결정부(1262)는 기지국으로부터 제공되는 상위계층 시그널링에 기초하여, DMRS에 대한 설정에 대한 시그널링 세트(예를 들어, 기본 패턴 오버헤드(기본 패턴 유무 포함), 추가 패턴 오버헤드(추가 패턴 유무 포함), 기본 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치), 추가 패턴의 슬롯 내 RE 위치(즉, 심볼 위치 및/또는 서브캐리어 위치), 또는 가상 셀 식별자 중의 둘 이상의 요소의 조합)의 후보들이 무엇인지 결정할 수 있다.
단말 장치(1250)의 프로세서(1260)의 물리계층 처리부(1265)는 DMRS 패턴 설정 정보 수신부(1266), DMRS 수신부(1267) 및 물리 채널 수신부(1268)를 포함할 수 있다.
DMRS 패턴 설정 정보 수신부(1266)는, 기지국으로부터 DCI를 통하여 제공되는 DMRS 패턴 설정 정보를 트랜시버(1280)를 통하여 수신할 수 있다.
예를 들어, DMRS 패턴 설정 정보 수신부(1266)는 상위 계층 처리부(1261)의 DMRS 패턴 설정 정보 결정부(1262)에서 결정된 DMRS 패턴 설정 정보의 시그널링 세트 후보들 중의 어느 하나를 지시하는 정보를 포함하는 DCI를 수신할 수 있다.
DMRS 수신부(1267)는 DMRS 설정 정보 수신부(1266)를 통하여 확인된 DMRS 설정에 기초하여, 자신에게 전송되는 DMRS를 트랜시버(1280)를 통하여 수신할 수 있다.
물리채널 수신부(1268)는 DMRS와 함께 전송되는 물리채널을 DMRS를 트랜시버(1280)를 통하여 수신할 수 있다.
물리계층 처리부(1265)는 수신된 DMRS 및 물리채널을 상위계층 처리부(1261)로 전달하여, DMRS를 이용하여 추정된 채널에 기초하여 물리채널 복조를 시도할 수 있다.
기지국 장치(1200) 및 단말 장치(1250)의 동작에 있어서 본 발명의 예시들에서 설명한 사항이 동일하게 적용될 수 있으며, 중복되는 설명은 생략한다.
본 개시의 예시적인 방법들은 설명의 명확성을 위해서 동작의 시리즈로 표현되어 있지만, 이는 단계가 수행되는 순서를 제한하기 위한 것은 아니며, 필요한 경우에는 각각의 단계가 동시에 또는 상이한 순서로 수행될 수도 있다. 본 개시에 따른 방법을 구현하기 위해서, 예시하는 단계에 추가적으로 다른 단계를 포함하거나, 일부의 단계를 제외하고 나머지 단계를 포함하거나, 또는 일부의 단계를 제외하고 추가적인 다른 단계를 포함할 수도 있다.
본 개시의 다양한 실시 예는 모든 가능한 조합을 나열한 것이 아니고 본 개시의 대표적인 양상을 설명하기 위한 것이며, 다양한 실시 예에서 설명하는 사항들은 독립적으로 적용되거나 또는 둘 이상의 조합으로 적용될 수도 있다.
또한, 본 개시의 다양한 실시 예는 하드웨어, 펌웨어(firmware), 소프트웨어, 또는 그들의 결합 등에 의해 구현될 수 있다. 하드웨어에 의한 구현의 경우, 하나 또는 그 이상의 ASICs(Application Specific Integrated Circuits), DSPs(Digital Signal Processors), DSPDs(Digital Signal Processing Devices), PLDs(Programmable Logic Devices), FPGAs(Field Programmable Gate Arrays), 범용 프로세서(general processor), 컨트롤러, 마이크로 컨트롤러, 마이크로 프로세서 등에 의해 구현될 수 있다.
본 개시의 범위는 다양한 실시 예의 방법에 따른 동작이 장치 또는 컴퓨터 상에서 실행되도록 하는 소프트웨어 또는 머신-실행가능한 명령들(예를 들어, 운영체제, 애플리케이션, 펌웨어(firmware), 프로그램 등), 및 이러한 소프트웨어 또는 명령 등이 저장되어 장치 또는 컴퓨터 상에서 실행 가능한 비-일시적 컴퓨터-판독가능 매체(non-transitory computer-readable medium)를 포함한다.

Claims (21)

  1. 복조 참조 신호(demoduldation reference signal, DMRS) 전송을 위하여 안테나 포트들의 제1 세트, 제2 세트 및 제3 세트를 결정하는 단계, 여기서 제1 코드 분할 다중화(code division multiplexing, CDM) 그룹은 상기 안테나 포트들의 상기 제1 세트를 포함하고, 제2 CDM 그룹은 상기 안테나 포트들의 상기 제2 세트를 포함하고, 제3 CDM 그룹은 상기 안테나 포트들의 상기 제3 세트를 포함하며;
    상기 제1 CDM 그룹을 위한 제1 인접 자원 요소들과 관련된 제1 주파수 인덱스를 결정하는 단계, 여기서 상기 제1 인접 자원 요소들은 시간 축의 두 개의 인접한 심볼들에 대응되고, 주파수 축의 제 1 두 개의 인접한 서브캐리어들에 대응되며;
    상기 제2 CDM 그룹을 위한 제2 인접 자원 요소들과 관련된 제2 주파수 인덱스를 결정하는 단계, 여기서 제2 인접 자원 요소들은 상기 시간 축의 상기 두 개의 인접한 심볼들에 대응되고, 상기 주파수 축의 제 2 두 개의 인접한 서브 캐리어들에 대응되며;
    상기 제3 CDM 그룹을 위한 제3 인접 자원 요소들과 관련된 제3 주파수 인덱스를 결정하는 단계, 여기서 제3 인접 자원 요소들은 상기 시간 축의 상기 두 개의 인접한 심볼들에 대응되고, 상기 주파수 축의 제 3 두 개의 인접한 서브캐리어들에 대응되며;
    상기 제1 인접 자원 요소들에 적용된 직교 커버 코드들에 기초하여, 상기 안테나 포트들의 상기 제1 세트와 관련된 DMRS를 전송하는 단계;
    상기 제2 인접 자원 요소들에 적용된 직교 커버 코드들에 기초하여 상기 안테나 포트들의 상기 제2 세트와 관련된 DMRS를 전송하는 단계; 및
    상기 제3 인접 자원 요소들에 적용된 직교 커버 코드들에 기초하여 상기 안테나 포트들의 상기 제3 세트와 관련된 DMRS를 전송하는 단계;를 포함하되,
    상기 직교 커버 코드들은 두 개의 인접한 서브 캐리어들에 적용된 적어도 하나의 직교 커버 코드를 포함하는, 방법.
  2. 제1 항에 있어서,
    상기 제1 CDM 그룹, 상기 제2 CDM 그룹 및 상기 제3 CDM 그룹은 각각 네 개의 상이한 안테나 포트들을 포함하는, 방법.
  3. 제1 항에 있어서,
    상기 제1 인접 자원 요소들은 심볼 인덱스 x 및 서브캐리어 인덱스 y를 갖는 제1 자원 요소를 포함하고, 심볼 인덱스 x와 서브캐리어 인덱스 y+1을 갖는 제2 자원요소를 포함하고, 심볼 인덱스 x+1과 서브캐리어 인덱스 y를 갖는 제3 자원 요소를 포함하며, 심볼 인덱스 x+1 및 서브캐리어 인덱스 y+1을 갖는 제4 자원 요소를 포함하되,
    상기 x와 y는 양의 정수이며,
    상기 제1 자원 요소, 상기 제2 자원 요소, 상기 제3 자원 요소 및 상기 제4 자원 요소를 위한 네 개의 직교 커버 코드 값들의 시퀀스가 상기 제1 세트 내의 각 안테나 포트 별로 상이하게 결정되는 것을 특징으로 하는, 방법.
  4. 제1 항에 있어서,
    추가적인 두 개의 인접한 심볼들을 통해 상기 DMRS를 전송하도록 결정하는 단계;
    상기 제1 CDM 그룹을 위해, 제4 인접 자원 요소들과 관련된 상기 제1 주파수 인덱스를 결정하는 단계, 여기서 상기 제4 인접 자원 요소들은 상기 시간 축의 상기 추가적인 두 개의 인접한 심볼들에 대응되고, 상기 주파수 축의 상기 제 1 두 개의 인접한 서브캐리어들에 대응되며;
    상기 제 4 인접 자원 요소들에 적용된 상기 직교 커버 코드들에 기초하여 상기 안테나 포트들의 상기 제 1 세트와 관련된 상기 DMRS를 전송하는 단계;를 더 포함하되,
    상기 추가적인 두 개의 인접한 심볼들과 상기 두 개의 인접한 심볼들 사이에 적어도 하나의 심볼이 존재하고,
    상기 추가적인 두 개의 인접한 심볼들과 상기 두 개의 인접한 심볼들은 하나의 슬롯에 포함되는, 방법.
  5. 제1 항에 있어서,
    상기 안테나 포트들의 상기 제 1 세트와 관련된 상기 DMRS는 물리적 하향링크 공유 채널(physical downlink shared channel, PDSCH)를 위한 DMRS를 포함하고,
    상기 안테나 포트들의 상기 제1 세트와 관련된 상기 DMRS를 전송하는 단계는 상기 안테나 포트들의 상기 제1 세트와 관련된 상기 DMRS를 기지국으로부터 사용자 단말로 전송하는 단계를 포함하는, 방법.
  6. 제1 항에 있어서,
    상기 안테나 포트들의 상기 제1 세트와 관련된 상기 DMRS는 물리적 사이드링크 공유 채널(physical sidelink shared channel, PSSCH)를 위한 DMRS를 포함하고,
    상기 안테나 포트들의 상기 제1 세트와 관련된 상기 DMRS를 전송하는 단계는,
    상기 안테나 포트들의 상기 제1 세트와 관련된 DMRS를 사용자 단말로부터 다른 사용자 단말로 전송하는 단계를 포함하는, 방법.
  7. 제1 항에 있어서,
    상기 안테나 포트들의 상기 제1 세트와 관련된 상기 DMRS는 물리적 상향링크 공유 채널(physical uplink shared channel, PUSCH)를 위한 DMRS를 포함하고,
    상기 안테나 포트들의 상기 제1 세트와 관련된 상기 DMRS를 전송하는 단계는
    상기 안테나 포트들의 상기 제1 세트와 관련된 상기 DMRS를 단말로부터 기지국으로 전송하는 단계를 포함하는, 방법.
  8. 기지국에서, 적어도 세개의 코드 분할 다중화(code division multiplexing, CDM) 그룹을 위한 복조 참조 신호(demodulation reference signal, DMRS)들의 매핑을 위해, 두 개의 인접한 직교 주파수 분할 다중화(orthogonal frequency division multiplexing, OFDM) 심볼들을 결정하는 단계;
    DMRS 전송을 위한 안테나 포트들의 제1 세트, 제2 세트 및 제3 세트를 결정하는 단계, 여기서 제1 CDM 그룹은 상기 안테나 포트들의 상기 제1 세트를 포함하고, 제2 CDM 그룹은 상기 안테나 포트들의 상기 제2 세트를 포함하고, 제3 CDM 그룹은 상기 안테나 포트들의 상기 제3 세트를 포함하고;
    상기 제1 CDM 그룹을 위해, 제 1 네 개의 인접 자원 요소들과 관련된 제1 주파수 인덱스를 결정하는 단계, 여기서 상기 제 1 네 개의 인접 자원 요소들은 시간 축의 상기 두 개의 인접한 OFDM 심볼들과 주파수 축의 제 1 두 개의 인접한 서브캐리어들에 대응되며;
    상기 제2 CDM 그룹을 위해, 제 2 네 개의 인접 자원 요소들과 관련된 제2 주파수 인덱스를 결정하는 단계, 여기서 제 2 네 개의 인접 자원 요소들은 상기 시간 축의 상기 두 개의 인접한 OFDM 심볼들과 상기 주파수 축의 제 2 두 개의 인접한 서브캐리어들에 대응되며;
    상기 제3 CDM 그룹을 위해, 제 3 네 개의 인접 자원 요소들과 관련된 제3 주파수 인덱스를 결정하는 단계, 여기서 제 3 네 개의 인접 자원 요소들은 상기 시간 축의 상기 두 개의 인접한 OFDM 심볼들과 상기 주파수 축의 제 3 두 개의 인접한 서브캐리어들에 대응되며;
    상기 제 1 네 개의 인접 자원 요소들에 적용된 직교 커버 코드들에 기초하여, 제1 DMRS를 상기 제 1 네 개의 인접 자원 요소들에 매핑하는 단계, 여기서 제1 DMRS는 상기 안테나 포트들의 상기 제1 세트와 관련되고;
    상기 제 2 네 개의 인접 자원 요소들에 적용된 직교 커버 코드들에 기초하여, 제2 DMRS를 상기 제 2 네 개의 인접 자원 요소들에 매핑하는 단계, 여기서 제2 DMRS는 상기 안테나 포트들의 상기 제2 세트와 관련되고; 및
    상기 제 3 네 개의 인접 자원 요소들에 적용된 직교 커버 코드들에 기초하여, 제3 DMRS를 상기 제 3 네 개의 인접 자원 요소들에 매핑하는 단계, 여기서 제3 DMRS는 상기 안테나 포트들의 상기 제3 세트와 관련되고;
    를 포함하되,
    상기 직교 커버 코드들은 두 개의 인접한 서브 캐리어들에 적용된 적어도 하나의 직교 커버를 포함하는, 방법.
  9. 제8 항에 있어서,
    상기 안테나 포트들의 상기 제1 세트는, 상기 제2 CDM 그룹 또는 상기 제3 CDM 그룹에 포함되지 않은, 하나에서 네 개의 안테나 포트들을 포함하며,
    상기 안테나 포트들의 상기 제2 세트는, 상기 제1 CDM 그룹 또는 상기 제3 CDM 그룹에 포함되지 않은, 하나에서 네 개의 안테나 포트들을 포함하는, 방법.
  10. 제8 항에 있어서,
    상기 제2 CDM 그룹 내의 DMRS 전송을 위한 안테나 포트들은 상기 제1 CDM 그룹으로부터 DMRS 전송을 위해 적어도 하나의 안테나 포트가 선택된 후 선택되도록 구성되고,
    상기 제3 CDM 그룹 내의 DMRS 전송을 위한 안테나 포트들은 상기 제2 CDM 그룹으로부터 DMRS 전송을 위해 적어도 하나의 안테나 포트가 선택된 후 선택되도록 구성되는, 방법.
  11. 단말에서, 기지국으로부터, 복조 참조 신호(demodulation reference signal, DMRS)의 구성 타입, DMRS를 위한 안테나 포트들의 복수의 세트들 및DMRS 전송을 위해 스케줄된 코드 분할 다중화(code division multiplexing, CDM) 그룹들의 수를 지시하는 정보를 수신하는 단계, 여기서 제1 CDM 그룹은 상기 복수의 세트들 중 제1 세트를 포함하고, 제2 CDM 그룹은 상기 복수의 세트들 중 제2 세트를 포함하며;
    하나 이상의 DMRS들의 매핑을 위한 두 개의 인접한 심볼들을 결정하는 단계;
    상기 제1 CDM그룹을 위해, 제 1 네 개의 인접 자원 요소들과 관련된 제1 주파수 인덱스를 결정하는 단계, 여기서 상기 제 1 네 개의 인접 자원 요소들은 시간축의 상기 두 개의 인접한 심볼들 및 주파수 축의 제 1 두 개의 인접한 서브캐리어들에 대응되고;
    상기 제2 CDM 그룹을 위해, 제 2 네 개의 인접 자원 요소들과 관련된 제2 주파수 인덱스를 결정하는 단계, 여기서 상기 제 2 네 개의 인접 자원 요소들은 상기 시간 축의 상기 두 개의 인접한 심볼들 및 상기 주파수 축의 제 2 두개의 인접한 서브캐리어들에 대응되고;
    상기 제 1 네 개의 인접 자원 요소들에 적용된 직교 커버 코드들에 기초한 상기 안테나 포트들의 상기 제1 세트와 관련된 DMRS를 전송하는 단계; 및
    상기 제 2 네 개의 인접 자원 요소들에 적용된 직교 커버 코드들에 기초한 상기 안테나 포트들의 상기 제2 세트와 관련된 DMRS를 전송하는 단계;를 포함하되,
    상기 직교 커버 코드들은 두 개의 인접한 서브캐리어들에 적용된 적어도 하나의 직교 커버 코드를 포함하는, 방법.
  12. 제11 항에 있어서,
    상기 DMRS 전송을 위해 스케줄된 상기 CDM 그룹들의 수를 지시하는 정보에 기초하여, 제 3 네 개의 인접 자원 요소들에 물리적 상향링크 공유 채널(physical uplink shared channel, PUSCH)을 매핑할 지 여부를 결정하는 단계를 포함하되, 여기서 상기 제 3 네 개의 인접 자원 요소들은 상기 시간축의 상기 두 개의 인접 심볼들과 상기 주파수 축의 제 3 두 개의 인접한 서브캐리어들에 대응되는 것을 특징으로 하는, 방법.
  13. 제12 항에 있어서,
    상기 DMRS 전송을 위해 스케줄된 상기 CDM 그룹들의 수를 2 또는 3으로 결정하는 단계를 포함하되,
    상기 제 3 네 개의 인접 자원 요소들을 상기 PUSCH에 매핑할 지 여부를 결정하는 단계는, 상기 제 3 네 개의 인접 자원 요소들을 상기 PUSCH에 매핑하지 않는 것으로 결정하는 단계를 포함하는, 방법.
  14. 제11 항에 있어서,
    상기 복수의 세트들 중 DMRS 전송을 위한 상기 제2 세트는 상기 제1 CDM 그룹으로부터, 적어도 하나의 안테나 포트가 DMRS 전송을 위해 선택된 후 선택되도록 구성되는, 방법.
  15. 제11 항에 있어서,
    상기 직교 커버 코드들 각각은 길이-2의 직교 커버 코드이고,
    상기 직교 커버 코드들의 조합은 상기 제 1 네 개의 인접 자원 요소들에 적용되고, 및
    상기 직교 커버 코드들의 조합은 상기 제 2 네 개의 인접 자원 요소들에 적용되는, 방법.
  16. 제11 항에 있어서,
    상기 직교 커버 코드들 중 제1 직교 커버 코드의 제1 값은 상기 제 1 두 개의 인접한 서브캐리어들 중 첫 번째 하나와 관련되고,
    상기 직교 커버 코드들 중 상기 제1 직교 커버 코드의 제2 값은 상기 제 1 두 개의 인접한 서브캐리어들 중 두 번?? 하나와 관련되는, 방법.
  17. 제16 항에 있어서,
    상기 직교 커버 코드들 중 상기 제1 직교 커버 코드의 상기 제1 값은 상기 제 2 두 개의 인접한 서브캐리어들의 첫 번째 하나와 관련되고,
    상기 직교 커버 코드들 중 상기 제1 직교 커버 코드의 상기 제2 값은 상기 제 2 두 개의 인접한 서브캐리어들의 두 번째 하나와 관련되는, 방법.
  18. 제11 항에 있어서,
    열두 개의 안테나 포트들 중 하나는 상기 직교 커버 코드들과 CDM 그룹의 정보에 기초하여 지시되고,
    상기 CDM 그룹들은 주파수 분할 다중화(frequency division multiplexing, FDM) 방식에 기초하여 구성되는, 방법.
  19. 제11 항에 있어서,
    상기 직교 커버 코드들 중 제2 직교 커버 코드의 제1 값은 상기 두 개의 인접한 심볼들 중 첫 번째 하나와 관련되고,
    상기 직교 커버 코드들 중 상기 제2 직교 커버 코드의 제2 값은 상기 두 개의 인접한 심볼들 중 두 번째 하나와 관련되는, 방법.
  20. 제1 항에 있어서,
    상기 제1 인접 자원 요소들 중 적어도 하나는 상기 제2 인접 자원 요소들 중 적어도 하나와 인접하며,
    상기 제2 인접 자원 요소들 중 적어도 하나는 상기 제3 인접 자원 요소들 중 적어도 하나와 인접한 것을 특징으로 하는, 방법.
  21. 제1 항에 있어서,
    상기 직교 커버 코드들 중 적어도 하나는 상기 제 1 두 개의 인접한 서브 캐리어들, 상기 제 2 두 개의 인접한 서브 캐리어들, 및 상기 제 3 두 개의 인접한 서브 캐리어들과 관련된 길이-2의 직교 커버 코드인, 방법.


KR1020170037049A 2017-03-23 2017-03-23 Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치 KR102375473B1 (ko)

Priority Applications (12)

Application Number Priority Date Filing Date Title
KR1020170037049A KR102375473B1 (ko) 2017-03-23 2017-03-23 Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치
CN202211138307.9A CN115442018A (zh) 2017-03-23 2018-03-23 用于传送和接收解调参考信号的方法和装置
EP18770951.4A EP3602945A4 (en) 2017-03-23 2018-03-23 METHOD AND DEVICE FOR TRANSMITTING AND RECEIVING A DEMODULATION REFERENCE SIGNAL
US15/933,823 US10644849B2 (en) 2017-03-23 2018-03-23 Method and apparatus for transmitting and receiving demodulation reference signal
PCT/KR2018/003485 WO2018174665A1 (en) 2017-03-23 2018-03-23 Method and apparatus for transmitting and receiving demodulation reference signal
CN201880034134.1A CN110945816B (zh) 2017-03-23 2018-03-23 用于传送和接收解调参考信号的方法和装置
US16/827,432 US11018823B2 (en) 2017-03-23 2020-03-23 Method and apparatus for transmitting and receiving demodulation reference signal
US17/237,693 US11646926B2 (en) 2017-03-23 2021-04-22 Method and apparatus for transmitting and receiving demodulation reference signal
KR1020220031196A KR102489800B1 (ko) 2017-03-23 2022-03-14 Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치
KR1020230005173A KR102614399B1 (ko) 2017-03-23 2023-01-13 Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치
US18/182,731 US11916715B2 (en) 2017-03-23 2023-03-13 Method and apparatus for transmitting and receiving demodulation reference signal
KR1020230179346A KR20230174202A (ko) 2017-03-23 2023-12-12 Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170037049A KR102375473B1 (ko) 2017-03-23 2017-03-23 Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020220031196A Division KR102489800B1 (ko) 2017-03-23 2022-03-14 Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치

Publications (2)

Publication Number Publication Date
KR20180107996A KR20180107996A (ko) 2018-10-04
KR102375473B1 true KR102375473B1 (ko) 2022-03-17

Family

ID=63862957

Family Applications (4)

Application Number Title Priority Date Filing Date
KR1020170037049A KR102375473B1 (ko) 2017-03-23 2017-03-23 Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치
KR1020220031196A KR102489800B1 (ko) 2017-03-23 2022-03-14 Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치
KR1020230005173A KR102614399B1 (ko) 2017-03-23 2023-01-13 Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치
KR1020230179346A KR20230174202A (ko) 2017-03-23 2023-12-12 Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치

Family Applications After (3)

Application Number Title Priority Date Filing Date
KR1020220031196A KR102489800B1 (ko) 2017-03-23 2022-03-14 Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치
KR1020230005173A KR102614399B1 (ko) 2017-03-23 2023-01-13 Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치
KR1020230179346A KR20230174202A (ko) 2017-03-23 2023-12-12 Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치

Country Status (1)

Country Link
KR (4) KR102375473B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115913483A (zh) * 2021-08-19 2023-04-04 展讯通信(上海)有限公司 Dmrs发送、接收方法及装置、计算机可读存储介质

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160087709A1 (en) 2013-04-01 2016-03-24 Panasonic Intellectual Property Corporation Of America Transmission apparatus and control signal mapping method

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8675589B2 (en) * 2009-08-14 2014-03-18 Lg Electronics Inc. Method and device for transmitting a downlink reference signal in a wireless communication system supporting multiple antennas
US9769813B2 (en) * 2012-09-05 2017-09-19 Lg Electronics Inc. Method and apparatus for transmitting downlink signal in wireless communication system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160087709A1 (en) 2013-04-01 2016-03-24 Panasonic Intellectual Property Corporation Of America Transmission apparatus and control signal mapping method

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
3GPP R1-1612425
3GPP R1-1700479
3GPP R1-1702072

Also Published As

Publication number Publication date
KR102614399B1 (ko) 2023-12-15
KR20230014812A (ko) 2023-01-30
KR20220038316A (ko) 2022-03-28
KR20180107996A (ko) 2018-10-04
KR102489800B1 (ko) 2023-01-18
KR20230174202A (ko) 2023-12-27

Similar Documents

Publication Publication Date Title
CN110945816B (zh) 用于传送和接收解调参考信号的方法和装置
US11128510B2 (en) Data transmission method, user equipment, and network side device
US10218485B2 (en) Method and apparatus for allocating channel state information-reference signal in wireless communication system
CN107070618B (zh) 用于分配和接收信道状态信息-基准信号的装置和方法
CA2796374C (en) Systems and methods for bundling resource blocks in a wireless communication system
KR101892688B1 (ko) 다중 안테나를 위한 제어 채널 검색 방법 및 장치
EP3522644A1 (en) Data transmission method, network device and terminal device
KR101577518B1 (ko) 무선 통신 시스템에서 참조 신호 포트를 할당하는 방법 및 장치
CN107078813B (zh) 在支持fdr传输的无线通信系统中测量设备间干扰的方法及其装置
KR20180107995A (ko) Nr 시스템을 위한 복조 참조신호 송수신 방법 및 장치
KR20100051529A (ko) 참조 신호 전송 방법
KR20110095823A (ko) 무선 통신 시스템에서 복수의 레이어들을 복수의 안테나 포트들에 맵핑하는 방법 및 장치
KR20120135198A (ko) 복조 기준신호를 위한 안테나 포트 맵핑방법 및 장치
KR20140057324A (ko) 무선 통신 시스템에서 기지국이 하향링크 제어 채널을 다중화하는 방법 및 이를 위한 장치
KR20230174202A (ko) Nr 시스템을 위한 복조 참조신호 패턴 설정 정보 송수신 방법 및 장치
KR20230051449A (ko) Nr 시스템을 위한 복조 참조신호 송수신 방법 및 장치
KR20190017562A (ko) Nr 시스템을 위한 복조 참조신호 송수신 방법 및 장치
JP2012533263A (ja) 中継局を含む無線通信システムにおける参照信号送信方法及び装置
JP6027637B2 (ja) 復調参照信号のためのアンテナポートマッピング方法および装置
KR102467753B1 (ko) 무선 통신 시스템에서 DMRS(Demodulation Reference Signal) 레이어(layers), 안테나 포트(antenna ports) 및 레이트-매칭(rate-matching) 지시 방법 및 그 장치
KR102654725B1 (ko) 무선 통신 시스템에서 DMRS(Demodulation Reference Signal) 레이어(layers), 안테나 포트(antenna ports) 및 레이트-매칭(rate-matching) 지시 방법 및 그 장치
US20240154846A1 (en) Method and apparatus for transmitting and receiving demodulation reference signal
KR20170048196A (ko) Csi-rs 송수신 장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant